JP3371195B2 - Color synchronization circuit - Google Patents

Color synchronization circuit

Info

Publication number
JP3371195B2
JP3371195B2 JP19188694A JP19188694A JP3371195B2 JP 3371195 B2 JP3371195 B2 JP 3371195B2 JP 19188694 A JP19188694 A JP 19188694A JP 19188694 A JP19188694 A JP 19188694A JP 3371195 B2 JP3371195 B2 JP 3371195B2
Authority
JP
Japan
Prior art keywords
circuit
signal
color
output
phase difference
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP19188694A
Other languages
Japanese (ja)
Other versions
JPH0837666A (en
Inventor
芳紀 冨田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP19188694A priority Critical patent/JP3371195B2/en
Publication of JPH0837666A publication Critical patent/JPH0837666A/en
Application granted granted Critical
Publication of JP3371195B2 publication Critical patent/JP3371195B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Processing Of Color Television Signals (AREA)

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】この発明は、例えばVTRにおい
て、色信号の記録系に用いて好適な色同期回路に関す
る。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a color synchronizing circuit suitable for use in a color signal recording system in a VTR, for example.

【0002】[0002]

【従来の技術】例えば8mmVTRなどのVTRでは、
記録側では、輝度信号YがFM化されると共に、例え
ば、3.58MHzの色副搬送波周波数の搬送色信号C
が、例えば、743kHzの色副搬送波周波数の搬送色
信号CLoに低域変換され、両者が加算されて、磁気記録
ヘッドを介して、磁気テープに記録される。
2. Description of the Related Art In a VTR such as an 8 mm VTR,
On the recording side, the luminance signal Y is converted to FM and, for example, a carrier color signal C having a color subcarrier frequency of 3.58 MHz.
Is converted into a carrier color signal CLo having a color subcarrier frequency of 743 kHz, for example, and both are added and recorded on a magnetic tape via a magnetic recording head.

【0003】そして、再生側では、ヘッドの出力信号か
ら、フィルタによって、FM輝度信号YFMと低域変換搬
送色信号CLoとが分離され、それぞれ復調処理と周波数
変換処理を施されて、もとの輝度信号Yと搬送色信号C
とが得られる。
On the reproducing side, the FM output signal YFM and the low-frequency conversion carrier color signal CLo are separated from the output signal of the head by a filter and subjected to demodulation processing and frequency conversion processing, respectively. Luminance signal Y and carrier color signal C
And is obtained.

【0004】この場合、記録側の色同期回路では、入力
搬送色信号中のカラーバースト信号を基準として、必要
な副搬送波が生成される。この色同期回路には、通常、
自動位相制御(Automatic Phase Contlol ;APC)方
式が用いられる。
In this case, in the color synchronizing circuit on the recording side, a necessary subcarrier is generated with reference to the color burst signal in the input carrier color signal. This color sync circuit is usually
An automatic phase control (APC) method is used.

【0005】図5は、従来の色同期回路の一例のブロッ
ク図である。図5において、11および21は乗算回路
であって、位相制御回路12を通じて、搬送色信号Cが
供給される。そして、電圧制御型可変周波数発振回路
(以下、VCOという)13からの色副搬送波周波数の
信号が乗算回路11に供給されて、同期検波が行なわ
れ、赤の色差信号R−Yが得られる。
FIG. 5 is a block diagram of an example of a conventional color synchronizing circuit. In FIG. 5, reference numerals 11 and 21 denote multiplication circuits, to which the carrier color signal C is supplied via the phase control circuit 12. Then, the signal of the color subcarrier frequency from the voltage control type variable frequency oscillation circuit (hereinafter referred to as VCO) 13 is supplied to the multiplication circuit 11 to perform the synchronous detection, and the red color difference signal RY is obtained.

【0006】また、第2の乗算回路21には、位相制御
回路12を通じて、搬送色信号が供給されると共に、9
0゜移相回路22を通じてVCO13の出力信号が供給
されて、同期検波が行なわれ、これより青の色差信号B
−Yが得られる。
Further, the carrier signal is supplied to the second multiplication circuit 21 through the phase control circuit 12, and 9
The output signal of the VCO 13 is supplied through the 0 ° phase shift circuit 22 to perform synchronous detection.
-Y is obtained.

【0007】乗算回路11および乗算回路21の出力
は、また、位相差検出回路14に供給される。そして、
バーストゲート信号Sbgがこの位相差検出回路14に供
給され、この位相差検出回路14では、バースト信号区
間中の乗算回路11および乗算回路21の出力レベルか
ら搬送色信号の色副搬送波とVCO13の発信出力信号
との位相差に応じた誤差電圧が検出される。
The outputs of the multiplication circuit 11 and the multiplication circuit 21 are also supplied to the phase difference detection circuit 14. And
The burst gate signal Sbg is supplied to the phase difference detection circuit 14, and the phase difference detection circuit 14 outputs the color subcarrier of the carrier color signal and the VCO 13 from the output levels of the multiplication circuit 11 and the multiplication circuit 21 during the burst signal section. An error voltage corresponding to the phase difference with the output signal is detected.

【0008】すなわち、色副搬送波とVCO13の発信
出力信号との位相差がゼロであれば、赤の色差信号R−
Yのバースト信号区間のレベルはゼロ、青の色差信号B
−Yのバースト信号区間のレベルは最大になるので、こ
の両者のレベルを比較考量することにより、色副搬送波
とVCO13の発信出力信号との位相差に応じた誤差電
圧を正確に検出することができる。
That is, if the phase difference between the color subcarrier and the output signal of the VCO 13 is zero, the red color difference signal R-
The level of the Y burst signal section is zero, and the blue color difference signal B
Since the level of the -Y burst signal section is the maximum, the levels of these two are compared and weighed to accurately detect the error voltage corresponding to the phase difference between the color subcarrier and the output signal of the VCO 13. it can.

【0009】この位相差検出回路14の検出出力は、ハ
イパスフィルタと積分器からなるループフィルタ15と
増幅回路16とを通じてVCO13に帰還され、入力搬
送色信号の色副搬送波とVCO13の出力信号との位相
誤差がゼロとなるように制御される。
The detection output of the phase difference detection circuit 14 is fed back to the VCO 13 through a loop filter 15 consisting of a high-pass filter and an integrator and an amplification circuit 16, and the color subcarrier of the input carrier color signal and the output signal of the VCO 13 are fed. The phase error is controlled to be zero.

【0010】位相制御回路12は、入力搬送色信号の色
副搬送波とVCO13の出力信号との位相誤差が大きい
ときのためのものであって、以下に説明するような帰還
ループにより、搬送色信号の色副搬送波とVCO13の
発信出力信号との位相差が大きいときには、位相制御回
路12では、例えば、入力搬送色信号の位相が反転され
る。
The phase control circuit 12 is provided when there is a large phase error between the color subcarrier of the input carrier color signal and the output signal of the VCO 13, and the carrier color signal is generated by a feedback loop as described below. When the phase difference between the color sub-carrier and the transmission output signal of the VCO 13 is large, the phase control circuit 12 inverts the phase of the input carrier color signal, for example.

【0011】すなわち、乗算回路11および乗算回路2
1の出力が位相差検出回路17に供給され、また、この
位相差検出回路17にバーストゲート信号Sbgが供給さ
れて、バースト期間中の乗算回路11および乗算回路2
1の出力レベル、すなわち、搬送色信号の色副搬送波と
VCO13の発信出力信号との位相差に応じた誤差電圧
が検出される。そして、その検出誤差電圧が、所定の大
きさを超えるときには、この位相差検出回路17の出力
信号により位相制御回路12において、入力搬送色信号
の位相反転が行われて、過渡応答が良好になるようにさ
れている。
That is, the multiplication circuit 11 and the multiplication circuit 2
The output of 1 is supplied to the phase difference detection circuit 17, and the burst gate signal Sbg is supplied to the phase difference detection circuit 17, so that the multiplication circuit 11 and the multiplication circuit 2 during the burst period are supplied.
The output voltage of 1, that is, the error voltage corresponding to the phase difference between the color subcarrier of the carrier color signal and the output signal of the VCO 13 is detected. Then, when the detection error voltage exceeds a predetermined magnitude, the phase control circuit 12 inverts the phase of the input carrier color signal by the output signal of the phase difference detection circuit 17 to improve the transient response. Is being done.

【0012】乗算回路11、21から、位相差検出回路
14、ハイパスフィルタ15、増幅回路16、VCO1
3を通じて、乗算回路11、21に至る第1の帰還ルー
プは、一般に記録の色同期系では、良好なS/Nを確保
するため、一般に、そのループ利得が比較的低く設定さ
れる。
From the multiplication circuits 11 and 21, the phase difference detection circuit 14, the high-pass filter 15, the amplification circuit 16, and the VCO 1
In general, the first feedback loop reaching the multiplication circuits 11 and 21 through 3 generally has a relatively low loop gain in order to secure a good S / N in the color synchronization system for recording.

【0013】しかし、電源投入時や他のVTRの変速再
生信号が入力されるなどの過渡応答時の場合には、位相
誤差ないしは周波数誤差が大きくなることから、APC
ループの引き込み速度が遅くなる傾向がある。そこで、
上述のように、乗算回路11、21から位相差検出回路
17を通じて位相制御回路12に至る第2の帰還ループ
が形成され、位相誤差が大きいときには、第2の位相差
検出回路17により、位相制御回路12が動作させられ
る。
However, the phase error or the frequency error becomes large at the time of a transient response such as when the power is turned on or when the variable speed reproduction signal of another VTR is input, so that the APC becomes large.
The loop pull-in speed tends to be slow. Therefore,
As described above, the second feedback loop from the multiplication circuits 11 and 21 to the phase control circuit 12 through the phase difference detection circuit 17 is formed, and when the phase error is large, the second phase difference detection circuit 17 controls the phase. The circuit 12 is activated.

【0014】これにより、過渡応答時のように、入力色
信号中のバースト信号とVCOの出力との位相誤差が、
例えば、±90゜より大きい場合にも対応することがで
きる。
As a result, as in the transient response, the phase error between the burst signal in the input color signal and the output of the VCO is
For example, it is possible to deal with the case where it is larger than ± 90 °.

【0015】なお、図5では、簡略化して説明するため
に、搬送色信号から色差信号を得る部分について説明し
たが、実際的には、入力映像信号の水平周波数に同期す
るようにする、いわゆるAFCループが、並列に組まれ
るものである。
In FIG. 5, the portion for obtaining the color difference signal from the carrier color signal has been described for the sake of simplification, but in reality, it is so-called that the color difference signal is synchronized with the horizontal frequency of the input video signal. AFC loops are built in parallel.

【0016】また、図5の回路構成は、従来はアナログ
信号処理回路の構成であったが、デジタル信号の処理回
路の構成であってもよい。すなわち、最近の民生用のカ
メラ一体型VTRにおいて、カメラ系では、適応型の画
質制御、メモリを利用した電子ズームや手ぶれ補正など
の多機能化のため、デジタル信号処理が行なわれてお
り、前述のようなVTR系においても、低消費電力化や
高画質化のため、信号処理のデジタル化が推進されてい
る。そこで、図5の例のような色同期回路は、デジタル
のハードウェアにより構成されるようになっている。
The circuit configuration of FIG. 5 has been a configuration of an analog signal processing circuit in the past, but it may be a configuration of a digital signal processing circuit. That is, in recent consumer-use VTRs with built-in cameras, digital signal processing is performed in the camera system in order to realize multiple functions such as adaptive image quality control, electronic zoom using a memory, and image stabilization. In such a VTR system as well, digitalization of signal processing is being promoted in order to reduce power consumption and image quality. Therefore, the color synchronizing circuit as in the example of FIG. 5 is configured by digital hardware.

【0017】[0017]

【発明が解決しようとする課題】以上説明したように、
図5の従来例の色同期回路においては、位相制御回路
(位相シフト回路)を併用することにより、電源投入時
などの過渡応答時の引き込みを早くするようにしてい
る。
As described above,
In the conventional color synchronizing circuit shown in FIG. 5, a phase control circuit (phase shift circuit) is also used to accelerate pull-in during a transient response such as power-on.

【0018】ところが、図5の従来の色同期回路では、
上述のように、良好なS/Nの確保のために第1のルー
プの利得が比較的低く設定されているので、位相制御回
路12が動作した後、±90゜の範囲に入ってからの引
き込みに比較的長い時間を要し、S/Nの劣化や、色消
えが生じやすいという問題があった。
However, in the conventional color synchronizing circuit of FIG.
As described above, since the gain of the first loop is set to be relatively low in order to secure a good S / N, after the phase control circuit 12 operates, the gain of the first loop is set within ± 90 °. There is a problem that it takes a relatively long time to pull in, and deterioration of S / N and fading easily occur.

【0019】かかる点に鑑み、この発明の目的は、定常
状態でのS/Nと過渡状態での応答性とを両立させるこ
とができる、色同期回路を提供するところにある。
In view of the above point, an object of the present invention is to provide a color synchronizing circuit capable of achieving both S / N in a steady state and responsiveness in a transient state.

【0020】[0020]

【課題を解決するための手段】前記課題を解決するた
め、この発明による色同期回路は、後述の実施例の参照
符号を対応させると、可変周波数発振器13と、搬送色
信号の色副搬送波と可変周波数発振器13の出力との位
相差を検出する第1の検出回路14と、この第1の検出
回路の出力を増幅して可変周波数発振器13に帰還する
増幅回路16vとを備える色同期回路において、上記搬
送色信号の色副搬送波と可変周波数発振器13の出力と
の位相差を検出する第2の検出回路17mと、この第2
の検出回路で検出された位相差が所定値を超えたことを
判定する判定回路18とを設け、この判定回路18の出
力により、上記第2の検出回路で検出された位相差が所
定値を超えたときには、上記帰還ループの利得を増大さ
せるように制御することを特徴とする。
In order to solve the above-mentioned problems, the color synchronizing circuit according to the present invention has a variable frequency oscillator 13 and a color sub-carrier of a carrier color signal, in correspondence with the reference numerals of the embodiments described later. In a color synchronization circuit including a first detection circuit 14 that detects a phase difference from the output of the variable frequency oscillator 13, and an amplifier circuit 16v that amplifies the output of the first detection circuit and returns the amplified output to the variable frequency oscillator 13. A second detection circuit 17m for detecting the phase difference between the color subcarrier of the carrier color signal and the output of the variable frequency oscillator 13;
And a determination circuit 18 for determining that the phase difference detected by the detection circuit exceeds a predetermined value, and the output of this determination circuit 18 causes the phase difference detected by the second detection circuit to reach a predetermined value. When it exceeds, the gain of the feedback loop is controlled to be increased.

【0021】[0021]

【作用】かかる構成によれば、例えば過渡状態で、第2
の検出回路により検出されたバースト期間の乗算回路の
出力レベルが、判定回路18において所定値Vthを超え
たと判定されたときは、APCループの利得が増大され
て、応答性が良好になる。また、定常状態では、APC
ループの利得を比較的低く設定することができるため、
高S/Nの色信号が得られる。
According to this structure, in the transient state, the second
When the determination circuit 18 determines that the output level of the multiplication circuit in the burst period detected by the detection circuit No. 2 exceeds the predetermined value Vth, the gain of the APC loop is increased and the response is improved. In the steady state, the APC
Since the loop gain can be set relatively low,
A high S / N color signal is obtained.

【0022】[0022]

【実施例】まず、図3および図4を参照しながら、この
発明による色同期回路の実施例が適用されるVTRにつ
いて説明する。
DESCRIPTION OF THE PREFERRED EMBODIMENTS First, a VTR to which an embodiment of a color synchronizing circuit according to the present invention is applied will be described with reference to FIGS.

【0023】図3において、100はこの例のVTRの
記録系であって、アナログ輝度信号Yが、A−D変換器
111とAFC回路112とに供給され、A−D変換器
111の出力が信号処理回路113に供給される。この
信号処理回路113は、プリエンファシス処理回路11
4とFM変調処理回路115とを含んでおり、信号処理
回路113からの出力が、D−A変換器116により、
アナログのFM輝度信号YFMに変換されて、加算器11
7に供給される。A−D変換器111〜D−A変換器1
16には、AFC回路112から、輝度信号Y中の水平
同期信号に同期したクロックがそれぞれ供給される。
In FIG. 3, reference numeral 100 denotes a VTR recording system of this example, in which an analog luminance signal Y is supplied to an AD converter 111 and an AFC circuit 112, and an output of the AD converter 111 is output. It is supplied to the signal processing circuit 113. The signal processing circuit 113 includes a pre-emphasis processing circuit 11
4 and the FM modulation processing circuit 115, and the output from the signal processing circuit 113 is output by the DA converter 116.
The adder 11 is converted into an analog FM luminance signal YFM.
7 is supplied. A-D converter 111 to D-A converter 1
A clock that is synchronized with the horizontal synchronizing signal in the luminance signal Y is supplied to each of 16 from the AFC circuit 112.

【0024】また、搬送色信号Cが、A−D変換器12
1を通じて、デコード回路122に供給されると共に、
バーストゲート回路123により、搬送色信号Cから抽
出されたカラーバースト信号がクロック発生回路124
に供給され、このカラーバースト信号に同期したクロッ
クが、A−D変換器121とデコード回路122と信号
処理回路125に供給されて、ベースバンドの1対の色
差信号R−Y、B−Yが形成され、信号処理回路125
に供給される。
Further, the carrier color signal C is transferred to the A / D converter 12
1 to the decoding circuit 122, and
The burst gate circuit 123 outputs the color burst signal extracted from the carrier color signal C to the clock generation circuit 124.
Is supplied to the A / D converter 121, the decoding circuit 122, and the signal processing circuit 125 to generate a pair of baseband color difference signals RY and BY. Formed, signal processing circuit 125
Is supplied to.

【0025】信号処理回路125の出力がエンコード回
路126に供給されると共に、低域変換信号生成回路1
27の出力がエンコード回路126に供給されて、エン
コード回路126においては、低域変換搬送色信号CLo
に対応するデータが生成される。このデータは、D−A
変換器128において、アナログの低域変換色信号CLo
に変換されて、加算器117に供給され、FM輝度信号
YFMと共に、記録増幅器101を通じて磁気ヘッド10
2に供給され、テープMTに記録される。なお、信号処
理回路125〜D−A変換器128には、それぞれAF
C回路112からのクロックが供給される。
The output of the signal processing circuit 125 is supplied to the encoding circuit 126, and the low frequency conversion signal generating circuit 1
The output of 27 is supplied to the encoding circuit 126, and in the encoding circuit 126, the low-frequency conversion carrier color signal CLo is output.
The data corresponding to is generated. This data is DA
In the converter 128, the analog low-frequency conversion color signal CLo
And is supplied to the adder 117, together with the FM luminance signal YFM, through the recording amplifier 101.
2 and is recorded on the tape MT. In addition, the signal processing circuit 125 to the D-A converter 128 respectively include an AF
The clock from the C circuit 112 is supplied.

【0026】図4は、この例のVTRの再生系200の
ブロック図である。磁気ヘッド201により、テープM
Tから再生された信号が、再生増幅器202を通じて、
ハイパスフィルタ211およびバンドパスフィルタ22
1に供給され、ハイパスフィルタ211よりFM輝度信
号YFMが、バンドパスフィルタ221より低域変換搬送
色信号CLoが、それぞれ得られる。
FIG. 4 is a block diagram of the reproducing system 200 of the VTR of this example. Tape M by magnetic head 201
The signal reproduced from T passes through the reproduction amplifier 202,
High pass filter 211 and band pass filter 22
1, the FM luminance signal YFM is obtained from the high pass filter 211, and the low-pass conversion carrier color signal CLo is obtained from the band pass filter 221.

【0027】ハイパスフィルタ211からのFM輝度信
号YFMは、A−D変換器212を通じて、信号処理回路
213に供給される。この信号処理回路213は、FM
復調処理回路214とデエンファシス処理回路215と
を含んでおり、信号処理回路213からの出力が、D−
A変換器216により、アナログの輝度信号Yに変換さ
れて、加算器217に供給されると共に、AFC回路2
18に供給される。このAFC回路218から、再生輝
度信号Y中の水平同期信号に同期したクロックが、A−
D変換器212〜D−A変換器216にそれぞれ供給さ
れる。
The FM luminance signal YFM from the high pass filter 211 is supplied to the signal processing circuit 213 through the AD converter 212. This signal processing circuit 213 is
The demodulation processing circuit 214 and the de-emphasis processing circuit 215 are included, and the output from the signal processing circuit 213 is D-
The A converter 216 converts the analog luminance signal Y into an analog luminance signal Y, which is supplied to the adder 217 and the AFC circuit 2
18 are supplied. From the AFC circuit 218, the clock synchronized with the horizontal synchronizing signal in the reproduction luminance signal Y is A-
It is supplied to each of the D converter 212 to the D-A converter 216.

【0028】バンドパスフィルタ221からの低域変換
搬送色信号CLoは、A−D変換器222を通じて、デコ
ード回路223に供給され、ベースバンドの1対の色差
信号R−Y、B−Yが形成されて、信号処理回路224
に供給される。信号処理回路224の出力がエンコード
回路225に供給されると共に、基準発振回路226か
らの基準クロックがエンコード回路225に供給され
て、エンコード回路225においては、搬送色信号Cに
対応するデータが生成される。このデータは、D−A変
換器227において、アナログの搬送色信号Cに変換さ
れて、加算器217に供給され、輝度信号Yと重畳され
て導出される。
The low-frequency conversion carrier color signal CLo from the bandpass filter 221 is supplied to the decoding circuit 223 through the A / D converter 222 to form a pair of baseband color difference signals R-Y and B-Y. Then, the signal processing circuit 224
Is supplied to. The output of the signal processing circuit 224 is supplied to the encoding circuit 225, and the reference clock from the reference oscillation circuit 226 is supplied to the encoding circuit 225. In the encoding circuit 225, data corresponding to the carrier color signal C is generated. It This data is converted into an analog carrier color signal C in the DA converter 227, supplied to the adder 217, and superposed on the luminance signal Y to be derived.

【0029】なお、A−D変換器222〜信号処理回路
224には、それぞれAFC回路218からのクロック
が供給される。なお、図4に示すように、輝度信号Yと
搬送色信号Cとは、それぞれ独立に導出することもでき
る。
The A / D converter 222 to the signal processing circuit 224 are respectively supplied with the clock from the AFC circuit 218. Note that, as shown in FIG. 4, the luminance signal Y and the carrier color signal C can also be derived independently.

【0030】[色同期回路の実施例の説明]次に、図1
および図2を参照しながら、この発明による色同期回路
の一実施例について説明する。なお、この色同期回路
は、例えば、前述の記録系100のデコード回路122
(図4参照)内に構成される。
[Description of Embodiment of Color Synchronous Circuit] Next, referring to FIG.
An embodiment of the color synchronizing circuit according to the present invention will be described with reference to FIG. The color synchronization circuit is, for example, the decoding circuit 122 of the recording system 100 described above.
(See FIG. 4).

【0031】この発明の一実施例の構成を図1に示す。
この図1の例において、前述した図5の例に対応する部
分には同一の符号を付して一部説明を省略する。
The configuration of an embodiment of the present invention is shown in FIG.
In the example of FIG. 1, parts corresponding to those in the example of FIG.

【0032】図1の例においては、図5の従来例の位相
制御回路は設けられず、搬送色信号Cが1対の乗算回路
11、21に直接に供給される。そして、搬送色信号C
の色副搬送波とVCO13の出力との位相差を検出する
第1の検出回路は、乗算回路11、21と位相差検出回
路14とで構成されるが、位相差検出回路14の出力信
号は、ハイパスフィルタと積分器とからなるループフィ
ルタ15m及び増幅回路16vを介してVCO13に供
給される。
In the example of FIG. 1, the phase control circuit of the conventional example of FIG. 5 is not provided, and the carrier color signal C is directly supplied to the pair of multiplication circuits 11 and 21. The carrier color signal C
The first detection circuit for detecting the phase difference between the color sub-carrier and the output of the VCO 13 is composed of the multiplication circuits 11 and 21 and the phase difference detection circuit 14, and the output signal of the phase difference detection circuit 14 is It is supplied to the VCO 13 via a loop filter 15m including a high pass filter and an integrator and an amplifier circuit 16v.

【0033】ループフィルタ15mは、図5の従来例の
ループフィルタ15よりも、これを構成するハイパスフ
ィルタのカットオフ周波数を十分に低くしたものであ
る。また、増幅回路16vは、その利得が可変とされ
る。
The loop filter 15m is obtained by sufficiently lowering the cutoff frequency of the high-pass filter constituting the loop filter 15m of the conventional example shown in FIG. The gain of the amplifier circuit 16v is variable.

【0034】また、搬送色信号Cの色副搬送波とVCO
13の出力との位相差を検出する第2の検出回路は、乗
算回路11、21と位相差検出回路17mとで構成さ
れ、位相差検出回路17mのレベル検出出力は、判定回
路18に供給される。判定回路18は、位相差検出回路
17mの出力レベルが所定のスレッショールド値Vthよ
りも低いときには、定常状態として増幅回路16vの利
得を低い値に設定し、また、位相差検出回路17mの出
力レベルが所定のスレッショールド値Vthを超えるとき
には、電源投入時や他のVTRの変速再生信号が入力さ
れたときなどの過渡状態として増幅回路16vの利得を
高い値に設定する。
The color subcarrier of the carrier color signal C and the VCO
The second detection circuit for detecting the phase difference from the output of 13 is composed of the multiplication circuits 11 and 21 and the phase difference detection circuit 17m, and the level detection output of the phase difference detection circuit 17m is supplied to the determination circuit 18. It When the output level of the phase difference detection circuit 17m is lower than the predetermined threshold value Vth, the determination circuit 18 sets the gain of the amplification circuit 16v to a low value as a steady state, and the output of the phase difference detection circuit 17m. When the level exceeds a predetermined threshold value Vth, the gain of the amplifier circuit 16v is set to a high value as a transitional state such as when the power is turned on or when a variable speed reproduction signal of another VTR is input.

【0035】次に、図2を参照しながら、この実施例の
動作について、さらに説明する。前述したように、定常
状態では、増幅回路16vの利得が低く設定されてお
り、色同期回路の特性は、例えば図2に実線で示すよう
なものとなっている。この定常状態では、ループフィル
タ15mの特性と合わせて、搬送色信号の位相誤差分
(位相エラーと一定の周波数エラー)のみにAPCルー
プが追従し、各種ジッタなどの位相変調誤差分には追従
しにくくなり、色のS/Nを良好にすることができる。
Next, the operation of this embodiment will be further described with reference to FIG. As described above, in the steady state, the gain of the amplifier circuit 16v is set low, and the characteristic of the color synchronization circuit is as shown by the solid line in FIG. 2, for example. In this steady state, together with the characteristics of the loop filter 15m, the APC loop follows only the phase error component (phase error and constant frequency error) of the carrier color signal and the phase modulation error component such as various jitters. It becomes difficult and the S / N of the color can be improved.

【0036】今、この定常状態から、過渡的に、搬送色
信号中のバースト信号とVCO13の出力との位相誤差
が、図2に点Pで示すように、±90゜より大きくなっ
たとする。
Now, it is assumed that the phase error between the burst signal in the carrier color signal and the output of the VCO 13 is transiently larger than ± 90 ° from this steady state, as indicated by the point P in FIG.

【0037】すると、この実施例では、位相差検出回路
17mの出力レベルが、判定回路18のスレッショール
ド値Vthを超え、判定回路18からの制御信号により、
増幅回路16vの利得が、比較的高く切り換えられ、色
同期回路の特性は、図2に鎖線で示すようなものとな
る。
Then, in this embodiment, the output level of the phase difference detecting circuit 17m exceeds the threshold value Vth of the judging circuit 18, and the control signal from the judging circuit 18 causes
The gain of the amplifier circuit 16v is switched to a relatively high level, and the characteristic of the color synchronization circuit becomes as shown by the chain line in FIG.

【0038】これにより、ループの利得が高くなって、
図2に矢印で示すように、点Pで示される状態から、±
90゜の範囲に入るまでと、±90゜の範囲に入ってか
らとの引き込み時間が短縮されるので、過渡応答が良好
になり、従来のような色消えの発生を軽減することがで
きる。
As a result, the loop gain is increased,
As indicated by the arrow in FIG. 2, from the state indicated by the point P,
Since the pull-in time after entering the range of 90 ° and after entering the range of ± 90 ° is shortened, the transient response is improved, and it is possible to reduce the occurrence of color fading as in the conventional case.

【0039】そして、色同期回路が入力搬送色信号に引
き込まれた後は、判定回路18のスレショルドレベルV
thを超えることがなく、判定回路18からの制御信号に
より、増幅回路16vの利得が、比較的低い設定値に戻
されて、前述の定常状態に復帰する。
After the color synchronizing circuit is pulled in the input carrier color signal, the threshold level V of the decision circuit 18 is reached.
Without exceeding th, the gain of the amplifier circuit 16v is returned to a relatively low set value by the control signal from the determination circuit 18, and the above-mentioned steady state is restored.

【0040】なお、上述の実施例では、増幅回路16v
を可変利得増幅器の構成として、過渡応答時には、その
利得を高くすることにより、APCループのループゲイ
ンを高くするようにしたが、VCO13の入力感度を高
くすることによりAPCループのループゲインを高くす
るようにしてもよく、また、増幅回路16vの利得制御
と、VCO13の入力感度の制御を合わせて行うことに
よりAPCループゲインを制御するようにしてもよい。
In the above embodiment, the amplifier circuit 16v
In the configuration of the variable gain amplifier, the loop gain of the APC loop is increased by increasing the gain during the transient response, but the loop gain of the APC loop is increased by increasing the input sensitivity of the VCO 13. Alternatively, the gain control of the amplifier circuit 16v and the input sensitivity control of the VCO 13 may be performed together to control the APC loop gain.

【0041】なお、位相差検出回路14、17は、より
正確に、色副搬送波とVCO13の出力信号との位相差
を検出するため、2つの乗算回路11、21の出力信号
R−YおよびB−Yのバースト信号区間のレベルを比較
考量するようにしたが、乗算回路11、21の一方の出
力のバースト信号区間のレベルに応じた誤差電圧を前記
位相差検出出力とするようにしてもよい。
Since the phase difference detection circuits 14 and 17 detect the phase difference between the color subcarrier and the output signal of the VCO 13 more accurately, the output signals RY and B of the two multiplication circuits 11 and 21 are detected. Although the level of the -Y burst signal section is compared and weighed, an error voltage corresponding to the level of the burst signal section of one output of the multiplication circuits 11 and 21 may be used as the phase difference detection output. .

【0042】また、上述の実施例では、搬送色信号中の
色バースト信号とVCO13の出力信号との位相差を求
めることにより、搬送色信号の色副搬送波とVCOの出
力信号との位相差を検出するようにしたが、搬送色信号
中に色同期のための基準信号を挿入して記録再生を行な
う装置の場合には、その色同期のための基準信号とVC
Oの出力信号との位相差を検出するようにする。
In the above embodiment, the phase difference between the color subcarrier of the carrier color signal and the output signal of the VCO is obtained by obtaining the phase difference between the color burst signal in the carrier color signal and the output signal of the VCO 13. However, in the case of an apparatus for recording and reproducing by inserting a reference signal for color synchronization into the carrier color signal, the reference signal for color synchronization and VC
The phase difference from the O output signal is detected.

【0043】また、上述の実施例は、デジタル信号処理
回路の構成であるが、前述もしたように、この発明はア
ナログ信号処理回路の構成とすることもできる。
Further, although the above-described embodiment has the configuration of the digital signal processing circuit, as described above, the present invention can have the configuration of the analog signal processing circuit.

【0044】また、上述の実施例は、搬送色信号をベー
スバンドの信号、すなわち、色差信号にデコードする場
合の同期検波用信号を生成する回路としてAPC回路を
用いた場合に、この発明を適用した場合であるが、搬送
色信号を低域変換する場合の低域変換用信号生成回路に
APC回路を用いる場合にも、同様にこの発明を適用す
ることができる。
The above-described embodiment applies the present invention when the APC circuit is used as a circuit for generating a synchronous detection signal when the carrier color signal is a baseband signal, that is, a color difference signal. However, the present invention can be similarly applied to the case where the APC circuit is used as the low frequency conversion signal generation circuit in the case of performing the low frequency conversion of the carrier color signal.

【0045】[0045]

【発明の効果】以上説明したように、この発明によれ
ば、搬送色信号の位相誤差分のみにAPCループが追従
し、各種ジッタなどの位相変調誤差分には追従しにくく
なり、色のS/Nを良好にすることができるとともに、
過渡応答時などに大きな誤差分が発生したときには、A
PCループのゲインを高くするので、過渡応答特性を良
好にすることができる。
As described above, according to the present invention, the APC loop follows only the phase error component of the carrier color signal, and it becomes difficult to follow the phase modulation error component such as various jitters. / N can be improved and
If a large error occurs during transient response, A
Since the gain of the PC loop is increased, the transient response characteristic can be improved.

【図面の簡単な説明】[Brief description of drawings]

【図1】この発明による色同期回路の一実施例の構成を
示すブロック図である。
FIG. 1 is a block diagram showing a configuration of an embodiment of a color synchronizing circuit according to the present invention.

【図2】この発明の一実施例の特性を示す図である。FIG. 2 is a diagram showing characteristics of an embodiment of the present invention.

【図3】この発明を説明するためのブロック図である。FIG. 3 is a block diagram for explaining the present invention.

【図4】この発明を説明するためのブロック図である。FIG. 4 is a block diagram for explaining the present invention.

【図5】従来の色同期回路の構成例を示すブロック図で
ある。
FIG. 5 is a block diagram showing a configuration example of a conventional color synchronization circuit.

【符号の説明】[Explanation of symbols]

11、21 乗算回路(同期検波回路) 13 可変周波数発振器 14、17m 位相差検出回路 15m ループフィルタ 16v 可変利得増幅回路 18 判定回路 100 記録系 200 再生系 Sbg バーストゲート信号 11, 21 Multiplication circuit (Synchronous detection circuit) 13 Variable frequency oscillator 14,17m Phase difference detection circuit 15m loop filter 16v variable gain amplifier circuit 18 Judgment circuit 100 recording system 200 playback system Sbg Burst gate signal

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】可変周波数発振器と、 搬送色信号の色副搬送波と上記可変周波数発振器の出力
との位相差を検出する第1の検出回路と、 この第1の検出回路の出力を増幅して上記可変周波数発
振器に帰還する増幅回b路と、 上記搬送色信号の色副搬送波と前記可変周波数発振器の
出力との位相差を検出する第2の検出回路と、 この第2の検出回路で検出された位相差が所定値を超え
たことを判定する判定回路とを設け、 この判定回路の出力により、上記第2の検出回路で検出
された位相差が所定値を超えたときには上記帰還ループ
の利得を増大させるように制御することを特徴とする色
同期回路。
1. A variable frequency oscillator, a first detection circuit for detecting a phase difference between a color subcarrier of a carrier color signal and an output of the variable frequency oscillator, and an amplifier for amplifying an output of the first detection circuit. An amplification circuit b that feeds back to the variable frequency oscillator, a second detection circuit that detects the phase difference between the color subcarrier of the carrier color signal and the output of the variable frequency oscillator, and the second detection circuit. And a judgment circuit for judging that the detected phase difference exceeds a predetermined value, and when the phase difference detected by the second detection circuit exceeds the predetermined value by the output of the judgment circuit, the feedback loop A color synchronization circuit characterized by controlling to increase the gain.
【請求項2】上記搬送色信号は、記録再生装置に記録す
べき信号であり、 上記第1の検出回路は、搬送色信号の色副搬送波と上記
可変周波数発振器の出力との乗算器と、この乗算器の出
力のうちのバースト信号区間の出力を得る第1の回路と
からなるとともに、 上記第2の検出回路は、上記乗算器と、この乗算器の出
力のうちのバースト信号区間の出力を得る第2の回路と
からなり、 上記乗算器より色差信号出力を得ることを特徴とする請
求項1に記載の色同期回路。
2. The carrier color signal is a signal to be recorded in a recording / reproducing apparatus, and the first detection circuit comprises a multiplier of a color subcarrier of the carrier color signal and an output of the variable frequency oscillator, A first circuit for obtaining an output of the burst signal section of the output of the multiplier, and the second detection circuit includes the multiplier and an output of the burst signal section of the output of the multiplier. The color synchronization circuit according to claim 1, further comprising a second circuit for obtaining a color difference signal output from the multiplier.
JP19188694A 1994-07-22 1994-07-22 Color synchronization circuit Expired - Fee Related JP3371195B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19188694A JP3371195B2 (en) 1994-07-22 1994-07-22 Color synchronization circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19188694A JP3371195B2 (en) 1994-07-22 1994-07-22 Color synchronization circuit

Publications (2)

Publication Number Publication Date
JPH0837666A JPH0837666A (en) 1996-02-06
JP3371195B2 true JP3371195B2 (en) 2003-01-27

Family

ID=16282098

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19188694A Expired - Fee Related JP3371195B2 (en) 1994-07-22 1994-07-22 Color synchronization circuit

Country Status (1)

Country Link
JP (1) JP3371195B2 (en)

Also Published As

Publication number Publication date
JPH0837666A (en) 1996-02-06

Similar Documents

Publication Publication Date Title
EP0178868A2 (en) Chrominance signal processing apparatus
JP3371195B2 (en) Color synchronization circuit
JPH084349B2 (en) Color video signal recording method and reproducing method thereof
JP2948697B2 (en) Playback device
JPH05344537A (en) Digital chrominance signal demodulator
US6330391B1 (en) VTR signal processing circuit
US4688103A (en) Apparatus for the color synchronization of reproduced video signals
JP3371930B2 (en) Color synchronization circuit
JP2592924B2 (en) Video signal output device
JP2649917B2 (en) Rotating head playback device
JP2642379B2 (en) Video signal recording and playback device
JPS60219888A (en) Processor of chrominance signal
JPS5921590Y2 (en) Color video signal reproducing device
JPH058630B2 (en)
JPS6239996A (en) Chroma signal recording and reproducing circuit
KR920009643B1 (en) Assimilating signal recording and reproducing circuit
JPH07264536A (en) Magnetic recording and reproducing device
JPH0823547A (en) Chrominance signal processing circuit
JPS62249593A (en) Time base correcting device
JPH0722407B2 (en) Video signal processing circuit
JPH022359B2 (en)
JPS63232693A (en) Chrominance component processing device
JPS61244189A (en) Video tape recorder
JPS63238793A (en) Apc device
JPS6340493A (en) Video signal recording and reproducing device

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees