JP3327966B2 - Ballast circuit - Google Patents
Ballast circuitInfo
- Publication number
- JP3327966B2 JP3327966B2 JP1154693A JP1154693A JP3327966B2 JP 3327966 B2 JP3327966 B2 JP 3327966B2 JP 1154693 A JP1154693 A JP 1154693A JP 1154693 A JP1154693 A JP 1154693A JP 3327966 B2 JP3327966 B2 JP 3327966B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- input terminal
- coupled
- ballast circuit
- capacitor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Circuit Arrangements For Discharge Lamps (AREA)
Description
【0001】[0001]
【産業上の利用分野】本発明は、直流−交流変換器が設
けられた放電ランプ点灯用安定器回路であって、低周波
交流電圧源に接続するための一対の交流入力端子と、前
記の直流−交流変換器に接続するための第1及び第2直
流入力端子と、前記の交流入力端子を前記の直流入力端
子に結合する第1及び第2ダイオードを含む整流回路
と、前記の直流入力端子に結合されたバッファキャパシ
タ手段と、前記の第1及び第2直流入力端子間に直列接
続された第1及び第2スイッチングトランジスタと、ラ
ンプ接続端子と誘導性手段とを含む負荷回路と、この負
荷回路を一方の交流入力端子に結合する結合回路と、第
1及び第2スイッチングトランジスタのそれぞれの制御
電極に結合され、これらスイッチングトランジスタを高
周波で導通状態及び遮断状態に交互に駆動する手段とを
具えた安定器回路に関するものである。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a ballast circuit for lighting a discharge lamp provided with a DC-AC converter, comprising a pair of AC input terminals for connection to a low-frequency AC voltage source. A rectifier circuit including first and second DC input terminals for connecting to a DC-AC converter, first and second diodes coupling the AC input terminal to the DC input terminal, and the DC input; A load circuit including buffer capacitor means coupled to the terminal, first and second switching transistors connected in series between the first and second DC input terminals, a lamp connection terminal and inductive means; A coupling circuit that couples the load circuit to one of the AC input terminals, and a control electrode that is coupled to each of the first and second switching transistors. It relates ballast circuit and means for driving alternately disengaged state.
【0002】[0002]
【従来の技術】上述した安定器回路は欧州特許出願第9
2203651.2号明細書に開示されている。結合回
路は直流−交流変換器の構成に応じた構成素子を有しう
るが、負荷回路と交流入力端子との間の、インピーダン
スがほぼ零に等しい接続ラインとすることもできる。こ
のような安定器回路はこれを低電力のけい光ランプを動
作させるのに用いた場合に比較的大きな力率を有すると
いうことを確かめた。しかし、比較的大きな電力を消費
するけい光ランプを上述した安定器回路で点灯させる場
合には、力率はしばしば比較的低くなるか或いは線路電
流ひずみに関する国の規格さえも満足しなくなる。2. Description of the Related Art The ballast circuit described above is disclosed in European Patent Application No. 9
2203651.2. The coupling circuit can have components depending on the configuration of the DC-AC converter, but can also be a connection line between the load circuit and the AC input terminal with an impedance substantially equal to zero. It has been found that such a ballast circuit has a relatively large power factor when used to operate a low power fluorescent lamp. However, when operating relatively high power consuming fluorescent lamps with the ballast circuit described above, the power factor is often relatively low or even the national standards for line current distortion are not met.
【0003】[0003]
【発明が解決しようとする課題】本発明の目的は、比較
的大きな電力を消費するけい光ランプを比較的大きな力
率で点灯させるのに適した安定器回路を提供せんとする
にある。SUMMARY OF THE INVENTION It is an object of the present invention to provide a ballast circuit suitable for operating a relatively large power consuming fluorescent lamp at a relatively high power factor.
【0004】[0004]
【課題を解決するための手段】本発明は、直流−交流変
換器が設けられた放電ランプ点灯用安定器回路であっ
て、低周波交流電圧源に接続するための一対の交流入力
端子と、前記の直流−交流変換器に接続するための第1
及び第2直流入力端子と、前記の交流入力端子を前記の
直流入力端子に結合する第1及び第2ダイオードを含む
整流回路と、前記の直流入力端子に結合されたバッファ
キャパシタ手段と、前記の第1及び第2直流入力端子間
に直列接続された第1及び第2スイッチングトランジス
タと、ランプ接続端子と誘導性手段とを含む負荷回路
と、この負荷回路を一方の交流入力端子に結合する結合
回路と、第1及び第2スイッチングトランジスタのそれ
ぞれの制御電極に結合され、これらスイッチングトラン
ジスタを高周波で導通状態及び遮断状態に交互に駆動す
る手段とを具えた安定器回路において、前記の誘導性手
段がLC回路を以って構成され、このLC回路が放電ラ
ンプと、第1及び第2スイッチングトランジスタ間の第
1相互接続点と、前記の第1及び第2直流入力端子のう
ちの一方の直流入力端子とに結合されていることを特徴
とする。SUMMARY OF THE INVENTION The present invention is a ballast circuit for lighting a discharge lamp provided with a DC-AC converter, comprising a pair of AC input terminals for connection to a low frequency AC voltage source. The first for connecting to the DC-AC converter
A rectifier circuit including first and second diodes for coupling the AC input terminal to the DC input terminal; buffer capacitor means coupled to the DC input terminal; First and second switching transistors connected in series between first and second DC input terminals, a load circuit including a lamp connection terminal and inductive means, and a coupling for coupling the load circuit to one AC input terminal. A ballast circuit comprising: a circuit; and means coupled to respective control electrodes of the first and second switching transistors for alternately driving the switching transistors in a conducting state and a blocking state at a high frequency. Is constituted by an LC circuit which comprises a discharge lamp, a first interconnection point between the first and second switching transistors, It is one coupled to the DC input terminal of one of the first and second DC input terminals and wherein the are.
【0005】本発明によるLC回路は、バッファキャパ
シタ手段に帰還されるエネルギーを、整流回路を経て到
来する部分と、スイッチングトランジスタ又はこれらス
イッチングトランジスタと並列に接続されたダイオード
手段を経て到来する部分とに有効に分割する。構成素子
を適切に選択することにより、直流−交流変換器はバッ
ファキャパシタ手段の電圧を低周波交流電源電圧のピー
ク値よりも高い値まで上昇させる高周波昇圧変換器のよ
うに動作する。従って、交流電源からの大きなキャパシ
タ充電電流が避けられ、これにより力率を高くするとと
もに電源電流中の高周波成分を低くする。本発明による
安定器回路は、この安定器回路で点灯されるけい光ラン
プが比較的大きな電力を消費する場合でも比較的大きな
力率を提供するということを確めた。In the LC circuit according to the present invention, the energy fed back to the buffer capacitor means is supplied to a part arriving via a rectifier circuit and a part arriving via a switching transistor or a diode means connected in parallel with these switching transistors. Split effectively. By properly selecting the components, the DC-AC converter operates like a high-frequency boost converter that raises the voltage of the buffer capacitor means to a value higher than the peak value of the low-frequency AC power supply voltage. Therefore, a large capacitor charging current from the AC power supply is avoided, thereby increasing the power factor and reducing high frequency components in the power supply current. The ballast circuit according to the present invention has been found to provide a relatively large power factor even when the fluorescent lamp ignited by the ballast circuit consumes relatively large power.
【0006】バッファキャパシタ手段への電流はそのす
べてが交流電圧源から供給されるのではなく部分的に直
流−交流変換器から取出される為、比較的小さなバッフ
ァキャパシタ手段を用いることができる。[0006] Relatively small buffer capacitor means can be used since all of the current to the buffer capacitor means is taken from the DC-to-AC converter rather than all from the AC voltage source.
【0007】けい光ランプがその点灯中直流電流を流さ
ないようにするためには、結合回路が第1キャパシタを
有するようにするのが有利である。In order that the fluorescent lamp does not carry a direct current during its operation, it is advantageous for the coupling circuit to have a first capacitor.
【0008】本発明による安定器回路の好適例では、前
記のLC回路が、放電ランプの一端と前記の第1相互接
続点との間に直列に接続された第1及び第2インダクタ
と、これら第1及び第2インダクタの相互接続点と前記
の一方の直流入力端子との間に結合された第2キャパシ
タとを具えるようにする。このようにすることにより、
バッファキャパシタ手段への高周波電流の帰還を極めて
有効にしうるということを確かめた。In a preferred embodiment of the ballast circuit according to the invention, said LC circuit comprises first and second inductors connected in series between one end of a discharge lamp and said first interconnection point; A second capacitor is coupled between an interconnection point of the first and second inductors and the one DC input terminal. By doing this,
It has been confirmed that the feedback of the high-frequency current to the buffer capacitor means can be extremely effective.
【0009】本発明による安定器回路の好適例では、前
記のバッファキャパシタ手段が前記の第1及び第2直流
入力端子間に直列に接続された第3及び第4キャパシタ
を具え、前記の第1及び第2ダイオードは前記の第1及
び第2直流入力端子間に直列に接続されており、これら
第1及び第2ダイオード間の第2相互接続点が第1の交
流入力端子に結合され、前記の第3及び第4キャパシタ
間の第3相互接続点が第2の交流入力端子に結合されて
いるようにする。この好適例では、整流回路とバッファ
キャパシタ手段とが倍電圧回路を構成する。この特徴に
よれば、低周波交流電圧の振幅がランプ電圧に比べて比
較的低い場合に用いて極めて適した好適例が得られる。In a preferred embodiment of the ballast circuit according to the present invention, said buffer capacitor means comprises third and fourth capacitors connected in series between said first and second DC input terminals, And a second diode is connected in series between the first and second DC input terminals; a second interconnection point between the first and second diodes is coupled to a first AC input terminal; A third interconnection point between the third and fourth capacitors is coupled to the second AC input terminal. In this preferred embodiment, the rectifier circuit and the buffer capacitor constitute a voltage doubler circuit. According to this feature, a preferable example is obtained which is very suitable for use when the amplitude of the low-frequency AC voltage is relatively lower than the lamp voltage.
【0010】本発明による安定器回路の他の好適例で
は、前記の第1及び第2ダイオードが前記の第1及び第
2直流入力端子間に直列に接続され、これら第1及び第
2直流入力端子間には第3及び第4ダイオードが直列に
接続され、第1及び第2ダイオード間の第2相互接続点
が第1の交流入力端子に結合され、第3及び第4ダイオ
ード間の第3相互接続点が第2の交流入力端子に結合さ
れているようにする。この他の好適例は、比較的大きい
力率が得られるということを確かめた比較的簡単な回路
である。In another preferred embodiment of the ballast circuit according to the invention, said first and second diodes are connected in series between said first and second DC input terminals, and said first and second DC input terminals are connected. A third and fourth diode are connected in series between the terminals, a second interconnection point between the first and second diodes is coupled to the first AC input terminal, and a third diode between the third and fourth diodes is provided. The interconnection point is coupled to the second AC input terminal. Another preferred embodiment is a relatively simple circuit which has been found to provide a relatively large power factor.
【0011】後者の2つの好適例では、更に、前記の第
2及び第3相互接続点間に接続され、第3インダクタと
第5キャパシタとの直列回路を有する回路により他の昇
圧効果を得るようにする。この他の昇圧効果によれば、
整流回路を経る帰還がバッファキャパシタ手段を、低周
波交流電源電圧の振幅がその最大値付近にある際に電源
電流のピークが発生しないようにするのに充分高い電位
まで充電する。結合回路を第2及び第3相互接続点のい
ずれか一方に接続する場合には、直流−交流変換器から
整流回路を経てバッファキャパシタ手段へエネルギーを
帰還するのを極めて有効に達成しうるということを確か
めた。In the latter two preferred embodiments, another boosting effect is obtained by a circuit connected between the second and third interconnection points and having a series circuit of a third inductor and a fifth capacitor. To According to this other boost effect,
Feedback through the rectifier circuit charges the buffer capacitor means to a potential high enough to prevent a peak in power supply current when the amplitude of the low frequency AC power supply voltage is near its maximum. When the coupling circuit is connected to one of the second and third interconnection points, it is possible to very effectively achieve the return of energy from the DC / AC converter to the buffer capacitor means via the rectifier circuit. I checked.
【0012】第1及び第2スイッチングトランジスタの
それぞれの制御電圧に結合され、これらスイッチングト
ランジスタを高周波で導通状態及び遮断状態に交互に駆
動する手段が変圧器を有していない場合には、第1及び
第2スイッチングトランジスタの各々に対し並列にダイ
オード手段を接続し、帰還エネルギーの一部に対する通
路を形成するようにする必要がある。If the means coupled to the control voltage of each of the first and second switching transistors and driving these switching transistors alternately at high frequency into a conducting state and a blocking state does not have a transformer, the first means may be used. And diode means must be connected in parallel to each of the second switching transistors so as to form a path for some of the feedback energy.
【0013】前記の交流入力端子と前記の整流回路との
間にフィルタ回路を結合することにより、低周波交流電
圧源が高周波電流により影響されないようにすることが
できる。By connecting a filter circuit between the AC input terminal and the rectifier circuit, the low frequency AC voltage source can be prevented from being affected by the high frequency current.
【0014】[0014]
【実施例】図1を参照するに、第1キャパシタ9及び第
1インダクタ6より成るEMI(電磁障害)フィルタ5
に結合された一対の交流入力端子1,2に低周波交流電
源電圧、例えば120ボルト、60Hzが与えられる。
このEMIフィルタ5は第2インダクタ7及び第2キャ
パシタ10を経て倍電圧回路8の入力端子3,4に結合
されている。第1及び第2インダクタ6及び7は交流電
源端子2と倍電圧回路8の入力端子4との間に直列に接
続されている。第1キャパシタ9は入力端子1,2間に
結合され、第2キャパシタ10は入力端子1と、インダ
クタ6及び7間の相互接続点との間に接続されている。DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS Referring to FIG. 1, an EMI (electromagnetic interference) filter 5 comprising a first capacitor 9 and a first inductor 6 is shown.
A low frequency AC power supply voltage, for example, 120 volts, 60 Hz is applied to a pair of AC input terminals 1 and 2 coupled to the AC input terminals 1 and 2.
The EMI filter 5 is coupled to the input terminals 3 and 4 of the voltage doubler circuit 8 via the second inductor 7 and the second capacitor 10. The first and second inductors 6 and 7 are connected in series between the AC power supply terminal 2 and the input terminal 4 of the voltage doubler 8. A first capacitor 9 is coupled between the input terminals 1 and 2, and a second capacitor 10 is connected between the input terminal 1 and an interconnection between the inductors 6 and 7.
【0015】倍電圧回路8は、半ブリッジ高周波直流−
交流変換器15の直流入力端子13,14間に直列に接
続された一対のダイオード11,12と、これら直列接
続ダイオード11,12と並列に結合された一対の直列
接続バッファキャパシタ16,17とを有する。The voltage doubler 8 is a half-bridge high-frequency DC-
A pair of diodes 11 and 12 connected in series between the DC input terminals 13 and 14 of the AC converter 15 and a pair of series-connected buffer capacitors 16 and 17 connected in parallel to the diodes 11 and 12 are connected. Have.
【0016】直流入力端子13,14には一対の直列接
続スイッチングトランジスタ18及び19が結合されて
いる。トランジスタ18及び19のそれぞれの両端間に
は第3ダイオード37及び第4ダイオード38が逆極性
でそれぞれ結合されている。ダイオード11,12の相
互接続点3には放電ランプ20、例えばけい光ランプの
一端がキャパシタ21を介して結合されている。放電ラ
ンプ20の他端はインダクタ23を経てスイッチングト
ランジスタ18,19間の相互接続点22に接続すると
いうことは知られている。この既知の接続を図に破線で
示してある。しかし本発明によれば、1つのインダクタ
23の代りに、直列に接続した第1インダクタ24及び
第2インダクタ25を有し、これらの相互接続点をキャ
パシタ26を経て直流入力端子14に結合したLC回路
を用いる。A pair of series-connected switching transistors 18 and 19 are connected to the DC input terminals 13 and 14, respectively. A third diode 37 and a fourth diode 38 are coupled between both ends of the transistors 18 and 19, respectively, with opposite polarities. One end of a discharge lamp 20, for example a fluorescent lamp, is coupled via a capacitor 21 to the interconnection point 3 of the diodes 11,12. It is known that the other end of the discharge lamp 20 is connected via an inductor 23 to an interconnection point 22 between the switching transistors 18,19. This known connection is indicated by a dashed line in the figure. However, according to the present invention, instead of one inductor 23, an LC having a first inductor 24 and a second inductor 25 connected in series and having their interconnection point coupled to the DC input terminal 14 via a capacitor 26 is provided. Use a circuit.
【0017】放電ランプの電極27及び28は正の温度
係数(PTC)の抵抗29とキャパシタ30との直列接
続回路を経て相互接続されている。このPTC抵抗29
及びキャパシタ30の直列接続回路と並列に他のキャパ
シタ31が接続されている。PTC抵抗29は、ランプ
の点弧前にランプ電極を加熱する予熱電流路を形成す
る。この電流路は通常の予熱回路である。相互接続点2
2はスナバキャパシタ32により他の相互接続点33に
接続されており、このスナバキャパシタはスイッチング
トランジスタ中の損失を低減させるよう動作する。The electrodes 27 and 28 of the discharge lamp are interconnected via a series connection circuit of a positive temperature coefficient (PTC) resistor 29 and a capacitor 30. This PTC resistor 29
Another capacitor 31 is connected in parallel with the series connection circuit of the capacitor 30. The PTC resistor 29 forms a preheating current path for heating the lamp electrode before the lamp is ignited. This current path is a normal preheating circuit. Interconnection point 2
2 is connected to another interconnection point 33 by a snubber capacitor 32, which operates to reduce losses in the switching transistor.
【0018】通常の制御回路34は、スイッチングトラ
ンジスタ18及び19の一方のトランジスタがオンの際
に他方のトランジスタがオフとなり、一方のトランジス
タがオフの際に他方のトランジスタがオンとなるように
これらスイッチングトランジスタを交互にオン及びオフ
駆動する。この制御回路はIC駆動型とすることができ
るも、相互接続点22及び33間に接続された負荷回路
の一部とするのが好ましく、インダクタ24及び25と
直列の一次巻線と、スイッチングトランジスタ18及び
19のベース及びエミッタ電極にそれぞれ結合され適切
に位相合せされた第1及び第2の二次巻線とを有する変
成器を以って構成することができる。これらスイッチン
グトランジスタのベース回路中でこれら二次巻線と直列
にそれぞれ抵抗を接続することができる。このようにし
て自己発振型の高周波直流−交流変換器を形成しうる。
スイッチングトランジスタを駆動する正確な方法は本発
明にとって臨界的なものではなく、これらトランジスタ
に対する種々の他の駆動方法をも用いることができ、こ
れらによっても回路を満足に動作せしめうる。The normal control circuit 34 controls these switching transistors 18 and 19 such that when one of the switching transistors 18 and 19 is turned on, the other transistor is turned off, and when one transistor is turned off, the other transistor is turned on. The transistors are alternately turned on and off. The control circuit can be IC driven, but is preferably part of a load circuit connected between the interconnection points 22 and 33, a primary winding in series with inductors 24 and 25, and a switching transistor. A transformer having first and second secondary windings coupled to the base and emitter electrodes 18 and 19, respectively, and appropriately phased can be constructed. A resistor can be connected in series with these secondary windings in the base circuit of these switching transistors. In this way, a self-oscillation type high frequency DC-AC converter can be formed.
The exact method of driving the switching transistors is not critical to the present invention, and various other driving methods for these transistors may be used, and may also cause the circuit to operate satisfactorily.
【0019】ランプ20、キャパシタ31、インダクタ
24,25及びキャパシタ26は実質的に、半ブリッジ
直流−交流変換器(インバータ)を高周波で自己発振せ
しめる共振回路を構成する。The lamp 20, the capacitor 31, the inductors 24 and 25, and the capacitor 26 substantially constitute a resonance circuit that causes the half-bridge DC-AC converter (inverter) to self-oscillate at a high frequency.
【0020】高周波の直流−交流変換器15の動作を開
始するために始動回路35を設けることができる。この
回路の詳細も通常のものであり当業者にとって周知であ
る為、その説明を省略する。A starting circuit 35 can be provided to start the operation of the high frequency DC-AC converter 15. The details of this circuit are also ordinary and well known to those skilled in the art, and thus description thereof is omitted.
【0021】ランプ回路中の共振エネルギーを電解バッ
ファキャパシタ16,17に戻すための高周波通路を構
成する分離ダイオード11,12及びキャパシタ21を
介する昇圧作用の為に交流電源からの入力電流は正弦波
形に極めて近似し、従ってこれらバッファキャパシタの
各々の両端間の電圧は端子1,2における交流電源から
の線間電圧よりも常に高くなる。キャパシタ10及びイ
ンダクタ7はバッファキャパシタに対する昇圧回路の一
部である。共振回路からキャパシタ21を経て戻るエネ
ルギーはインダクタ7の両端間に電圧を生ぜしめるよう
に機能する。この電圧は交流線間電圧に加わり、バッフ
ァキャパシタ電圧よりも高い電圧に向って上昇しようと
するも、ダイオード11又は12によりバッファキャパ
シタ電圧にクランプされる。従って、エネルギーはダイ
オード11,12を経てバッファキャパシタに戻され
る。インダクタ25及びキャパシタ26より成るLC回
路によりバッファキャパシタ16及び17に対する追加
の昇圧作用が行なわれる。インダクタ23のような1つ
のインダクタの代りにLC回路を用いることにより、キ
ャパシタ16,17に供給される帰還エネルギーを有効
に分割することができる。すなわち、この帰還エネルギ
ーの一部をランプからキャパシタ21を経て取出し、他
の一部をLC回路24,25及び26から取出すことが
できる。ダイオード37及び38はエネルギーをバッフ
ァキャパシタに戻す通路を形成する。トランジスタ18
及び19を駆動するのに変成器を用いる場合には、ダイ
オード37及び38を省略することができる。その理由
は、二次巻線とトランジスタのコレクタ−ベース接合と
がエネルギーをバッファキャパシタに戻すための低イン
ピーダンス通路を構成する為である。この場合、トラン
ジスタのコレクタ−ベース接合がダイオード機能を呈す
る。The input current from the AC power supply has a sinusoidal waveform due to the boosting action via the separation diodes 11 and 12 and the capacitor 21 constituting the high frequency path for returning the resonance energy in the lamp circuit to the electrolytic buffer capacitors 16 and 17. Very similar, so the voltage across each of these buffer capacitors is always higher than the line voltage from the AC power supply at terminals 1 and 2. Capacitor 10 and inductor 7 are part of a booster circuit for the buffer capacitor. The energy returning from the resonant circuit via the capacitor 21 functions to create a voltage across the inductor 7. This voltage, in addition to the AC line voltage, tends to rise toward a voltage higher than the buffer capacitor voltage, but is clamped by the diode 11 or 12 to the buffer capacitor voltage. Thus, energy is returned to the buffer capacitor via diodes 11 and 12. An additional boosting action on buffer capacitors 16 and 17 is provided by an LC circuit consisting of inductor 25 and capacitor 26. By using an LC circuit instead of one inductor such as the inductor 23, the feedback energy supplied to the capacitors 16 and 17 can be effectively divided. That is, a part of this return energy can be extracted from the lamp via the capacitor 21 and another part can be extracted from the LC circuits 24, 25 and 26. Diodes 37 and 38 provide a path for returning energy to the buffer capacitor. Transistor 18
And 19, diodes 37 and 38 can be omitted if a transformer is used to drive them. The reason is that the secondary winding and the collector-base junction of the transistor form a low impedance path for returning energy to the buffer capacitor. In this case, the collector-base junction of the transistor has a diode function.
【0022】電流を分離ダイオード11及び12を経て
キャパシタ16,17に駆動する一種の電流源として動
作するインダクタ7により他の昇圧動作が得られる。Another boosting operation can be obtained by the inductor 7 operating as a kind of current source for driving the current to the capacitors 16 and 17 via the separation diodes 11 and 12.
【0023】本発明回路の他の変形例では、相互接続点
33と入力端子14との間にキャパシタ36を接続する
ことができる。キャパシタ21及び36を適切に選択す
ることにより、半ブリッジ直流−交流変換器はバッファ
キャパシタ16及び17の各々の電圧をピークの線間電
圧よりも高い値まで上昇させる高周波昇圧変換器のよう
に作用する。これにより、線間電圧源からの大きないか
なる容量性充電電流をも回避し、これにより回路力率を
改善し、線路電流の高周波を減少せしめる。力率が改善
される為、回路は著しく低い入力電流を流すようにな
る。In another variant of the circuit according to the invention, a capacitor 36 can be connected between the interconnection point 33 and the input terminal 14. With proper selection of capacitors 21 and 36, the half-bridge DC-AC converter acts like a high frequency boost converter that raises the voltage on each of buffer capacitors 16 and 17 to a value higher than the peak line voltage. I do. This avoids any large capacitive charging current from the line voltage source, thereby improving the circuit power factor and reducing the high frequency of the line current. Because of the improved power factor, the circuit will draw significantly lower input current.
【0024】上述したように、キャパシタ16及び17
への入力リプル電流は低周波(60Hz)交流電源から
完全に取出されるのではなく、高周波半ブリッジ直流−
交流変換器から部分的に取出される為、小さなキャパシ
タを用いることができ、これらの小さなキャパシタによ
って依然としてリプル電圧を低く維持することができ
る。As described above, capacitors 16 and 17
The input ripple current to the high-frequency half-bridge DC-
Since they are partially removed from the AC converter, small capacitors can be used, and these small capacitors can still keep the ripple voltage low.
【0025】図2の回路は、図1の倍電圧回路(11,
12,16,17)がダイオードブリッジ(11,1
2,41,42)と直流端子13及び14を互いに接続
するキャパシタ16とで置き換えられているという点で
図1の回路と相違する。この図2の回路は図1の回路と
同様に動作する為、その詳細な説明は省略する。The circuit shown in FIG. 2 is a voltage doubler circuit (11,
12, 16, 17) are diode bridges (11, 1).
2, 41, 42) and the capacitor 16 connecting the DC terminals 13 and 14 to each other. Since the circuit of FIG. 2 operates in the same manner as the circuit of FIG. 1, a detailed description thereof will be omitted.
【図面の簡単な説明】[Brief description of the drawings]
【図1】 本発明による安定器回路の一実施例を示す回
路図である。FIG. 1 is a circuit diagram showing one embodiment of a ballast circuit according to the present invention.
【図2】 本発明の他の実施例を示す回路図である。FIG. 2 is a circuit diagram showing another embodiment of the present invention.
1,2 交流入力端子 5 EMIフィルタ 8 倍電圧回路 13,14 直流入力端子 15 半ブリッジ直流−交流変換器 18,19 スイッチングトランジスタ 20 放電ランプ 34 制御回路 35 始動回路 1, 2 AC input terminal 5 EMI filter 8 Voltage multiplier 13, 14 DC input terminal 15 Half-bridge DC-AC converter 18, 19 Switching transistor 20 Discharge lamp 34 Control circuit 35 Start circuit
───────────────────────────────────────────────────── フロントページの続き (73)特許権者 590000248 Groenewoudseweg 1, 5621 BA Eindhoven, T he Netherlands (56)参考文献 特開 昭57−84597(JP,A) 特開 昭63−274094(JP,A) (58)調査した分野(Int.Cl.7,DB名) H05B 41/02 H05B 41/24 H05B 41/282 ──────────────────────────────────────────────────続 き Continuation of the front page (73) Patent holder 590000248 Groenewoodseweg 1, 5621 BA Eindhoven, The Netherlands (56) References JP-A-57-84597 (JP, A) (58) Fields surveyed (Int. Cl. 7 , DB name) H05B 41/02 H05B 41/24 H05B 41/282
Claims (10)
プ点灯用安定器回路であって、 低周波交流電圧源に接続するための一対の交流入力端子
と、 前記の直流−交流変換器に接続するための第1及び第2
直流入力端子と、 前記の交流入力端子を前記の直流入力端子に結合する第
1及び第2ダイオードを含む整流回路と、 前記の直流入力端子に結合されたバッファキャパシタ手
段と、 前記の第1及び第2直流入力端子間に直列接続された第
1及び第2スイッチングトランジスタと、 ランプ接続端子と誘導性手段とを含む負荷回路と、 この負荷回路を一方の交流入力端子に結合する結合回路
と、 第1及び第2スイッチングトランジスタのそれぞれの制
御電極に結合され、これらスイッチングトランジスタを
高周波で導通状態及び遮断状態に交互に駆動する手段と
を具えた安定器回路において、 前記の誘導性手段がLC回路を以って構成され、このL
C回路が放電ランプと、第1及び第2スイッチングトラ
ンジスタ間の第1相互接続点と、前記の第1及び第2直
流入力端子のうちの一方の直流入力端子とに結合されて
いることを特徴とする安定器回路。1. A ballast circuit for lighting a discharge lamp provided with a DC-AC converter, comprising: a pair of AC input terminals for connecting to a low-frequency AC voltage source; First and second to connect
A DC input terminal; a rectifier circuit including first and second diodes for coupling the AC input terminal to the DC input terminal; buffer capacitor means coupled to the DC input terminal; First and second switching transistors connected in series between the second DC input terminals, a load circuit including a lamp connection terminal and inductive means, a coupling circuit coupling the load circuit to one AC input terminal, A ballast circuit coupled to respective control electrodes of the first and second switching transistors, and for alternately driving the switching transistors in a conducting state and a blocking state at a high frequency, wherein the inductive means comprises an LC circuit. And this L
A circuit C is coupled to the discharge lamp, a first interconnection point between the first and second switching transistors, and one of the first and second DC input terminals. And ballast circuit.
前記の結合回路が第1キャパシタを有していることを特
徴とする安定器回路。2. The ballast circuit according to claim 1, wherein
A ballast circuit, wherein the coupling circuit has a first capacitor.
いて、前記のLC回路が、放電ランプの一端と前記の第
1相互接続点との間に直列に接続された第1及び第2イ
ンダクタと、これら第1及び第2インダクタの相互接続
点と前記の一方の直流入力端子との間に結合された第2
キャパシタとを具えていることを特徴とする安定器回
路。3. The ballast circuit according to claim 1, wherein said LC circuit is connected in series between one end of a discharge lamp and said first interconnection point. A second inductor coupled between the inductor and the interconnection point of the first and second inductors and the one DC input terminal;
A ballast circuit comprising a capacitor.
定器回路において、前記のバッファキャパシタ手段が前
記の第1及び第2直流入力端子間に直列に接続された第
3及び第4キャパシタを具え、前記の第1及び第2ダイ
オードは前記の第1及び第2直流入力端子間に直列に接
続されており、これら第1及び第2ダイオード間の第2
相互接続点が第1の交流入力端子に結合され、前記の第
3及び第4キャパシタ間の第3相互接続点が第2の交流
入力端子に結合されていることを特徴とする安定器回
路。4. The ballast circuit according to claim 1, wherein said buffer capacitor means is connected in series between said first and second DC input terminals. A first capacitor and a fourth capacitor, wherein the first and second diodes are connected in series between the first and second DC input terminals, and a second diode between the first and second diodes is provided.
A ballast circuit, wherein an interconnection point is coupled to a first AC input terminal, and a third interconnection point between the third and fourth capacitors is coupled to a second AC input terminal.
定器回路において、前記の第1及び第2ダイオードが前
記の第1及び第2直流入力端子間に直列に接続され、こ
れら第1及び第2直流入力端子間には第3及び第4ダイ
オードが直列に接続され、第1及び第2ダイオード間の
第2相互接続点が第1の交流入力端子に結合され、第3
及び第4ダイオード間の第3相互接続点が第2の交流入
力端子に結合されていることを特徴とする安定器回路。5. The ballast circuit according to claim 1, wherein the first and second diodes are connected in series between the first and second DC input terminals. Third and fourth diodes are connected in series between the first and second DC input terminals, a second interconnection point between the first and second diodes is coupled to the first AC input terminal, and a third
And a third interconnect point between the fourth diode and the fourth diode is coupled to the second AC input terminal.
いて、前記の第2及び第3相互接続点間に接続され、第
3インダクタと第5キャパシタとの直列回路を有する回
路が設けられていることを特徴とする安定器回路。6. The ballast circuit according to claim 4, further comprising a circuit connected between the second and third interconnection points and having a series circuit of a third inductor and a fifth capacitor. And a ballast circuit.
定器回路において、前記の結合回路の端子が前記の第2
相互接続点に接続されていることを特徴とする安定器回
路。7. The ballast circuit according to claim 4, wherein a terminal of the coupling circuit is the second terminal.
A ballast circuit characterized by being connected to an interconnection point.
定器回路において、前記の結合回路の端子が第3相互接
続点に接続されていることを特徴とする安定器回路。8. The ballast circuit according to claim 4, wherein a terminal of the coupling circuit is connected to a third interconnection point.
定器回路において、前記の第1及び第2スイッチングト
ランジスタの各々に並列にダイオード手段が結合されて
いることを特徴とする安定器回路。9. The ballast circuit according to claim 1, wherein diode means is connected in parallel to each of said first and second switching transistors. Circuit.
安定器回路において、前記の交流入力端子と前記の整流
回路との間にフィルタ回路が結合されていることを特徴
とする安定器回路。10. The ballast circuit according to claim 1, wherein a filter circuit is coupled between the AC input terminal and the rectifier circuit. Circuit.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1154693A JP3327966B2 (en) | 1993-01-27 | 1993-01-27 | Ballast circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1154693A JP3327966B2 (en) | 1993-01-27 | 1993-01-27 | Ballast circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH06231888A JPH06231888A (en) | 1994-08-19 |
JP3327966B2 true JP3327966B2 (en) | 2002-09-24 |
Family
ID=11780966
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1154693A Expired - Fee Related JP3327966B2 (en) | 1993-01-27 | 1993-01-27 | Ballast circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3327966B2 (en) |
-
1993
- 1993-01-27 JP JP1154693A patent/JP3327966B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPH06231888A (en) | 1994-08-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5223767A (en) | Low harmonic compact fluorescent lamp ballast | |
US4808887A (en) | Low-pressure discharge lamp, particularly fluorescent lamp high-frequency operating system with low inductance power network circuit | |
JP3187727B2 (en) | Ballast circuit for fluorescent lamp | |
JP2002537751A (en) | Lamp ballast with power factor correction | |
JPH08506931A (en) | Electronic ballast with two transistors and two transformers | |
JPH06503678A (en) | Circuit that excites the discharge lamp load | |
US4259616A (en) | Multiple gaseous lamp electronic ballast circuit | |
JPH05508965A (en) | Circuit for driving gas discharge lamp loads | |
KR100724155B1 (en) | Single-stage pfc and power converter circuit | |
JP2002534779A (en) | Electronic lamp ballast | |
JP2002534765A (en) | Dimmable electronic ballast | |
US6018221A (en) | Lighting circuit and lighting device | |
EP0606664B1 (en) | Ballast circuit | |
US5489823A (en) | Electronic ballast for gas discharge lamp | |
JP3327966B2 (en) | Ballast circuit | |
US5982159A (en) | Dimmable, single stage fluorescent lamp | |
US5434481A (en) | Electronic ballast for fluorescent lamps | |
US5270618A (en) | Magnetic-electronic dual-frequency ballast | |
AU653668B2 (en) | Ballast circuit | |
CN1049553C (en) | Ballast circuit | |
JP3085004B2 (en) | Discharge lamp lighting device | |
US5917717A (en) | Ballast dimmer with passive power feedback control | |
KR100270944B1 (en) | Ballast circuit | |
JP3316314B2 (en) | Power supply | |
JP3291507B2 (en) | Inverter device for discharge lamp |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |