JP3233891B2 - Output buffer circuit - Google Patents

Output buffer circuit

Info

Publication number
JP3233891B2
JP3233891B2 JP32067997A JP32067997A JP3233891B2 JP 3233891 B2 JP3233891 B2 JP 3233891B2 JP 32067997 A JP32067997 A JP 32067997A JP 32067997 A JP32067997 A JP 32067997A JP 3233891 B2 JP3233891 B2 JP 3233891B2
Authority
JP
Japan
Prior art keywords
driver
potential
bus
buffer circuit
input signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP32067997A
Other languages
Japanese (ja)
Other versions
JPH11154853A (en
Inventor
貴士 平田
徹 岩田
寛行 山内
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Priority to JP32067997A priority Critical patent/JP3233891B2/en
Publication of JPH11154853A publication Critical patent/JPH11154853A/en
Application granted granted Critical
Publication of JP3233891B2 publication Critical patent/JP3233891B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Logic Circuits (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、LSIチップ間の
データ転送システムに関するものであり、特に、信号を
バスに出力する出力バッファ回路に関する。
The present invention relates to a data transfer system between LSI chips, and more particularly, to an output buffer circuit for outputting a signal to a bus.

【0002】[0002]

【従来の技術】現在、LSI間のデータ転送システムに
おいて、データ転送の高速化が要求されている。データ
転送の高速化を実現するためには、出力バッファ回路の
バスドライブ能力を高く設定して、信号に対するバス電
位の応答性を向上させればよいが、この場合には、消費
電力が増大するなどの問題が生じる。
2. Description of the Related Art At present, in a data transfer system between LSIs, a high speed data transfer is required. In order to realize high-speed data transfer, the bus drive capability of the output buffer circuit may be set high to improve the responsiveness of the bus potential to a signal, but in this case, power consumption increases. And other problems.

【0003】このような背景から、出力バッファ回路に
おいて高速化および低消費電力化を両立させるための手
段として、信号の遷移時と保持時とにおいて、バスドラ
イブ能力を変化させるという技術が提案されている。こ
れは、入力信号の遷移時には、出力バッファ回路のバス
ドライブ能力を高く設定してバス電位変化を促進し、バ
ス電位が所定レベルに達したときにはバスドライブ能力
を低下させるというものである。これによって、消費電
力を低く抑えつつ、信号に対するバス電位の応答の高速
化を実現することができる(山田通裕「インタフェース
の高速化」(電子情報通信学会誌,VOL.76,NO.7,pp721-
725,1993年7月)参照)。
[0003] From such a background, as a means for achieving both high speed and low power consumption in an output buffer circuit, there has been proposed a technique of changing a bus drive capability between a signal transition and a signal holding. I have. This means that at the time of transition of the input signal, the bus drive capability of the output buffer circuit is set high to promote a change in the bus potential, and when the bus potential reaches a predetermined level, the bus drive capability is reduced. As a result, it is possible to reduce the power consumption and increase the response speed of the bus potential to the signal (Mitsuhiro Yamada, "Speeding Up the Interface" (Journal of the Institute of Electronics, Information and Communication Engineers, VOL.76, NO.7, pp721). -
725, July 1993)).

【0004】[0004]

【発明が解決しようとする課題】しかしながら、前記の
ような従来の構成では、出力バッファ回路のバスドライ
ブ能力を変化させたときの急激な電流量の変化によっ
て、信号保持時におけるバス電位が大きく上下に振動し
てしまうおそれがある。この現象は、バスから信号を入
力する後段の回路の誤動作を招くことになり、好ましく
ない。
However, in the conventional configuration as described above, the bus potential at the time of holding the signal greatly changes due to a sudden change in the amount of current when the bus drive capability of the output buffer circuit is changed. Vibration may occur. This phenomenon undesirably causes a malfunction of a circuit at a subsequent stage of inputting a signal from the bus.

【0005】前記の問題に鑑み、本発明は、出力バッフ
ァ回路として、消費電力を低く抑えつつ、信号に対する
バス電位応答の高速化を実現し、かつ、信号保持時にお
けるバス電位を安定させることを課題とする。
In view of the above problems, the present invention provides an output buffer circuit that realizes a high-speed response of a bus potential to a signal while suppressing power consumption, and stabilizes a bus potential when a signal is held. Make it an issue.

【0006】[0006]

【課題を解決するための手段】前記の課題を解決するた
め、請求項1の発明が講じた手段は、出力バッファ回路
として、入力信号に応じて出力端に接続されたバスをド
ライブするドライバと、前記ドライバのドライブ能力
を、前記ドライバが入力信号の遷移に応じてバス電位を
変化させるときと入力信号が遷移せず前記ドライバがバ
ス電位を維持するときとで異ならせ、前記ドライバが入
力信号の遷移に応じてバス電位を変化させるときは、相
対的に高く設定する一方、入力信号が遷移せず、前記主
ドライバがバス電位を維持するときは、相対的に低く設
定するドライブ能力制御手段とを備え、前記ドライブ能
力制御手段は、前記ドライバのドライブ能力を下げると
き、バス電位が振動しないよう緩やかに下げるものであ
る。
Means for Solving the Problems To solve the above-mentioned problems, the invention according to claim 1 comprises, as an output buffer circuit, a driver for driving a bus connected to an output terminal according to an input signal. The drive capability of the driver differs between when the driver changes the bus potential according to the transition of the input signal and when the input signal does not transition and the driver maintains the bus potential. When the bus potential is changed in accordance with the transition, the drive capability control means is set relatively high while the input signal does not transition and the main driver maintains the bus potential. Wherein the drive capability control means gradually lowers the bus potential so as not to vibrate when the drive capability of the driver is reduced.

【0007】請求項1の発明によると、ドライバのドラ
イブ能力は、ドライブ能力制御手段によって、ドライバ
が入力信号の遷移に応じてバス電位を変化させるときは
相対的に高く設定され、入力信号が遷移せずドライバが
バス電位を維持するときは、相対的に低く設定される。
すなわち、ドライバのドライブ能力は信号の遷移時には
高く、信号の保持時には低く設定されるので、消費電力
を低く抑えつつ、入力信号に対するバス電位の応答を高
速にすることができる。しかも、ドライブ能力制御手段
は、ドライバのドライブ能力を下げるとき、バス電位が
振動しないよう緩やかに下げるので、信号遷移時にはバ
ス電位を高速に応答させつつ、ドライブ能力を下げると
きの急激な電流量の変化に起因する、信号保持時のバス
電位の振動を未然に防ぐことができる。したがって、消
費電力を低く抑えつつ、信号に対するバス電位応答の高
速化を実現し、かつ、信号保持時におけるバス電位を安
定させることができる。
According to the first aspect of the present invention, the drive capability of the driver is set relatively high by the drive capability control means when the driver changes the bus potential according to the transition of the input signal, and the input signal transitions. When the driver keeps the bus potential without setting it, it is set relatively low.
In other words, the driving capability of the driver is set to be high during the transition of the signal and low during the holding of the signal, so that the response of the bus potential to the input signal can be made high while suppressing the power consumption. In addition, the drive capability control means reduces the drive potential of the driver gently so that the bus potential does not oscillate when lowering the drive capability of the driver. Vibration of the bus potential at the time of signal holding due to the change can be prevented beforehand. Therefore, it is possible to realize a high-speed response of a bus potential to a signal while suppressing power consumption, and to stabilize a bus potential when a signal is held.

【0008】そして、請求項2の発明では、前記請求項
1の出力バッファ回路におけるドライバは、入力信号に
応じて出力端に接続されたバスをドライブする主ドライ
バと、前記主ドライバと出力端同士が接続されており、
前記主ドライバのバスドライブ動作を補助する補助ドラ
イバとを備えたものとし、前記ドライブ能力制御手段
は、前記補助ドライバを、前記主ドライバが入力信号の
遷移に応じてバス電位を変化させるときはドライブさせ
る一方、入力信号が遷移せず、前記主ドライバがバス電
位を維持するときはドライブさせず、かつ、前記補助ド
ライバのドライブ能力を下げるとき、バス電位が振動し
ないよう、緩やかに下げるものとする。
According to a second aspect of the present invention, the driver in the output buffer circuit according to the first aspect includes a main driver that drives a bus connected to an output terminal in accordance with an input signal; Is connected,
An auxiliary driver for assisting a bus driving operation of the main driver, wherein the drive capability control means drives the auxiliary driver when the main driver changes a bus potential according to a transition of an input signal. On the other hand, when the input signal does not transition and the main driver maintains the bus potential, it is not driven, and when the drive capability of the auxiliary driver is lowered, the bus potential is gently lowered so as not to vibrate. .

【0009】請求項2の発明によると、補助ドライバ
は、主ドライバが入力信号の遷移に応じてバス電位を変
化させるときはドライブする一方、入力信号が遷移せ
ず、主ドライバがバス電位を維持するときはドライブし
ないよう、ドライブ能力制御手段によって制御されるの
で、ドライバ全体としてのドライブ能力は信号の遷移時
には高く、信号の保持時には低く設定されることにな
り、確実に、消費電力を低く抑えつつ、入力信号に対す
るバス電位の応答を高速にすることができる。しかも、
ドライブ能力制御手段は、補助ドライバのドライブ能力
を下げるとき、バス電位が振動しないよう緩やかに下げ
るので、信号遷移時にはバス電位を高速に応答させつ
つ、ドライブ能力を下げるときの急激な電流量の変化に
起因する、信号保持時におけるバス電位の振動を未然に
防ぐことができる。
According to the second aspect of the present invention, the auxiliary driver drives when the main driver changes the bus potential according to the transition of the input signal, while the input signal does not transition and the main driver maintains the bus potential. The driving capability is controlled by the driving capability control means so that the driving is not performed when the driving is performed. Therefore, the driving capability of the entire driver is set to be high during the transition of the signal and set to be low during the holding of the signal. In addition, the response of the bus potential to the input signal can be made faster. Moreover,
When the drive capability of the auxiliary driver is reduced, the bus potential is gently reduced so that the bus potential does not oscillate when the drive capability of the auxiliary driver is reduced. , The oscillation of the bus potential during signal holding can be prevented beforehand.

【0010】そして、請求項3の発明では、前記請求項
2の出力バッファ回路におけるドライブ能力制御手段
は、パルス信号を制御信号として前記補助ドライバのド
ライブ能力を制御するものとし、前記制御信号は、立上
りエッジおよび立下りエッジのうち、ドライブ能力を下
げるための一方のエッジが、ドライブ能力を上げるため
の他方のエッジよりも傾きが緩やかであるものとする。
According to a third aspect of the present invention, the drive capability control means in the output buffer circuit according to the second aspect controls the drive capability of the auxiliary driver using a pulse signal as a control signal, and the control signal is: It is assumed that one of the rising edge and the falling edge for lowering the driving capability has a gentler inclination than the other edge for increasing the driving capability.

【0011】請求項3の発明によると、補助ドライバの
ドライブ能力を制御する制御信号は、立上りエッジおよ
び立下りエッジのうち、ドライブ能力を下げるための一
方のエッジがドライブ能力を上げるための他方のエッジ
よりも傾きが緩やかであるので、信号遷移時にはバス電
位を高速に応答させつつ、ドライブ能力を下げるときの
急激な電流量の変化に起因する、信号保持時におけるバ
ス電位の振動を、確実に防ぐことができる。
According to the third aspect of the present invention, the control signal for controlling the drive capability of the auxiliary driver is such that one of the rising edge and the falling edge for decreasing the drive capability is the other edge for increasing the drive capability. Since the slope is gentler than the edge, the bus potential responds at high speed at the time of signal transition, and the oscillation of the bus potential at the time of signal holding caused by a sudden change in the amount of current when lowering the drive capability is reliably prevented. Can be prevented.

【0012】そして、請求項4の発明では、前記請求項
3の出力バッファ回路における制御信号は、前記他方の
エッジが入力信号の遷移に同期したものとする。
According to a fourth aspect of the present invention, in the control signal in the output buffer circuit of the third aspect, the other edge is synchronized with a transition of the input signal.

【0013】請求項4の発明によると、補助ドライバを
制御する制御信号は、ドライブ能力を上げるための他方
のエッジが入力信号の遷移に同期しているため、補助ド
ライブのドライブが入力信号の遷移と同時に始まること
になり、したがって、信号遷移時におけるバス電位の応
答を確実に高速にすることができる。
According to the fourth aspect of the present invention, the control signal for controlling the auxiliary driver is synchronized with the transition of the input signal at the other edge for increasing the drive capability, so that the drive of the auxiliary drive is controlled by the transition of the input signal. At the same time, the response of the bus potential at the time of signal transition can be reliably made faster.

【0014】また、請求項5の発明では、前記請求項1
の出力バッファ回路は、前記ドライバの出力端に、前記
ドライバが入力信号の遷移に応じてバス電位を変化させ
るとき、バス電位が所定範囲から外れないようバス電位
変化と反対方向の電位変化を誘起するバス電位抑制手段
を備えているものとする。
[0014] In the invention of claim 5, according to claim 1,
Output buffer circuit induces a potential change in the opposite direction to the bus potential change at the output end of the driver so that the bus potential does not deviate from a predetermined range when the driver changes the bus potential according to the transition of the input signal. It is assumed that a bus potential suppressing means is provided.

【0015】また、請求項6の発明が講じた解決手段
は、出力バッファ回路として、入力信号に応じて出力端
に接続されたバスをドライブするドライバと、前記ドラ
イバの出力端に、前記ドライバが入力信号の遷移に応じ
てバス電位を変化させるとき、バス電位が所定範囲から
外れないよう、バス電位変化と反対方向の電位変化を誘
起するバス電位抑制手段とを備えているものである。
According to a sixth aspect of the present invention, the output buffer circuit includes a driver for driving a bus connected to an output terminal in accordance with an input signal, and the driver connected to an output terminal of the driver. A bus potential suppressing means for inducing a potential change in a direction opposite to the bus potential change so that the bus potential does not deviate from a predetermined range when the bus potential is changed according to the transition of the input signal.

【0016】請求項6の発明によると、ドライバが入力
信号の遷移に応じてバス電位を変化させるとき、ドライ
バの出力端は、バス電位抑制手段によって、バス電位が
所定範囲から外れないよう、バス電位変化と反対方向の
電位変化が誘起されるので、ドライバの出力端の電位変
化は滑らかになり、これにより、オーバーシュートやア
ンダーシュートなどの異常電位の発生を防ぐことができ
る。
According to the present invention, when the driver changes the bus potential in accordance with the transition of the input signal, the output terminal of the driver is controlled by the bus potential suppressing means so that the bus potential does not deviate from the predetermined range. Since a potential change in the opposite direction to the potential change is induced, the potential change at the output terminal of the driver becomes smooth, thereby preventing occurrence of an abnormal potential such as overshoot or undershoot.

【0017】そして、請求項7の発明では、前記請求項
6の出力バッファ回路におけるバス電位抑制手段は、前
記ドライバの出力端に、その電位が所定の値を下回った
とき、電荷を供給するアンダーシュート防止手段と、前
記ドライバの出力端から、その電位が所定の値を上回っ
たとき、電荷を引き抜くオーバーシュート防止手段と
の、少なくとも一方を備えているものとする。
According to a seventh aspect of the present invention, in the output buffer circuit of the sixth aspect, the bus potential suppressing means includes an under-supply circuit for supplying an electric charge to an output terminal of the driver when the potential falls below a predetermined value. At least one of a shoot preventing means and an overshoot preventing means for extracting a charge when an electric potential of the driver exceeds a predetermined value from an output terminal of the driver is provided.

【0018】また、請求項8の発明では、前記請求項6
の出力バッファ回路におけるバス電位抑制手段は、入力
信号の遷移に同期して、この入力信号の遷移に応じたバ
ス電位変化と反対方向に遷移するパルス信号を生成する
パルス生成回路と、一端に前記パルス信号が与えられ、
かつ、他端が前記ドライバの出力端と接続された容量素
子とを備えているものとする。
[0018] According to the invention of claim 8, according to claim 6,
The bus potential suppressing means in the output buffer circuit of the above, in synchronization with the transition of the input signal, a pulse generation circuit that generates a pulse signal that transitions in the opposite direction to the bus potential change according to the transition of the input signal, Given a pulse signal,
Also, it is assumed that the other end includes a capacitive element connected to the output end of the driver.

【0019】[0019]

【発明の実施の形態】以下、本発明の一実施形態につい
て、図面を参照して説明する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS One embodiment of the present invention will be described below with reference to the drawings.

【0020】図1は本発明の一実施形態に係る出力バッ
ファ回路であって、ドライブ能力を変化させる際の出力
データの振動を防止するものの概略構成を示す図であ
る。図1において、1は出力バッファ回路への入力信号
DINに応じてバス51をドライブし、かつバス51の
電位を維持する主ドライバ、2は入力信号DINが遷移
するときの主ドライバ1のバスドライブ動作を補助する
補助ドライバ、3は補助ドライバ2のドライブ能力を制
御するドライブ能力制御手段である。主ドライバ1およ
び補助ドライバ2によってドライバ4が構成されてい
る。
FIG. 1 is a diagram showing a schematic configuration of an output buffer circuit according to an embodiment of the present invention, which prevents output data from vibrating when the drive capability is changed. In FIG. 1, reference numeral 1 denotes a main driver that drives a bus 51 in accordance with an input signal DIN to an output buffer circuit and maintains the potential of the bus 51, and 2 denotes a bus driver of the main driver 1 when the input signal DIN transitions. An auxiliary driver 3 for assisting the operation is a drive capability control means for controlling the drive capability of the auxiliary driver 2. The driver 4 is composed of the main driver 1 and the auxiliary driver 2.

【0021】入力信号DINは主ドライバ1に入力され
るとともに、ドライブ能力制御手段3にも入力され、ド
ライブ能力制御手段3は入力信号DINに従い補助ドラ
イバ2のドライブ能力を制御する。補助ドライバ2は主
ドライバ1と出力端同士が接続されており(出力端OU
T)、出力端OUTはバス51に接続されており、バス
51は終端抵抗52を介して終端電位Vttを有する終
端電源に接続されている。終端電位Vttはバス51上
を伝搬する信号の“H”レベルと“L”レベルとのほば
中間の電位である。
The input signal DIN is input to the main driver 1 and also to the drive capability control means 3, and the drive capability control means 3 controls the drive capability of the auxiliary driver 2 according to the input signal DIN. The auxiliary driver 2 has an output terminal connected to the main driver 1 (output terminal OU).
T), the output terminal OUT is connected to a bus 51, and the bus 51 is connected to a terminal power supply having a terminal potential Vtt via a terminal resistor 52. The terminal potential Vtt is a potential substantially intermediate between the “H” level and the “L” level of the signal propagating on the bus 51.

【0022】また本実施形態に係る出力バッファ回路
は、出力端OUTの電位のオーバーシュートやアンダー
シュートを防止するための第1のバス電位抑制手段10
および第2のバス電位抑制手段20をさらに備えている
が、これらについては後に詳細な説明を行う。
The output buffer circuit according to the present embodiment includes a first bus potential suppressing means 10 for preventing overshoot and undershoot of the potential of the output terminal OUT.
And a second bus potential suppressing means 20, which will be described later in detail.

【0023】図2は図1に示す本実施形態に係る出力バ
ッファ回路における補助ドライバ2およびドライブ能力
制御手段3の具体的な構成例を示す図である。図2にお
いて、補助ドライバ2はプッシュプル方式のドライバと
して構成されており、P型MOSトランジスタ(以下
「PMOS」という)QP1およびN型MOSトランジ
スタ(以下「NMOS」という)QN1からなる。ま
た、ドライブ能力制御手段3はパルス生成回路4a,4
bおよびインバータINV1,INV2によって構成さ
れており、パルス生成回路4a,4bは入力信号DIN
を入力して、それぞれインバータINV1,INV2に
パルス信号を入力し、インバータINV1は補助ドライ
バ2のPMOSQP1の制御信号NPを出力するととも
に、インバータINV2は補助ドライバ2のNMOSQ
N1の制御信号NNを出力する。
FIG. 2 is a diagram showing a specific configuration example of the auxiliary driver 2 and the drive capability control means 3 in the output buffer circuit according to the embodiment shown in FIG. In FIG. 2, the auxiliary driver 2 is configured as a push-pull type driver, and includes a P-type MOS transistor (hereinafter referred to as “PMOS”) QP1 and an N-type MOS transistor (hereinafter referred to as “NMOS”) QN1. The drive capacity control means 3 includes pulse generation circuits 4a, 4
b and inverters INV1 and INV2, and the pulse generation circuits 4a and 4b
Are input to the inverters INV1 and INV2, respectively. The inverter INV1 outputs the control signal NP for the PMOS QP1 of the auxiliary driver 2, and the inverter INV2 outputs the NMOSQ of the auxiliary driver 2.
The control signal NN of N1 is output.

【0024】ドライブ能力制御手段3は、出力データ遷
移の高速化すなわち出力端OUTの電位の遷移の高速化
を図るために、補助ドライバ2に対して、PMOSQP
1のドライブ能力を入力信号DINの立下りの際にのみ
高めるとともに、NMOSQN1のドライブ能力を入力
信号DINの立上りの際にのみ高める。PMOSQP1
のドライブ能力の制御は制御信号NPによって行われ、
NMOSQN1のドライブ能力の制御は制御信号NNに
よって行われる。
The drive capability control means 3 sends a PMOS QP to the auxiliary driver 2 in order to speed up the transition of the output data, that is, to speed up the transition of the potential of the output terminal OUT.
1 is increased only when the input signal DIN falls, and the drive capability of the NMOS QN1 is increased only when the input signal DIN rises. PMOS QP1
Is controlled by a control signal NP.
The drive capability of the NMOS QN1 is controlled by a control signal NN.

【0025】パルス生成回路4aは入力信号DINの立
下りエッジに同期して“H”パルスを生成する一方、パ
ルス生成回路4bは入力信号DINの立上りエッジに同
期して“L”パルスを生成する。インバータINV1は
パルス生成回路4aから出力された“H”パルスを受け
て制御信号NPを出力する一方、インバータINV2は
パルス生成回路4bから出力された“L”パルスを受け
て制御信号NNを出力する。
The pulse generation circuit 4a generates an "H" pulse in synchronization with the falling edge of the input signal DIN, while the pulse generation circuit 4b generates an "L" pulse in synchronization with the rising edge of the input signal DIN. . Inverter INV1 outputs a control signal NP in response to an "H" pulse output from pulse generation circuit 4a, while inverter INV2 outputs a control signal NN in response to an "L" pulse output from pulse generation circuit 4b. .

【0026】ここでポイントとなるのは、インバータI
NV1,INV2を構成するトランジスタのサイズの設
定である。すなわち本実施形態では、インバータINV
1についてはNMOSのサイズを通常よりも小さめに設
定する一方、インバータINV2についてはPMOSの
サイズを通常よりも小さめに設定する。
The point here is that the inverter I
This is the setting of the size of the transistors constituting NV1 and INV2. That is, in the present embodiment, the inverter INV
In the case of 1, the size of the NMOS is set smaller than usual, while for the inverter INV2, the size of the PMOS is set smaller than usual.

【0027】図3は入力信号DINおよび制御信号N
P,NNと出力端OUTの電位との関係を表す図であ
り、同図中、(a)は本実施形態に係る出力バッファ回
路における各信号および電位の時間的変化を示すもの、
(b)は比較例として補助ドライバ2を単純にオン/オ
フさせる構成における各信号および電位の時間的変化を
示すものである。
FIG. 3 shows the input signal DIN and the control signal N
FIG. 4 is a diagram illustrating a relationship between P and NN and a potential of an output terminal OUT, where (a) illustrates a change over time of each signal and a potential in the output buffer circuit according to the present embodiment;
(B) shows a change over time of each signal and potential in a configuration in which the auxiliary driver 2 is simply turned on / off as a comparative example.

【0028】図3(a)に示すように、本実施形態に係
る出力バッファ回路では、制御信号NP,NNはとも
に、補助ドライバ2のドライバ能力を上げるためのエッ
ジは急峻であり、下げるためのエッジはなだらかであ
る。すなわち、制御信号NPについては、PMOSQP
1をオンさせるときのエッジすなわち立下りエッジは急
峻であるが、オフさせるときのエッジすなわち立上りエ
ッジ(図中、破線の丸を付している)はなだらかであ
る。一方、制御信号NNについては、NMOSQN1を
オンさせるときのエッジすなわち立上りエッジは急峻で
あるが、オフさせるときのエッジすなわち立下りエッジ
(図中、破線の丸を付している)はなだらかである。図
3(a)に示すような制御信号NP,NNの信号波形
は、ドライブ能力制御手段3のインバータINV1,I
NV2を構成するトランジスタのサイズの設定によって
実現されている。
As shown in FIG. 3A, in the output buffer circuit according to the present embodiment, both the control signals NP and NN have a sharp edge for increasing the driving capability of the auxiliary driver 2 and have a sharp edge for decreasing the driving capability of the auxiliary driver 2. The edges are gentle. That is, for the control signal NP, the PMOS QP
The edge at which 1 is turned on, that is, the falling edge, is steep, but the edge at which it is turned off, that is, the rising edge (indicated by a broken circle in the figure) is gentle. On the other hand, as for the control signal NN, the edge when the NMOS QN1 is turned on, that is, the rising edge is steep, but the edge when the NMOS QN1 is turned off, that is, the falling edge (circled by a broken line in the figure) is gentle. . The signal waveforms of the control signals NP and NN as shown in FIG.
This is realized by setting the size of the transistor constituting the NV2.

【0029】ドライブ能力制御手段3は、図3(a)に
示すような制御信号NP,NNによって、主ドライバ1
が入力信号DINの遷移に応じて出力端OUTの電位を
変化させるときは、補助ドライバ2をドライブさせる一
方、入力信号DINが遷移せず、主ドライバ1が出力端
OUTの電位を維持するときは、補助ドライバ2をドラ
イブさせない。そして、補助ドライバ2のドライブ能力
を上げるときは、入力信号DINに対するバス51の電
位の応答が速くなるよう、速やかに上げる一方、下げる
ときは、バス51の電位が振動しないよう、緩やかに下
げる。このような制御によって、補助ドライバ2のドラ
イバ能力が低下する際の、信号保持時におけるバス51
の電位を安定させることができる。
The drive capability control means 3 responds to control signals NP and NN as shown in FIG.
Drives the auxiliary driver 2 when the potential of the output terminal OUT changes according to the transition of the input signal DIN. On the other hand, when the main driver 1 keeps the potential of the output terminal OUT without the transition of the input signal DIN. , The auxiliary driver 2 is not driven. When the drive capability of the auxiliary driver 2 is increased, the potential of the bus 51 is quickly increased so that the response of the potential of the bus 51 to the input signal DIN is increased. On the other hand, when the auxiliary driver 2 is decreased, the potential of the bus 51 is gradually decreased so as not to vibrate. By such control, when the driver capability of the auxiliary driver 2 is reduced, the bus 51 during signal holding is used.
Can be stabilized.

【0030】これに対して、図3(b)に示すような比
較例の場合には、補助ドライバ2を単純にオン/オフさ
せるだけなので、制御信号NP,NNは立上りエッジお
よび立下りエッジがともに急峻なパルス信号になってい
る。すなわち、補助ドライバ2のドライブ能力は上がる
ときも下がるときも急激に変化する。この場合、出力端
OUTの電位は、補助ドライバ2のドライブ能力変化に
起因する急激な電流変化によって振動を起こしてしま
う。この現象は、補助ドライバ2のドライブ能力を下げ
るときすなわちPMOSQP1,NMOSQN1をオフ
させるときに顕著にあらわれ(図中、破線の丸を付して
いる)、これは信号保持時におけるバス51の電位の振
動となり、ひいてはバス51から信号を入力する回路の
誤動作を引き起こすことになる。本実施形態では、この
ような信号保持時におけるバス電位の振動という問題を
未然に防ぐことができる。
On the other hand, in the comparative example as shown in FIG. 3B, since the auxiliary driver 2 is simply turned on / off, the control signals NP and NN have rising edges and falling edges. Both are steep pulse signals. That is, the driving capability of the auxiliary driver 2 changes rapidly when it rises and falls. In this case, the potential of the output terminal OUT oscillates due to a rapid current change caused by a change in the driving capability of the auxiliary driver 2. This phenomenon is conspicuous when the driving capability of the auxiliary driver 2 is lowered, that is, when the PMOS QP1 and the NMOS QN1 are turned off (indicated by a dashed circle in the figure), which indicates the potential of the bus 51 during signal holding. As a result, vibration occurs, and a circuit that inputs a signal from the bus 51 may malfunction. In the present embodiment, it is possible to prevent such a problem that the bus potential oscillates when the signal is held.

【0031】以上のように、本実施形態に係る出力バッ
ファ回路によると、ドライバ4のドライブ能力を上げる
ときは、入力信号DINに対するバス51の電位の応答
が速くなるよう速やかに上げる一方、下げるときは、バ
ス51の電位が振動しないよう緩やかに下げることによ
って、信号に対するバス電位応答の高速化を実現しつ
つ、信号保持時におけるバス電位を安定させることがで
きる。また、長期間入力データDINが遷移しない場合
には、補助ドライバ2はドライブせず、また、主ドライ
バ1によって出力端OUTの電位は最低限に保たれるの
で、消費電力を低く抑えることができる。
As described above, according to the output buffer circuit according to the present embodiment, when increasing the drivability of the driver 4, the response of the potential of the bus 51 to the input signal DIN is quickly increased while decreasing it. By gently lowering the potential of the bus 51 so as not to vibrate, it is possible to stabilize the bus potential at the time of holding the signal while realizing a high-speed response of the bus potential to a signal. When the input data DIN does not transition for a long period of time, the auxiliary driver 2 is not driven, and the potential of the output terminal OUT is kept to a minimum by the main driver 1, so that power consumption can be suppressed low. .

【0032】なお、ドライブ能力制御手段3は図2に示
す構成に限られるものではなく、図3(a)に示すよう
な制御信号NP,NNを出力するものであれば、いかな
る構成であってもかまわない。
The drive capability control means 3 is not limited to the configuration shown in FIG. 2, but may have any configuration as long as it outputs control signals NP and NN as shown in FIG. It doesn't matter.

【0033】(第1のバス電位抑制手段10)次に図1
に示す第1のバス電位抑制手段10について説明する。
第1のバス電位抑制手段10は、主ドライバ1の出力端
OUTと電源電位Vddを有する電源との間に設けられ
たアンダーシュート防止手段としての第1のダンパ1
1、および主ドライバの出力端OUTとグランド電位V
ssを有するグランドとの間に設けられたオーバーシュ
ート防止手段としての第2のダンパ12を備えている。
(First Bus Potential Suppressing Means 10) Next, FIG.
The first bus potential suppressing means 10 shown in FIG.
The first bus potential suppressing means 10 includes a first damper 1 as an undershoot preventing means provided between the output terminal OUT of the main driver 1 and a power supply having the power supply potential Vdd.
1, the output terminal OUT of the main driver and the ground potential V
There is provided a second damper 12 as an overshoot preventing means provided between the ground and the ground having ss.

【0034】図4は第1のバス電位抑制手段10を構成
する第1および第2のダンパ11,12の電位差/電流
特性を示す図である。また、図5は出力端OUTの電位
変化を示す図であり、同図中、(a)はダンパがない場
合、(b)は本実施形態のようにダンパを設けた場合を
示す。
FIG. 4 is a diagram showing a potential difference / current characteristic of the first and second dampers 11 and 12 constituting the first bus potential suppressing means 10. As shown in FIG. 5A and 5B are diagrams showing a change in the potential of the output terminal OUT. FIG. 5A shows a case where there is no damper, and FIG. 5B shows a case where a damper is provided as in the present embodiment.

【0035】図4(a)に示すように、第1および第2
のダンパ11,12の電位差をそれぞれV1,V2、電
流をそれぞれI1,I2とすると、図4(b)に示すよ
うに、電流I1,I2は電位差V1,V2の増加に対し
てそれぞれ指数関数的に増加する。図4(b)に示すよ
うな特性を有する第1および第2のダンパ11,12を
設けることによって、図5に示すように、出力端OUT
の電位のオーバーシュートおよびアンダーシュートを防
ぐことができる。
As shown in FIG. 4A, the first and second
Assuming that the potential differences of the dampers 11 and 12 are V1 and V2, respectively, and the currents are I1 and I2, respectively, as shown in FIG. 4B, the currents I1 and I2 are exponential functions with respect to the increase of the potential differences V1 and V2, respectively. To increase. By providing the first and second dampers 11 and 12 having characteristics as shown in FIG. 4B, as shown in FIG.
Overshoot and undershoot can be prevented.

【0036】すなわち、ダンパがない場合には、図5
(a)に示すように、出力端OUTの電位において、出
力バッファ回路のドライブ能力の急激な変化等に起因し
て、所定範囲を上回るオーバーシュートや所定範囲を下
回るアンダーシュートが生じる場合がある。これに対し
て、図4(b)に示すような特性を有する第1および第
2のダンパ11,12を設けると、アンダーシュートす
なわち出力端OUTの電位と電源電位Vddとの開きす
ぎは、第1のダンパ11によって出力端OUTに電荷を
供給することによって防ぐことができ、オーバーシュー
トすなわち出力端OUTの電位とグランド電位Vssと
の開きすぎは、第2のダンパ12によって出力端OUT
から電荷を引き抜くことによって防ぐことができる。す
なわち、第1および第2のダンパ11,12は出力端O
UTの電位が所定範囲から外れると、その電位を所定範
囲に戻すように作用する。この結果、図5(b)に示す
ように、出力端OUTの電位にオーバーシュートやアン
ダーシュートが生じなくなる。
That is, when there is no damper, FIG.
As shown in (a), an overshoot exceeding a predetermined range or an undershoot falling below a predetermined range may occur at the potential of the output terminal OUT due to a sudden change in the drive capability of the output buffer circuit. On the other hand, when the first and second dampers 11 and 12 having the characteristics as shown in FIG. 4B are provided, undershoot, that is, the excessive opening between the potential of the output terminal OUT and the power supply potential Vdd is prevented by By supplying a charge to the output terminal OUT by the first damper 11, overshoot, that is, excessive opening between the potential of the output terminal OUT and the ground potential Vss is prevented by the second damper 12.
Can be prevented by extracting the charge from the That is, the first and second dampers 11 and 12 are connected to the output terminal O
When the potential of the UT deviates from the predetermined range, it acts to return the potential to the predetermined range. As a result, as shown in FIG. 5B, no overshoot or undershoot occurs in the potential of the output terminal OUT.

【0037】図6は第1のバス電位抑制手段10の具体
的な構成例を示す図である。図6において、第1のダン
パ11はドレインが電源Vddと接続され、かつソース
が出力端OUTに接続されたNMOSQN2からなり、
第2のダンパ12はドレインがグランドVssと接続さ
れ、かつソースが出力端OUTに接続されたPMOSQ
P2からなる。NMOSQN2にはゲート電位として
(Vtt+Vtn)(VtnはNMOSQN2のしきい
値電圧)が、PMOSQP2にはゲート電位として(V
tt−Vtp)(VtpはPMOSQP2のしきい値電
圧))が、電位生成回路13によって設定、印加されて
いる。
FIG. 6 is a diagram showing a specific configuration example of the first bus potential suppressing means 10. As shown in FIG. In FIG. 6, the first damper 11 includes an NMOS QN2 having a drain connected to the power supply Vdd and a source connected to the output terminal OUT.
The second damper 12 has a PMOS Q having a drain connected to the ground Vss and a source connected to the output terminal OUT.
Consists of P2. The gate potential of the NMOS QN2 is (Vtt + Vtn) (Vttn is the threshold voltage of the NMOS QN2), and the gate potential of the PMOS QP2 is (Vtt + Vtn).
tt−Vtp) (Vtp is the threshold voltage of the PMOS QP2) is set and applied by the potential generation circuit 13.

【0038】図6に示すような構成によると、出力端O
UTの電位が電位Vttを下回ると、NMOSQN2を
電流が徐々に流れ始め、出力端OUTに電荷が供給され
る。一方、出力端OUTの電位が電位Vttを越える
と、PMOSQP2を電流が徐々に流れ始め、出力端O
UTから電荷が引き抜かれる。このような動作によっ
て、出力端OUTの電位が終端電位Vttと大きくずれ
るオーバーシュートやアンダーシュートを抑制すること
ができる。
According to the configuration shown in FIG.
When the potential of the UT falls below the potential Vtt, a current gradually starts flowing through the NMOS QN2, and charges are supplied to the output terminal OUT. On the other hand, when the potential of the output terminal OUT exceeds the potential Vtt, the current gradually starts flowing through the PMOS QP2,
Charge is drawn from the UT. Such an operation can suppress overshoot and undershoot in which the potential of the output terminal OUT greatly deviates from the terminal potential Vtt.

【0039】また、電位生成回路13が生成するNMO
SQN2,PMOSQP2のゲート電位を設定変更する
ことによって、第1および第2のダンパ11,12が作
用する出力端OUTの電位の範囲を制御することが可能
となる。
The NMO generated by the potential generation circuit 13
By changing the setting of the gate potentials of the SQN2 and the PMOS QP2, it is possible to control the range of the potential of the output terminal OUT on which the first and second dampers 11 and 12 operate.

【0040】なお、第1および第2のダンパ11,12
は図6に示す構成に限られるものではなく、図4(b)
に示すような特性を有するものであればいかなる構成で
あってもかまわない。また第1および第2のダンパ1
1,12はいずれか一方を設けてもかまわない。例え
ば、アンダーシュートだけが問題となるような出力バッ
ファ回路では、第1のダンパ11のみを設ければよい。
The first and second dampers 11, 12
Is not limited to the configuration shown in FIG.
Any configuration may be used as long as it has the characteristics shown in FIG. In addition, the first and second dampers 1
Either one of 1 and 12 may be provided. For example, in an output buffer circuit in which only undershoot is a problem, only the first damper 11 may be provided.

【0041】(第2のバス電位抑制手段20)次に図1
に示す第2のバス電位抑制手段20について説明する。
第2のバス電位抑制手段20は、一端がそれぞれ出力端
OUTと接続された第1および第2の容量素子C1,C
2、並びに入力信号DINの遷移に同期して遷移するパ
ルス信号を生成する第1および第2のパルス生成回路2
1,22を備えている。第1および第2のパルス生成回
路21,22が生成したパルス信号は、それぞれ、第1
および第2の容量素子C1,C2の他端に与えられる。
(Second Bus Potential Suppressing Means 20) Next, FIG.
The second bus potential suppressing means 20 shown in FIG.
The second bus potential suppressing means 20 includes first and second capacitance elements C1 and C1 each having one end connected to the output end OUT.
2 and a first and second pulse generation circuit 2 for generating a pulse signal that transits in synchronization with the transition of the input signal DIN
1 and 22 are provided. The pulse signals generated by the first and second pulse generation circuits 21 and 22 respectively correspond to the first and second pulse generation circuits 21 and 22.
And the other ends of the second capacitors C1 and C2.

【0042】図7は主ドライバ1および第2のバス電位
抑制手段20の具体的な構成の例を示す図である。図7
において、主ドライバ1はプッシュプル方式のドライバ
として構成されており、PMOSQP3およびNMOS
QN3からなる。また、第1のパルス生成回路21はN
ANDゲートとインバータおよび遅延素子とで構成さ
れ、第1のパルス信号CIN1を生成し、第2のパルス
生成回路22はNORゲートとインバータおよび遅延素
子とで構成され、第2のパルス信号CIN2を生成す
る。
FIG. 7 is a diagram showing an example of a specific configuration of the main driver 1 and the second bus potential suppressing means 20. FIG.
, The main driver 1 is configured as a push-pull type driver, and a PMOS QP3 and an NMOS
QN3. In addition, the first pulse generation circuit 21
The first pulse signal CIN1 is generated by an AND gate, an inverter and a delay element, and the second pulse generation circuit 22 is generated by a NOR gate, an inverter and a delay element to generate a second pulse signal CIN2. I do.

【0043】図8は図7に示す回路の動作を示す図であ
り、入力信号DINならびに第1および第2のパルス信
号CIN1,CIN2の時間的変化を示す図である。図
8に示すように、第1のパルス信号CIN1は入力信号
DINの立上りに同期して“H”になるパルス信号であ
り、第2のパルス信号CIN2は入力信号DINの立下
りに同期して“L”になるパルス信号である。
FIG. 8 is a diagram showing the operation of the circuit shown in FIG. 7, and is a diagram showing a temporal change of the input signal DIN and the first and second pulse signals CIN1 and CIN2. As shown in FIG. 8, the first pulse signal CIN1 is a pulse signal which becomes “H” in synchronization with the rising of the input signal DIN, and the second pulse signal CIN2 is in synchronization with the falling of the input signal DIN. This is a pulse signal that becomes “L”.

【0044】入力信号DINが立ち上がると出力端OU
Tの電位は主ドライバ1によって引き下げられるが、こ
のとき、第1のパルス信号CIN1が“H”になるた
め、第1の容量素子C1を介して出力端OUTに引き上
げ方向の電位変化が誘起され、結果として出力端OUT
の電位のアンダーシュートが抑制される。同様に、入力
信号DINが立ち下がると出力端OUTの電位は主ドラ
イバ1によって引き上げられるが、このとき、第2のパ
ルス信号CIN2が“L”になるため、第2の容量素子
C2を介して出力端OUTに引き下げ方向の電位変化が
誘起され、結果として出力端OUTの電位のオーバーシ
ュートが抑制される。
When the input signal DIN rises, the output terminal OU
The potential of T is lowered by the main driver 1. At this time, since the first pulse signal CIN1 becomes “H”, a potential change in the pulling direction is induced at the output terminal OUT via the first capacitive element C1. , As a result, the output terminal OUT
Undershoot is suppressed. Similarly, when the input signal DIN falls, the potential of the output terminal OUT is raised by the main driver 1. At this time, since the second pulse signal CIN2 becomes "L", the potential of the output terminal OUT passes through the second capacitor C2. A potential change in the pull-down direction is induced at the output terminal OUT, and as a result, the overshoot of the potential at the output terminal OUT is suppressed.

【0045】ここで、第1および第2の容量素子C1,
C2の容量値を適宜設定することによって、出力端OU
Tに誘起される電位変化の度合を調整することができ
る。
Here, the first and second capacitive elements C1,
By appropriately setting the capacitance value of C2, the output terminal OU
The degree of the potential change induced by T can be adjusted.

【0046】なお、ここでは、主ドライバ1がプッシュ
プル方式のドライバであるものとしたが、オープンドレ
イン方式のドライバに対しても、同様に第2のバス電位
抑制手段20を適用することができる。図9は主ドライ
バ1がオープンドレイン方式のものであるときに第2の
バス電位抑制手段20を適用した場合の構成を示す回路
図である。図9ではオーバーシュートのみを抑制すべ
く、第2のパルス生成回路22および第2の容量素子C
2が構成されている。
Here, the main driver 1 is a push-pull type driver. However, the second bus potential suppressing means 20 can be similarly applied to an open drain type driver. . FIG. 9 is a circuit diagram showing a configuration in which the second bus potential suppressing means 20 is applied when the main driver 1 is of the open drain type. In FIG. 9, the second pulse generation circuit 22 and the second capacitor C
2 are configured.

【0047】なお、第1および第2のバス電位抑制手段
10,20は、従来の出力バッファ回路に付加した場合
でも、本実施形態と同様に、ドライバの出力端電位のオ
ーバーシュートやアンダーシュートを防止することがで
きる。
Note that the first and second bus potential suppressing means 10 and 20 can be used to add overshoot or undershoot of the output terminal potential of the driver even when added to the conventional output buffer circuit, as in the present embodiment. Can be prevented.

【0048】[0048]

【発明の効果】以上のように本発明によると、出力バッ
ファ回路のドライバのドライブ能力は、信号の遷移時に
は高く、信号の保持時には低く設定されるので、消費電
力を低く抑えつつ、信号に対するバス電位応答の高速化
を実現することができ、しかも、ドライブ能力はバス電
位が振動しないよう緩やかに下げられるため、ドライブ
能力を下げるときの急激な電流量の変化に起因するバス
電位の振動を未然に防ぐことができ、信号保持時におけ
るバス電位を安定させることができる。
As described above, according to the present invention, the driving capability of the driver of the output buffer circuit is set high during the transition of a signal and low during the holding of a signal. A high-speed potential response can be realized, and the drive capability can be gently reduced so that the bus potential does not oscillate. And the bus potential during signal holding can be stabilized.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の一実施形態に係る出力バッファ回路の
概略構成を示す図である。
FIG. 1 is a diagram illustrating a schematic configuration of an output buffer circuit according to an embodiment of the present invention.

【図2】図1に示す出力バッファ回路の補助ドライバ2
およびドライブ能力制御手段3の具体的な構成例を示す
図である。
FIG. 2 is an auxiliary driver 2 of the output buffer circuit shown in FIG.
FIG. 3 is a diagram illustrating a specific configuration example of a drive capability control unit 3.

【図3】(a)は本実施形態に係る出力バッファ回路に
おける入力信号DIN、制御信号NP,NNおよび出力
端OUTの電圧の時間的変化を示す図、(b)は比較例
として補助ドライバ2を単純にオン/オフさせる構成に
おける入力信号DIN、制御信号NP,NNおよび出力
端OUTの電圧の時間的変化を示すものである。
FIG. 3A is a diagram showing a temporal change of an input signal DIN, control signals NP and NN, and a voltage of an output terminal OUT in an output buffer circuit according to the present embodiment, and FIG. 3 shows the temporal change of the input signal DIN, the control signals NP and NN, and the voltage of the output terminal OUT in a configuration for simply turning on / off.

【図4】(a),(b)は本実施形態に係る出力バッフ
ァ回路の第1のバス電位抑制手段を構成する第1および
第2のダンパの電位差/電流特性を示す図である。
FIGS. 4A and 4B are diagrams showing potential difference / current characteristics of first and second dampers constituting first bus potential suppressing means of the output buffer circuit according to the present embodiment.

【図5】出力端OUTの電位変化を示す図であり、
(a)はダンパがない場合、(b)は本実施形態のよう
にダンパを設けた場合である。
FIG. 5 is a diagram showing a potential change of an output terminal OUT;
(A) shows a case without a damper, and (b) shows a case with a damper as in the present embodiment.

【図6】本実施形態に係る出力バッファ回路の第1のバ
ス電位抑制手段の具体的な構成例を示す図である。
FIG. 6 is a diagram illustrating a specific configuration example of a first bus potential suppressing unit of the output buffer circuit according to the embodiment;

【図7】本実施形態に係る出力バッファ回路の主ドライ
バおよび第2のバス電位抑制手段の具体的な構成例を示
す図である。
FIG. 7 is a diagram showing a specific configuration example of a main driver and a second bus potential suppressing unit of the output buffer circuit according to the embodiment;

【図8】図7に示す回路の動作を示す図であり、入力信
号DINならびに第1および第2のパルス信号CIN
1,CIN2の時間的変化を示す図である。
FIG. 8 is a diagram showing the operation of the circuit shown in FIG. 7, in which an input signal DIN and first and second pulse signals CIN;
It is a figure which shows the time change of 1, CIN2.

【図9】第2のバス電位抑制手段をオープンドレイン方
式のドライバを有する出力バッファ回路に適用した場合
の構成例を示す図である。
FIG. 9 is a diagram showing a configuration example in which the second bus potential suppressing means is applied to an output buffer circuit having an open drain type driver.

【符号の説明】[Explanation of symbols]

1 主ドライバ 2 補助ドライバ 3 ドライブ能力制御手段 4 ドライバ DIN 入力信号 OUT 出力端 NP,NN 制御信号 10 第1のバス電位抑制手段 11 第1のダンパ(アンダーシュート防止手段) 12 第2のダンパ(オーバーシュート防止手段) 20 第2のバス電位抑制手段 21 第1のパルス生成回路 22 第2のパルス生成回路 C1 第1の容量素子 C2 第2の容量素子 CIN1 第1のパルス信号 CIN2 第2のパルス信号 51 バス DESCRIPTION OF SYMBOLS 1 Main driver 2 Auxiliary driver 3 Drive capability control means 4 Driver DIN input signal OUT Output terminal NP, NN control signal 10 First bus potential suppression means 11 First damper (undershoot prevention means) 12 Second damper (Over Shooting prevention means) 20 Second bus potential suppression means 21 First pulse generation circuit 22 Second pulse generation circuit C1 First capacitance element C2 Second capacitance element CIN1 First pulse signal CIN2 Second pulse signal 51 bus

───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H03K 19/0175 ──────────────────────────────────────────────────続 き Continued on the front page (58) Field surveyed (Int.Cl. 7 , DB name) H03K 19/0175

Claims (8)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 入力信号に応じて、出力端に接続された
バスをドライブするドライバと、 前記ドライバのドライブ能力を、前記ドライバが入力信
号の遷移に応じてバス電位を変化させるときと、入力信
号が遷移せず、前記ドライバがバス電位を維持するとき
とで異ならせ、前記ドライバが入力信号の遷移に応じて
バス電位を変化させるときは、相対的に高く設定する一
方、入力信号が遷移せず、前記ドライバがバス電位を維
持するときは、相対的に低く設定するドライブ能力制御
手段とを備え、 前記ドライブ能力制御手段は、前記ドライバのドライブ
能力を下げるとき、バス電位が振動しないよう、緩やか
に下げるものであることを特徴とする出力バッファ回
路。
A driver for driving a bus connected to an output terminal in accordance with an input signal; and a drive capability of the driver when the driver changes a bus potential in response to a transition of an input signal. When the signal is not changed and the driver maintains the bus potential, the difference is set, and when the driver changes the bus potential in response to the transition of the input signal, the input signal is set at a relatively high level. A driving capability control unit that sets the driving potential relatively low when the driver maintains the bus potential. The driving capability control unit prevents the bus potential from oscillating when lowering the driving capability of the driver. An output buffer circuit characterized by being gradually lowered.
【請求項2】 請求項1記載の出力バッファ回路におい
て、 前記ドライバは、 入力信号に応じて、出力端に接続されたバスをドライブ
する主ドライバと、 前記主ドライバと出力端同士が接続されており、前記主
ドライバのバスドライブ動作を補助する補助ドライバと
を備えたものであり、 前記ドライブ能力制御手段は、 前記補助ドライバを、前記主ドライバが入力信号の遷移
に応じてバス電位を変化させるときはドライブさせる一
方、入力信号が遷移せず、前記主ドライバがバス電位を
維持するときはドライブさせず、かつ、前記補助ドライ
バのドライブ能力を下げるとき、バス電位が振動しない
よう、緩やかに下げるものであることを特徴とする出力
バッファ回路。
2. The output buffer circuit according to claim 1, wherein the driver is a main driver that drives a bus connected to an output terminal according to an input signal, and the main driver and the output terminal are connected to each other. And an auxiliary driver that assists the bus driving operation of the main driver. The drive capability control means changes the bus potential of the auxiliary driver according to a transition of an input signal by the main driver. When the main driver maintains the bus potential, it is not driven, and when the drive capability of the auxiliary driver is lowered, the bus potential is gently lowered so that the bus potential does not oscillate. An output buffer circuit characterized in that:
【請求項3】 請求項2記載の出力バッファ回路におい
て、 前記ドライブ能力制御手段は、パルス信号を制御信号と
して、前記補助ドライバのドライブ能力を制御するもの
であり、 前記制御信号は、立上りエッジおよび立下りエッジのう
ち、ドライブ能力を下げるための一方のエッジが、ドラ
イブ能力を上げるための他方のエッジよりも、傾きが緩
やかであることを特徴とする出力バッファ回路。
3. The output buffer circuit according to claim 2, wherein the drive capability control means controls a drive capability of the auxiliary driver using a pulse signal as a control signal, and the control signal includes a rising edge and a rising edge. An output buffer circuit characterized in that, of the falling edges, one edge for lowering the driving capability has a gentler gradient than the other edge for increasing the driving capability.
【請求項4】 請求項3記載の出力バッファ回路におい
て、 前記制御信号は、前記他方のエッジが入力信号の遷移に
同期したものであることを特徴とする出力バッファ回
路。
4. The output buffer circuit according to claim 3, wherein the control signal has the other edge synchronized with a transition of an input signal.
【請求項5】 請求項1記載の出力バッファ回路におい
て、 前記ドライバの出力端に、前記ドライバが入力信号の遷
移に応じてバス電位を変化させるとき、バス電位が所定
範囲から外れないよう、バス電位変化と反対方向の電位
変化を誘起するバス電位抑制手段を備えていることを特
徴とする出力バッファ回路。
5. The output buffer circuit according to claim 1, wherein when the driver changes a bus potential according to a transition of an input signal, a bus is provided at an output terminal of the driver so that the bus potential does not deviate from a predetermined range. An output buffer circuit comprising bus potential suppressing means for inducing a potential change in a direction opposite to a potential change.
【請求項6】 入力信号に応じて、出力端に接続された
バスをドライブするドライバと、 前記ドライバの出力端に、前記ドライバが入力信号の遷
移に応じてバス電位を変化させるとき、バス電位が所定
範囲から外れないよう、バス電位変化と反対方向の電位
変化を誘起するバス電位抑制手段とを備えていることを
特徴とする出力バッファ回路。
6. A driver for driving a bus connected to an output terminal according to an input signal, and a bus potential at an output terminal of the driver when the driver changes a bus potential according to a transition of an input signal. And a bus potential suppressing means for inducing a potential change in a direction opposite to the bus potential change so that the output buffer circuit does not deviate from a predetermined range.
【請求項7】 請求項6記載の出力バッファ回路におい
て、 前記バス電位抑制手段は、 前記ドライバの出力端に、その電位が所定の値を下回っ
たとき、電荷を供給するアンダーシュート防止手段と、 前記ドライバの出力端から、その電位が所定の値を上回
ったとき、電荷を引き抜くオーバーシュート防止手段と
の、少なくとも一方を備えていることを特徴とする出力
バッファ回路。
7. The output buffer circuit according to claim 6, wherein said bus potential suppressing means comprises: an undershoot preventing means for supplying an electric charge to an output terminal of said driver when its potential falls below a predetermined value; An output buffer circuit, comprising: at least one of an overshoot preventing means for extracting a charge when an electric potential of the driver exceeds a predetermined value from an output terminal of the driver.
【請求項8】 請求項6記載の出力バッファ回路におい
て、 前記バス電位抑制手段は、 入力信号の遷移に同期して、この入力信号の遷移に応じ
たバス電位変化と反対方向に遷移するパルス信号を生成
するパルス生成回路と、 一端に前記パルス信号が与えられ、かつ、他端が前記ド
ライバの出力端と接続された容量素子とを備えているこ
とを特徴とする出力バッファ回路。
8. The output buffer circuit according to claim 6, wherein said bus potential suppressing means synchronizes with a transition of an input signal and changes in a direction opposite to a bus potential change corresponding to the transition of the input signal. An output buffer circuit, comprising: a pulse generation circuit that generates the pulse signal; and a capacitor that has one end supplied with the pulse signal and the other end connected to the output terminal of the driver.
JP32067997A 1997-11-21 1997-11-21 Output buffer circuit Expired - Lifetime JP3233891B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP32067997A JP3233891B2 (en) 1997-11-21 1997-11-21 Output buffer circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP32067997A JP3233891B2 (en) 1997-11-21 1997-11-21 Output buffer circuit

Publications (2)

Publication Number Publication Date
JPH11154853A JPH11154853A (en) 1999-06-08
JP3233891B2 true JP3233891B2 (en) 2001-12-04

Family

ID=18124129

Family Applications (1)

Application Number Title Priority Date Filing Date
JP32067997A Expired - Lifetime JP3233891B2 (en) 1997-11-21 1997-11-21 Output buffer circuit

Country Status (1)

Country Link
JP (1) JP3233891B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6538374B2 (en) 2000-02-16 2003-03-25 Idemitsu Kosan Co., Ltd. Actively driven organic EL device and manufacturing method thereof

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5609930B2 (en) 2012-07-31 2014-10-22 株式会社デンソー Transceiver

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6538374B2 (en) 2000-02-16 2003-03-25 Idemitsu Kosan Co., Ltd. Actively driven organic EL device and manufacturing method thereof
US7994705B2 (en) 2000-02-16 2011-08-09 Idemitsu Kosan Co. Actively driven organic EL device and manufacturing method thereof

Also Published As

Publication number Publication date
JPH11154853A (en) 1999-06-08

Similar Documents

Publication Publication Date Title
US7227400B1 (en) High speed MOSFET output driver
KR100432883B1 (en) Phase splitter circuit with clock duty/skew correction function
JPH04345317A (en) Driver circuit, low noise driver circuit and low noise low vibration driver-receiver circuit
US5537067A (en) Signal driver circuit operable to control signal rise and fall times
WO2005107073A1 (en) Break before make predriver and level-shifter
US5600274A (en) Circuit and method for compensating variations in delay
JPH06112804A (en) High-speed output buffer circuit for minimization of output signal oscillation and stationary- state current
JP2021129255A (en) Pulse signal transmission circuit
KR100416625B1 (en) Input/output buffer of differential type for reducing variation of reference voltage
JP2003017994A (en) Semiconductor integrated circuit
JPH0993111A (en) Slew rate type buffer circuit
JP3123952B2 (en) Output buffer circuit
US6329840B1 (en) Tristate output buffer with matched signals to PMOS and NMOS output transistors
US7199638B2 (en) High speed voltage level translator
JP3233891B2 (en) Output buffer circuit
US6496044B1 (en) High-speed output circuit with low voltage capability
US11271549B2 (en) Semiconductor device for controlling voltage at an input node of a circuit during a low power mode
CN113810040B (en) Circuit and method for slew rate control
JPH09294063A (en) Semiconductor integrated circuit
JP3175683B2 (en) Output buffer circuit
WO2020100681A1 (en) Level shift circuit and electronic apparatus
US6307414B1 (en) Slew rate/propagation delay selection circuit
US6348814B1 (en) Constant edge output buffer circuit and method
US5495182A (en) Fast-fully restoring polarity control circuit
JP3684210B2 (en) CMOS output buffer circuit

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20010904

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080921

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080921

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090921

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090921

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100921

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110921

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120921

Year of fee payment: 11