JP3112182B2 - Multi-level read-only memory device - Google Patents

Multi-level read-only memory device

Info

Publication number
JP3112182B2
JP3112182B2 JP23224891A JP23224891A JP3112182B2 JP 3112182 B2 JP3112182 B2 JP 3112182B2 JP 23224891 A JP23224891 A JP 23224891A JP 23224891 A JP23224891 A JP 23224891A JP 3112182 B2 JP3112182 B2 JP 3112182B2
Authority
JP
Japan
Prior art keywords
rom
value
transistors
rom cell
level
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP23224891A
Other languages
Japanese (ja)
Other versions
JPH0548044A (en
Inventor
博 高橋
Original Assignee
日本テキサス・インスツルメンツ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日本テキサス・インスツルメンツ株式会社 filed Critical 日本テキサス・インスツルメンツ株式会社
Priority to JP23224891A priority Critical patent/JP3112182B2/en
Publication of JPH0548044A publication Critical patent/JPH0548044A/en
Application granted granted Critical
Publication of JP3112182B2 publication Critical patent/JP3112182B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/56Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
    • G11C11/5692Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency read-only digital stores using storage elements with more than two stable states

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Read Only Memory (AREA)
  • Semiconductor Memories (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は半導体記憶装置に関する
ものであり,特に,1つのメモリセルで多値状態の1つ
を示すメモリセルを有する多値リードオンリーメモリ
(ROM)装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a semiconductor memory device and, more particularly, to a multi-valued read-only memory (ROM) device having a memory cell in which one memory cell indicates one of multi-level states.

【0002】1つのメモリセルで多値状態の1つ,たと
えば,4値,「00」,「01」,「10」,「11」
のいずれかを示す多値ROM装置が提案されている。こ
のような多値ROMを用いるとROM装置の集積度が向
上するという利点がある。図9は従来の1つの4値RO
M装置内の1つのROMセルの平面構成を示しており,
対向して形成された2つの通常のROMセルの記憶状態
を組み合わせて,上記4通りの多値状態を表現する。し
かしながら,この4値ROMセルは通常のROMセルを
2個用いているので集積度が低い。そこで,1つのRO
Mセルで多値のいずれかの値を示す多値ROMセルが提
案されている。
In one memory cell, one of multi-value states, for example, quaternary, "00", "01", "10", "11"
Has been proposed. Use of such a multi-value ROM has an advantage that the degree of integration of the ROM device is improved. FIG. 9 shows a conventional four-valued RO.
5 shows a plan configuration of one ROM cell in the M device,
By combining the storage states of two normal ROM cells formed opposite to each other, the above-mentioned four multi-value states are expressed. However, the quaternary ROM cell has low integration because it uses two ordinary ROM cells. Therefore, one RO
A multi-level ROM cell has been proposed in which one of the multi-level values is indicated by an M cell.

【0003】そのような多値ROMセルの従来の第1の
ものとして,たとえば,特開昭59−148360号公
報に開示されている。この公開公報には,多値状態に応
じてゲート幅を変化させることが開示されている。ゲー
ト幅を変化させるとMOSトランジスタのコンダクタン
スが変化する。このコンダクタンスの変化をソース・ド
レーン間の電流変化として検出することにより多値記憶
状態の何れかの記憶状態を識別することができる。また
特開昭55−80888号公報には,このようなコンダ
クタンスの変化の存在を前提とし,ビット線を電圧Vdd
にプリチャージし,放電曲線の差またはコンダクタンス
の比の違いによる電圧差を検出して多値記憶状態の何れ
かの記憶状態を判別することが開示されている。さらに
特開昭61−263263号公報には,ゲート幅を変化
させず,デュプレッション領域を変化させて実効的にコ
ンダクタンスを変化させることが開示されている。
The first such conventional multi-value ROM cell is disclosed in, for example, Japanese Patent Application Laid-Open No. 59-148360. This publication discloses that the gate width is changed according to the multi-value state. When the gate width is changed, the conductance of the MOS transistor changes. By detecting this change in conductance as a change in current between the source and the drain, any of the multi-valued storage states can be identified. Japanese Patent Application Laid-Open No. 55-80888 discloses that a bit line is connected to a voltage V dd on the premise of such a change in conductance.
It is disclosed that any one of the multi-value storage states is determined by detecting a voltage difference caused by a difference in a discharge curve or a difference in conductance ratio. Further, Japanese Patent Application Laid-Open No. 61-263263 discloses that the conductance is effectively changed by changing the depletion region without changing the gate width.

【0004】[0004]

【発明が解決しようとする課題】特開昭59−1483
60号公報および特開昭61−263263号公報に開
示される4値ROMセルを形成させるには,さらにマス
ク工程およびインプランテーション工程を必要とする。
そのため,これらの4値ROMセルを形成するには,通
常のプロセスの他に上記プロセス処理を追加する必要が
あり,設備および製造価格の上昇,ひいては製品価格が
上昇し,歩留りが低下するという問題が発生する。ま
た,たとえば,プログラマブル・ロジック・アレー(P
LA)などに多値ROMセルを混載させる場合,従来の
工程ではプロセスの親和性に問題がある。特開昭55−
80888号公報に開示される多値状態検出方法では,
ゲート幅によって放電時間が異なり,トランジスタ寸法
の小さいROMセルの場合,電圧差を検出するのに時間
がかかりすぎ,動作速度が遅いという問題がある。した
がって,本発明は,付加的な製造プロセスを必要とせ
ず,集積度が高く,動作速度が速い多値リードオンリー
メモリ装置を提供することを目的とする。
Problems to be Solved by the Invention
In order to form the four-value ROM cell disclosed in Japanese Unexamined Patent Publication No. 60-261 and Japanese Unexamined Patent Publication No. 61-263263, a masking step and an implantation step are further required.
Therefore, in order to form these quaternary ROM cells, it is necessary to add the above process in addition to the normal process, which leads to an increase in equipment and manufacturing costs, and further, an increase in product prices and a decrease in yield. Occurs. Further, for example, a programmable logic array (P
In the case where a multi-level ROM cell is mixedly mounted in an LA) or the like, the conventional process has a problem in process affinity. JP-A-55-
In the multi-value state detection method disclosed in Japanese Patent Publication No. 80888,
The discharge time varies depending on the gate width, and in the case of a ROM cell having a small transistor size, it takes too much time to detect the voltage difference, and there is a problem that the operation speed is low. Accordingly, it is an object of the present invention to provide a multi-level read-only memory device that does not require an additional manufacturing process, has a high degree of integration, and has a high operation speed.

【0005】[0005]

【課題を解決するための手段】上記問題を解決するため
に、本発明の多値リードオンリーメモリ装置は、多値情
報に応じたチャネル長を有する複数のデータ記憶トラン
ジスタと、それぞれ異なるチャネル長を有する複数の基
準トランジスタと、選択されたデータ記憶トランジスタ
の出力信号と上記複数の基準トランジスタの出力信号と
を比較する比較部と、上記比較部の比較結果に基づいて
上記選択されたデータ記憶トランジスタに記憶されてい
る多値情報を判別する判別部とを有し、上記複数の基準
トランジスタの各々のチャネル長が上記データ記憶トラ
ンジスタがとり得るチャネル長のうちの隣り合うものの
間の長さに設定されている。また本発明の多値リードオ
ンリーメモリ装置においては、上記比較部選択された
データ記憶トランジスタの出力信号と上記複数の基準ト
ランジスタの対応する1つの出力信号とをそれぞれ比較
する複数の比較回路を有し、上記判別部上記複数の比
較回路の比較結果に基づいて選択されたデータ記憶トラ
ンジスタに記憶されている多値情報を判別する。
In order to solve the above-mentioned problem, a multi-value read-only memory device according to the present invention comprises a plurality of data storage transistors having a channel length corresponding to multi-value information and a different channel length. A plurality of reference transistors, a comparison unit that compares the output signal of the selected data storage transistor with the output signal of the plurality of reference transistors, and the selected data storage transistor based on the comparison result of the comparison unit. possess a discriminator for discriminating the multi-value information stored, the plurality of reference
The channel length of each transistor is
Of adjacent channel lengths
It is set to the length between . Also, in the multi-valued read-only memory device of the present invention, the comparison section has a plurality of comparison circuits for comparing an output signal of the selected data storage transistor with one corresponding output signal of the plurality of reference transistors. and, determine the multivalued information the judgment unit is stored in the selected data storage transistor based on the comparison result of the plurality of comparison circuits.

【0006】[0006]

【作用】メモリセルを構成するデータ記憶トランジスタ
チャネル長を変化させるとコンダクタンスが変化す
る。多値記憶状態に応じてデータ記憶トランジスタのチ
ャネル長を変化させておき,コンダクタンスの変化を多
値記憶状態のある1つの記憶状態値として検出する。こ
のトランジスタの形成には特別のプロセスを必要とせ
ず,プロセスの親和性に優れる。上記データ憶トラン
ジスタを用いて多値リードオンリーメモリ装置を構成す
る。この場合、データ憶トランジスタで形成される多
値メモリセル,具体的な例としては、多値ROMセルの
電圧(信号)を判別するための基準電圧(信号)を規定
する基準トランジスタを,隣りあう多値記憶状態を示す
デ−タ憶トランジスタの離散的なチャネル長の間の長
さのチャネル長とする。この基準トランジスタからの電
圧と選択されたデ−タ憶トランジスタ,すなわち,多
値ROMセルの出力電圧とを比較し比較結果をデコー
ドして多値記憶状態の1つの記憶状態を判別する。好適
には,デ−タ憶トランジスタの選択ラインをビットラ
インの接続されたデ−タ憶トランジスタの負荷状態に
応じてプリチャージして負荷状態に依存する動作のバラ
ツキを最小限に抑え,多値リードオンリーメモリ装置の
動作速度の向上を図る。
[Action] Varying the channel length of the data SL 憶To transistors constituting the memory cell conductance changes. Allowed to change the channel length of the data SL 憶To transistor in accordance with the multi-level memory state, to detect a change in conductance as a storage state value of multi-level memory states. No special process is required to form this transistor, and the process is excellent in affinity. Configuring the multi-level read-only memory device with reference to the data SL 憶To run <br/> register. In this case, data SL 憶To multilevel memory cell formed by transistor, as a specific example, based on defining the reference voltage (signal) for determining the voltage of the multi-level ROM cells (signal) Junto transistor Indicates neighboring multi-valued memory states
De - the channel length of the length between the discrete channel length data SL 憶To transistor. Voltage and the selected de from the group Junto transistor - data SL 憶To transistors, i.e., compares the output voltage of the multi-level ROM cells, one of the storage states of the multi-level memory state by decoding the comparison results Determine. Preferably, de - minimize the variation of the operation depends on the load state and precharged in accordance with the load state of the motor SL 憶To transistor - a select line of data SL 憶To transistors connected de the bit line The operation speed of the multi-value read-only memory device is improved.

【0007】[0007]

【実施例】図1に本発明の多値リードオンリーメモリ
(ROM)装置の1実施例として4値ROM装置内のそ
れぞれのROMセルの平面構成図を示す。図1の(A)
〜(G)はそれぞれ1つのMOSトランジスタの平面図
を示す。これらのMOSトランジスタの部分断面斜視図
を図2に示し,その等価回路を図3に示す。図1(A)
〜(G)に示したそれぞれのMOSトランジスタは,P
- 基板にゲート幅Wのソース領域Sおよびドレーン領域
Dが形成され,Si2 絶縁層を挟んでチャンネル長L
のゲートGが形成されている。図1(A)〜(G)の各
MOSトランジスタのゲート幅Wは同じである。しかし
ながら,チャンネル長はそれぞれL1〜L7と異なる。
本実施例では,チャンネル長L1〜L7はそれぞれ,
1.0μm,1.25μm,1.5μm,1.75μ
m,2.0μm,2.25μm,2.5μmであり,ゲ
ート幅Wは全てのトランジスタ共通で2.5μmであ
る。これらのうち,チャネル長が0.5μだけ離れてい
るチャンネル長L1,L3,L5,L7のMOSトラン
ジスタを4値のROMセルの4値のそれぞれ「00」,
「01」,「10」,「11」を記憶するデータ記憶用
トランジスタ,すなわち,ROMセルとして使用する。
上記以外のチャンネル長L2,L4,L6で形成された
トランジスタを基準電圧REF2,REF4,REF6
を規定する基準電圧規定用トランジスタとして使用す
る。これらのチャネル長L2,L4,L6はそれぞれ,
隣接する4値ROMセルのチャネル長,たとえば,チャ
ネルL2はチャネル長L1とチャネル長L3との間のチ
ャネル長であり,チャネル長L2,L4,L6もそれぞ
れ0.5μmだけ離れて,隣接する記憶用ROMセルの
チャネル長の間のチャネル長となっている。
FIG. 1 is a plan view showing the configuration of each ROM cell in a four-value ROM device as an embodiment of a multi-value read only memory (ROM) device according to the present invention. (A) of FIG.
(G) each show a plan view of one MOS transistor. FIG. 2 is a partial sectional perspective view of these MOS transistors, and FIG. 3 shows an equivalent circuit thereof. FIG. 1 (A)
Each of the MOS transistors shown in FIGS.
- a source region S and drain region D of the gate width W is formed on the substrate, the channel length across the S i O 2 insulating layer L
Gate G is formed. The gate width W of each of the MOS transistors in FIGS. 1A to 1G is the same. However, the channel lengths are different from L1 to L7, respectively.
In this embodiment, the channel lengths L1 to L7 are respectively
1.0 μm, 1.25 μm, 1.5 μm, 1.75 μ
m, 2.0 μm, 2.25 μm, and 2.5 μm, and the gate width W is 2.5 μm for all transistors. Of these, MOS transistors having channel lengths L1, L3, L5, and L7 whose channel lengths are separated by 0.5 μ are respectively set to “00”,
It is used as a data storage transistor for storing “01”, “10”, and “11”, that is, a ROM cell.
Transistors formed with channel lengths L2, L4 and L6 other than those described above are connected to reference voltages REF2, REF4 and REF6.
Is used as a reference voltage defining transistor. These channel lengths L2, L4, L6 are respectively
The channel length of adjacent quaternary ROM cells, for example, channel L2 is the channel length between channel length L1 and channel length L3, and channel lengths L2, L4, and L6 are also separated by 0.5 μm, respectively. Channel length between the channel lengths of the read ROM cells.

【0008】上記チャネル長とそのトランジスタの適用
種別を表−1に示す。 表−1 チャンネル長 ゲート幅W 用途 L1=1.0 μm 2.5μm 4値ROM=「00」 L2=1.25μm 2.5μm 基準電圧=REF2 L3=1.5 μm 2.5μm 4値ROM=「01」 L4=1.75μm 2.5μm 基準電圧=REF4 L5=2.0 μm 2.5μm 4値ROM=「10」 L6=2.25μm 2.5μm 基準電圧=REF6 L7=2.5 μm 2.5μm 4値ROM=「11」
Table 1 shows the above-mentioned channel lengths and application types of the transistors. Table-1 Channel length Gate width W Application L1 = 1.0 μm 2.5 μm 4-value ROM = “00” L2 = 1.25 μm 2.5 μm Reference voltage = REF2 L3 = 1.5 μm 2.5 μm 4-value ROM = “01” L4 = 1.75 μm 2.5 μm Reference voltage = REF4 L5 = 2.0 μm 2.5 μm 4-value ROM = “10” L6 = 2.25 μm 2.5 μm Reference voltage = REF6 L7 = 2.5 μm 2 0.5 μm 4-value ROM = “11”

【0009】データ記憶用トランジスタである4値RO
Mセルのそれぞれは予め,4値のいずれの値を示すかに
応じて,上記チャネル長L1,L3,L5,L7のいず
れかのチャネル長で形成される。トランジスタのチャン
ネル長Lが異なるとコンダクタンスが異なる。このコン
ダクタンスの違いを検出すると4値記憶状態の1つの記
憶状態を識別できる。4値ROMセルは,上記チャンネ
ル長L1,L3,L5,L7の何れかの1つで予め形成
され,表1に示したように,4値の何れかの記憶状態を
示す。上記のようにチャンネル長を異ならせてデータ記
憶用トランジスタとしてMOSトランジスタを形成する
ことは通常のCMOSプロセスで実現でき,付加的なプ
ロセスを必要としない。このような4値ROMセルの寸
法と図9に示した2つの拡散層のオプションによるRO
Mセルを用いて4値ROMセルとした寸法を比較する
と,1ROMセルあたり60〜70%程度の平面寸法の
縮小が図られた。
A four-valued RO which is a data storage transistor
Each of the M cells is formed in advance with any one of the above-described channel lengths L1, L3, L5, and L7 according to which of the four values it indicates. If the channel length L of the transistor is different, the conductance is different. When this difference in conductance is detected, one storage state of the four-valued storage state can be identified. The quaternary ROM cell is formed in advance with any one of the channel lengths L1, L3, L5, and L7, and indicates any of the quaternary storage states as shown in Table 1. Forming MOS transistors as data storage transistors with different channel lengths as described above can be realized by a normal CMOS process, and does not require an additional process. The size of such a four-valued ROM cell and the RO by the option of two diffusion layers shown in FIG.
Comparing the size of a 4-value ROM cell using M cells, the planar size was reduced by about 60 to 70% per ROM cell.

【0010】図4は上記4値ROMセルを4値ROM装
置に適用した4値リードオンリーメモリ装置の部分回路
構成を示す。図4に示した多値リードオンリーメモリ装
置は,第1のダミーROMセルアレイ10,この第1の
ダミーROMセルアレイ用の第1のダミーワードライン
ドライバ回路11,第1のROMセルアレイ12,この
第1のROMセルアレイ用の第1のワードラインドライ
バ回路13,第2のROMセルアレイ14,この第2の
ROMセルアレイ用の第2のワードラインドライバ回路
15,第2のダミーROMセルアレイ16,この第2の
ダミーROMセルアレイ用の第2のダミーワードライン
ドライバ回路17,第1〜第3および第5のスイッチ回
路SW1〜SW3,SW5,3個の比較回路CMP1〜
CMP3,デコーダ回路20,および,コンバータ回路
22を有している。
FIG. 4 shows a partial circuit configuration of a quaternary read-only memory device in which the quaternary ROM cell is applied to a quaternary ROM device. The multi-valued read-only memory device shown in FIG. 4 includes a first dummy ROM cell array 10, a first dummy word line driver circuit 11, a first ROM cell array 12, and a first dummy ROM cell array 12 for the first dummy ROM cell array. A first word line driver circuit 13 for the ROM cell array, a second ROM cell array 14, a second word line driver circuit 15 for the second ROM cell array, a second dummy ROM cell array 16, A second dummy word line driver circuit 17 for a dummy ROM cell array, first to third and fifth switch circuits SW1 to SW3, SW5 , and three comparison circuits CMP1 to CMP3;
It has a CMP3, a decoder circuit 20, and a converter circuit 22.

【0011】第1のROMセルアレイ12内にはビット
ラインBLとワードラインWL(図示せず)とで選択さ
れるようにマトリクス状に複数の4値ROMセルが接続
されている。図解の関係で第1のROMセルアレイ12
内のワードラインWLは図示していないが,第1のワー
ドラインドライバ回路13は第1のROMセルアレイ1
2内のワードラインWLを駆動する。第1のダミーRO
Mセルアレイ10内には,ビットラインBLに4値RO
Mセルに記憶された情報を4値のいずれかに識別するた
めに必要な基準電圧REF2,REF4,REF6を与
えるため表−1に示したチャンネル長L2,L4,L6
で形成された基準電圧規定用MOSトランジスタRTR
2,RTR4,RTR6が形成され,これらのトランジ
スタRTR2,RTR4,RTR6がダミーワードライ
ンDWLに接続されている。第1のダミーワードライン
ドライバ回路11は第1のダミーROMセルアレイ10
内のダミーワードラインDWLを駆動する。第2のRO
Mセルアレイ14には4値記憶状態に対応して予めチャ
ネル長L1,L3,L5,L7のいずれかで形成された
複数のROMセルが形成され,ビットラインBLとワー
ドラインWL(図示せず)との間でマトリクス状に接続
されている。第2のワードラインドライバ回路15は第
2のROMセルアレイ14内のワードラインWLを駆動
する。第1のダミーROMセルアレイ10に対応して第
2のダミーROMセルアレイ16が配設されており,第
2のダミーワードラインドライバ回路17は第2のダミ
ーROMセルアレイ16内のダミーワードラインDWL
を駆動する。
In the first ROM cell array 12, a plurality of quaternary ROM cells are connected in a matrix so as to be selected by a bit line BL and a word line WL (not shown). The first ROM cell array 12 is illustrated for illustrative purposes only.
Although not shown, the first word line driver circuit 13 is connected to the first ROM cell array 1.
2 is driven. First dummy RO
In the M cell array 10, a quaternary RO is applied to the bit line BL.
Channel lengths L2, L4, L6 shown in Table 1 for providing reference voltages REF2, REF4, REF6 necessary for identifying information stored in the M cell into one of four values
MOS transistor RTR for defining reference voltage formed by
2, RTR4, RTR6 are formed, and these transistors RTR2, RTR4, RTR6 are connected to the dummy word line DWL. The first dummy word line driver circuit 11 is connected to the first dummy ROM cell array 10.
Drive the dummy word line DWL in the memory. Second RO
In the M cell array 14, a plurality of ROM cells formed in advance with any of the channel lengths L1, L3, L5, and L7 corresponding to the quaternary storage state are formed, and bit lines BL and word lines WL (not shown) are formed. And are connected in a matrix. The second word line driver circuit 15 drives a word line WL in the second ROM cell array 14. A second dummy ROM cell array 16 is provided corresponding to the first dummy ROM cell array 10, and a second dummy word line driver circuit 17 is provided for the dummy word line DWL in the second dummy ROM cell array 16.
Drive.

【0012】第2のROMセルアレイ14内のワードラ
インWLとビットラインBLを選択駆動して,第2のR
OMセルアレイ14内の4値のいずれかの値が記憶され
ている1つのROMセルを選択すると,その選択された
ROMセルの記憶状態を示す電圧がスイッチ回路SW5
を介して比較回路CMP1〜CMP3に印加される。上
記第2のROMセルアレイ14内のROMセルの選択動
作に対応して第1のダミーROMセルアレイ10も動作
する。そして,スイッチ回路SW1〜スイッチ回路SW
3を介して基準電圧規定用トランジスタRTR2,RT
R4,RTR6からの基準電圧REF2,REF4,R
EF6が比較回路CMP1〜CMP3に出力される。比
較回路CMP1〜比較回路CMP3の比較結果はデコー
ダ回路20に出力され,第2のROMセルアレイ14内
の選択されたROMセルの電圧レベルが識別されたその
記憶状態が解読され,コンバータ回路22で対応する4
値のいずれかのバイナリデータに変換されて読出データ
として出力される。
A word line WL and a bit line BL in the second ROM cell array 14 are selectively driven to generate a second R signal.
When one ROM cell storing any one of the four values in the OM cell array 14 is selected, the voltage indicating the storage state of the selected ROM cell is changed to the switch circuit SW5.
Is applied to the comparison circuits CMP1 to CMP3. The first dummy ROM cell array 10 also operates in response to the operation of selecting the ROM cells in the second ROM cell array 14. And the switch circuits SW1 to SW
3, reference voltage regulating transistors RTR2 and RT
Reference voltages REF2, REF4, R from R4, RTR6
EF6 is output to the comparison circuits CMP1 to CMP3. The comparison result of the comparison circuits CMP1 to CMP3 is output to the decoder circuit 20, and the storage state of the selected ROM cell in the second ROM cell array 14 whose voltage level has been identified is decoded. Do 4
The value is converted to any binary data and output as read data.

【0013】表−2(A)〜(D)は比較回路CMP1
〜CMP3の比較結果と,デコーダ回路20における4
値記憶状態「00」〜「11」の判別論理を示す。下記
表−2において,記号LVL1,LVL3,LVL5,
LVL7はそれぞれチャネル長L1,L3,L5,L7
の記憶用ROMセルの出力電圧レベルを示す。 表−2(A):4値「11」のデコード論理 比較回路 基準電圧 読出データ 比較回路出力 CMP1 REF2 LVL7 ローレベル CMP2 REF4 LVL7 ローレベル CMP3 REF6 LVL7 ローレベル 表−2(B):4値「10」のデコード論理 比較回路 基準電圧 読出データ 比較回路出力 CMP1 REF2 LVL5 ローレベル CMP2 REF4 LVL5 ローレベル CMP3 REF6 LVL5 ハイレベル 表−2(C):4値「01」のデコード論理 比較回路 基準電圧 読出データ 比較回路出力 CMP1 REF2 LVL3 ローレベル CMP2 REF4 LVL3 ハイレベル CMP3 REF6 LVL3 ハイレベル 表−2(D):4値「00」のデコード論理 比較回路 基準電圧 読出データ 比較回路出力 CMP1 REF2 LVL1 ハイレベル CMP2 REF4 LVL1 ハイレベル CMP3 REF6 LVL1 ハイレベル コンバータ回路22は上記判断結果を4値のデータに変
換する。
Tables 2 (A) to 2 (D) show the comparison circuit CMP1.
CCMP3 and the result of the decoder circuit 20
The determination logic of the value storage states “00” to “11” is shown. In Table 2 below, the symbols LVL1, LVL3, LVL5,
LVL7 is the channel length L1, L3, L5, L7, respectively.
5 shows the output voltage level of the storage ROM cell. Table-2 (A): 4-level "11" decode logic comparison circuit Reference voltage read data comparison circuit output CMP1 REF2 LVL7 low level CMP2 REF4 LVL7 low level CMP3 REF6 LVL7 low level Table-2 (B): 4-level "10" Logic logic circuit reference voltage read data comparison circuit output CMP1 REF2 LVL5 Low level CMP2 REF4 LVL5 Low level CMP3 REF6 LVL5 High level Table-2 (C): 4-value "01" decode logic comparator circuit reference voltage read data comparison circuit circuit output CMP1 REF2 LVL3 low CMP2 REF4 LVL3 high CMP3 REF6 LVL3 high level table -2 (D): decode logic comparator circuit reference voltage reading data comparator circuit output CMP1 REF2 LVL 4 value "00" High CMP2 REF4 LVL1 high CMP3 REF6 LVL1 high level converter circuit 22 converts the data of four values the determination result.

【0014】上述したチャンネル長を変化させて4値の
記憶状態をコード化する場合,上述した従来技術におけ
るようにゲート幅を変化させて4値の記憶状態をコード
化した場合と同様に,チャンネル長が長くなるとオン抵
抗値が大きくなり,RCの時定数の増大によりビット線
の動作時間が低下する。すなわち,チャンネル長によっ
て検出時間が異なり,チャンネル長が長い程検出時間が
かかる。ビットラインBLの接続される複数の4値RO
Mセルの記憶状態,すなわち,チャネル長によってビッ
トラインBLの負荷状態が相当ばらつき,データ読出時
間がばらつく。この問題を解決するため,図5(A)に
回路構成を示すように,電圧VDDが供給されるビットラ
インBLに接続されワードラインWLの選択に応じて駆
動されるPチャンネル・プリチャージトランジスタにお
けるビットライン(プリチャージ)電圧VPRを,チャン
ネル長の長いトランジスタに相当する基準電圧REF6
の近傍に設定する。図5(B)は図5(A)に示した回
路構成の等価回路を示し,ワードラインドライバトラン
ジスタWDの抵抗値RP は一定であるが,選択された記
憶用ROMセルの4値記憶状態に応じてROMセルの抵
抗値Rn (n=1〜4)がR1 〜R4 の範囲で変化する
ことを示している。
When the four-valued storage state is coded by changing the channel length, the channel is changed in the same manner as when the four-valued storage state is coded by changing the gate width as in the above-mentioned prior art. As the length increases, the on-resistance increases, and the operating time of the bit line decreases due to an increase in the RC time constant. That is, the detection time varies depending on the channel length, and the longer the channel length, the longer the detection time. A plurality of quaternary ROs connected to a bit line BL
The load state of the bit line BL varies considerably depending on the storage state of the M cell, that is, the channel length, and the data read time varies. To solve this problem, as shown in the circuit configuration of FIG. 5A, a P-channel precharge transistor connected to the bit line BL supplied with the voltage V DD and driven according to the selection of the word line WL. Of the bit line (precharge) voltage V PR at the reference voltage REF6 corresponding to the transistor having a long channel length.
Set near. FIG. 5 (B) shows an equivalent circuit of the circuit configuration shown in FIG. 5 (A), but the resistance value R P of the word line driver transistor WD is constant, four-value data storage state of the selected memory for ROM cell Indicates that the resistance value R n (n = 1 to 4) of the ROM cell changes in the range of R 1 to R 4 in accordance with.

【0015】図6を参照して図4に示した第1実施例の
4値ROM装置の動作タイミングをさらに述べる。図6
において,TPRはプリチャージ時間,WLはワードライ
ンの電圧変化,SAはセンスアンプの動作電圧を示す。
図5(A)に示したノードNの電位はPチャンネルトラ
ンジスタとNチャンネルトランジスタの寸法の違いで電
位が決定される。選択されたROMセルがチャンネル長
が長く動作速度の遅いROMセルが接続されたラインに
ついては,電圧の変化量はPチャンネルトランジスタに
より行われ,プリチャージ電圧レベルよりも高い電圧ま
でその電圧が上昇される。一方,選択されたROMセル
がチャンネル長の短いROMセルが接続されたラインに
ついては,Nチャンネルトランジスタによりプリチャー
ジ電圧よりも低い電圧にその電位を低下させる。これに
より本実施例においては,従来のように放電曲線に依存
させるのではなく,PチャネルトランジスタとNチャネ
ルトランジスタの電圧降下レベルで比較しているため,
ワードラインWLの容量のバラツキに対しても確実なレ
ベル比較に基づき高速な4値レベル識別動作が可能とな
る。
The operation timing of the four-value ROM device of the first embodiment shown in FIG. 4 will be further described with reference to FIG. FIG.
In, T PR precharge time, WL is the voltage change of the word line, SA indicates the operating voltage of the sense amplifier.
The potential of the node N illustrated in FIG. 5A is determined by a difference in size between a P-channel transistor and an N-channel transistor. For a line to which a selected ROM cell is connected to a ROM cell having a long channel length and a low operation speed, the amount of voltage change is performed by a P-channel transistor, and the voltage is increased to a voltage higher than the precharge voltage level. You. On the other hand, the potential of the line to which the selected ROM cell is connected to the ROM cell having a short channel length is reduced to a voltage lower than the precharge voltage by the N-channel transistor. As a result, in the present embodiment, the voltage is compared with the voltage drop level of the P-channel transistor and the N-channel transistor instead of relying on the discharge curve as in the prior art.
A high-speed quaternary level discriminating operation can be performed on the basis of a reliable level comparison even for a variation in the capacity of the word line WL.

【0016】図7は本発明の多値リードオンリーメモリ
装置の第2実施例の4値ROM装置の回路構成図を示
す。この4値ROM装置の回路構成は基本的に図4に示
した4値ROM装置に対応しているが,図7の4値RO
M装置においては,第1のダミーROMセルアレイ10
A内に基準電圧規定用トランジスタとして,それぞれチ
ャネル長がL1,L2,L3,L4の4個のMOSトラ
ンジスタRTR1,RTR2,RTR3,RTR4を形
成し,これら4個のトランジスタRTR1,RTR2,
RTR3,RTR4に対応して,4個のスイッチ回路S
W1〜SW4,および,4個の比較回路CMP1〜CM
P4を設けている。また図7の4値ROM装置において
は,第2のROMセルアレイ14A内のROMセルもそ
れぞれチャネル長がL1,L2,L3,L4のいずれか
のチャネル長で形成されている。
FIG. 7 is a circuit diagram of a four-value ROM device according to a second embodiment of the multi-value read-only memory device of the present invention. The circuit configuration of this quaternary ROM device basically corresponds to the quaternary ROM device shown in FIG.
M device, the first dummy ROM cell array 10
Four MOS transistors RTR1, RTR2, RTR3, and RTR4 having channel lengths L1, L2, L3, and L4 are formed as reference voltage defining transistors in A. These four transistors RTR1, RTR2,
Four switch circuits S corresponding to RTR3 and RTR4
W1 to SW4 and four comparison circuits CMP1 to CM
P4 is provided. In the four-value ROM device of FIG. 7, the ROM cells in the second ROM cell array 14A are also formed to have channel lengths of L1, L2, L3, and L4.

【0017】図4に示した第1実施例の4値ROM装置
においては,図1に示したように,記憶用ROMセルと
して4種類のチャネル長L1,L3,L5,L7のトラ
ンジスタ,基準電圧出力用として3種類のチャネル長L
2,L4,L6のトランジスタ,合計7種類のチャネル
のトランジスタを形成している。これに対して図7に示
した4値ROM装置においては,4種類のチャネル長L
1,L2,L3,L4の基準電圧規定用トランジスタを
形成している。また記憶用ROMセルのチャネル長も4
種類のL1,L2,L3,L4のいずれかで形成されて
いる。すなわち,図7の4値ROM装置においては,図
1に示したうちのチャネル長L1,L2,L3,L4だ
けの4種類のトランジスタだけでよく,チャネル長の長
いL5,L6,L7のトランジスタを必要としない。そ
の結果,第1のダミーROMセルアレイ10Aおよび第
2のROMセルアレイ14Aの集積度が図4に示した4
値ROM装置よりも高くなる。一方,上記4種類のチャ
ネル長の記憶用ROMセルの出力電圧と基準電圧規定用
MOSトランジスタRTR1,RTR2,RTR3,R
TR4を相互比較するば,ROMセル内の4値のいずれ
かの記憶状態を識別することができる。
In the four-value ROM device of the first embodiment shown in FIG. 4, as shown in FIG. 1, four types of transistors having channel lengths L1, L3, L5 and L7, and a reference voltage Three channel lengths L for output
2, L4, and L6 transistors, that is, transistors of a total of seven types of channels are formed. On the other hand, in the four-value ROM device shown in FIG.
Reference voltage defining transistors 1, L2, L3, and L4 are formed. Also, the channel length of the storage ROM cell is 4
It is formed of any one of L1, L2, L3, and L4. That is, in the four-value ROM device of FIG. 7, only four types of transistors having channel lengths L1, L2, L3 and L4 shown in FIG. do not need. As a result, the degree of integration of the first dummy ROM cell array 10A and the second ROM cell array 14A is
Value is higher than ROM devices. On the other hand, the output voltages of the storage ROM cells having the above four types of channel lengths and the reference voltage defining MOS transistors RTR1, RTR2, RTR3, R
By comparing TR4 with each other, it is possible to identify the storage state of any of the four values in the ROM cell.

【0018】表−3(A)〜(D)に図7のデコーダ回
路20Aにおける4値判別論理を示す。 表−3(A):4値「11」のデコード論理 比較回路 基準電圧 読出データ 比較回路出力 CMP1 REF1 LVL4 ハイレベル CMP2 REF2 LVL4 ハイレベル CMP3 REF3 LVL4 ハイレベル CMP4 REF4 LVL4 不定 表−3(B):4値「10」のデコード論理 比較回路 基準電圧 読出データ 比較回路出力 CMP1 REF1 LVL3 ハイレベル CMP2 REF2 LVL3 ハイレベル CMP3 REF3 LVL3 不定 CMP4 REF4 LVL3 ローレベル 表−2(C):4値「01」のデコード論理 比較回路 基準電圧 読出データ 比較回路出力 CMP1 REF1 LVL2 ハイレベル CMP2 REF2 LVL2 不定 CMP3 REF3 LVL2 ローレベル CMP4 REF4 LVL2 ローレベル 表−2(D):4値「00」のデコード論理 比較回路 基準電圧 読出データ 比較回路出力 CMP1 REF1 LVL1 不定 CMP2 REF2 LVL1 ローレベル CMP3 REF3 LVL1 ローレベル CMP4 REF4 LVL1 ローレベル コンバータ回路22はこのデコーダ回路20Aの判別結
果をバイナリのデータに変換する。
Tables 3 (A) to 3 (D) show the quaternary decision logic in the decoder circuit 20A of FIG. Table-3 (A): 4-level "11" decode logic comparison circuit reference voltage read data comparison circuit output CMP1 REF1 LVL4 high level CMP2 REF2 LVL4 high level CMP3 REF3 LVL4 high level CMP4 REF4 LVL4 Undefined Table-3 (B): 4-level "10" decode logic comparison circuit reference voltage read data comparison circuit output CMP1 REF1 LVL3 high level CMP2 REF2 LVL3 high level CMP3 REF3 LVL3 undefined CMP4 REF4 LVL3 low level Table-2 (C): decode of 4-level "01" logical comparison circuit a reference voltage reading data comparator circuit output CMP1 REF1 LVL2 high CMP2 REF2 LVL2 indefinite CMP3 REF3 LVL2 low CMP4 REF4 LVL2 low table -2 (D : The decode logic comparison circuit a reference voltage reading data comparator circuit output CMP1 REF1 LVL1 indefinite CMP2 REF2 LVL1 low CMP3 REF3 LVL1 low CMP4 REF4 LVL1 low level converter circuit 22 of the four values "00" binary discrimination result of the decoder circuit 20A To the data.

【0019】図8は図7に示した4値ROM装置の動作
信号波形図であり,図6に対応している。記憶用ROM
セルの飽和電圧は基準電圧トランジスタRTR1,RT
R2,RTR3,RTR4の飽和電圧とそれぞれ一致す
る。図8に示したその他の動作は図6を参照して述べた
動作と同様である。
FIG. 8 is an operation signal waveform diagram of the four-value ROM device shown in FIG. 7 and corresponds to FIG. ROM for storage
The saturation voltage of the cell is determined by the reference voltage transistors RTR1 and RT
It is equal to the saturation voltage of R2, RTR3, and RTR4, respectively. The other operations shown in FIG. 8 are the same as the operations described with reference to FIG.

【0020】本発明の多値リードオンリーメモリ装置の
実施に際しては,上述した実施例に限定されず,その他
種々の変形形態をとることができる。たとえば,上述し
た例では多値として4値について述べたが,本発明はそ
の他の多値,たとえば,8値またはそれ以上の多値につ
いても上記同様に適用できる。
The implementation of the multi-level read-only memory device of the present invention is not limited to the above-described embodiment, but may take various other modified forms. For example, in the above-described example, four values are described as multi-values, but the present invention can be similarly applied to other multi-values, for example, eight values or more.

【0021】[0021]

【発明の効果】以上述べたように,本発明によれば,多
値記憶状態の1つのある値を示すメモリセルを1個で形
成することができ,多値リードオンリーメモリ装置の集
積度が非常に向上する。そのメモリセルはチャンネル長
を変えてコンダクタンスを変化させており,その製造の
ために特別の付加的なプロセスを必要とせず,価格上昇
を防止でき,歩留りの低下がない。さらに標準的なCM
OSプロセスとの親和性も維持される。さらにビットラ
インプリチャージ電圧レベルの最適化により,確実で高
速な読みだし動作が可能になる。ダイナミックRAMな
どよりも差電圧が大きくとれるため,基板雑音の大きな
DSPなどに本発明の多値リードオンリーメモリ装置を
用いても安定した動作が確保できる。同一チップ,同一
プリチャージで種々のチャンネル長を持ったトランジス
タで電圧差を作るため,このバラツキは小さく安定して
いる。
As described above, according to the present invention, it is possible to form a single memory cell showing a certain value in a multi-valued storage state, and the degree of integration of a multi-valued read-only memory device is improved. Greatly improve. Since the conductance of the memory cell is changed by changing the channel length, no special additional process is required for its manufacture, the price can be prevented from increasing, and the yield does not decrease. More standard commercials
The affinity with the OS process is also maintained. Furthermore, by optimizing the bit line precharge voltage level, reliable and high-speed reading operation can be performed. Since the difference voltage can be larger than that of a dynamic RAM or the like, a stable operation can be ensured even if the multi-value read-only memory device of the present invention is used for a DSP or the like having large substrate noise. Since the voltage difference is generated by transistors having various channel lengths with the same chip and the same precharge, this variation is small and stable.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の多値リードオンリーメモリ装置の実施
例として多値ROM装置内の1例としてのROMセルの
平面図である。
FIG. 1 is a plan view of a ROM cell as an example in a multi-level ROM device as an embodiment of the multi-level read-only memory device of the present invention.

【図2】図1の4値ROMセルの1つの部分断面斜視図
である。
Figure 2 is a one part component cross-sectional perspective view of a four-value ROM cell of Figure 1.

【図3】図2に示した4値ROMセルの等価回路であ
る。
FIG. 3 is an equivalent circuit of the quaternary ROM cell shown in FIG. 2;

【図4】本発明の多値リードオンリーメモリ装置の第1
実施例としての4値ROM装置の構成図である。
FIG. 4 shows a first example of a multi-value read-only memory device according to the present invention;
1 is a configuration diagram of a four-value ROM device as an embodiment.

【図5】図4に示した4値ROM装置における読出動作
を確実かつ安定にするための読出回路の部分図であり,
(A)は回路図,(B)はその等価回路である。
5 is a partial view of a read circuit for surely and stably performing a read operation in the four-value ROM device shown in FIG. 4,
(A) is a circuit diagram, and (B) is an equivalent circuit thereof.

【図6】図4に示した4値ROM装置の動作信号波形図
である。
6 is an operation signal waveform diagram of the four-value ROM device shown in FIG.

【図7】本発明の多値リードオンリーメモリ装置の第2
実施例としての4値ROM装置の構成図である。
FIG. 7 shows a second example of the multilevel read-only memory device according to the present invention.
1 is a configuration diagram of a four-value ROM device as an embodiment.

【図8】図7に示した4値ROM装置の動作信号波形図
である。
8 is an operation signal waveform diagram of the four-value ROM device shown in FIG. 7;

【図9】従来の4値ROMの構成図である。FIG. 9 is a configuration diagram of a conventional four-value ROM.

【符号の説明】[Explanation of symbols]

10,10A・・第1のダミーROMセルアレイ, 11・・第1のダミーワードラインドライバ回路, 12・・第1のROMセルアレイ, 13・・第1のワードラインドライバ回路, 14,14A・・第2のROMセルアレイ, 15・・第2のワードラインドライバ回路, 16・・第2のダミーROMセルアレイ, 17・・第2のダミーワードラインドライバ回路, 20,20A・・デコーダ回路, 22・・コンバータ回路, CMP1〜CMP4・・比較回路, SW1〜SW5・・スイッチ回路。 10, 10A ··· first dummy ROM cell array, 11 ··· first dummy word line driver circuit, 12 ··· first ROM cell array, 13 ··· first word line driver circuit, 14, 14A ··· 2 ROM cell array, 15 second word line driver circuit, 16 second dummy ROM cell array, 17 second dummy word line driver circuit, 20, 20A decoder circuit, 22 converter Circuits, CMP1 to CMP4, comparison circuits, SW1 to SW5, switch circuits.

───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H01L 21/8246 G11C 16/04 H01L 27/112 ──────────────────────────────────────────────────続 き Continued on the front page (58) Field surveyed (Int.Cl. 7 , DB name) H01L 21/8246 G11C 16/04 H01L 27/112

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 多値情報に応じたチャネル長を有する複
数のデータ記憶トランジスタと、 それぞれ異なるチャネル長を有する複数の基準トランジ
スタと、 選択されたデータ記憶トランジスタの出力信号と上記複
数の基準トランジスタの出力信号とを比較する比較部
と、 上記比較部の比較結果に基づいて上記選択されたデータ
記憶トランジスタに記憶されている多値情報を判別する
判別部と、 を有し、上記複数の基準トランジスタの各々のチャネル
長が上記データ記憶トランジスタがとり得るチャネル長
のうちの隣り合うものの間の長さに設定されている多値
リードオンリーメモリ装置。
A plurality of data storage transistors each having a channel length corresponding to multi-valued information; a plurality of reference transistors each having a different channel length; an output signal of a selected data storage transistor; possess a comparator for comparing the output signal, and a discrimination unit for discriminating a multi-level information stored in the selected data storage transistor based on the comparison result of the comparing unit, a plurality of reference transistors Each channel of
Length is the possible channel length of the data storage transistor
A multi-valued read-only memory device that is set to a length between adjacent ones .
【請求項2】 上記比較部選択されたデータ記憶トラ
ンジスタの出力信号と上記複数の基準トランジスタの対
応する1つの出力信号とをそれぞれ比較する複数の比較
回路を有し、上記判別部上記複数の比較回路の比較結
果に基づいて選択されたデータ記憶トランジスタに記憶
されている多値情報を判別する請求項1に記載の多値リ
ードオンリーメモリ装置。
Wherein a plurality of comparison circuits for comparing the corresponding one output signal and an output signal and the plurality of reference transistors of the comparison section selected data storage transistors, the judgment unit is the more 2. The multi-value read-only memory device according to claim 1, wherein the multi-value information stored in the selected data storage transistor is determined based on the comparison result of the comparison circuit.
JP23224891A 1991-08-20 1991-08-20 Multi-level read-only memory device Expired - Fee Related JP3112182B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP23224891A JP3112182B2 (en) 1991-08-20 1991-08-20 Multi-level read-only memory device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP23224891A JP3112182B2 (en) 1991-08-20 1991-08-20 Multi-level read-only memory device

Publications (2)

Publication Number Publication Date
JPH0548044A JPH0548044A (en) 1993-02-26
JP3112182B2 true JP3112182B2 (en) 2000-11-27

Family

ID=16936298

Family Applications (1)

Application Number Title Priority Date Filing Date
JP23224891A Expired - Fee Related JP3112182B2 (en) 1991-08-20 1991-08-20 Multi-level read-only memory device

Country Status (1)

Country Link
JP (1) JP3112182B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5526306A (en) * 1994-02-10 1996-06-11 Mega Chips Corporation Semiconductor memory device and method of fabricating the same
JP4467815B2 (en) 2001-02-26 2010-05-26 富士通マイクロエレクトロニクス株式会社 Nonvolatile semiconductor memory read operation method and nonvolatile semiconductor memory

Also Published As

Publication number Publication date
JPH0548044A (en) 1993-02-26

Similar Documents

Publication Publication Date Title
US4523301A (en) Associative memory
JP4988156B2 (en) Nonvolatile memory and method with reduced adjacent field errors
JP4420823B2 (en) Nonvolatile memory and method with improved sensing behavior
JP4898117B2 (en) Nonvolatile memory and method with reduced bitline crosstalk errors
US5594691A (en) Address transition detection sensing interface for flash memory having multi-bit cells
US4389705A (en) Semiconductor memory circuit with depletion data transfer transistor
US6958931B1 (en) Bit line control and sense amplification for TCCT-based memory cells
US6836431B2 (en) Method of programming/reading multi-level flash memory using sensing circuit
US5018107A (en) Semiconductor memory device
JP2697665B2 (en) Semiconductor storage device and method of reading data from semiconductor storage device
JPH10112197A (en) Reading circuit for semiconductor memory cell
US5943259A (en) Data sensing device and method for multibit memory cell
JP2768321B2 (en) Semiconductor storage device
US6388932B2 (en) Memory with high speed reading operation using a switchable reference matrix ensuring charging speed
US6628557B2 (en) Leakage-tolerant memory arrangements
US5917767A (en) Semiconductor storage device
US6084799A (en) Nonvolatile semiconductor memory having improved source line drive circuit
JP3112182B2 (en) Multi-level read-only memory device
JP4246831B2 (en) Data identification method for semiconductor integrated circuit device
US6154065A (en) Sense amplifier circuit
US5461593A (en) Word-line driver for a semiconductor memory device
JP3827955B2 (en) Method for driving memory cell device having self-amplifying dynamic memory cell
JP3432354B2 (en) Memory circuit
US6072713A (en) Data storage circuit using shared bit line and method therefor
US6205075B1 (en) Semiconductor memory device capable of reducing the effect of crosstalk noise between main bit lines and virtual main grounding lines

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20000905

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070922

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080922

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090922

Year of fee payment: 9

LAPS Cancellation because of no payment of annual fees