JP3055320B2 - Video signal transmitting device and video signal receiving device - Google Patents

Video signal transmitting device and video signal receiving device

Info

Publication number
JP3055320B2
JP3055320B2 JP4235571A JP23557192A JP3055320B2 JP 3055320 B2 JP3055320 B2 JP 3055320B2 JP 4235571 A JP4235571 A JP 4235571A JP 23557192 A JP23557192 A JP 23557192A JP 3055320 B2 JP3055320 B2 JP 3055320B2
Authority
JP
Japan
Prior art keywords
signal
packet
synchronization pattern
video
video signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP4235571A
Other languages
Japanese (ja)
Other versions
JPH0686244A (en
Inventor
哲郎 花岡
学明 和田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Priority to JP4235571A priority Critical patent/JP3055320B2/en
Publication of JPH0686244A publication Critical patent/JPH0686244A/en
Application granted granted Critical
Publication of JP3055320B2 publication Critical patent/JP3055320B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明はディジタル映像信号に音
声データや制御データを多重して伝送する映像伝送の分
野に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to the field of video transmission in which digital data and audio data and control data are multiplexed and transmitted.

【0002】[0002]

【従来の技術】ディジタル映像信号に音声データや制御
データを多重して伝送する方式としては従来からいろい
ろ提案がなされている。例えば映像データを帰線区間も
含めて総て伝送する場合には、映像信号伝送用のワード
(通常8〜10ビット/ワード)以外に補助データ及び
同期信号を送出するために余分の1ビットを追加して伝
送する方式がある。
2. Description of the Related Art Various proposals have been made for a method of multiplexing audio data and control data with a digital video signal and transmitting the multiplexed data. For example, when transmitting all video data including the blanking interval, an extra 1 bit is used to transmit auxiliary data and a synchronization signal in addition to the video signal transmission word (usually 8 to 10 bits / word). There is an additional transmission method.

【0003】他の方法としては、映像信号の帰線区間、
特に同期信号部分、いわゆるシンクチップの期間に補助
データを多重する方式がある。この方式では、シンクチ
ップの部分の映像信号レベルはほぼ一定となるので、こ
の区間において、シンクチップのレベル値を数点伝送
し、それ以外の部分に補助データを格納して送出する。
[0003] As another method, a blanking interval of a video signal,
In particular, there is a method of multiplexing auxiliary data during a synchronization signal portion, a so-called sync chip period. In this method, since the video signal level of the portion of the sync chip is substantially constant, several level values of the sync chip are transmitted in this section, and auxiliary data is stored and transmitted in other portions.

【0004】このように伝送すれば、受信側で補助デー
タを取り出し、補助データを取り出した期間はシンク・
チップのレベル値に置き換えれば元の映像信号を再生す
ることが可能になる。しかも映像信号に付随している同
期信号は全く影響を受けない。この場合の伝送情報量は
映像信号単独で伝送する場合と全く同一になり、伝送効
率の面で効果がある。
[0004] With this transmission, the auxiliary data is extracted on the receiving side, and the period during which the auxiliary data is extracted is synchronized with the sync data.
By replacing with the chip level value, the original video signal can be reproduced. Moreover, the synchronization signal attached to the video signal is not affected at all. In this case, the amount of transmission information is exactly the same as when transmitting only the video signal, which is effective in terms of transmission efficiency.

【0005】現在この方式を用いた映像信号と補助デー
タの多重化がNTSCコンポジット信号のシリアル伝送
における映像信号と補助信号の多重方式として使用され
ている。
[0005] Currently, multiplexing of video signals and auxiliary data using this method is used as a multiplexing method of video signals and auxiliary signals in serial transmission of NTSC composite signals.

【0006】この時の映像信号のサンプリング周波数は
サブキャリア周波数の4倍のクロック(以下4fscと
略す)である。
At this time, the sampling frequency of the video signal is a clock (hereinafter abbreviated as 4 fsc) four times the subcarrier frequency.

【0007】このNTSCコンポジット信号のシリアル
伝送方式は、現在SMPTE(Society of Motion Pict
ure and Television Engineers:アメリカで映画、テレ
ビ放送等の規格を審議、策定する団体)において規格化
提案が現在行われている。
[0007] The serial transmission system of this NTSC composite signal is currently SMPTE (Society of Motion Pict).
ure and Television Engineers: An organization that discusses and sets standards for movies, television broadcasts, etc. in the United States).

【0008】NTSCコンポジット信号における補助デ
ータの多重及び分離について図5と図6を用いて説明を
行う。
The multiplexing and demultiplexing of auxiliary data in an NTSC composite signal will be described with reference to FIGS.

【0009】この方式においては、 (1) 補助データを時間軸圧縮しパケットのフォーマ
ットにする。 (2) 映像信号のシンクチップ期間のデータを同期パ
ターン及びパケットに置き換え、シリアル信号に変換し
て伝送する。 (3) そして受信側では同期パターンを検出しワード
同期を取ってパラレル信号に変換後、パケットを分離
し、補助データを取り出して時間軸伸張を行い、補助デ
ータを再生する。 (4) 映像信号から多重した同期パターン及びパケッ
トを取り除き映像信号を再生する。 (表1)にパケットの構成を示す。
In this method, (1) auxiliary data is compressed on a time axis to form a packet format. (2) The data in the sync chip period of the video signal is replaced with a synchronization pattern and a packet, converted into a serial signal, and transmitted. (3) Then, on the receiving side, after detecting the synchronization pattern and taking the word synchronization to convert it into a parallel signal, the packet is separated, the auxiliary data is taken out, the time axis is extended, and the auxiliary data is reproduced. (4) The video signal is reproduced by removing multiplexed synchronization patterns and packets from the video signal. (Table 1) shows the configuration of the packet.

【0010】[0010]

【表1】 [Table 1]

【0011】(表1)の、ADFはパケットであること
を示すフラグ、DIDはデータ種別を示す識別子、DB
Nは同じDIDのパケットのシリアル・ナンバー、DC
はデータの個数、CSはチェック・サムである。
In Table 1, ADF is a flag indicating a packet, DID is an identifier indicating a data type, and DB
N is the serial number of the packet with the same DID, DC
Is the number of data, and CS is the checksum.

【0012】図5において、501は時間軸変換メモ
リ、502はパケット生成部、503は同期パターン発
生部、504はタイミング信号発生装置、505はパケ
ット=同期パターン多重部である。
In FIG. 5, reference numeral 501 denotes a time axis conversion memory; 502, a packet generator; 503, a synchronous pattern generator; 504, a timing signal generator;

【0013】4倍のサブキャリア周波数によりディジタ
ル信号に変換された映像信号は多重部505に入力す
る。また、音声データや制御データ等の補助データは、
補助データのクロックと共に時間軸変換メモリ501に
入り、4倍のサブキャリア周波数のレートで、映像信号
のシンク・チップの期間に入る様に時間軸変換処理が行
われる。時間軸変換処理を行った補助データはパケット
生成部502に入りパケットの形にされた後、多重部5
05に入力する。
The video signal converted to a digital signal by the quadrupled subcarrier frequency is input to a multiplexing unit 505. In addition, auxiliary data such as audio data and control data
It enters the time axis conversion memory 501 together with the clock of the auxiliary data, and performs the time axis conversion processing so as to enter the period of the sync chip of the video signal at a rate of four times the subcarrier frequency. The auxiliary data that has been subjected to the time axis conversion processing enters the packet generation unit 502 and is formed into a packet.
Enter 05.

【0014】図6に時間軸変換メモリ501の具体的構
成例としてデュアル・ポート・メモリを用いたものを示
す。601は書き込みアドレス発生器、602は読み出
しアドレス発生器、603はデュアル・ポート・メモ
リ、604は読み出し/書き込み制御回路である。
FIG. 6 shows a specific example of the time axis conversion memory 501 using a dual port memory. 601 is a write address generator, 602 is a read address generator, 603 is a dual port memory, and 604 is a read / write control circuit.

【0015】書き込み側の音声信号の入力クロックは書
き込みアドレス発生器601に入り、音声入力信号に対
応したアドレスを発生しメモリ603に書き込みを行っ
ていく。入力データがある程度書き込まれた段階で読み
出し側の映像信号のサンプリング・クロックのレートで
帰線期間だけ継続する読み出しクロックを入力して読み
出しアドレス発生器602を動かし、そのアドレスに対
応した値をメモリ603から読み出すことにより、時間
軸変換が可能になる。なお、読み出し/書き込み制御回
路604では、初期にデータをある程度先行して書き込
みを行った後に読み出しを開始させたり、書き込みアド
レスと読み出しアドレスが一致しないか(一致するよう
なことがあれば正しく動作していない)をチェックす
る。また、読み出すだけのデータが貯まっていない場合
は何も読み出さないように制御を行う。アドレス発生器
601,602の構成は例えばバイナリー・カウンタを
使用すれば良い。
The input clock of the audio signal on the write side enters the write address generator 601, generates an address corresponding to the audio input signal, and writes the address to the memory 603. At a stage where the input data is written to some extent, a read clock that continues for the retrace period at the sampling clock rate of the video signal on the read side is input, the read address generator 602 is operated, and the value corresponding to the address is stored in the memory 603. By reading from, time axis conversion becomes possible. Note that the read / write control circuit 604 starts reading after initially writing data to some extent earlier, and checks whether the write address does not match the read address (if the write address does not match, the device operates correctly. Not checked). In addition, when data for reading is not stored, control is performed so that nothing is read. The configuration of the address generators 601 and 602 may use, for example, a binary counter.

【0016】同期パターン発生部503では、時間軸変
換された補助データ(以下圧縮補助データと略する)の
格納する位置を受信側で確実に検出出来るように特定の
パターンを、映像信号での決まった位置に入れておき、
その後に圧縮補助データを格納するようにする。この様
にすれば、受信側では、この特定のパターンを検出でき
れば、圧縮補助データの位置が判明し、補助データの取
り出しが可能になる。そのためにはこの特定パターン
は、映像信号や、補助データにおいては存在し得ないパ
ターンであることが必要である。また、特定パターンの
数は1個でも複数個でもかまわない。
The synchronization pattern generation unit 503 determines a specific pattern in the video signal so that the receiving side can reliably detect the position where the auxiliary data (hereinafter, abbreviated as compressed auxiliary data) stored on the time axis is stored. Place
Thereafter, the compression auxiliary data is stored. With this configuration, if the specific pattern can be detected on the receiving side, the position of the compressed auxiliary data is determined, and the auxiliary data can be extracted. For this purpose, the specific pattern needs to be a pattern that cannot exist in a video signal or auxiliary data. The number of specific patterns may be one or more.

【0017】タイミング信号発生装置504では、4倍
のサブキャリア周波数を入力としてカウントを行い、水
平同期信号の周期で内部のカウンタをクリアする。NT
SCの4fsc周波数と水平同期信号fhは整数倍の関
係があるので、どのラインにおいても、同じカウンタ出
力(アドレス)の位置は、水平同期信号において同じ位
置に対応する。具体的には、例えば水平同期信号の立ち
下がりの位置はどのラインにおいても、常に同じアドレ
スとなる。このため、内部のカウンタの出力ではどのラ
インにおいても同期パターン信号や補助データの位置は
同じ値の区間(例えば補助データなら常にカウンタの7
95〜855の区間)を選択して多重することが可能に
なる。また、数点(例えば788〜789)はシンクチ
ップのレベルを送出するように同期パターン信号の区
間、圧縮補助データの区間を選ぶ様にすれば、受信側で
シンクチップのレベルを再生することが可能になる。カ
ウンタの出力を指定値でデコードすることでそれぞれ同
期パターン信号、圧縮補助データを選択する選択信号を
作成する。
The timing signal generator 504 counts by inputting the quadrupled subcarrier frequency and clears the internal counter at the cycle of the horizontal synchronizing signal. NT
Since the 4fsc frequency of the SC and the horizontal synchronization signal fh have an integer multiple relationship, the position of the same counter output (address) in any line corresponds to the same position in the horizontal synchronization signal. Specifically, for example, the falling position of the horizontal synchronizing signal always has the same address on any line. For this reason, in the output of the internal counter, the position of the synchronization pattern signal and the position of the auxiliary data are equal to each other in any line (for example, if the auxiliary data, the position of the counter 7
95 to 855) can be selected and multiplexed. Also, at some points (for example, 788 to 789), if the section of the synchronization pattern signal and the section of the compression auxiliary data are selected so as to transmit the level of the sync chip, the level of the sync chip can be reproduced on the receiving side. Will be possible. By decoding the output of the counter with a specified value, a selection signal for selecting a synchronization pattern signal and compression auxiliary data is created.

【0018】これらの選択信号はパケット=同期パター
ン多重部505に入り、映像信号、同期パターン信号、
補助データをそれぞれ選択することにより多重を行う。
These selection signals enter a packet = synchronization pattern multiplexing unit 505, and receive a video signal, a synchronization pattern signal,
Multiplexing is performed by selecting auxiliary data.

【0019】パケット生成部502、同期パターン発生
装置503、タイミング信号発生装置504、パケット
=同期パターン多重部505の、少し詳細な回路構成例
を図7に示す。
Packet generator 502, synchronization pattern generator 503, timing signal generator 504, packet
= A slightly more detailed circuit configuration example of the synchronization pattern multiplexing unit 505 is shown in FIG.

【0020】図7において、701はチェックサム計算
回路、702はDBN用のカウンタ、703はADF用
レジスタ、704はDID用レジスタ、705はDC用
レジスタ、706はアドレスカウンタ、707はアドレ
スデコーダ、708は第1のセレクタ、709は同期パ
ターン用レジスタ、710は第2のセレクタである。
In FIG. 7, 701 is a checksum calculation circuit, 702 is a DBN counter, 703 is an ADF register, 704 is a DID register, 705 is a DC register, 706 is an address counter, 707 is an address decoder, and 708 Denotes a first selector, 709 denotes a register for a synchronization pattern, and 710 denotes a second selector.

【0021】時間軸変換された音声データはチェックサ
ム計算回路701でデータが入力する毎にデータを加算
していく。又、時間軸変換メモリからデータを読み出す
度にDBN用カウンタ702でカウンタをインクリメン
トしていくことでDBNの値とする。また、パケットの
先頭を示すADFは固定値である。データの個数DC
は、一回あたりの読み出し個数を一定にすれば、固定値
になる。また、DIDの値も固定値である。従って、各
レジスタ(702〜705)に各々の値を設定してお
く。また、チェック・サムの値は全データを入力したと
きに得られる。従って、アドレスカウンタ706出力を
アドレス・デコーダ707でデコードし、各データに対
応するセレクト用タイミング・パルスを作成し第1のセ
レクタ708で必要なデータを選択することでパケット
が生成される。同期パターンも固定値であり、同期パタ
ーン用レジスタ709に値を設定しておく。パケット生
成部からのパケットと映像信号と同期パターンを、第2
のセレクタ710でアドレスデコーダ707からのセレ
クタ用タイミングパルスにより切り替えることで多重が
行われる。
The time-converted audio data is added by the checksum calculation circuit 701 every time data is input. Each time data is read from the time axis conversion memory, the DBN counter 702 increments the counter to obtain the value of DBN. The ADF indicating the head of the packet is a fixed value. Number of data DC
Becomes a fixed value if the number of readouts per operation is fixed. The value of DID is also a fixed value. Therefore, each value is set in each register (702 to 705). Also, the value of the checksum is obtained when all data is input. Accordingly, a packet is generated by decoding the output of the address counter 706 by the address decoder 707, generating a timing pulse for selection corresponding to each data, and selecting the necessary data by the first selector 708. The synchronization pattern is also a fixed value, and a value is set in the synchronization pattern register 709 in advance. The packet from the packet generator, the video signal and the synchronization pattern are
The multiplexing is performed by switching with the selector timing pulse from the address decoder 707 in the selector 710.

【0022】次に、多重された信号からの圧縮補助デー
タの分離について図8を用いて説明を行う。図8におい
て、801は同期パターン検出部、802はタイミング
信号発生装置、803はパケット分離部、804はホー
ルド部、805はパケットチェック部、806は時間軸
変換メモリである。
Next, the separation of the compressed auxiliary data from the multiplexed signal will be described with reference to FIG. In FIG. 8, reference numeral 801 denotes a synchronization pattern detection unit, 802 denotes a timing signal generator, 803 denotes a packet separation unit, 804 denotes a hold unit, 805 denotes a packet check unit, and 806 denotes a time axis conversion memory.

【0023】多重化装置からのパケット、同期パターン
信号を多重したNTSC映像信号は同期パターン検出部
801に入り同期パターンを検出し、正しいワードの並
びに変換を行う。
An NTSC video signal obtained by multiplexing a packet and a synchronization pattern signal from a multiplexer enters a synchronization pattern detection section 801 to detect a synchronization pattern and perform correct word sequence conversion.

【0024】図9に同期パターン検出部801の具体的
構成例を示す。1ワードのビット数が大きい場合は説明
が膨大になるので、4ビットの場合を例に説明する(通
常、規格では1ワード幅は8ビットか10ビットであ
る)。
FIG. 9 shows a specific configuration example of the synchronization pattern detection unit 801. If the number of bits in one word is large, the description will be enormous. Therefore, the case of four bits will be described as an example (usually, one word width is 8 bits or 10 bits in the standard).

【0025】901は1ビットずらし回路、902は2
ビットずらし回路、903は3ビットずらし回路、90
4,905,906,907は同期パターン一致検出回
路、908はセレクタである。
Reference numeral 901 denotes a one-bit shift circuit;
A bit shift circuit, 903 is a 3-bit shift circuit, 90
4, 905, 906, and 907 are synchronous pattern match detection circuits, and 908 is a selector.

【0026】挿入される同期パターンが4ワードで
H,0H,0H,0Hとする。そして、他のデータ(映像
データ)はそれ以外の値(1H〜EH)とする。シリアル
/パラレル変換器の出力の4ビット幅のワード入力は1
ビットずらし回路901、2ビットずらし回路902、
3ビットずらし回路903にそれぞれ入る。今、同期パ
ターンを含んだシリアル・データ列が******1111000000
000000******の形であるとする。ワード同期がとれてい
ない場合シリアル/パラレル変換したときの4ビットワ
ードが例えば**11,1100,0000,0000,00**であるとすれ
ば、1ビットずらしの出力は***1,1110,0000,0000,000
*,****、2ビットずらしの出力は****,1111,0000,0000,
0000,****、3ビットずらしの出力は****,*111,1000,00
00,0000,0***となる。ここに、*は同期パターン以外の
データのビット、,はワードの区切りを示す。
[0026] The inserted synchronization pattern to F H, 0 H, 0 H , 0 H 4 words. The other data (video data) to any other value (1 H to E H). The 4-bit word input of the serial / parallel converter output is 1
A bit shift circuit 901, a 2-bit shift circuit 902,
The data enters the 3-bit shift circuit 903, respectively. Now, the serial data string including the synchronization pattern is ****** 1111000000
It is assumed to be in the form of 000000 ******. If the word synchronization is not obtained If the 4-bit word after serial / parallel conversion is, for example, ** 11,1100,0000,0000,00 **, the output of 1-bit shift is *** 1,1110 , 0000,0000,000
*, **** Output of 2-bit shift is ****, 1111,0000,0000,
0000, ****, 3-bit shift output is ****, * 111,1000,00
00,0000,0 ***. Here, * indicates data bits other than the synchronization pattern, and, indicates a word delimiter.

【0027】ビットずらし回路901〜903は4ビッ
ト幅の1クロック・ディレイ回路(Dフリップ・フロッ
プで実現可能)2段を用い、各段の出力ビットを選択す
ることで実現出来る。同期パターン一致検出回路904
〜907は連続した4ワードが、FH,0H,0H,0H
なっているかを検出するものである。この回路は4ビッ
ト幅のDフリップ・フロップ回路4段と、各Dフリップ
・フロップの出力が前記の値になっているかをチェック
するための論理回路(本例では4入力ANDが2個、4
入力NOR3個で実現可能)で構成出来る。上記のビッ
トずらしの例では2ビットずらしを行った場合、同期パ
ターン一致検出回路906が1になる(他は0、又通常
データの組み合わせでは上記同期パターンは発生せず一
致しない)。従って、2ビットずらしを行った場合が正
しいワード同期となっており、各ビットずらし回路の出
力から2ビットずらし出力をセレクタ908で選択する
ことでワード同期のとれた出力が得られる。
The bit shift circuits 901 to 903 can be realized by using two stages of one-clock delay circuits (which can be realized by D flip-flops) having a width of 4 bits and selecting output bits of each stage. Synchronous pattern match detection circuit 904
907 detects whether four consecutive words are F H , 0 H , 0 H , and 0 H. This circuit has four stages of 4-bit D flip-flop circuits and a logic circuit for checking whether the output of each D flip-flop has the above-mentioned value (in this example, two 4-input ANDs, 4
(It can be realized with three inputs NOR). In the above example of bit shifting, when two bits are shifted, the synchronization pattern match detection circuit 906 becomes 1 (others are 0, and the combination of normal data does not generate the synchronization pattern and does not match). Therefore, correct word synchronization is obtained when two-bit shifting is performed, and a word-synchronized output is obtained by selecting a two-bit shifted output from the output of each bit shifting circuit by the selector 908.

【0028】同期パターンが検出されると、その位置は
必ず多重側では決まった位置(アドレス)に格納してい
るので、伝送クロックを入力とするタイミング信号発生
装置802において、内部のカウンタに検出位置に対応
するアドレスをロードすれば、内部のカウンタは、送信
側のカウンタと同じように動き、同じアドレスに対して
は同じ位置を示す様になる。従って、内部カウンタの出
力をデコードし、対応するタイミング信号を作成し、パ
ケット分離部803でパケットの部分を取り出すことが
可能になる。取り出されたパケットはパケットチェック
部805でチェック後、その中の補助データ部分を、シ
ンクチップ期間のみに存在する映像サンプリング周波数
レートのクロックとともに時間軸変換メモリ806に書
き込む。時間軸変換メモリ806に書き込まれたデータ
は、伝送された補助データの本来のクロックで読み出す
ことで時間軸伸張を行い本来の補助データとして再生す
る。時間軸変換メモリ806の構成は前記映像信号送信
装置の時間軸変換メモリ501と構成は同じであるが、
書き込みクロックと読み出しクロックが逆になってい
る。
When a synchronization pattern is detected, its position is always stored at a fixed position (address) on the multiplex side. Therefore, in the timing signal generator 802 to which the transmission clock is input, the detection position is stored in an internal counter. Is loaded, the internal counter operates in the same way as the counter on the transmitting side, and indicates the same position for the same address. Therefore, it becomes possible to decode the output of the internal counter, create a corresponding timing signal, and extract the packet portion by the packet separating unit 803. After the extracted packet is checked by the packet check unit 805, the auxiliary data portion therein is written into the time axis conversion memory 806 together with the clock of the video sampling frequency rate existing only in the sync chip period. The data written in the time axis conversion memory 806 is read out at the original clock of the transmitted auxiliary data to expand the time axis and reproduce it as the original auxiliary data. Although the configuration of the time axis conversion memory 806 is the same as that of the time axis conversion memory 501 of the video signal transmitting apparatus,
The write clock and read clock are reversed.

【0029】また、ホールド部804では、映像信号中
の同期パターン信号及び圧縮補助データをタイミング信
号発生装置802からのセレクトパルスでマスクして除
去し、その区間の値はシンクチップの値をホールドさせ
ることで映像信号を再生することが出来る。
In the hold unit 804, the synchronization pattern signal and the compression auxiliary data in the video signal are masked and removed by the select pulse from the timing signal generator 802, and the value of the section holds the value of the sync chip. Thus, the video signal can be reproduced.

【0030】このようにしてディジタル化したコンポジ
ット映像信号に対し補助データの多重が可能である。
Auxiliary data can be multiplexed on the composite video signal digitized in this way.

【0031】[0031]

【発明が解決しようとする課題】しかしながら、この方
式を展開してコンポーネント信号やR,G,B信号に適
用しようとする場合、サブキャリア周波数という概念は
存在せず、基準となるのは同期信号である。またCCD
素子を使用し、CCD出力をディジタル化して処理する
ディジタルプロセスを用いたカメラが現在実用化されて
いるが、この場合CCDの駆動周波数をそのままディジ
タル化のサンプリング周波数として使用する場合が多
い。CCDの駆動周波数はCCDの画素数に依存し変化
するが、駆動周波数は必ず水平同期周波数の整数倍とな
る。
However, when this method is developed and applied to a component signal or R, G, B signals, the concept of a subcarrier frequency does not exist, and a synchronization signal is used as a reference. It is. Also CCD
A camera using a digital process that digitizes and processes a CCD output using an element is currently in practical use. In this case, the drive frequency of the CCD is often used as it is as a sampling frequency for digitization. Although the driving frequency of the CCD changes depending on the number of pixels of the CCD, the driving frequency is always an integral multiple of the horizontal synchronization frequency.

【0032】従って、コンポーネント信号やR,G,B
信号のディジタル化の場合のサンプリング周波数(f
s)は、 fs=n*fh (fh:水平同期周波数) となる。ここにnは整数であり、場合により異なる。従
って、nが任意の整数の場合にも回路の大幅な変更がな
くても対応可能である必要がある。
Therefore, component signals, R, G, B
Sampling frequency (f
s) becomes fs = n * fh (fh: horizontal synchronization frequency). Here, n is an integer and varies depending on the case. Therefore, it is necessary to be able to cope with the case where n is an arbitrary integer without a significant change in the circuit.

【0033】又、コンポーネント信号やR,G,B信号
の場合、各チャンネルに総て補助信号や同期信号を付加
して伝送を行うと、各処理回路がチャンネル数だけ必要
になる。また、送信時に補助データの各チャンネルへの
分割処理、受信時に各チャンネルからの補助信号のタイ
ミング合わせや多重が必要になり回路が非常に繁雑にな
る。
In the case of component signals or R, G, B signals, if all channels are supplemented with auxiliary signals and synchronization signals and transmitted, each processing circuit requires the number of channels. In addition, it is necessary to divide auxiliary data into each channel at the time of transmission, and to adjust and multiplex the timing of auxiliary signals from each channel at the time of reception, which makes the circuit very complicated.

【0034】[0034]

【課題を解決するための手段】本発明の映像信号送信装
置は、水平同期周波数の整数倍のサンプリング周波数で
ディジタル信号に変換された、複数の信号成分のチャン
ネルからなる映像信号を送信する装置であって、補助デ
ータを前記サンプリング周波数のレートに時間軸変換す
る時間軸変換メモリと、時間軸変換された補助データを
パケットの形に変換するパケット生成部と、データ分離
に必要な同期パターンを作成する同期パターン発生部
と、前記補助データの多重位置の情報を含む所定の設定
値を与える外部データ入力装置と、前記設定値をホール
ドするレジスタ群と、前記ホールドされた設定値に基づ
いて、前記パケットと前記同期パターンの多重位置を指
定するタイミング信号発生装置と、前記タイミング信号
発生装置の出力に基づき、前記パケットと前記同期パタ
ーンとを、前記映像信号のなかの1チャンネルの同期信
号期間に多重するパケット=同期パターン多重部と、前
記パケット=同期パターン多重部によりパケット及び同
期パターンが多重された映像信号のチャンネルと、それ
以外の映像信号のチャンネルとを多重させる映像多重部
により構成され、上記の問題点を解決するものであ
る。
A video signal transmitting apparatus according to the present invention has a sampling frequency of an integral multiple of a horizontal synchronizing frequency.
Multiple signal component channels converted to digital signals
A device for transmitting video signals consisting of
Data on the time axis to the rate of the sampling frequency.
A time axis conversion memory, a packet generation unit for converting the time axis converted auxiliary data into a packet form, a synchronization pattern generation unit for generating a synchronization pattern required for data separation, and information on a multiplex position of the auxiliary data. Predefined settings, including
An external data input device for providing a value and a hole for the set value
Based on the set of registers to be
To specify the multiplex position of the packet and the synchronization pattern.
A timing signal generator for determining
Based on the output of the generator, the packet and the synchronization pattern
And the synchronization signal of one channel in the video signal.
Packet multiplexed during the signal period = synchronization pattern multiplexing section
Packet = packet and packet
Of the video signal in which the
Video multiplexing unit that multiplexes with other video signal channels
Is constituted by a, it is to solve the above problems.

【0035】また、本発明の映像信号受信装置は、上記
映像信号送信装置からの多重信号を入力とし、前記多重
信号内の同期パターンを検出する同期パターン検出部
と、前記同期パターン検出部からの同期パターン検出信
号を用いて映像信号の各チャンネルを分離する映像分離
部と、補助データの多重位置の情報を含む所定の設定値
を与える外部データ入力装置と、前記設定値を格納する
レジスタ群と、前記同期パターン検出信号を用いて、か
つ前記格納された設定値を参照して補助データのパケッ
トを取り出すタイミング信号を発生させるタイミング信
号発生装置と、分離した映像信号のチャンネルの中で補
助データのパケットが多重されているチャンネルから、
前記タイミング信号により前記パケットを取り出すパケ
ット分離部と、前記取り出したパケットのチェックを行
うパケットチェック部と、映像信号の1チャンネル中に
多重されているパケットを、前記タイミング信号で除去
し、同期信号部分の信号レベルをホールドさせることに
より、映像信号を再生するホールド部と、前記パケット
チェック部出力のパケット中の補助データを時間軸変換
して本来の時間軸に戻し出力する時間軸変換メモリとか
ら構成されることにより、上記の問題点を解決し、映像
信号と補助データの再生が可能になる。
Further, the video signal receiving apparatus of the present invention inputs the multiplexed signal from the video signal transmitter, the multiple
Including a synchronization pattern detecting unit for detecting a synchronization pattern in the signal, and the image separation unit for separating each channel of the video signals using the synchronization pattern detection signal from the synchronization pattern detection unit, the information of the multiple positions of the auxiliary data and the external data input device that provides a predetermined setting value, and registers for storing the setting value, using the sync pattern detection signal, or
One the reference to the stored set values and packet <br/> timing signal generator for generating a timing signal to take out for assistive data, auxiliary in the channels of demultiplexed video signal
From the channel where the auxiliary data packet is multiplexed,
A packet separating unit retrieving the packet by the timing signal, and a packet check unit for checking the extracted packet, in one channel of video signal
Packets are multiplexed, it is removed at the timing signal, by holding the signal level of the synchronizing signal portion, and a hold unit for reproducing video signals, the packet
A time axis conversion memory for converting the auxiliary data in the packet output from the check unit to the original time axis and outputting it back to the original time axis solves the above-mentioned problems, and reproduces the video signal and the auxiliary data. Becomes possible.

【0036】[0036]

【作用】本発明においては、コンポーネント信号やR,
G,B信号などの複数チャンネルを持つ映像信号に対
し、映像信号を水平同期周波数の整数倍のサンプリング
周波数を用いて量子化し、そのなかの1チャンネルのみ
に同期信号期間(例えばブランキング期間)に補助デー
タと同期パターンを多重し、他のチャンネルには多重せ
ず、その後各映像チャンネルを多重して伝送を行う。こ
れにより、コンポーネント信号やR,G,B信号などの
映像信号に補助データを多重して伝送する場合、従来の
コンポジット信号の場合と殆ど変わらない回路規模でし
かも十分な量(音声信号なら48kHzサンプリング2
0ビット量子化モノラル信号を4ch)の伝送が可能に
なる。
In the present invention, the component signal, R,
For a video signal having a plurality of channels such as G and B signals, the video signal is quantized using a sampling frequency that is an integral multiple of the horizontal synchronization frequency, and only one of the channels is used during a synchronization signal period (eg, a blanking period). The auxiliary data and the synchronization pattern are multiplexed and not multiplexed to other channels, and then each video channel is multiplexed for transmission. Thus, when multiplexing auxiliary data to a video signal such as a component signal or R, G, B signal and transmitting the same, the circuit scale is almost the same as that of a conventional composite signal and a sufficient amount (48 kHz sampling for an audio signal) 2
It becomes possible to transmit the 0-bit quantized monaural signal on 4 ch).

【0037】また、外部から各種設定値を入力し、レジ
スタに格納し、格納値を値を参照して処理を行う構成と
することにより、映像のサンプリング周波数を変更する
場合にも、外部からの設定値の変更だけでハードウェア
の構成は変えることなくすべての場合に対応が可能とな
る。この場合、映像信号としては何等限定していないの
で現行放送方式の信号だけでなくHDTV信号に対して
も全く同様に対応が可能である。
Further, by adopting a configuration in which various set values are inputted from the outside, stored in a register, and the stored values are processed with reference to the values, even when the sampling frequency of the video is changed, the external setting is required. It is possible to deal with all cases by changing the set value without changing the hardware configuration. In this case, since the video signal is not limited at all, it is possible to deal not only with the signal of the current broadcasting system but also with the HDTV signal in the same manner.

【0038】[0038]

【実施例】図1を用いて本発明の映像信号送信装置の実
施例を説明する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of a video signal transmitting apparatus according to the present invention will be described with reference to FIG.

【0039】図1において、101は外部データ入力装
置、102はレジスタ群、103は時間軸変換メモリ、
104はパケット生成部、105は同期パターン発生
部、106はパケット=同期パターン多重部、107は
タイミング信号発生装置、108は映像多重部である。
In FIG. 1, 101 is an external data input device, 102 is a register group, 103 is a time axis conversion memory,
104 is a packet generator, 105 is a synchronous pattern generator, 106 is a packet = synchronous pattern multiplexer, 107 is a timing signal generator, and 108 is a video multiplexer.

【0040】水平同期周波数の整数倍のサンプリング周
波数で量子化されたディジタル映像信号(この実施例で
は映像信号3チャンネルの場合について説明を行う)
は、そのなかのチャンネル1の映像信号がパケット=同
期パターン多重部106に入りパケットと同期パターン
を付加される。
Digital video signal quantized at a sampling frequency that is an integral multiple of the horizontal synchronizing frequency (this embodiment will be described for the case of three video signal channels).
, The video signal of channel 1 enters the packet = synchronization pattern multiplexing unit 106, and a packet and a synchronization pattern are added.

【0041】また、音声データや制御データ等の補助デ
ータは、補助データのクロックと共に時間軸変換メモリ
103に入り、映像のサンプリング周波数のレートで、
映像信号の帰線期間に入る様に時間軸変換処理が行われ
る。時間軸圧縮処理を行った補助データはパケット生成
部104に入り、ヘッダ(ADF〜DC)及びチェックサム(C
S)を付与してパケットの形にしてパケット=同期パター
ン多重部106に入力する。同期パターン発生部105
では、パケットの格納位置を受信側で確実に検出出来る
ように特定のパターンを、映像信号での決まった位置に
入れておき、その後にパケットを格納する。特定パター
ンについては、NTSCコンポジット信号の場合と全く
同様に、映像信号や補助データの組み合わせで発生しな
いパターンを採用することが必要である。
Auxiliary data, such as audio data and control data, enters the time axis conversion memory 103 together with the clock of the auxiliary data, and at the rate of the video sampling frequency,
A time axis conversion process is performed so as to enter a blanking period of the video signal. The auxiliary data that has been subjected to the time axis compression processing enters the packet generation unit 104, and the header (ADF to DC) and the checksum (C
S) is added to form a packet and input to the packet = synchronization pattern multiplexing unit 106. Synchronization pattern generator 105
Then, a specific pattern is placed at a predetermined position in a video signal so that the storage position of the packet can be reliably detected on the receiving side, and then the packet is stored. As for the specific pattern, it is necessary to adopt a pattern that does not occur in the combination of the video signal and the auxiliary data, just like the case of the NTSC composite signal.

【0042】一方、外部データ入力装置101は、外部
から与えられる各モードの設定値を取り込み、その値を
レジスタ群102に格納する。そしてタイミング信号発
生装置107はレジスタ群102に格納された設定値を
参照してタイミング信号を作成する。
On the other hand, the external data input device 101 fetches the set value of each mode given from the outside, and stores the value in the register group 102. Then, the timing signal generator 107 creates a timing signal with reference to the set values stored in the register group 102.

【0043】外部データ入力装置101としては、例え
ばマイコン、PROM(ProgramableRead Only Memory)
の使用が可能である。マイコンの場合はソフトウェアで
各設定値を与え、マイコンのポートからレジスタ群の各
レジスタにその値を書き込ませる。また、PROMを使
用する場合は各設定値をPROMに書き込み、読み出し
時にレジスタ群の各レジスタにその値を書きこませる。
これにより、各場合に対応した設定値を外部から与える
ことが可能である。
As the external data input device 101, for example, a microcomputer, a PROM (Programmable Read Only Memory)
Can be used. In the case of a microcomputer, each set value is given by software, and the value is written from a port of the microcomputer to each register of the register group. When a PROM is used, each set value is written in the PROM, and the value is written in each register of the register group at the time of reading.
As a result, it is possible to externally provide a set value corresponding to each case.

【0044】外部データ入力装置101、レジスタ群1
02、タイミング信号発生装置107の動作の例を図2
を用いて説明を行う。
External data input device 101, register group 1
02, an example of the operation of the timing signal generator 107 is shown in FIG.
This will be described with reference to FIG.

【0045】図2において、外部データ入力装置101
としてはマイコンを使用する場合を示す。201はマイ
コン、202はマイコンの処理ソフトウェアを格納した
PROM、203はタイミング発生用のカウンタ、20
4は第1の一致検出回路、205は第2の一致検出回
路、206は第3の一致検出回路、102−1,102
−2,102−3は各々レジスタ、207はセット−リ
セット型のフリップフロップである。
In FIG. 2, the external data input device 101
Shows the case where a microcomputer is used. 201 is a microcomputer, 202 is a PROM storing processing software of the microcomputer, 203 is a counter for timing generation, 20
4 is a first match detection circuit, 205 is a second match detection circuit, 206 is a third match detection circuit, 102-1, 102
Reference numerals -2 and 102-3 denote registers, respectively, and reference numeral 207 denotes a set-reset type flip-flop.

【0046】マイコン201はPROM202から処理
ソフトウェアを読み出し、各設定値の値を読んで、その
値をマイコンの出力ポートに出力する。同時に、各レジ
スタを選択するチップセレクト信号、及びデータをレジ
スタに書き込むためのストローブパルスを出力ポートか
ら出力する。そして、各レジスタに設定値を書き込んだ
後は出力ポートをハイインピーダンスにする。このよう
にしてレジスタ102−1,102−2,102−3に
各設定値が書き込まれる。
The microcomputer 201 reads the processing software from the PROM 202, reads the value of each set value, and outputs the value to the output port of the microcomputer. At the same time, a chip select signal for selecting each register and a strobe pulse for writing data to the register are output from the output port. After writing the set value to each register, the output port is set to high impedance. Thus, the set values are written to the registers 102-1, 102-2, and 102-3.

【0047】この説明の例では102−1のレジスタに
は203のカウンタの周期−1の値(即ちfs=n*f
hの場合のn−1の値)、102−2には、同期信号及
びパケット信号を格納する位置の先頭アドレス、102
−3には、同期信号及びパケット信号を格納する位置の
終了アドレスを入れる。カウンタ203はサンプリング
クロックを入力としてカウントを行う。カウンタ203
出力は102−1のレジスタ出力とともにと一致回路2
04に入り、もし一致すればその一致信号でカウンタ2
03をクリアする。これにより、カウンタ203のアド
レスと映像信号の各データが1対1に対応する。また、
カウンタ203出力はレジスタ102−2出力とともに
一致回路205に入り、カウンタ203出力が先頭アド
レスと一致すれば一致信号を出力する。同様に、カウン
タ203出力はレジスタ102−3出力とともに一致回
路206に入りカウンタ203出力が終了アドレスと一
致すれば一致信号を出力する。一致回路205の出力を
セット−リセット型のフリップフロップ(以下RS−F
Fと略記)207のセット端子、一致回路206の出力
をリセット端子に接続すれば、フリップフロップ207
の出力としてパケット及び同期パターンの位置を示すタ
イミング信号が得られる。
In the example of this description, the value of the period -1 of the counter 203 (that is, fs = n * f) is stored in the register 102-1.
The value of n-1 in the case of h) and 102-2 are the start address of the position where the synchronization signal and the packet signal are stored, and 102-2.
In -3, the end address of the position where the synchronization signal and the packet signal are stored is entered. The counter 203 counts using a sampling clock as an input. Counter 203
The output is the coincidence circuit 2 with the register output of 102-1.
04, and if there is a match, the counter 2
Clear 03. Thus, the address of the counter 203 and each data of the video signal correspond one-to-one. Also,
The output of the counter 203 enters the matching circuit 205 together with the output of the register 102-2, and outputs a match signal when the output of the counter 203 matches the start address. Similarly, the output of the counter 203 enters the matching circuit 206 together with the output of the register 102-3, and outputs a match signal when the output of the counter 203 matches the end address. The output of the coincidence circuit 205 is set-reset flip-flop (hereinafter referred to as RS-F).
By connecting the output terminal of the match circuit 206 to the reset terminal of the flip-flop 207,
, A timing signal indicating the position of the packet and the synchronization pattern is obtained.

【0048】この例は非常に簡単な場合について説明し
たが、この様な設定方式を採用することで、本体のハー
ドウェアを変えること無く各種方式の指定や設定値をす
べて外部より与えることが可能となる。変更をする場合
もマイコンのPROMを変更するだけで対応が可能とな
る。
Although this example has been described in connection with a very simple case, by adopting such a setting method, it is possible to externally provide various designations and setting values of various methods without changing the hardware of the main body. Becomes In the case of changing, it is possible to cope only by changing the PROM of the microcomputer.

【0049】このようにしてタイミング信号発生装置1
07からのセレクト用のタイミング信号でパケット生成
部104からのパケット、同期パターン発生部105か
らの同期パターンをパケット=同期パターン多重部10
6で映像信号と切り替えることで多重を行う。
In this way, the timing signal generator 1
The packet from the packet generation unit 104 and the synchronization pattern from the synchronization pattern generation unit 105 are converted to the packet = synchronization pattern multiplexing unit
In step 6, multiplexing is performed by switching to a video signal.

【0050】パケットと同期パターンを付加された映像
チャンネル(本例ではチャンネル1)は、残りの映像チ
ャンネルと映像多重部108で多重を行い出力する。
The video channel (channel 1 in this example) to which the packet and the synchronization pattern are added is multiplexed with the remaining video channels by the video multiplexing unit 108 and output.

【0051】この多重は単純な時分割多重(本例の場合
であればサンプリング周波数の3倍の周波数による切り
替え)で十分である。多重信号の構成を第3図に示す。
For this multiplexing, simple time division multiplexing (switching at a frequency three times the sampling frequency in the case of this example) is sufficient. FIG. 3 shows the configuration of the multiplexed signal.

【0052】図3の場合はR,G,B信号の例であり、
G信号のみに同期パターン(この例では4ワード)とパ
ケットを多重した後、R,G,B信号をさらに多重した
ものである。
FIG. 3 shows an example of R, G, B signals.
After multiplexing a synchronization pattern (4 words in this example) and a packet only on the G signal, the R, G, and B signals are further multiplexed.

【0053】この多重信号は、シリアル伝送を行うなら
ばパラレル/シリアル変換を行い、直流成分を除去する
スクランブル処理を行った後、同軸駆動用ドライバで駆
動して同軸伝送を行うか、または電気/光変換器で光信
号に変換して伝送する。
The multiplexed signal is subjected to parallel / serial conversion if serial transmission is performed, scrambled to remove a DC component, and then driven by a coaxial driver to perform coaxial transmission, or The light is converted into an optical signal by an optical converter and transmitted.

【0054】次に、本方式で多重を行った信号を再び映
像信号と補助データに分離する映像信号受信装置の実施
例を図4を用いて説明する。
Next, an embodiment of a video signal receiving apparatus for separating a signal multiplexed by this method into a video signal and auxiliary data again will be described with reference to FIG.

【0055】図4において、401は同期パターン検出
部、402は映像分離部、403はパケット分離部、4
04は外部データ入力装置、405はレジスタ群、40
6はタイミング信号発生装置、407はホールド部、4
08はパケットチェック部、409は時間軸変換メモリ
である。
In FIG. 4, reference numeral 401 denotes a synchronization pattern detection unit, 402 denotes a video separation unit, 403 denotes a packet separation unit,
04 is an external data input device, 405 is a register group, 40
6 is a timing signal generator, 407 is a hold unit,
08 is a packet check unit, and 409 is a time axis conversion memory.

【0056】光伝送または同軸伝送でシリアル伝送され
た多重信号は、まずクロック抽出を行い映像信号のサン
プリングクロックを再生する。また、多重信号はシリア
ル/パラレル変換を行い、デスクランブル処理を行った
後、同期パターン検出部401で同期パターンの検出を
行い、正しいワードの並びに変換を行う。同期パターン
検出部401の基本構成は従来例の図9で示すものと基
本的には同じであるが、本例では同期パターンが3ワー
ド毎に存在するので、検出位置を3ワードずつ離して処
理を行えばいい。
A multiplex signal serially transmitted by optical transmission or coaxial transmission first extracts a clock to reproduce a sampling clock of a video signal. Further, the multiplexed signal is subjected to serial / parallel conversion and descrambling, and then a synchronization pattern is detected by a synchronization pattern detection unit 401 to perform correct word sequence conversion. The basic configuration of the synchronization pattern detection unit 401 is basically the same as that shown in FIG. 9 of the conventional example. However, in this example, since the synchronization pattern exists every three words, the detection position is separated by three words for processing. Just do it.

【0057】映像分離部402では、同期パターン検出
信号を用いて映像の各チャンネルの分離と、各チャンネ
ルでのアドレス検出を行う。同期検出においては、1c
hのみに同期パターンが格納されており、その場合の同
期パターンの検出位置は決まっているので、同期パター
ン検出位置を見ることで映像チャンネルの分離が可能に
なる。また、同期パターンの格納位置は送信側で決めら
れているので、検出位置から各映像チャンネルのデータ
とアドレスを1対1に決定することが出来る。
The video separation section 402 separates each video channel and detects an address in each channel using the synchronization pattern detection signal. In synchronization detection, 1c
Since the synchronization pattern is stored only in h, and the detection position of the synchronization pattern in that case is determined, the video channel can be separated by looking at the synchronization pattern detection position. Further, since the storage position of the synchronization pattern is determined on the transmission side, the data and the address of each video channel can be determined on a one-to-one basis from the detection position.

【0058】一方、外部データ入力装置404は、外部
から与えられる各モードの設定値を取り込み、その値を
レジスタ群405に格納する。そして、タイミング信号
発生装置406はレジスタ群405に格納された設定値
を参照してタイミング信号を作成する。構成は映像信号
送信装置のものと同じであり、外部からマイコンやPR
OMで与えた設定値をレジスタ群405に格納し、タイ
ミング信号発生装置406の中のカウンタの制御や、カ
ウンタ出力との一致比較等に使用して、パケット分離部
403で必要なタイミング信号を発生させるものであ
る。
On the other hand, the external data input device 404 takes in the set value of each mode given from the outside, and stores the value in the register group 405. Then, the timing signal generator 406 creates a timing signal with reference to the set values stored in the register group 405. The configuration is the same as that of the video signal transmission device.
The set value given by the OM is stored in the register group 405, and is used for controlling the counter in the timing signal generator 406, for comparing with the counter output, and for generating the necessary timing signal in the packet separation unit 403. It is to let.

【0059】次に、パケットと同期パターンを多重して
いる映像チャンネルは、パケット分離部403に入り、
タイミング信号発生装置406で発生するゲートパルス
でパケットの部分を取り出す。
Next, the video channel multiplexing the packet and the synchronization pattern enters the packet separation unit 403,
The packet portion is extracted by the gate pulse generated by the timing signal generator 406.

【0060】取り出されたパケットは、パケットチェッ
ク部408でヘッダやチェックサムをチェックを行う。
そして、帰線区間のみに存在するパケットの中のデータ
は映像サンプリング周波数のレートのクロックで時間軸
変換メモリ409に書き込まれる。そして、読み出しは
補助データ本来のクロックを用いることで時間軸伸張を
行って再生を行う。
The packet check unit 408 checks the header and checksum of the extracted packet.
Then, the data in the packet existing only in the retrace interval is written to the time axis conversion memory 409 at a clock of the video sampling frequency. The reading is performed by extending the time axis by using the original clock of the auxiliary data.

【0061】また、ホールド部407では、映像チャン
ネルから同期パターン及びパケットの部分を、タイミン
グ信号発生装置406からのゲート信号でマスクして除
去し、その区間の値はシンク・チップの値をホールドさ
せることで映像信号として再生する。
The hold unit 407 masks and removes the synchronization pattern and the packet from the video channel with the gate signal from the timing signal generator 406, and holds the value of the sync chip as the value in that section. Thus, it is reproduced as a video signal.

【0062】そして、映像分離部402からの多重して
いない他の2チャンネルの映像信号とともにもとの映像
信号の各チャンネルを完全に再現することが可能とな
る。
Then, each channel of the original video signal can be completely reproduced together with the other two non-multiplexed video signals from the video separation unit 402.

【0063】[0063]

【発明の効果】本発明により、コンポーネント信号や
R,G,B信号などの複数のチャンネルを持つ映像信号
を多重してシリアル伝送を行う場合に、水平同期周波数
の整数倍のサンプリング周波数を用いて量子化を行い、
そのなかの1チャンネルのみの同期信号期間(例えばブ
ランキング期間)に補助データ(パケット)と同期パタ
ーンを多重し、他のチャンネルには多重せず、その後映
像各チャンネルを多重して伝送を行う。これにより、コ
ンポーネント信号やR,G,B信号などの映像信号に補
助データを多重して伝送する場合、従来のコンポジット
信号の場合と殆ど変わらない回路規模かつ十分な量の補
助データの伝送が可能になる(補助データとして音声信
号を考えると現行方式のコンポーネント信号の伝送の場
合、48kHzサンプリング20ビット量子化のモノラ
ル信号4chの伝送が可能である)。
According to the present invention, when multiplexing video signals having a plurality of channels such as component signals, R, G, and B signals and performing serial transmission, a sampling frequency that is an integral multiple of the horizontal synchronization frequency is used. Perform quantization,
Auxiliary data (packets) and a synchronization pattern are multiplexed in a synchronization signal period (for example, a blanking period) of only one of the channels, and are not multiplexed in other channels. This makes it possible to transmit a sufficient amount of auxiliary data with a circuit size that is almost the same as that of a conventional composite signal when multiplexing auxiliary data on video signals such as component signals and R, G, and B signals. (Considering an audio signal as auxiliary data, in the case of transmitting a component signal of the current system, it is possible to transmit a monaural signal 4ch with 48 kHz sampling and 20-bit quantization).

【0064】また本発明では、外部から各種設定値を入
力して内部のレジスタに格納し、格納値を参照しながら
処理を行う構成とすることにより、サンプリング周波数
が変わる場合(例えばディジタルカメラの様にCCDの
サイズによりサンプリング周波数が変わる場合)、外部
からの設定値を変更するだけで全ての場合に回路変更を
全く行わずに対応することが可能となる。
In the present invention, various setting values are input from the outside, stored in an internal register, and processing is performed by referring to the stored values, so that the sampling frequency changes (for example, as in a digital camera). In the case where the sampling frequency changes depending on the size of the CCD), it is possible to deal with all cases simply by changing the set value from the outside without any circuit change.

【0065】また、映像信号としては現行放送方式の信
号だけでなくHDTV信号にたいしても全く同様に対応
が可能である。
In addition, not only signals of the current broadcasting system but also HDTV signals can be handled in the same manner as video signals.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の一実施例における映像信号送信装置の
構成を示すブロック図
FIG. 1 is a block diagram illustrating a configuration of a video signal transmission device according to an embodiment of the present invention.

【図2】同実施例における要部のより詳細な構成を示す
ブロック図
FIG. 2 is a block diagram showing a more detailed configuration of a main part in the embodiment.

【図3】同実施例の動作を説明するためのタイミング波
形図
FIG. 3 is a timing waveform chart for explaining the operation of the embodiment.

【図4】本発明の他の実施例における映像信号受信装置
の構成を示すブロック図
FIG. 4 is a block diagram showing a configuration of a video signal receiving apparatus according to another embodiment of the present invention.

【図5】従来の映像信号送信装置の構成を示すブロック
FIG. 5 is a block diagram showing a configuration of a conventional video signal transmission device.

【図6】図5における時間軸変換メモリ501の内部構
成を示すブロック図
FIG. 6 is a block diagram showing an internal configuration of a time axis conversion memory 501 in FIG. 5;

【図7】図5における要部のより詳細な構成を示すブロ
ック図
FIG. 7 is a block diagram showing a more detailed configuration of a main part in FIG. 5;

【図8】従来の映像信号受信装置の構成を示すブロック
FIG. 8 is a block diagram showing a configuration of a conventional video signal receiving device.

【図9】図8における同期パターン検出部801の内部
構成を示すブロック図
FIG. 9 is a block diagram showing the internal configuration of a synchronization pattern detection unit 801 in FIG.

【符号の説明】[Explanation of symbols]

101,404 外部データ入力装置 102,405 レジスタ群 103,409 時間軸変換メモリ 104 パケット生成部 105 同期パターン発生部 106 パケット=同期パターン多重部 107,406 タイミング信号発生装置 108 映像多重部 401 同期パターン検出部 402 映像分離部 403 パケット分離部 407 ホールド部 408 パケットチェック部 101, 404 External data input device 102, 405 Register group 103, 409 Time axis conversion memory 104 Packet generation unit 105 Synchronization pattern generation unit 106 Packet = synchronization pattern multiplexing unit 107, 406 Timing signal generation device 108 Video multiplexing unit 401 Synchronization pattern detection Unit 402 video separation unit 403 packet separation unit 407 hold unit 408 packet check unit

───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H04N 7/025 - 7/088 H04N 5/04 ──────────────────────────────────────────────────続 き Continued on the front page (58) Field surveyed (Int. Cl. 7 , DB name) H04N 7/ 025-7/088 H04N 5/04

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 水平同期周波数の整数倍のサンプリング
周波数でディジタル信号に変換された、複数の信号成分
のチャンネルからなる映像信号を送信する装置であっ
て、 補助データを前記サンプリング周波数のレートに時間軸
変換する時間軸変換メモリと、 時間軸変換された補助データをパケットの形に変換する
パケット生成部と、 データ分離に必要な同期パターンを作成する同期パター
ン発生部と、前記補助データの多重位置の情報を含む所定の設定値を
与える外部データ入力装置と、 前記設定値をホールドするレジスタ群と、 前記ホールドされた設定値に基づいて、前記パケットと
前記同期パターンの多重位置を指定するタイミング信号
発生装置と、 前記タイミング信号発生装置の出力に基づき、前記パケ
ットと前記同期パターンとを、前記映像信号のなかの1
チャンネルの同期信号期間に多重するパケット=同期パ
ターン多重部と、 前記パケット=同期パターン多重部によりパケット及び
同期パターンが多重された映像信号のチャンネルと、そ
れ以外の映像信号のチャンネルとを多重させる映像多重
部とを備えた 映像信号送信装置。
1. Sampling of an integral multiple of a horizontal synchronization frequency
Multiple signal components converted to digital signals by frequency
Device for transmitting video signals consisting of
The auxiliary data to the rate of the sampling frequency
A time axis conversion memory for conversion, a packet generator for converting the time axis converted auxiliary data into a packet form, a synchronization pattern generator for creating a synchronization pattern necessary for data separation, and a multiplex position of the auxiliary data. Set value including information
An external data input device, a register group for holding the set value, and the packet based on the held set value.
Timing signal for specifying a multiplex position of the synchronization pattern
A packet generator based on an output of the timing signal generator.
And the synchronization pattern in one of the video signals.
Packets multiplexed during the synchronization signal period of the channel = synchronization packet
A turn multiplexing unit and a packet
The channel of the video signal with the multiplexed sync pattern
Video multiplexing to multiplex with other video signal channels
Video signal transmission apparatus and a part.
【請求項2】 請求項1記載の映像信号送信装置からの
多重信号を入力とし、前記多重信号内の同期パターン
検出する同期パターン検出部と、 前記同期パターン検出部からの同期パターン検出信号を
用いて映像信号の各チャンネルを分離する映像分離部
と、補助データ の多重位置の情報を含む所定の設定値を与え
る外部データ入力装置と、前記 設定値を格納するレジスタ群と、前記同期パターン検出信号を用いて、かつ前記格納され
た設定値を参照して補助データの パケットを取り出すタ
イミング信号を発生させるタイミング信号発生装置と、分離した映像信号のチャンネルの中で補助データのパケ
ットが多重されているチャンネルから、前記タイミング
信号により前記 パケットを取り出すパケット分離部と、前記 取り出したパケットのチェックを行うパケットチェ
ック部と、映像信号の1チャンネル中に多重されているパケット
を、前記 タイミング信号で除去し、同期信号部分の信号
レベルをホールドさせることにより、映像信号を再生す
るホールド部と、前記パケットチェック部出力のパケット中 の補助データ
を時間軸変換して本来の時間軸に戻し出力する時間軸変
換メモリとを備える映像信号受信装置。
2. The video signal transmitting apparatus according to claim 1,
The multiplexed signal as an input, and a synchronization pattern detection unit for detecting a synchronization pattern in the multiplexed signal, and the image separation unit for separating each channel of the video signals using the synchronization pattern detection signal from the synchronization pattern detection unit, the auxiliary and the external data input device that provides a predetermined set value including information of multiple positions of the data, the register group for storing the setting value, using the sync pattern detection signal, and said stored
A timing signal generator for generating a timing signal for extracting a packet of auxiliary data with reference to the set value, and a packet of the auxiliary data in a channel of the separated video signal.
From the channel on which the
A packet separating unit retrieving the packet by the signal, and a packet check unit for checking the retrieved packets, packets are multiplexed into one channel of video signal
And the removal by the timing signal, by holding the signal level of the synchronizing signal portion, and a hold unit for reproducing video signals, the packet checking unit original time the auxiliary data and converts the time axis in the output of the packet video signal receiving apparatus and a time-axis conversion memory for output back to the shaft.
JP4235571A 1992-09-03 1992-09-03 Video signal transmitting device and video signal receiving device Expired - Fee Related JP3055320B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4235571A JP3055320B2 (en) 1992-09-03 1992-09-03 Video signal transmitting device and video signal receiving device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4235571A JP3055320B2 (en) 1992-09-03 1992-09-03 Video signal transmitting device and video signal receiving device

Publications (2)

Publication Number Publication Date
JPH0686244A JPH0686244A (en) 1994-03-25
JP3055320B2 true JP3055320B2 (en) 2000-06-26

Family

ID=16987966

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4235571A Expired - Fee Related JP3055320B2 (en) 1992-09-03 1992-09-03 Video signal transmitting device and video signal receiving device

Country Status (1)

Country Link
JP (1) JP3055320B2 (en)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0936871A (en) * 1995-07-17 1997-02-07 Sony Corp Data transmission system and data transmission method
CN1205820C (en) * 2000-07-21 2005-06-08 松下电器产业株式会社 Signal transmitting device and signal receiving device
JP3679362B2 (en) 2000-12-27 2005-08-03 矢崎総業株式会社 Relay, relay unit and electrical connection box
EP1220403B1 (en) 2000-12-27 2014-02-12 Yazaki Corporation Relay unit and electrical junction box
JP2006253985A (en) * 2005-03-10 2006-09-21 Ricoh Co Ltd Image data transmitting device, image reader, image processor and image forming device

Also Published As

Publication number Publication date
JPH0686244A (en) 1994-03-25

Similar Documents

Publication Publication Date Title
JP4131284B2 (en) Video signal processing apparatus and video signal processing method
US20040085445A1 (en) Apparatus for secured video signal transmission for video surveillance system
EP0641131A2 (en) Method and apparatus for serial transmission and/or reception of multiplexed signals
KR100586669B1 (en) Transmission system
JP2011120253A (en) Signal receiving device
EP1505762A1 (en) Encryption device and decryption device
US20040085446A1 (en) Method for secured video signal transmission for video surveillance system
JP3055320B2 (en) Video signal transmitting device and video signal receiving device
JP2005102161A (en) Transmission system
JP2002125207A (en) Signal transmitter and signal receiver
EP0518644A2 (en) Videosignal multiplexing system
KR100696109B1 (en) Display apparatus and signal processing method thereof
JP2006054550A (en) Transmission system
JP3019827B2 (en) Multimedia multiplex system
KR19980036074A (en) Video / Audio Synchronizer in Decoder System
JP3114628B2 (en) Video signal time division circuit
JP3192913B2 (en) YUV / RGB converter
JP2001211078A (en) Method and device for data transmission
JP3027816B2 (en) Multimedia multiplex system
JP2003143096A (en) Data-transmitting method and device and data-receiving method, and device
JP3080092B2 (en) Multimedia multiplex system
JPH10164141A (en) Multimedia multiplexing system
JP3027815B2 (en) Multimedia multiplex system
JP3094936B2 (en) 10B1C / 10BS coding rule conversion device
JP4306096B2 (en) Data transmission method, data transmission device, data reception method, and data reception device

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080414

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090414

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100414

Year of fee payment: 10

LAPS Cancellation because of no payment of annual fees