JP3054483B2 - Flat display - Google Patents
Flat displayInfo
- Publication number
- JP3054483B2 JP3054483B2 JP4035280A JP3528092A JP3054483B2 JP 3054483 B2 JP3054483 B2 JP 3054483B2 JP 4035280 A JP4035280 A JP 4035280A JP 3528092 A JP3528092 A JP 3528092A JP 3054483 B2 JP3054483 B2 JP 3054483B2
- Authority
- JP
- Japan
- Prior art keywords
- panel
- control panel
- electrons
- flat display
- aperture
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Cathode-Ray Tubes And Fluorescent Screens For Display (AREA)
- Discharge Lamps And Accessories Thereof (AREA)
Description
【0001】[0001]
【産業上の利用分野】本発明は複数のライン状カソード
を有するフラットディスプレイに関するものである。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a flat display having a plurality of linear cathodes.
【0002】[0002]
【従来の技術】従来、フラットディスプレイは電子ビー
ムで蛍光面を励起して発光させるもので、以下のような
ものがある。2. Description of the Related Art Conventionally, a flat display excites a phosphor screen with an electron beam to emit light.
【0003】(1)特開昭62−90831(H01J
15/00)に開示されているラインカソードからの
電子をXYアドレス電極とグリッドメッシュで選択、拡
散する方式。(1) JP-A-62-90831 (H01J)
1/00), wherein electrons from a line cathode are selected and diffused by an XY address electrode and a grid mesh.
【0004】(2)特開平2−265153(H01J
31/15)に開示されているラインカソードからの
電子をXYアドレス電極で選択する方式。(2) JP-A-2-265153 (H01J)
31/15), a method of selecting electrons from a line cathode with an XY address electrode.
【0005】(3)ライン状カソードからの電子を大ま
かにマトリクス選択した電子を微小に偏向する方式[”
A40−in.Matrix−DrivenHigh−
Definition Flat Panel CR
T”,SID89 DIGEST p.106〜10
9、及び”大型高精細MDS方式フラットCRT”,第
226回蛍光体学会p.37〜43]。(3) A system in which electrons from a line-shaped cathode are roughly selected in a matrix and electrons are slightly deflected.
A40-in. Matrix-DrivenHigh-
Definition Flat Panel CR
T ", SID89 DIGEST p.106 to 10
9, and “Large High-Definition MDS Flat CRT”, 226th Phosphor Society of Japan, p. 37-43].
【0006】図13にフラットディスプレイの要部断面
斜視図を例示する。前面パネル1の内面に蛍光面2が被
着形成されており、背面パネル3の内面には背面電極4
が形成されている。前面パネル1と背面パネル3は枠ガ
ラス5a,5b,5cとガラスフリットで溶着され、内部がほ
ぼ真空に保持されている。そしてこの真空空間には、熱
電子を放出するライン状カソード6,6…と、この熱電
子を拡散させ、平面状の熱電子群を形成するグリッドメ
ッシュ7、更に熱電子を加速して蛍光面2に衝突させて
所定の情報を表示させるX軸アドレス電極(図示略)及
びY軸アドレス電極(図示略)を有し、且つ多数個のア
パーチャ(図示略)を持つ制御パネル8が設けられてい
る。各電極に適切な電圧が印加されると、ライン状カソ
ード6,6…より熱電子が発生する。そして、X軸アド
レス電極、Y軸アドレス電極に選択的に適切な電圧が印
加される所定のアパーチャのみ熱電子が通過し、蛍光面
2が発光するようになっている。FIG. 13 illustrates a cross-sectional perspective view of a main part of a flat display. A phosphor screen 2 is formed on the inner surface of the front panel 1, and a back electrode 4 is formed on the inner surface of the back panel 3.
Are formed. The front panel 1 and the rear panel 3 are welded with frame glasses 5a, 5b, 5c and glass frit, and the inside is kept substantially in a vacuum. In this vacuum space, linear cathodes 6, 6,... For emitting thermoelectrons, a grid mesh 7 for diffusing the thermoelectrons to form a group of flat thermoelectrons, and further accelerating the thermoelectrons to form a fluorescent screen 2, a control panel 8 having an X-axis address electrode (not shown) and a Y-axis address electrode (not shown) for displaying predetermined information and having a large number of apertures (not shown) is provided. I have. When an appropriate voltage is applied to each electrode, thermoelectrons are generated from the linear cathodes 6, 6,. Then, the thermoelectrons pass only through a predetermined aperture to which an appropriate voltage is selectively applied to the X-axis address electrode and the Y-axis address electrode, and the fluorescent screen 2 emits light.
【0007】通常、背面電極4の形状が平坦であり、ラ
イン状カソード6,6…に印加されている電圧と同じ、
若しくは低い値が与えられていれば、図14(a)に示
す如く、ライン状カソード6から放出される電子(図中
矢印)の内、背面電極側の面から放出されるのは極端に
少ないか若しくはほとんど無いと考えられる。何故なら
ライン状カソード6から電子が放出されるためには、ラ
イン状カソード近傍の電位が該ライン状カソード6,6
…の電位より、ある閾値以上に高いことが必要であるこ
とによる。そのため現在のフラットディスプレイでは、
背面電極4にライン状カソード6,6…より若干高めの
電圧を印加し、それにより図14(b)に示す如く、カ
ソードから全方位に電子を放出するように(図中矢印)
して、蛍光面側に向かう電子の量を増やし、輝度を向上
させている。Normally, the shape of the back electrode 4 is flat and the same as the voltage applied to the linear cathodes 6, 6,.
Alternatively, if a low value is given, as shown in FIG. 14A, extremely few of the electrons (arrows in the figure) emitted from the linear cathode 6 are emitted from the surface on the back electrode side. Or almost none. This is because in order for electrons to be emitted from the linear cathode 6, the potential near the linear cathode 6 is reduced by the potential of the linear cathode 6, 6.
Is required to be higher than a certain threshold by a certain threshold or more. Therefore, in the current flat display,
A voltage slightly higher than that of the linear cathodes 6, 6,... Is applied to the back electrode 4 so that electrons are emitted from the cathode in all directions as shown in FIG.
Thus, the amount of electrons traveling toward the phosphor screen is increased to improve the brightness.
【0008】背面電極に凹凸を設けた例としては前記従
来例(2)があり、このフラットディスプレイを図15
に示す。これは背面パネル3に、ライン状カソード6,
6…と平行に凸部9,9…を設け、この凸部9,9…で
制御パネル8を直接支持している。従って、制御パネル
8の、凸部9,9…の当接部にはアパーチャ10,10…を
形成せず、アパーチャ10,10…の間隔の一部を規則的に
広くしている。尚、11,11…はXアドレス電極、12,12
…はYアドレス電極である。As an example in which the back electrode is provided with irregularities, there is the above-mentioned conventional example (2).
Shown in This is a case in which the rear panel 3 has linear cathodes 6,
6 are provided in parallel with the projections 6, and the control panel 8 is directly supported by the projections 9, 9. Therefore, the apertures 10, 10,... Are not formed at the abutting portions of the projections 9, 9,... Of the control panel 8, and a part of the interval between the apertures 10, 10,. 11, 11, ... are X address electrodes, 12, 12,
... are Y address electrodes.
【0009】制御パネル8の上部にはスペーサパネル13
が配設され、前面パネル1と制御パネル8間の強度を保
持している。このスペーサパネル13には、制御パネル8
のアパーチャ10,10…と対応して、電子の通過孔14,14
…が設けられている。そして、前面パネル1の内面には
この通過孔14,14…に対応して蛍光体(図示略)が配さ
れている。A spacer panel 13 is provided above the control panel 8.
Are provided, and the strength between the front panel 1 and the control panel 8 is maintained. The spacer panel 13 includes a control panel 8
Corresponding to the apertures 10, 10,... Of the electron passage holes 14, 14,
... are provided. A phosphor (not shown) is provided on the inner surface of the front panel 1 so as to correspond to the through holes 14, 14,.
【0010】従って、このようなフラットディスプレイ
は工程の簡略化、容器の爆縮の防止、薄型化等に優れて
おり、特に大型のフラットディスプレイに適している。Therefore, such a flat display is excellent in simplification of the process, prevention of implosion of the container, thinning, etc., and is particularly suitable for a large flat display.
【0011】[0011]
【0012】[0012]
【0013】[0013]
【0014】[0014]
【0015】[0015]
【発明が解決しようとする課題】(実施例2) 実施例2は、グリッドメッシュを省略したフラットディ
スプレイであって、凸部9,9…の上部にはアパーチャ
10,10…及び通過孔14,14…を形成しないので(たとえ
形成しても電子は通過しない)、蛍光体が全て等間隔で
配置されなくなり、ライン状の非発光部ができて画面上
に明暗の縞が発生する。(Embodiment 2) Embodiment 2 relates to a flat display in which the grid mesh is omitted, and an aperture is provided above the projections 9, 9,.
Since no 10, 10 ... and through holes 14, 14 ... are formed (even if they are formed, electrons do not pass), all phosphors are not arranged at equal intervals, and a line-shaped non-light emitting portion is formed on the screen. Light and dark stripes occur.
【0016】他方、図17に示す如く、背面パネル3の
凸部9,9…と制御パネル8の間に格子状の補助部材15
を挿入して、アパーチャ10,10…及び通過孔14,14…を
等間隔で配列することにより、真空保持の強度、電子の
通路の確保が可能となるが、位置合わせを必要とするパ
ネルを1枚増加することになるため、構造が複雑にな
り、また、薄型化の妨げにもなってしまう。On the other hand, as shown in FIG. 17, a grid-like auxiliary member 15 is provided between the projections 9 of the rear panel 3 and the control panel 8.
, And by arranging the apertures 10, 10… and the passage holes 14, 14… at equal intervals, it becomes possible to secure the strength of vacuum holding and the passage of electrons. Since the number is increased by one, the structure becomes complicated and the thickness is hindered.
【0017】本発明は上述の点に鑑み成されたものであ
り、明暗の縞が発生を防止したフラットディスプレイを
提供することを目的とするものである。The present invention has been made in view of the above points, and has as its object to provide a flat display in which light and dark stripes are prevented from occurring.
【0018】[0018]
【0019】[0019]
【課題を解決するための手段】本発明は内面に蛍光体面
を有する前面パネルと前記前面パネルと平行に配された
背面パネルと枠ガラスにて形成される扁平なガラス容器
と、前記背面パネルの内面に所定の間隔で平行に配され
る凸部と、前記背面パネルの凸部間に平行に配され且つ
支持部材により支持された複数のライン状カソードと、
前記背面パネルの凸部により支持されるとともに、該凸
部の当接部以外の部分には電子が通過する複数のアパー
チャを有しており且つそのアパーチャに従って、一方の
面にはXアドレス電極が配され且つ他方の面にはYアド
レス電極が互いに直角方向に配された制御パネルと、該
制御パネルと前記前面パネルの間に配され且つ前記制御
パネルのアパーチャに一対一に対応する電子の通過孔を
等間隔に有するとともに、前記前面パネルと前記制御パ
ネルの空間を保持するスペーサパネルと、を備えるフラ
ットディスプレイであって、前記スペーサパネルの電子
通過孔は前記凸部と直行する方向に長径を有する形状で
あり且つ所定の前記ライン状カソードの真上に位置する
前記制御パネルのアパーチャと該アパーチャに対応する
前記スペーサパネルの電子通過孔との中心を一致させた
ことを特徴とするフラットディスプレイである。According to the present invention, there is provided a flat glass container formed of a front panel having a phosphor surface on an inner surface, a rear panel disposed parallel to the front panel, and a frame glass; Convex parts arranged in parallel at predetermined intervals on the inner surface, and a plurality of linear cathodes arranged in parallel between the convex parts of the back panel and supported by a support member,
In addition to being supported by the convex portion of the rear panel, a portion other than the abutting portion of the convex portion has a plurality of apertures through which electrons pass, and according to the aperture, an X address electrode is provided on one surface. A control panel in which Y address electrodes are disposed on the other surface in a direction perpendicular to each other, and electrons passing between the control panel and the front panel and corresponding to the aperture of the control panel one-to-one. A flat display having holes at equal intervals, and a spacer panel for holding a space between the front panel and the control panel, wherein the electron passage holes of the spacer panel have a long diameter in a direction perpendicular to the convex portion. An aperture of the control panel positioned just above the predetermined linear cathode and the spacer panel corresponding to the aperture. A flat display, characterized in that to match the center of the electron passing hole.
【0020】[0020]
【0021】[0021]
【作用】(実施例2) 本発明は上述の如く構成されているため、背面パネルに
凸部を有する大画面のフラットディスプレイにおいて、
スペーサパネルに配された電子通過孔が等間隔となるた
め、蛍光体も等間隔で配することができ、画面状に明暗
の縞が生じることはない。(Embodiment 2) Since the present invention is configured as described above, in a large-screen flat display having a convex portion on the back panel,
Since the electron passage holes arranged in the spacer panel are arranged at equal intervals, the phosphors can also be arranged at equal intervals, and bright and dark stripes do not occur on the screen.
【0022】[0022]
【実施例】以下、図面に従い、本発明の一実施例をフラ
ットディスプレイの場合を例示して説明する。DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS One embodiment of the present invention will be described below with reference to the drawings, taking the case of a flat display as an example.
【0023】(実施例1)実施例1はグリッドメッシュ
を備えたフラットディスプレイに関する。Embodiment 1 Embodiment 1 relates to a flat display provided with a grid mesh.
【0024】輝度ムラを改善するためには、カソード上
部の構造やフラットディスプレイ中の電位分布等を考慮
する必要があり、これらを考慮したシミュレーションに
て背面電極4の最適な構造を求める。In order to improve the luminance unevenness, it is necessary to consider the structure of the upper part of the cathode and the potential distribution in the flat display, and the optimum structure of the back electrode 4 is obtained by a simulation in consideration of these.
【0025】電子の軌道を求めるシミュレーション方法
を説明すると、まず、A simulation method for obtaining the electron trajectory will be described.
【0026】[0026]
【数1】 (Equation 1)
【0027】にて、初期条件より、差分法を用いてフラ
ットディスプレイ中の空間の電位分布を求める。From the initial conditions, the potential distribution in the space in the flat display is obtained using the difference method.
【0028】次に、ライン状カソード6,6…を平板と
仮定し、一定距離dだけ離れた平面に存在する電子の重
みを、Next, assuming that the linear cathodes 6, 6,... Are flat plates, the weight of the electrons existing on a plane separated by a certain distance d is given by
【0029】[0029]
【数2】 (Equation 2)
【0030】にて求める。そして、下記に示す電子の運
動方程式、[0030] And the equation of motion of the electron shown below,
【0031】[0031]
【数3】 (Equation 3)
【0032】を解くことにより、電子の速度が求められ
る。By solving the equation, the velocity of the electrons is obtained.
【0033】求めた電子の速度及び電子の重みを考慮す
ることで、電子の軌道及び各アパーチャの通過電子量が
わかり、アパーチャ毎の輝度を求めることができる。By considering the obtained electron velocity and electron weight, the trajectory of the electrons and the amount of electrons passing through each aperture can be known, and the luminance of each aperture can be obtained.
【0034】本発明の一実施例として、ライン状カソー
ド6,6…の間の背面電極4に凸部を設け、この凸部を
前面パネル1側に徐々に突出させてフラットディスプレ
イ中の電位分布を変え、輝度ムラの少ない凸部の高さを
決定する。図1に凸部を有する背面電極4とライン状カ
ソード6,6…を配したフラットディスプレイの要部断
面図を示す。ここで、ライン状カソード6と背面電極4
の凸部との距離をhとし、輝度の低下なしに輝度ムラを
改善する最適なhの寸法を求める。As one embodiment of the present invention, a convex portion is provided on the back electrode 4 between the linear cathodes 6, 6,..., And the convex portion is gradually projected toward the front panel 1 so that the potential distribution in the flat display is obtained. Is changed, and the height of the convex portion having less luminance unevenness is determined. FIG. 1 is a sectional view of a main part of a flat display in which a back electrode 4 having a convex portion and linear cathodes 6, 6,... Here, the linear cathode 6 and the back electrode 4
Let h be the distance to the convex portion of the image, and find the optimal dimension of h for improving the luminance unevenness without lowering the luminance.
【0035】輝度ムラを評価するには、図16に示す、
横一列に並んだアパーチャa、アパーチャb、アパーチ
ャcの夫々の輝度の評価値である各アパーチャの電子の
通過量を求め、この3個の値の内、In order to evaluate the luminance unevenness, as shown in FIG.
The passing amount of electrons of each aperture, which is the evaluation value of the brightness of each of the apertures a, b, and c arranged in a horizontal line, is obtained.
【0036】[0036]
【数4】 (Equation 4)
【0037】にてムラ評価値を求め、輝度ムラを評価す
る。この場合、値が小さいほど輝度ムラは少ない。この
時、全体的な輝度が低下しないように、Then, a non-uniformity evaluation value is obtained, and the luminance non-uniformity is evaluated. In this case, the smaller the value, the less the luminance unevenness. At this time, in order not to reduce the overall brightness,
【0038】[0038]
【数5】 (Equation 5)
【0039】にて輝度評価値を求め、輝度の評価も同時
に行う。Then, a luminance evaluation value is obtained, and the luminance is evaluated at the same time.
【0040】まず、図13の従来例と同様の規格であ
る、背面電極4がフラットな試作のフラットディスプレ
イにおいて、輝度ムラが少ない駆動条件A及び輝度が最
大となる駆動条件Bを実験にて求める。ここで、駆動条
件は高圧(陽極)、X,Y極電圧、背面電極電圧、グリ
ッドメッシュ電圧、フィラメント電圧、カソード電圧の
各部の電圧値のことである。First, in a prototype flat display in which the back electrode 4 is flat, which is the same standard as that of the conventional example in FIG. 13, a driving condition A with little luminance unevenness and a driving condition B with maximum luminance are obtained by experiments. . Here, the driving conditions are high voltage (anode), X and Y pole voltages, back electrode voltage, grid mesh voltage, filament voltage, and cathode voltage.
【0041】駆動条件Aの場合において、アパーチャ
a、アパ−チャb、アパーチャcを幾つか抽出し、夫々
の輝度を実測して、ムラ評価値を求める。次に、フラッ
トディスプレイ内部の電位分布に基づいて、輝度ムラの
少ない駆動条件を、実測値より求めたムラ評価値を考慮
して上述のシミュレーションにて再現し、アパーチャ
a、b、cを通過する電子の量(輝度に比例する)を求
める。In the case of the driving condition A, several apertures a, apertures b and apertures c are extracted, and the brightness of each of them is measured to obtain an unevenness evaluation value. Next, based on the potential distribution inside the flat display, the driving condition with less luminance unevenness is reproduced by the above-described simulation in consideration of the unevenness evaluation value obtained from the actually measured value, and passes through the apertures a, b, and c. Determine the amount of electrons (proportional to brightness).
【0042】次に、前記の試作フラットディスプレイに
おいて、輝度が最大となる駆動条件Bにてライン状カソ
ード6,6…間の背面電極4を前面パネル1側へ突出さ
せ、シミュレーションを行う。Next, in the prototype flat display, a simulation is performed by projecting the back electrode 4 between the linear cathodes 6, 6,... To the front panel 1 under the driving condition B at which the luminance is maximized.
【0043】シミュレーション結果を図2〜図5に示し
ておく。これらの図は1本のライン状カソード6から3
60°方向に発生する電子の4分の1である90°の領
域においてシミュレーションしたものであり、特に電子
がアパーチャaを通過する様子を示したものである。
尚、縦方向の線は等電位面を表している。The simulation results are shown in FIGS. These figures show one linear cathode 6 to 3
This is a simulation in a region of 90 °, which is a quarter of the electrons generated in the 60 ° direction, and particularly shows how electrons pass through the aperture a.
The vertical lines represent equipotential surfaces.
【0044】この時、アパーチャa、b、cを通過する
電子の量を算出し、これらを表にまとめると以下のよう
になる。At this time, the amount of electrons passing through the apertures a, b, and c is calculated, and these are summarized in a table as follows.
【0045】[0045]
【表1】 [Table 1]
【0046】背面電極4がフラットな構造であるCas
e1では、電子は図14(b)に示す如く、ライン状カ
ソード6から発生し、その電子は大部分アパーチャaを
通過してしまい、アパーチャb、アパーチャcになるに
従い、減少している。ライン状カソード6,6…間の背
面電極4を徐々に前面パネル1側へ突出させてやると
(Case2,Case3)、電位分布が変化すること
になり、ライン状カソード6から発生した電子は、図6
(a)に示す如く、その軌道が変化するため、アパーチ
ャaを通過していた電子はアパーチャb、アパーチャc
を通過するようになる。背面電極4がライン状カソード
6と同じ高さになるまでは徐々に増えているが、それ程
大きな変化はみられない。そして、背面電極4がライン
状カソード6よりも0.5mmほど突出したCase4の
場合、ライン状カソード6から発生した電子は、図6
(b)に示す如く発生するため、輝度ムラは著しく減少
する。この時、フラットディスプレイ全体の輝度は若干
減少している(最大であるCase1の場合に比して
5.8%減)が、輝度はほとんど変わらないものと考え
てよい範囲である。Cas in which the back electrode 4 has a flat structure
At e1, the electrons are generated from the linear cathode 6 as shown in FIG. 14 (b), and the electrons mostly pass through the aperture a, and decrease as the apertures b and c change. When the back electrode 4 between the linear cathodes 6, 6... Is gradually projected toward the front panel 1 (Case 2, Case 3), the potential distribution changes, and the electrons generated from the linear cathodes 6 are: FIG.
As shown in (a), since the trajectory changes, the electrons passing through the aperture a become the aperture b and the aperture c.
Will pass through. Although it gradually increases until the back electrode 4 becomes the same height as the linear cathode 6, no significant change is observed. When the back electrode 4 is Case 4 projecting about 0.5 mm from the linear cathode 6, electrons generated from the linear cathode 6 are generated as shown in FIG.
Since it occurs as shown in (b), luminance unevenness is significantly reduced. At this time, the luminance of the entire flat display slightly decreases (decreases by 5.8% as compared with Case 1 which is the maximum), but this is a range in which the luminance hardly changes.
【0047】背面電極4を更に前面パネル1側へ突出さ
せると、ライン状カソード6から発生した電子は逆に背
面電極凸部に吸収されてしまい、Case5ではアパー
チャc、Case6ではアパーチャc及びbを通過する
電子の量が0になるため、輝度ムラは増大することにな
る。When the back electrode 4 is further protruded toward the front panel 1, electrons generated from the linear cathode 6 are absorbed by the projection of the back electrode, and the aperture c in Case 5 and the apertures c and b in Case 6 are reversed. Since the amount of passing electrons becomes 0, the luminance unevenness increases.
【0048】上述の背面電極4の凸部の高さとムラ評価
値の関係を図7に示す。この実施例の場合では、凸部の
高さが0〜1.0mmの範囲、つまり、ライン状カソード
6と制御パネル8の間の距離の1/4(ライン状カソー
ドとグリッドメッシュの間の距離の凡そ1/3)程度が
最適値であることが分かる。FIG. 7 shows the relationship between the height of the convex portion of the back electrode 4 and the evaluation value of unevenness. In the case of this embodiment, the height of the projection is in the range of 0 to 1.0 mm, that is, 1/4 of the distance between the linear cathode 6 and the control panel 8 (the distance between the linear cathode and the grid mesh). It can be seen that about 1/3) is the optimum value.
【0049】また図8に示すように、凹凸状の支持構造
の壁面の一部及び底面に背面電極4が形成されていても
よい。As shown in FIG. 8, a back electrode 4 may be formed on a part of the wall surface and the bottom surface of the uneven support structure.
【0050】上述の如くフラットディスプレイの構造や
電位分布を考慮したシミュレーションを行うことによ
り、輝度ムラを改善する背面電極4の凸部の高さの最適
値を求めることができる。また、本実施例ではライン状
カソード6,6…間の背面電極4に凸部を設け、その高
さを変化させることにより、電位分布を変えたが、背面
電極4の高さだけではなく、凸部の幅、凸部の形状(例
えば凸部がテーパ状である場合等)、背面電極4とライ
ン状カソード6の間の距離等、最適な電位分布を持つ背
面電極4の形状を上述のシミュレーションで求めること
ができるのは明らかである。As described above, by performing a simulation in consideration of the structure of the flat display and the potential distribution, it is possible to obtain the optimum value of the height of the convex portion of the back electrode 4 for improving the uneven brightness. In this embodiment, the potential distribution is changed by providing a convex portion on the back electrode 4 between the line-shaped cathodes 6, 6,... And changing the height, but not only the height of the back electrode 4 but also The shape of the back electrode 4 having the optimum potential distribution, such as the width of the protrusion, the shape of the protrusion (for example, when the protrusion is tapered), the distance between the back electrode 4 and the linear cathode 6, etc. Obviously, it can be determined by simulation.
【0051】例えば、背面電極凸部の幅を最適化すれ
ば、図9のようになる。図5に示したシミュレーション
結果では、カソード6から発生した電子の一部は背面電
極4に吸収されていたが、凸部の幅に対しても最適化を
行うことにより、前面パネル側に向かう電子の量を増や
すことができ、輝度ムラのない、より高輝度なフラット
ディスプレイが実現できるのは明らかである。For example, if the width of the rear electrode projection is optimized, the result is as shown in FIG. In the simulation results shown in FIG. 5, some of the electrons generated from the cathode 6 were absorbed by the back electrode 4. However, by optimizing the width of the projections, the electrons traveling toward the front panel side were also optimized. It is clear that the amount of color can be increased, and a flat display with higher luminance without luminance unevenness can be realized.
【0052】また、平面蛍光型ランプに用いることも可
能である。Further, it can be used for a flat fluorescent lamp.
【0053】(実施例2)本発明はグリッドメッシュを
省略した大型のフラットディスプレイに関するものであ
る。(Embodiment 2) The present invention relates to a large-sized flat display from which a grid mesh is omitted.
【0054】本発明の一実施例を図面に基づいて説明す
る。尚、従来例と同一部分には同一番号を付してある。An embodiment of the present invention will be described with reference to the drawings. The same parts as those of the conventional example are denoted by the same reference numerals.
【0055】図10、図11に本発明によるフラットデ
ィスプレイを示す。図15と同様、背面パネル3に、ラ
イン状カソード6,6…と平行に凸部9,9…を設け、
この凸部9,9…で制御パネル8を直接支持している。
制御パネル8の、凸部9,9…の当接部にはアパーチャ
10,10…を形成せず、アパーチャ10,10…の間隔の一部
を規則的に広くしている。11,11…はXアドレス電極、
12,12…はYアドレス電極である。また、制御パネル8
の上部にはスペーサパネル13が配設され、前面パネル1
と制御パネル8間の強度を保持している。また、背面パ
ネル3には、凸部9,9…に合わせて凹凸状の背面電極
(図示略)が配設されている。FIGS. 10 and 11 show a flat display according to the present invention. As in FIG. 15, the rear panel 3 is provided with projections 9, 9,... In parallel with the linear cathodes 6, 6,.
The control panel 8 is directly supported by the projections 9, 9,.
The control panel 8 has an aperture at the abutting portion of the projections 9,
The gap between the apertures 10, 10,... Is regularly widened without forming 10, 10,. 11, 11 ... are X address electrodes,
12, 12,... Are Y address electrodes. The control panel 8
A spacer panel 13 is provided on the upper part of the front panel 1.
And the control panel 8 maintains its strength. The rear panel 3 is provided with concave and convex rear electrodes (not shown) in accordance with the projections 9, 9,....
【0056】スペーサパネル13に設けられた通過孔14,
14…は、背面パネル3の凸部9,9…の長手方向に対し
て横方向に広げられ、且つ等ピッチで配設されている。
この時、ライン状カソード6,6…の真上に位置するア
パーチャ10,10…と、これらに対応する通過孔14,14…
との中心が一致するように、スペーサパネル13と制御パ
ネル8の位置決めがなされている。従って、ライン状カ
ソード6,6…の真上に位置しない通過孔14,14…に対
して、対応するアパーチャ10,10…はライン状カソード
6,6…側にずれることになる。The through holes 14 provided in the spacer panel 13,
Are spread laterally with respect to the longitudinal direction of the projections 9, 9,... Of the rear panel 3, and are arranged at an equal pitch.
At this time, the apertures 10, 10 located right above the linear cathodes 6, 6, ... and the corresponding through holes 14, 14, ...
The spacer panel 13 and the control panel 8 are positioned so that their centers coincide with each other. Therefore, the apertures 10, 10,... Corresponding to the passage holes 14, 14,... Which are not located immediately above the linear cathodes 6, 6,.
【0057】この時の断面模式図を図12に示す。ライ
ン状カソード6,6…から発生した電子は制御パネル8
のXアドレス電極11,11…及びYアドレス電極12,12…
によって引きよせられ、加速されて蛍光体2,2…に衝
突してこれを励起し、発光する。ライン状カソード6,
6…から前方向に発生した電子は真上に位置するアパー
チャ及び通過孔を矢印Aの如く通過する。ライン状カソ
ード6,6…の横方向または後方向に発生した電子は凹
凸状の背面電極により引寄せられ、さらにアドレス電極
により前方向に引寄せられるため、矢印B,Bのように
アパーチャ及び通過孔を通過する。従って、画面上では
輝度が一様となる。FIG. 12 shows a schematic sectional view at this time. The electrons generated from the line-shaped cathodes 6, 6,.
, X address electrodes 11, 11,... And Y address electrodes 12, 12,.
Are accelerated and collide with the phosphors 2, 2,... To excite and emit light. Line-shaped cathode 6,
The electrons generated in the forward direction from 6 pass through the aperture and the passing hole located immediately above as shown by the arrow A. The electrons generated in the lateral or rearward direction of the line-shaped cathodes 6, 6,... Are attracted by the uneven back electrode and further attracted by the address electrode in the forward direction. Pass through the hole. Therefore, the brightness is uniform on the screen.
【0058】尚、上述の実施例では凸部9,9…間には
1本のライン状カソード6のみが配置されてる場合であ
るが、凸部9,9…間に複数のライン状カソード6,6
…が配置される場合では、奇数本の場合と偶数本の場合
で異なる。In the above embodiment, only one linear cathode 6 is disposed between the convex portions 9, 9..., But a plurality of linear cathodes 6 are disposed between the convex portions 9, 9. , 6
Are different between an odd-numbered case and an even-numbered case.
【0059】奇数本の場合、例えば3本配置される場合
は、その中央にあるライン状カソードを位置合わせの基
準として、アパーチャと電子通過孔の位置を合わせると
よい。In the case of an odd number, for example, when three are arranged, the positions of the apertures and the electron passage holes are preferably adjusted using the linear cathode at the center thereof as a reference for alignment.
【0060】偶数本の場合、例えば4本配置される場合
はその中央にある2本のライン状カソードを基準とし
て、夫々のライン状カソード上のアパーチャと電子通過
孔の相対位置が線対称になるように調整するとよい。In the case of an even number, for example, when four are arranged, the relative positions of the apertures and the electron passing holes on the respective linear cathodes are line-symmetric with respect to the two linear cathodes at the center thereof. Should be adjusted as follows.
【0061】[0061]
【0062】[0062]
【0063】[0063]
【発明の効果】(実施例2) 本発明によれば、背面パネルに凸部を有する大画面のフ
ラットディスプレイにおいて、スペーサパネルに配され
た電子通過孔が等間隔となるため、蛍光体も等間隔で配
することができ、画面状に明暗の縞が生じることはな
い。(Embodiment 2) According to the present invention, in a large-screen flat display having a convex portion on the rear panel, the electron passage holes arranged in the spacer panel are at equal intervals, so that the fluorescent material is also used. They can be arranged at intervals, and there is no bright and dark stripes on the screen.
【0064】更に、蛍光体の大きさが大きくでき、ピッ
チを小さくすることができる。Further, the size of the phosphor can be increased, and the pitch can be reduced.
【図1】本発明の一実施例であるフラットディスプレイ
の要部断面図である。FIG. 1 is a sectional view of a main part of a flat display according to an embodiment of the present invention.
【図2】等電位面及び電子の軌道のシミュレーション結
果である。FIG. 2 is a simulation result of an equipotential surface and an electron trajectory.
【図3】等電位面及び電子の軌道のシミュレーション結
果である。FIG. 3 is a simulation result of an equipotential surface and an electron trajectory.
【図4】等電位面及び電子の軌道のシミュレーション結
果である。FIG. 4 is a simulation result of an equipotential surface and an electron trajectory.
【図5】等電位面及び電子の軌道のシミュレーション結
果である。FIG. 5 is a simulation result of an equipotential surface and an electron trajectory.
【図6】フラットディスプレイのライン状カソードから
の電子の放出模式図である。FIG. 6 is a schematic diagram of emission of electrons from a linear cathode of a flat display.
【図7】背面電極の凸部の高さとムラ評価値の相関図で
ある。FIG. 7 is a correlation diagram between a height of a convex portion of a back electrode and an unevenness evaluation value.
【図8】本発明の他の実施例である背面電極の構造であ
る。FIG. 8 shows a structure of a back electrode according to another embodiment of the present invention.
【図9】凸部の幅を最適化した模式図である。FIG. 9 is a schematic diagram in which the width of a convex portion is optimized.
【図10】第2実施例の要部断面斜視図である。FIG. 10 is a sectional perspective view of a main part of a second embodiment.
【図11】同要部正面図である。FIG. 11 is a front view of the main part.
【図12】同断面模式図である。FIG. 12 is a schematic sectional view of the same.
【図13】従来のフラットディスプレイの要部断面斜視
図である。FIG. 13 is a sectional perspective view of a main part of a conventional flat display.
【図14】同ライン状カソードからの電子の放出模式図
である。FIG. 14 is a schematic diagram of emission of electrons from the linear cathode.
【図15】他の従来のフラットディスプレイの要部正面
図である。FIG. 15 is a front view of a main part of another conventional flat display.
【図16】同要部断面概念図である。FIG. 16 is a conceptual sectional view of the main part.
【図17】他の従来のフラットディスプレイの要部正面
図である。FIG. 17 is a front view of a main part of another conventional flat display.
1 前面パネル 2 蛍光面 3 背面パネル 4 背面電極 5a,5b,5c 枠ガラス 6 ライン状カソード 7 グリッドメッシュ 8 制御パネル 9 凸部 10 アパーチャ 11 Xアドレス電極 12 Yアドレス電極 13 スペーサパネル 14 通過孔 15 補強部材 DESCRIPTION OF SYMBOLS 1 Front panel 2 Phosphor screen 3 Back panel 4 Back electrode 5a, 5b, 5c Frame glass 6 Linear cathode 7 Grid mesh 8 Control panel 9 Convex part 10 Aperture 11 X address electrode 12 Y address electrode 13 Spacer panel 14 Through hole 15 Reinforcement Element
───────────────────────────────────────────────────── フロントページの続き (72)発明者 桶谷 和伸 大阪府守口市京阪本通2丁目18番地 三 洋電機株式会社内 (72)発明者 竹森 大祐 大阪府守口市京阪本通2丁目18番地 三 洋電機株式会社内 (56)参考文献 特開 平3−252030(JP,A) 特開 平2−265153(JP,A) 特開 昭61−124033(JP,A) 特開 昭54−143063(JP,A) 特開 昭59−73837(JP,A) (58)調査した分野(Int.Cl.7,DB名) H01J 31/12 H01J 63/06 ──────────────────────────────────────────────────続 き Continuing on the front page (72) Kazunobu Okeya 2-18-18 Keihanhondori, Moriguchi-shi, Osaka Sanyo Electric Co., Ltd. (72) Daisuke Takemori 2-18-18 Keihanhondori, Moriguchi-shi, Osaka (56) References JP-A-3-252030 (JP, A) JP-A-2-265153 (JP, A) JP-A-61-124033 (JP, A) JP-A-54-143063 ( JP, A) JP-A-59-73837 (JP, A) (58) Fields investigated (Int. Cl. 7 , DB name) H01J 31/12 H01J 63/06
Claims (1)
記前面パネルと平行に配された背面パネルと枠ガラスに
て形成される扁平なガラス容器と、 前記背面パネルの内面に所定の間隔で平行に配される凸
部と、 前記背面パネルの凸部間に平行に配され且つ支持部材に
より支持された複数のライン状カソードと、 前記背面パネルの凸部により支持されるとともに、該凸
部の当接部以外の部分には電子が通過する複数のアパー
チャを有しており且つそのアパーチャに従って、一方の
面にはXアドレス電極が配され且つ他方の面にはYアド
レス電極が互いに直角方向に配された制御パネルと、 該制御パネルと前記前面パネルの間に配され且つ前記制
御パネルのアパーチャに一対一に対応する電子の通過孔
を等間隔に有するとともに、前記前面パネルと前記制御
パネルの空間を保持するスペーサパネルと、 を備えるフラットディスプレイであって、 前記スペーサパネルの電子通過孔は前記凸部と直行する
方向に長径を有する形状であり且つ所定の前記ライン状
カソードの真上に位置する前記制御パネルのアパーチャ
と該アパーチャに対応する前記スペーサパネルの電子通
過孔との中心を一致させたことを特徴とするフラットデ
ィスプレイ。1. A flat glass container formed of a front panel having a phosphor surface on an inner surface thereof, a rear panel disposed parallel to the front panel, and a frame glass, and being parallel to the inner surface of the rear panel at a predetermined interval. And a plurality of linear cathodes arranged in parallel between the projections of the back panel and supported by a support member, and supported by the projections of the back panel, and In a portion other than the contact portion, there are a plurality of apertures through which electrons pass, and according to the aperture, an X address electrode is arranged on one surface and a Y address electrode is arranged on the other surface in a direction perpendicular to each other. A control panel disposed between the control panel and the front panel, and having, at regular intervals, electron passage holes corresponding one-to-one with apertures of the control panel; And a spacer panel for holding a space of the control panel, wherein the electron passing hole of the spacer panel has a shape having a long diameter in a direction perpendicular to the convex portion and the predetermined linear cathode. A center of an aperture of the control panel located right above the center of an electron passage hole of the spacer panel corresponding to the aperture.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4035280A JP3054483B2 (en) | 1991-03-12 | 1992-02-21 | Flat display |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4679491 | 1991-03-12 | ||
JP3-46794 | 1991-03-12 | ||
JP4035280A JP3054483B2 (en) | 1991-03-12 | 1992-02-21 | Flat display |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0562621A JPH0562621A (en) | 1993-03-12 |
JP3054483B2 true JP3054483B2 (en) | 2000-06-19 |
Family
ID=26374232
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP4035280A Expired - Fee Related JP3054483B2 (en) | 1991-03-12 | 1992-02-21 | Flat display |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3054483B2 (en) |
-
1992
- 1992-02-21 JP JP4035280A patent/JP3054483B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPH0562621A (en) | 1993-03-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5229691A (en) | Electronic fluorescent display | |
US5126628A (en) | Flat panel color display | |
JP3211271B2 (en) | Light emitting element | |
US7365483B2 (en) | Field emission display having grid plate with multi-layered structure | |
JP3054483B2 (en) | Flat display | |
US7319287B2 (en) | Electron emission device with grid electrode | |
KR0141700B1 (en) | Fluorescent display tube | |
US20050140268A1 (en) | Electron emission device | |
US7923913B2 (en) | Image display apparatus | |
KR100359019B1 (en) | Field Emission Display | |
JPS62150640A (en) | Flat matrix type cathode-ray tube | |
KR20020018266A (en) | A field emission display | |
JP3101333B2 (en) | Flat fluorescent lamp | |
KR0166020B1 (en) | Flat panel display device | |
KR100545713B1 (en) | Flat CRT structure | |
JP2791953B2 (en) | Electron supply section of flat light emitting device | |
KR20040069579A (en) | Field emission display device | |
JP2668960B2 (en) | Display device | |
KR100357830B1 (en) | Field Emission Display | |
US20030173888A1 (en) | Flat panel display | |
US20060163994A1 (en) | Vacuum display device with increased resolution | |
JPH0452928Y2 (en) | ||
JPH01117251A (en) | Image display device | |
KR20030088302A (en) | Field emission display | |
KR20040069079A (en) | Color Flat Panel Display |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |