JP3019543B2 - Image display system - Google Patents
Image display systemInfo
- Publication number
- JP3019543B2 JP3019543B2 JP3284317A JP28431791A JP3019543B2 JP 3019543 B2 JP3019543 B2 JP 3019543B2 JP 3284317 A JP3284317 A JP 3284317A JP 28431791 A JP28431791 A JP 28431791A JP 3019543 B2 JP3019543 B2 JP 3019543B2
- Authority
- JP
- Japan
- Prior art keywords
- image
- image data
- display
- memory
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Digital Computer Display Output (AREA)
- Controls And Circuits For Display Device (AREA)
- Image Input (AREA)
Description
【0001】[0001]
【産業上の利用分野】本発明は、情報処理システムの画
像表示システムに関し、特にダブルバッファ方式の表示
が可能な静止画像の画像表示システムに関する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an image display system for an information processing system, and more particularly to a still image image display system capable of displaying images in a double buffer system.
【0002】[0002]
【従来の技術】従来の画像表示システムは、1枚の画像
を表示する通常の表示(以後、通常表示と記す)と、2
枚の画像を別々に表示可能なダブルバッファ方式の表示
(以後、ダブルバッファ表示と記す)とが可能となって
いた。なお、ダブルバッファ表示を可能とするには2種
類の方式が有る。2. Description of the Related Art A conventional image display system includes a normal display for displaying one image (hereinafter, referred to as a normal display) and a normal display.
A double-buffer display (hereinafter, referred to as a double-buffer display) capable of separately displaying two images has been possible. Note that there are two types of methods for enabling double buffer display.
【0003】第1の方式としては、同一構成の画像メモ
リを2組有し、これらに格納される2枚の画像を切替え
表示する。第2の方式としては、1画素に対応する輝度
情報Nビットの画像データを格納表示可能な画像メモリ
を有し、通常は1組の画像メモリとして1走査線Nビッ
トとして1枚の画像を表示し、ダブルバッファ表示を行
う際にはNビットを上位と下位等に分割し、2組のN/
2ビットの画像メモリとして2枚の画像を格納,切換え
表示していた。In the first method, two sets of image memories having the same configuration are provided, and two images stored in these memories are switched and displayed. As a second method, an image memory capable of storing and displaying image data of N bits of luminance information corresponding to one pixel is provided. Usually, one image is displayed as one set of image memories and N bits per scanning line. When performing double-buffer display, N bits are divided into upper and lower bits, and two sets of N /
Two images are stored and switched and displayed as a 2-bit image memory.
【0004】次に、従来例について、図面を参照して説
明する。Next, a conventional example will be described with reference to the drawings.
【0005】図4は、従来の第2の方式の一例を示すブ
ロック図である。FIG. 4 is a block diagram showing an example of the second conventional system.
【0006】図4に示す画像表示システムは、画像を作
成するホスト10bと、ホスト10bの作成した画像を
格納しビデオ信号レートに変換する画像表示装置20b
と、画像表示装置20bの信号を入力して画像を表示す
る表示画面31を有するCRTや液晶表示装置等の表示
装置30とを含んで構成されている。画像表示装置20
bは、ランダムポート21aとシリアルポート21bと
を備えるデュアルポートメモリを用いたフレームバッフ
ァである画像メモリ21と、画像メモリ21のシリアル
ポート21bから1走査線ごとに読み出した画像データ
をホスト10bの制御によりそのまま通過させるかダブ
ルバッファ表示で輝度情報の上位または下位N/2ビッ
トを「0」にマスクして通過させるリードデータマスク
回路16と、ホスト10bの制御により画像メモリ21
のシリアルリードタイミングを制御する制御信号301
を出力するリード制御回路3bと、画像メモリ21から
読出されリードデータマスク回路16を介した画像デー
タをビデオ信号レートに変換するシフトレジスタ5とか
ら構成されている。ホスト10bは、画像データを作
成,出力する画像作成部11bと、リード制御回路3b
を制御する制御部12bと、リードデータマスク回路1
6を通常表示を行うかダブルバッファ表示を行うかに制
御するダブルバッファ制御部14bとを含んで構成され
ている。The image display system shown in FIG. 4 includes a host 10b for creating an image, and an image display device 20b for storing the image created by the host 10b and converting the image into a video signal rate.
And a display device 30 such as a CRT or a liquid crystal display device having a display screen 31 for inputting a signal of the image display device 20b and displaying an image. Image display device 20
b denotes an image memory 21 which is a frame buffer using a dual port memory having a random port 21a and a serial port 21b, and the host 10b controls image data read out from the serial port 21b of the image memory 21 for each scanning line. And a read data mask circuit 16 for masking the upper or lower N / 2 bits of the luminance information to "0" and passing the same in double buffer display, and an image memory 21 under the control of the host 10b.
Control signal 301 for controlling the serial read timing of
And a shift register 5 for converting image data read from the image memory 21 via the read data mask circuit 16 into a video signal rate. The host 10b includes an image creating unit 11b that creates and outputs image data, and a read control circuit 3b.
12b for controlling the read data mask circuit 1
6 includes a double buffer control unit 14b for controlling whether to perform normal display or double buffer display.
【0007】図5は、表示装置に表示される画像と画像
メモリとの関係を説明する図である。画像40は、最小
単位である画素401から構成され、各々にNビットの
輝度情報410を有する。水平方向の画素401の集ま
りをスキャンライン402と呼び、複数のスキャンライ
ン402が集まり画像40を構成する。FIG. 5 is a diagram for explaining the relationship between the image displayed on the display device and the image memory. The image 40 is composed of a pixel 401 which is the minimum unit, and each has N-bit luminance information 410. A group of pixels 401 in the horizontal direction is called a scan line 402, and a plurality of scan lines 402 form the image 40.
【0008】画像メモリ21は、画像40と対応し、画
素401を格納する画素格納部211と、輝度情報41
0を格納するNビットの輝度情報格納部210とを有し
て構成されている。1画素当りの輝度情報410のビッ
ト数=Nは、線図形表現には最低限1ビットあればまに
あうが、ビット数を増やせば、それだけ多くの輝度階調
表現に使用可能となる。24ビットあれば、カラー表現
の3原色指定が可能となる。[0008] The image memory 21 corresponds to the image 40 and has a pixel storage section 211 for storing pixels 401 and a luminance information 41.
And an N-bit luminance information storage unit 210 for storing 0. The number of bits of the luminance information 410 per pixel = N should be at least 1 bit in the line figure expression, but if the number of bits is increased, it can be used for more luminance gradation expression. With 24 bits, three primary colors for color expression can be specified.
【0009】なお、ダブルバッファ表示時には、輝度情
報格納部210を上位N/2ビット格納部210a,下
位N/2ビット格納部210bと分けて使用する。その
ため、本説明では輝度情報格納部210を通常表示時は
N=4ビット格納可能とし、ダブルバッファ表示時は、
N/2=2ビットを2つ格納可能として説明する。In the double buffer display, the luminance information storage unit 210 is used separately from the upper N / 2 bit storage unit 210a and the lower N / 2 bit storage unit 210b. For this reason, in this description, the luminance information storage unit 210 can store N = 4 bits during normal display, and during double buffer display,
A description will be given assuming that two N / 2 = 2 bits can be stored.
【0010】次に、従来例の画像表示システムの動作に
関して図面を参照して説明する。図6はダブルバッファ
表示する場合の画像データと画像メモリと表示装置の2
つの表示画面との対応を説明する説明図、図7は通常表
示する場合の画像データと画像メモリと表示装置の表示
画面との対応を説明する説明図である。Next, the operation of the conventional image display system will be described with reference to the drawings. FIG. 6 shows image data, image memory, and display device 2 in the case of double buffer display.
FIG. 7 is an explanatory diagram for explaining the correspondence between two display screens, and FIG. 7 is an explanatory diagram for explaining the correspondence between the image data, the image memory, and the display screen of the display device in the case of normal display.
【0011】ダブルバッファ表示する場合、ホスト10
bの画像作成部11bは、図7に示すように2枚の画像
40e,40fを作成する。画像作成部11bは、画像
メモリ21の上位N/2ビット格納部210aに画像4
0eを格納し、下位N/2ビット格納部210bに画像
40fを格納する。その際、画像40e,40fの輝度
情報410は、2ビットに削減される。In the case of double buffer display, the host 10
The image creating unit 11b creates two images 40e and 40f as shown in FIG. The image creation unit 11b stores the image 4 in the upper N / 2 bit storage unit 210a of the image memory 21.
0e is stored, and the image 40f is stored in the lower N / 2 bit storage unit 210b. At that time, the luminance information 410 of the images 40e and 40f is reduced to 2 bits.
【0012】制御部12bは、リード制御回路3bを制
御して画像メモリ21に制御信号301を出力させ、画
像メモリ21から画像データを出力させる。ダブルバッ
ファ制御部14bは、リードデータマスク回路16に画
像メモリ21から出力される上位N/2ビット格納部2
10aに格納された画像40eか、下位N/2ビット格
納部210bに格納された画像40fのどちらの画像を
マスクしてどちらを表示するかを指示する。The control unit 12b controls the read control circuit 3b to output a control signal 301 to the image memory 21 and to output image data from the image memory 21. The double buffer control unit 14b stores the upper N / 2-bit storage unit 2 output from the image memory 21 to the read data mask circuit 16.
It instructs which of the image 40e stored in 10a and the image 40f stored in the lower N / 2 bit storage unit 210b is masked and which is displayed.
【0013】上位N/2ビット格納部210aに格納さ
れた画像40eのみを表示する場合は、ダブルバッファ
制御部14bがリードデータマスク回路16に、下位N
/2ビット格納部210bに格納された画像40fをマ
スクし、上位N/2ビット格納部210aに格納された
画像40eを表示すると指示する。画像メモリ21から
走査線上の画像データが出力されると、リードデータマ
スク回路16で下位N/2ビット格納部210bに格納
された画像40fがマスクされ、上位N/2ビット格納
部210aに格納された画像40eがシフトレジスタ5
に入力する。シフトレジスタ5は、画像データを変換
し、表示装置30の表示画面31に画像40eを表示す
る。When displaying only the image 40e stored in the upper N / 2-bit storage section 210a, the double buffer control section 14b sends the read data mask circuit 16 to the lower N
It instructs to mask image 40f stored in / 2 bit storage unit 210b and display image 40e stored in upper N / 2 bit storage unit 210a. When the image data on the scanning line is output from the image memory 21, the image 40f stored in the lower N / 2 bit storage unit 210b is masked by the read data mask circuit 16, and stored in the upper N / 2 bit storage unit 210a. Image 40e is stored in the shift register 5
To enter. The shift register 5 converts the image data and displays the image 40e on the display screen 31 of the display device 30.
【0014】下位N/2ビット格納部210bに格納さ
れた画像40fのみを表示する場合は、ダブルバッファ
制御部14bがリードデータマスク回路16に、上位N
/2ビット格納部210aに格納された画像40eをマ
スクし、下位N/2ビット格納部210bに格納された
画像40fを表示すると指示する。画像メモリ21から
走査線上の画像データが出力されると、リードデータマ
スク回路16で上位N/2ビット格納部210aに格納
された画像40eがマスクされ、下位N/2ビット格納
部210bに格納された画像40fがシフトレジスタ5
に入力する。シフトレジスタ5は、画像データを変換
し、表示装置30の表示画面31に画像40fを表示す
る。To display only the image 40f stored in the lower N / 2 bit storage section 210b, the double buffer control section 14b sends the read data mask circuit 16 to the upper N
It instructs to mask image 40e stored in / 2 bit storage unit 210a and display image 40f stored in lower N / 2 bit storage unit 210b. When the image data on the scanning line is output from the image memory 21, the image 40e stored in the upper N / 2 bit storage unit 210a is masked by the read data masking circuit 16, and stored in the lower N / 2 bit storage unit 210b. Image 40f is stored in the shift register 5
To enter. The shift register 5 converts the image data and displays the image 40f on the display screen 31 of the display device 30.
【0015】ダブルバッファ表示を行わない通常表示の
場合、ホスト10bの画像作成部11bは、図7に示す
ように1枚の画像40dを走査線順に画像メモリ21に
格納する。制御部12bは、リード制御回路3bを制御
し制御信号301を出力させる。ダブルバッファ制御部
14bは、リードデータマスク回路16を通常表示に制
御する。これにより、画像メモリ21から走査線順に出
力された画像データが、リードデータマスク回路16と
シフトレジスタ5とを介して表示装置30の表示画面3
1に一枚の画像40dとして表示される。In the case of normal display without double-buffer display, the image creating section 11b of the host 10b stores one image 40d in the image memory 21 in the order of scanning lines as shown in FIG. The control unit 12b controls the read control circuit 3b to output a control signal 301. The double buffer control unit 14b controls the read data mask circuit 16 to display normally. As a result, the image data output from the image memory 21 in the scanning line order is transferred to the display screen 3 of the display device 30 via the read data mask circuit 16 and the shift register 5.
One is displayed as one image 40d.
【0016】なお、図6において表示画面31が2つ示
されているが、これは図4に示す表示画面31に、画像
40eまたは画像40fのどちらか片一方が表示される
ことを示している。Although two display screens 31 are shown in FIG. 6, this indicates that either one of the image 40e or the image 40f is displayed on the display screen 31 shown in FIG. .
【0017】[0017]
【発明が解決しようとする課題】上述した従来の画像表
示システムは、第1の方式では2組の画像メモリを有し
ているので、ハードウェア量が大となりコスト高となる
という問題点がある。The above-mentioned conventional image display system has a problem that the first method has two sets of image memories, so that the amount of hardware is large and the cost is high. .
【0018】また、第2の方式ではダブルバッファを行
わず一枚の画像を表示する場合には2N 色を表示可能だ
が、ダブルバッファを行う場合は2N/2 色表示となり表
示色が大幅に減少するという問題点があった。In the second method, 2 N colors can be displayed when a single image is displayed without performing double buffering. However, when double buffering is performed, 2 N / 2 colors are displayed and the display color is greatly increased. There was a problem that it was reduced.
【0019】[0019]
【課題を解決するための手段】本発明の画像表示システ
ムは、上位の情報処理装置であるホストと、前記ホスト
の作成した画像を内蔵するフレームバッファである画像
メモリに格納しビデオ信号レートに変換する画像表示装
置と、前記画像表示装置が読出した画像データをCRT
や液晶表示装置に表示する表示装置とを含んで構成され
ている画像表示システムにおいて、画像データをダブル
バッファ方式で表示する際、前記ホストにおいて2枚の
前記画像データを作成し、一枚は前記画像メモリの偶数
走査線に対応させて格納し、他の一枚は奇数走査線に対
応させて格納し、前記画像データを出力する際に、前記
画像メモリから出力された偶数走査線上または奇数走査
線上の画像データのどちらかを分岐して1ラインメモリ
に格納し、もう片方の同じ画像データを前記表示装置に
出力し、次の走査線の場合には前記1ラインメモリに格
納された画像データを出力する。According to the present invention, there is provided an image display system comprising: a host as an upper information processing apparatus; and an image created by the host stored in an image memory as a built-in frame buffer and converted into a video signal rate. Image display device, and image data read by the image display device
And an image display system configured to include a display device for displaying on a liquid crystal display device, when displaying image data in a double-buffer method, the host creates two pieces of the image data, one of which is the The image data is stored in correspondence with the even-numbered scanning lines, and the other image is stored in correspondence with the odd-numbered scanning lines, and when outputting the image data, on the even-numbered scanning lines or the odd-numbered scanning output from the image memory. Either of the image data on the line is branched and stored in one line memory, and the other image data is output to the display device. In the case of the next scanning line, the image data stored in the one line memory is output. Is output.
【0020】[0020]
【実施例】本発明について図面を参照して説明する。図
1は本発明の画像表示システムの一実施例のブロック図
である。同実施例の画像表示システムは、画像を作成す
るホスト10aと、ホスト10aの作成した画像を格納
しビデオ信号レートに変換する画像表示装置20aと、
画像表示装置20aの信号を入力して画像を表示する表
示画面31を有するCRTや液晶表示装置等の表示装置
30とを含んで構成されている。画像表示装置20a
は、ランダムポート1aとシリアルポート1bとを備え
るデュアルポートメモリを用いた画像メモリ1と、画像
メモリ1のシリアルポート1bからの読み出し画像デー
タを1スキャンライン分ごとに格納する1ラインメモリ
6と、画像メモリ1のシリアルポート1bからの読み出
し画像データか1ラインメモリ6からの読み出し画像デ
ータかを切替えるマルチプレクサ(以後、MPXと記
す)2と、ホスト10aの制御により画像メモリ1のシ
リアルリードタイミングの制御する制御信号301と現
在偶数奇数どちらの走査線上の画像メモリをアクセス中
であるかの識別信号302とを出力するリード制御回路
3aと、リード制御回路3aからの識別信号302とホ
スト10aからの表示装置30の偶数走査線上の表示制
御指示信号である偶数表示信号131と表示装置30の
奇数走査線上の表示制御指示信号である奇数表示信号1
32とからMPX2を制御する制御回路4と、画像メモ
リ1から読出されMPX2を介した画像データをビデオ
信号レートに変換するシフトレジスタ5とから構成され
ている。ホスト10aは、画像データを作成,出力する
画像作成部11aと、偶数表示信号131と奇数表示信
号132とを片一方または両方アクティブに出力し通常
表示とダブルバッファ表示とを切替る信号出力部13a
と、リード制御回路3aを制御する制御部12aとを含
んで構成されている。DESCRIPTION OF THE PREFERRED EMBODIMENTS The present invention will be described with reference to the drawings. FIG. 1 is a block diagram of one embodiment of the image display system of the present invention. The image display system according to the embodiment includes a host 10a that creates an image, an image display device 20a that stores the image created by the host 10a, and converts the image into a video signal rate.
It is configured to include a display device 30 such as a CRT or a liquid crystal display device having a display screen 31 for inputting a signal of the image display device 20a and displaying an image. Image display device 20a
An image memory 1 using a dual port memory having a random port 1a and a serial port 1b, a one-line memory 6 for storing image data read from the serial port 1b of the image memory 1 for each scan line, A multiplexer (hereinafter referred to as MPX) 2 for switching between image data read from the serial port 1b of the image memory 1 and image data read from the one-line memory 6, and control of the serial read timing of the image memory 1 under the control of the host 10a. A read control circuit 3a for outputting a control signal 301 for performing the read operation, an identification signal 302 for determining which of the even and odd scanning lines the image memory is currently being accessed, an identification signal 302 from the read control circuit 3a, and a display from the host 10a. The display control instruction signal on the even-numbered scanning line of the Odd display signal 1 is a display control instruction signal in the odd scan lines of the display signal 131 and the display device 30
32, a control circuit 4 for controlling the MPX2, and a shift register 5 for converting image data read from the image memory 1 and passed through the MPX2 into a video signal rate. The host 10a generates an image data and outputs the image data, and a signal output unit 13a that actively outputs one or both of the even display signal 131 and the odd display signal 132 to switch between the normal display and the double buffer display.
And a control unit 12a for controlling the read control circuit 3a.
【0021】次に、本発明の画像表示システムの動作に
関して図面を参照して説明する。図2は図1においてダ
ブルバッファ表示する場合の画像データと画像メモリと
表示装置の表示画面との対応を説明する説明図、図3は
図1において通常表示する場合の画像データと画像メモ
リと表示装置の表示画面との対応を説明する説明図であ
る。Next, the operation of the image display system of the present invention will be described with reference to the drawings. FIG. 2 is an explanatory view for explaining the correspondence between image data, image memory, and display screen of the display device in the case of double-buffer display in FIG. 1, and FIG. FIG. 4 is an explanatory diagram illustrating correspondence with a display screen of the device.
【0022】ダブルバッファ表示する場合、ホスト10
aの画像作成部11aは、図2に示すように2枚の画像
40b,40cをそれぞれ画像メモリ1の偶数,奇数走
査線上に格納する。信号出力部13aは、偶数表示信号
131または奇数表示信号132のどちらか片一方を出
力する。制御部12aは、リード制御回路3aを制御し
て画像メモリ1に制御信号301を出力し、画像メモリ
1から画像データを奇数走査線上,偶数走査線上と交互
に出力させる。出力された画像データは、MPX2に入
力すると同時に、1ラインメモリ6に格納される。In the case of double buffer display, the host 10
The image creating unit 11a stores the two images 40b and 40c on the even and odd scanning lines of the image memory 1 as shown in FIG. The signal output unit 13a outputs one of the even number display signal 131 and the odd number display signal 132. The control unit 12a controls the read control circuit 3a to output a control signal 301 to the image memory 1, and causes the image memory 1 to alternately output image data on odd scan lines and even scan lines. The output image data is input to the MPX 2 and stored in the one-line memory 6 at the same time.
【0023】偶数走査線上に格納された画像40cのみ
を表示する場合は、信号出力部13aから偶数表示信号
131のみを出力する。画像メモリ1から偶数走査線上
の画像データが出力されると、1ラインメモリ6に格納
され、リード制御回路3aが偶数走査線上の画像データ
が出力されたという識別信号302を制御回路4に出力
する。制御回路4は、偶数表示信号131と識別信号3
02とを参照してMPX2を制御し、偶数走査線上の画
像データのみをシフトレジスタ5に入力させる。シフト
レジスタ5は、画像データを変換して表示装置30に表
示する。画像メモリ1から奇数走査線上の画像データが
出力されると、リード制御回路3aが奇数走査線上の画
像データが出力されたという識別信号302を制御回路
4に出力する。制御回路4は、MPX2を制御し、1ラ
インメモリ6からの画像データに切替える。こうして、
表示装置30の表示画面31には、偶数走査線上の画像
データの画像40cのみが表示される。When displaying only the image 40c stored on the even-numbered scanning lines, only the even-numbered display signal 131 is output from the signal output unit 13a. When the image data on the even-numbered scanning line is output from the image memory 1, the image data is stored in the one-line memory 6, and the read control circuit 3a outputs to the control circuit 4 an identification signal 302 indicating that the image data on the even-numbered scanning line has been output. . The control circuit 4 outputs the even display signal 131 and the identification signal 3
With reference to 02, MPX2 is controlled, and only image data on even-numbered scanning lines is input to the shift register 5. The shift register 5 converts the image data and displays it on the display device 30. When the image data on the odd scanning lines is output from the image memory 1, the read control circuit 3a outputs to the control circuit 4 an identification signal 302 indicating that the image data on the odd scanning lines has been output. The control circuit 4 controls the MPX 2 to switch to the image data from the one-line memory 6. Thus,
On the display screen 31 of the display device 30, only the image 40c of the image data on the even scan line is displayed.
【0024】奇数走査線上に格納された画像40bのみ
を表示する場合は、信号出力部13aから奇数表示信号
132のみを出力する。画像メモリ1から奇数走査線上
の画像データが出力されると、1ラインメモリ6に格納
され、リード制御回路3aが奇数走査線上の画像データ
が出力されたという識別信号302を制御回路4に出力
する。制御回路4は、MPX2を制御し、奇数走査線上
の画像データのみをシフトレジスタ5に入力させる。シ
フトレジスタ5は、画像データを変換して表示装置30
に表示する。画像メモリ1から偶数走査線上の画像デー
タが出力されると、リード制御回路3aが偶数走査線上
の画像データが出力されたという識別信号302を制御
回路4に出力する。制御回路4は、MPX2を制御し、
1ラインメモリ6からの画像データに切替える。こうし
て、表示装置30の表示画面31bには奇数走査線上の
画像データの画像40bが表示される。When displaying only the image 40b stored on the odd scanning line, only the odd display signal 132 is output from the signal output unit 13a. When the image data on the odd-numbered scanning line is output from the image memory 1, the image data is stored in the one-line memory 6, and the read control circuit 3a outputs to the control circuit 4 an identification signal 302 indicating that the image data on the odd-numbered scanning line has been output. . The control circuit 4 controls the MPX 2 so that only the image data on the odd-numbered scanning lines is input to the shift register 5. The shift register 5 converts the image data, and
To be displayed. When the image data on the even scanning line is output from the image memory 1, the read control circuit 3a outputs to the control circuit 4 an identification signal 302 indicating that the image data on the even scanning line has been output. The control circuit 4 controls the MPX2,
The image data is switched to the image data from the one-line memory 6. Thus, the image 40b of the image data on the odd scanning line is displayed on the display screen 31b of the display device 30.
【0025】ダブルバッファ表示を行わない通常表示の
場合、ホスト10aの画像作成部11aは、図3に示す
ように1枚の画像40aを走査線順に画像メモリ1に格
納する。信号出力部13aは、偶数表示信号131と奇
数表示信号132とを両方出力する。制御部12aは、
画像表示装置20aのリード制御回路3aを制御して制
御信号301を出力させる。制御回路4は、信号出力部
13aから偶数表示信号131と奇数表示信号132と
が両方入力する。制御回路4は、偶数走査線上の画像デ
ータも奇数走査線上の画像データも両方有効になるよう
にMPX2を制御する。これにより、画像メモリ1から
走査線順に出力された画像データが、MPX2とシフト
レジスタ5とを介し、表示装置30の表示画面31に一
枚の画像40aとして表示される。In the case of normal display without double buffer display, the image creating section 11a of the host 10a stores one image 40a in the image memory 1 in the order of scanning lines as shown in FIG. The signal output unit 13a outputs both the even display signal 131 and the odd display signal 132. The control unit 12a
The read control circuit 3a of the image display device 20a is controlled to output a control signal 301. The control circuit 4 receives both the even display signal 131 and the odd display signal 132 from the signal output unit 13a. The control circuit 4 controls the MPX 2 so that both the image data on the even-numbered scanning lines and the image data on the odd-numbered scanning lines are valid. As a result, the image data output from the image memory 1 in the order of the scanning lines is displayed as a single image 40 a on the display screen 31 of the display device 30 via the MPX 2 and the shift register 5.
【0026】なお、図2において表示画面31が2つ示
されているが、これは図1に示す表示画面31に、画像
40bまたは画像40cのどちらか片一方が表示される
ことを示している。FIG. 2 shows two display screens 31. This means that either one of the image 40b and the image 40c is displayed on the display screen 31 shown in FIG. .
【0027】[0027]
【発明の効果】以上説明したように本発明の画像表示シ
ステムは、2枚の画像をそれぞれ画像メモリの偶数,奇
数走査線上に格納する画像作成部と画像メモリのシリア
ルポートからの読み出し画像データを分岐して1スキャ
ンライン分ごとに格納する1ラインメモリと画像メモリ
のシリアルポートからの読み出し画像データか1ライン
メモリからの読み出し画像データかを切替えるMPXと
識別信号,偶数表示信号,奇数表示信号を入力しMPX
を制御する制御回路と制御信号を画像メモリに識別信号
を制御回路に出力するリード制御回路と偶数表示信号,
奇数表示信号を出力する信号出力部と制御回路を制御す
る走査線制御部とを追加することにより、画像メモリか
ら奇数走査線,偶数走査線と交互に二枚の画像の画像デ
ータが出力され表示装置に表示する走査線上の画像デー
タはMPXを通過させ表示しない走査線の場合はMPX
を切替えて1ラインメモリに格納された画像データを通
過させることにより、画像メモリ内の画像データを偶数
走査線と奇数走査線とに分けて表示できるため、ハード
ウェア量を大としなくてもダブルバッファで表示ができ
る効果がある。As described above, according to the image display system of the present invention, an image forming section for storing two images on even-numbered and odd-numbered scanning lines of an image memory and image data read out from a serial port of the image memory, respectively. An MPX that switches between one line memory that branches and stores the data for each scan line and image data read from a serial port of the image memory or image data read from one line memory, and an identification signal, an even display signal, and an odd display signal. Enter MPX
A read control circuit for outputting a discrimination signal to the control circuit and a control signal for controlling the control signal to the image memory;
By adding a signal output section for outputting an odd display signal and a scanning line control section for controlling a control circuit, image data of two images are alternately output from an image memory as odd scanning lines and even scanning lines, and displayed. The image data on the scanning line to be displayed on the device passes through MPX, and the scanning line which is not displayed is MPX.
And by passing the image data stored in the one-line memory, the image data in the image memory can be divided into even-numbered scanning lines and odd-numbered scanning lines. There is an effect that can be displayed in the buffer.
【0028】また、輝度情報を削減せずに表示できるの
で、表示色を減少させなくてもダブルバッファで表示が
できる効果がある。Further, since the display can be performed without reducing the luminance information, there is an effect that the display can be performed by the double buffer without reducing the display color.
【図1】本発明の一実施例のブロック図である。FIG. 1 is a block diagram of one embodiment of the present invention.
【図2】図1においてダブルバッファ表示する場合の画
像データと画像メモリと表示装置の2つの表示画面との
対応を説明する説明図である。FIG. 2 is an explanatory diagram for explaining the correspondence between image data and two display screens of an image memory and a display device in the case of double buffer display in FIG. 1;
【図3】図1において通常表示する場合の画像データと
画像メモリと表示装置の表示画面との対応を説明する説
明図である。FIG. 3 is an explanatory diagram illustrating correspondence between image data, an image memory, and a display screen of a display device in a case of normal display in FIG.
【図4】従来の一例を示すブロック図である。FIG. 4 is a block diagram showing an example of the related art.
【図5】図4において表示装置に表示される画像データ
と画像メモリとの関係を説明する図である。FIG. 5 is a diagram illustrating a relationship between image data displayed on a display device and an image memory in FIG. 4;
【図6】図4においてダブルバッファ表示する場合の画
像データと画像メモリと表示装置の2つの表示画面との
対応を説明する説明図である。FIG. 6 is an explanatory diagram for explaining the correspondence between image data and two display screens of an image memory and a display device in the case of double buffer display in FIG. 4;
【図7】図4において通常表示する場合の画像データと
画像メモリと表示装置の表示画面との対応を説明する説
明図である。FIG. 7 is an explanatory diagram illustrating correspondence between image data, an image memory, and a display screen of a display device in the case of normal display in FIG.
1 画像メモリ 1a ランダムポート 1b シリアルポート 2 MPX 3a リード制御回路 301 制御信号 302 識別信号 4 制御回路 5 シフトレジスタ 6 1ラインメモリ 10a ホスト 11a 画像作成部 12a 制御部 13a 信号出力部 131 偶数表示信号 132 奇数表示信号 20a 画像表示装置 30 表示装置 31 表示画面 40a,40b,40c 画像 Reference Signs List 1 image memory 1a random port 1b serial port 2 MPX 3a read control circuit 301 control signal 302 identification signal 4 control circuit 5 shift register 6 1 line memory 10a host 11a image creation unit 12a control unit 13a signal output unit 131 even display signal 132 odd number Display signal 20a Image display device 30 Display device 31 Display screen 40a, 40b, 40c Image
Claims (3)
記ホストの作成した画像を内蔵するフレームバッファで
ある画像メモリに格納しビデオ信号レートに変換する画
像表示装置と、前記画像表示装置が読出した画像データ
をCRTや液晶表示装置に表示する表示装置とを含んで
構成されている画像表示システムにおいて、 画像データをダブルバッファ方式で表示する際、前記ホ
ストにおいて2枚の前記画像データを作成し、一枚は前
記画像メモリの偶数走査線に対応させて格納し、他の一
枚は奇数走査線に対応させて格納し、前記画像データを
出力する際に、前記画像メモリから出力された偶数走査
線上または奇数走査線上の画像データのどちらかを分岐
して1ラインメモリに格納し、もう片方の同じ画像デー
タを前記表示装置に出力し、次の走査線の場合には前記
1ラインメモリに格納された画像データを出力すること
を特徴とする画像表示システム。A host that is an upper information processing apparatus; an image display device that stores an image created by the host in an image memory that is a built-in frame buffer and converts the image signal into a video signal rate; And a display device for displaying the image data on a CRT or a liquid crystal display device, when the image data is displayed in a double-buffer system, the host computer creates two pieces of the image data. , One is stored in correspondence with the even-numbered scanning line of the image memory, and the other is stored in correspondence with the odd-numbered scanning line, and when outputting the image data, the even number output from the image memory is output. Either the image data on the scanning line or the odd scanning line is branched and stored in the one-line memory, and the other same image data is output to the display device, Image display system and outputs the image data stored in the one-line memory in the case of a scanning line of.
シリアルポートとを備えるデュアルポートメモリを用い
た画像メモリと、前記画像メモリのシリアルポートから
の読み出し画像データを分岐して1スキャンライン分ご
とに格納する1ラインメモリと、前記画像メモリのシリ
アルポートからの読み出し画像データか前記1ラインメ
モリからの読み出し画像データかを切替えるマルチプレ
クサと、前記ホストの制御により前記画像メモリのシリ
アルリードタイミングを制御する制御信号と現在前記画
像メモリの偶数奇数どちらの走査線上の画像データをア
クセス中であるかの識別信号とを出力するリード制御回
路と、前記リード制御回路からの識別信号と前記ホスト
からの前記表示装置の偶数走査線上の表示制御指示信号
である偶数表示信号と前記表示装置の奇数走査線上の表
示制御指示信号である奇数表示信号とから前記マルチプ
レクサを制御する制御回路と、前記画像メモリから読出
された画像データをビデオ信号レートに変換するシフト
レジスタとを含むことを特徴とする請求項1記載の画像
表示システム。2. An image display device comprising: an image memory using a dual port memory having a random port and a serial port; and image data read from the serial port of the image memory, and the image data is branched for each scan line. A one-line memory for storing, a multiplexer for switching between image data read from a serial port of the image memory and image data read from the one-line memory, and control for controlling serial read timing of the image memory under the control of the host A read control circuit for outputting a signal and an identification signal indicating which one of the even and odd scanning lines of the image memory is currently being accessed, and an identification signal from the read control circuit and the display device from the host. Display signal which is a display control instruction signal on the even scanning line of A control circuit for controlling the multiplexer from an odd display signal which is a display control instruction signal on an odd scan line of the display device; and a shift register for converting image data read from the image memory into a video signal rate. 2. The image display system according to claim 1, wherein:
作成し前記画像メモリの偶数,奇数走査線上に対応させ
て出力し前記画像メモリに格納する画像作成部と、前記
偶数表示信号と奇数表示信号とを片一方または両方アク
ティブに出力し通常表示とダブルバッファ方式での表示
とを切替える信号出力部と、前記画像表示装置のリード
制御回路を制御する制御部とを含むことを特徴とする請
求項1または2記載の画像表示システム。3. An image creating section for creating the two image data, outputting the image data in correspondence with even and odd scanning lines of the image memory, and storing the image data in the image memory; A signal output unit that actively outputs one or both of the display signals and switches between a normal display and a display in a double buffer system; and a control unit that controls a read control circuit of the image display device. The image display system according to claim 1.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3284317A JP3019543B2 (en) | 1991-10-30 | 1991-10-30 | Image display system |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3284317A JP3019543B2 (en) | 1991-10-30 | 1991-10-30 | Image display system |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH05119765A JPH05119765A (en) | 1993-05-18 |
JP3019543B2 true JP3019543B2 (en) | 2000-03-13 |
Family
ID=17676988
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3284317A Expired - Fee Related JP3019543B2 (en) | 1991-10-30 | 1991-10-30 | Image display system |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3019543B2 (en) |
-
1991
- 1991-10-30 JP JP3284317A patent/JP3019543B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPH05119765A (en) | 1993-05-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5543824A (en) | Apparatus for selecting frame buffers for display in a double buffered display system | |
US5587726A (en) | Method and apparatus for increasing the speed of operation of a double buffered display system | |
KR0167116B1 (en) | Equipment and method for provision of frame buffer memory for output display of computer | |
US5608864A (en) | Variable pixel depth and format for video windows | |
JPH08202318A (en) | Display control method and its display system for display device having storability | |
US20020140685A1 (en) | Display control apparatus and method | |
JPH07322165A (en) | Multivideo window simultaneous display system | |
JPH075860A (en) | Display control device | |
US4716460A (en) | Display refresh memory apparatus utilizing one half frame updating | |
US5903253A (en) | Image data control apparatus and display system | |
US4851826A (en) | Computer video demultiplexer | |
JPH08123367A (en) | Device and method for processing image signal | |
EP0525986A2 (en) | Apparatus for fast copying between frame buffers in a double buffered output display system | |
US5610630A (en) | Graphic display control system | |
US5050102A (en) | Apparatus for rapidly switching between output display frames using a shared frame gentification memory | |
JPH1185110A (en) | Display device and display method | |
JP3019543B2 (en) | Image display system | |
US6124842A (en) | Display apparatus | |
US6897902B1 (en) | Digital video-processing unit | |
JPH0588661A (en) | Image display system | |
US20110304595A1 (en) | Display | |
JP2907630B2 (en) | Frame memory controller | |
JP2001228818A (en) | Display device | |
US7006713B1 (en) | Image-processing apparatus and image-displaying apparatus | |
US6339452B1 (en) | Image display device and image displaying method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 19991207 |
|
LAPS | Cancellation because of no payment of annual fees |