JP2765996B2 - RDS receiver - Google Patents
RDS receiverInfo
- Publication number
- JP2765996B2 JP2765996B2 JP26252589A JP26252589A JP2765996B2 JP 2765996 B2 JP2765996 B2 JP 2765996B2 JP 26252589 A JP26252589 A JP 26252589A JP 26252589 A JP26252589 A JP 26252589A JP 2765996 B2 JP2765996 B2 JP 2765996B2
- Authority
- JP
- Japan
- Prior art keywords
- time
- rds
- display
- reception level
- clock
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Circuits Of Receivers In General (AREA)
Description
【発明の詳細な説明】 (イ) 産業上の利用分野 本発明は、RDS放送を受信できるRDS受信機に関する。The present invention relates to an RDS receiver capable of receiving an RDS broadcast.
(ロ) 従来の技術 近年、FMラジオ信号に代替周波数データなどのディジ
タルデータを多重するRDS(radio data system)が注目
されている。このRDSの規格は、欧州放送連盟(EBU)が
まとめたRDS仕様書“Specifications of the Radio Dat
a System RDSfor VHF/FM Sound Broadcasting",EBU doc
ument Tech.3244−E,Mar.1984.にて紹介されている。こ
れによれば、RDSデータは、4ブロックを1グループと
し、第1ブロックには常にPIコード(Program identifi
cation CODE)(プログラム識別コード)が書かれ、第
2ブロックは、第3、第4のブロックに何が書かれてい
るかを指示するアドレスブロックとなっている。ところ
で、RDSデータには、CT(clock time)と称するメッセ
ージがあり、これは分単位の時計情報である。このCTデ
ータを利用してローカル時刻を表示することが可能にな
る。(B) Conventional technology In recent years, an RDS (radio data system) that multiplexes digital data such as alternative frequency data with an FM radio signal has attracted attention. This RDS standard is based on the RDS specification “Specifications of the Radio Data” compiled by the European Broadcasting Corporation (EBU).
a System RDS for VHF / FM Sound Broadcasting ", EBU doc
ument Tech. 3244-E, Mar. 1984. According to this, the RDS data has four blocks as one group, and the first block always has a PI code (Program identifi
Cation CODE (program identification code) is written, and the second block is an address block indicating what is written in the third and fourth blocks. By the way, RDS data includes a message called CT (clock time), which is clock information in units of minutes. The local time can be displayed using the CT data.
(ハ) 発明が解決しようとする課題 上記の様にCTデータを利用した場合、受信レベルが十
分高い場合がよいが、トンネル等の受信レベルが低い場
合にはCTデータそのものが受信できないので、時刻表示
をすることができないという欠点があった。(C) Problems to be Solved by the Invention When the CT data is used as described above, it is preferable that the reception level is sufficiently high, but when the reception level of a tunnel or the like is low, the CT data itself cannot be received. There was a drawback that it could not be displayed.
(ニ) 課題を解決するための手段 本発明のRDS受信機は、FMチューナ回路と、該チュー
ナ回路の出力信号からRDSデータをデコードするRDSデコ
ーダと、前記FMチューナ回路の出力信号を再生してスピ
ーカを駆動するオーディオ回路と、少なくとも時刻を表
示する表示手段と、時刻を計時する時計手段と、受信局
の受信レベルの低下を検出する受信レベル検出手段と、
RDSデータに含まれる時刻情報と前記時計手段の時刻情
報との間の時差と時計手段の時刻情報を演算し、その演
算結果を出力する演算手段と、受信局の受信レベルが所
定レベル以上の時、RDSデータに含まれる時刻情報に基
づいて前記表示手段に時刻を表示し、受信局の受信レベ
ルが所定レベル未満の時、前記演算手段の出力情報に基
づいて前記表示手段に所定時間時刻を表示する表示制御
手段とからなるものである。(D) Means for Solving the Problems An RDS receiver according to the present invention comprises: an FM tuner circuit; an RDS decoder for decoding RDS data from an output signal of the tuner circuit; and an output signal of the FM tuner circuit. An audio circuit that drives a speaker, a display unit that displays at least time, a clock unit that measures time, a reception level detection unit that detects a decrease in the reception level of the receiving station,
Calculating means for calculating the time difference between the time information included in the RDS data and the time information of the clock means and the time information of the clock means, and outputting the calculation result; and when the reception level of the receiving station is equal to or higher than a predetermined level. Displaying the time on the display unit based on the time information included in the RDS data, and when the reception level of the receiving station is less than a predetermined level, displaying the predetermined time on the display unit based on the output information of the arithmetic unit. And display control means.
更に、前記表示制御手段は、演算手段の出力情報に基
づいて表示手段に所定時間時刻を表示した後も受信局の
受信レベルが継続して所定レベル未満の場合、前記時計
手段の出力情報に基づいて表示手段に時刻を表示するも
のである。Furthermore, the display control means, based on the output information of the clock means, based on the output information of the clock means, when the reception level of the receiving station continues to be less than the predetermined level after displaying the time for a predetermined time on the display means based on the output information of the calculation means. The time on the display means.
(ホ) 作用 本発明は、上記の様に構成したものであるから、トン
ネル等の受信レベルが低い場合、RDSデータに含まれる
時刻情報と時計手段の時刻情報との間の時差と時計手段
の時刻情報を演算し、その演算結果である時刻を所定時
間表示することになる。(E) Function Since the present invention is configured as described above, when the reception level of a tunnel or the like is low, the time difference between the time information included in the RDS data and the time information of the clock means and the time difference of the clock means Time information is calculated, and the calculated time is displayed for a predetermined time.
又、この所定時間経過後、受信レベルが復帰していな
い場合は、時計手段による時刻を表示することになる。If the reception level has not been restored after the elapse of the predetermined time, the time is displayed by the clock means.
(ヘ) 実施例 本発明の実施例を図面に基づいて説明する。第1図
は、本発明のRDS受信機のブロック図を示し、(1)は
アンテナ、(2)は該アンテナの信号を入力し、FM復調
信号を出力するチューナ回路で、局部発振回路をPLLシ
ンセサイザーで構成している。(3)は前記チューナ回
路(2)の出力信号をR、L信号に分離するMPX回路、
(4)はアンプ、(5)、(5)はスピーカである。
(6)はFM復調信号から取り出したRDS変調信号を復調
し、クロックを再生すると共に復調したRDSデータのグ
ループ同期と誤り訂正をするRDSデコーダ、(7)は前
記チューナ回路(2)からの受信レベル信号をA/D変換
するA/D変換回路、(8)は表示器で、第2図に示すよ
うに時刻表示部(8A)とRDS時刻ランプ(8B)とからな
る。尚、時刻表示部(8A)はバック照明が赤と青に変更
可能である。(9)はキー回路で、第2図に示すような
時刻セットキー(S1)、(S2)、時刻表示モードを選択
するセレクトキー(SL)及びプリセットキー(P1)、
(P2)、(P3)、(P4)からなる。(10)は時刻を計時
する時計回路、(11)はRAMからなるデータメモリであ
る。(12)は予め書き込まれたプログラムに従って各部
を制御するマイクロプロセッサである。第4図は、CTを
有するRDSデータの1グループ(グループタイプコード
及びB0が「0100」、「0」)のデータのフォーマットを
示す。このグループは1秒に1回の割合で送信される。
ここで、日付コードはユリウス暦にて表示され、0〜99
999を17ビットの2進数でコード化される。そして、こ
れから所定の公式によって月、日、週、曜日に変換され
る。(F) Example An example of the present invention will be described with reference to the drawings. FIG. 1 is a block diagram of an RDS receiver according to the present invention. (1) is an antenna, (2) is a tuner circuit which inputs a signal of the antenna and outputs an FM demodulated signal, and a local oscillation circuit is constituted by a PLL. Consists of a synthesizer. (3) an MPX circuit for separating the output signal of the tuner circuit (2) into R and L signals;
(4) is an amplifier, and (5) and (5) are speakers.
(6) is an RDS decoder that demodulates the RDS modulated signal extracted from the FM demodulated signal, reproduces a clock, and performs group synchronization and error correction of the demodulated RDS data. (7) Receives from the tuner circuit (2). An A / D conversion circuit for A / D converting the level signal, (8) is a display, which comprises a time display section (8A) and an RDS time lamp (8B) as shown in FIG. The back lighting of the time display section (8A) can be changed to red and blue. (9) is a key circuit, as shown in FIG. 2, a time set key (S1), (S2), a select key (SL) for selecting a time display mode, and a preset key (P1);
(P2), (P3) and (P4). (10) is a clock circuit for measuring time, and (11) is a data memory composed of a RAM. (12) is a microprocessor that controls each unit according to a program written in advance. Figure 4 is a group (group type code and B 0 is "0100", "0") of the RDS data having a CT showing a format of data. This group is transmitted once a second.
Here, the date code is displayed in Julian calendar,
999 is coded as a 17-bit binary number. Then, it is converted into month, day, week, and day of the week according to a predetermined formula.
時コード、分コードは、万国標準時間によって表示さ
れ、夫々0〜23、0〜59を5ビット、6ビットの2進数
でコード化される。ローカル時間オフセットは、30分の
かけ算としての表し方で−12hから+12hまでの6ビット
の2進数でコード化される。尚、検査語は、誤り検出/
訂正をするための符号であり、又オフセットはブロック
の開始点とそのブロックがグループ内の何番目のブロッ
クであるかを識別するためのものである。The hour code and the minute code are represented by universal standard time, and 0 to 23 and 0 to 59 are coded by 5 bit and 6 bit binary numbers, respectively. The local time offset is coded as a 6-bit binary number from -12h to + 12h, expressed as a multiplication of 30 minutes. Note that the check word is used for error detection /
The offset is a code for correcting, and the offset is for identifying the starting point of the block and the number of the block in the group.
第3図は、前記マイクロプロセッサ(12)に書き込ま
れた要部のプログラムのフローチャートを示し、以下こ
れに基づいて動作を説明する。尚、初期設定として、プ
リセットキーの操作により、マイクロプロセッサ(12)
からCTデータを送信しているRDS局の周波数情報がチュ
ーナ回路(2)に与えられているものとし、又セットキ
ー(S1)、(S2)により時計回路(10)を自己に都合の
よい時刻に調整しているものとする。FIG. 3 shows a flowchart of a main part program written in the microprocessor (12), and the operation will be described below based on the flowchart. As an initial setting, the microprocessor (12)
It is assumed that the frequency information of the RDS station transmitting CT data from is supplied to the tuner circuit (2), and the clock circuit (10) is set to a time convenient for itself by the set keys (S1) and (S2). It is assumed that it is adjusted to
この状態で、マイクロプロセッサ(12)は、レジスタ
Fを0に設定し、セレクトキー(SL)が操作されたか否
かを監視する(ステップS−1、2)。セレクトキー
(SL)が操作されていなければ、RDSデータから時コー
ド、分コード、ローカル時間オフセットを読み込む(ス
テップS−6、7)。そして、マイクロプロセッサ(1
2)は、これらから万国標準時間と時差を求めて加減算
し、ローカル時刻を時刻表示部(8A)に表示すると共に
RDS時刻ランプ(8B)を点灯させ、更に時刻表示部(8
A)のバック照明は赤にさせ、RDSデータに基づく時刻表
示であることを報知する(ステップS−8)。次にマイ
クロプロセッサ(12)は、時計回路(10)の時刻と算出
したローカル時刻との時差を算出し、データメモリ(1
1)にストアする(ステップS−9)。そして、受信局
の受信レベルが所定レベル以下か否かを検出し、所定レ
ベル以上であればステップS−2に戻り、所定レベル未
満であれば時計回路(10)の時刻にデータメモリ(11)
にストアした時差を加減算した時刻を5分間時刻表示部
(8A)に表示する(ステップS−10、11)。ここで、5
分間としたのは、一般的にトンネル等は、5分間で通過
できることによる。5分経過後、再度受信局の受信レベ
ルを検出し、所定レベル以上に復帰していればステップ
S−2に戻り、所定レベル未満のままであればレジスタ
Fを1に設定してステップS−14に移行する(ステップ
S−12、13)。このステップS−14では、時計回路(1
0)による時刻を時刻表示部(8A)に表示すると共に時
刻表示部(8A)のバック照明を青に変更し、時計回路
(10)による時刻表示であることを報知する。5分経過
後にこのステップS−14の処理を行うようにしたのは、
長時間ステップS−8による時刻表示を行なった場合、
車両で移動中現実のローカル時刻と異なってくる恐れが
あり、それより、自己に都合よく設定した時計回路(1
0)の時刻を表示する方が好ましいからである。この
後、受信局の受信レベルを検出し、所定レベル以上であ
ればRDS時刻ランプ(8B)を点滅させてステップS−2
に移行し、所定レベル未満であればRDS時刻ランプ(8
B)を消灯させてステップS−15に移行する(ステップ
S−15〜17)。これにより、RDS時刻ランプ(8B)の点
滅中は、セレクトキー(SL)の操作を受け付けて時計回
路(10)に基づく時刻表示からRDSデータに基づく時刻
表示への変更を可能とし(ステップS−2〜5)、そし
てRDS時刻ランプ(8B)の消灯中は、セレクトキー(S
L)の操作は受け付けないようにしている。尚、RDSデー
タに基づく時刻表示中、セレクトキー(SL)が操作され
ると時計回路(10)に基づく時刻表示へ変更されること
になる(ステップS−2〜5)。これにより、自分で定
めた自己管理時刻は時計回路(10)に基づいて行なえ、
又会合時間などの現地の人とのスケジュールはRDSデー
タに基づく時刻により行なうことができる。In this state, the microprocessor (12) sets the register F to 0 and monitors whether or not the select key (SL) has been operated (steps S-1, S2). If the select key (SL) has not been operated, the hour code, minute code, and local time offset are read from the RDS data (steps S-6 and S7). And the microprocessor (1
2) calculate and subtract from this the universal time and the time difference, display the local time on the time display (8A) and
Turn on the RDS time lamp (8B), and then
The backlight of (A) is set to red to notify that the time is displayed based on the RDS data (step S-8). Next, the microprocessor (12) calculates a time difference between the time of the clock circuit (10) and the calculated local time, and
1) (step S-9). Then, it is detected whether or not the reception level of the receiving station is lower than a predetermined level. If the reception level is higher than the predetermined level, the process returns to step S-2, and if lower than the predetermined level, the data memory (11) at the time of the clock circuit (10).
Is displayed on the time display unit (8A) for 5 minutes (steps S-10 and S11). Where 5
The reason for the minute is that a tunnel or the like can generally pass in 5 minutes. After the elapse of 5 minutes, the reception level of the receiving station is detected again. If the reception level has returned to the predetermined level or more, the process returns to step S-2. If the reception level remains below the predetermined level, the register F is set to 1 and the step S- The process proceeds to 14 (steps S-12 and S13). In this step S-14, the clock circuit (1
0) is displayed on the time display section (8A), and the backlight of the time display section (8A) is changed to blue to notify that the time is displayed by the clock circuit (10). The reason for performing the process of step S-14 after the lapse of 5 minutes is that
When the time is displayed in step S-8 for a long time,
There is a possibility that the actual local time may be different from the actual local time while moving by vehicle, and the clock circuit (1
This is because it is preferable to display the time of 0). Thereafter, the reception level of the receiving station is detected, and if the reception level is equal to or higher than the predetermined level, the RDS time lamp (8B) flashes, and step S-2
To the RDS time lamp (8
B) is turned off, and the process proceeds to step S-15 (steps S-15 to 17). As a result, while the RDS time lamp (8B) is blinking, the operation of the select key (SL) is accepted and the time display based on the clock circuit (10) can be changed to the time display based on the RDS data (step S-). 2-5) and while the RDS time lamp (8B) is off, press the select key (S
L) operation is not accepted. When the select key (SL) is operated during the time display based on the RDS data, the time display is changed to the time display based on the clock circuit (10) (steps S-2 to S5). This allows the self-managed time set by the user to be based on the clock circuit (10),
Schedules with local people, such as meeting times, can be made based on the time based on the RDS data.
(ト) 発明の効果 本発明は、上記の様に構成したものであるから、トン
ネル等の受信レベルが低い場合、RDSデータにふくまれ
る時刻情報と時計手段の時刻情報との間の時差と時計手
段の時刻情報を演算し、その演算結果である時刻を所定
時間表示することになり、トンネル等の受信状況がよく
ない場所においてもローカル時間の表示が可能になる。(G) Effects of the Invention Since the present invention is configured as described above, when the reception level of a tunnel or the like is low, the time difference between the time information included in the RDS data and the time information of the clock means and the clock The time information of the means is calculated, and the time as the calculation result is displayed for a predetermined time, so that the local time can be displayed even in a place such as a tunnel where reception conditions are poor.
又、この所定時間経過後、受信レベルが復帰していな
い場合は、時計手段による時刻を表示することになり、
実際のローカル時刻と表示している時刻が異なるのを防
止できる。If the reception level has not returned after the elapse of the predetermined time, the time is displayed by the clock means.
It is possible to prevent the displayed time from being different from the actual local time.
第1図は、本発明のRDS受信機のブロック図、第2図
は、同じくRDS受信機の正面図、第3図は、同じくマイ
クロプロセッサに書き込まれた要部のプログラムのフロ
ーチャート、第4図は、RDSデータのデータフォーマッ
トを示す図である。 (2)……チューナ回路、(6)……RDSデコーダ、
(8)……表示器、(10)……時計回路、(11)……デ
ータメモリ、(12)……マイクロプロセッサ。FIG. 1 is a block diagram of an RDS receiver of the present invention, FIG. 2 is a front view of the same RDS receiver, FIG. 3 is a flowchart of a main part program similarly written in a microprocessor, FIG. FIG. 3 is a diagram showing a data format of RDS data. (2) ... tuner circuit, (6) ... RDS decoder,
(8) Display, (10) Clock circuit, (11) Data memory, (12) Microprocessor.
フロントページの続き (72)発明者 村上 耕一 鳥取県鳥取市南吉方3丁目201番地 鳥 取三洋電機株式会社内 (56)参考文献 特開 平2−301329(JP,A) 特開 昭62−242424(JP,A) (58)調査した分野(Int.Cl.6,DB名) H04B 1/16Continuation of front page (72) Inventor Koichi Murakami 3-201 Minamiyoshikata, Tottori City, Tottori Prefecture Tottori Sanyo Electric Co., Ltd. (JP, A) (58) Field surveyed (Int. Cl. 6 , DB name) H04B 1/16
Claims (2)
信号からRDSデータをデコードするRDSデコーダと、前記
FMチューナ回路の出力信号を再生してスピーカを駆動す
るオーディオ回路と、少なくとも時刻を表示する表示手
段と、時刻を計時する時計手段と、受信局の受信レベル
の低下を検出する受信レベル検出手段と、RDSデータに
含まれる時刻情報と前記時計手段の時刻情報との間の時
差と時計手段の時刻情報を演算し、その演算結果を出力
する演算手段と、受信局の受信レベルが所定レベル以上
の時、RDSデータに含まれる時刻情報に基づいて前記表
示手段に時刻を表示し、受信局の受信レベルが所定レベ
ル未満の時、前記演算手段の出力情報に基づいて前記表
示手段に所定時間時刻を表示する表示制御手段とからな
ることを特徴とするRDS受信機。An FM tuner circuit; an RDS decoder for decoding RDS data from an output signal of the tuner circuit;
An audio circuit that reproduces an output signal of the FM tuner circuit to drive a speaker; a display unit that displays at least the time; a clock unit that measures the time; and a reception level detection unit that detects a decrease in the reception level of the receiving station. A calculating means for calculating a time difference between the time information included in the RDS data and the time information of the clock means and the time information of the clock means, and outputting the calculation result; and a reception level of the receiving station being equal to or higher than a predetermined level. Time, the time is displayed on the display means based on the time information included in the RDS data, and when the reception level of the receiving station is less than a predetermined level, the display means displays a predetermined time on the basis of the output information of the arithmetic means. An RDS receiver comprising display control means for displaying.
情報に基づいて前記表示手段に所定時間時刻を表示した
後も受信局の受信レベルが継続して所定レベル末端の場
合、前記時計手段の出力情報に基づいて前記表示手段に
時刻を表示することを特徴とする特許請求の範囲第1項
記載のRDS受信機。2. The display control means according to claim 1, wherein said display means displays the time on the display means for a predetermined time based on the output information of said arithmetic means. 2. The RDS receiver according to claim 1, wherein a time is displayed on said display means based on the output information of the RDS.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP26252589A JP2765996B2 (en) | 1989-10-06 | 1989-10-06 | RDS receiver |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP26252589A JP2765996B2 (en) | 1989-10-06 | 1989-10-06 | RDS receiver |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH03123223A JPH03123223A (en) | 1991-05-27 |
JP2765996B2 true JP2765996B2 (en) | 1998-06-18 |
Family
ID=17377010
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP26252589A Expired - Fee Related JP2765996B2 (en) | 1989-10-06 | 1989-10-06 | RDS receiver |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2765996B2 (en) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2573040Y2 (en) * | 1992-04-24 | 1998-05-28 | アルパイン株式会社 | Car radio receiver |
DE4416869A1 (en) * | 1994-05-13 | 1995-11-16 | Opel Adam Ag | Control device for a clock to be synchronized by radio signals |
AT413005B (en) * | 2001-12-19 | 2005-09-26 | Uc4 Software Gmbh | COMPUTER CONNECTION WITH TIME COMPARISON |
-
1989
- 1989-10-06 JP JP26252589A patent/JP2765996B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPH03123223A (en) | 1991-05-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0736851A2 (en) | Transmission method and receiving apparatus of emergency information which is frequency-multiplexed on an FM broadcast radio wave | |
JPH02124648A (en) | Receiver | |
JPH10150377A (en) | Broadcast receiver | |
JP2765996B2 (en) | RDS receiver | |
US6751163B1 (en) | Clock adjusting method and electronic equipment using the method | |
JP3294514B2 (en) | FM multiplex broadcasting receiver | |
JP2647672B2 (en) | Data multiplex broadcasting receiver | |
JPH10178359A (en) | Receiver, reception method and transmission/reception system | |
JPH0652877B2 (en) | RDS receiver | |
JP3040415B2 (en) | Device for playing alarm | |
JP3787887B2 (en) | Radio wave receiver | |
JP2774984B2 (en) | RDS receiver | |
JPH08340310A (en) | Advertisement display method in multiple broadcast receiver | |
JP3225259B2 (en) | Broadcast receiver | |
JPH1198093A (en) | Data receiver | |
JP3474994B2 (en) | FM multiplex broadcast receiving method | |
JP2994981B2 (en) | Additional information receiver | |
JP3889166B2 (en) | RDS receiver | |
JPH10145313A (en) | Transmission reception system, receiver, reception method and medium | |
JPH06244750A (en) | Multiplexed data reproducing method for fm multiplex receiver | |
JP4204076B2 (en) | Reception control method for data broadcasting receiver | |
JP3475592B2 (en) | Time data receiving apparatus and time correction control method | |
JPH11308133A (en) | Receiver | |
JP2004364176A (en) | Digital receiver | |
JPH10200430A (en) | Receiver and receiving wait time utilizing method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Year of fee payment: 11 Free format text: PAYMENT UNTIL: 20090403 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090403 Year of fee payment: 11 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Year of fee payment: 11 Free format text: PAYMENT UNTIL: 20090403 |
|
R360 | Written notification for declining of transfer of rights |
Free format text: JAPANESE INTERMEDIATE CODE: R360 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090403 Year of fee payment: 11 |
|
R370 | Written measure of declining of transfer procedure |
Free format text: JAPANESE INTERMEDIATE CODE: R370 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Year of fee payment: 11 Free format text: PAYMENT UNTIL: 20090403 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090403 Year of fee payment: 11 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |