JP2687705B2 - Digital transmission system - Google Patents
Digital transmission systemInfo
- Publication number
- JP2687705B2 JP2687705B2 JP2252339A JP25233990A JP2687705B2 JP 2687705 B2 JP2687705 B2 JP 2687705B2 JP 2252339 A JP2252339 A JP 2252339A JP 25233990 A JP25233990 A JP 25233990A JP 2687705 B2 JP2687705 B2 JP 2687705B2
- Authority
- JP
- Japan
- Prior art keywords
- terminal
- bit
- signal
- terminal device
- control circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Time-Division Multiplex Systems (AREA)
- Communication Control (AREA)
Description
【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、ディジタルデータ伝送サービスでのデータ
端末装置の信号多重制御方式に利用する。特に、ディジ
タル伝送網の一端を構成する網側の信号処理装置とユー
ザ端末装置とがCCITT勧告I.430ユーザ・網インタフェー
スのディジタル信号列で接続される専用線ディジタル加
入者端末の多重方式に関する。DETAILED DESCRIPTION OF THE INVENTION [Industrial field of application] The present invention is used for a signal multiplexing control system of a data terminal device in a digital data transmission service. In particular, it relates to a dedicated line digital subscriber terminal multiplexing system in which a signal processing device on the network side and a user terminal device forming one end of a digital transmission network are connected by a digital signal train of CCITT Recommendation I.430 user / network interface.
本発明は、Iインタフェースを用いて端末装置をバス
型に収容する信号処理装置をもつディジタル伝送方式に
おいて、 ユーザのオプション使用が認められたQビットを利用
することにより、 端末装置の伝送容量をフレキシブルに変更して低速デ
ータから高速データまでを効率的に収容することができ
るようにしたものである。According to the present invention, in a digital transmission system having a signal processing device for accommodating a terminal device in a bus type by using an I interface, the transmission capacity of the terminal device is flexible by using the Q bit which the user is allowed to use as an option. To enable efficient accommodation of low to high speed data.
従来の加入者側の端末装置は、ディジタル伝送サービ
スを提供する通信事業者(網)側の信号終端を行う信号
処理装置と特定のユーザ・網インタフェースを規定し、
ディジタル伝送網を構成している。特に、近年利用が活
発になっている高速ディジタル専用線では、64Kbps〜61
44Kbpsまでの高速データをユーザに提供している。この
高速専用線サービスでは、伝送信号を有効に利用するた
めに第9図および第10図に示すように電話、画像、ファ
イルなどのデータに見合ったデータ速度に多重するため
ユーザ側に多重化装置(以下、TDMという)を配置し、P
BX、TV会議装置、FAX、データ端末などを高速のデータ
列に時分割多重収容し、効率的なデータ伝送を行ってい
る。A conventional terminal device on the subscriber side defines a signal processing device that performs signal termination on the communication carrier (network) side that provides a digital transmission service and a specific user / network interface,
It constitutes a digital transmission network. Especially for high-speed digital leased lines, which have been actively used in recent years, 64 Kbps to 61
It provides users with high-speed data up to 44 Kbps. In this high-speed leased line service, in order to effectively use the transmission signal, as shown in FIGS. 9 and 10, the multiplexing device is provided to the user side in order to multiplex the data rate corresponding to the data such as telephone, image and file. Place (hereinafter referred to as TDM), P
BX, video conferencing equipment, FAX, data terminal, etc. are accommodated in a high-speed data stream in a time division multiplexed manner for efficient data transmission.
このような従来例方式では、伝送信号を有効的に利用
するために高価なTDM装置を配置しなければならなかっ
た。一方、64Kbps程度の比較的低速のデータのTDM装置
は利用効率からみて導入費用が膨らみ、安価な装置の開
発が望まれていた。In such a conventional system, an expensive TDM device has to be arranged in order to effectively use the transmission signal. On the other hand, the introduction cost of the TDM device with relatively low speed data of about 64 Kbps bulges from the viewpoint of utilization efficiency, and development of an inexpensive device has been desired.
本発明は、128Kbps以下のユーザ・網インタフェース
をCCITT(国際電信電話諮問委員会)で標準勧告された
Iインタフェース(192Kbps I.430)を用いることで加
入者側の端末装置をバス型に接続して複数収容し、本勧
告でユーザにオプション使用が認められているQビット
を利用し、バスに接続した8個の端末の伝送容量をフレ
キシブルに変更し、低速データから高速データまで効率
的に収容することのできる経済的なディジタル伝送方式
を提供することを目的とする。The present invention uses a I / O interface (192 Kbps I.430) standardized by CCITT (International Telegraph and Telephone Advisory Committee) as a user / network interface of 128 Kbps or less to connect a terminal device on the subscriber side to a bus type. By accommodating more than one, and using the Q bit that the user is allowed to use as an option in this Recommendation, the transmission capacity of eight terminals connected to the bus can be changed flexibly to efficiently accommodate low-speed data to high-speed data. It is an object of the present invention to provide an economical digital transmission method that can be performed.
本発明は、専用線網を介して対向する端のそれぞれに
接続された通信事業者側の信号処理装置と、CCITT勧告
I.430に準拠するユーザ・網インタフェースのディジタ
ル信号列が経由するディジタル伝送網を介してこの信号
処理装置のそれぞれに接続されたユーザ側の複数個の端
末装置とを備えたディジタル伝送方式において、上記専
用線網の一方の端に接続された信号処理装置とこの信号
処理装置に収容される端末装置との間に挿入された主端
末多重制御回路と、対向する他方の端に接続された信号
処理装置とこの信号処理装置に収容される端末装置との
間に挿入された従端末多重制御回路とを備え、上記主端
末多重制御回路は、CCITT勧告I.430によりユーザにオプ
ション使用が認められているQビットを利用して、その
主端末多重制御装置に接続された各端末装置にその端末
装置に設定される伝送速度および送信タイミングを通知
するとともに、その制御情報を上記従端末多重制御回路
に通知する手段を含み、上記従端末多重制御回路は、上
記主端末多重制御回路から通知された制御情報に基づい
て、その従端末多重制御装置に接続された各端末装置に
その端末装置に設定される伝送速度および送信タイミン
グをQビットにより通知する手段を含み、上記端末装置
のそれぞれは上記主端末多重制御回路または上記従端末
多重制御装置からのQビットによる通知に基づいてその
端末装置の伝送速度および送信タイミングを制御する端
末制御回路を含むことを特徴とする。The present invention relates to a signal processing device on the side of a telecommunications carrier, which is connected to each of opposite ends via a leased line network, and CCITT recommendation.
In a digital transmission system comprising a plurality of terminal devices on the user side connected to each of the signal processing devices via a digital transmission network through which a digital signal train of a user / network interface conforming to I.430 passes, A main terminal multiplex control circuit inserted between a signal processing device connected to one end of the leased line network and a terminal device accommodated in the signal processing device, and a signal connected to the opposite end It is provided with a slave terminal multiplex control circuit inserted between the processing device and a terminal device accommodated in this signal processing device, and the above-mentioned main terminal multiplex control circuit is allowed to be used by the user as an option by CCITT Recommendation I.430. Using the Q bit that is set, each terminal device connected to the main terminal multiplex control device is notified of the transmission rate and transmission timing set in the terminal device, and the control is performed. The slave terminal multiplex control circuit, the slave terminal multiplex control circuit is connected to the slave terminal multiplex control device based on the control information notified from the master terminal multiplex control circuit. A means for notifying the terminal device of the transmission rate and the transmission timing set in the terminal device by the Q bit, each of the terminal devices notifying by the Q bit from the main terminal multiplex control circuit or the slave terminal multiplex control device. It is characterized by including a terminal control circuit for controlling the transmission rate and the transmission timing of the terminal device based on the above.
上記主端末多重制御回路は、自回路に接続された端末
装置と上記従端末多重制御回路に接続された端末装置に
対する伝送速度、送出タイミングおよびこの端末装置を
識別する識別番号信号を設定するQビット設定処理部
と、このQビット設定処理部の設定内容を自回路が接続
された信号処理装置から自回路に接続された端末装置へ
送られるI.430信号のQビットに多重する第一のQビッ
ト多重部と、上記Qビット設定処理部の設定内容を自回
路に接続された端末装置から自回路が接続された端末装
置へ送られるI.430信号のQビットに多重する第二のQ
ビット多重部とを含むことが望ましい。The main terminal multiplex control circuit sets a transmission rate for a terminal device connected to its own circuit and a terminal device connected to the slave terminal multiplex control circuit, a sending timing, and a Q bit for setting an identification number signal for identifying this terminal device. A setting processing unit and a first Q that multiplexes the setting contents of the Q bit setting processing unit with the Q bit of the I.430 signal sent from the signal processing device to which the own circuit is connected to the terminal device connected to the own circuit. A second Q that multiplexes the setting contents of the bit multiplexing unit and the Q bit setting processing unit into the Q bits of the I.430 signal sent from the terminal device connected to the own circuit to the terminal device connected to the own circuit.
It is desirable to include a bit multiplexer.
上記従端末多重制御回路は、自回路が接続された信号
処理装置からのI.430信号のQビットを分離するQビッ
ト分離部と、分離されたQビットに基づいて自回路に接
続された端末装置に対する伝送速度、送出タイミングお
よびこの端末装置を識別する識別番号信号を設定するQ
ビット設定処理部と、このQビット設定処理部の設定内
容を自回路に接続された端末装置へ送られるI.430信号
のQビットに多重するQビット多重部とを含むことが望
ましい。The slave terminal multiplex control circuit includes a Q bit separation unit that separates the Q bit of the I.430 signal from the signal processing device to which the self circuit is connected, and a terminal that is connected to the self circuit based on the separated Q bit. Q which sets the transmission rate to the device, the transmission timing and the identification number signal for identifying this terminal device
It is desirable to include a bit setting processing unit and a Q bit multiplexing unit that multiplexes the setting contents of the Q bit setting processing unit with the Q bits of the I.430 signal sent to the terminal device connected to the own circuit.
上記端末制御回路は、上記従端末多重制御回路から到
来するI.430信号からQビットを分離するQビット分離
部と、分離されたQビットから制御情報を分析するメッ
セージ分析部と、分離されたQビットに含まれる識別番
号信号からそのQビットによる制御情報が自回路に対す
るものか否かを判定する識別番号判定部と、上記メッセ
ージ分析部の分析結果と上記識別番号判定部の判定結果
とに応じて自回路の属する端末装置の伝送速度および送
信タイミングを設定する多重送出制御部と、この多重送
出制御部の指示に従って自回路を属する端末装置へのI.
430信号およびその端末装置から送出するI.430信号のB
チャネルおよびDチャネルの送出制御を行うBチャネル
・Dチャネル処理部とを含むことが望ましい。The terminal control circuit is separated by a Q bit separation unit that separates Q bits from the I.430 signal coming from the slave terminal multiplexing control circuit, and a message analysis unit that analyzes control information from the separated Q bits. An identification number determination unit that determines whether or not the control information based on the Q bit is for the own circuit from the identification number signal included in the Q bit, an analysis result of the message analysis unit, and a determination result of the identification number determination unit. According to the instruction of the multiplex sending control unit that sets the transmission speed and the transmission timing of the terminal device to which the own circuit belongs, and the I.
430 signal and B of I.430 signal transmitted from the terminal device
It is desirable to include a B channel / D channel processing unit that controls transmission of channels and D channels.
64Kbps程度の比較的低速なデータに対してTDM装置を
用いると、利用効率が低い。そこで、CCITT勧告による
Iインタフェースを用いて加入者側の端末装置の複数個
を収容し、この勧告でオプション使用が認められている
Qビットを使用して各端末装置の伝送容量を柔軟に変更
できる多重制御を行う。If the TDM device is used for relatively low speed data of about 64 Kbps, the utilization efficiency is low. Therefore, a plurality of terminal devices on the subscriber side can be accommodated by using the I interface according to the CCITT recommendation, and the transmission capacity of each terminal device can be flexibly changed by using the Q bit which is permitted to use the option according to this recommendation. Performs multiple control.
以下、図面に基づいて本発明の一実施例を説明する。 Hereinafter, an embodiment of the present invention will be described with reference to the drawings.
第1図は、この実施例に係わるネットワークシステム
構成図である。本発明の端末多重制御回路をI.430イン
タフェースの伝送サービスを提供する通信事業者の網側
終端を行う信号処理装置108および109とディジタル電話
機、データ端末、さらに低速のデータ端末を効率収容す
るターミナル・アダプターなどの端末装置104ないし107
(最大8端末)との間に配置し、通信事業者のネットワ
ークを会して対向する端末装置とデータ伝送を行う利用
形態の一例である。FIG. 1 is a network system configuration diagram according to this embodiment. The terminal multiplex control circuit of the present invention is a terminal for efficiently accommodating signal processing devices 108 and 109 for terminating the network side of a communication carrier providing an I.430 interface transmission service, digital telephones, data terminals, and low-speed data terminals.・ Terminal devices 104 to 107 such as adapters
It is an example of a usage mode in which data is transmitted to a terminal device facing the network of a telecommunications carrier by arranging it with (a maximum of 8 terminals).
第2図および第3図は、各々主端末多重制御回路101
および従端末多重制御回路102の主要信号処理部のブロ
ック図である。主端末多重制御回路101は従端末多重制
御回路102に対して信号処理を指令制御する意味で主制
御の位置づけにあり、従端末多重制御回路102は主端末
多重制御回路101の指令に従う意味から従制御の位置づ
けにある。2 and 3 show a main terminal multiplexing control circuit 101, respectively.
3 is a block diagram of a main signal processing unit of a slave terminal multiplexing control circuit 102. FIG. The main terminal multiplex control circuit 101 is in the position of the main control in the sense of commanding and controlling the signal processing to the slave terminal multiplex control circuit 102. It is in the position of control.
この実施例は、第1図に示すように、専用線網110を
介して対向する端のそれぞれに接続された通信事業者側
の信号処理装置108および109と、CCITT勧告I.430に準拠
するユーザ・網インタフェースのディジタル信号列が経
由するディジタル伝送網を介してこの信号処理装置のそ
れぞれに接続されたユーザ側の複数個の端末装置104な
いし107とを備え、さらに、本発明の特徴とする手段と
して、専用線網110の一方の端に接続された信号処理装
置108とこの信号処理装置108に接続された端末装置104
および105との間に挿入された主端末多重制御回路101
と、対向する他方の端に接続された信号処理装置109と
この信号処理装置109に接続された端末装置106および10
7との間に挿入された従端末多重制御回路102とを備え、
端末装置104ないし107のそれぞれは端末制御回路を含
む。ここで、第2図に示すように、主端末多重制御回路
101は、自回路に接続された端末装置104および105と従
端末多重制御回路102に接続された端末装置106および10
7に対する伝送速度、送出タイミングおよびこの端末装
置104ないし107を識別する識別番号信号を設定するQビ
ット設定処理部201、このQビット設定処理部201が設定
した内容を記憶する不揮発性メモリをもつ記憶部203、
I.430信号のバイポーラ・ユニポーラ変換とフレーム同
期とを行うI.430フレーム終端部206および211、I.430信
号のマルチフレームFAビット内のQビットを分離するQ
ビット分離部207および212、Qビット設定処理部201の
信号制御メッセージをI.430信号に多重するQビット多
重部204および209、I.430信号を送出するI.430フレーム
発生部205および210、従端末多重制御回路102と自回路
に接続された端末装置104および105とから返送される信
号制御メッセージの正誤を判定するメッセージ判定部20
8および213およびQビット設定処理部201を外部から制
御する手段である制御コンソール103が接続されるリモ
ートインタフェース202を備え、また、従端末多重制御
回路102は、第3図に示すように、主端末多重制御回路1
01の指令に基づき自回路に接続された端末装置106およ
び107に対する伝送速度、送出タイミングおよびこの端
末装置を識別する識別番号信号を設定するQビット設定
処理部301、このQビット設定処理部301への信号制御メ
ッセージをするメッセージ分離部307、この抽出された
信号制御メッセージを記憶する不揮発性メモリをもつ記
憶部302、I.430信号のバイポーラ・ユニポーラ変換とフ
レーム同期とを行うI.430フレーム終端部305および31
0、I.430信号のマルチフレームFAビット内のQビットを
分離するQビット分離部306および311、Qビット設定処
理部301の信号制御メッセージをI.430信号に多重するQ
ビット多重部303および308、I.430信号を送出するI.430
フレーム発生部304および309、自回路に接続された端末
装置から返送される信号制御メッセージの正誤を判定す
るメッセージ判定部312を備え、また、上記端末制御回
路は、第4図に示すように、I.430信号のバイポーラ・
ユニポーラ変換とフレーム同期とを行うI.430フレーム
終端部401、I.430信号のマルチフレームFAビットから自
回路の属する端末装置の設定情報のメッセージを分離す
るQビット分離部402、この分離されたメッセージを解
読するメッセージ分析部403、このメッセージ分析部403
の判定結果に応じて上記自回路の属する端末装置への送
出と信号処理との制御を行う多重送出制御部404、この
多重送出制御部404の指示に従ってI.430信号のBチャネ
ルおよびDチャネルの送出制御を行うBチャネル・Dチ
ャネル処理部405および406、メッセージに付与された識
別番号信号の示す識別番号と自回路の属する端末装置の
識別番号とを比較判定する識別番号判定部407、自回路
に対応する端末多重制御回路に対してメッセージ分析部
403で解読した設定情報を返送するメッセージ応答部40
8、自回路の属する端末装置の識別番号を付与する識別
番号設定部409、マルチフレームFAビット内のQビット
として合成するQビット多重部410およびI.430信号とし
て送出するI.430フレーム発生部411を備える。As shown in FIG. 1, this embodiment complies with CCITT Recommendation I.430 and signal processing devices 108 and 109 on the side of the communication carrier, which are connected to respective opposite ends through a leased line network 110. A plurality of terminal devices 104 to 107 on the user side connected to each of the signal processing devices via a digital transmission network through which a digital signal train of a user / network interface passes, and a feature of the present invention are further provided. As means, a signal processing device 108 connected to one end of the leased line network 110 and a terminal device 104 connected to the signal processing device 108.
Main terminal multiplex control circuit 101 inserted between
And a signal processing device 109 connected to the other end opposite to each other and terminal devices 106 and 10 connected to the signal processing device 109.
7, and the slave terminal multiplex control circuit 102 inserted between
Each of the terminal devices 104 to 107 includes a terminal control circuit. Here, as shown in FIG. 2, the main terminal multiplex control circuit
Reference numeral 101 denotes terminal devices 104 and 105 connected to its own circuit and terminal devices 106 and 10 connected to a slave terminal multiplex control circuit 102.
A storage having a Q-bit setting processing unit 201 for setting a transmission rate, a transmission timing for 7, and an identification number signal for identifying the terminal devices 104 to 107, and a nonvolatile memory for storing the contents set by the Q-bit setting processing unit 201. Part 203,
I.430 frame terminators 206 and 211 for bipolar / unipolar conversion and frame synchronization of I.430 signal, Q for separating Q bit in multi-frame FA bit of I.430 signal
Bit demultiplexing units 207 and 212, Q bit multiplexing units 204 and 209 that multiplex the signal control message of the Q bit setting processing unit 201 into an I.430 signal, I.430 frame generating units 205 and 210 that transmit an I.430 signal, A message determination unit 20 for determining the correctness of the signal control message returned from the slave terminal multiplex control circuit 102 and the terminal devices 104 and 105 connected to the own circuit.
8 and 213 and a remote console 202 to which a control console 103, which is a means for controlling the Q-bit setting processing unit 201 from the outside, is connected, and the slave terminal multiplex control circuit 102, as shown in FIG. Terminal multiplexing control circuit 1
To the Q-bit setting processing unit 301, which sets the transmission speed, the transmission timing, and the identification number signal for identifying the terminal device 106 and 107 connected to the own circuit based on the 01 command, to the Q-bit setting processing unit 301. Message separation unit 307 for transmitting the signal control message of I.430, a storage unit 302 having a non-volatile memory for storing the extracted signal control message, and an I.430 frame termination for performing bipolar / unipolar conversion of the I.430 signal and frame synchronization. Parts 305 and 31
0, Q bit separating units 306 and 311 for separating Q bits in the multi-frame FA bit of the I.430 signal, Q for multiplexing the signal control message of the Q bit setting processing unit 301 into the I.430 signal
Bit multiplexers 303 and 308, I.430 transmitting I.430 signal
The frame generation units 304 and 309, a message determination unit 312 for determining the correctness of the signal control message returned from the terminal device connected to its own circuit, and the terminal control circuit, as shown in FIG. I.430 signal bipolar
An I.430 frame terminating unit 401 that performs unipolar conversion and frame synchronization, a Q bit separating unit 402 that separates a message of setting information of a terminal device to which the own circuit belongs from a multi-frame FA bit of an I.430 signal, this separated A message analysis unit 403 that decodes a message, this message analysis unit 403
The multiplex transmission control unit 404 that controls the transmission to the terminal device to which the own circuit belongs and the signal processing according to the determination result of 1., and the B and D channels of the I.430 signal according to the instruction of the multiplex transmission control unit 404. B channel / D channel processing units 405 and 406 that perform transmission control, an identification number determination unit 407 that determines and compares the identification number indicated by the identification number signal added to the message with the identification number of the terminal device to which the own circuit belongs, and its own circuit Message analyzer for the terminal multiplex control circuit corresponding to
Message response unit 40 that returns the setting information decrypted in 403
8, an identification number setting unit 409 for giving the identification number of the terminal device to which the own circuit belongs, a Q-bit multiplexing unit 410 for synthesizing as Q bits in the multi-frame FA bits, and an I.430 frame generating unit for transmitting as an I.430 signal With 411.
次に、主端末多重制御回路101の機能および動作を説
明する。第2図の右部は信号処理装置108との接続イン
タフェースを示し、左部は端末装置104、105とのインタ
フェースを示す。本発明の動作の中核をなすQビット設
定処理部201は、接続する端末装置104、105への制御メ
ッセージと対向して接続する従端末多重制御回路102へ
の制御メッセージとの生成、CCITT勧告I.430インタフェ
ースで規定するユーザのオプションビットQ1〜Q2に送受
する機能を有する。I.430勧告によれば、第6図に示す
I.430インタフェースフレームのFAビットに、表に示す
ように、20マルチフレーム上に同フレーム上のMビット
で位置づけられたQ1ビットを先頭に5マルチフレームご
とにQ2、Q3、Q4と4ビットが5ms(1フレーム250μs×
20マルチ)ごとに伝送することができる。Next, the function and operation of the main terminal multiplexing control circuit 101 will be described. The right part of FIG. 2 shows a connection interface with the signal processing device 108, and the left part shows an interface with the terminal devices 104 and 105. The Q-bit setting processing unit 201, which is the core of the operation of the present invention, generates a control message to the terminal devices 104 and 105 to be connected and a control message to the slave terminal multiplex control circuit 102 to be connected oppositely, CCITT Recommendation I It has the function of transmitting and receiving to the user's option bits Q1 to Q2 specified by the .430 interface. According to I.430 recommendation, shown in Figure 6.
As shown in the table, the FA bit of the I.430 interface frame has Q2, Q3, Q4 and 4 bits for every 5 multiframes starting from the Q1 bit located on the 20 multiframes with M bits on the same frame. 5ms (1 frame 250μs x
20 multi) can be transmitted every.
本発明は、この4ビットに第5図に示すメッセージを
転送するように構成している。このメッセージ送受に必
要な通信制御手順は、従来より広く実用化されているベ
ーシック手順やHDLC手順などを用いて容易に実現でき
る。第5図に示すメッセージは、端末装置を識別するた
めの識別番号情報と、各端末装置が利用しようとする通
信容量を決める速度クラス設定情報と、端末装置が信号
処理装置に対して送出するタイミングを決める送出位置
設定情報と、これらのメッセージに対して設定情報の更
新や端末装置や従端末多重制御回路102に対して自身の
設定情報の転送指令などを行う制御コマンドと、警報監
視等を目的とした保守情報とから構成されている。 The present invention is configured to transfer the message shown in FIG. 5 to these 4 bits. The communication control procedure necessary for sending and receiving this message can be easily realized by using the basic procedure or HDLC procedure which has been widely put into practical use. The message shown in FIG. 5 is the identification number information for identifying the terminal device, the speed class setting information for determining the communication capacity to be used by each terminal device, and the timing at which the terminal device sends the signal processing device. For sending position setting information that determines the setting information, a control command for updating the setting information for these messages, a command for transferring the setting information of itself to the terminal device or the slave terminal multiplex control circuit 102, and an alarm monitoring purpose. And maintenance information.
本メッセージの設定は、主端末多重制御回路101自身
で設定することも、リモートインタフェース202を介し
て外部の制御コンソール103などから遠隔で設定するこ
ともできる。さらに、一度設定したメッセージ情報を不
揮発性メモリで構成した記憶部203に蓄え、電源切断時
の再設定を不要にしている。The setting of this message can be set by the main terminal multiplexing control circuit 101 itself, or can be set remotely from the external control console 103 or the like via the remote interface 202. Further, the message information once set is stored in the storage unit 203 composed of a non-volatile memory, and resetting at the time of power off is unnecessary.
以下、端末装置へのメッセージを「メッセージT」、
従端末多重制御回路102へのメッセージを「メッセージ
M」と呼ぶことにする。各端末装置104および105に対す
るメッセージTは、Qビット多重部204で端末装置104お
よび105に送出すべき信号列のQビットに多重される。
I.430フレーム発生部205は、I.430規定のフレームを生
成する手段とユニポーラ・バイポーラ変換部とからな
り、端末装置104および105に対するI.430送信信号23と
して出力する。I.430フレーム終端部206は端末装置104
および105からのI.430受信信号24をバイポーラ・ユニポ
ーラ変換部でユニポーラに変換し、フレーム同期部でフ
レームタイミングパルスを検出する。このタイミングパ
ルスでFAビット内のQビットを識別し、Qビット分離部
207で分離する。このQビットには、端末装置104および
105側の端末制御回路からのメッセージ応答情報が返送
されており、この応答情報とQビット設定処理部201で
該当端末装置に対して設定した情報とをQビット設定処
理部201のコマンドに従って該当端末へのメッセージT
が正しく処理されているかをメッセージ判定部208で判
定する。以上の場合は、設定情報の再設定や該当端末装
置の送出停止などのコマンドを送るように制御してい
る。Hereinafter, the message to the terminal device is "message T",
The message to the slave terminal multiplex control circuit 102 will be referred to as "message M". The message T for each of the terminal devices 104 and 105 is multiplexed by the Q-bit multiplexing unit 204 into Q bits of the signal sequence to be transmitted to the terminal devices 104 and 105.
The I.430 frame generation unit 205 includes a unit for generating a frame specified by I.430 and a unipolar / bipolar conversion unit, and outputs it as an I.430 transmission signal 23 to the terminal devices 104 and 105. The I.430 frame termination unit 206 is the terminal device 104.
The I.430 received signal 24 from the signals 105 and 105 is converted into a unipolar signal by the bipolar / unipolar conversion unit, and the frame timing pulse is detected by the frame synchronization unit. This timing pulse identifies the Q bit in the FA bit, and the Q bit separation unit
Separate at 207. This Q bit contains the terminal device 104 and
Message response information is returned from the terminal control circuit on the 105 side, and this response information and the information set for the corresponding terminal device by the Q-bit setting processing unit 201 are sent according to the command of the Q-bit setting processing unit 201. Message to
The message determination unit 208 determines whether or not is processed correctly. In the above case, control is performed so as to send a command such as resetting the setting information or stopping transmission of the corresponding terminal device.
一方、従端末多重制御回路102への端末装置設定情報
は、前述と同様にメッセージMとしてQビット多重部20
9でQビットに多重される。I.430フレーム発生部210
は、I.430規定のフレームを生成する手段とユニポーラ
・バイポーラ変換部とからなり、信号処理装置に対する
I.430送信信号22として出力する。I.430フレーム終端部
211で信号処理装置からのI.430受信信号21を上述したよ
うにバイポーラ・ユニポーラ変換し、フレームタイミン
グパルスを検出する。このタイミングパルスでFAビット
内のQビットをQビット分離部212で分離する。このQ
ビットには、従端末多重制御回路102からのメッセージ
応答情報が返送されており、この応答情報とQビット設
定処理部201で従端末多重制御回路102に対して設定した
情報とをQビット設定処理部201のコマンドに従って従
端末多重制御回路102へのメッセージが正しく処理され
ているか否かをメッセージ判定部213で判定する。異常
の場合は、設定情報の再設定などのコマンドを送るよう
に制御されている。On the other hand, the terminal device setting information to the slave terminal multiplex control circuit 102 is the Q bit multiplex section 20 as the message M as in the above.
It is multiplexed with Q bits at 9. I.430 Frame generator 210
Is a means for generating a frame specified by I.430 and a unipolar / bipolar converter,
Output as I.430 transmission signal 22. I.430 frame end
At 211, the I.430 received signal 21 from the signal processing device is bipolar-unipolar converted as described above, and a frame timing pulse is detected. With this timing pulse, the Q bit in the FA bit is separated by the Q bit separating unit 212. This Q
The message response information from the slave terminal multiplex control circuit 102 is returned to the bit, and this response information and the information set in the slave terminal multiplex control circuit 102 by the Q bit setting processing unit 201 are subjected to the Q bit setting processing. The message determination unit 213 determines whether or not the message to the slave terminal multiplexing control circuit 102 is correctly processed according to the command of the unit 201. In the case of abnormality, it is controlled to send a command such as resetting the setting information.
第3図の右部は端末装置106、107との接続インタフェ
ースを示し、左部は信号処理装置109とのインタフェー
スを示す。Qビット制御処理部301と、記憶部302と、Q
ビット多重部303および308と、I.430フレーム発生部304
および309と、I.430フレーム終端部305および310と、Q
ビット分離部306および311と、メッセージ判定部312と
の各々は、主端末多重制御回路101の各々と同一の機能
を有する。メッセージ分離部307は、主端末多重制御回
路101からの従端末多重制御回路102に対する信号処理の
メッセージMを信号処理装置109からのI.430受信信号34
のマルチフレームFAビットのQビットから分離する。こ
のメッセージMは、従端末多重制御回路102が接続する
端末装置106および107へ必要なメッセージTを送出する
ために必要な初期設定情報などである。一方、このメッ
セージMをQビット多重部303を通じてメッセージ応答
情報として主端末多重制御回路101に返送している。こ
のメッセージは、第5図に示すメッセージフォーマット
でID情報を従端末多重制御回路とすることでそのまま利
用できる。The right part of FIG. 3 shows the connection interface with the terminal devices 106 and 107, and the left part shows the interface with the signal processing device 109. Q-bit control processing unit 301, storage unit 302, Q
Bit multiplexers 303 and 308 and I.430 frame generator 304
And 309, I.430 frame terminators 305 and 310, and Q.
Each of bit demultiplexing sections 306 and 311 and message determining section 312 has the same function as each of main terminal multiplexing control circuit 101. The message demultiplexing unit 307 receives the I.430 received signal 34 from the signal processing device 109 as the message M for signal processing from the main terminal multiplexing control circuit 101 to the slave terminal multiplexing control circuit 102.
It is separated from the Q bit of the multi-frame FA bit. This message M is initial setting information and the like necessary for transmitting the necessary message T to the terminal devices 106 and 107 to which the slave terminal multiplexing control circuit 102 is connected. On the other hand, this message M is returned to the main terminal multiplexing control circuit 101 as message response information through the Q-bit multiplexing unit 303. This message can be used as it is by using the ID information in the slave terminal multiplex control circuit in the message format shown in FIG.
第4図は、端末装置内に付加する端末制御回路であ
る。FIG. 4 shows a terminal control circuit added in the terminal device.
主端末多重制御回路101または従端末多重制御回路102
からのI.430受信信号41は、I.430フレーム終端部401お
よびQビット分離部402でマルチフレームFAのQビット
から端末装置に対するメッセージTを分離し、メッセー
ジ分析部403内の速度クラス判定部で端末装置の伝送容
量を決定し、送出位置判定部で端末装置の送信タイミン
グを決定する。また、コマンド判定部で、設定情報の更
新や信号送出の停止などの制御情報を検出する。これら
の判定結果を多重送出制御部404に制御信号として入力
し、Bチャネル・Dチャネル処理部405および406で該当
するチャネルを選択的に処理する。すなわち、I.430受
信信号41は、Bチャネル・Dチャネル処理部405でその
端末の該当チャネルのみを意味あるチャネルとして選択
的に端末装置出力信号43に送出する。この信号変換の様
子を第7図に示す。同じくBチャネル・Dチャネル処理
部406は、端末の主信号処理部からの受信信号44をI.430
フレームの指定されたBチャネルまたはDチャネルに伝
送する。その様子を第8図に示す。識別番号判定部407
は、メッセージT自身に転送されたメッセージか否かを
判定するために、各端末装置にあらかじめセットした識
別番号とメッセージTの識別番号情報とを比較し、一致
したときのみコマンド情報による制御を行うように処理
している。一方、多重送出制御部404による制御情報
は、端末多重制御回路への応答情報としてメッセージ応
答部408で返送信号を生成し、識別番号設定部409からの
端末識別番号を付加してQビット多重部410でマルチフ
レームFAのQビットとして多重合成し、I.430フレーム
発生部411でフレーム同期パルスを付加しユニポーラ・
バイポーラ変換し、I.430送信信号42として端末多重回
路部に出力するように構成されている。Main terminal multiplex control circuit 101 or slave terminal multiplex control circuit 102
The I.430 received signal 41 from the I.430 frame termination unit 401 and the Q bit separation unit 402 separates the message T for the terminal device from the Q bits of the multi-frame FA, and the speed class determination unit in the message analysis unit 403. Determines the transmission capacity of the terminal device, and the transmission position determination unit determines the transmission timing of the terminal device. In addition, the command determination unit detects control information such as update of setting information and stop of signal transmission. These determination results are input to the multiplex transmission control unit 404 as a control signal, and the B channel / D channel processing units 405 and 406 selectively process the corresponding channels. That is, the I.430 received signal 41 is selectively transmitted to the terminal device output signal 43 by the B channel / D channel processing unit 405 as a meaningful channel only for the corresponding channel of the terminal. The state of this signal conversion is shown in FIG. Similarly, the B channel / D channel processing unit 406 receives the received signal 44 from the main signal processing unit of the terminal according to I.430.
Transmit to the designated B channel or D channel of the frame. This is shown in FIG. Identification number determination unit 407
Compares the identification number preset in each terminal device with the identification number information of the message T in order to determine whether or not the message has been transferred to the message T itself, and performs control by command information only when they match. Are treated like. On the other hand, for the control information by the multiplex transmission control unit 404, the message response unit 408 generates a return signal as response information to the terminal multiplex control circuit, the terminal identification number from the identification number setting unit 409 is added, and the Q bit multiplex unit is added. In 410, it is multiplexed as Q bit of multi-frame FA, and I.430 frame generator 411 adds a frame sync pulse to unipolar
It is configured to perform bipolar conversion and output it as an I.430 transmission signal 42 to the terminal multiplexing circuit section.
本発明は、以上説明したように、比較的柔軟性に乏し
い専用線の端末を効果的に利用するために高価なTDM装
置を必要とせず、一つの信号処理装置に対して複数の加
入者端末を一度に接続することができ、低速データから
高速データまでフレキシブルに対応し、端末指定通信や
優先通信等が容易に実現され、専用線を簡易な私設交換
網として利用でき、より柔軟で経済的なディジタル加入
者端末の多重制御方式を実現できる効果がある。INDUSTRIAL APPLICABILITY As described above, the present invention does not require an expensive TDM device in order to effectively use a terminal of a leased line that is relatively inflexible, and does not require a plurality of subscriber terminals for one signal processing device. It is possible to connect all at once, and it is possible to flexibly support low-speed data and high-speed data, and it is possible to easily implement terminal-specified communication and priority communication, and it is possible to use the leased line as a simple private exchange network, making it more flexible and economical. This has the effect of realizing a multiplex control system for various digital subscriber terminals.
第1図は本発明実施例のネットワークシステム構成図。 第2図は第1図に示す主端末多重制御回路の構成を示す
ブロック図。 第3図は第1図に示す従端末多重制御回路の構成を示す
ブロック図。 第4図は第1図に示す端末装置内に付加する端末制御回
路の構成を示すブロック図。 第5図は端末装置および端末多重制御回路間に送受され
る制御メッセージの構成図。 第6図はCCITT勧告I.430によるフレームのフォーマット
図。 第7図はI.430信号に収容される該当信号を端末装置の
主信号処理部への信号に変換する様子を示すタイムチャ
ート。 第8図は端末装置からの信号をI.430信号の指定するB
チャネルまたはDチャネルに変換する様子の例を示すタ
イムチャート。 第9図は従来のネットワークシステム構成図。 第10図は従来例で用いられるフレームのフォーマット
図。 21、24、31、34、41…I.430受信信号、22、23、32、3
3、42…I.430送信信号、43…端末装置出力信号、44…受
信信号、101…主端末多重制御回路、102…従端末多重制
御回路、103…制御コンソール、104〜107…端末装置(T
E)、108、109…信号処理装置(NT)、110…専用線網、
201、301…Qビット設定処理部、202…リモートインタ
フェース、203、302…記憶部、204、209、303、308、41
0…Qビット多重部、205、210、304、309、411…I.430
フレーム発生部、206、211、305、310、401…I.430フレ
ーム終端部、207、212、306、311、402…Qビット分離
部、208、213、312…メッセージ判定部、307…メッセー
ジ分離部、403…メッセージ分析部、404…多重送出制御
部、405、406…Bチャネル・Dチャネル処理部、407…
識別番号判定部、408…メッセージ応答部、409…識別番
号設定部。FIG. 1 is a network system configuration diagram of an embodiment of the present invention. FIG. 2 is a block diagram showing the configuration of the main terminal multiplexing control circuit shown in FIG. FIG. 3 is a block diagram showing the configuration of the slave terminal multiplex control circuit shown in FIG. FIG. 4 is a block diagram showing a configuration of a terminal control circuit added in the terminal device shown in FIG. FIG. 5 is a configuration diagram of a control message transmitted and received between the terminal device and the terminal multiplex control circuit. Figure 6 is a frame format diagram according to CCITT Recommendation I.430. FIG. 7 is a time chart showing how a corresponding signal contained in an I.430 signal is converted into a signal for the main signal processing unit of the terminal device. Fig. 8 shows the signal from the terminal device, which specifies the I.430 signal B
7 is a time chart showing an example of conversion into a channel or a D channel. FIG. 9 is a conventional network system configuration diagram. FIG. 10 is a format diagram of a frame used in the conventional example. 21, 24, 31, 34, 41 ... I.430 received signal, 22, 23, 32, 3
3, 42 ... I.430 transmission signal, 43 ... Terminal device output signal, 44 ... Reception signal, 101 ... Main terminal multiplex control circuit, 102 ... Slave terminal multiplex control circuit, 103 ... Control console, 104-107 ... Terminal device ( T
E), 108, 109 ... Signal processing device (NT), 110 ... Dedicated line network,
201, 301 ... Q bit setting processing unit, 202 ... Remote interface, 203, 302 ... Storage unit, 204, 209, 303, 308, 41
0 ... Q bit multiplexing unit, 205, 210, 304, 309, 411 ... I.430
Frame generating section, 206, 211, 305, 310, 401 ... I.430 Frame terminating section, 207, 212, 306, 311, 402 ... Q bit separating section, 208, 213, 312 ... Message judging section, 307 ... Message separating section 403 ... Message analysis section, 404 ... Multiplex transmission control section, 405, 406 ... B channel / D channel processing section, 407 ...
Identification number determination unit, 408 ... Message response unit, 409 ... Identification number setting unit.
Claims (4)
接続された通信事業者側の信号処理装置と、CCITT勧告
I.430に準拠するユーザ・網インタフェースのディジタ
ル信号列が経由するディジタル伝送網を介してこの信号
処理装置のそれぞれに接続されたユーザ側の複数個の端
末装置とを備えたディジタル伝送方式において、 上記専用線網の一方の端に接続された信号処理装置とこ
の信号処理装置に収容される端末装置との間に挿入され
た主端末多重制御回路と、対向する他方の端に接続され
た信号処理装置とこの信号処理装置に収容される端末装
置との間に挿入された従端末多重制御回路とを備え、 上記主端末多重制御回路は、CCITT勧告I.430によりユー
ザにオプション使用が認められているQビットを利用し
て、その主端末多重制御装置に接続された各端末装置に
その端末装置に設定される伝送速度および送信タイミン
グを通知するとともに、その制御情報を上記従端末多重
制御回路に通知する手段を含み、 上記従端末多重制御回路は、上記主端末多重制御回路か
ら通知された制御情報に基づいて、その従端末多重制御
装置に接続された各端末装置にその端末装置に設定され
る伝送速度および送信タイミングをQビットにより通知
する手段を含み、 上記端末装置のそれぞれは上記主端末多重制御回路また
は上記従端末多重制御装置からのQビットによる通知に
基づいてその端末装置の伝送速度および送信タイミング
を制御する端末制御回路を含む ことを特徴とするディジタル伝送方式。1. A telecommunications carrier-side signal processing device connected to each of the opposite ends via a leased line network, and CCITT recommendation.
In a digital transmission system comprising a plurality of terminal devices on the user side connected to each of the signal processing devices via a digital transmission network through which a digital signal train of a user / network interface conforming to I.430 passes, A main terminal multiplex control circuit inserted between a signal processing device connected to one end of the leased line network and a terminal device accommodated in the signal processing device, and a signal connected to the opposite end It is provided with a slave terminal multiplex control circuit inserted between the processing device and a terminal device accommodated in this signal processing device, and the above-mentioned main terminal multiplex control circuit is allowed to be optional by the user according to CCITT Recommendation I.430. Using the Q bit that is set, each terminal device connected to the main terminal multiplex control device is notified of the transmission rate and transmission timing set in the terminal device, and the control is performed. Means for notifying information to the slave terminal multiplex control circuit, wherein the slave terminal multiplex control circuit is connected to the slave terminal multiplex control device based on the control information notified from the master terminal multiplex control circuit. A means for notifying the terminal device of the transmission rate and the transmission timing set in the terminal device by Q bit, each of the terminal devices being notified by the Q bit from the main terminal multiplex control circuit or the slave terminal multiplex control device. A digital transmission system characterized by including a terminal control circuit for controlling the transmission speed and transmission timing of the terminal device based on the above.
に接続された端末装置に対する伝送速度、送出タイミン
グおよびこの端末装置を識別する識別番号信号を設定す
るQビット設定処理部と、 このQビット設定処理部の設定内容を自回路が接続され
た信号処理装置から自回路に接続された端末装置へ送ら
れるI.430信号のQビットに多重する第一のQビット多
重部と、 上記Qビット設定処理部の設定内容を自回路に接続され
た端末装置から自回路が接続された端末装置へ送られる
I.430信号のQビットに多重する第二のQビット多重部
と を含む 請求項1記載のディジタル伝送方式。2. The main terminal multiplex control circuit is provided with a terminal device connected to its own circuit and a terminal device connected to the slave terminal multiplex control circuit, a transmission rate, a transmission timing, and an identification number signal for identifying this terminal device. And the setting contents of this Q-bit setting processing unit are multiplexed into the Q-bit of the I.430 signal sent from the signal processing device to which the own circuit is connected to the terminal device connected to the own circuit. The first Q-bit multiplexing unit and the setting contents of the Q-bit setting processing unit are sent from the terminal device connected to the own circuit to the terminal device connected to the own circuit.
The digital transmission system according to claim 1, further comprising a second Q-bit multiplexing unit that multiplexes the Q-bits of the I.430 signal.
ビットを分離するQビット分離部と、 分離されたQビットに基づいて自回路に接続された端末
装置に対する伝送速度、送出タイミングおよびこの端末
装置を識別する識別番号信号を設定するQビット設定処
理部と、 このQビット設定処理部の設定内容を自回路に接続され
た端末装置へ送られるI.430信号のQビットに多重する
Qビット多重部と を含む 請求項1記載のディジタル伝送方式。3. The slave terminal multiplex control circuit comprises: a Q of an I.430 signal from a signal processing device to which the sub circuit is connected.
A Q-bit separation unit that separates bits, and a Q-bit setting processing unit that sets a transmission rate, a transmission timing, and an identification number signal for identifying the terminal device connected to its own circuit based on the separated Q bits The digital transmission system according to claim 1, further comprising: a Q-bit multiplexing unit that multiplexes the setting contents of the Q-bit setting processing unit with the Q bits of the I.430 signal sent to the terminal device connected to the own circuit.
ビットを分離するQビット分離部と、 分離されたQビットから制御情報を分析するメッセージ
分析部と、 分離されたQビットに含まれる識別番号信号からそのQ
ビットによる制御情報が自回路に対するものか否かを判
定する識別番号判定部と、 上記メッセージ分析部の分析結果と上記識別番号判定部
の判定結果とに応じて自回路の属する端末装置の伝送速
度および送信タイミングを設定する多重送出制御部と、 この多重送出制御部の指示に従って自回路の属する端末
装置へのI.430信号およびその端末装置から送出するI.4
30信号のBチャネルおよびDチャネルの送出制御を行う
Bチャネル・Dチャネル処理部と を含む 請求項3記載のディジタル伝送方式。4. The terminal control circuit receives Q from I.430 signals coming from the slave terminal multiplex control circuit.
A Q-bit separation unit that separates the bits, a message analysis unit that analyzes control information from the separated Q bits, and an identification number signal included in the separated Q bits from the Q
An identification number determination unit that determines whether or not the bit control information is for the own circuit, and a transmission rate of the terminal device to which the own circuit belongs according to the analysis result of the message analysis unit and the determination result of the identification number determination unit. And a multiplex transmission control unit for setting transmission timing, and an I.430 signal to the terminal device to which the own circuit belongs and an I.4 signal transmitted from the terminal device according to an instruction of the multiplex transmission control unit.
The digital transmission system according to claim 3, further comprising a B channel / D channel processing unit that controls transmission of 30 channels of B channel and D channel.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2252339A JP2687705B2 (en) | 1990-09-21 | 1990-09-21 | Digital transmission system |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2252339A JP2687705B2 (en) | 1990-09-21 | 1990-09-21 | Digital transmission system |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH04130846A JPH04130846A (en) | 1992-05-01 |
JP2687705B2 true JP2687705B2 (en) | 1997-12-08 |
Family
ID=17235900
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2252339A Expired - Lifetime JP2687705B2 (en) | 1990-09-21 | 1990-09-21 | Digital transmission system |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2687705B2 (en) |
-
1990
- 1990-09-21 JP JP2252339A patent/JP2687705B2/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPH04130846A (en) | 1992-05-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0383437B1 (en) | Format converter | |
US4955019A (en) | Multimedia information exchanging system and equipment therefor | |
US4476347A (en) | Method and circuit arrangement for transmitting communication signals between switching centers of first and second switching networks operating with different transmission procedures | |
JPS6262636A (en) | Multiplexer and multiplexer separator for synchronous digital link with variable communication amount and variablemodulation speed | |
JPH0448844A (en) | Digital interface system | |
JP2889027B2 (en) | Time division switch and connection module constituting such switch | |
JP2687705B2 (en) | Digital transmission system | |
JPH07221764A (en) | Order wire relay system | |
JP3010586B2 (en) | Digital communication system for integrated telephone equipment | |
JPH089058A (en) | Multiplexer with transmission line backup function | |
JP3033038B2 (en) | ISDN terminal accommodation equipment for leased line | |
JP2828417B2 (en) | Unified switching system for analog line-related information signals and ISDN line-related information signals in telephone exchanges | |
JP2928378B2 (en) | Method of transmitting call connection information in digital switching system and digital switching device | |
JPS6261182B2 (en) | ||
CA2237674A1 (en) | Multi-directional multiplex communication system and isdn servicing method therein | |
JP3772465B2 (en) | Digital line connection system | |
JPH09139723A (en) | Time division multiplexer | |
JP3397428B2 (en) | Digital key telephone equipment | |
JPH04246962A (en) | Specified terminal communication system | |
JPH09238118A (en) | Line changeover device | |
JPH0984165A (en) | Digital exchange | |
JPS6336719B2 (en) | ||
JPH01209837A (en) | Transmission system in decentralized multiplex exchange system | |
JP2001119770A (en) | Monitor signal control signal transfer system for overhang device | |
JPS6317262B2 (en) |