JP2017117064A - 情報処理装置、情報処理方法、及び、プログラム - Google Patents
情報処理装置、情報処理方法、及び、プログラム Download PDFInfo
- Publication number
- JP2017117064A JP2017117064A JP2015249650A JP2015249650A JP2017117064A JP 2017117064 A JP2017117064 A JP 2017117064A JP 2015249650 A JP2015249650 A JP 2015249650A JP 2015249650 A JP2015249650 A JP 2015249650A JP 2017117064 A JP2017117064 A JP 2017117064A
- Authority
- JP
- Japan
- Prior art keywords
- sequence number
- vector
- reply
- memory
- request
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Complex Calculations (AREA)
Abstract
Description
第1の実施形態について説明する。ここでは、情報処理装置100が、ベクトル演算を行うCPU(Central Processing Unit)である、ベクトルプロセッサの場合を例に説明する。
以上により、本発明の第1の実施形態の動作が完了する。
次に、本発明の第2の実施形態について説明する。
101 CPU
102 記憶デバイス
103 入出力デバイス
104 通信デバイス
200 コア
210 スカラプロセッシング部
220 ベクトルプロセッシング部
230 制御部
231 命令バッファ
232 アドレス変換部
233 命令実行制御部
234 シーケンス番号表格納部
235 最古シーケンス番号格納部
236 次シーケンス番号格納部
237 リクエスト制御部
238 リプライ制御部
300 メモリネットワーク
310 ルータ
311 入力ポート
312 出力ポート
313 クロスバ
314 転送制御部
316 入力バッファ
317 出力バッファ
400 メモリI/F
500 メモリ
510 メモリポート
900 ベクトルプロセッサ
910 コア
920 メモリネットワーク
930 メモリI/F
940 メモリ
950 メモリポート
Claims (8)
- 処理手段において実行される複数のベクトル命令の各々に対して順番にシーケンス番号を割り当て、当該ベクトル命令に対して生成される複数のメモリポートのそれぞれへのリクエストに、当該割り当てたシーケンス番号を付与して、それぞれ、当該複数のメモリポートへ送信する、制御手段と、
前記複数のメモリポートから前記処理手段へ送信される、各々が対応するリクエストのシーケンス番号を含む複数のリプライ間で、当該複数のリプライの各々のシーケンス番号を基に優先制御を行う、転送手段と、
を備えた情報処理装置。 - 前記転送手段は、前記複数のリプライ間で、当該複数のリプライの各々のシーケンス番号を基に、当該複数のリプライの内の一のリクエストに対するリプライを、当該一のリクエストより新しいリクエストに対するリプライより優先して転送する、
請求項1に記載の情報処理装置。 - 前記シーケンス番号は、N桁(Nは正の整数)の2進整数で表され、
前記制御手段は、使用されているシーケンス番号の差分が2N−1未満となるように、前記複数のベクトル命令の各々にシーケンス番号を割り当て、
前記転送手段は、第1のリプライのシーケンス番号から第2のリプライリプライのシーケンス番号を減じることによって得られる値が2N−1未満の場合、当該第1のリプライに対するリクエストが当該第2のリプライに対するリクエストより新しいリクエストであると判断する、
請求項2に記載の情報処理装置。 - 前記制御手段は、同一のシーケンス番号を、前記複数のベクトル命令の内の、連続して実行される、割り当て可能命令数のベクトル命令に割り当てる、
請求項1乃至3のいずれかに記載の情報処理装置。 - 前記制御手段は、前記割り当て可能命令数を、所定期間におけるベクトル長、所定期間におけるレイテンシの値、及び、使用されているシーケンス番号の数、の内の少なくとも一つを基に決定する、
請求項4に記載の情報処理装置。 - 複数の前記制御手段の各々に対して、前記制御手段を備え、
前記転送手段は、同一の前記処理手段へ送信される前記複数のリプライ間で前記優先制御を行う、
請求項1乃至5のいずれかに記載の情報処理装置。 - 処理手段において実行される複数のベクトル命令の各々に対して順番にシーケンス番号を割り当て、当該ベクトル命令に対して生成される複数のメモリポートのそれぞれへのリクエストに、当該割り当てたシーケンス番号を付与して、それぞれ、当該複数のメモリポートへ送信し、
前記複数のメモリポートから前記処理手段へ送信される、各々が対応するリクエストのシーケンス番号を含む複数のリプライ間で、当該複数のリプライの各々のシーケンス番号を基に優先制御を行う、
情報処理方法。 - コンピュータに、
処理手段において実行される複数のベクトル命令の各々に対して順番にシーケンス番号を割り当て、当該ベクトル命令に対して生成される複数のメモリポートのそれぞれへのリクエストに、当該割り当てたシーケンス番号を付与して、それぞれ、当該複数のメモリポートへ送信し、
前記複数のメモリポートから前記処理手段へ送信される、各々が対応するリクエストのシーケンス番号を含む複数のリプライ間で、当該複数のリプライの各々のシーケンス番号を基に優先制御を行う、
処理を実行させるプログラム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015249650A JP6682848B2 (ja) | 2015-12-22 | 2015-12-22 | 情報処理装置、情報処理方法、及び、プログラム |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015249650A JP6682848B2 (ja) | 2015-12-22 | 2015-12-22 | 情報処理装置、情報処理方法、及び、プログラム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2017117064A true JP2017117064A (ja) | 2017-06-29 |
JP6682848B2 JP6682848B2 (ja) | 2020-04-15 |
Family
ID=59234715
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015249650A Active JP6682848B2 (ja) | 2015-12-22 | 2015-12-22 | 情報処理装置、情報処理方法、及び、プログラム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6682848B2 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2020140284A (ja) * | 2019-02-27 | 2020-09-03 | 日本電気株式会社 | ベクトル演算処理装置、ベクトル演算処理装置による配列変数初期化方法、及び、ベクトル演算処理装置による配列変数初期化プログラム |
CN117093268A (zh) * | 2023-10-19 | 2023-11-21 | 超睿科技(长沙)有限公司 | 一种向量处理方法、系统、设备及存储介质 |
-
2015
- 2015-12-22 JP JP2015249650A patent/JP6682848B2/ja active Active
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2020140284A (ja) * | 2019-02-27 | 2020-09-03 | 日本電気株式会社 | ベクトル演算処理装置、ベクトル演算処理装置による配列変数初期化方法、及び、ベクトル演算処理装置による配列変数初期化プログラム |
JP7225904B2 (ja) | 2019-02-27 | 2023-02-21 | 日本電気株式会社 | ベクトル演算処理装置、ベクトル演算処理装置による配列変数初期化方法、及び、ベクトル演算処理装置による配列変数初期化プログラム |
CN117093268A (zh) * | 2023-10-19 | 2023-11-21 | 超睿科技(长沙)有限公司 | 一种向量处理方法、系统、设备及存储介质 |
CN117093268B (zh) * | 2023-10-19 | 2024-01-30 | 超睿科技(长沙)有限公司 | 一种向量处理方法、系统、设备及存储介质 |
Also Published As
Publication number | Publication date |
---|---|
JP6682848B2 (ja) | 2020-04-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10169080B2 (en) | Method for work scheduling in a multi-chip system | |
TWI519958B (zh) | 用於多節點系統中的記憶體分配的方法和裝置 | |
US20090006521A1 (en) | Adaptive receive side scaling | |
WO2011078108A1 (ja) | マルチプロセッサ環境におけるパターンマッチング方法、及び装置 | |
WO2019072162A1 (zh) | 虚拟网络映射方法、设备和存储介质 | |
TW201543218A (zh) | 具有多節點連接的多核網路處理器互連之晶片元件與方法 | |
US9584637B2 (en) | Guaranteed in-order packet delivery | |
WO2019029236A1 (zh) | 一种内存分配方法和服务器 | |
WO2011162230A1 (ja) | 情報処理システム、中継装置、および情報処理方法 | |
Ibanez et al. | The case for a network fast path to the CPU | |
WO2021114768A1 (zh) | 数据处理装置、方法、芯片、处理器、设备及存储介质 | |
JP2017501492A5 (ja) | ||
JP6682848B2 (ja) | 情報処理装置、情報処理方法、及び、プログラム | |
JP2014506353A (ja) | 分散共有メモリマルチプロセッサにおけるスプリットトラフィックルーティング | |
JP2014186411A (ja) | 管理装置、情報処理システム、情報処理方法、及びプログラム | |
JP2010226275A (ja) | 通信装置および通信方法 | |
JP5704567B2 (ja) | ノード装置、システム、及び、パケット処理方法 | |
JP5152201B2 (ja) | パケット処理装置およびパケット処理プログラム | |
US9588928B1 (en) | Unique packet multicast packet ready command | |
CN111147611B (zh) | 参考附加网络地址转换表提供快速分组转发的电子设备 | |
US9727512B1 (en) | Identical packet multicast packet ready command | |
WO2023238326A1 (ja) | スイッチ | |
CN115208769B (zh) | 适用于Dragonfly拓扑的环形通信方法 | |
US10069767B1 (en) | Method of dynamically allocating buffers for packet data received onto a networking device | |
US10341246B1 (en) | Update packet sequence number packet ready command |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20181115 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20190926 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20191008 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20191205 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20191224 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200212 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20200225 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20200309 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6682848 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |