JP2016018891A - SiC WAFER MANUFACTURING METHOD, SiC SEMICONDUCTOR MANUFACTURING METHOD AND GRAPHITE SILICON CARBIDE COMPOSITE SUBSTRATE - Google Patents
SiC WAFER MANUFACTURING METHOD, SiC SEMICONDUCTOR MANUFACTURING METHOD AND GRAPHITE SILICON CARBIDE COMPOSITE SUBSTRATE Download PDFInfo
- Publication number
- JP2016018891A JP2016018891A JP2014140565A JP2014140565A JP2016018891A JP 2016018891 A JP2016018891 A JP 2016018891A JP 2014140565 A JP2014140565 A JP 2014140565A JP 2014140565 A JP2014140565 A JP 2014140565A JP 2016018891 A JP2016018891 A JP 2016018891A
- Authority
- JP
- Japan
- Prior art keywords
- sic
- substrate
- layer
- graphite
- silicon carbide
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 229910010271 silicon carbide Inorganic materials 0.000 title claims abstract description 337
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 title claims abstract description 271
- 239000000758 substrate Substances 0.000 title claims abstract description 184
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 title claims abstract description 110
- 229910002804 graphite Inorganic materials 0.000 title claims abstract description 109
- 239000010439 graphite Substances 0.000 title claims abstract description 109
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 62
- 239000002131 composite material Substances 0.000 title claims abstract description 53
- 239000004065 semiconductor Substances 0.000 title claims description 69
- 229910021397 glassy carbon Inorganic materials 0.000 claims abstract description 67
- 238000000034 method Methods 0.000 claims abstract description 37
- 238000010438 heat treatment Methods 0.000 claims abstract description 25
- 239000000463 material Substances 0.000 claims abstract description 24
- 239000013078 crystal Substances 0.000 claims description 84
- 238000005468 ion implantation Methods 0.000 claims description 27
- 229910052739 hydrogen Inorganic materials 0.000 claims description 14
- 239000001257 hydrogen Substances 0.000 claims description 14
- -1 hydrogen ions Chemical class 0.000 claims description 12
- 238000005304 joining Methods 0.000 claims description 9
- 150000002500 ions Chemical class 0.000 abstract description 6
- GPRLSGONYQIRFK-UHFFFAOYSA-N hydron Chemical compound [H+] GPRLSGONYQIRFK-UHFFFAOYSA-N 0.000 abstract description 5
- 238000000926 separation method Methods 0.000 abstract description 3
- 235000012431 wafers Nutrition 0.000 description 74
- 238000004140 cleaning Methods 0.000 description 14
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 7
- 238000005498 polishing Methods 0.000 description 5
- MHAJPDPJQMAIIY-UHFFFAOYSA-N Hydrogen peroxide Chemical compound OO MHAJPDPJQMAIIY-UHFFFAOYSA-N 0.000 description 4
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 4
- 230000015572 biosynthetic process Effects 0.000 description 3
- 239000011248 coating agent Substances 0.000 description 3
- 238000000576 coating method Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000002093 peripheral effect Effects 0.000 description 3
- 239000011347 resin Substances 0.000 description 3
- 229920005989 resin Polymers 0.000 description 3
- 239000002904 solvent Substances 0.000 description 3
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 3
- QGZKDVFQNNGYKY-UHFFFAOYSA-N Ammonia Chemical compound N QGZKDVFQNNGYKY-UHFFFAOYSA-N 0.000 description 2
- VEXZGXHMUGYJMC-UHFFFAOYSA-N Hydrochloric acid Chemical compound Cl VEXZGXHMUGYJMC-UHFFFAOYSA-N 0.000 description 2
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 238000010000 carbonizing Methods 0.000 description 2
- 239000000356 contaminant Substances 0.000 description 2
- 230000007547 defect Effects 0.000 description 2
- 238000009792 diffusion process Methods 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 238000010030 laminating Methods 0.000 description 2
- 230000003647 oxidation Effects 0.000 description 2
- 238000007254 oxidation reaction Methods 0.000 description 2
- 239000005011 phenolic resin Substances 0.000 description 2
- 229920002120 photoresistant polymer Polymers 0.000 description 2
- 238000000678 plasma activation Methods 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- KXGFMDJXCMQABM-UHFFFAOYSA-N 2-methoxy-6-methylphenol Chemical compound [CH]OC1=CC=CC([CH])=C1O KXGFMDJXCMQABM-UHFFFAOYSA-N 0.000 description 1
- FXHOOIRPVKKKFG-UHFFFAOYSA-N N,N-Dimethylacetamide Chemical compound CN(C)C(C)=O FXHOOIRPVKKKFG-UHFFFAOYSA-N 0.000 description 1
- 239000002253 acid Substances 0.000 description 1
- 229910021529 ammonia Inorganic materials 0.000 description 1
- 229910052799 carbon Inorganic materials 0.000 description 1
- 238000003763 carbonization Methods 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 238000007865 diluting Methods 0.000 description 1
- 239000003085 diluting agent Substances 0.000 description 1
- 238000007598 dipping method Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 239000007849 furan resin Substances 0.000 description 1
- 150000003949 imides Chemical class 0.000 description 1
- 238000002513 implantation Methods 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 229920001568 phenolic resin Polymers 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 239000009719 polyimide resin Substances 0.000 description 1
- 239000002296 pyrolytic carbon Substances 0.000 description 1
- 239000002994 raw material Substances 0.000 description 1
- 238000004528 spin coating Methods 0.000 description 1
- 238000005507 spraying Methods 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 230000003746 surface roughness Effects 0.000 description 1
- 229920001187 thermosetting polymer Polymers 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- High Energy & Nuclear Physics (AREA)
- Power Engineering (AREA)
- Toxicology (AREA)
- Health & Medical Sciences (AREA)
- Crystals, And After-Treatments Of Crystals (AREA)
- Recrystallisation Techniques (AREA)
Abstract
Description
本発明は、SiCウェハの製造方法、SiC半導体の製造方法及び黒鉛炭化珪素複合基板に関する。 The present invention relates to a method for manufacturing a SiC wafer, a method for manufacturing a SiC semiconductor, and a graphite silicon carbide composite substrate.
SiC(炭化珪素)はシリコンと炭素で構成される化合物半導体材料である。絶縁破壊電界強度がSiの10倍、バンドギャップがSiの3倍と優れているだけでなくデバイス作製に必要なp型、n型の制御が広い範囲で可能であることなどから、Siの限界を超えるパワーデバイス用材料として期待されている。
また、SiCは、より薄い厚さでも高い耐電圧が得られるため、薄く構成することにより、ON抵抗が小さく、低損失の半導体が得られることが特徴である。
SiC (silicon carbide) is a compound semiconductor material composed of silicon and carbon. The dielectric breakdown electric field strength is 10 times that of Si and the band gap is 3 times that of Si. In addition, the p-type and n-type control required for device fabrication can be controlled over a wide range. It is expected as a material for power devices exceeding.
In addition, since SiC has a high withstand voltage even with a thinner thickness, it is characterized that a thin semiconductor can be obtained with a low ON resistance by being made thin.
しかしながら、SiC半導体は、広く普及するSi半導体と比較し、大面積のウェハが得られず、工程も複雑であることから、Si半導体と比較して大量生産ができず、高価であった。 However, SiC semiconductors are expensive and cannot be mass-produced as compared to Si semiconductors because a large-area wafer cannot be obtained and the process is complicated as compared with widely used Si semiconductors.
SiC半導体のコストを下げるため、様々な工夫が行われてきた。
特許文献1には、炭化珪素基板の製造方法であって、少なくとも、マイクロパイプの密度が30個/cm2以下の単結晶炭化珪素基板と多結晶炭化珪素基板を準備し、単結晶炭化珪素基板と前記多結晶炭化珪素基板とを貼り合わせる工程を行い、その後、単結晶炭化珪素基板を薄膜化する工程を行い、多結晶基板上に単結晶層を形成した基板を製造することが記載されている。
Various attempts have been made to reduce the cost of SiC semiconductors.
Patent Document 1 discloses a method for manufacturing a silicon carbide substrate, comprising at least a single crystal silicon carbide substrate and a polycrystalline silicon carbide substrate having a micropipe density of 30 / cm 2 or less, and a single crystal silicon carbide substrate. And a step of laminating the polycrystalline silicon carbide substrate and then a step of thinning the single crystal silicon carbide substrate to manufacture a substrate having a single crystal layer formed on the polycrystalline substrate. Yes.
更に、単結晶炭化珪素基板と多結晶炭化珪素基板とを貼り合わせる工程の前に、単結晶炭化珪素基板に水素イオン注入を行って水素イオン注入層を形成する工程を行い、単結晶炭化珪素基板と多結晶炭化珪素基板とを貼り合わせる工程の後、単結晶炭化珪素基板を薄膜化する工程の前に、350℃以下の温度で熱処理を行い、単結晶炭化珪素基板を薄膜化する工程を、水素イオン注入層にて機械的に剥離する工程とする炭化珪素基板の製造方法が記載されている。
このような方法により、1つのSiCの単結晶のインゴットからより多くのSiCウェハが得られるようになった。
Further, before the step of bonding the single crystal silicon carbide substrate and the polycrystalline silicon carbide substrate, a step of forming a hydrogen ion implanted layer by performing hydrogen ion implantation on the single crystal silicon carbide substrate is performed, And a step of bonding the polycrystalline silicon carbide substrate and a step of thinning the single crystal silicon carbide substrate by performing a heat treatment at a temperature of 350 ° C. or less before the step of thinning the single crystal silicon carbide substrate, A method for manufacturing a silicon carbide substrate is described which is a step of mechanically peeling at a hydrogen ion implanted layer.
By such a method, more SiC wafers can be obtained from one SiC single crystal ingot.
しかしながら、上記記載されたSiCウェハの製造方法は、水素イオン注入を行って薄いイオン注入層の形成された単結晶SiC基板と、多結晶SiC基板と、を貼り合わせたのちに加熱して剥離することによって製造されているので、SiCウェハは、厚さの大部分が多結晶SiC基板である。このため、SiCウェハは、研磨などハンドリングの際に損傷しないよう機械的な強度を有するよう十分な厚さの多結晶SiCの基板を使用する。そのため、半導体として機能するために必要な厚さよりも厚い多結晶SiC基板を用いなければならない。 However, in the above-described method for manufacturing an SiC wafer, hydrogen ion implantation is performed and a single crystal SiC substrate on which a thin ion implantation layer is formed and a polycrystalline SiC substrate are bonded together, and then heated and peeled off. In most cases, the SiC wafer is a polycrystalline SiC substrate. For this reason, the SiC wafer uses a polycrystalline SiC substrate having a sufficient thickness so as to have mechanical strength so as not to be damaged during handling such as polishing. Therefore, it is necessary to use a polycrystalline SiC substrate that is thicker than necessary to function as a semiconductor.
多結晶SiC基板が厚いと、ON抵抗が大きくなり、本来のSiC半導体の特徴が充分に発揮できなくなる。
つまり、製造工程において基板の損傷を防ぐためには多結晶SiC基板を厚くすることが好ましく、得られるSiC半導体のON抵抗を小さくするためには薄い多結晶SiC基板が好ましい。
If the polycrystalline SiC substrate is thick, the ON resistance increases, and the characteristics of the original SiC semiconductor cannot be exhibited sufficiently.
That is, in order to prevent damage to the substrate in the manufacturing process, it is preferable to increase the thickness of the polycrystalline SiC substrate, and to reduce the ON resistance of the obtained SiC semiconductor, it is preferable to use a thin polycrystalline SiC substrate.
本発明の第1の課題は、単結晶SiC基板と多結晶SiC基板とを貼り合わせたのち剥離することによってSiCウェハを得る製造工程において、ハンドリングで損傷しにくく、より薄いSiCウェハが容易に得られる製造方法を提供することにある。 The first problem of the present invention is that a single-crystal SiC substrate and a polycrystalline SiC substrate are bonded together and then peeled off to obtain a SiC wafer, which is less likely to be damaged by handling, and a thinner SiC wafer can be easily obtained. It is to provide a manufacturing method.
本発明の第2の課題は、単結晶SiC基板と多結晶SiC基板とを貼り合わせたのち剥離することによって得られるSiCウェハを利用するSiC半導体の製造工程において、ハンドリングで損傷しにくく、より薄いSiC半導体が容易に得られる製造方法を提供することにある。 The second problem of the present invention is that the SiC semiconductor manufacturing process using the SiC wafer obtained by laminating and bonding the single crystal SiC substrate and the polycrystalline SiC substrate is less likely to be damaged by handling and is thinner. An object of the present invention is to provide a manufacturing method in which a SiC semiconductor can be easily obtained.
本発明の第3の課題は、単結晶SiC基板と多結晶SiC基板とを貼り合わせたのち剥離することによってSiCウェハを得る製造工程において、ハンドリングで損傷しにくく、より薄いSiCウェハが容易に得られる多結晶SiC基板を提供することにある。 A third problem of the present invention is that in a manufacturing process for obtaining a SiC wafer by bonding a single crystal SiC substrate and a polycrystalline SiC substrate and then separating them, it is difficult to damage by handling, and a thinner SiC wafer can be easily obtained. An object of the present invention is to provide a polycrystalline SiC substrate.
前記課題を解決するための本発明のSiCウェハの製造方法は、黒鉛基材の表面にガラス状炭素層および前記ガラス状炭素層の上にCVD−SiC層を有する黒鉛炭化珪素複合基板と、表面に水素イオンが注入されたイオン注入層を有する単結晶SiC基板とを準備する工程と、前記黒鉛炭化珪素複合基板のCVD−SiC層と前記単結晶SiC基板のイオン注入層とを貼り合せ接合体を得る接合工程と、前記接合体を加熱し、前記イオン注入層を単結晶SiC基板から剥離し、単結晶被覆基板を得る第1剥離工程と、前記単結晶被覆基板の前記ガラス状炭素層とCVD−SiC層とを剥離しSiCウェハを得る第2剥離工程と、からなる。 The SiC wafer manufacturing method of the present invention for solving the above problems includes a graphite silicon carbide composite substrate having a glassy carbon layer on the surface of a graphite substrate and a CVD-SiC layer on the glassy carbon layer, and a surface. A step of preparing a single-crystal SiC substrate having an ion-implanted layer into which hydrogen ions are implanted, a CVD-SiC layer of the graphite silicon carbide composite substrate, and an ion-implanted layer of the single-crystal SiC substrate A bonding step of obtaining a single crystal-coated substrate by heating the bonded body and peeling the ion-implanted layer from the single-crystal SiC substrate; and the glassy carbon layer of the single-crystal-coated substrate; And a second peeling step for peeling the CVD-SiC layer to obtain a SiC wafer.
本発明のSiCウェハの製造方法は、後にSiCウェハとなるCVD−SiC層とイオン注入層が、ガラス状炭素層と共に黒鉛基材と接合したまま取り扱われるので、研磨などのハンドリングの際に損傷しにくくすることができる。 In the method for producing a SiC wafer according to the present invention, the CVD-SiC layer and the ion-implanted layer, which will later become a SiC wafer, are handled while being bonded to the graphite substrate together with the glassy carbon layer, so that they are damaged during handling such as polishing. Can be difficult.
また、CVD−SiC層は黒鉛基材に支持されているので薄くても容易に取り扱うことができ、厚さが薄いON抵抗の小さなSiCウェハを容易に得ることができる。 Further, since the CVD-SiC layer is supported by the graphite base material, it can be easily handled even if it is thin, and a thin SiC wafer with a small ON resistance can be easily obtained.
本発明のSiCウェハの製造方法は、次の態様が好ましい。
(1)前記黒鉛炭化珪素複合基板は円盤であってその縁に方向を示すマーキングを有するともに、前記単結晶SiC基板は円盤であってその縁に方向を示すマーキングを有し、
前記接合工程は前記黒鉛炭化珪素複合基板と前記単結晶SiC基板とを、方向を示すマーキングを合わせて接合する。
The SiC wafer manufacturing method of the present invention preferably has the following mode.
(1) The graphite silicon carbide composite substrate is a disk and has a marking indicating a direction at its edge, and the single crystal SiC substrate is a disk and has a marking indicating a direction at its edge,
The joining step joins the graphite silicon carbide composite substrate and the single crystal SiC substrate together with markings indicating directions.
SiC半導体が充分に機能するために、SiCウェハから一定の方向に揃えてパターンを形成しダイシングされる。黒鉛炭化珪素複合基板および単結晶SiC基板がそれぞれ方向を示すマーキングを有する円盤であって黒鉛炭化珪素複合基板と単結晶SiC基板とを方向を示すマーキングを合わせて接合することにより、単結晶SiC基板の方向をSiCウェハの結晶方位に反映させることができ、SiCウェハの結晶方位を容易に確認することができる。 In order for the SiC semiconductor to function sufficiently, a pattern is formed in a certain direction from the SiC wafer and diced. A graphite silicon carbide composite substrate and a single crystal SiC substrate each having a marking indicating a direction, and joining the graphite silicon carbide composite substrate and the single crystal SiC substrate together with the marking indicating the direction, thereby joining the single crystal SiC substrate Can be reflected in the crystal orientation of the SiC wafer, and the crystal orientation of the SiC wafer can be easily confirmed.
(2)前記マーキングは、オリエンテーションフラットまたは切り欠きである。
一般の半導体製造装置は、オリエンテーションフラットまたは切り欠きによって結晶方向を確認しパターン形性、ダイシングなどの半導体製造工程が行われている。このため本発明のSiCウェハがオリエンテーションフラットまたは切り欠きを有していることにより、広く普及する半導体製造装置を用いてSiC半導体を製造することができる。
(2) The marking is an orientation flat or a notch.
In a general semiconductor manufacturing apparatus, a crystal manufacturing direction is confirmed by an orientation flat or notch, and semiconductor manufacturing processes such as pattern shape and dicing are performed. For this reason, when the SiC wafer of this invention has an orientation flat or a notch, a SiC semiconductor can be manufactured using the semiconductor manufacturing apparatus which prevails widely.
(3)前記SiCウェハの製造方法は、第1剥離工程のあとに、熱処理工程を更に有する。
イオン注入層と、CVD−SiC層は、熱処理工程によって互いに拡散し合いより強固に接合することができる。
(3) The method for manufacturing the SiC wafer further includes a heat treatment step after the first peeling step.
The ion-implanted layer and the CVD-SiC layer can be diffused and bonded more firmly to each other by a heat treatment process.
(4)前記CVD−SiC層の厚さは50〜1000μmである。
CVD−SiC層の厚さが、50μm以上であると、SiCウェハから得られるSiC半導体に十分な機械的な強度を付与することができる。CVD−SiC層の厚さが、1000μm以下であると、SiCウェハから得られるSiC半導体のON抵抗を小さくすることができる。
(4) The thickness of the CVD-SiC layer is 50 to 1000 μm.
When the thickness of the CVD-SiC layer is 50 μm or more, sufficient mechanical strength can be imparted to the SiC semiconductor obtained from the SiC wafer. When the thickness of the CVD-SiC layer is 1000 μm or less, the ON resistance of the SiC semiconductor obtained from the SiC wafer can be reduced.
(5)前記黒鉛炭化珪素複合基板の側壁または縁にガラス状炭素層の無い領域を有し、前記ガラス状炭素層の無い領域ではCVD−SiC層が黒鉛基材と接している。
黒鉛炭化珪素複合基板の側壁または縁にガラス状炭素層の無い領域を有し、ガラス状炭素層の無い領域ではCVD−SiC層が黒鉛基材と接していることにより、SiC半導体の得られるSiCウェハの中央部分は黒鉛基材から剥離しやすく、周辺部分は黒鉛基材から剥離しにくくすることができる。黒鉛基材を露出させる面積、領域を適宜設定することにより単結晶被覆基板からSiCウェハの剥離しやすさを容易に制御することができる。
(5) The graphite silicon carbide composite substrate has a region having no glassy carbon layer on the side wall or edge thereof, and the CVD-SiC layer is in contact with the graphite substrate in the region without the glassy carbon layer.
SiC having a region without a glassy carbon layer on the side wall or edge of the graphite silicon carbide composite substrate, where the CVD-SiC layer is in contact with the graphite substrate in the region without the glassy carbon layer, SiC obtained from the SiC semiconductor The central portion of the wafer can be easily peeled from the graphite base material, and the peripheral portion can be made difficult to peel from the graphite base material. By appropriately setting the area and region where the graphite base material is exposed, the ease of peeling of the SiC wafer from the single crystal-coated substrate can be easily controlled.
黒鉛炭化珪素複合基板にガラス状炭素層の無い領域を適宜形成することにより、例えばオリエンテーションフラットまたは切り欠き部位でCVD−SiC層と黒鉛基材が接していない領域を作ることができ、この部位から容易に剥がすことができる。 By appropriately forming a region without a glassy carbon layer on the graphite silicon carbide composite substrate, for example, a region where the CVD-SiC layer and the graphite substrate are not in contact with each other at an orientation flat or a notch portion can be formed. Can be easily peeled off.
また、単結晶被覆基板のイオン注入層の上にパターンを形成したのちにダイシングし、SiC半導体を得ることができる。このとき、SiC半導体を構成するCVD−SiC層は、ガラス状炭素層を介して黒鉛基材と接合されているので容易に剥離することができる。 Further, a SiC semiconductor can be obtained by forming a pattern on the ion-implanted layer of the single crystal-coated substrate and then dicing. At this time, since the CVD-SiC layer constituting the SiC semiconductor is bonded to the graphite substrate via the glassy carbon layer, it can be easily peeled off.
また、本発明のSiC半導体の製造方法は、前記記載のSiCウェハの製造方法と、半導体形成工程とからなり、前記半導体形成工程は、前記熱処理工程の後、前記第2剥離工程の前である。 The SiC semiconductor manufacturing method of the present invention includes the above-described SiC wafer manufacturing method and a semiconductor forming step, and the semiconductor forming step is after the heat treatment step and before the second peeling step. .
単結晶被覆基板にSiC半導体を形成したのちに切り離すので、薄いSiCウェハを取り扱う必要が無く、損傷しにくくすることができる上に、薄いCVD−SiC層をSiC半導体の一部として利用でき、SiC半導体のON抵抗を容易に小さくすることができる。 Since the SiC semiconductor is formed on the single-crystal-coated substrate and then separated, it is not necessary to handle a thin SiC wafer, and it can be made difficult to damage, and a thin CVD-SiC layer can be used as a part of the SiC semiconductor. The ON resistance of the semiconductor can be easily reduced.
また、本発明の黒鉛炭化珪素複合基板は、縁にマーキングを有する円盤である黒鉛基材の表面に、順にガラス状炭素層、CVD−SiC層が積層されている。 In the graphite silicon carbide composite substrate of the present invention, a glassy carbon layer and a CVD-SiC layer are sequentially laminated on the surface of a graphite substrate which is a disk having a marking on the edge.
本発明の黒鉛炭化珪素複合基板は、後にSiCウェハとなるCVD−SiC層とイオン注入層が、熱分解炭素層と共に黒鉛基材と接合したまま取り扱われるので、研磨などのハンドリングの際に損傷しにくくすることができる。 In the graphite silicon carbide composite substrate of the present invention, the CVD-SiC layer and the ion implantation layer, which will later become a SiC wafer, are handled while being bonded to the graphite substrate together with the pyrolytic carbon layer, so that they are damaged during handling such as polishing. Can be difficult.
また、CVD−SiC層は黒鉛基材に支持されているので薄くても容易に取り扱うことができ、厚さが薄いON抵抗の小さなSiCウェハを容易に得ることができる。 Further, since the CVD-SiC layer is supported by the graphite base material, it can be easily handled even if it is thin, and a thin SiC wafer with a small ON resistance can be easily obtained.
SiC半導体が充分に機能するために、SiCウェハから一定の方向に揃えてパターンを形成しダイシングされる。黒鉛炭化珪素複合基板および単結晶SiC基板にマーキングを有し、黒鉛炭化珪素複合基板と単結晶SiC基板のマーキングとの方向を合わせて接合することにより、単結晶SiC基板の方向をSiCウェハの結晶方位に反映させることができ、SiCウェハの結晶方位を容易に確認することができる。 In order for the SiC semiconductor to function sufficiently, a pattern is formed in a certain direction from the SiC wafer and diced. The graphite silicon carbide composite substrate and the single crystal SiC substrate have markings, and the direction of the single crystal SiC substrate is changed to the crystal of the SiC wafer by joining the graphite silicon carbide composite substrate and the single crystal SiC substrate in alignment. The crystal orientation of the SiC wafer can be easily confirmed.
本発明の黒鉛炭化珪素複合基板は次の態様であることが望ましい。
(6)前記マーキングは、オリエンテーションフラットまたは切り欠きである。
一般の半導体製造装置は、オリエンテーションフラットまたは切り欠きによって結晶方位を確認しパターン形性、ダイシングなどの半導体製造プロセスが行われている。このため本発明のSiCウェハがオリエンテーションフラットまたは切り欠きを有していることにより、広く普及する半導体製造装置を用いてSiC半導体を製造することができる。
The graphite silicon carbide composite substrate of the present invention desirably has the following mode.
(6) The marking is an orientation flat or a notch.
In general semiconductor manufacturing apparatuses, semiconductor manufacturing processes such as pattern formability and dicing are performed by confirming crystal orientation by orientation flats or notches. For this reason, when the SiC wafer of this invention has an orientation flat or a notch, a SiC semiconductor can be manufactured using the semiconductor manufacturing apparatus which prevails widely.
(7)前記CVD−SiC層の厚さは50〜1000μmである。
CVD−SiC層の厚さが、50μm以上であると、SiCウェハから得られるSiC半導体に十分な機械的な強度を付与することができる。CVD−SiC層の厚さが、1000μm以下であると、SiCウェハから得られるSiC半導体のON抵抗を小さくすることができる。
(7) The thickness of the CVD-SiC layer is 50 to 1000 μm.
When the thickness of the CVD-SiC layer is 50 μm or more, sufficient mechanical strength can be imparted to the SiC semiconductor obtained from the SiC wafer. When the thickness of the CVD-SiC layer is 1000 μm or less, the ON resistance of the SiC semiconductor obtained from the SiC wafer can be reduced.
(8)前記黒鉛炭化珪素複合基板の側壁または縁にガラス状炭素層の無い領域を有し、前記ガラス状炭素層の無い領域ではCVD−SiC層が黒鉛基材と接している。 (8) The graphite silicon carbide composite substrate has a region having no glassy carbon layer on a side wall or an edge thereof, and the CVD-SiC layer is in contact with the graphite substrate in the region without the glassy carbon layer.
黒鉛炭化珪素複合基板の側壁または縁にガラス状炭素層の無い領域を有し、ガラス状炭素層の無い領域ではCVD−SiC層が黒鉛基材と接していることにより、SiC半導体の得られるSiCウェハの中央部分は黒鉛基材から剥離しやすく、周辺部分は黒鉛基材から剥離しにくくすることができる。黒鉛基材を露出させる面積、領域を適宜設定することにより単結晶被覆基板からSiCウェハの剥離しやすさを容易に制御することができる。 SiC having a region without a glassy carbon layer on the side wall or edge of the graphite silicon carbide composite substrate, where the CVD-SiC layer is in contact with the graphite substrate in the region without the glassy carbon layer, SiC obtained from the SiC semiconductor The central portion of the wafer can be easily peeled from the graphite base material, and the peripheral portion can be made difficult to peel from the graphite base material. By appropriately setting the area and region where the graphite base material is exposed, the ease of peeling of the SiC wafer from the single crystal-coated substrate can be easily controlled.
黒鉛炭化珪素複合基板にガラス状炭素層の無い領域を適宜形成することにより、例えば、オリエンテーションフラットまたは切り欠き部位でCVD−SiC層と黒鉛基材が接していない領域を作ることができ、この部位から容易に剥がすこともできる。 By appropriately forming a region without the glassy carbon layer on the graphite silicon carbide composite substrate, for example, a region where the CVD-SiC layer and the graphite substrate are not in contact with each other at the orientation flat or the notch portion can be formed. Can be easily peeled off.
また、黒鉛基材の接合したままの単結晶被覆基板としてイオン注入層の上にパターンを形成したのちにダイシングし、SiC半導体を得ることができる。このとき、SiC半導体を構成するCVD−SiC層は、ガラス状炭素層を介して黒鉛基材と接合されているので容易に剥離することができる。 Further, a SiC semiconductor can be obtained by forming a pattern on the ion implantation layer as a single crystal-coated substrate with the graphite base material being bonded and then dicing. At this time, since the CVD-SiC layer constituting the SiC semiconductor is bonded to the graphite substrate via the glassy carbon layer, it can be easily peeled off.
本発明によれば、薄いSiCウェハが黒鉛基材に接合した状態で取り扱うことができるので、SiCウェハの製造工程で損傷しにくくすることができる上に、得られるSiCウェハを薄くすることができ、ON抵抗の小さなSiCウェハを得ることができる。 According to the present invention, since a thin SiC wafer can be handled in a state bonded to a graphite substrate, it can be made difficult to damage in the manufacturing process of the SiC wafer, and the obtained SiC wafer can be made thin. A SiC wafer having a small ON resistance can be obtained.
本発明によれば、薄いSiCウェハが黒鉛基材に接合した状態で取り扱うことができるので、SiC半導体の製造工程で損傷しにくくすることができる上に、得られるSiC半導体を薄くすることができ、ON抵抗の小さなSiC半導体を得ることができる。 According to the present invention, since a thin SiC wafer can be handled in a state bonded to a graphite substrate, it can be made difficult to damage in the manufacturing process of the SiC semiconductor, and the obtained SiC semiconductor can be made thin. A SiC semiconductor having a small ON resistance can be obtained.
本発明の多結晶SiC基板である黒鉛炭化珪素複合基板によれば、薄いSiCウェハが黒鉛基材に接合した状態で取り扱うことができるので、SiCウェハの製造工程で損傷しにくくすることができる上に、得られるSiCウェハを薄くすることができ、ON抵抗の小さなSiCウェハを得ることができる。 According to the graphite silicon carbide composite substrate which is a polycrystalline SiC substrate of the present invention, a thin SiC wafer can be handled in a state of being bonded to a graphite base material, so that it can be made difficult to be damaged in the manufacturing process of the SiC wafer. In addition, the obtained SiC wafer can be thinned, and a SiC wafer having a small ON resistance can be obtained.
本発明のSiCウェハの製造方法は、黒鉛基材の表面にガラス状炭素層および前記ガラス状炭素層の上にCVD−SiC層を有する黒鉛炭化珪素複合基板と、表面に水素イオンが注入されたイオン注入層を有する単結晶SiC基板とを準備する工程と、前記黒鉛炭化珪素複合基板のCVD−SiC層と前記単結晶SiC基板のイオン注入層とを貼り合せ接合体を得る接合工程と、前記接合体を加熱し、前記イオン注入層を単結晶SiC基板から剥離し、単結晶被覆基板を得る第1剥離工程と、前記単結晶被覆基板の前記ガラス状炭素層とCVD−SiC層とを剥離しSiCウェハを得る第2剥離工程と、からなる。 In the SiC wafer manufacturing method of the present invention, a graphite silicon carbide composite substrate having a glassy carbon layer on the surface of a graphite substrate and a CVD-SiC layer on the glassy carbon layer, and hydrogen ions were implanted on the surface A step of preparing a single crystal SiC substrate having an ion implantation layer, a bonding step of obtaining a bonded body by bonding the CVD-SiC layer of the graphite silicon carbide composite substrate and the ion implantation layer of the single crystal SiC substrate, A bonded body is heated, and the ion implantation layer is peeled from the single crystal SiC substrate to obtain a single crystal coated substrate, and the glassy carbon layer and the CVD-SiC layer of the single crystal coated substrate are peeled off. And a second peeling step for obtaining a SiC wafer.
本発明のSiCウェハの製造方法は、後にSiCウェハとなるCVD−SiC層とイオン注入層が、ガラス状炭素層と共に黒鉛基材と接合したまま取り扱われるので、研磨などのハンドリングの際に損傷しにくくすることができる。 In the method for producing a SiC wafer according to the present invention, the CVD-SiC layer and the ion-implanted layer, which will later become a SiC wafer, are handled while being bonded to the graphite substrate together with the glassy carbon layer, so that they are damaged during handling such as polishing. Can be difficult.
また、CVD−SiC層は黒鉛基材に支持されているので薄くても容易に取り扱うことができ、厚さが薄いON抵抗の小さなSiCウェハを容易に得ることができる。 Further, since the CVD-SiC layer is supported by the graphite base material, it can be easily handled even if it is thin, and a thin SiC wafer with a small ON resistance can be easily obtained.
単結晶SiC基板に水素をイオン注入することにより、入射エネルギーに応じた深さまで水素イオンを到達させることができる。水素イオンの注入された単結晶基板は、加熱することによりイオン注入の際に形成された注入欠陥に水素が集まり、結晶の結合を切断することができる。単結晶SiC基板は、CVD−SiC層に接合されているので、イオン注入された表面が第1剥離工程でCVD−SiC層側に移動することができる。 By implanting hydrogen into the single crystal SiC substrate, the hydrogen ions can reach a depth corresponding to the incident energy. When a single crystal substrate into which hydrogen ions are implanted is heated, hydrogen collects in implantation defects formed at the time of ion implantation, and the crystal bond can be cut. Since the single crystal SiC substrate is bonded to the CVD-SiC layer, the ion-implanted surface can move to the CVD-SiC layer side in the first peeling step.
水素イオンが注入された単結晶SiC基板は、表面が単結晶の状態を維持したまま脆くなっているので単結晶を維持したままCVD−SiC層に移動させることができる。第1剥離工程の後、CVD−SiC層の表面に単結晶SiC層が形成されているので、さらにSiC層をエピタキシャル成長させることにより、SiC半導体に好適に用いることができるSiCウェハを提供することができる。 The single crystal SiC substrate into which hydrogen ions are implanted is brittle while maintaining the surface of the single crystal, and thus can be moved to the CVD-SiC layer while maintaining the single crystal. Since the single-crystal SiC layer is formed on the surface of the CVD-SiC layer after the first peeling step, it is possible to provide an SiC wafer that can be suitably used for an SiC semiconductor by further epitaxially growing the SiC layer. it can.
CVD−SiC層と、単結晶SiC基板とを貼り合わせる接合工程は、次のようにして行うことができる。 The bonding step of bonding the CVD-SiC layer and the single crystal SiC substrate can be performed as follows.
CVD−SiC層及び単結晶SiC基板は、共に鏡面研磨されたものを用いる。鏡面研磨された面同士を密着させ、隙間のない接合面を形成することができる。 Both the CVD-SiC layer and the single crystal SiC substrate are mirror-polished. The mirror-polished surfaces can be brought into close contact with each other to form a joint surface without a gap.
CVD−SiC層及び単結晶SiC基板は、あらかじめ洗浄されたものを用いることが好ましい。洗浄の方法は特に限定されないが、例えば酸などの化学薬品と純水を用いて洗浄することが好ましい。例えば、洗浄方法は、半導体の洗浄で広く使用されているRCA洗浄などを利用することができる。RCA洗浄とは、SC1と呼ばれるアンモニアと過酸化水素と水とを組み合わせた洗浄と、SC2と呼ばれる塩酸と過酸化水素と水とを組み合わせた洗浄の2段階で行われる洗浄方法で、SC1では、主にパーティクル、有機物汚染の除去、SC2では、金属汚染の除去に使用される。 As the CVD-SiC layer and the single crystal SiC substrate, it is preferable to use those that have been cleaned in advance. The cleaning method is not particularly limited, but it is preferable to use, for example, a chemical such as an acid and pure water. For example, as a cleaning method, RCA cleaning widely used in semiconductor cleaning can be used. RCA cleaning is a cleaning method called SC1, which is a cleaning method using a combination of ammonia, hydrogen peroxide and water, and a cleaning method called SC2, which is a combination of hydrochloric acid, hydrogen peroxide and water. It is mainly used to remove particles and organic contaminants, and in SC2, it is used to remove metal contaminants.
CVD−SiC層または単結晶SiC基板の少なくとも一方にプラズマ活性化処理を施すことが好ましい。プラズマ活性化処理された表面は、接合しやすくなっており、より強固にCVD−SiC層と単結晶SiC基板を接合することができる。
第1剥離工程は、接合体を加熱することにより剥離することができる。イオン注入層は、水素イオンが内部に侵入しているので、脆くなっている。接合体を加熱すると、単結晶SiC基板と、黒鉛炭化珪素複合基板との熱膨張差で、脆くなったイオン注入層部分で剥離する。イオン注入層の表面の1〜10μm程度がCVD−SiC層に貼り付き、黒鉛炭化珪素複合基板のCVD―SiC層にイオン注入層の一部が貼り付いた単結晶被覆基板が得られる。つまり、剥離した面は、いずれの側もイオン注入層が露出している。
It is preferable to perform plasma activation treatment on at least one of the CVD-SiC layer and the single crystal SiC substrate. The surface subjected to the plasma activation process is easy to bond, and the CVD-SiC layer and the single crystal SiC substrate can be bonded more firmly.
The first peeling step can be peeled by heating the joined body. The ion-implanted layer is fragile because hydrogen ions penetrate inside. When the bonded body is heated, the ion-implanted layer portion that has become brittle due to a difference in thermal expansion between the single crystal SiC substrate and the graphite silicon carbide composite substrate peels off. A single crystal-coated substrate is obtained in which about 1 to 10 μm of the surface of the ion implantation layer is attached to the CVD-SiC layer, and a part of the ion implantation layer is attached to the CVD-SiC layer of the graphite silicon carbide composite substrate. That is, the ion-implanted layer is exposed on either side of the peeled surface.
第1剥離工程は、熱膨張差によるイオン注入層の分離を目的とするので、化学反応に関与せず、例えば200〜1000℃の温度に加熱することにより分離することができる。 The first peeling step is aimed at separation of the ion implantation layer due to a difference in thermal expansion, and therefore can be separated by heating to a temperature of 200 to 1000 ° C., for example, without being involved in a chemical reaction.
前記黒鉛炭化珪素複合基板は円盤であってその縁に方向を示すマーキングを有するともに、前記単結晶SiC基板は円盤であってその縁に方向を示すマーキングを有し、前記接合工程は前記黒鉛炭化珪素複合基板と前記単結晶SiC基板と、を方向を示すマーキングを合わせて接合する。 The graphite silicon carbide composite substrate is a disk and has a marking indicating the direction at the edge thereof, and the single crystal SiC substrate is a disk and has a marking indicating the direction at the edge, and the joining step includes the graphite carbonization. The silicon composite substrate and the single crystal SiC substrate are joined together with markings indicating directions.
SiC半導体が充分に機能するために、SiCウェハから一定の方向に揃えてパターンを形成しダイシングされる。黒鉛炭化珪素複合基板および単結晶SiC基板がそれぞれ方向を示すマーキングを有する円盤であって黒鉛炭化珪素複合基板と単結晶SiC基板と、を方向を示すマーキングを合わせて接合することにより、単結晶SiC基板の方向をSiCウェハの結晶方位に反映させることができ、SiCウェハの結晶方位を容易に確認することができる。 In order for the SiC semiconductor to function sufficiently, a pattern is formed in a certain direction from the SiC wafer and diced. A graphite silicon carbide composite substrate and a single crystal SiC substrate each having a marking indicating a direction, and joining the graphite silicon carbide composite substrate and the single crystal SiC substrate together with the marking indicating the direction, thereby joining the single crystal SiC The direction of the substrate can be reflected in the crystal orientation of the SiC wafer, and the crystal orientation of the SiC wafer can be easily confirmed.
前記マーキングは、オリエンテーションフラットまたは切り欠きであることが好ましい。
一般の半導体製造装置は、オリエンテーションフラットまたは切り欠きによって結晶方位を確認し半導体の形成、ダイシングが行われている。このため本発明のSiCウェハがオリエンテーションフラットまたは切り欠きを有していることにより、広く普及する半導体製造装置を用いてSiC半導体を製造することができる。
The marking is preferably an orientation flat or a notch.
In a general semiconductor manufacturing apparatus, the crystal orientation is confirmed by an orientation flat or notch, and semiconductor formation and dicing are performed. For this reason, when the SiC wafer of this invention has an orientation flat or a notch, a SiC semiconductor can be manufactured using the semiconductor manufacturing apparatus which prevails widely.
前記SiCウェハの製造方法は、第1剥離工程のあとに、熱処理工程を更に有することが好ましい。イオン注入層と、CVD−SiC層は、熱処理工程によって互いに拡散し合いより強固に接合することができる。 The SiC wafer manufacturing method preferably further includes a heat treatment step after the first peeling step. The ion-implanted layer and the CVD-SiC layer can be diffused and bonded more firmly to each other by a heat treatment process.
熱処理工程の温度は特に限定されないが、例えば1000〜2000℃である。1000℃以上であるとイオン注入層とCVD−SiC層との接合をより強固にでき、2000℃以下であると単結晶SiCであるイオン注入層に結晶の欠陥を生じにくくすることができる。熱処理工程の加熱温度は、多結晶であるCVD−SiC層と、単結晶であるイオン注入層との接合を促進する目的から、第1剥離工程の加熱温度より高いことが好ましい。第1剥離工程の加熱温度よりも高温に加熱することによってより接合を強固にすることができる。 Although the temperature of a heat processing process is not specifically limited, For example, it is 1000-2000 degreeC. When the temperature is 1000 ° C. or higher, the bonding between the ion implantation layer and the CVD-SiC layer can be further strengthened, and when the temperature is 2000 ° C. or lower, crystal defects are less likely to occur in the ion implantation layer that is single crystal SiC. The heating temperature in the heat treatment step is preferably higher than the heating temperature in the first peeling step in order to promote the bonding between the polycrystalline CVD-SiC layer and the single crystal ion implantation layer. Bonding can be further strengthened by heating to a temperature higher than the heating temperature in the first peeling step.
熱処理工程は、第2剥離工程の前あるいは第2剥離工程の後のいずれであっても良く、特に限定されないが第2剥離工程の前にあることが好ましい。第2剥離工程の前に熱処理工程があると、熱処理工程で反りが発生しにくくすることができる。 The heat treatment step may be either before the second peeling step or after the second peeling step, and is not particularly limited, but is preferably before the second peeling step. When there is a heat treatment step before the second peeling step, it is possible to make it difficult for warpage to occur in the heat treatment step.
前記CVD−SiC層の厚さは50〜1000μmであることが好ましい。
CVD−SiC層の厚さが、50μm以上であると、SiCウェハから得られるSiC半導体に十分な機械的な強度を付与することができる。CVD−SiC層の厚さが、1000μm以下であると、SiCウェハから得られるSiC半導体のON抵抗を小さくすることができる。
The thickness of the CVD-SiC layer is preferably 50 to 1000 μm.
When the thickness of the CVD-SiC layer is 50 μm or more, sufficient mechanical strength can be imparted to the SiC semiconductor obtained from the SiC wafer. When the thickness of the CVD-SiC layer is 1000 μm or less, the ON resistance of the SiC semiconductor obtained from the SiC wafer can be reduced.
さらに望ましいCVD−SiC層の厚さは100〜500μmである。CVD−SiC層の厚さが、100μm以上であると、SiCウェハから得られるSiC半導体の強度をより強くすることができる。CVD−SiC層の厚さが、500μm以下であると、SiCウェハから得られるSiC半導体のON抵抗をより小さくすることができる。 A more preferable thickness of the CVD-SiC layer is 100 to 500 μm. When the thickness of the CVD-SiC layer is 100 μm or more, the strength of the SiC semiconductor obtained from the SiC wafer can be further increased. When the thickness of the CVD-SiC layer is 500 μm or less, the ON resistance of the SiC semiconductor obtained from the SiC wafer can be further reduced.
前記SiCウェハの製造方法は、前記黒鉛炭化珪素複合基板の側壁または縁にガラス状炭素層の無い領域を有し、前記ガラス状炭素層の無い領域ではCVD−SiC層が黒鉛基材と接していることが好ましい。 The method for producing the SiC wafer includes a region having no glassy carbon layer on a side wall or an edge of the graphite silicon carbide composite substrate, and the CVD-SiC layer is in contact with the graphite substrate in the region without the glassy carbon layer. Preferably it is.
黒鉛炭化珪素複合基板の側壁または縁にガラス状炭素層の無い領域を有し、ガラス状炭素層の無い領域ではCVD−SiC層が黒鉛基材と接していることにより、SiC半導体の得られるSiCウェハの中央部分は黒鉛基材から剥離しやすく、周辺部分は黒鉛基材から剥離しにくくすることができる。黒鉛基材を露出させる面積、領域を適宜設定することにより単結晶被覆基板からSiCウェハの剥離しやすさを容易に制御することができる。 SiC having a region without a glassy carbon layer on the side wall or edge of the graphite silicon carbide composite substrate, where the CVD-SiC layer is in contact with the graphite substrate in the region without the glassy carbon layer, SiC obtained from the SiC semiconductor The central portion of the wafer can be easily peeled from the graphite base material, and the peripheral portion can be made difficult to peel from the graphite base material. By appropriately setting the area and region where the graphite base material is exposed, the ease of peeling of the SiC wafer from the single crystal-coated substrate can be easily controlled.
このように黒鉛基材の一部を露出させて黒鉛炭化珪素複合基板を形成することによりSiCウェハの製造工程の途中で黒鉛基材がSiCウェハと分離してしまうことを防止することができる。 Thus, by exposing a part of the graphite base material to form the graphite silicon carbide composite substrate, it is possible to prevent the graphite base material from being separated from the SiC wafer during the SiC wafer manufacturing process.
また、SiCウェハを分離する第2剥離工程の前に、単結晶上にSiC半導体を形成することができる。具体的には、単結晶被覆基板の単結晶の上にSiC半導体を形成した後にダイシングし、SiC半導体を得ることができる。このとき、SiC半導体を構成するCVD−SiC層は、ガラス状炭素層を介して黒鉛基材と接合されているので容易に剥離することができる。 Moreover, a SiC semiconductor can be formed on a single crystal before the 2nd peeling process which isolate | separates a SiC wafer. Specifically, a SiC semiconductor can be obtained by forming a SiC semiconductor on a single crystal of a single crystal-coated substrate and then dicing. At this time, since the CVD-SiC layer constituting the SiC semiconductor is bonded to the graphite substrate via the glassy carbon layer, it can be easily peeled off.
ガラス状炭素層を構成するガラス状炭素は、フェノール樹脂、フラン樹脂、イミド樹脂などの樹脂を含有した溶剤を炭素化して得ることができる。黒鉛基材上へ前記溶剤を塗布した後の塗布面の平坦度は悪いが、炭素化させる際に塗布した溶剤は揮発するため、結果物としてのガラス状炭素層はクラックを伴わずに薄くなる。そして、黒鉛基材の平坦度が良ければ、平坦なガラス状炭素層を得ることができる。ガラス状炭素層の厚さは、0.1〜50μmに設定するのが好ましく、0.3〜10μmがさらに好ましく、0.5〜5μmが特に好ましい。ガラス状炭素層の厚さが0.1μmよりも小さい場合、ガラス状炭素層の面状態は黒鉛基材の面状態(凹凸面)の影響を大きく受ける。そのため、CVD−SiC層の厚みは、面状態に影響を受けない位まで大きくしなければならず、面状態が悪いと平坦に鏡面研磨できなくなってしまう。また、50μmを超える場合、ガラス状炭素層の厚みによる硬化収縮や線膨張差の影響が大きくなるため、CVD−SiC層に対して硬化収縮や線膨張差による応力を加え、最悪の場合、CVD−SiC層を破壊してしまう。 The glassy carbon constituting the glassy carbon layer can be obtained by carbonizing a solvent containing a resin such as a phenol resin, a furan resin, or an imide resin. The flatness of the coated surface after applying the solvent on the graphite substrate is poor, but the solvent applied when carbonizing is volatilized, so the resulting glassy carbon layer is thin without cracks. . And if the flatness of a graphite base material is good, a flat glassy carbon layer can be obtained. The thickness of the glassy carbon layer is preferably set to 0.1 to 50 μm, more preferably 0.3 to 10 μm, and particularly preferably 0.5 to 5 μm. When the thickness of the glassy carbon layer is smaller than 0.1 μm, the surface state of the glassy carbon layer is greatly affected by the surface state (uneven surface) of the graphite substrate. Therefore, the thickness of the CVD-SiC layer must be increased to such an extent that it is not affected by the surface state. If the surface state is poor, the mirror polishing cannot be performed flatly. In addition, when it exceeds 50 μm, the effect of curing shrinkage and linear expansion difference due to the thickness of the glassy carbon layer is increased. -The SiC layer is destroyed.
ガラス状炭素層の製造方法としては種々のものがあるが、次の様なものがある。原料(ポリイミドやフェノール樹脂などの熱硬化樹脂)を、希釈液(ジメチルアセトアミド)で薄めた後、黒鉛基材上にスピンコートやスプレー、ディップにて液を塗布後、120℃の温度下で10分乾燥する。その後、0.15Torr以下の真空環境のもと、1000℃の温度下で1時間焼成する。 There are various methods for producing the glassy carbon layer, and there are the following methods. After diluting a raw material (thermosetting resin such as polyimide or phenolic resin) with a diluent (dimethylacetamide), the solution is applied on a graphite substrate by spin coating, spraying, or dipping, and then at a temperature of 120 ° C. Dried for minutes. Thereafter, baking is performed for 1 hour at a temperature of 1000 ° C. under a vacuum environment of 0.15 Torr or less.
SiC半導体の形成は、パターン形性、酸化、拡散、CVD、イオン注入、CMP、電極形性、エッチング、パターン形性、電極形性、フォトレジスト塗布など、目的とするSiC半導体に応じて適宜選択することができる。 The formation of the SiC semiconductor is appropriately selected according to the desired SiC semiconductor, such as pattern shape, oxidation, diffusion, CVD, ion implantation, CMP, electrode shape, etching, pattern shape, electrode shape, and photoresist coating. can do.
(実施例1)
次に本発明に係る実施例1について説明する。図1は、本発明のSiCウェハの製造方法の製造工程を示し、S1は接合工程、S2は第1剥離工程、S3は第2剥離工程である。図2は、本発明の製造方法に記載された黒鉛炭化珪素複合基板の一実施形態であり、(a)はオリエンテーションフラット8aを有し、(b)はその変形例である切り欠き(ノッチ)8bを有している。図3は、本発明の製造方法に記載された黒鉛炭化珪素複合基板の一実施形態であり、(a)は、縁にガラス状炭素層の無い領域を有し、(b)は、側壁にガラス状炭素層の無い領域を有する変形例である。図3(a)は、黒鉛基材よりも直径の小さなガラス状炭素層を有し、ガラス状炭素層の外側では、黒鉛基材とCVD−SiC層とが接している。図3(b)は、黒鉛基材と同じ直径のガラス状炭素層を有しているが、黒鉛基材の側面には、ガラス状炭素層が形成されておらず、側面では、黒鉛基材とCVD−SiC層とが接している。
Example 1
Next, Example 1 according to the present invention will be described. FIG. 1 shows a manufacturing process of the SiC wafer manufacturing method of the present invention, where S1 is a bonding process, S2 is a first peeling process, and S3 is a second peeling process. FIG. 2 is one embodiment of a graphite silicon carbide composite substrate described in the production method of the present invention, wherein (a) has an orientation flat 8a, and (b) is a notch that is a modification thereof. 8b. FIG. 3 is one embodiment of a graphite silicon carbide composite substrate described in the production method of the present invention, wherein (a) has a region having no glassy carbon layer at the edge, and (b) is on the side wall. It is a modification which has an area | region without a glassy carbon layer. FIG. 3A has a glassy carbon layer having a diameter smaller than that of the graphite substrate, and the graphite substrate and the CVD-SiC layer are in contact with each other outside the glassy carbon layer. FIG. 3B has a glassy carbon layer having the same diameter as the graphite substrate, but no glassy carbon layer is formed on the side surface of the graphite substrate. And the CVD-SiC layer are in contact with each other.
<接合工程>
黒鉛炭化珪素複合基板6の黒鉛基材1は、直径φ150mm厚さ2mmの円盤状であり、縁にマーキングとなるオリエンテーションフラット8aが備えられている。オリエンテーションフラット8aの辺の長さは2cmである。黒鉛基材1の表面には、厚さが40μm、直径φ149mmのガラス状炭素層2が備えられている。すなわち、縁0.5mmはガラス状炭素層がなく、黒鉛基材がCVD−SiC層3と接している。すなわち、ガラス状炭素層2の外側はガラス状炭素層の無い領域9である。ガラス状炭素層の上に500μmの厚さのCVD−SiC層3が備えられている。すなわち、CVD−SiC層3の縁0.5mmは、ガラス状炭素層を介在することなく直接黒鉛基材上に形成されている。CVD−SiC層3の表面は研磨されたのち、RCA洗浄が行われている。RCA洗浄は市販のRCA洗浄液により行うことができる。
<Joint process>
The graphite substrate 1 of the graphite silicon
次に、オリエンテーションフラットを有する単結晶SiC基板4を準備し、その一方の面に水素イオンを注入する。水素イオンを注入することによりイオン注入層4aが形成される。水素イオンを注入した後、RCA洗浄が行われている。RCA洗浄は市販のRCA洗浄液により行うことができる。水素イオンが注入されていない部分はイオン非注入層4dとなっている。
Next, a single
次に単結晶SiC基板4のイオン注入層4aと、黒鉛炭化珪素複合基板のCVD−SiC層3を接触させ、圧着することにより接合体7を得る。圧着の温度、圧力は特に限定されない。
Next, bonded body 7 is obtained by bringing ion-implanted
<第1剥離工程>
得られた接合体7を加熱することにより、イオン注入層4aで分離する。イオン注入層4aは、水素イオンが注入されることにより脆くなっているので、イオン注入層4aの表面部分を剥離させることができる。図1において単結晶SiC基板側に残ったイオン注入層は4c、黒鉛炭化珪素複合基板側に移動したイオン注入層は4bである。加熱の温度は特に限定されないが、400℃である。接合体は、接合体内部に発生する熱膨張差によって、イオン注入層部分で分離する。
<First peeling step>
The obtained bonded body 7 is heated to be separated by the
<熱処理工程>
黒鉛基材1とガラス状炭素層2とCVD−SiC層3とイオン注入層4bとからなる単結晶被覆基板5を熱処理する。熱処理は1200℃で10分間行う。この処理により、CVD−SiC層3とイオン注入層4bとの接合を強固にすることができる。
<Heat treatment process>
The single crystal coated substrate 5 composed of the graphite substrate 1, the
<第2剥離工程>
熱処理された単結晶被覆基板のオリエンテーションフラット部分から単結晶SiCウェハを剥離する。オリエンテーションフラット部分は、黒鉛基材1とCVD−SiC層3との間にとガラス状炭素層2があるので容易に剥離することができる。
<Second peeling step>
The single crystal SiC wafer is peeled from the orientation flat portion of the heat-treated single crystal coated substrate. The orientation flat part can be easily peeled off because the
(実施例2)
次に本発明に係る実施例2について説明する。
実施例2は、SiC半導体の製造方法であり、実施例1の熱処理工程と第2剥離工程との間に、半導体形成工程を有している。
(Example 2)
Next, a second embodiment according to the present invention will be described.
Example 2 is a manufacturing method of a SiC semiconductor, and includes a semiconductor formation process between the heat treatment process and the second peeling process of Example 1.
第1剥離工程まで実施例1と同様に行い、単結晶被覆基板を得た後、SiC単結晶をエピタキシャル成長しSiCエピタキシャル層を形成する。更に、パターン形性、酸化、拡散、CVD、イオン注入、CMP、電極形性、エッチング、パターン形性、電極形性、フォトレジスト塗布によって目的のSiC半導体を得た後に、ダイシングによって、SiC半導体を切断する。切断されたSiC半導体は、黒鉛基材1とガラス状炭素層2を介して接しているので、ガラス状炭素層2とCVD−SiC層3との間で容易に分離することができる。
The first peeling step is performed in the same manner as in Example 1 to obtain a single crystal-coated substrate, and then an SiC single crystal is epitaxially grown to form an SiC epitaxial layer. Furthermore, after obtaining the desired SiC semiconductor by pattern formability, oxidation, diffusion, CVD, ion implantation, CMP, electrode formability, etching, pattern formability, electrode formability, and photoresist coating, the SiC semiconductor is formed by dicing. Disconnect. Since the cut SiC semiconductor is in contact with the graphite substrate 1 via the
本開示のSiCウェハの製造方法においては、黒鉛炭化珪素複合基板に表面粗度の小さいガラス状炭素層が用いられているため、その上に形成されるCVD−SiC層との接合力は強いものとなる。さらに黒鉛炭化珪素複合基板の反りは小さい。この結果、SiCウェハの製造工程において、イオン注入層を単結晶SiC基板から剥離し、単結晶被覆基板を得る第1剥離工程を安定的に行うことが可能となり、SiCウェハの製造効率を向上させることが可能となる。 In the SiC wafer manufacturing method of the present disclosure, since a glassy carbon layer having a small surface roughness is used for the graphite silicon carbide composite substrate, the bonding strength with the CVD-SiC layer formed thereon is strong. It becomes. Further, the warpage of the graphite silicon carbide composite substrate is small. As a result, in the manufacturing process of the SiC wafer, the ion implantation layer can be peeled from the single crystal SiC substrate, and the first peeling process for obtaining the single crystal coated substrate can be stably performed, thereby improving the manufacturing efficiency of the SiC wafer. It becomes possible.
1 黒鉛基材
2 ガラス状炭素層
3 CVD−SiC層
4 単結晶SiC基板
4a、4b、4c イオン注入層
5 単結晶被覆基板
6 黒鉛炭化珪素複合基板
7 接合体
8a オリエンテーションフラット
8b 切り欠き(ノッチ)
9 ガラス状炭素層の無い領域
DESCRIPTION OF SYMBOLS 1
9 Area without glassy carbon layer
Claims (11)
前記黒鉛炭化珪素複合基板のCVD−SiC層と前記単結晶SiC基板のイオン注入層とを貼り合せ接合体を得る接合工程と、
前記接合体を加熱し、前記イオン注入層を単結晶SiC基板から剥離し、単結晶被覆基板を得る第1剥離工程と、
前記単結晶被覆基板のガラス状炭素層とCVD−SiC層とを剥離しSiCウェハを得る第2剥離工程と、
からなるSiCウェハの製造方法。 A graphite silicon carbide composite substrate having a glassy carbon layer on the surface of the graphite substrate and a CVD-SiC layer on the glassy carbon layer; a single crystal SiC substrate having an ion-implanted layer having hydrogen ions implanted on the surface; The process of preparing
Bonding step of bonding the CVD-SiC layer of the graphite silicon carbide composite substrate and the ion implantation layer of the single crystal SiC substrate to obtain a bonded body;
Heating the joined body, peeling the ion-implanted layer from the single-crystal SiC substrate, and obtaining a single-crystal-coated substrate;
A second peeling step of peeling the glassy carbon layer and the CVD-SiC layer of the single crystal-coated substrate to obtain a SiC wafer;
A method for producing a SiC wafer comprising:
前記接合工程は前記黒鉛炭化珪素複合基板と前記単結晶SiC基板とを、方向を示すマーキングを合わせて接合することを特徴とする請求項1に記載のSiCウェハの製造方法。 The graphite silicon carbide composite substrate is a disc and has a marking indicating a direction on the edge thereof, and the single crystal SiC substrate is a disc and has a marking indicating a direction on the edge,
2. The method of manufacturing an SiC wafer according to claim 1, wherein the joining step joins the graphite silicon carbide composite substrate and the single crystal SiC substrate together with markings indicating directions.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014140565A JP6371143B2 (en) | 2014-07-08 | 2014-07-08 | SiC wafer manufacturing method, SiC semiconductor manufacturing method, and graphite silicon carbide composite substrate |
PCT/JP2015/069703 WO2016006641A1 (en) | 2014-07-08 | 2015-07-08 | METHOD FOR PRODUCING SiC WAFER, METHOD FOR PRODUCING SiC SEMICONDUCTOR, AND GRAPHITE-SILICON CARBIDE COMPOSITE SUBSTRATE |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014140565A JP6371143B2 (en) | 2014-07-08 | 2014-07-08 | SiC wafer manufacturing method, SiC semiconductor manufacturing method, and graphite silicon carbide composite substrate |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2016018891A true JP2016018891A (en) | 2016-02-01 |
JP6371143B2 JP6371143B2 (en) | 2018-08-08 |
Family
ID=55064270
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014140565A Active JP6371143B2 (en) | 2014-07-08 | 2014-07-08 | SiC wafer manufacturing method, SiC semiconductor manufacturing method, and graphite silicon carbide composite substrate |
Country Status (2)
Country | Link |
---|---|
JP (1) | JP6371143B2 (en) |
WO (1) | WO2016006641A1 (en) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2019156659A (en) * | 2018-03-08 | 2019-09-19 | ランテクニカルサービス株式会社 | MANUFACTURING METHOD OF SiC INGOT MANUFACTURING SUBSTRATE, AND SiC INGOT MANUFACTURING SUBSTRATE |
WO2023156193A1 (en) * | 2022-02-18 | 2023-08-24 | Soitec | Composite structure and manufacturing method thereof |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6924780B2 (en) | 2016-06-09 | 2021-08-25 | ラジオメーター・トゥルク・オサケユキチュア | Background blocker for binding assay |
FR3120736B1 (en) * | 2021-03-09 | 2024-10-04 | Soitec Silicon On Insulator | METHOD FOR MANUFACTURING A SEMICONDUCTOR STRUCTURE BASED ON SILICON CARBIDE AND INTERMEDIATE COMPOSITE STRUCTURE |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH10167830A (en) * | 1996-12-16 | 1998-06-23 | Toyo Tanso Kk | Production of chemical vapor phase vapor deposited silicon carbide material |
JPH10287495A (en) * | 1997-04-14 | 1998-10-27 | Toshiba Ceramics Co Ltd | High-purity silicon carbide-based semiconductor treating member and its production |
JP2005005708A (en) * | 2003-06-11 | 2005-01-06 | Soi Tec Silicon On Insulator Technologies | Method for manufacturing heterogeneous structure |
JP2009117533A (en) * | 2007-11-05 | 2009-05-28 | Shin Etsu Chem Co Ltd | Manufacturing method of silicon carbide substrate |
-
2014
- 2014-07-08 JP JP2014140565A patent/JP6371143B2/en active Active
-
2015
- 2015-07-08 WO PCT/JP2015/069703 patent/WO2016006641A1/en active Application Filing
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH10167830A (en) * | 1996-12-16 | 1998-06-23 | Toyo Tanso Kk | Production of chemical vapor phase vapor deposited silicon carbide material |
JPH10287495A (en) * | 1997-04-14 | 1998-10-27 | Toshiba Ceramics Co Ltd | High-purity silicon carbide-based semiconductor treating member and its production |
JP2005005708A (en) * | 2003-06-11 | 2005-01-06 | Soi Tec Silicon On Insulator Technologies | Method for manufacturing heterogeneous structure |
JP2009117533A (en) * | 2007-11-05 | 2009-05-28 | Shin Etsu Chem Co Ltd | Manufacturing method of silicon carbide substrate |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2019156659A (en) * | 2018-03-08 | 2019-09-19 | ランテクニカルサービス株式会社 | MANUFACTURING METHOD OF SiC INGOT MANUFACTURING SUBSTRATE, AND SiC INGOT MANUFACTURING SUBSTRATE |
WO2023156193A1 (en) * | 2022-02-18 | 2023-08-24 | Soitec | Composite structure and manufacturing method thereof |
Also Published As
Publication number | Publication date |
---|---|
WO2016006641A1 (en) | 2016-01-14 |
JP6371143B2 (en) | 2018-08-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI795293B (en) | Engineered substrate structure | |
JP6319849B2 (en) | Pseudo substrate with improved utilization efficiency of single crystal material | |
CN106409669B (en) | Method of forming wafer structure, method of forming semiconductor device, and wafer structure | |
JP6208572B2 (en) | SiC wafer manufacturing method, SiC semiconductor manufacturing method, and graphite silicon carbide composite substrate | |
JP6049571B2 (en) | Method for manufacturing composite substrate having nitride semiconductor thin film | |
JP6371143B2 (en) | SiC wafer manufacturing method, SiC semiconductor manufacturing method, and graphite silicon carbide composite substrate | |
JP2012124473A (en) | Composite substrate and method for manufacturing the same | |
JP6443394B2 (en) | Manufacturing method of bonded SOI wafer | |
JP6371142B2 (en) | SiC wafer manufacturing method, SiC semiconductor manufacturing method, and silicon carbide composite substrate | |
KR20120112533A (en) | Bonded wafer manufacturing method | |
JP2016146449A (en) | Semiconductor device manufacturing method | |
JP5438910B2 (en) | Manufacturing method of bonded substrate | |
JP2017139266A (en) | Composite substrate, semiconductor device, and method of manufacturing them | |
JP7024668B2 (en) | SOI wafer and its manufacturing method | |
CN113555277A (en) | Silicon carbide device and preparation method thereof | |
CN113841223B (en) | Method for manufacturing semiconductor substrate and method for manufacturing semiconductor device | |
JP2016508291A (en) | Low temperature layer transfer method for manufacturing multilayer semiconductor devices | |
JP5710429B2 (en) | Manufacturing method of bonded wafer | |
CN112530855B (en) | Composite heterogeneous integrated semiconductor structure, semiconductor device and preparation method | |
TW201546953A (en) | A method of preparing a power electronic device | |
CN117476831B (en) | LED epitaxial wafer and preparation method thereof, LED chip and preparation method thereof | |
WO2024190086A1 (en) | Semiconductor substrate production method, semiconductor substrate, and semiconductor device | |
WO2024202590A1 (en) | Method for manufacturing semiconductor substrate, semiconductor substrate, and semiconductor device | |
JP2018137278A (en) | Bonded soi wafer manufacturing method | |
CN118727141A (en) | Semiconductor substrate and method for manufacturing the same, semiconductor device and method for manufacturing the same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20170518 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20180612 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20180712 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6371143 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |