JP2014042221A - Optical dual-loop transmission system and optical dual-loop transmission system communication method - Google Patents
Optical dual-loop transmission system and optical dual-loop transmission system communication method Download PDFInfo
- Publication number
- JP2014042221A JP2014042221A JP2012184717A JP2012184717A JP2014042221A JP 2014042221 A JP2014042221 A JP 2014042221A JP 2012184717 A JP2012184717 A JP 2012184717A JP 2012184717 A JP2012184717 A JP 2012184717A JP 2014042221 A JP2014042221 A JP 2014042221A
- Authority
- JP
- Japan
- Prior art keywords
- loop
- node
- control frame
- loop control
- frame
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Small-Scale Networks (AREA)
Abstract
Description
本発明は、複数のノードが光ファイバなどの伝送媒体によって二重リング状に接続された光二重ループ伝送システムに関する。 The present invention relates to an optical double loop transmission system in which a plurality of nodes are connected in a double ring shape by a transmission medium such as an optical fiber.
光二重ループ伝送システムは、光モジュールを2チャネル使用した伝送システムであり、例えば図5に示すように、複数のノード#0,#2,#3,#4,#5,#6が光ファイバ101,102によってループ状で二重に接続されている。
The optical double loop transmission system is a transmission system using two channels of optical modules. For example, as shown in FIG. 5, a plurality of
1系受信1Rと1系送信1Tの光モジュール20を別々とし、また2系受信2Rと2系送信2Tの光モジュール20も別々としている。
The 1-
これにより、通常動作時、1系のデータ方向(右系ループ)と2系のデータ方向(左系ループ)は逆の関係となる。通常は1系を動作系、2系を待機系として使用する。尚、図5ではノード#0をループマスタとし、ノード#2,#3,#4,#5,#6をループスレーブとしている。
As a result, during normal operation, the data direction of the first system (right system loop) and the data direction of the second system (left system loop) are reversed. Normally, the 1 system is used as the operating system and the 2 system as the standby system. In FIG. 5,
通常動作時にループマスタ(ノード#0)が送出したデータフレームをループマスタが受信した場合、そのデータフレームを破棄する。 When the loop master receives a data frame transmitted by the loop master (node # 0) during normal operation, the data frame is discarded.
また、光二重ループ伝送システムのある箇所で、断線又はノードダウンが発生した場合、検出した終端のノードでループバック処理を行なうことで、ループシステムは保持される。 Further, when disconnection or node down occurs at a certain place in the optical double loop transmission system, the loop system is maintained by performing loop back processing at the detected terminal node.
例えば図6に示すように、ノード#5で断線又はノードダウンが発生すると、ノード#6では1系受信1Rのデータを2系送信2Tから2系の光ファイバ102を通してノード#3へ送り戻し(ループバック処理)、ループマスタ(ノード#0)では2系受信2Rのデータをバイパス(中継)する処理を行い、ノード#4では2系受信2Rのデータを1系送信1Tから1系の光ファイバ101を通してループマスタ側へ送り戻す(ループバック処理)。
For example, as shown in FIG. 6, the node when disconnection or a node failure occurs in # 5, sent back to the node # node data of 6 in 1
上記のように構成される光二重ループ伝送システムとしては、例えば下記特許文献1、2、3に記載のものが提案されている。
As the optical double loop transmission system configured as described above, for example, those described in
上記のように構成された光二重ループ伝送システムでは、ループとなっている場合にはループマスタが両系の終端処理を行い、ループとなっていない(断線又はノードダウン有りの)場合、断線又はノードダウンを検出したノードで終端処理を行う。 In the optical double loop transmission system configured as described above, the loop master performs the termination processing of both systems when it is a loop, and is disconnected or disconnected when it is not a loop (with disconnection or node down). Termination processing is performed at the node that detects the node down.
ループとなっている場合、ループマスタで終端処理を行なうので、ループ内のデータはループマスタで途切れることになる(図7の(A))。ループマスタ以外のノードからのデータも図7(B)に示すようにループマスタで途切れることになるので、光二重ループ伝送システムが1つのループマスタとn局のループスレーブを備えている場合、1対n通信でしか動作させることができない。 In the case of a loop, since termination processing is performed by the loop master, data in the loop is interrupted by the loop master ((A) in FIG. 7). Since data from nodes other than the loop master is also interrupted by the loop master as shown in FIG. 7B, when the optical double loop transmission system includes one loop master and n station loop slaves, 1 It can be operated only in n-to-n communication.
また光二重ループ伝送システムにおいて、伝送方式を複数のノードのデータを1つの回線で送受信する時分割多重方式とする場合、タイムスロットを確定させるために、ループマスタの1系出力側からのノード接続情報が必要となるが、F/W(ファームウェア)で検出すると時間がかかるため、通信開始時間が遅くなる。
Also, in the optical double loop transmission system, when the transmission method is a time division multiplexing method in which data of a plurality of nodes is transmitted and received through one line, the node connection from the
本発明は上記課題を解決するものであり、その目的は、n局のノードを備えた光二重ループ伝送システムにおいてn対n通信を可能とすることにある。 The present invention solves the above-described problems, and an object of the present invention is to enable n-to-n communication in an optical double loop transmission system having n stations.
上記課題を解決するための請求項1に記載の光二重ループ伝送システムは、複数のノードを伝送路を介して二重リング状に接続して成る光二重ループ伝送システムであって、前記複数のノードは、前記伝送路上に流れるデータフレームを受信しバイパスを行なうデータバイパス回路と、受信したデータが自ノードから送信したフレームである否かを検出し、自ノードから送信したフレームである場合、前記データバイパス回路のバイパス動作を無効にする自ノードフレーム検出回路と、を各々備えていることを特徴としている。
An optical double loop transmission system according to
また、請求項3に記載の光二重ループ伝送システムの通信方法は、複数のノードを伝送路を介して二重リング状に接続して成る光二重ループ伝送システムの通信方法であって、前記複数のノードに各々設けられたデータバイパス回路が、前記伝送路上に流れるデータフレームを受信しバイパスを行なうステップと、前記複数のノードに各々設けられた自ノードフレーム検出回路が、受信したデータが自ノードから送信したフレームである否かを検出し、自ノードから送信したフレームである場合、前記データバイパス回路のバイパス動作を無効にするステップと、を備えたことを特徴としている。
The communication method of the optical double loop transmission system according to
上記構成によれば、複数のノードが出力するデータはループ伝送路を1巡することになり、n対n(nはノード数)の通信が可能となる。 According to the above configuration, data output from a plurality of nodes goes around the loop transmission line, and n-to-n (n is the number of nodes) communication is possible.
また、請求項2に記載の光二重ループ伝送システムは、請求項1において、前記複数のノードは、前記伝送路を制御するためのループ制御フレームであって、少なくとも前記各ノードの必要処理時間の合計時間に設定された期間内でループ構成検出処理を行なわせるためのループ構成検出要求を含むループ制御フレームをデータ伝送開始前に送信し、該ループ構成検出要求を含むループ制御フレームをループ制御フレーム検出回路が受信してから、一定時間ループ制御フレームを受信しなかった場合に自ノード情報を付加したループ制御フレームを送信するループ制御フレーム送信部と、前記伝送路上に流れるループ制御フレームを受信しバイパスを行うループ制御フレーム検出回路とを各々備え、前記自ノードフレーム検出回路は、前記検出フレームが自ノードから送信したフレームである場合、前記データバイパス回路又は前記ループ制御フレーム検出回路のバイパス動作を無効にするものであって、前記複数のノードは、前記ループ構成検出要求で定義された期間内に、前記ループ制御フレーム検出回路によって受信されたループ制御フレームに付加された自ノード情報を格納するループ構成検出用記憶部をさらに備えていることを特徴としている。 An optical double loop transmission system according to a second aspect is the optical double loop transmission system according to the first aspect, wherein the plurality of nodes are loop control frames for controlling the transmission path, and at least the required processing time of each of the nodes is A loop control frame including a loop configuration detection request for performing loop configuration detection processing within a period set as the total time is transmitted before the start of data transmission, and the loop control frame including the loop configuration detection request is transmitted as a loop control frame. A loop control frame transmission unit that transmits a loop control frame with its own node information added when the detection circuit has not received a loop control frame for a certain period of time after reception, and a loop control frame that flows on the transmission path. A loop control frame detection circuit for performing bypass, and the own node frame detection circuit includes When the frame is a frame transmitted from its own node, the bypass operation of the data bypass circuit or the loop control frame detection circuit is invalidated, and the plurality of nodes are defined by the loop configuration detection request. It is further characterized by further comprising a loop configuration detection storage unit for storing own node information added to the loop control frame received by the loop control frame detection circuit within the period.
また、請求項4に記載の光二重ループ伝送システムの通信方法は、請求項3において、前記複数のノードのうちいずれか1つのループマスタノードに設けられたループ制御フレーム送信部が、前記伝送路を制御するためのループ制御フレームであって、少なくとも前記各ノードの必要処理時間の合計時間に設定された期間内でループ構成検出処理を行なわせるためのループ構成検出要求を含むループ制御フレームをデータ伝送開始前に送信するステップと、前記複数のノードに各々設けられたループ制御フレーム検出回路が、前記伝送路上に流れるループ制御フレームを受信しバイパスを行うステップと、前記複数のノードのうち前記ループマスタノード以外のループスレーブノードに設けられたループ制御フレーム送信部が、前記ループ制御フレーム検出回路によって前記ループ構成検出要求を含むループ制御フレームが受信されてから、一定時間ループ制御フレームを受信しなかった場合に自ノード情報を付加したループ制御フレームを送信するステップと、前記複数のノードに各々設けられた自ノードフレーム検出回路が、前記検出フレームが自ノードから送信したフレームである場合、前記ループ制御フレーム検出回路のバイパス動作を無効にするステップと、前記複数のノードに各々設けられたループ制御フレーム検出回路が、前記ループ構成検出要求で定義された期間内に、受信したループ制御フレームに付加された自ノード情報をループ構成検出用記憶部に格納するステップと、を備えたことを特徴としている。
The communication method of the optical double loop transmission system according to
上記構成によれば、伝送開始前にハードウェアにて、伝送処理1巡でループ構成を検出することができ、通信開始時間が短縮される。 According to the above configuration, the loop configuration can be detected in one round of transmission processing by hardware before starting transmission, and the communication start time is shortened.
(1)請求項1〜4に記載の発明によれば、複数のノードが出力するデータはループ伝送路を1巡することになり、n対n(nはノード数)の通信が可能となる。
(2)請求項2に記載の発明によれば、伝送開始前にハードウェアにて、伝送処理1巡でループ構成を検出することができ、通信開始時間が短縮される。
(1) According to the first to fourth aspects of the present invention, data output from a plurality of nodes makes one round of the loop transmission path, and communication of n to n (n is the number of nodes) is possible. .
(2) According to the invention described in
以下、図面を参照しながら本発明の実施の形態を説明するが、本発明は下記の実施形態例に限定されるものではない。図1は本実施形態例による光二重ループ伝送システムの構成を示し、ループマスタであるノード#0とループスレーブであるノード#2、#3、#6、#5、#4が光ファイバ101,102によってループ状で二重に接続されている。
Hereinafter, embodiments of the present invention will be described with reference to the drawings, but the present invention is not limited to the following embodiments. FIG. 1 shows a configuration of an optical double loop transmission system according to the present embodiment.
1系受信1Rと1系送信1Tの光モジュール30を別々とし、また2系受信2Rと2系送信2Tの光モジュール30も別々としている。通常動作時、1系のデータ方向(右系ループ)と2系のデータ方向(左系ループ)は逆の関係となる。
The 1-
本実施形態例では、ループマスタ、ループスレーブに限らず、各ノード#0、#2,#3,#4,#5,#6内のデータバイパス回路(1系受信→1系送信、2系受信→2系送信)に自ノードフレーム検出回路を設け、検出したフレームが自ノード以外のフレームであればバイパスし、自ノードが出力したフレームであればそのフレームはバイパスさせずに破棄する。
In this embodiment, not only the loop master and the loop slave, but also data bypass circuits (1 system reception → 1 system transmission, 2 systems) in each
このように構成することで、各ノードが出力するデータは途切れることなくループ伝送路を1巡することになる。これによりノード数がnの場合n対n通信が可能となる。 With this configuration, the data output from each node goes around the loop transmission line without interruption. As a result, when the number of nodes is n, n-to-n communication is possible.
図1の各ノード内の光モジュール30に接続されるコントローラ100は、図2に示すように、自ノード検出用回路31(本発明の自ノードフレーム検出回路)、データバイパス用FIFO(First In First Out)32(本発明のデータバイパス回路)、バッファ33、通信用LSI34、論理ゲート35、CPU36、メモリ37、内部バス38を備えている。
As shown in FIG. 2, the
尚図1は1系受信、1系送信についての構成を示しており、2系受信、2系送信についても同様に構成されるものである。 FIG. 1 shows the configuration for the 1-system reception and the 1-system transmission, and the 2-system reception and the 2-system transmission are configured similarly.
前記図2のコントローラ100は、例えばコンピュータシステムにより構成され、通常のコンピュータのハードウェアリソース、例えばハードディスクドライブ装置、記憶媒体駆動装置、記憶媒体、入力装置、出力装置等を備えている。このハードウェアリソースとソフトウェアリソース(OS、アプリケーションなど)との協働の結果、図2のコンピュータシステムはコントローラ100を構成する各部を実装している。
The
また図2のメモリ37は、前記ハードディスクドライブ装置のハードディスクあるいはRAM(メモリ)などの保存手段、記憶手段に構築されるものである。
Further, the
自ノード検出用回路31は、受信したノードが、自ノードが送信したフレームか否かを検出し、自ノードが送信したフレームであった場合、データバイパス用FIFO32のバイパス動作をさせない。すなわちデータバイパス用FIFO32の後段のバッファ33をオフゲート制御する。
The own
データバイパス用FIFO32は、伝送路上に流れるデータフレームのバイパス用FIFOであり、データフレームのバイパスを行なう(自ノード以外のデータフレームをバイパスする)が、自ノードのデータフレームについては、前記自ノード検出用回路31によりバッファ33がオフゲート制御されることによりバイパスは行われない。
The data bypass
通信用LSI34は、データフレームの送受信を行なうための通信LSIであり、Ethernet(登録商標)を採用している場合のMACコントローラに相当する。この通信用LSI34は、CPU36が送信データをメモリ37に格納後、メモリ37→通信用LSI34経由でデータを出力し、受信したデータフレームは、通信用LSI34→メモリ37経由で格納され、CPU36がメモリ37にて受信データを認識する。
The
上記構成によれば、光二重ループ伝送システムに接続される全てのノード#0、#2,#3,#4,#5,#6に、検出したフレームが自ノード以外のフレームの場合はバイパス(中継)し、自ノードが出力したフレームの場合はバイパスさせずに破棄する機能を設けたので、各ノードが出力するデータは途切れることなくループ伝送路を1巡する。このためノード数がnの場合n対nの通信が可能となる。
According to the above configuration, all
また例えば、ノード#5で断線又はノードダウンが発生した場合、図6で述べたように、ノード#6では1系受信1Rのデータを2系送信2Tから2系の光ファイバ102を通してノード#3へ送り戻し(ループバック処理)、ループマスタ(ノード#0)では2系受信2Rのデータをバイパス(中継)する処理を行い、ノード#4では2系受信2Rのデータを1系送信1Tから1系の光ファイバ101を通してループマスタ側へ送り戻す(ループバック処理)。これによってループシステムが保持される。
Further, for example, the node if the # 5 in open or node failure occurs, as described in FIG. 6, the node # node data of 6 in 1 system receiving 1R through the
次に、前記n対n通信が可能であり、且つ伝送システム内のノード接続情報を短時間で取得して通信開始時間を短縮させた、本発明の他の実施形態例を図3、図4を用いて説明する。 Next, FIGS. 3 and 4 show another embodiment of the present invention in which the n-to-n communication is possible and the node connection information in the transmission system is acquired in a short time to shorten the communication start time. Will be described.
図3は図1の伝送システムにおける各ノード内の光モジュール30に接続されるコントローラ200の構成を示している。図3において図2と同一部分は同一符号をもって示している。
FIG. 3 shows a configuration of the
図3において図2と異なる点は、ループ制御フレーム送信部41、ループ制御フレーム検出回路42、バッファ43およびループ構成検出RAM44(ループ構成検出用記憶部)を設けた点にあり、その他の部分は図2と同一に構成されている。
3 differs from FIG. 2 in that a loop control
尚、図3は1系受信、1系送信についての構成を示しており、2系受信、2系送信についても同様に構成されるものである。尚図3のコントローラ200は図2と同様に例えばコンピュータシステムにより構成され、通常のコンピュータのハードウェアリソースを備え、このハードウェアリソースとソフトウェアリソース(OS、アプリケーションなど)との協働の結果、図3のコンピュータシステムはコントローラ200を構成する各部を実装している。
FIG. 3 shows the configuration for the 1-system reception and the 1-system transmission, and the 2-system reception and the 2-system transmission are configured similarly. The
また図3のループ構成検出用RAM44は、ハードディスクドライブ装置のハードディスクあるいはRAM(メモリ)などの保存手段、記憶手段に構築されるものである。
Also, the loop
ループ制御フレーム送信部41は、図1の伝送路を制御するためのループ制御フレームであって、少なくとも前記各ノードの必要処理時間の合計時間に設定された期間内でループ構成検出処理を行なわせるためのループ構成検出要求を含むループ制御フレーム(ループ構成検出フラグをセットしたループ制御フレーム)をデータ伝送開始前に送信し、該ループ構成検出要求を含むループ制御フレームをループ制御フレーム検出回路42が受信してから、一定時間ループ制御フレームを受信しなかった場合に自ノード情報を付加したループ制御フレームを送信する。
The loop control
ループ制御フレーム検出回路42は、伝送路上に流れるループ制御フレームを受信し、自ノード以外のループ制御フレームについてはバイパスを行い、自ノードのループ制御フレームについては、前記自ノード検出用回路31によりバッファ43がオフゲート制御されることによりバイパスは行われない。
The loop control
また、ループマスタノード(図1ではノード#0)からのループ構成検出フラグをセットしたループ制御フレームを受信した場合、その後の一定期間内(ループ構成検出処理期間内)に受信したループ制御フレームに格納されている、ループ構成検出のために必要なデータ(伝送路上に接続されているノード情報、すなわちループ制御フレームに付加されている自ノード情報)をループ構成検出用RAM44にセットする。
When a loop control frame with the loop configuration detection flag set from the loop master node (
上記のように構成された伝送システムにおいて、ノード#0をループマスタとしたときに、ループ制御フレーム送信部41は、データフレームを送信しない間、定周期でループ制御フレームを出力させる。
In the transmission system configured as described above, when
すなわち、伝送開始前にループマスタ#0のループ制御フレーム送信部41は、ループ構成検出フラグをセットしたループ制御フレームを送信する。そして各ループスレーブはループ制御フレーム検出回路42で、ループ構成検出フラグをセットしたループ制御フレームを受信することで、ループ構成検出処理であることを認識する。
That is, before starting transmission, the loop control
ループ構成検出フラグをセットしたループ制御フレームを受信後、一定時間ループ制御フレームを受信しなかった場合、ループスレーブのループ制御フレーム送信部41は自ノード情報を付加したループ制御フレームを伝送路に送信する。
After receiving the loop control frame with the loop configuration detection flag set, if the loop control frame is not received for a certain period of time, the loop control
ここで、ループ構成検出処理を、図4に示すタイミングチャートとともに説明する。 Here, the loop configuration detection process will be described with reference to the timing chart shown in FIG.
<ステップS1> ループマスタノード#0のループ制御フレーム送信部41は、ループ構成検出フラグをセットしたループ制御フレームを出力する(図示(1))。
<Step S1> The loop control
<ステップS2> 各ノードの自ノード検出用回路31、ループ制御フレーム検出回路42、バッファ43は、伝送路上に流れるループ制御フレームを受信し、自ノードが送信したフレーム以外のフレームをバイパスする。このとき、ループスレーブノード#2、#3、#6、#5、#4は前記(1)のフレーム(#0)を受信することでループ構成検出処理を認識する。
<Step S2> The own
<ステップS3> ループスレーブノード#2のループ制御フレーム送信部41は、前記#0のループ制御フレームを受信してから一定時間ループ制御フレームを受信しない場合、自ノード情報を付加したループ制御フレームを送信する(図示(2))。
<Step S3> When the loop control
また各ループスレーブノード#3、#6、#5、#4のループ制御フレーム送信部41も、前記同様に前記#0のループ制御フレームを受信してから一定時間ループ制御フレームを受信しない場合、自ノード情報を付加したループ制御フレームを送信する(図示(3))。
In addition, when the loop control
<ステップS4> 各ノードの自ノード検出用回路31、ループ制御フレーム検出回路42、バッファ43は、各々自ノードフレームを受信した場合、フレームをバイパスさせず破棄する(図示(4))。
<Step S4> When receiving the own node frame, the own
<ステップS5> 各ノードのループ制御フレーム検出回路42は、ループ構成検出処理中(定周期内)に受信したループ制御フレームに付加されているノード情報(番号)を図示破線のタイミングでループ構成検出用RAM44に格納する(図示(5))。
<Step S5> The loop control
<ステップS6> ループ構成検出処理期間(定周期)終了時に、ループマスタノード#0のループ制御フレーム送信部41は、ループ構成検出処理がクリアされたループ制御フレーム(図示(6))を送信し、各ループスレーブノード#2、#3、#6、#5、#4が、当該ループ構成検出処理がクリアされたループ制御フレーム(図示(6))を受信することでループ構成検出処理は終了する。
<Step S6> At the end of the loop configuration detection processing period (fixed period), the loop control
尚図3において、データフレームのn対n(nはノード数)通信は、図2と同様に行なわれるものである。 In FIG. 3, n-to-n (n is the number of nodes) communication of data frames is performed in the same manner as in FIG.
光二重ループ伝送システムで適用される時分割多重方式は、時間を一定時間(フレーム)ごと区切り、その一定時間を更に分割し、複数のノードに割り当てる方式であり、ノードは複数のフレームの与えられた同じ位置のタイムスロットを用いてデータの送信を行なう。 The time-division multiplexing method applied in the optical double loop transmission system is a method in which time is divided into fixed times (frames), the fixed time is further divided and assigned to a plurality of nodes, and a node is given a plurality of frames. Data is transmitted using time slots at the same position.
この点に関して、本実施形態例による前記ループ構成検出処理完了後、ループ構成検出用RAM44には、各ノード情報が、ループマスタ#0から接続されている順に格納されているので、このノード接続情報を元に時分割多重方式のタイムスロット値を確定させることができる。
In this regard, after completion of the loop configuration detection processing according to the present embodiment example, each node information is stored in the loop
このように伝送開始前に、H/W(ハードウェア)にて伝送処理1巡のみでループ構成を検出することが可能であるので、通信開始時間を著しく短縮させることができる。 As described above, since the loop configuration can be detected by only one round of transmission processing by H / W (hardware) before the start of transmission, the communication start time can be remarkably shortened.
また、前記各実施形態の光二重ループ伝送システムの通信方法における各ステップ(手順)をコンピュータのプログラムで構成し、そのプログラムをコンピュータに実行させることができることは言うまでもなく、コンピュータでその機能を実現するためのプログラムを、そのコンピュータが読み取り可能な記録媒体、例えばFD(Floppy(登録商標) Disk)や、MO(Magneto−Optical disk)、ROM(Read Only Memory)、メモリカード、CD(Compact Disk)−ROM、DVD(Digital Versatile Disk)−ROM、CD−R、CD−RW、HDD、リムーバブルディスクなどに記録して、保存したり、配布したりすることが可能である。 Further, it goes without saying that each step (procedure) in the communication method of the optical double loop transmission system of each of the above embodiments can be configured by a computer program, and the program can be executed by the computer, and the function is realized by the computer. A computer-readable recording medium such as FD (Floppy (registered trademark) Disk), MO (Magneto-Optical disk), ROM (Read Only Memory), memory card, CD (Compact Disk)- It can be recorded on a ROM, a DVD (Digital Versatile Disk) -ROM, a CD-R, a CD-RW, an HDD, a removable disk, and stored or distributed.
101、102…光ファイバ
20、30…光モジュール
31…自ノード検出用回路
32…データバイパス用FIFO
33、43…バッファ
34…通信用LSI
35…論理ゲート
36…CPU
37…メモリ
38…内部バス
41…ループ制御フレーム送信部
42…ループ制御フレーム検出回路
44…ループ構成検出用RAM
100、200…コントローラ
10 1 , 10 2 ...
33, 43 ...
35 ...
37 ...
100, 200 ... Controller
Claims (5)
前記複数のノードは、
前記伝送路上に流れるデータフレームを受信しバイパスを行なうデータバイパス回路と、
受信したデータが自ノードから送信したフレームである否かを検出し、自ノードから送信したフレームである場合、前記データバイパス回路のバイパス動作を無効にする自ノードフレーム検出回路と、
を各々備えていることを特徴とする光二重ループ伝送システム。 An optical double loop transmission system in which a plurality of nodes are connected in a double ring shape via a transmission line,
The plurality of nodes are:
A data bypass circuit for receiving and bypassing data frames flowing on the transmission path;
Detecting whether or not the received data is a frame transmitted from its own node, and if it is a frame transmitted from its own node, its own node frame detection circuit for invalidating the bypass operation of the data bypass circuit;
An optical double loop transmission system comprising:
前記伝送路を制御するためのループ制御フレームであって、少なくとも前記各ノードの必要処理時間の合計時間に設定された期間内でループ構成検出処理を行なわせるためのループ構成検出要求を含むループ制御フレームをデータ伝送開始前に送信し、該ループ構成検出要求を含むループ制御フレームをループ制御フレーム検出回路が受信してから、一定時間ループ制御フレームを受信しなかった場合に自ノード情報を付加したループ制御フレームを送信するループ制御フレーム送信部と、
前記伝送路上に流れるループ制御フレームを受信しバイパスを行うループ制御フレーム検出回路とを各々備え、
前記自ノードフレーム検出回路は、前記検出フレームが自ノードから送信したフレームである場合、前記データバイパス回路又は前記ループ制御フレーム検出回路のバイパス動作を無効にするものであって、
前記複数のノードは、
前記ループ構成検出要求で定義された期間内に、前記ループ制御フレーム検出回路によって受信されたループ制御フレームに付加された自ノード情報を格納するループ構成検出用記憶部をさらに備えていることを特徴とする請求項1に記載の光二重ループ伝送システム。 The plurality of nodes are:
A loop control frame for controlling the transmission path, including a loop configuration detection request for performing a loop configuration detection process within a period set at least as a total time required for each node The frame is transmitted before data transmission is started, and when the loop control frame detection circuit including the loop configuration detection request is received by the loop control frame detection circuit and the loop control frame is not received for a certain period of time, the own node information is added. A loop control frame transmission unit for transmitting a loop control frame;
A loop control frame detection circuit that receives and bypasses the loop control frame that flows on the transmission path,
The self-node frame detection circuit invalidates the bypass operation of the data bypass circuit or the loop control frame detection circuit when the detection frame is a frame transmitted from the self-node,
The plurality of nodes are:
A loop configuration detection storage unit for storing own node information added to the loop control frame received by the loop control frame detection circuit within a period defined by the loop configuration detection request is further provided. The optical double loop transmission system according to claim 1.
前記複数のノードに各々設けられたデータバイパス回路が、前記伝送路上に流れるデータフレームを受信しバイパスを行なうステップと、
前記複数のノードに各々設けられた自ノードフレーム検出回路が、受信したデータが自ノードから送信したフレームである否かを検出し、自ノードから送信したフレームである場合、前記データバイパス回路のバイパス動作を無効にするステップと、
を備えたことを特徴とする光二重ループ伝送システムの通信方法。 An optical double loop transmission system communication method comprising a plurality of nodes connected in a double ring shape via a transmission line,
A data bypass circuit provided in each of the plurality of nodes receives a data frame flowing on the transmission path and performs a bypass;
The own node frame detection circuit provided in each of the plurality of nodes detects whether or not the received data is a frame transmitted from the own node. If the received data is a frame transmitted from the own node, the bypass of the data bypass circuit Disabling the action,
A communication method of an optical double loop transmission system, comprising:
前記複数のノードに各々設けられたループ制御フレーム検出回路が、前記伝送路上に流れるループ制御フレームを受信しバイパスを行うステップと、
前記複数のノードのうち前記ループマスタノード以外のループスレーブノードに設けられたループ制御フレーム送信部が、前記ループ制御フレーム検出回路によって前記ループ構成検出要求を含むループ制御フレームが受信されてから、一定時間ループ制御フレームを受信しなかった場合に自ノード情報を付加したループ制御フレームを送信するステップと、
前記複数のノードに各々設けられた自ノードフレーム検出回路が、前記検出フレームが自ノードから送信したフレームである場合、前記ループ制御フレーム検出回路のバイパス動作を無効にするステップと、
前記複数のノードに各々設けられたループ制御フレーム検出回路が、前記ループ構成検出要求で定義された期間内に、受信したループ制御フレームに付加された自ノード情報をループ構成検出用記憶部に格納するステップと、
を備えたことを特徴とする請求項3に記載の光二重ループ伝送システムの通信方法。 The loop control frame transmission unit provided in any one of the plurality of nodes is a loop control frame for controlling the transmission path, and at least the total processing time required for each node Transmitting a loop control frame including a loop configuration detection request for performing a loop configuration detection process within a period set to before the start of data transmission;
A loop control frame detection circuit provided in each of the plurality of nodes receives a loop control frame flowing on the transmission path and performs bypass;
A loop control frame transmission unit provided in a loop slave node other than the loop master node among the plurality of nodes receives a loop control frame including the loop configuration detection request by the loop control frame detection circuit, and is constant. A step of transmitting a loop control frame with its own node information added when a time loop control frame is not received;
The own node frame detection circuit provided in each of the plurality of nodes, when the detection frame is a frame transmitted from the own node, invalidating the bypass operation of the loop control frame detection circuit;
The loop control frame detection circuit provided in each of the plurality of nodes stores the own node information added to the received loop control frame in the loop configuration detection storage unit within the period defined by the loop configuration detection request. And steps to
The communication method of the optical double loop transmission system according to claim 3, further comprising:
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012184717A JP5978858B2 (en) | 2012-08-24 | 2012-08-24 | Optical double loop transmission system, optical double loop transmission system communication method, and optical double loop transmission system communication program |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012184717A JP5978858B2 (en) | 2012-08-24 | 2012-08-24 | Optical double loop transmission system, optical double loop transmission system communication method, and optical double loop transmission system communication program |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014042221A true JP2014042221A (en) | 2014-03-06 |
JP5978858B2 JP5978858B2 (en) | 2016-08-24 |
Family
ID=50394135
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012184717A Active JP5978858B2 (en) | 2012-08-24 | 2012-08-24 | Optical double loop transmission system, optical double loop transmission system communication method, and optical double loop transmission system communication program |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5978858B2 (en) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1188388A (en) * | 1997-09-08 | 1999-03-30 | Toshiba Corp | Data transmission system and method and medium recording program |
JP2000092100A (en) * | 1998-09-17 | 2000-03-31 | Toshiba Corp | Optical dual loop transmitter |
JP2001203733A (en) * | 2000-01-20 | 2001-07-27 | Fuji Electric Co Ltd | Ring type network system, information transmitting device and method for setting its address |
US20080080498A1 (en) * | 2006-09-29 | 2008-04-03 | Ls Industrial Systems Co., Ltd. | Communication packet processing apparatus and method for ring topology ethernet network capable of preventing permanent packet looping |
JP2008099264A (en) * | 2006-09-13 | 2008-04-24 | Yamaha Corp | Network system and audio signal processor |
JP2009147653A (en) * | 2007-12-13 | 2009-07-02 | Mitsubishi Electric Corp | Communication system and ring node device |
-
2012
- 2012-08-24 JP JP2012184717A patent/JP5978858B2/en active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1188388A (en) * | 1997-09-08 | 1999-03-30 | Toshiba Corp | Data transmission system and method and medium recording program |
JP2000092100A (en) * | 1998-09-17 | 2000-03-31 | Toshiba Corp | Optical dual loop transmitter |
JP2001203733A (en) * | 2000-01-20 | 2001-07-27 | Fuji Electric Co Ltd | Ring type network system, information transmitting device and method for setting its address |
JP2008099264A (en) * | 2006-09-13 | 2008-04-24 | Yamaha Corp | Network system and audio signal processor |
US20080080498A1 (en) * | 2006-09-29 | 2008-04-03 | Ls Industrial Systems Co., Ltd. | Communication packet processing apparatus and method for ring topology ethernet network capable of preventing permanent packet looping |
JP2008092542A (en) * | 2006-09-29 | 2008-04-17 | Ls Industrial Systems Co Ltd | Communication packet processing apparatus and method for ring topology ethernet network capable of preventing permanent packet looping |
JP2009147653A (en) * | 2007-12-13 | 2009-07-02 | Mitsubishi Electric Corp | Communication system and ring node device |
Also Published As
Publication number | Publication date |
---|---|
JP5978858B2 (en) | 2016-08-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2568774C2 (en) | Method of controlling operation of bus system, primarily of bus can | |
US9876857B2 (en) | Operation method of communication node in network | |
US9330045B2 (en) | Controller area network (CAN) device and method for controlling CAN traffic | |
JP5486131B2 (en) | Method and apparatus for data transmission with variable bit length | |
JP2007511991A (en) | Aggregation of small groups within a TDMA network | |
WO2011131081A1 (en) | Method and apparatus for implementing redundancy serial bus | |
CN103957155A (en) | Message transmission method and device and interconnection interface | |
JP5365234B2 (en) | Token error detection / recovery method between terminal devices | |
US20190260640A1 (en) | Port auto-negotiation method and device | |
US9521091B2 (en) | Relay system and switching device | |
EP2940935B1 (en) | Controller area network (CAN) device and method for controlling CAN traffic | |
JP5978858B2 (en) | Optical double loop transmission system, optical double loop transmission system communication method, and optical double loop transmission system communication program | |
JP2016072704A (en) | Relay system and switch device | |
CN114884767B (en) | Synchronous dual-redundancy CAN bus communication system, method, equipment and medium | |
JP4651555B2 (en) | Frame buffer monitoring method and apparatus | |
US11824657B2 (en) | Frame processing method and apparatus | |
EP3232617B1 (en) | Protection switching method and system, and nodes | |
US9344326B2 (en) | Communication relay apparatus, active system switching method, and communication relay control board | |
JP5711420B2 (en) | Method and system for setting detection frame timeout time of Ethernet node | |
CN114401324A (en) | Message forwarding method, network equipment and system | |
WO2015176442A1 (en) | Clock switching method and device | |
JP3777809B2 (en) | Method for detecting line abnormality in duplex communication system | |
WO2020089964A1 (en) | Communication system, communication device, method, and program | |
JP4585560B2 (en) | Network failure detection method, data communication network system, and node device | |
KR101562118B1 (en) | Media Access Control Filtering method for high speed switching |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150708 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160425 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160510 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160608 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160628 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160711 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5978858 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |