JP2013230034A - 入力電圧データ形成装置,及び,これを備えるac/dcコンバータに関する - Google Patents
入力電圧データ形成装置,及び,これを備えるac/dcコンバータに関する Download PDFInfo
- Publication number
- JP2013230034A JP2013230034A JP2012101263A JP2012101263A JP2013230034A JP 2013230034 A JP2013230034 A JP 2013230034A JP 2012101263 A JP2012101263 A JP 2012101263A JP 2012101263 A JP2012101263 A JP 2012101263A JP 2013230034 A JP2013230034 A JP 2013230034A
- Authority
- JP
- Japan
- Prior art keywords
- value information
- input value
- input
- period
- voltage data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Rectifiers (AREA)
Abstract
【課題】制御部のスペックに関わらずAC電源電圧の入力値情報を取得し得る入力電圧データ形成装置を提供する。
【解決手段】入力値情報更新処理は、後の実施例で説明される処理手順によって、過去に記録された入力値情報を新たな入力値情報へと更新させる。入力値情報特定処理は、第1の周期に属する入力値情報(第1入力値情報)を参照して、これを第2の周期に属する入力値情報(第2入力値情報)として設定させる。出力信号設定処理は、参照した入力値情報に基づいて出力信号を設定する。上述の如く、入力値情報は1周期前の情報とされるので、現在の電源電圧のサンプル値を出力信号へ反映させるのではなく、入力値情報の変化が1周期遅れて出力信号に反映されることとなる。
【選択図】図5
【解決手段】入力値情報更新処理は、後の実施例で説明される処理手順によって、過去に記録された入力値情報を新たな入力値情報へと更新させる。入力値情報特定処理は、第1の周期に属する入力値情報(第1入力値情報)を参照して、これを第2の周期に属する入力値情報(第2入力値情報)として設定させる。出力信号設定処理は、参照した入力値情報に基づいて出力信号を設定する。上述の如く、入力値情報は1周期前の情報とされるので、現在の電源電圧のサンプル値を出力信号へ反映させるのではなく、入力値情報の変化が1周期遅れて出力信号に反映されることとなる。
【選択図】図5
Description
本発明は、交流電力の入力電圧データ形成装置,及び,これを備えるAC/DCコンバータに関する。
従来より、AC/DCコンバータを始めとする電力変換装置では、分圧抵抗等の電圧検出回路を用いて電源電圧の検出を行っている。電圧検出回路で電圧値が検出されると、其の検出信号は制御装置へ出力され、当該制御装置では、AC/DCコンバータに対して駆動信号(特許請求の範囲における出力信号)を生成出力させている。
特開2005−229792号公報(特許文献1)では、電源装置の一例が紹介されている。当該電源装置は、AC/DCコンバータと、これに設けられた二つの分圧抵抗と、マイクロコンピュータによって成る制御部と、を主構成要素としている。このうち、分圧抵抗の一方は、コンバータの入力側に設けられ、整流回路から出力された全波整流波の検出信号を出力させている。また、他方の分圧抵抗は、コンバータの出力側へ設けられ、平滑コンデンサの電圧値を検出している。
特許文献1の技術によれば、入力側の検出信号は、制御部のソフトウェア構成で処理されるのではなく、IC回路といったハードウェア構成へ投入されている。従って、入力側の検出信号は、制御部(制御装置)でデジタル情報化されない為、メモリ回路へ入力値情報として記録されることもない。このように、特許文献1に係る制御部では、入力側の検出信号以外の情報を用いて、電源電圧等を推定,修正,又は,予測するといった処理が望めない。このため、特許文献1の制御部では、電源電圧の変化を駆動信号へ反映させている為、当該電源電圧の波形が乱れてしまうと、コンバータを構成するパワートランジスタの動作も不安定となり、コンバータの出力電圧を一定に制御できなくなるとの問題が生じる。
これに対し、入力側の検出信号をソフトウェア構成へ投入させ、この入力値情報へ適宜の補正処理を与えて外乱成分を除去し、コンバータの出力電圧の安定化を図ることも考えられる。しかし、かかる処理は、入力された検出信号を瞬時に修正させて駆動信号へオンタイムに反映させなければならず、制御部の要素回路(A/D変換回路,CPU等)の高速化が要求されることから、当該制御部の高コスト化を招いてしまう。また、処理速度の問題が解消されたとしても、次回到来する電源電圧の入力値を、前もって予測・推定しておくような処理は到底望めない。
更に、入力側の検出信号をソフトウェア構成で処理させる場合、入力側の検出信号に対応する入力値情報とこれに対応する駆動信号(出力信号)との相関関係をマップ情報化させ、このマップ情報を参照して駆動信号を設定させることも考えられる。しかし、コンバータに設けられたパワートランジスタの駆動デューティを変化させると、電源電圧に重畳される高調波の状態もこれに応じて変動してしまう為、出力電圧の安定制御を実現させるには、駆動デューティの変化に対応させて、膨大なパターンのマップ情報を準備しておかなければならない。
本発明は上記課題に鑑み、制御部のスペックに関わらずAC電源電圧の入力値情報を取得し得る入力電圧データ形成装置の提供を第1の目的とする。また、出力電圧の安定制御を実現させ得るAC/DCコンバータの提供を第2の目的とする。
上記課題を解決するため、本発明では次のような入力電圧データ形成装置の構成とする。即ち、周期波形とされる電源電圧の検出信号をサンプリングする入力電圧検出回路と、前記検出信号に対応する入力値情報が記録されたメモリ回路と、プログラムと協働して入力信号処理機能を構築させる中央演算処理回路と、を備える入力電圧データ形成装置において、
前記入力値情報のうち第1の周期に属する第1周期入力値情報から前記第1の周期以後に到来した第2の周期に属する第2周期入力値情報へ更新させる入力値情報更新処理、を機能させることとする。
前記入力値情報のうち第1の周期に属する第1周期入力値情報から前記第1の周期以後に到来した第2の周期に属する第2周期入力値情報へ更新させる入力値情報更新処理、を機能させることとする。
ここで、前記入力値情報更新処理は、前記入力値情報のうち前記検出信号の1周期内に属する複数の入力値情報を、一度に更新させることとしても良く、前記検出信号の周期タイミング毎に機能することとしても良い。
また、前記入力値情報更新処理は、前記検出信号のサンプリングを実施するサンプルタイミング毎に、前記入力値情報を逐一更新させることとしても良い。
好ましくは、前記入力値情報更新処理は、前記第1周期入力値情報から前記第2周期入力値情報への更新を選択的に許可または不許可とさせ、前記第1周期入力値情報の一部のみ更新させることとする。
また、上記課題を解決するため、本発明では次のようなAC/DCコンバータの構成としても良い。即ち、請求項1乃至請求項5のうち何れか1つに記載の入力電圧データ形成装置を具備するAC/DCコンバータ制御装置と、交流電源の電源電圧を全波整流させる整流部と、前記整流部から出力された全波整流電圧を検出する入力電圧検出部と、前記全波整流電圧を直流電圧へ変換させるコンバータ部と、を備えることを特徴とするAC/DCコンバータ。
本発明に係る入力電圧データ形成装置によると、第1の周期に属する電源電圧等の入力値情報に基づいて、当該第1の周期の後に到来する第2の周期に属する電源電圧等の入力値情報を設定するので、当該入力電圧データ形成装置は、処理速度を高くせずとも入力値情報の認識処理が可能となり、当該装置の低コスト化が図られる。
また、本発明に係るAC/DCコンバータによると、検出信号SGvに高調波が重畳されていても、過去の同位相の入力値情報に基づいて出力信号を生成させることで、AC/DCコンバータの出力電圧を定値に制御させることが可能となる。
以下、図面を参照して本発明に係る実施の形態を説明する。図1は、本実施の形態に係るAC/DCコンバータの回路構成が示されている。AC/DCコンバータ100は、交流電源ACに接続された整流部110と、入力電圧検出部120と、コンバータ部130と、AC/DCコンバータ制御装置140と、から構成されている。尚、本実施の形態にあっては、交流電源ACが50Hz又は60Hzの商用電源であるとする。また、AC/DCコンバータ制御装置140を、単に、制御装置140と呼ぶこととする。
整流部110は、各々のダイオードがブリッジ状に接続されている。かかる整流部110では、電源電圧Vacを全波整流させ、後段回路へ出力させている。以下、整流部110から出力される電圧を、整流電圧と呼ぶこととする。図示の如く、整流部110の出力点には、バスラインBH及びBLが各々接続されている。
入力電圧検出部120は、同図によると、分圧抵抗r1〜r2が用いられている。当該分圧抵抗r1〜r2の両端はバスラインに接続されている。また、抵抗r1と抵抗r2との接点は、信号ラインが接続され、整流電圧の値に比例する検出信号SGvが出力される。
コンバータ部130は、所謂PFCコンバータであって、バスラインBHに介挿されたリアクトルL及びダイオードDと、パワートランジスタTrと、これにゲート信号を与えるドライブ回路Drvと、ダイオードDのカソード側に接続された平滑コンデンサCpとが設けられている。ドライブ回路Drvは、PWM-ICと増幅回路とが設けられ、制御装置から出力信号SGtを受けると、これに比例するPWM信号を生成し、当該PWM信号の電圧値を調節してパワートランジスタTrへ出力させる。PFCコンバータは、パワートランジスタTrが駆動されると、整流電圧に相似形の電流三角波を連続的に形成させ、力率を1に近づける制御が行われると供に、デューティを適宜に調整されることで出力電圧を一定値に制御させている。
制御装置140は、中央演算処理回路141と、不揮発性メモリ回路143と、A/D変換回路144(特許請求の範囲における入力電圧検出回路)と、揮発性メモリ回路145(特許請求の範囲におけるメモリ回路)と、D/A変換回路146をはじめとする要素回路が配備され、プログラムと協働して適宜の機能を構築させる。かかる制御装置140は、A/D変換回路144と、所定のメモリ回路143又は145と、プログラムによって所定の処理を機能構築させる中央演算処理回路141とを伴って、入力電圧データ検出装置を構成する。以下、制御装置140と呼ぶ場合には、便宜的に、この入力電圧データ検出装置が含まれた制御装置であるものとする。
中央演算処理回路141は、プログラムと協働して、出力信号演算機能部及び入力信号処理機能部を構築させる。このうち、出力信号演算機能部は、メモリ回路の所定記憶領域に記録された入力値情報を参照し、ドライブ回路Drvへ与える出力信号を設定する。
また、中央演算処理回路141には、DMAコントローラ141aが内蔵されており、A/D変換回路144で取得された情報を、「Direct Memory Access」によって揮発性メモリ回路145へ転送させている。かかる転送方式を用いることで、中央演算処理回路141の処理負担を低減させている。
更に、中央演算処理回路141にはCPUバス142が設けられ、このCPUバスは、バスラインを介して、A/D変換回路及びメモリ回路等の要素回路へ適宜接続されている。このCPUバス142は、データバスによって情報の授受が行われ、アドレスバスによってメモリ回路の記憶領域のアドレスを指定し、コントロールバスによってタイミング等の制御信号を伝えている。中央演算処理回路141は、データを一時的に記憶するアキュムレータ、メモリアドレスの指定を行うアドレスレジスタ、制御上に関わる指令を行うコントロールレジスタを具備し、これらレジスタ内の情報がCPUバスを介して各要素回路へ伝達される。
不揮発性メモリ回路143は、「Read only Memory」と呼ばれるメモリ回路であって、電源の供給状態に関わらず、記憶領域の情報が維持される。本実施の形態では、当該不揮発性メモリ回路143の記憶領域に各種プログラムが記録されている。
A/D変換回路144は、所定期間中に入力される複数の情報を取得できるよう、複数チャンネルのADレジスタが具備されている。また、A/D入力ポートには、信号ラインが接続され、入力電圧検出回路120で検出された検出信号SGvが印加されている。本実施の形態の場合、A/D変換回路144は、コントロールレジスタの指令によってA/Dタイミングが規定され、交流電圧の半周期分に相当するサンプル値がA/Dレジスタへ一時的に保持させる。このサンプル値は、DMAラインを介して、直接的に揮発性メモリ回路145へ転送される。
揮発性メモリ回路145は、「Random Access Memory」と呼ばれるメモリ回路であって、SRAM又はDRAM等がこれに属する。本実施の形態では、A/D変換回路144でサンプリングされた入力値情報が、記憶領域へ電気的に保持される。以下、この入力値情報の各々又は全体を、「電圧データログ」と呼ぶことがある。
D/A変換回路146は、出力信号演算機能部の処理結果に応じて、適宜の出力信号SGtを出力させる。かかる出力信号SGtは、デューティ情報が含まれた信号であって、ドライブ回路Drvの構成によってはPWM信号とされていても良い。
更に、上述したプログラムには、入力信号処理機能部を担うものとして、入力値情報更新処理と入力値情報特定処理と出力信号設定処理とが規定されている。そして、中央演算処理回路141では、これらの処理を規定したプログラムがプログラムレジスタに読み込まれることで、入力値情報更新処理,入力値情報特定処理,及び,出力信号処理等が実行される。
図2に示す如く、入力値情報更新処理は、検出信号SGvの情報がADレジスタ内に保持された入力値情報に対して、当該入力値情報の各々を揮発性メモリ回路145のアドレスCNT_000〜CNT_011へ保存させる指令を行う。A/D変換回路144では中央演算処理回路141からADタイミングが規定されるので、各々の入力値情報V(0)〜V(11)は、A/Dタイミング毎(t0〜tn)に記録されることとなる。本実施の形態の場合、A/Dタイミングは、キャリア周波数の1キャリアに同期されており、45.5μsec毎に到来することとする。
尚、本実施の形態では、整流電圧を検出しているので、実際には全波整流波のデータがメモリ回路へ保存されることとなる。但し、説明の便宜上、交流波形に基づいて説明を行うこととする。また、本回路システムでは、ゼロクロス検出回路がダイオードブリッジ110の入力側に設けられている(図示なし)。当該ゼロクロス検出回路は、検出値が負から正へ転じるとパルス波を出力させる仕組とされ、図2に示す如く、ゼロクロスタイミングZCXが到来したことを制御装置140へ報知させている。このため、制御装置140では、ゼロクロス信号のパルス間隔が電源電圧の一周期Tであると認識できる。
入力値情報更新処理は、後の実施例で説明される処理手順によって、過去に記録された入力値情報を新たな入力値情報へと更新させる。この場合、特許請求の範囲の記載によれば、第1の周期に属する入力値情報が過去の周期の各入力値情報に相当し、第2の周期に属する入力値情報が新たな周期の各入力値情報に相当する。但し、特許請求の範囲に記載される「第1の周期」は、「第2の周期」の直前の周期であっても良く、数周期前に遡った周期を指すものとしても良い。また、本実施の形態では「第2の周期」が現在の周期として説明していくが、特許請求の範囲に記載の「第2の周期」の用語は、「第1の周期」の後に到来する条件を満たせば、現在・過去・未来の何れの時期に到来する周期を含んだ概念である。
入力値情報特定処理は、出力信号設定処理のサブルーティンとして起動される(図3参照)。当該入力値情報特定処理は、揮発性メモリ回路145の所定アドレスにアクセスさせ、アキュムレータに所定の入力値情報を読み込ませる。具体的に説明すると、入力値情報特定処理は、ゼロクロス信号の状態を認識し、ゼロクロス信号のパルスを受信した直後であれば(S01)、処理S02にてアドレスレジスタのカウント値をクリヤ(アドレスCNT_000を指定)させ、アドレスCNT_000に対応する入力値情報を参照するよう指令する(S04)。一方、ゼロクロスパルスZCXを受信してから本処理が一度でも実施されていれば(S01)、処理S03にてアドレスレジスタをカウントアップ(アドレスCNT_001を指定)させ、アドレスCNT_001に対応すする入力値情報の参照指令を行う(S04)。以後、本処理の起動毎にアドレスレジスタのカウントアップとデータ参照とを繰り返し、ゼロクロスパルスZCXの到来毎に、再度、アドレスCNT_000から入力値情報の読込を開始する。
入力値情報特定処理は、第1の周期に属する入力値情報(第1入力値情報)を参照して、これを第2の周期に属する入力値情報(第2入力値情報)として設定させる。その後、入力値情報特定処理によって参照されたアドレスの入力値情報が、入力値情報更新処理によって新たな入力値情報へと書換えられる。本実施の形態にあっては、図4に示す如く、A/Dタイミングt0のとき、1周期前のA/Dタイミングt0‘における入力値情報が読みこまれ(図4a参照)、A/Dタイミングt1〜tnについても、各々1周期前のA/Dタイミングt1’〜tn‘における入力値情報が読み込まれる(図4b〜図4d参照)。
出力信号設定処理は、参照した入力値情報に基づいて出力信号を設定する。かかる処理では、マップ情報を用いて入力値情報から出力信号の設定情報を算出するようにしても良く、出力信号の設定情報を入力値情報の関数によって算出するようにしても良い。上述の如く、入力値情報は1周期前の情報とされるので、現在の電源電圧のサンプル値を出力信号へ反映させるのではなく、入力値情報の変化が1周期遅れて出力信号に反映されることとなる(図5参照)。
但し、電源電圧は、略一定周期の周波数によって変動するため、現在の入力値情報と1周期前の入力値情報とが略一致することとなる。このため、本実施の形態に係る制御装置140によると、検出信号の情報をリアルタイムで処理しなくとも、メモリ回路に記録された入力値情報を参照することで、出力信号を設定する為の情報を入手することが可能となる。
このように、入力電圧データ形成装置(制御装置140)によると、第1の周期に属する電源電圧等の入力値情報に基づいて、当該第1の周期の後に到来する第2の周期に属する電源電圧等の入力値情報を設定するので、当該入力電圧データ形成装置は、処理速度を高くせずとも入力値情報の認識処理が可能となり、当該装置の低コスト化が図られる。
尚、本実施の形態に係る入力電圧データ形成装置(制御装置140)では、周期的に入力値情報が一致する性質を利用して、入力値情報を推定,修正,又は,予測することが可能となる。特に、過去の複数周期分に相当する電圧データログを参照するようにすれば、同位相のA/Dタイミングに相当する入力値情報について統計的処理(平均値等)を施せるので、入力値情報の修正が可能となり、当該情報の精度を向上させることが可能となる。また、入力値情報いついて統計的処理を施すことで、ノイズ等に影響された検出情報を選別することも可能となる。
また、入力電圧データ形成装置(制御装置140)によると、所定位相での入力値情報の変動がなければ、電源電圧の乱動がない旨を確認できることとなり、高調波が重畳されていても其の電圧波形が周期的であることを把握できる。このため、本制御装置140によると、検出信号SGvに高調波が重畳されていても、過去の同位相の入力値情報に基づいて出力信号を生成させることで、AC/DCコンバータでは、出力電圧を一定値に制御させることが可能となる。
また、本実施の形態に係るAC/DCコンバータ100によると、従前の情報を複数周期に亘って参照することとすると、各位相での入力値情報について統計的処理を施すことが可能となり、ノイズのような偶発的に乱動した入力値情報を排除させることも可能となる。
以下、各実施例を参照して、入力値情報更新処理によって実施される電圧ログデータの更新手順について説明する。尚、データの更新とは、データレジスタ又はメモリ回路へ既に作成されたデータについて、当該データ(情報)を新たなデータ(情報)に作成し直すこと、即ち、データの書き換え処理を指す。
図6は、本実施例に係る入力値情報更新処理が規定するフローチャートである。本処理は、ゼロクロスタイミング毎(検出信号の周期タイミング毎)に起動される。かかる処理が起動されると、先ず、コントロールレジスタによってA/Dタイミングを規定し、A/D変換回路に対して検出信号SGvのサンプリング動作を指令する(S11)。また、処理S11が完了すると、これと併せて、A/Dレジスタの指定アドレスをカウントアップさせ(S13)、処理S12でゼロクロス信号ZCXを認識するまで、検出信号SGvのサンプリングを実施し入力値情報を順次取得する。
その後、処理S12でゼロクロス信号ZCXが認識されると、入力値情報更新処理では、メモリの書換指令S14を行い、図7の周期T2に示す如く、周期T2に属する全入力値情報V2(0)〜V2(n)を、揮発性メモリ回路145のアドレスCNT_0〜CNT_nへ一度に上書させる。
かかる処理S14が完了すると、A/Dレジスタの指定アドレスをカウントクリヤさせ(S15)、次に到来するA/Dタイミングt0(次周期の最初のA/Dタイミング)のサンプル動作に備える。そして、現入力値情報更新処理が終了すると、直ちに次の入力値情報更新処理が起動され、周期T3の終了をゼロクロス信号によって検出し、これと供に、当該周期T3に属する全入力値情報V3(0)〜V3(n)を揮発性メモリ回路145のアドレスCNT_0〜CNT_nに上書させる。入力値情報更新処理では、以下、この書換動作を周期T毎に繰り返す。
尚、本実施の形態のように整流電圧を検出信号とする場合、A/Dレジスタに半周期分の入力値情報を保持させ、半周期毎に書換指令S14を行うようにしても良い。この場合、ゼロクロス検出回路は、半周期毎にゼロクロスパルスを出力させるようにする。
本実施例に係る入力電圧データ形成装置(制御装置140)によると、電源電圧の周期T毎に入力値情報の更新処理が実施されるので、A/Dタイミング毎に逐一更新処理する場合と比べて、中央演算処理回路141での処理負担が軽減される。このため、CPUバスの通信速度を低くできるので、制御装置を低スペックの要素回路で構成させることが可能となり、当該装置の低コスト化を実現できる。
図8は、入力値情報をA/Dタイミング毎に逐一更新させる入力値情報更新処理のフローである。かかる処理は、A/Dタイミング毎に起動され、検出信号SGvのサンプリング指令を行い(S21)、この処理S21毎に、サンプリングされた入力値情報がメモリ回路145の所定アドレスに対応する記憶領域に記録される(S22)。そして、処理S23〜S25によって電源電圧の周期Tmの末端を認識し、周期Tmの末端を認識すると、再度、電圧データログのアドレスCNT_0から書換動作を開始させる(図9参照)。
本実施の形態に係る入力電圧データ形成装置(制御装置140)によると、検出信号のサンプル値(入力値情報)が逐一メモリ回路145へ転送されるので、A/D変換回路144のチャンネルを少なくすることができる。このため、A/D変換回路のコスト低減により、制御装置140の低コスト化が図られる。
図10に示される入力値情報更新処理は、実施例1の入力値情報更新処理について、正誤選択指令処理S30が追加されている。この処理では、過去複数周期に亘る電圧データログがメモリ回路に保存されている。
正誤選択指令処理S30では、過去の電圧データログを参照して、同位相の入力値情報を複数抽出し、これに対して平均値又は変動量等の統計的演算処理が施される。そして、この統計的予測値から懸け離れた入力値情報を取得した場合、図11に示す如く、これに相当する入力値情報の更新を不許可とさせる。
本実施例では、入力値情報が、統計的予測値に基づいて、更新処理を選択的に許可・不許可とされる。このうち、更新処理が不許可とされた入力値情報は、図11に示す如く、更に1周期前の入力値情報が用いられることとなる。このように、本実施例では、検出信号の異常値を判別できるので、AC/DCコンバータの安定動作が実現される。
尚、特許請求の範囲に記載された用語等の意義は、上述した実施の形態又は実施例の記載によって限定されるものでなく、其の発明の有する技術的思想の範囲において適切に解釈されなければならない。例えば、入力電圧データ形成装置は、適用用途がAC/DCコンバータに限定されるものでなく、パワーコンディショナーにおける単独運転装置など、交流電圧を検出する電気的機器に広く適用可能なものである。
100 AC/DCコンバータ, AC 交流電源, 110 整流部, 120 入力電圧検出部, 130 コンバータ部, 140 入力電圧データ形成装置, 141 中央演算処理回路, 143 不揮発性メモリ回路, 144 入力電圧検出回路, 145 揮発性メモリ回路。
Claims (6)
- 周期波形とされる電源電圧の検出信号をサンプリングする入力電圧検出回路と、前記検出信号に対応する入力値情報が記録されたメモリ回路と、プログラムと協働して入力信号処理機能を構築させる中央演算処理回路と、を備える入力電圧データ形成装置において、
前記入力値情報のうち第1の周期に属する第1周期入力値情報から前記第1の周期以後に到来した第2の周期に属する第2周期入力値情報へ更新させる入力値情報更新処理、を機能させることを特徴とする入力電圧データ形成装置。 - 前記入力値情報更新処理は、前記入力値情報のうち前記検出信号の1周期内に属する複数の入力値情報を、一度に更新させることを特徴とする請求項1に記載の入力電圧データ形成装置。
- 前記入力値情報更新処理は、前記検出信号の周期タイミング毎に機能することを特徴とする請求項2に記載の入力電圧データ形成装置。
- 前記入力値情報更新処理は、前記検出信号のサンプリングを実施するサンプルタイミング毎に、前記入力値情報を逐一更新させることを特徴とする請求項1に記載の入力電圧データ形成装置。
- 前記入力値情報更新処理は、前記第1周期入力値情報から前記第2周期入力値情報への更新を選択的に許可または不許可とさせ、前記第1周期入力値情報の一部のみ更新させることを特徴とする請求項1乃至請求項4の何れか一項に記載の入力電圧データ形成装置。
- 請求項1乃至請求項5のうち何れか1つに記載の入力電圧データ形成装置を具備するAC/DCコンバータ制御装置と、交流電源の電源電圧を全波整流させる整流部と、前記整流部から出力された全波整流電圧を検出する入力電圧検出部と、前記全波整流電圧を直流電圧へ変換させるコンバータ部と、を備えることを特徴とするAC/DCコンバータ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012101263A JP2013230034A (ja) | 2012-04-26 | 2012-04-26 | 入力電圧データ形成装置,及び,これを備えるac/dcコンバータに関する |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012101263A JP2013230034A (ja) | 2012-04-26 | 2012-04-26 | 入力電圧データ形成装置,及び,これを備えるac/dcコンバータに関する |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2013230034A true JP2013230034A (ja) | 2013-11-07 |
Family
ID=49677157
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012101263A Pending JP2013230034A (ja) | 2012-04-26 | 2012-04-26 | 入力電圧データ形成装置,及び,これを備えるac/dcコンバータに関する |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2013230034A (ja) |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2020014158A1 (en) * | 2018-07-07 | 2020-01-16 | Intelesol, Llc | Method and apparatus for signal extraction with sample and hold and release |
US10985548B2 (en) | 2018-10-01 | 2021-04-20 | Intelesol, Llc | Circuit interrupter with optical connection |
US11064586B2 (en) | 2018-12-17 | 2021-07-13 | Intelesol, Llc | AC-driven light-emitting diode systems |
US11170964B2 (en) | 2019-05-18 | 2021-11-09 | Amber Solutions, Inc. | Intelligent circuit breakers with detection circuitry configured to detect fault conditions |
US11205011B2 (en) | 2018-09-27 | 2021-12-21 | Amber Solutions, Inc. | Privacy and the management of permissions |
US11334388B2 (en) | 2018-09-27 | 2022-05-17 | Amber Solutions, Inc. | Infrastructure support to enhance resource-constrained device capabilities |
US11349296B2 (en) | 2018-10-01 | 2022-05-31 | Intelesol, Llc | Solid-state circuit interrupters |
US11581725B2 (en) | 2018-07-07 | 2023-02-14 | Intelesol, Llc | Solid-state power interrupters |
US11671029B2 (en) | 2018-07-07 | 2023-06-06 | Intelesol, Llc | AC to DC converters |
US11670946B2 (en) | 2020-08-11 | 2023-06-06 | Amber Semiconductor, Inc. | Intelligent energy source monitoring and selection control system |
-
2012
- 2012-04-26 JP JP2012101263A patent/JP2013230034A/ja active Pending
Cited By (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2020014158A1 (en) * | 2018-07-07 | 2020-01-16 | Intelesol, Llc | Method and apparatus for signal extraction with sample and hold and release |
US11056981B2 (en) | 2018-07-07 | 2021-07-06 | Intelesol, Llc | Method and apparatus for signal extraction with sample and hold and release |
US11764565B2 (en) | 2018-07-07 | 2023-09-19 | Intelesol, Llc | Solid-state power interrupters |
US11671029B2 (en) | 2018-07-07 | 2023-06-06 | Intelesol, Llc | AC to DC converters |
US11581725B2 (en) | 2018-07-07 | 2023-02-14 | Intelesol, Llc | Solid-state power interrupters |
US11205011B2 (en) | 2018-09-27 | 2021-12-21 | Amber Solutions, Inc. | Privacy and the management of permissions |
US11334388B2 (en) | 2018-09-27 | 2022-05-17 | Amber Solutions, Inc. | Infrastructure support to enhance resource-constrained device capabilities |
US10985548B2 (en) | 2018-10-01 | 2021-04-20 | Intelesol, Llc | Circuit interrupter with optical connection |
US11791616B2 (en) | 2018-10-01 | 2023-10-17 | Intelesol, Llc | Solid-state circuit interrupters |
US11349296B2 (en) | 2018-10-01 | 2022-05-31 | Intelesol, Llc | Solid-state circuit interrupters |
US11363690B2 (en) | 2018-12-17 | 2022-06-14 | Intelesol, Llc | AC-driven light-emitting diode systems |
US11064586B2 (en) | 2018-12-17 | 2021-07-13 | Intelesol, Llc | AC-driven light-emitting diode systems |
US11373831B2 (en) | 2019-05-18 | 2022-06-28 | Amber Solutions, Inc. | Intelligent circuit breakers |
US11551899B2 (en) | 2019-05-18 | 2023-01-10 | Amber Semiconductor, Inc. | Intelligent circuit breakers with solid-state bidirectional switches |
US11348752B2 (en) | 2019-05-18 | 2022-05-31 | Amber Solutions, Inc. | Intelligent circuit breakers with air-gap and solid-state switches |
US11342151B2 (en) | 2019-05-18 | 2022-05-24 | Amber Solutions, Inc. | Intelligent circuit breakers with visual indicators to provide operational status |
US11682891B2 (en) | 2019-05-18 | 2023-06-20 | Amber Semiconductor, Inc. | Intelligent circuit breakers with internal short circuit control system |
US11170964B2 (en) | 2019-05-18 | 2021-11-09 | Amber Solutions, Inc. | Intelligent circuit breakers with detection circuitry configured to detect fault conditions |
US12015261B2 (en) | 2019-05-18 | 2024-06-18 | Amber Semiconductor, Inc. | Intelligent circuit breakers with solid-state bidirectional switches |
US11670946B2 (en) | 2020-08-11 | 2023-06-06 | Amber Semiconductor, Inc. | Intelligent energy source monitoring and selection control system |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2013230034A (ja) | 入力電圧データ形成装置,及び,これを備えるac/dcコンバータに関する | |
US8994346B2 (en) | Systems and methods for dynamic management of switching frequency for voltage regulation | |
CN103718652B (zh) | 用于驱动负载特别是led单元的驱动器设备和驱动方法 | |
US8261112B2 (en) | Optimizing power consumption by tracking how program runtime performance metrics respond to changes in operating frequency | |
CN103378734B (zh) | 半导体集成电路器件、电源设备以及控制电源设备的方法 | |
JP4952312B2 (ja) | 電源装置及び、その電源装置の出力電圧調整方法 | |
US20050083025A1 (en) | Total feed forward switching power supply control | |
US20090168475A1 (en) | Converter power supply circuit and converter power supply driving method | |
CN105009432A (zh) | 具有改进的瞬态响应的前馈电流模式切换调节器 | |
CN111525787B (zh) | Pfc控制方法、装置、空调器及存储介质 | |
US10355576B2 (en) | Signal generating circuit, voltage conversion device, and signal generating method | |
WO2014151323A1 (en) | Processor control system | |
JP6648614B2 (ja) | 蓄電装置 | |
US20110210712A1 (en) | AC or DC POWER SUPPLY EMPLOYING SAMPLING POWER CIRCUIT | |
WO2021051915A1 (zh) | 一种温度补偿方法、装置、存储介质及温控器 | |
US9490701B2 (en) | Techniques for reducing switching noise and improving transient response in voltage regulators | |
CN103941788A (zh) | 芯片自适应电压调整器及方法 | |
US9634564B2 (en) | Control circuit and control method of digital control power supply circuit, and digital control power supply circuit, electronic device and base station using the same | |
CN113916971A (zh) | 火焰信号检测的调整方法、装置和燃气用具 | |
CN102460885B (zh) | 电源电路和供电方法 | |
JP6347144B2 (ja) | 電力計測装置 | |
TW202328928A (zh) | 多相電壓調節器中的遠程電流感測補償 | |
JP2009100599A (ja) | 電動機制御装置及びその制御方法 | |
JP5973192B2 (ja) | 推定電圧データ演算装置 | |
CN111025007B (zh) | 供电电压检测方法、装置及存储介质 |