JP2013026992A - Reproducing device - Google Patents

Reproducing device Download PDF

Info

Publication number
JP2013026992A
JP2013026992A JP2011162741A JP2011162741A JP2013026992A JP 2013026992 A JP2013026992 A JP 2013026992A JP 2011162741 A JP2011162741 A JP 2011162741A JP 2011162741 A JP2011162741 A JP 2011162741A JP 2013026992 A JP2013026992 A JP 2013026992A
Authority
JP
Japan
Prior art keywords
clock
unit
audio
video
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2011162741A
Other languages
Japanese (ja)
Inventor
Toshiaki Kondo
敏明 近藤
Tetsuya Itani
哲也 井谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Original Assignee
Panasonic Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp filed Critical Panasonic Corp
Priority to JP2011162741A priority Critical patent/JP2013026992A/en
Publication of JP2013026992A publication Critical patent/JP2013026992A/en
Withdrawn legal-status Critical Current

Links

Images

Landscapes

  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a reproducing device that can transmit an audio signal having high sound quality.SOLUTION: A reproducing device has a first clock receptor capable of receiving a first clock, a PLL unit for receiving the first clock and multiplying the first clock to generate a second clock, a second clock receptor capable of receiving the second clock, a data receptor for receiving video data and/or audio data, a transmission clock output unit for multiplying the second clock received by the second clock receptor and outputting the multiplied second clock as a transmission clock, and a data output unit for outputting the differential information between the second clock and the first clock and the video data and/or the audio data as transmission data.

Description

本発明は、再生装置に関し、特にHDMI(High−Definition Multimedia Interface)などの、映像、音声が多重化されたデジタルインターフェースを備えた機器の高音質化に関する。   The present invention relates to a playback apparatus, and more particularly, to improvement in sound quality of a device including a digital interface in which video and audio are multiplexed, such as HDMI (High-Definition Multimedia Interface).

再生装置から出力装置へ伝送手段として、HDMIがある。これは、1本で映像、音声、付加データを伝送できる特徴がある。   There is HDMI as a transmission means from the playback apparatus to the output apparatus. This is characterized in that video, audio, and additional data can be transmitted with a single line.

図7は、HDMIを用いた従来のデータ送受信システムの一例である。図において、701は送信側機器、702は受信側機器、703はHDMIケーブルである。送信側機器701は、送信側映像クロック入力部710と、送信側音声クロック入力部711と、差分値(CTS)生成部712と、多重化部713と、送信側機器制御部714を備える。差分値(CTS)生成部712は、送信側音声クロック705を送信側機器制御部714から与えられる値Nで分周する1/N分周器715と、1/N分周器715の出力を送信側映像クロック704でカウントするカウンタ716を備える。また、受信側機器702は、音声クロック再生手段720と、受信側機器制御部721を備える。音声クロック再生手段720は、送信側機器701より受信した送信側映像クロック入力部710を、送信側機器701より受信した差分値信号(CTS)で分周する分周器722と、位相比較器723、電圧制御発振器(VCO)724、1/N分周器725で構成されるPLLとを備える。   FIG. 7 shows an example of a conventional data transmission / reception system using HDMI. In the figure, reference numeral 701 denotes a transmission side device, 702 denotes a reception side device, and 703 denotes an HDMI cable. The transmission-side device 701 includes a transmission-side video clock input unit 710, a transmission-side audio clock input unit 711, a difference value (CTS) generation unit 712, a multiplexing unit 713, and a transmission-side device control unit 714. The difference value (CTS) generation unit 712 divides the transmission side audio clock 705 by the value N given from the transmission side device control unit 714, and outputs the 1 / N frequency divider 715. A counter 716 that counts with the transmission-side video clock 704 is provided. The reception side device 702 includes an audio clock reproduction means 720 and a reception side device control unit 721. The audio clock reproduction means 720 divides the transmission-side video clock input unit 710 received from the transmission-side device 701 by the difference value signal (CTS) received from the transmission-side device 701, and a phase comparator 723. , A voltage controlled oscillator (VCO) 724, and a PLL composed of a 1 / N frequency divider 725.

送信側機器701において、送信側映像クロック704は、差分値(CTS)生成部712とHDMIケーブル703を介して受信側機器702へPCLK1として伝送される。差分値(CTS)生成部712は、送信側音声クロック705を1/N分周器715で1/Nの周波数に分周する。パラメータNは、送信側機器制御部714から与えられる。カウンタ716は、1/N分周器715の出力である周波数128Fs/Nの周期を、送信側映像クロック704でカウントする。カウンタ716の出力は、HDMIケーブル703を介して受信側機器702へ、CTS1として伝送される。パラメータNはHDMIケーブル703を介して受信側機器702へN1として伝送される。   In the transmission-side device 701, the transmission-side video clock 704 is transmitted as PCLK1 to the reception-side device 702 via the difference value (CTS) generation unit 712 and the HDMI cable 703. The difference value (CTS) generation unit 712 divides the transmission-side audio clock 705 by a 1 / N frequency divider 715 to a frequency of 1 / N. The parameter N is given from the transmission side device control unit 714. The counter 716 counts the period of the frequency 128 Fs / N, which is the output of the 1 / N frequency divider 715, with the transmission side video clock 704. The output of the counter 716 is transmitted as CTS1 to the receiving side device 702 via the HDMI cable 703. The parameter N is transmitted as N1 to the receiving device 702 via the HDMI cable 703.

受信側機器702では、HDMIケーブル703を介して受信したPCLK1、CTS1、N1を基に、音声クロック再生手段720で受信側音声クロック730を再生する。即ち、分周器722により、PCLK1をCTS1で分周する。このPCLK/CTS1の周波数を、位相比較器723、電圧制御発振器(VCO)724、1/N分周器725で構成されるPLLでN倍に低倍する。これにより、128Fsの受信側音声クロック730が再生される。   In the reception side device 702, the reception side audio clock 730 is reproduced by the audio clock reproduction means 720 based on PCLK 1, CTS 1 and N 1 received via the HDMI cable 703. In other words, the frequency divider 722 divides PCLK1 by CTS1. The frequency of the PCLK / CTS1 is reduced to N times by a PLL configured by a phase comparator 723, a voltage controlled oscillator (VCO) 724, and a 1 / N frequency divider 725. Thereby, the reception side audio clock 730 of 128 Fs is reproduced.

特開2008−187586号公報JP 2008-187586 A

受信側機器702において、送信側機器701から伝送されたCTS1が常に一定の値をとれば、音声クロック再生手段720で再生される受信側音声クロック730の精度は高くなる。しかしながら、送信側映像クロック704と送信側音声クロック705は、それぞれに時間的揺れ(クロックジッタ)を持っているため、CTS1は一定の値にはならない。(図6参照)これは、受信側機器702で出力される音声の音質劣化の要因となる。   In the receiving side device 702, if CTS1 transmitted from the transmitting side device 701 always takes a constant value, the accuracy of the receiving side audio clock 730 reproduced by the audio clock reproduction means 720 increases. However, since the transmission-side video clock 704 and the transmission-side audio clock 705 have temporal fluctuations (clock jitter), CTS1 does not become a constant value. (Refer to FIG. 6) This becomes a cause of deterioration of sound quality of the sound output from the receiving side device 702.

そこで、本発明は、上記の問題を解決すべく、HDMIなどのデジタルインターフェースにおいても、音声を高音質に伝送可能な再生装置を提供することを目的とする。   Therefore, an object of the present invention is to provide a playback apparatus capable of transmitting sound with high sound quality even in a digital interface such as HDMI in order to solve the above-described problem.

本発明の再生装置は、第1のクロックを受付可能な第1のクロック受付部と、第1のクロックを受け付けて、その第1のクロックを逓倍することにより第2のクロックを生成するPLL部と、第2のクロックを受付可能な第2のクロック受付部と、映像データ及び/または音声データを受け付けるデータ受付部と、第2のクロック受付部で受け付けた第2のクロックを逓倍して伝送クロックとして出力する伝送クロック出力部と、第2のクロックと第1のクロックとの差分情報と、映像データ及び/または音声データとを伝送データとして出力するデータ出力部とを備える。   The reproducing apparatus according to the present invention includes a first clock receiving unit that can receive a first clock, and a PLL unit that receives the first clock and generates the second clock by multiplying the first clock. And a second clock receiving unit that can receive the second clock, a data receiving unit that receives video data and / or audio data, and a second clock received by the second clock receiving unit. A transmission clock output unit that outputs as a clock, a data output unit that outputs difference information between the second clock and the first clock, and video data and / or audio data as transmission data.

上記の構成によれば、映像、音声を多重化して伝送するデジタルインターフェース(HDMIなど)において、音声を高音質に伝送可能な再生装置を提供できる。   According to the above configuration, it is possible to provide a playback device capable of transmitting audio with high sound quality in a digital interface (such as HDMI) that multiplexes and transmits video and audio.

実施の形態1にかかる再生装置と出力装置の接続構成図FIG. 3 is a connection configuration diagram of a playback device and an output device according to the first embodiment. 実施の形態1にかかる再生装置の全体構成図1 is an overall configuration diagram of a playback apparatus according to a first embodiment. 実施の形態1にかかる再生装置の信号処理部の構成図1 is a configuration diagram of a signal processing unit of a playback apparatus according to a first embodiment. 実施の形態1にかかる再生装置の第1のHDMI出力部の構成図1 is a configuration diagram of a first HDMI output unit of a playback apparatus according to a first embodiment; 実施の形態1にかかる再生装置の第2のHDMI出力部の構成図Configuration diagram of the second HDMI output unit of the playback apparatus according to the first embodiment 従来技術におけるCTSの時間的揺れを説明するための図The figure for demonstrating the temporal fluctuation of CTS in a prior art 従来技術のデジタルインターフェースの送受信システム構成図Conventional digital interface transmission / reception system configuration diagram

(実施の形態1)
[1.機器の接続構成]
図1に、再生装置と出力装置の接続構成を示す。
図1において、再生装置101は、DVD/BD(ブルーレイディスク)プレーヤ、HDDレコーダ、セットトップボックスなどである。表示装置102は、デジタルテレビ、プロジェクタなどである。音声出力装置103は、AVレシーバアンプ、AVシアターシステム、デジタルテレビなどである。外部機器104は、DVD/BDレコーダ、HDDレコーダ、セットトップボックス、ビデオカメラ、パーソナルコンピュータ、ゲーム機器などである。受信装置105は、テレビアンテナなどである。また、再生装置101は、HDMIケーブルなどのデジタルインターフェースケーブルにより、表示装置102、音声出力装置103へデータなどを伝送する。外部機器104は、イーサネット(登録商標)ケーブル、IEEE1394ケーブル、RCAケーブルなどにより、再生装置101へデータを伝送する。受信装置105は、アンテナ線などにより、再生装置101へデータを伝送する。
(Embodiment 1)
[1. Device connection configuration]
FIG. 1 shows a connection configuration of a playback device and an output device.
In FIG. 1, a playback apparatus 101 is a DVD / BD (Blu-ray Disc) player, an HDD recorder, a set top box, or the like. The display device 102 is a digital television, a projector, or the like. The audio output device 103 is an AV receiver amplifier, an AV theater system, a digital television, or the like. The external device 104 is a DVD / BD recorder, HDD recorder, set top box, video camera, personal computer, game device, or the like. The receiving device 105 is a television antenna or the like. Further, the playback apparatus 101 transmits data and the like to the display apparatus 102 and the audio output apparatus 103 via a digital interface cable such as an HDMI cable. The external device 104 transmits data to the playback apparatus 101 via an Ethernet (registered trademark) cable, an IEEE 1394 cable, an RCA cable, or the like. The receiving apparatus 105 transmits data to the reproducing apparatus 101 via an antenna line or the like.

[2.再生装置の構成]
図2に、再生装置の全体構成を示す。
[2. Configuration of playback device]
FIG. 2 shows the overall configuration of the playback apparatus.

図2において、再生装置101は、外部機器104から出力されたアナログ信号を受信するアナログ信号受信部201と、外部機器104から出力されたIEEE1394信号を受信するIEEE1394受信部202と、外部機器104から出力されたEthernet(登録商標)信号を受信するイーサネット(登録商標)受信部203と、受信装置105から出力されたアンテナ信号を受信するチューナ205と、ディスク206を再生するディスクドライブ部207と、信号処理部208と、第1のHDMI出力部209と、第2のHDMI出力部210と、マイコン211と、リモコン信号受信部212と、第1のクロック発生部213と、第2のクロック発生部214と、映像出力用PLL215と、音声出力用PLL216とを備える。アナログ信号受信部201、IEEE1394受信部202、イーサネット(登録商標)受信部203、チューナ205で受信した信号は、それぞれ信号処理部208へ入力される。ディスクドライブ部207で読み取られた信号は、信号処理部208へ入力される。
映像出力用PLL215は、第2のクロック発生部214で生成された基準クロック1を基に映像クロックを生成し、信号処理部208へ入力する。音声出力用PLL216は、第2のクロック発生部214で生成された基準クロック1を基に音声クロックを生成し、信号処理部208へ入力する。
In FIG. 2, the playback apparatus 101 includes an analog signal receiving unit 201 that receives an analog signal output from the external device 104, an IEEE 1394 receiving unit 202 that receives an IEEE 1394 signal output from the external device 104, and an external device 104. An Ethernet (registered trademark) receiving unit 203 that receives the output Ethernet (registered trademark) signal, a tuner 205 that receives the antenna signal output from the receiving device 105, a disk drive unit 207 that reproduces the disc 206, and a signal Processing unit 208, first HDMI output unit 209, second HDMI output unit 210, microcomputer 211, remote control signal reception unit 212, first clock generation unit 213, and second clock generation unit 214 A video output PLL 215, an audio output PLL 216, Provided. Signals received by the analog signal receiving unit 201, the IEEE 1394 receiving unit 202, the Ethernet (registered trademark) receiving unit 203, and the tuner 205 are input to the signal processing unit 208, respectively. The signal read by the disk drive unit 207 is input to the signal processing unit 208.
The video output PLL 215 generates a video clock based on the reference clock 1 generated by the second clock generation unit 214 and inputs the video clock to the signal processing unit 208. The audio output PLL 216 generates an audio clock based on the reference clock 1 generated by the second clock generation unit 214 and inputs the audio clock to the signal processing unit 208.

第1のクロック発生部213は基準クロック2を生成し、信号処理部208へ入力する。信号処理部208は、各入力信号から、映像信号、音声信号を生成し、第1のHDMI出力部209、第2のHDMI出力部210へ出力する。リモコン信号受信部212は、ユーザーのリモコン操作による信号を受信し、マイコン211へ転送する。マイコン211は、リモコン信号受信部212からの信号などに基づき、アナログ信号受信部201、IEEE1394受信部202、イーサネット(登録商標)受信部203、チューナ205、ディスクドライブ部207、信号処理部208、第1のHDMI出力部209、第2のHDMI出力部210を制御する。   The first clock generation unit 213 generates the reference clock 2 and inputs it to the signal processing unit 208. The signal processing unit 208 generates a video signal and an audio signal from each input signal, and outputs them to the first HDMI output unit 209 and the second HDMI output unit 210. The remote control signal receiving unit 212 receives a signal generated by a user's remote control operation and transfers it to the microcomputer 211. The microcomputer 211 is based on a signal from the remote control signal receiving unit 212 and the like, an analog signal receiving unit 201, an IEEE 1394 receiving unit 202, an Ethernet (registered trademark) receiving unit 203, a tuner 205, a disk drive unit 207, a signal processing unit 208, The first HDMI output unit 209 and the second HDMI output unit 210 are controlled.

[3.再生装置の信号処理部の構成]
図3に、再生装置の信号処理部の構成を示す。
[3. Configuration of signal processing unit of playback apparatus]
FIG. 3 shows the configuration of the signal processing unit of the playback apparatus.

図3において、信号処理部208は、ストリーム制御部301と、映像デコーダ302と、音声デコーダ303と、映像出力部304と、音声出力部305と、ストリーム制御用PLL306と、映像デコーダ用PLL307と、音声デコーダ用PLL308とを備える。ストリーム制御用PLL306は、第1のクロック発生部213で生成された基準クロックを基にストリーム制御部301の動作クロックを生成し、ストリーム制御部301へ入力する。映像デコーダ用PLL307は、第1のクロック発生部213で生成された基準クロックを基に映像デコーダ302用動作クロックを生成し、映像デコーダ302へ入力する。音声デコーダ用PLL308は、第1のクロック発生部213で生成された基準クロックを基に音声デコーダ303用動作クロックを生成し、音声デコーダ303へ入力する。ストリーム制御部301は、IEEE1394受信部202、イーサネット(登録商標)受信部203、チューナ205、ディスクドライブ部207から入力されたストリームを、マイコン211からの制御に応じて選択する。さらにストリーム制御部301は、選択したストリームを、映像ストリームと音声ストリームに分離する。映像ストリームは映像デコーダ302へ入力し、音声ストリームは音声デコーダ303へ入力する。映像デコーダ302は、ストリーム制御部301から入力された映像ストリームを映像データに復号化し、映像出力部304へ出力する。音声デコーダ303は、ストリーム制御部301から入力された音声ストリームを音声データに複合化し、音声出力部305へ出力する。映像出力部304は、映像デコーダ302、もしくはアナログ信号受信部201から入力された映像データを、映像クロックに乗せて、第1のHDMI出力部209、第2のHDMI出力部210へ出力する。音声出力部305は、音声デコーダ303、もしくはアナログ信号受信部201から入力された音声データを、音声クロックに載せて、第1のHDMI出力部209、第2のHDMI出力部210へ出力する。   In FIG. 3, a signal processing unit 208 includes a stream control unit 301, a video decoder 302, an audio decoder 303, a video output unit 304, an audio output unit 305, a stream control PLL 306, a video decoder PLL 307, And an audio decoder PLL 308. The stream control PLL 306 generates an operation clock of the stream control unit 301 based on the reference clock generated by the first clock generation unit 213 and inputs the operation clock to the stream control unit 301. The video decoder PLL 307 generates an operation clock for the video decoder 302 based on the reference clock generated by the first clock generation unit 213 and inputs the operation clock to the video decoder 302. The audio decoder PLL 308 generates an operation clock for the audio decoder 303 based on the reference clock generated by the first clock generation unit 213 and inputs the operation clock to the audio decoder 303. The stream control unit 301 selects a stream input from the IEEE 1394 reception unit 202, the Ethernet (registered trademark) reception unit 203, the tuner 205, and the disk drive unit 207 in accordance with control from the microcomputer 211. Further, the stream control unit 301 separates the selected stream into a video stream and an audio stream. The video stream is input to the video decoder 302 and the audio stream is input to the audio decoder 303. The video decoder 302 decodes the video stream input from the stream control unit 301 into video data, and outputs the video data to the video output unit 304. The audio decoder 303 combines the audio stream input from the stream control unit 301 into audio data and outputs the audio data to the audio output unit 305. The video output unit 304 puts the video data input from the video decoder 302 or the analog signal receiving unit 201 on the video clock and outputs the video data to the first HDMI output unit 209 and the second HDMI output unit 210. The audio output unit 305 places the audio data input from the audio decoder 303 or the analog signal receiving unit 201 on the audio clock, and outputs the audio data to the first HDMI output unit 209 and the second HDMI output unit 210.

[4.再生装置のHDMI出力部の構成]
図4に、再生装置の第1のHDMI出力部の構成を示す。
[4. Configuration of HDMI output unit of playback device]
FIG. 4 shows the configuration of the first HDMI output unit of the playback apparatus.

図4において、第1のHDMI出力部209は、差分値生成部401と、映像データパケット化部402と、音声データパケット部403と、多重化部404と、HDMI端子405と、送信側映像クロック入力部408と、送信側映像クロック入力部409と、送信側音声クロック入力部410と、送信側音声データ入力部411とを備える。差分値生成部401は、分周器406と1/N分周器407とを備える。1/N分周器407は、送信側音声クロック入力部410から入力された音声クロックを、マイコン211から与えられる値N2で分周する。分周器406は、1/N分周器407の出力を送信側映像クロック入力部408から入力された映像クロックでカウントし、CTS2として出力する。CTS2とパラメータN2は、多重化部404へ入力される。映像データパケット化部402は、送信側映像クロック入力部409から入力された映像信号をパケット化し、多重化部404へ入力する。音声データパケット部403は、送信側音声データ入力部411から入力された音声信号をパケット化し、多重化部404へ入力する。多重化部404は、CTS2、パラメータN2、映像データパケット化部402の出力、音声データパケット部403の出力を多重化し、映像クロックに乗せて、HDMI端子405へ出力する。   In FIG. 4, a first HDMI output unit 209 includes a difference value generation unit 401, a video data packetization unit 402, an audio data packet unit 403, a multiplexing unit 404, an HDMI terminal 405, and a transmission side video clock. An input unit 408, a transmission side video clock input unit 409, a transmission side audio clock input unit 410, and a transmission side audio data input unit 411 are provided. The difference value generation unit 401 includes a frequency divider 406 and a 1 / N frequency divider 407. The 1 / N frequency divider 407 divides the audio clock input from the transmission-side audio clock input unit 410 by a value N2 given from the microcomputer 211. The frequency divider 406 counts the output of the 1 / N frequency divider 407 with the video clock input from the transmission-side video clock input unit 408 and outputs it as CTS2. CTS 2 and parameter N 2 are input to multiplexing section 404. The video data packetizing unit 402 packetizes the video signal input from the transmission side video clock input unit 409 and inputs the packetized signal to the multiplexing unit 404. The audio data packet unit 403 packetizes the audio signal input from the transmission side audio data input unit 411 and inputs the packet to the multiplexing unit 404. The multiplexing unit 404 multiplexes the CTS 2, the parameter N 2, the output of the video data packetizing unit 402 and the output of the audio data packet unit 403, puts them on the video clock, and outputs them to the HDMI terminal 405.

図5に、再生装置の第2のHDMI出力部の構成を示す。   FIG. 5 shows the configuration of the second HDMI output unit of the playback apparatus.

図5において、第2のHDMI出力部210は、差分値生成部501と、映像データパケット化部502と、音声データパケット部503と、多重化部504と、HDMI端子505と、PLL508と、映像データ発生部509と、送信側音声クロック入力部510と、送信側音声データ入力部511とを備える。差分値生成部501は、分周器506と1/N分周器507とを備える。PLL508は、送信側音声クロック入力部510から入力された音声クロックを基に、送信側映像クロック512を生成する。映像データ発生部509は、送信側映像クロック512から送信側映像データ513を生成する。1/N分周器507は、送信側音声クロック入力部510から入力された音声クロックを、マイコン211から与えられる値N3で分周する。分周器506は、1/N分周器507の出力をPLL508から出力された送信側映像クロック512でカウントし、CTS3として出力する。CTS3とパラメータN3は、多重化部504へ入力される。映像データパケット化部502は、映像データ発生部509で生成された送信側映像データ513をパケット化し、多重化部504へ入力する。音声データパケット部503は、送信側音声データ入力部511から入力された音声信号をパケット化し、多重化部504へ入力する。多重化部504は、CTS3、パラメータN3、映像データパケット化部502の出力、音声データパケット部503の出力を多重化し、送信側映像クロック512に乗せて、HDMI端子505へ出力する。   In FIG. 5, the second HDMI output unit 210 includes a difference value generation unit 501, a video data packetization unit 502, an audio data packet unit 503, a multiplexing unit 504, an HDMI terminal 505, a PLL 508, a video A data generation unit 509, a transmission side audio clock input unit 510, and a transmission side audio data input unit 511 are provided. The difference value generation unit 501 includes a frequency divider 506 and a 1 / N frequency divider 507. The PLL 508 generates the transmission side video clock 512 based on the audio clock input from the transmission side audio clock input unit 510. The video data generation unit 509 generates the transmission side video data 513 from the transmission side video clock 512. The 1 / N frequency divider 507 divides the audio clock input from the transmission-side audio clock input unit 510 by the value N3 given from the microcomputer 211. The frequency divider 506 counts the output of the 1 / N frequency divider 507 with the transmission side video clock 512 output from the PLL 508, and outputs it as CTS3. CTS 3 and parameter N 3 are input to multiplexing section 504. The video data packetization unit 502 packetizes the transmission side video data 513 generated by the video data generation unit 509 and inputs the packetized data to the multiplexing unit 504. The audio data packet unit 503 packetizes the audio signal input from the transmission side audio data input unit 511 and inputs the packet to the multiplexing unit 504. The multiplexing unit 504 multiplexes the CTS 3, the parameter N 3, the output of the video data packetizing unit 502 and the output of the audio data packet unit 503, puts them on the transmission side video clock 512, and outputs them to the HDMI terminal 505.

(他の実施形態)
本発明の実施の形態として、実施の形態1を例示した。しかし、本発明はこれには限らない。そこで、本発明の他の実施の形態を以下にまとめて説明する。なお、本発明は、これらには限定されず、適宜修正された実施の形態に対しても適用可能である。
(Other embodiments)
Embodiment 1 was illustrated as embodiment of this invention. However, the present invention is not limited to this. Therefore, other embodiments of the present invention will be described collectively below. In addition, this invention is not limited to these, It is applicable also to embodiment modified suitably.

実施の形態1において、マイコン211により、各部を制御を行う構成としたが、これには限らない。例えば、リモコン信号受信用のマイコンと、その他の制御用のマイコンは別でも構わない。要するに、各部を制御できる手段を備えていれば良い。   In the first embodiment, each part is controlled by the microcomputer 211. However, the present invention is not limited to this. For example, a remote control signal receiving microcomputer and other control microcomputers may be different. In short, it is only necessary to have means for controlling each part.

また、実施の形態1において、基準クロック1を生成する第2のクロック発生部214と、基準クロック2を生成する第1のクロック発生部213と、基準クロックを2つ備えたが、これには限らない。例えば、これはひとつでも構わないし、3つでも構わない。要するに、各部を動作させるためのクロック生成手段を備えていれば良い。   In the first embodiment, the second clock generation unit 214 that generates the reference clock 1, the first clock generation unit 213 that generates the reference clock 2, and two reference clocks are provided. Not exclusively. For example, this may be one or three. In short, it suffices to have clock generation means for operating each unit.

また、実施の形態1において、第2のHDMI出力部を音声専用としたが、これには限らない。例えば、ユーザー操作により、音声専用出力か、映像/音声出力を切替可能な構成としても良い。その実施の形態としては、映像クロックとして、映像クロックと送信側映像クロック512を切り替える仕組み、映像データとして、映像信号と送信側映像データ513を切り替える仕組みを備えるなどが考えられる。要するに、音声専用で利用できるHDMI出力部を1つ以上備えていれば良い。   In the first embodiment, the second HDMI output unit is dedicated to audio. However, the present invention is not limited to this. For example, it may be configured to switch between audio-only output or video / audio output by a user operation. As an embodiment, a mechanism for switching the video clock and the transmission-side video clock 512 as the video clock and a mechanism for switching the video signal and the transmission-side video data 513 as the video data may be considered. In short, it is sufficient to provide one or more HDMI output units that can be used exclusively for audio.

また、実施の形態1において、第1のHDMI出力部と、第2のHDMI出力部を備える構成としたが、これには限らない。例えば、第3のHDMI出力部を備えても良い。要するに、1つ以上の映像/音声用のHDMI出力と、1つ以上の音声専用にすることが可能なHDMI出力を備えていれば良い。   In Embodiment 1, the first HDMI output unit and the second HDMI output unit are provided. However, the present invention is not limited to this. For example, a third HDMI output unit may be provided. In short, it suffices to have one or more video / audio HDMI outputs and one or more HDMI outputs that can be dedicated to audio.

本発明は、再生装置に関し、特にHDMIなどのデジタルインターフェースを備えた機器の高音質化に関するものである。そのため、本発明は、DVD/BDプレーヤ/レコーダ、HDDレコーダ、セットトップボックスなどに適用できる。   The present invention relates to a playback apparatus, and more particularly, to improvement in sound quality of a device having a digital interface such as HDMI. Therefore, the present invention can be applied to DVD / BD players / recorders, HDD recorders, set-top boxes, and the like.

101 再生装置
102 表示装置
103 音声出力装置
104 外部機器
105 受信装置
201 アナログ信号受信部
202 IEEE1394受信部
203 イーサネット(登録商標)受信部
204 アンテナ
205 チューナ
206 ディスク
207 ディスクドライブ部
208 信号処理部
209 第1のHDMI出力部
210 第2のHDMI出力部
211 マイコン
212 リモコン信号受信部
213 第1のクロック発生部
214 第2のクロック発生部
215 映像出力用PLL
216 音声出力用PLL
301 ストリーム制御部
302 映像デコーダ
303 音声デコーダ
304 映像出力部
305 音声出力部
306 ストリーム制御用PLL
307 映像デコーダ用PLL
308 音声デコーダ用PLL
401 差分値生成部
402 映像データパケット化部
403 音声データパケット部
404 多重化部
405 HDMI端子
406 分周器
407 1/N分周器
408 送信側映像クロック入力部
409 送信側映像データ入力部
410 送信側音声クロック入力部
411 送信側音声データ入力部
501 差分値生成部
502 映像データパケット化部
503 音声データパケット部
504 多重化部
505 HDMI端子
506 分周器
507 1/N分周器
508 PLL
509 映像データ発生部
510 送信側音声クロック入力部
511 送信側音声データ入力部
512 送信側映像クロック
513 送信側映像データ
701 送信側機器
702 受信側機器
703 HDMIケーブル
704 送信側映像クロック
705 送信側音声クロック
710 送信側映像クロック入力部
711 送信側音声クロック入力部
712 差分値(CTS)生成部
713 多重化部
714 送信側機器制御部
715 1/N分周器
716 カウンタ
720 音声クロック再生手段
721 受信側機器制御部
722 分周器
723 位相比較器
724 電圧制御発振器(VCO)
725 1/N分周器
730 受信側音声クロック
DESCRIPTION OF SYMBOLS 101 Playback apparatus 102 Display apparatus 103 Audio | voice output apparatus 104 External apparatus 105 Receiving apparatus 201 Analog signal receiving part 202 IEEE1394 receiving part 203 Ethernet (trademark) receiving part 204 Antenna 205 Tuner 206 Disc 207 Disk drive part 208 Signal processing part 209 1st HDMI output section 210 Second HDMI output section 211 Microcomputer 212 Remote control signal reception section 213 First clock generation section 214 Second clock generation section 215 Video output PLL
216 PLL for audio output
301 Stream Control Unit 302 Video Decoder 303 Audio Decoder 304 Video Output Unit 305 Audio Output Unit 306 Stream Control PLL
307 PLL for video decoder
308 PLL for audio decoder
401 difference value generation unit 402 video data packetization unit 403 audio data packet unit 404 multiplexing unit 405 HDMI terminal 406 frequency divider 407 1 / N frequency divider 408 transmission side video clock input unit 409 transmission side video data input unit 410 transmission Side audio clock input unit 411 Transmission side audio data input unit 501 Difference value generation unit 502 Video data packetization unit 503 Audio data packet unit 504 Multiplexing unit 505 HDMI terminal 506 Frequency divider 507 1 / N frequency divider 508 PLL
509 Video data generation unit 510 Transmission side audio clock input unit 511 Transmission side audio data input unit 512 Transmission side video clock 513 Transmission side video data 701 Transmission side device 702 Reception side device 703 HDMI cable 704 Transmission side video clock 705 Transmission side audio clock 710 Transmission side video clock input unit 711 Transmission side audio clock input unit 712 Difference value (CTS) generation unit 713 Multiplexing unit 714 Transmission side device control unit 715 1 / N frequency divider 716 Counter 720 Audio clock reproduction means 721 Reception side device Control unit 722 Frequency divider 723 Phase comparator 724 Voltage controlled oscillator (VCO)
725 1 / N divider 730 Receiver audio clock

Claims (1)

第1のクロックを受付可能な第1のクロック受付部と、
前記第1のクロックを受け付けて、その第1のクロックを逓倍することにより第2のクロックを生成するPLL部と、
第2のクロックを受付可能な第2のクロック受付部と、
映像データ及び/または音声データを受け付けるデータ受付部と、
前記第2のクロック受付部で受け付けた第2のクロックを逓倍して伝送クロックとして出力する伝送クロック出力部と、
前記第2のクロックと前記第1のクロックとの差分情報と、前記映像データ及び/または音声データとを伝送データとして出力するデータ出力部と、
を備えた、
再生装置。
A first clock receiving unit capable of receiving a first clock;
A PLL unit that receives the first clock and generates a second clock by multiplying the first clock;
A second clock receiving unit capable of receiving a second clock;
A data receiving unit for receiving video data and / or audio data;
A transmission clock output unit that multiplies the second clock received by the second clock reception unit and outputs it as a transmission clock;
A data output unit that outputs difference information between the second clock and the first clock and the video data and / or audio data as transmission data;
With
Playback device.
JP2011162741A 2011-07-26 2011-07-26 Reproducing device Withdrawn JP2013026992A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2011162741A JP2013026992A (en) 2011-07-26 2011-07-26 Reproducing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011162741A JP2013026992A (en) 2011-07-26 2011-07-26 Reproducing device

Publications (1)

Publication Number Publication Date
JP2013026992A true JP2013026992A (en) 2013-02-04

Family

ID=47784820

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011162741A Withdrawn JP2013026992A (en) 2011-07-26 2011-07-26 Reproducing device

Country Status (1)

Country Link
JP (1) JP2013026992A (en)

Similar Documents

Publication Publication Date Title
US8364004B2 (en) Reproducing apparatus, display apparatus, reproducing method, and display method
JP4625863B2 (en) Transmitting apparatus and transmitting / receiving apparatus
US20070286245A1 (en) Digital signal processing apparatus and data stream processing method
WO2003107667A1 (en) Data transmission device and data reception device
WO2010007754A1 (en) Video/audio reproduction device and video/audio reproduction method
JP2009272945A (en) Synchronous reproduction apparatus
JP4962024B2 (en) Data transmission / reception system
JP5057761B2 (en) Transmission equipment
WO2012001905A1 (en) Playback device, audio selection method and audio selection program
JP5194110B2 (en) Transmitter and receiver
JP2007235519A (en) Method and system for video sound synchronization
JP2013026992A (en) Reproducing device
US20100166382A1 (en) Video and audio reproduction system, distribution device, and synchronization adjustment method
JP2011176798A (en) Reproducing apparatus
JP6801668B2 (en) Content playback device and content playback method
JP2007295514A (en) Data receiver
JP4737200B2 (en) Data transmission method and electronic device
JP2012090006A (en) Video display device
US20090034559A1 (en) Video apparatus having pvr function and control method thereof
JP2010061774A (en) Reproduction device, reproduction control method, and program
JP4737340B2 (en) Data transmission method and electronic device
JP2012124866A (en) Video display apparatus
WO2012017573A1 (en) Transmission/reception system, transmission device, and receiving device
JP2019186732A (en) Recorder and playback method of recorded information
KR20220119912A (en) Device and method for outputting content

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20141007