JP2012182712A - Imaging device - Google Patents

Imaging device Download PDF

Info

Publication number
JP2012182712A
JP2012182712A JP2011044933A JP2011044933A JP2012182712A JP 2012182712 A JP2012182712 A JP 2012182712A JP 2011044933 A JP2011044933 A JP 2011044933A JP 2011044933 A JP2011044933 A JP 2011044933A JP 2012182712 A JP2012182712 A JP 2012182712A
Authority
JP
Japan
Prior art keywords
control unit
error
sdi
camera
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2011044933A
Other languages
Japanese (ja)
Inventor
Maki Nagashima
磨己 永島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Kokusai Electric Inc
Original Assignee
Hitachi Kokusai Electric Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Kokusai Electric Inc filed Critical Hitachi Kokusai Electric Inc
Priority to JP2011044933A priority Critical patent/JP2012182712A/en
Publication of JP2012182712A publication Critical patent/JP2012182712A/en
Withdrawn legal-status Critical Current

Links

Abstract

PROBLEM TO BE SOLVED: To enable format setting or error information confirmation for HD-SDI to be transmitted to a transmission line of an imaging device.SOLUTION: In an imaging device comprising an imaging unit (camera head), a transmission line (optical cable or triax cable), and a control unit (camera control unit), by connecting a serial digital interface output of the control unit to a video input of the control unit, format setting or error detection for the serial digital interface output of the control unit is performed.

Description

本発明は、撮像部と伝送路と制御部とからなる撮像装置に関するものである。   The present invention relates to an imaging apparatus including an imaging unit, a transmission path, and a control unit.

従来、テレビジョンカメラシステムでは撮像部(カメラヘッド)と接続された制御部(Camera Control Unit:以下CCU)との間で本線映像信号,送り返し映像信号,音声信号,コントロール用シリアルデータ信号,及び電源の送受信の時分割双方向伝送を3重同軸(トライアックス)ケーブル1本の伝送路で行う方法をデジタルトライアックスシステムと称する(特許文献1)。   Conventionally, in a television camera system, a main line video signal, a return video signal, an audio signal, a control serial data signal, and a power source are connected to a control unit (Camera Control Unit: CCU) connected to an imaging unit (camera head). A method for performing time-division bidirectional transmission for transmission / reception of data with a transmission line of one triple coaxial (triax) cable is called a digital triax system (Patent Document 1).

有効走査線720本と有効走査線1080本のHigh Definition Tele-Vision(以下HDTV)では、High Definition Serial Digital Interface(以下HD−SDI)の本線映像信号,送り返し映像信号,音声信号,コントロール用シリアルデータ信号の送受信伝送と電源供給とを光ケーブルで用いる方が一般であるが、トライアックスケーブルを施設に敷設してある場合は、デジタルトライアックスシステムを用いる。   In High Definition Tele-Vision (hereinafter referred to as HDTV) with 720 effective scanning lines and 1080 effective scanning lines, the main line video signal, send-back video signal, audio signal, and control serial data of High Definition Serial Digital Interface (hereinafter HD-SDI). It is common to use signal transmission / reception transmission and power supply with an optical cable, but when a triax cable is installed in a facility, a digital triax system is used.

従来の一実施例の概要を図1で説明する。
カメラヘッド101とカメラコントロールユニット103を光ケーブル102で接続したテレビジョンカメラシステムでは、カメラコントロールユニット103からカメラヘッド101へリターン映像とゲンロック信号を送信して、同期したHD−SDIの映像信号をカメラヘッド101からカメラコントロールユニット103へ送信して、モニタ104に確認映像出力(以下MON出力)を出力している。
An outline of a conventional embodiment will be described with reference to FIG.
In the television camera system in which the camera head 101 and the camera control unit 103 are connected by the optical cable 102, a return video and a genlock signal are transmitted from the camera control unit 103 to the camera head 101, and the synchronized HD-SDI video signal is transmitted to the camera head. 101 is transmitted to the camera control unit 103 and a confirmation video output (hereinafter, MON output) is output to the monitor 104.

通常カメラシステムから出力しているSDI出力信号については外部の波形モニタ等により、Timing Reference Sequences(以下TRS)エラー、LINEエラー、走査線1ライン毎に輝度信号と色差信号の各々について巡回冗長検査(Cyclic Redundancy Check:以下CRC)符号を割り当て、送信側で計算したCRC結果と、受信側で再計算したCRC結果が一致しているかどうか等の監視を行なうが、カメラコントロールユニットに対して波形モニタの数が不足する場合、エラー等のログ監視を行なうことが出来ない場合が発生する。   For the SDI output signal output from the normal camera system, a cyclic redundancy check (timing reference sequence (TRS) error, LINE error, cyclic luminance check for each luminance signal and chrominance signal for each scanning line) is performed by an external waveform monitor or the like. Cyclic Redundancy Check (hereinafter referred to as CRC) code is assigned to monitor whether the CRC result calculated on the transmitting side and the CRC result re-calculated on the receiving side match. If the number is insufficient, log monitoring such as errors may not be possible.

特開平7−203399号公報Japanese Patent Laid-Open No. 7-203399

撮像装置の伝送路(光ファイバー)に伝送するHD−SDIのフォーマット設定やエラーの情報確認が可能とする事を目的とする。   It is an object to enable HD-SDI format setting and error information confirmation to be transmitted to a transmission path (optical fiber) of an imaging apparatus.

本発明は、上記課題を解決するため、撮像部(カメラヘッド)と伝送路(光ケーブルまたはトライアックスケーブル)と制御部(カメラコントロールユニット)とからなる撮像装置において、前記制御部のシリアルデジタルインターフェース出力を前記制御部の映像入力に接続することにより、前記制御部のシリアルデジタルインターフェース出力のフォーマットの設定やエラー検出を行なうことを特徴とする撮像装置である。   In order to solve the above-described problems, the present invention provides an imaging apparatus including an imaging unit (camera head), a transmission path (optical cable or triax cable), and a control unit (camera control unit). Is connected to the video input of the control unit, thereby setting the format of the serial digital interface output of the control unit and detecting an error.

本発明によれば、撮像装置の伝送路(光ケーブルまたはトライアックスケーブル)に伝送するHD−SDIのフォーマット設定やエラーの情報確認が可能となる。   According to the present invention, it is possible to perform HD-SDI format setting and error information confirmation to be transmitted to the transmission path (optical cable or triax cable) of the imaging apparatus.

カメラシステムの概要を示すブロック図Block diagram showing an overview of the camera system カメラコントロールユニット内部ブロック図Camera control unit internal block diagram エラーカウンタ内部ブロック図Error counter internal block diagram メニューの模式図Schematic diagram of the menu モニター1台による複数のカメラシステムのSDI出力チェック構成のブロック図Block diagram of SDI output check configuration for multiple camera systems with one monitor

本発明の実施例1を図1から図4を用いて説明する。
図1にてカメラシステムの概要を示す。カメラコントロールユニット103の出力をリターン入力105のように接続し、入力されたSDIフォーマットの設定やエラーについて監視を行ない、設定変更時やエラー発生時に時刻と共にその情報を記録する。記録した情報はモニタ104へ表示する他、SDカードへデータを吸い上げてメンテナンスのための情報として出力する。
A first embodiment of the present invention will be described with reference to FIGS.
FIG. 1 shows an outline of the camera system. The output of the camera control unit 103 is connected like a return input 105, and the setting and error of the input SDI format are monitored, and the information is recorded together with the time when the setting is changed or an error occurs. In addition to displaying the recorded information on the monitor 104, the data is downloaded to the SD card and output as maintenance information.

図2にはカメラコントロールユニットの詳細ブロック図を示す。カメラからの映像信号はSDIフォーマッタ106を経てドライバー107からSDI信号が出力される。その出力されたSDI信号をBNCケーブルにてリターン入力105へ入力し、イコライザー108後のSDIデフォーマッタ109にて検出された、TRSエラー、LINEエラー、再計算CRC結果の一致確認等の各種エラーはエラーカウンター110にてカウントアップされ、CPU111へ入力される。   FIG. 2 shows a detailed block diagram of the camera control unit. The video signal from the camera is output from the driver 107 through the SDI formatter 106. The output SDI signal is input to the return input 105 with a BNC cable, and various errors such as a TRS error, a LINE error, and a recalculation CRC result match detection detected by the SDI deformer 109 after the equalizer 108 are The error counter 110 counts up and inputs to the CPU 111.

CPU111では、各種エラーの状態やエラーをカウントした情報をエラー発生した時間情報と共にPIX出力のメニューに表示するため、キャラクタジェネレータ112へキャラクタ制御信号を送付する。キャラクタはPIX出力するため、キャラクタMIX回路113にて映像信号に多重され、ドライバ115からモニタ104へSDI映像信号が出力される。エラーカウンタ110では図3に示すようにTRS/LINE/CRCエラーのフラグの立上がりをエッヂ検出117にてワンパルス生成し、カウンタ120でエラー発生回数をカウントアップさせてレジスタ123へカウント値を格納する。CPU111ではフレーム周期毎にレジスタ123のエラー情報を格納しているアドレスにアクセスし、図4のエラーメニューを表示するキャラクタのエラーデータ及び発生時刻を更新する。   The CPU 111 sends a character control signal to the character generator 112 in order to display various error states and error count information on the PIX output menu together with error time information. Since the character is PIX output, the character MIX circuit 113 multiplexes it with the video signal, and the driver 115 outputs the SDI video signal to the monitor 104. As shown in FIG. 3, the error counter 110 generates a one-pulse rising edge of the TRS / LINE / CRC error flag at the edge detection 117, and the counter 120 counts up the number of error occurrences and stores the count value in the register 123. The CPU 111 accesses the address storing the error information of the register 123 for each frame period, and updates the error data and occurrence time of the character displaying the error menu of FIG.

本発明の実施例2を図5を用いて説明する。本発明の実施例2が本発明の実施例1と異なる点のみを説明する。
本発明の実施例2は自身の装置のステータスエラー監視のみでなく、図5に示すようにカメラシステム125からカメラシステム126と複数のシステムの監視を行なうことが可能な装置を提供する。
A second embodiment of the present invention will be described with reference to FIG. Only differences between the second embodiment of the present invention and the first embodiment of the present invention will be described.
The second embodiment of the present invention provides a device that can monitor not only the status error of its own device but also the camera system 125 to the camera system 126 and a plurality of systems as shown in FIG.

101:カメラヘッド(撮像部)、102:光ケーブル(伝送路)、
103:カメラコントロールユニット(制御部)、104:モニタ、
105:リターン入力、106:本線映像SDIフォーマッタ、
107:本線映像SDIドライバ、108:リターンSDIイコライザ、
109:リターンSDIデフォーマッタ、110:エラーカウンタ、
111:CPU、112:キャラクタジェネレータ、
113:キャラクタMIX回路、114:PIX映像SDIフォーマッタ、
115:PIX映像SDIドライバ、116:別機制御装置、
117〜119:TRSエラーEDGE検出回路、
120〜122:TRSエラーカウンタ、123:レジスタ
101: Camera head (imaging unit), 102: Optical cable (transmission path),
103: Camera control unit (control unit), 104: Monitor,
105: Return input, 106: Main line video SDI formatter,
107: Main line video SDI driver, 108: Return SDI equalizer,
109: Return SDI deformator 110: Error counter
111: CPU, 112: Character generator,
113: Character MIX circuit, 114: PIX video SDI formatter,
115: PIX video SDI driver, 116: separate device control device,
117-119: TRS error EDGE detection circuit,
120 to 122: TRS error counter, 123: register

Claims (1)

撮像部と伝送路と制御部とからなる撮像装置において、前記制御部のシリアルデジタルインターフェース出力を前記制御部の映像入力に接続することにより、前記制御部のシリアルデジタルインターフェース出力のフォーマットの設定やエラー検出を行なうことを特徴とする撮像装置。
In an imaging apparatus comprising an imaging unit, a transmission path, and a control unit, by connecting the serial digital interface output of the control unit to the video input of the control unit, setting of the format of the serial digital interface output of the control unit or an error An imaging apparatus characterized by performing detection.
JP2011044933A 2011-03-02 2011-03-02 Imaging device Withdrawn JP2012182712A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2011044933A JP2012182712A (en) 2011-03-02 2011-03-02 Imaging device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011044933A JP2012182712A (en) 2011-03-02 2011-03-02 Imaging device

Publications (1)

Publication Number Publication Date
JP2012182712A true JP2012182712A (en) 2012-09-20

Family

ID=47013518

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011044933A Withdrawn JP2012182712A (en) 2011-03-02 2011-03-02 Imaging device

Country Status (1)

Country Link
JP (1) JP2012182712A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101414796B1 (en) * 2014-01-20 2014-07-03 (주)매트릭스미디어 Signal transforming and a multiple camera remote controlling apparatus for a digital broadcasting relay system
KR101415505B1 (en) * 2014-01-20 2014-07-04 (주)매트릭스미디어 Operating apparatus of a digital broadcasting system and method for controlling camera using the same

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101414796B1 (en) * 2014-01-20 2014-07-03 (주)매트릭스미디어 Signal transforming and a multiple camera remote controlling apparatus for a digital broadcasting relay system
KR101415505B1 (en) * 2014-01-20 2014-07-04 (주)매트릭스미디어 Operating apparatus of a digital broadcasting system and method for controlling camera using the same

Similar Documents

Publication Publication Date Title
TWI523516B (en) Video wall
CN107948463B (en) Camera synchronization method, device and system
US9817736B2 (en) Communication system, communication terminal, and computer program product
CN104883623B (en) A kind of head-mounted display video control method and circuit
JP2013013086A (en) Quality checking in video monitoring system
JP6359376B2 (en) Apparatus, system and program
US20090153561A1 (en) Method and apparatus for capturing screen based on wddm
KR20130096439A (en) Remote monitoring and controlling system of semiconductor equipment
JP6526696B2 (en) System and method for transmitting camera based parameters without using dedicated back channel
JP2012182712A (en) Imaging device
US20090153675A1 (en) Image Transmitting Apparatus and Wireless Image Receiving Apparatus
CN107896311B (en) Video compensation method and device
CN108881829B (en) Video transmission method and system
KR102046942B1 (en) Apparatus, method and system for controlling surveillance camera network
JP2019186902A (en) Coaxial cable based image correction apparatus and method for high quality camera and system thereof
JP4973169B2 (en) Video equipment and jitter / wander measurement method
JP2014003438A (en) Video display device, video system, and video display method
JP2012015831A5 (en)
EP3448015B1 (en) Image capturing device provided with multiplexer
AU2019360351A1 (en) Apparatus for validatable output of images
JP2016116030A (en) Video transmitter and error detection method
US20230057635A1 (en) Process management method, program, and process management system
JP2008262024A (en) Image processor
KR20150051349A (en) Apparatus and method for monitering an image signal of camera
WO2011099166A1 (en) Three-dimensional-image processing device

Legal Events

Date Code Title Description
A300 Application deemed to be withdrawn because no request for examination was validly filed

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20140513