JP2011166171A - Solid-state image pickup device, method of driving the same, and electronic equipment - Google Patents

Solid-state image pickup device, method of driving the same, and electronic equipment Download PDF

Info

Publication number
JP2011166171A
JP2011166171A JP2011109927A JP2011109927A JP2011166171A JP 2011166171 A JP2011166171 A JP 2011166171A JP 2011109927 A JP2011109927 A JP 2011109927A JP 2011109927 A JP2011109927 A JP 2011109927A JP 2011166171 A JP2011166171 A JP 2011166171A
Authority
JP
Japan
Prior art keywords
substrate
storage capacitor
charge storage
connection electrode
solid
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2011109927A
Other languages
Japanese (ja)
Other versions
JP5278491B2 (en
Inventor
Hiroshi Takahashi
洋 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2011109927A priority Critical patent/JP5278491B2/en
Publication of JP2011166171A publication Critical patent/JP2011166171A/en
Application granted granted Critical
Publication of JP5278491B2 publication Critical patent/JP5278491B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

<P>PROBLEM TO BE SOLVED: To provide a solid-state image pickup device for reducing a chip area for forming the solid-state image pickup device and reducing the cost of an individual chip, and to provide miniaturized electronic equipment by employing the solid-state image pickup device. <P>SOLUTION: The solid-state image pickup device has a structure in which a first substrate 80 having a photoelectric conversion unit PD and a second substrate 81 having a charge storage capacity unit 61 and a plurality of MOS transistors are laminated. Connection electrodes (26, 27, 56, 57) which are formed at the first substrate 80 and the second substrate 81, respectively, and electrically connect the first substrate 80 and the second substrate 81. By this, the solid-state image pickup device having a global shutter function can be formed in a smaller area. <P>COPYRIGHT: (C)2011,JPO&INPIT

Description

本発明は、固体撮像装置に関し、特に、グローバルシャッタ機能を有するCMOS型の固体撮像装置に関する。また、その固体撮像装置の駆動方法及び、その固体撮像装置を用いた電子機器に関する。   The present invention relates to a solid-state imaging device, and more particularly to a CMOS type solid-state imaging device having a global shutter function. The present invention also relates to a method for driving the solid-state imaging device and an electronic apparatus using the solid-state imaging device.

近年、ビデオカメラや電子スチルカメラなどが広く一般に普及している。これらのカメラには、CCD(Charge Coupled Device)型や増幅型の固体撮像装置が使用されている。増幅型の固体撮像装置では、受光画素の光電変換部にて生成、蓄積された信号電荷を画素に設けられた増幅部に導き、増幅部で増幅された信号を画素から出力する。そして、増幅型の固体撮像装置では、このような画素がマトリクス状に複数配置されている。増幅型の固体撮像装置には、例えば増幅部に接合型電界効果トランジスタを用いた固体撮像装置や、増幅部にCMOS(Complementary Metal Oxide Semiconductor)トランジスタを用いたCMOS型固体撮像装置等がある。   In recent years, video cameras, electronic still cameras, and the like have been widely used. For these cameras, CCD (Charge Coupled Device) type and amplification type solid-state imaging devices are used. In an amplification type solid-state imaging device, signal charges generated and accumulated in a photoelectric conversion unit of a light receiving pixel are guided to an amplification unit provided in the pixel, and a signal amplified by the amplification unit is output from the pixel. In an amplification type solid-state imaging device, a plurality of such pixels are arranged in a matrix. Examples of the amplification type solid-state imaging device include a solid-state imaging device using a junction field effect transistor for an amplification unit, and a CMOS type solid-state imaging device using a CMOS (Complementary Metal Oxide Semiconductor) transistor for an amplification unit.

従来、一般的なCMOS型固体撮像装置では、二次元マトリクス状に配列された各画素の光電変換部で生成・蓄積された信号電荷を、行毎に順次読み出す方式が採られている。この場合、各画素の光電変換部における露光のタイミングは、信号電荷の読み出しの開始と終了によって決まるため、画素毎に露光のタイミングが異なる。このため、このようなCMOS型固体撮像装置を用いて速い動きの被写体を撮像する場合には、被写体が歪んで撮像されるという問題がある。   Conventionally, in a general CMOS type solid-state imaging device, a method of sequentially reading out signal charges generated and accumulated in photoelectric conversion units of respective pixels arranged in a two-dimensional matrix for each row has been adopted. In this case, since the exposure timing in the photoelectric conversion unit of each pixel is determined by the start and end of reading of the signal charge, the exposure timing is different for each pixel. For this reason, when imaging a fast-moving subject using such a CMOS solid-state imaging device, there is a problem that the subject is distorted.

以上のような問題を解決するために、近年、信号電荷の蓄積の同時刻性を実現する同時撮像機能(グローバルシャッタ機能)が提案されており、また、グローバルシャッタ機能を有するCMOS型固体撮像装置の用途も多くなってきている。   In order to solve the above problems, a simultaneous imaging function (global shutter function) that realizes the same time accumulation of signal charges has been recently proposed, and a CMOS solid-state imaging device having a global shutter function The use of is also increasing.

グローバルシャッタ機能を有するCMOS型固体撮像装置では、通常、光電変換部で生成された信号電荷を読み出し時まで蓄えておくために、遮光性を持った蓄積容量部を有することが必要となる(例えば特許文献1参照)。このような従来のCMOS型固体撮像装置では、全画素を同時に露光した後、各光電変換部にて生成された信号電荷を全画素同時に各蓄積容量部に転送して一旦蓄積しておき、この信号電荷を所定の読み出しタイミングで順次画素信号に変換するようにしている。   In a CMOS type solid-state imaging device having a global shutter function, it is usually necessary to have a storage capacitor portion having a light shielding property in order to store signal charges generated by a photoelectric conversion portion until reading (for example, Patent Document 1). In such a conventional CMOS type solid-state imaging device, after exposing all pixels simultaneously, the signal charges generated in each photoelectric conversion unit are transferred to each storage capacitor unit at the same time, and accumulated once. The signal charges are sequentially converted into pixel signals at a predetermined readout timing.

特開2004−111590号公報JP 2004-111590 A

しかしながら、従来のグローバルシャッタ機能を有するCMOS型固体撮像装置では、光電変換部と蓄積容量部とを基板の同一平面上に作りこまねばならならず、チップ面積の増大が避けられない。さらに、年々微細化と多画素化が進む固体撮像装置の市場において、チップ面積の増大によるコスト増の負担は深刻なものとなりつつある。また、光電変換部と蓄積容量部とを基板の同一平面上に形成する場合、基板の面積が蓄積容量部に採られるため、光電変換部の受光面積が小さくなる問題がある。   However, in a conventional CMOS solid-state imaging device having a global shutter function, the photoelectric conversion unit and the storage capacitor unit must be formed on the same plane of the substrate, and an increase in chip area is inevitable. Furthermore, in the market of solid-state imaging devices that are becoming smaller and more pixels year by year, the burden of increasing costs due to an increase in chip area is becoming serious. In addition, when the photoelectric conversion unit and the storage capacitor unit are formed on the same plane of the substrate, there is a problem that the light receiving area of the photoelectric conversion unit is reduced because the area of the substrate is adopted by the storage capacitor unit.

上述の点に鑑み、本発明は、固体撮像装置が形成されるチップ面積の縮小化が図られ、チップ単体のコストの低減が図られた固体撮像装置を提供する。また、その固体撮像装置を用いることにより、小型化が図られた電子機器を提供する。   In view of the above, the present invention provides a solid-state imaging device in which the chip area on which the solid-state imaging device is formed can be reduced and the cost of a single chip can be reduced. In addition, an electronic apparatus that is miniaturized by using the solid-state imaging device is provided.

上記課題を解決し、本発明の目的を達成するため、本発明の固体撮像装置は、第1の基板に形成された光電変換部であって、入射光に応じた信号電荷を生成して蓄積する光電変換部と、第2の基板側に形成された電荷蓄積容量部であって、光電変換部から転送される信号電荷を一時的に保持する電荷蓄積容量部と、第2の基板に形成された複数のMOSトランジスタであって、電荷蓄積容量部に蓄積された信号電荷を転送するための複数のMOSトランジスタと、を有する複数の画素と、第1の基板に形成された第1接続電極と、第1の基板に形成された第1接続電極と電気的に接続される第2の基板に形成された第2接続電極と、を含み、電荷蓄積容量部は、第2接続電極の直下に形成されている。また、電荷蓄積容量部は、第1接続電極と該第1接続電極に接続された第2接続電極とからなる2層の配線層と、第2の基板に形成された配線層と、その間に形成される誘電体層で構成されている。   In order to solve the above problems and achieve the object of the present invention, a solid-state imaging device of the present invention is a photoelectric conversion unit formed on a first substrate, and generates and accumulates signal charges corresponding to incident light. And a charge storage capacitor unit formed on the second substrate side, the charge storage capacitor unit temporarily holding a signal charge transferred from the photoelectric conversion unit, and formed on the second substrate A plurality of MOS transistors, a plurality of MOS transistors for transferring signal charges stored in the charge storage capacitor section, and a first connection electrode formed on the first substrate And a second connection electrode formed on the second substrate that is electrically connected to the first connection electrode formed on the first substrate, and the charge storage capacitor portion is directly below the second connection electrode. Is formed. In addition, the charge storage capacitor portion includes a two-layer wiring layer including a first connection electrode and a second connection electrode connected to the first connection electrode, a wiring layer formed on the second substrate, and a gap therebetween. The dielectric layer is formed.

本発明の固体撮像装置では、第1の基板と第2の基板が接続電極によって電気的に接続されることにより、第1の基板と第2の基板が一体化されている。また、第1の基板に光電変換部が形成されており、第2の基板に複数のMOSトランジスタが形成されているので、第1の基板に形成される光電変換部の面積を大きく確保することができる。   In the solid-state imaging device of the present invention, the first substrate and the second substrate are integrated by electrically connecting the first substrate and the second substrate by the connection electrode. In addition, since the photoelectric conversion unit is formed on the first substrate and the plurality of MOS transistors are formed on the second substrate, a large area of the photoelectric conversion unit formed on the first substrate is ensured. Can do.

本発明の固体撮像装置の駆動方法は、上述した本発明の固体撮像装置において、全画素同時刻に、前記光電変換部に蓄積された信号電荷をリセットし、信号電荷の蓄積を開始する工程、全画素同時刻に、光電変換部において蓄積された信号電荷を電荷蓄積容量部に転送することで露光期間を終了する工程、画素毎に、電荷蓄積容量部に蓄積された信号電荷を複数のMOSトランジスタを介して順次転送する工程を有する。   In the solid-state imaging device of the present invention described above, the solid-state imaging device driving method of the present invention resets the signal charge accumulated in the photoelectric conversion unit at the same time for all the pixels, and starts accumulation of the signal charge. The process of ending the exposure period by transferring the signal charge accumulated in the photoelectric conversion unit to the charge storage capacitor unit at the same time for all pixels, and the signal charge accumulated in the charge storage capacitor unit for each pixel A step of sequentially transferring through the transistor.

本発明の電子機器は、光学レンズと、上述した本発明の固体撮像装置と、固体撮像装置から出力される出力信号を処理する信号処理回路とを有して構成されている。   An electronic apparatus of the present invention includes an optical lens, the above-described solid-state imaging device of the present invention, and a signal processing circuit that processes an output signal output from the solid-state imaging device.

本発明によれば、固体撮像装置が形成されるチップ面積の縮小化が図られると共に、チップ単体のコストの低減が図られる。また、本発明の固体撮像装置を用いることにより、小型化が図られた電子機器が得られる。   According to the present invention, the chip area on which the solid-state imaging device is formed can be reduced, and the cost of a single chip can be reduced. Further, by using the solid-state imaging device of the present invention, an electronic device with a reduced size can be obtained.

本発明の第1の実施形態に係る固体撮像装置の全体を示す概略構成図である。1 is a schematic configuration diagram illustrating an entire solid-state imaging device according to a first embodiment of the present invention. 本発明の第1の実施形態に係る固体撮像装置の1画素分の概略断面構成図である。1 is a schematic cross-sectional configuration diagram for one pixel of a solid-state imaging device according to a first embodiment of the present invention. A,B 本発明の第1の実施形態に係る固体撮像装置の製造途中における概略断面構成図である。1A and 1B are schematic cross-sectional configuration diagrams in the middle of manufacturing a solid-state imaging device according to a first embodiment of the present invention. A,B 第1の基板における第1接続電極及び第2接続電極の製造工程図、及び、第2の基板における第1接続電極及び第2接続電極の製造工程図(その1)である。A and B are manufacturing process diagrams of the first connection electrode and the second connection electrode in the first substrate, and manufacturing process diagrams of the first connection electrode and the second connection electrode in the second substrate (part 1). A,B 第1の基板における第1接続電極及び第2接続電極の製造工程図、及び、第2の基板における第1接続電極及び第2接続電極の製造工程図(その2)である。FIGS. 4A and 4B are manufacturing process diagrams of a first connection electrode and a second connection electrode in a first substrate, and manufacturing process diagrams of a first connection electrode and a second connection electrode in a second substrate (part 2). FIGS. A,B 第1の基板における第1接続電極及び第2接続電極の製造工程図、及び、第2の基板における第1接続電極及び第2接続電極の製造工程図(その3)である。FIGS. 3A and 3B are manufacturing process diagrams of a first connection electrode and a second connection electrode in a first substrate, and manufacturing process diagrams of a first connection electrode and a second connection electrode in a second substrate (part 3); FIGS. 第1の基板における第1接続電極及び第2接続電極と、第2の基板における第1接続電極及び第2接続電極の接着方法を示す図である。It is a figure which shows the adhesion method of the 1st connection electrode and 2nd connection electrode in a 1st board | substrate, and the 1st connection electrode and 2nd connection electrode in a 2nd board | substrate. 第1の基板における第1接続電極及び第2接続電極と、第2の基板における第1接続電極及び第2接続電極の接着方法を示す図である。It is a figure which shows the adhesion method of the 1st connection electrode and 2nd connection electrode in a 1st board | substrate, and the 1st connection electrode and 2nd connection electrode in a 2nd board | substrate. 本発明の第1の実施形態における固体撮像装置の1画素分の回路構成である。2 is a circuit configuration of one pixel of the solid-state imaging device according to the first embodiment of the present invention. 本発明の第1の実施形態における固体撮像装置の、隣接する2行2列、4画素分の回路構成である。2 is a circuit configuration of adjacent two rows by two columns and four pixels of the solid-state imaging device according to the first embodiment of the present invention. 本発明の第1の実施形態における固体撮像装置の駆動方法を示すタイミングチャートの一例である。It is an example of the timing chart which shows the drive method of the solid-state imaging device in the 1st Embodiment of this invention. 本発明の第2の実施形態に係る固体撮像装置の概略断面構成図である。It is a schematic sectional block diagram of the solid-state imaging device which concerns on the 2nd Embodiment of this invention. 本発明の第3の実施形態に係る電子機器の概略構成図である。It is a schematic block diagram of the electronic device which concerns on the 3rd Embodiment of this invention.

以下に、本発明の実施形態に係る固体撮像装置とその駆動方法、及び電子機器の一例を、図1〜図13を参照しながら説明する。本発明の実施形態は以下の順で説明する。なお、本発明は以下の例に限定されるものではない。
1.第1の実施形態:固体撮像装置
1.1 固体撮像装置全体の構成
1.2 要部の構成
1.3 固体撮像装置の製造方法
1.4 固体撮像装置の回路構成
1.5 固体撮像装置の駆動方法
2.第2の実施形態:固体撮像装置
3.第3の実施形態:電子機器
Hereinafter, an example of a solid-state imaging device, a driving method thereof, and an electronic apparatus according to an embodiment of the present invention will be described with reference to FIGS. Embodiments of the present invention will be described in the following order. In addition, this invention is not limited to the following examples.
1. 1. First embodiment: Solid-state imaging device 1.1 Configuration of entire solid-state imaging device 1.2 Configuration of main part 1.3 Manufacturing method of solid-state imaging device 1.4 Circuit configuration of solid-state imaging device 1.5 Solid-state imaging device Driving method 2. 2. Second embodiment: solid-state imaging device Third Embodiment: Electronic Device

〈1.第1の実施形態:固体撮像装置〉
[1.1 固体撮像装置全体の構成]
図1は、本発明の第1の実施形態に係る固体撮像装置1の全体を示す概略構成図である。
本実施形態例の固体撮像装置1は、シリコンからなる基板11上に配列された複数の画素2から構成される画素部3と、垂直駆動回路4と、カラム信号処理回路5と、水平駆動回路6と、出力回路7と、制御回路8等を有して構成される。
<1. First Embodiment: Solid-State Imaging Device>
[1.1 Configuration of the entire solid-state imaging device]
FIG. 1 is a schematic configuration diagram showing an entire solid-state imaging device 1 according to the first embodiment of the present invention.
A solid-state imaging device 1 according to the present embodiment includes a pixel unit 3 including a plurality of pixels 2 arranged on a substrate 11 made of silicon, a vertical drive circuit 4, a column signal processing circuit 5, and a horizontal drive circuit. 6, an output circuit 7, a control circuit 8, and the like.

画素2は、フォトダイオードからなる光電変換部と、電荷蓄積容量部と、複数のMOSトランジスタとから構成され、基板11上に、2次元アレイ状に規則的に複数配列される。画素2を構成するMOSトランジスタは、転送トランジスタ、リセットトランジスタ、選択トランジスタ、アンプトランジスタで構成される4つのMOSトランジスタであってもよく、また、選択トランジスタを除いた3つのMOSトランジスタであってもよい。   The pixel 2 includes a photoelectric conversion unit made of a photodiode, a charge storage capacitor unit, and a plurality of MOS transistors, and a plurality of pixels 2 are regularly arranged on the substrate 11 in a two-dimensional array. The MOS transistor constituting the pixel 2 may be four MOS transistors constituted by a transfer transistor, a reset transistor, a selection transistor, and an amplifier transistor, or may be three MOS transistors excluding the selection transistor. .

画素部3は、2次元アレイ状に規則的に複数配列された画素2から構成される。画素部3は、実際に光を受光し光電変換によって生成された信号電荷を増幅してカラム信号処理回路5に読み出す有効画素領域と、黒レベルの基準になる光学的黒を出力するための黒基準画素領域(図示せず)とから構成されている。黒基準画素領域は、通常は、有効画素領域の外周部に形成されるものである。   The pixel unit 3 is composed of pixels 2 regularly arranged in a two-dimensional array. The pixel unit 3 amplifies a signal charge actually received by light and amplifies a signal charge generated by photoelectric conversion and reads it to the column signal processing circuit 5 and a black for outputting an optical black serving as a black level reference. And a reference pixel region (not shown). The black reference pixel region is normally formed on the outer periphery of the effective pixel region.

制御回路8は、垂直同期信号、水平同期信号及びマスタクロックに基づいて、垂直駆動回路4、カラム信号処理回路5、及び水平駆動回路6等の動作の基準となるクロック信号や制御信号などを生成する。そして、制御回路8で生成されたクロック信号や制御信号などは、垂直駆動回路4、カラム信号処理回路5及び水平駆動回路6等に入力される。   The control circuit 8 generates a clock signal, a control signal, and the like that serve as a reference for operations of the vertical drive circuit 4, the column signal processing circuit 5, the horizontal drive circuit 6, and the like based on the vertical synchronization signal, the horizontal synchronization signal, and the master clock. To do. The clock signal and control signal generated by the control circuit 8 are input to the vertical drive circuit 4, the column signal processing circuit 5, the horizontal drive circuit 6, and the like.

垂直駆動回路4は、例えばシフトレジスタによって構成され、画素部3の各画素2を行単位で順次垂直方向に選択走査する。そして、各画素2のフォトダイオードにおいて受光量に応じて生成した信号電荷に基づく画素信号を、垂直信号線9を通してカラム信号処理回路5に供給する。   The vertical drive circuit 4 is configured by, for example, a shift register, and selectively scans each pixel 2 of the pixel unit 3 in the vertical direction sequentially in units of rows. Then, a pixel signal based on the signal charge generated according to the amount of light received in the photodiode of each pixel 2 is supplied to the column signal processing circuit 5 through the vertical signal line 9.

カラム信号処理回路5は、例えば、画素2の列毎に配置されており、1行分の画素2から出力される信号を画素列毎に黒基準画素領域(図示しないが、有効画素領域の周囲に形成される)からの信号によって、ノイズ除去や信号増幅等の信号処理を行う。カラム信号処理回路5の出力段には、水平選択スイッチ(図示せず)が水平信号線10とのあいだに設けられている。   The column signal processing circuit 5 is arranged, for example, for each column of the pixels 2, and a signal output from the pixels 2 for one row is sent to the black reference pixel region (not shown, but around the effective pixel region) for each pixel column. Signal processing such as noise removal and signal amplification. A horizontal selection switch (not shown) is provided between the output stage of the column signal processing circuit 5 and the horizontal signal line 10.

水平駆動回路6は、例えばシフトレジスタによって構成され、水平走査パルスを順次出力することによって、カラム信号処理回路5の各々を順番に選択し、カラム信号処理回路5の各々から画素信号を水平信号線10に出力させる。   The horizontal drive circuit 6 is constituted by, for example, a shift register, and sequentially outputs horizontal scanning pulses to select each of the column signal processing circuits 5 in order, and the pixel signal is output from each of the column signal processing circuits 5 to the horizontal signal line. 10 to output.

出力回路7は、カラム信号処理回路5の各々から水平信号線10を通して、順次に供給される信号に対し信号処理を行い出力する。   The output circuit 7 performs signal processing on signals sequentially supplied from each of the column signal processing circuits 5 through the horizontal signal line 10 and outputs the signals.

[1.2 要部の構成]
次に、図2〜図3を用いて、本実施形態例の固体撮像装置1の要部の概略構成について説明する。図2は、本実施形態例に係る固体撮像装置1の1画素分の概略断面構成図であり、図3A,Bは、図2に示す固体撮像装置1の製造途中における概略断面構成図である。
[1.2 Structure of main parts]
Next, a schematic configuration of a main part of the solid-state imaging device 1 according to the present embodiment will be described with reference to FIGS. FIG. 2 is a schematic cross-sectional configuration diagram for one pixel of the solid-state imaging device 1 according to the present embodiment. FIGS. 3A and 3B are schematic cross-sectional configuration diagrams in the middle of manufacturing the solid-state imaging device 1 shown in FIG. .

本実施形態例の固体撮像装置1は、図2に示すように、光電変換部PDが形成された第1の基板80と、電荷蓄積容量部61及び複数のMOSトランジスタが形成された第2の基板81とを有して構成されている。そして、第1の基板80及び第2の基板81は、積層して張り合わされた構成とされている。また、光電変換部PDが形成された第1の基板80側が、光Lが入射される光入射面を構成しており、第1の基板80の光入射面上には、カラーフィルタ59、及びオンチップレンズ60が形成されている。   As shown in FIG. 2, the solid-state imaging device 1 according to the present embodiment includes a first substrate 80 on which a photoelectric conversion unit PD is formed, a second substrate on which a charge storage capacitor unit 61 and a plurality of MOS transistors are formed. And a substrate 81. The first substrate 80 and the second substrate 81 are stacked and bonded together. The first substrate 80 side on which the photoelectric conversion unit PD is formed constitutes a light incident surface on which the light L is incident. On the light incident surface of the first substrate 80, the color filter 59, and An on-chip lens 60 is formed.

図3A,Bを用いて、第1の基板80及び第2の基板81の構成について詳述する。   The configuration of the first substrate 80 and the second substrate 81 will be described in detail with reference to FIGS. 3A and 3B.

まず、第1の基板80について説明する。
第1の基板80は、図3Aに示すように、光電変換部PDと、第1転送トランジスタTr1のドレインとされる不純物領域16が形成された半導体基板12と、その半導体基板12上部に形成された、多層配線層17とから構成されている。
First, the first substrate 80 will be described.
As shown in FIG. 3A, the first substrate 80 is formed on the photoelectric conversion portion PD, the semiconductor substrate 12 in which the impurity region 16 to be the drain of the first transfer transistor Tr1 is formed, and on the semiconductor substrate 12. The multi-layer wiring layer 17 is also included.

半導体基板12は、N型のシリコン基板により形成され、その半導体基板12上部には、P型ウェル層13が形成されている。P型ウェル層13は半導体基板12にP型の不純物をイオン注入することにより形成することができる。   The semiconductor substrate 12 is formed of an N-type silicon substrate, and a P-type well layer 13 is formed on the semiconductor substrate 12. The P-type well layer 13 can be formed by ion-implanting P-type impurities into the semiconductor substrate 12.

光電変換部PDは、P型ウェル層13に形成されたN型ウェル層14と、N型ウェル層14に接する領域であって、P型ウェル層13の表面側に形成されたP+型不純物領域15により構成されている。N型ウェル層14は、P型ウェル層13の所望の領域にN型の不純物をイオン注入することにより形成されている。また、P+型不純物領域15は、P型ウェル層13の所望の領域にP型の不純物を高濃度にイオン注入することにより形成されている。この光電変換部PDにおいては、P+型不純物領域15とN型ウェル層14とのpn接合、及びN型ウェル層14とP型ウェル層13とのpn接合の効果により、HAD(Hole Accumulation Diode:登録商標)構造が構成される。
このような構成を有する光電変換部PDでは、入射した光Lの光量に応じた信号電荷が生成され、P+型不純物領域15とN型ウェル層14との間に形成された空乏層に光電変換された信号電荷が蓄積される。
The photoelectric conversion unit PD includes an N-type well layer 14 formed in the P-type well layer 13 and a region in contact with the N-type well layer 14 and a P + -type impurity region formed on the surface side of the P-type well layer 13. 15. The N-type well layer 14 is formed by ion-implanting N-type impurities into a desired region of the P-type well layer 13. The P + -type impurity region 15 is formed by ion-implanting a P-type impurity at a high concentration in a desired region of the P-type well layer 13. In this photoelectric conversion part PD, due to the effect of the pn junction between the P + type impurity region 15 and the N type well layer 14 and the pn junction between the N type well layer 14 and the P type well layer 13, HAD (Hole Accumulation Diode: Registered trademark) structure.
In the photoelectric conversion unit PD having such a configuration, signal charges corresponding to the amount of incident light L are generated, and photoelectric conversion is performed in a depletion layer formed between the P + type impurity region 15 and the N type well layer 14. The signal charge is accumulated.

不純物領域16は、P型ウェル層13表面側であって、光電変換部PDから所定の距離だけ離した領域に形成されており、光電変換部PDから転送されてくる信号電荷を一時的に蓄積する領域とされる。この不純物領域16は、P型ウェル層13の所望の領域にN型の不純物を高濃度にイオン注入することにより形成される。
本実施形態例では、光電変換部PDと不純物領域16との間の領域が、第1転送トランジスタTr1のチャネル部とされる。
The impurity region 16 is formed on a surface side of the P-type well layer 13 and is separated from the photoelectric conversion unit PD by a predetermined distance, and temporarily accumulates signal charges transferred from the photoelectric conversion unit PD. It is considered as an area to do. The impurity region 16 is formed by ion-implanting N-type impurities at a high concentration in a desired region of the P-type well layer 13.
In the present embodiment example, a region between the photoelectric conversion unit PD and the impurity region 16 is a channel portion of the first transfer transistor Tr1.

多層配線層17は、半導体基板12の、光電変換部PDや不純物領域16が形成されたP型ウェル層13上部に形成されている。多層配線層17では、第1転送トランジスタTr1を構成するゲート電極19と、ゲート電極19上部に形成される第1配線層M1と、第1配線層M1上部に形成される第2配線層M2とが、層間絶縁膜18を介して積層されて構成されている。   The multilayer wiring layer 17 is formed on the P-type well layer 13 in which the photoelectric conversion part PD and the impurity region 16 are formed on the semiconductor substrate 12. In the multilayer wiring layer 17, the gate electrode 19 constituting the first transfer transistor Tr1, the first wiring layer M1 formed on the gate electrode 19, and the second wiring layer M2 formed on the first wiring layer M1. Are laminated via an interlayer insulating film 18.

ゲート電極19は、P型ウェル層13に形成された光電変換部PDと不純物領域16との間のチャネル部上部に、図示しないゲート絶縁膜を介して形成されている。   The gate electrode 19 is formed above the channel portion between the photoelectric conversion portion PD and the impurity region 16 formed in the P-type well layer 13 via a gate insulating film (not shown).

第1配線層M1では、第1接続配線23と第2接続配線22とがそれぞれ構成されている。第1接続配線23は、層間絶縁膜18に形成されたコンタクト部21を介して不純物領域16に接続されている。また、第2接続配線22は、層間絶縁膜18に形成されたコンタクト部20を介してゲート電極19に接続されている。   In the first wiring layer M1, the first connection wiring 23 and the second connection wiring 22 are respectively configured. The first connection wiring 23 is connected to the impurity region 16 through a contact portion 21 formed in the interlayer insulating film 18. Further, the second connection wiring 22 is connected to the gate electrode 19 through a contact portion 20 formed in the interlayer insulating film 18.

第2配線層M2では、第1接続電極27と第2接続電極26とがそれぞれ構成されており、第1接続電極27及び第2接続電極26は、多層配線層17表面に露出して形成されている。第1接続電極27は、層間絶縁膜18に形成されたコンタクト部24を介して、第1配線層M1からなる第1接続配線23に接続されている。また、第2接続電極26は、層間絶縁膜18に形成されたコンタクト部25を介して、第1配線層M1からなる第2接続配線22に接続されている。   In the second wiring layer M2, the first connection electrode 27 and the second connection electrode 26 are respectively configured, and the first connection electrode 27 and the second connection electrode 26 are exposed on the surface of the multilayer wiring layer 17. ing. The first connection electrode 27 is connected to the first connection wiring 23 formed of the first wiring layer M <b> 1 through the contact portion 24 formed in the interlayer insulating film 18. The second connection electrode 26 is connected to the second connection wiring 22 formed of the first wiring layer M <b> 1 via the contact portion 25 formed in the interlayer insulating film 18.

以上の構成を有する第1の基板80においては、半導体基板12の第1接続電極27、第2接続電極26が形成される側とは反対側が光入射側とされる。また、後述するが、第1の基板における半導体基板12は、後の工程で所定の厚さにまで除去されるものである。   In the first substrate 80 having the above configuration, the side opposite to the side on which the first connection electrode 27 and the second connection electrode 26 of the semiconductor substrate 12 are formed is the light incident side. As will be described later, the semiconductor substrate 12 in the first substrate is removed to a predetermined thickness in a later step.

次に、第2の基板81について説明する。
第2の基板81は、図3Bに示すように、複数のMOSトランジスタのソース・ドレインとされる不純物領域30,31,32,34,35が形成された半導体基板28と、その半導体基板28上部に形成された多層配線層36とから構成されている。そして、多層配線層36には、電荷蓄積容量部61が形成されている。本実施形態例において、第2の基板81において形成される複数のMOSトランジスタは、第2転送トランジスタTr2と、リセットトランジスタTr3と、増幅トランジスタTr4と、選択トランジスタTr5である。
Next, the second substrate 81 will be described.
As shown in FIG. 3B, the second substrate 81 includes a semiconductor substrate 28 on which impurity regions 30, 31, 32, 34, and 35 used as sources and drains of a plurality of MOS transistors are formed, and an upper portion of the semiconductor substrate 28. And a multilayer wiring layer 36 formed in the above. A charge storage capacitor portion 61 is formed in the multilayer wiring layer 36. In the present embodiment, the plurality of MOS transistors formed on the second substrate 81 are the second transfer transistor Tr2, the reset transistor Tr3, the amplification transistor Tr4, and the selection transistor Tr5.

半導体基板28は、N型のシリコン基板により形成され、この半導体基板28上部には、P型ウェル層29が形成されている。P型ウェル層29は半導体基板28にP型の不純物をイオン注入することにより形成することができる。
第2転送トランジスタTr2、リセットトランジスタTr3、増幅トランジスタTr4、選択トランジスタTr5を構成する各不純物領域30,31,32,34,35は、P型ウェル層29表面側の所望の領域に、それぞれ形成されている。これらの不純物領域30,31,32,34,35は、P型ウェル層29の所望の領域にN型の不純物を高濃度にイオン注入することにより形成されるものである。
The semiconductor substrate 28 is formed of an N-type silicon substrate, and a P-type well layer 29 is formed on the semiconductor substrate 28. The P-type well layer 29 can be formed by ion-implanting P-type impurities into the semiconductor substrate 28.
The impurity regions 30, 31, 32, 34, and 35 constituting the second transfer transistor Tr2, the reset transistor Tr3, the amplification transistor Tr4, and the selection transistor Tr5 are formed in desired regions on the surface side of the P-type well layer 29, respectively. ing. These impurity regions 30, 31, 32, 34, 35 are formed by ion-implanting N-type impurities at a high concentration in desired regions of the P-type well layer 29.

不純物領域30は、第2転送トランジスタTr2のソースとされる。また、不純物領域31は、第2転送トランジスタTr2のドレインと、リセットトランジスタTr3のソースに共用され、信号電荷が読み出されるフローティングディフュージョン領域として用いられる。また、不純物領域32は、リセットトランジスタTr3のドレインと、増幅トランジスタTr4のソースに共用される。また、不純物領域34は、増幅トランジスタTr4のドレインと、選択トランジスタTr5のソースに共用される。また、不純物領域35は、選択トランジスタTr5のドレインとされる。そして、各不純物領域30,31,32,34,35間のP型ウェル層29領域は、各MOSトランジスタを構成するチャネル部とされる。   The impurity region 30 is a source of the second transfer transistor Tr2. The impurity region 31 is shared by the drain of the second transfer transistor Tr2 and the source of the reset transistor Tr3, and is used as a floating diffusion region from which signal charges are read. The impurity region 32 is shared by the drain of the reset transistor Tr3 and the source of the amplification transistor Tr4. The impurity region 34 is shared by the drain of the amplification transistor Tr4 and the source of the selection transistor Tr5. The impurity region 35 is used as the drain of the selection transistor Tr5. The P-type well layer 29 region between the impurity regions 30, 31, 32, 34, and 35 serves as a channel portion constituting each MOS transistor.

多層配線層36は、半導体基板28の、不純物領域30,31,32,34,35が形成されたP型ウェル層29上部に形成されている。多層配線層36では、各MOSトランジスタを構成するゲート電極38,39,40,41と、第1配線層M1’と、第2配線層M2’と、第3配線層M3’が、層間絶縁膜37を介して積層されて構成されている。   The multilayer wiring layer 36 is formed on the P-type well layer 29 in which the impurity regions 30, 31, 32, 34, and 35 are formed on the semiconductor substrate 28. In the multilayer wiring layer 36, the gate electrodes 38, 39, 40, and 41, the first wiring layer M1 ′, the second wiring layer M2 ′, and the third wiring layer M3 ′ that constitute each MOS transistor include an interlayer insulating film. 37 are stacked.

各ゲート電極38,39,40,41は、各MOSトランジスタを構成するチャネル部上に、図示しないゲート絶縁膜を介して形成されている。不純物領域30と不純物領域31間のP型ウェル層29上部に形成されるゲート電極38は、第2転送トランジスタTr2のゲート電極38とされる。また、不純物領域31と不純物領域32間のP型ウェル層29上部に形成されるゲート電極39は、リセットトランジスタTr3のゲート電極とされる。また、不純物領域32と不純物領域34間のP型ウェル層29上部に形成されるゲート電極40は、増幅トランジスタTr4のゲート電極とされる。また、不純物領域34と不純物領域35間のP型ウェル層29上部に形成されるゲート電極41は、選択トランジスタTr5のゲート電極とされる。   Each gate electrode 38, 39, 40, 41 is formed on a channel part constituting each MOS transistor via a gate insulating film (not shown). The gate electrode 38 formed on the P-type well layer 29 between the impurity region 30 and the impurity region 31 is the gate electrode 38 of the second transfer transistor Tr2. The gate electrode 39 formed on the P-type well layer 29 between the impurity region 31 and the impurity region 32 is used as the gate electrode of the reset transistor Tr3. Further, the gate electrode 40 formed on the P-type well layer 29 between the impurity region 32 and the impurity region 34 is used as the gate electrode of the amplification transistor Tr4. The gate electrode 41 formed on the P-type well layer 29 between the impurity region 34 and the impurity region 35 is a gate electrode of the selection transistor Tr5.

第1配線層M1’は、ゲート電極38,39,40,41上部に層間絶縁膜37を介して形成されており、この第1配線層M1’では第1接続配線50、第2接続配線49、選択配線48、及び垂直信号線9がそれぞれ構成されている。第1接続配線50は、層間絶縁膜37に形成されたコンタクト部42を介して、第2転送トランジスタTr2のソースとされる不純物領域30に接続されている。第2接続配線49は、層間絶縁膜37に形成されたコンタクト部43,44を介して、それぞれ不純物領域31及び増幅トランジスタTr4のゲート電極40に接続されている。すなわち、第2接続配線49により、フローティングディフュージョン領域である不純物領域31と増幅トランジスタTr4のゲート電極40は電気的に接続されている。また、選択配線48は、層間絶縁膜37に形成されたコンタクト部45を介して選択トランジスタTr5のゲート電極41に接続されている。そして、選択トランジスタTr5のゲート電極41には、選択配線48から、選択パルスが供給される。また、垂直信号線9は、層間絶縁膜37に形成されたコンタクト部46を介して、選択トランジスタTr5のドレインである不純物領域35に接続されている。   The first wiring layer M1 ′ is formed on the gate electrodes 38, 39, 40, 41 via the interlayer insulating film 37. In the first wiring layer M1 ′, the first connection wiring 50 and the second connection wiring 49 are formed. The selection wiring 48 and the vertical signal line 9 are configured. The first connection wiring 50 is connected to the impurity region 30 serving as the source of the second transfer transistor Tr <b> 2 via the contact portion 42 formed in the interlayer insulating film 37. The second connection wiring 49 is connected to the impurity region 31 and the gate electrode 40 of the amplification transistor Tr4 via contact portions 43 and 44 formed in the interlayer insulating film 37, respectively. That is, the impurity region 31 that is a floating diffusion region and the gate electrode 40 of the amplification transistor Tr4 are electrically connected by the second connection wiring 49. The selection wiring 48 is connected to the gate electrode 41 of the selection transistor Tr5 through a contact portion 45 formed in the interlayer insulating film 37. A selection pulse is supplied from the selection wiring 48 to the gate electrode 41 of the selection transistor Tr5. The vertical signal line 9 is connected to the impurity region 35 which is the drain of the selection transistor Tr5 through a contact portion 46 formed in the interlayer insulating film 37.

第2配線層M2’では、第3接続配線52、及び電荷保持用電極51が構成されている。第3接続配線52は、層間絶縁膜37に形成されたコンタクト部47を介して第1接続配線50に接続されている。また、電荷保持用電極51は、所定の領域に延在して形成されている。この電荷保持用電極51は、後述するが、電荷蓄積容量部61を構成する電極である。このため、電荷保持用電極51は電荷蓄積容量部61の容量値が十分に得られる大きさに形成されている。また、この電荷保持用電極51には、図示しない第2の基板81の多層配線層36に形成された第1転送配線が接続されており、第1転送配線から電荷保持用電極51には、第1転送パルスが供給される。   In the second wiring layer M <b> 2 ′, the third connection wiring 52 and the charge holding electrode 51 are configured. The third connection wiring 52 is connected to the first connection wiring 50 through a contact portion 47 formed in the interlayer insulating film 37. The charge holding electrode 51 is formed extending in a predetermined region. As will be described later, the charge holding electrode 51 is an electrode constituting the charge storage capacitor portion 61. For this reason, the charge holding electrode 51 is formed in a size that can sufficiently obtain the capacitance value of the charge storage capacitor portion 61. The charge holding electrode 51 is connected to a first transfer wiring formed in the multilayer wiring layer 36 of the second substrate 81 (not shown). The charge holding electrode 51 is connected to the charge holding electrode 51 from the first transfer wiring. A first transfer pulse is supplied.

そして、第2配線層M2’の第3接続配線52及び電荷保持用電極51上部には、誘電体層53が形成され、第3配線層M3’は、誘電体層53を介して第2配線層M2’上部に形成されている。すなわち、誘電体層53は、第2配線層M2’と第3配線層M3’の間に挟まれて構成されている。この誘電体層53の材料としては、高誘電体材料であるTaO,HfO,AlO等を用いることができる。   A dielectric layer 53 is formed on the third connection wiring 52 and the charge holding electrode 51 of the second wiring layer M2 ′, and the third wiring layer M3 ′ is connected to the second wiring via the dielectric layer 53. It is formed on the layer M2 ′. That is, the dielectric layer 53 is configured to be sandwiched between the second wiring layer M2 'and the third wiring layer M3'. As the material of the dielectric layer 53, TaO, HfO, AlO or the like, which is a high dielectric material, can be used.

第3配線層M3’では、第1接続電極56と第2接続電極57とがそれぞれ構成されており、第1接続電極56及び第2接続電極57は、多層配線層36表面に露出して形成されている。第1接続電極56は、誘電体層53に形成されたコンタクト部55を介して、第2配線層M2’からなる第3接続配線52に接続され、また、第2配線層M2’で構成された電荷保持用電極51上部に延在して形成されている。また、第2接続電極57は、誘電体層53に形成されたコンタクト部54を介して、第2配線層M2’からなる電荷保持用電極51に接続されている。本実施形態例では、電荷保持用電極51と、その上部に誘電体層53を介して形成される第1接続電極56により、電荷蓄積容量部61が形成されている。   In the third wiring layer M3 ′, a first connection electrode 56 and a second connection electrode 57 are configured, and the first connection electrode 56 and the second connection electrode 57 are exposed on the surface of the multilayer wiring layer 36. Has been. The first connection electrode 56 is connected to the third connection wiring 52 including the second wiring layer M2 ′ via the contact portion 55 formed in the dielectric layer 53, and is configured by the second wiring layer M2 ′. Further, it is formed to extend above the charge holding electrode 51. The second connection electrode 57 is connected to the charge holding electrode 51 made of the second wiring layer M <b> 2 ′ via the contact portion 54 formed in the dielectric layer 53. In this embodiment, the charge storage capacitor portion 61 is formed by the charge holding electrode 51 and the first connection electrode 56 formed above the charge holding electrode 51 via the dielectric layer 53.

なお、図3Bにおいては図示を省略するが、第2転送トランジスタTr2のゲート電極38には、第2転送パルスを供給するための第2転送配線が接続されている。同じく、リセットトランジスタTr3のゲート電極39にも、リセットパルスを供給するためのリセット配線が接続されている。そして、これらの第2転送配線及びリセット配線は多層配線層36に形成されている所望の配線層によって形成されている。   Although not shown in FIG. 3B, a second transfer wiring for supplying a second transfer pulse is connected to the gate electrode 38 of the second transfer transistor Tr2. Similarly, a reset wiring for supplying a reset pulse is also connected to the gate electrode 39 of the reset transistor Tr3. These second transfer wiring and reset wiring are formed by a desired wiring layer formed in the multilayer wiring layer 36.

そして、本実施形態例の固体撮像装置1は、第2の基板81上部に、第1の基板80及び第2の基板81の互いの第1接続電極56,27、及び第2接続電極57,26同士が接続されるように第1の基板80が積層された構成とされている。そして、第1の基板80と第2の基板81が張り合わされることにより、第1転送トランジスタTr1を構成する不純物領域16と、電荷蓄積容量部61と、第2転送トランジスタTr2を構成する不純物領域30が電気的に接続される。また、本実施形態例の固体撮像装置1では、第1の基板80と第2の基板81が積層されて張り合わされることにより、光電変換部PDと電荷蓄積容量部61が立体的に積層される。   The solid-state imaging device 1 according to the present embodiment includes the first connection electrodes 56 and 27 and the second connection electrodes 57 and 57 of the first substrate 80 and the second substrate 81 on the second substrate 81. The first substrate 80 is laminated so that the 26 are connected to each other. Then, the first substrate 80 and the second substrate 81 are bonded to each other, whereby the impurity region 16 that constitutes the first transfer transistor Tr1, the charge storage capacitor portion 61, and the impurity region that constitutes the second transfer transistor Tr2. 30 are electrically connected. In the solid-state imaging device 1 of the present embodiment, the photoelectric conversion unit PD and the charge storage capacitor unit 61 are three-dimensionally stacked by stacking and bonding the first substrate 80 and the second substrate 81. The

また、本実施形態例の固体撮像装置1では、第1接続電極56は遮光膜を兼ねるものであり、第2転送トランジスタTr2のソースとなる不純物領域30は第1接続電極56に遮光されている。このため、不純物領域30への光の入射が抑制され、不要な信号電荷の発生が抑制されるので、混色が低減される。そしてこの場合、光電変換部PDの開口部分を除く全ての領域が遮光されることが好ましい。   In the solid-state imaging device 1 according to the present embodiment, the first connection electrode 56 also serves as a light shielding film, and the impurity region 30 serving as the source of the second transfer transistor Tr2 is shielded by the first connection electrode 56. . For this reason, the incidence of light on the impurity region 30 is suppressed, and the generation of unnecessary signal charges is suppressed, so that color mixing is reduced. In this case, it is preferable that all regions except the opening portion of the photoelectric conversion unit PD are shielded from light.

次に、第1の基板80と第2の基板81を積層して形成する本実施形態例の固体撮像装置1の製造方法について説明する。   Next, a manufacturing method of the solid-state imaging device 1 according to the present embodiment in which the first substrate 80 and the second substrate 81 are stacked and formed will be described.

[1.3 固体撮像装置の製造方法]
図4A,図5A,図6Aは、第1の基板80における第1接続電極27及び第2接続電極26の製造工程図であり、図4B,図5B,図6Bは、第2の基板81における第1接続電極56及び第2接続電極57の製造工程図である。また、図7、及び図8は、第1接続電極27,56及び第2接続電極26,57同士の接着方法を示す図である。なお、第1の基板80における第1接続電極27及び第2接続電極26、及び、第2の基板81における第1接続電極56及び第2接続電極57を形成する前段の工程は、通常の固体撮像装置の製造方法と同様であるから説明を省略する。また、図4〜図8において、図2、及び図3に対応する部分には同一符号を付す。
[1.3 Manufacturing Method of Solid-State Imaging Device]
4A, 5A, and 6A are manufacturing process diagrams of the first connection electrode 27 and the second connection electrode 26 on the first substrate 80. FIGS. 4B, 5B, and 6B are diagrams on the second substrate 81. FIG. FIG. 6 is a manufacturing process diagram of a first connection electrode 56 and a second connection electrode 57. 7 and 8 are diagrams showing a method of bonding the first connection electrodes 27 and 56 and the second connection electrodes 26 and 57 together. Note that the previous step of forming the first connection electrode 27 and the second connection electrode 26 on the first substrate 80 and the first connection electrode 56 and the second connection electrode 57 on the second substrate 81 is a normal solid state. Since it is the same as the manufacturing method of an imaging device, explanation is omitted. 4 to 8, parts corresponding to those in FIGS. 2 and 3 are denoted by the same reference numerals.

図4Aに示すように、第1の基板80において、第1配線層M1を被覆する層間絶縁膜18を形成した後、第2配線層M2からなる第1接続電極27及び第2接続電極26を形成する。第1接続電極27は、コンタクト部24を介して第1接続配線23に接続されるように形成され、また、第2接続電極26は、第2接続配線22にコンタクト部25を介して接続されるように形成する。
第2の基板81においても同様に、図4Bに示すように、第2配線層M2’を被覆する層間絶縁膜37を形成した後第3配線層M3’からなる第1接続電極56及び第2接続電極57を形成する。第1接続電極56は、コンタクト部55を介して第3接続配線52に接続されるように形成され、また、第2接続電極57は、電荷保持用電極51にコンタクト部54を介して接続されるように形成する。
そして、本実施形態例では、これらの第1接続電極27,56、及び第2接続電極26,57はそれぞれアルミニウムにより形成されている。
As shown in FIG. 4A, after forming the interlayer insulating film 18 covering the first wiring layer M1 on the first substrate 80, the first connection electrode 27 and the second connection electrode 26 made of the second wiring layer M2 are formed. Form. The first connection electrode 27 is formed so as to be connected to the first connection wiring 23 via the contact portion 24, and the second connection electrode 26 is connected to the second connection wiring 22 via the contact portion 25. To form.
Similarly, in the second substrate 81, as shown in FIG. 4B, after the formation of the interlayer insulating film 37 covering the second wiring layer M2 ′, the first connection electrode 56 and the second connection electrode 56 made of the third wiring layer M3 ′ are formed. A connection electrode 57 is formed. The first connection electrode 56 is formed so as to be connected to the third connection wiring 52 via the contact portion 55, and the second connection electrode 57 is connected to the charge holding electrode 51 via the contact portion 54. To form.
In the present embodiment, the first connection electrodes 27 and 56 and the second connection electrodes 26 and 57 are each formed of aluminum.

その後、図5Aに示すように、第1の基板80において、アルミニウムから成る第1接続電極27及び第2接続電極26を形成した後、第1接続電極27及び第2接続電極26を被覆するように接着剤を塗布し、接着剤層18aを形成する。
同様に、図5Bに示すように、第2の基板81において、アルミニウムから成る第1接続電極56及び第2接続電極57を形成した後、第1接続電極56及び第2接続電極57を被覆するように接着剤を塗布し、接着剤層37aを形成する。
この接着剤層18a,37aは、層間絶縁膜18,37を兼ねるものである。
Thereafter, as shown in FIG. 5A, after the first connection electrode 27 and the second connection electrode 26 made of aluminum are formed on the first substrate 80, the first connection electrode 27 and the second connection electrode 26 are covered. An adhesive agent is applied to form an adhesive layer 18a.
Similarly, as shown in FIG. 5B, after the first connection electrode 56 and the second connection electrode 57 made of aluminum are formed on the second substrate 81, the first connection electrode 56 and the second connection electrode 57 are covered. Thus, an adhesive is applied to form an adhesive layer 37a.
The adhesive layers 18 a and 37 a also serve as the interlayer insulating films 18 and 37.

その後、図6A,Bに示すように、接着剤層18a,37aを酸素プラズマエッチングにより除去し、第1の基板80及び第2の基板81の第1接続電極27,56及び第2接続電極26,57の表面を露出させる。その後、例えば、アルゴンスパッタにより、それぞれの電極表面を活性化し、活性化層18b,37bを形成する。   6A and 6B, the adhesive layers 18a and 37a are removed by oxygen plasma etching, and the first connection electrodes 27 and 56 and the second connection electrodes 26 of the first substrate 80 and the second substrate 81 are removed. , 57 are exposed. Thereafter, the surface of each electrode is activated by, for example, argon sputtering to form activated layers 18b and 37b.

その後、図7に示すように、第2の基板81の活性化層37bに、第1の基板80の活性化層18bが張り合わされるように圧着する。そうすると、活性化された電極面同士が圧着されることにより、第1の基板80及び第2の基板81は、一体化すると共に、それぞれの第1接続電極27と第1接続電極56、及び第2接続電極26と第2接続電極57とが互いに電気的に接合する。   After that, as shown in FIG. 7, the activation layer 37 b of the second substrate 81 is pressure-bonded so that the activation layer 18 b of the first substrate 80 is bonded. Then, the activated electrode surfaces are pressure-bonded to each other so that the first substrate 80 and the second substrate 81 are integrated, and the first connection electrode 27, the first connection electrode 56, and the first substrate The two connection electrodes 26 and the second connection electrodes 57 are electrically joined to each other.

以上のようにして接着されることにより、第1の基板80と第2の基板81が一体化され、電気的にも接続される。   By adhering as described above, the first substrate 80 and the second substrate 81 are integrated and electrically connected.

第1の基板80と第2の基板81とが接続された後、図8に示すように、第1の基板80の光入射側の半導体基板12をエッチングにより除去し、光電変換部PDの機能するため(光電変換部PDで光が吸収されるため)に必要な厚さまで薄肉化する。   After the first substrate 80 and the second substrate 81 are connected, the semiconductor substrate 12 on the light incident side of the first substrate 80 is removed by etching as shown in FIG. Therefore, the thickness is reduced to a necessary thickness (because light is absorbed by the photoelectric conversion portion PD).

その後、図2に示すように、第1の基板80上部の光入射面側に、カラーフィルタ59、及び、オンチップレンズ60等を順に形成して、本実施形態例の固体撮像装置1が完成する。カラーフィルタ59及びオンチップレンズ60等も、通常の固体撮像装置の製造方法と同様にして形成する。   Thereafter, as shown in FIG. 2, a color filter 59, an on-chip lens 60, and the like are sequentially formed on the light incident surface side of the upper portion of the first substrate 80, and the solid-state imaging device 1 of this embodiment is completed. To do. The color filter 59, the on-chip lens 60, and the like are also formed in the same manner as in a normal solid-state imaging device manufacturing method.

[1.4 固体撮像装置の回路構成]
次に、図9を用いて、本実施形態例の固体撮像装置1の駆動方法について説明する。図9は、本実施形態例の固体撮像装置1の1画素分の回路構成であり、図10は、隣接する2行2列、4画素分の回路構成である。
[1.4 Circuit configuration of solid-state imaging device]
Next, a driving method of the solid-state imaging device 1 according to the present embodiment will be described with reference to FIG. FIG. 9 shows a circuit configuration for one pixel of the solid-state imaging device 1 of the present embodiment, and FIG. 10 shows a circuit configuration for two adjacent rows and two columns and four pixels.

図9の線aは、第1の基板80に形成された第1接続電極27及び第2接続電極26と、第2の基板81に形成された第1接続電極56と第2接続電極57との電極接続面である。   The line a in FIG. 9 represents the first connection electrode 27 and the second connection electrode 26 formed on the first substrate 80, and the first connection electrode 56 and the second connection electrode 57 formed on the second substrate 81. This is an electrode connection surface.

光電変換部PDであるフォトダイオードのアノード側は接地され、カソード側は、第1転送トランジスタTr1のソースに接続されている。また、図2では図示を省略しているが、図9,10に示すように、第1の基板80には、光電変換部用リセットトランジスタTr6が構成されており、光電変換部PDのカソード側には、光電変換部用リセットトランジスタTr6のドレインが接続されている。光電変換部用リセットトランジスタTr6のソースには電源電圧VDDを印加するための電源電圧配線85が接続されている。また、光電変換部用リセットトランジスタTr6のゲート電極62にはリセットパルスφPDRSTを供給するためのリセット配線75が接続されている。   The anode side of the photodiode which is the photoelectric conversion unit PD is grounded, and the cathode side is connected to the source of the first transfer transistor Tr1. Although not shown in FIG. 2, as shown in FIGS. 9 and 10, a photoelectric conversion unit reset transistor Tr6 is formed on the first substrate 80, and the cathode side of the photoelectric conversion unit PD is formed. Is connected to the drain of the photoelectric conversion unit reset transistor Tr6. A power supply voltage wiring 85 for applying a power supply voltage VDD is connected to the source of the photoelectric conversion unit reset transistor Tr6. In addition, a reset wiring 75 for supplying a reset pulse φPDRST is connected to the gate electrode 62 of the photoelectric conversion unit reset transistor Tr6.

第1転送トランジスタTr1のドレインは、電荷蓄積容量部61を構成する第1接続電極56を介して、第2転送トランジスタTr2のソースに接続されている。第1転送トランジスタTr1のゲート電極19には、第1転送パルスφTRG1が供給される第1転送配線84が接続されている。また、第1転送配線84は、電荷蓄積容量部61を構成する電荷保持用電極51に接続されている。   The drain of the first transfer transistor Tr <b> 1 is connected to the source of the second transfer transistor Tr <b> 2 via the first connection electrode 56 that forms the charge storage capacitor portion 61. A first transfer wiring 84 to which a first transfer pulse φTRG1 is supplied is connected to the gate electrode 19 of the first transfer transistor Tr1. The first transfer wiring 84 is connected to the charge holding electrode 51 constituting the charge storage capacitor portion 61.

第2転送トランジスタTr2のドレインは、リセットトランジスタTr3のソースに接続されるとともに、増幅トランジスタTr4のゲート電極40に接続されている。第2転送トランジスタTr2のゲート電極38には第2転送パルスφTRG2が供給するための第2転送配線63が接続されている。   The drain of the second transfer transistor Tr2 is connected to the source of the reset transistor Tr3 and to the gate electrode 40 of the amplification transistor Tr4. A second transfer wiring 63 for supplying a second transfer pulse φTRG2 is connected to the gate electrode 38 of the second transfer transistor Tr2.

リセットトランジスタTr3のドレインには電源電圧VDDを印加するための電源電圧配線88が接続されており、リセットトランジスタTr3のゲート電極39にはリセットパルスφRSTを供給するためのリセット配線64が接続されている。   A power supply voltage wiring 88 for applying a power supply voltage VDD is connected to the drain of the reset transistor Tr3, and a reset wiring 64 for supplying a reset pulse φRST is connected to the gate electrode 39 of the reset transistor Tr3. .

増幅トランジスタTr4のソースには電源電圧VDDを印加するための電源電圧配線88が接続されており、増幅トランジスタTr4のドレインは選択トランジスタTr5のソースに接続されている。   A power supply voltage wiring 88 for applying a power supply voltage VDD is connected to the source of the amplification transistor Tr4, and the drain of the amplification transistor Tr4 is connected to the source of the selection transistor Tr5.

選択トランジスタTr5のゲート電極41には選択パルスφSELを供給するための選択配線48が接続されており、選択トランジスタTr5のドレインは垂直信号線9に接続されている。   A selection wiring 48 for supplying a selection pulse φSEL is connected to the gate electrode 41 of the selection transistor Tr5, and a drain of the selection transistor Tr5 is connected to the vertical signal line 9.

そして、図10に示すように、画素2が二次元マトリクス状に配列される固体撮像装置1においては、各ゲート電極38,39,41に行毎に共通の第2転送配線63、リセット配線64、選択配線48が接続される。そして、各ゲート電極38,39,41に入力される第2転送パルスφTRG2、リセットパルスφRST、選択パルスφSELは、垂直駆動回路4から供給されている。また、図示しないが光電変換部用リセットトランジスタTr6のゲート電極62に供給されるリセットパルスφPDRST、第1転送トランジスタTr1のゲート電極19に供給される第1転送パルスφTRG1も垂直駆動回路4により供給される。   As shown in FIG. 10, in the solid-state imaging device 1 in which the pixels 2 are arranged in a two-dimensional matrix, the second transfer wiring 63 and the reset wiring 64 that are common to the gate electrodes 38, 39, and 41 for each row. The selection wiring 48 is connected. The second transfer pulse φTRG2, the reset pulse φRST, and the selection pulse φSEL input to the gate electrodes 38, 39, and 41 are supplied from the vertical drive circuit 4. Although not shown, the vertical drive circuit 4 also supplies a reset pulse φPDRST supplied to the gate electrode 62 of the photoelectric conversion unit reset transistor Tr6 and a first transfer pulse φTRG1 supplied to the gate electrode 19 of the first transfer transistor Tr1. The

また、選択トランジスタTr5のドレインには列ごとに共通の垂直信号線9が接続される。
垂直信号線9の後段には、列ごとに設けられたカラム信号処理回路5が接続されている。そして、カラム信号処理回路5の後段には水平駆動回路6からの水平選択パルスが入力される水平トランジスタTr7が接続されている。
A common vertical signal line 9 is connected to the drain of the selection transistor Tr5 for each column.
A column signal processing circuit 5 provided for each column is connected to the subsequent stage of the vertical signal line 9. A horizontal transistor Tr 7 to which a horizontal selection pulse from the horizontal drive circuit 6 is input is connected to the subsequent stage of the column signal processing circuit 5.

[1.5 固体撮像装置の駆動方法]
次に、以上の回路構成を有する固体撮像装置1における駆動方法を、図11に示すタイミングチャート及び、図10の回路構成を用いて説明する。
[1.5 Driving Method of Solid-State Imaging Device]
Next, a driving method in the solid-state imaging device 1 having the above circuit configuration will be described using the timing chart shown in FIG. 11 and the circuit configuration of FIG.

まず、リセットパルスφPDRSTをハイにして、全画素の光電変換部用リセットトランジスタTr6を同時にオンすることにより、全画素の光電変換部PDの電位を電源電圧VDDと同電位になるようにリセットする。すなわち、この動作により、全画素の光電変換部PDに貯まっていた不要な電荷が排出され、光電変換部PDの電位が一定値(VDD)にリセットされる。   First, the reset pulse φPDRST is set to high to simultaneously turn on the photoelectric conversion unit reset transistors Tr6 of all the pixels, thereby resetting the photoelectric conversion units PD of all the pixels to have the same potential as the power supply voltage VDD. That is, by this operation, unnecessary charges stored in the photoelectric conversion units PD of all the pixels are discharged, and the potential of the photoelectric conversion unit PD is reset to a constant value (VDD).

次に、リセットパルスφPDRSTをローにして、全画素の光電変換部用リセットトランジスタTr6を同時にオフし、全画素の光電変換部PDにおいて信号電荷の生成・蓄積を開始する。信号電荷は、光電変換部PDに入射した光の光量に応じて生成され、生成された信号電荷は、光電変換部PDにおけるpn接合の効果によりできる電位の井戸に蓄積される。このとき、電荷蓄積容量部61に貯まっていた信号電荷は、前の読み出し時に順次読み出されて電荷蓄積容量部61は空になっていると仮定するが、別途、電荷蓄積容量部61をリセットするタイミングを設けても良い。   Next, the reset pulse φPDRST is set to low to simultaneously turn off the photoelectric conversion unit reset transistors Tr6 of all the pixels, and generation and accumulation of signal charges are started in the photoelectric conversion units PD of all the pixels. The signal charge is generated according to the amount of light incident on the photoelectric conversion unit PD, and the generated signal charge is accumulated in a potential well formed by the effect of the pn junction in the photoelectric conversion unit PD. At this time, it is assumed that the signal charges stored in the charge storage capacitor unit 61 are sequentially read at the time of the previous reading and the charge storage capacitor unit 61 is empty, but the charge storage capacitor unit 61 is reset separately. You may provide the timing to do.

次いで、リセットパルスφPDRSTをローにしてから所定の蓄積時間を経過する前に、第1転送パルスφTRG1をハイにして、全画素の第1転送トランジスタTr1を同時にオンして、光電変換部PDに貯まっている信号電荷を不純物領域16に転送する。そうすると、不純物領域16、不純物領域30、及び電荷蓄積容量部61は電気的に接続されているので、信号電荷は第1の基板80に形成された不純物領域16、不純物領域30、及び電荷蓄積容量部61に一時的に蓄積される。また、このように第1転送パルスφTRG1がハイになっている間は、信号電荷は、電荷蓄積容量部61に主に蓄積されている。   Next, before the predetermined accumulation time elapses after the reset pulse φPDRST is set to low, the first transfer pulse φTRG1 is set to high to turn on the first transfer transistors Tr1 of all the pixels at the same time and accumulate in the photoelectric conversion unit PD. The signal charge is transferred to the impurity region 16. Then, since the impurity region 16, the impurity region 30, and the charge storage capacitor portion 61 are electrically connected, the signal charge is the impurity region 16, the impurity region 30, and the charge storage capacitor formed in the first substrate 80. It is temporarily stored in the unit 61. In addition, while the first transfer pulse φTRG1 is high as described above, the signal charge is mainly stored in the charge storage capacitor portion 61.

その後、第1転送パルスφTRG1をローにして全画素の第1転送トランジスタTr1をオフすることにより、主に電荷蓄積容量部61に蓄積されていた信号電荷が、不純物領域16及び不純物領域30の空乏層に転送される。図11に示すように、リセットパルスφPDRSTをローにしてから第1転送パルスφTRG1を再度ローにするまでの時間が蓄積露光時間(電子シャッタの時間)となる。なお、第1転送パルスφTRG1をハイにして、光電変換部PDから電荷蓄積容量部61へ信号電荷を転送する際には、第1転送パルスφTRG1の電位は、光電変換部PDからの信号電荷を完全転送できる電位にする。   Thereafter, the first transfer pulse φTRG1 is set to low to turn off the first transfer transistors Tr1 of all the pixels, so that the signal charges mainly accumulated in the charge storage capacitor portion 61 are depleted in the impurity regions 16 and 30. Transferred to the layer. As shown in FIG. 11, the time from when the reset pulse φPDRST is set to low until the first transfer pulse φTRG1 is set to low again is the accumulated exposure time (electronic shutter time). Note that when the signal charge is transferred from the photoelectric conversion unit PD to the charge storage capacitor unit 61 by setting the first transfer pulse φTRG1 to high, the potential of the first transfer pulse φTRG1 is the signal charge from the photoelectric conversion unit PD. Use a potential that allows complete transfer.

次に、リセットパルスφPDRSTをハイにして、全画素の光電変換部用リセットトランジスタTr6をオンして光電変換部PDをリセットする。これにより、電荷蓄積容量部61に貯まっている信号電荷を読み出す間に、光電変換部PDに蓄積され、光電変換部PDの最大蓄積電荷量を超えた分の信号電荷が、電荷蓄積容量部61へ溢れてしまうのを防ぐ。あるいは、次の信号電荷の蓄積に備えて、光電変換部PDを電源電圧VDDと同電位にリセットする。電荷蓄積容量部61や、不純物領域16、30に信号電荷を蓄積している間は、第1転送パルスφTRG1の電位として、電荷蓄積容量部61の表面に反転層を形成するような電位を加えてもよい。これにより、信号電荷の蓄積中に、暗電流の発生を抑制することができる。   Next, the reset pulse φPDRST is set to high to turn on the photoelectric conversion unit reset transistors Tr6 of all the pixels to reset the photoelectric conversion unit PD. As a result, while reading out the signal charge stored in the charge storage capacitor unit 61, the signal charge accumulated in the photoelectric conversion unit PD and exceeding the maximum stored charge amount of the photoelectric conversion unit PD becomes the charge storage capacitor unit 61. Prevent overflowing. Alternatively, the photoelectric conversion unit PD is reset to the same potential as the power supply voltage VDD in preparation for the next signal charge accumulation. While the signal charge is being accumulated in the charge storage capacitor portion 61 and the impurity regions 16 and 30, a potential that forms an inversion layer on the surface of the charge storage capacitor portion 61 is added as the potential of the first transfer pulse φTRG1. May be. Thereby, generation | occurrence | production of a dark current can be suppressed during accumulation | storage of a signal charge.

その後、選択パルスφSEL(1)をハイにして、1行目の選択トランジスタTr5をオンし、1行目の画素2を選択する。この1行目の選択パルスφSEL(1)をハイにした状態において、リセットパルスφRST(1)をハイにして、1行目のリセットトランジスタTr3をオンする。これにより、増幅トランジスタTr4のゲート電極40に接続されているフローティングディフュージョン領域となる不純物領域31の電位が電源電圧VDDと同電位にリセットされる。このとき、増幅トランジスタTr4のリセット時出力は、垂直信号線9を介してカラム信号処理回路5に保存される。   Thereafter, the selection pulse φSEL (1) is set to high, the first row selection transistor Tr5 is turned on, and the first row pixel 2 is selected. In a state where the selection pulse φSEL (1) in the first row is set high, the reset pulse φRST (1) is set high, and the reset transistor Tr3 in the first row is turned on. As a result, the potential of the impurity region 31 serving as the floating diffusion region connected to the gate electrode 40 of the amplification transistor Tr4 is reset to the same potential as the power supply voltage VDD. At this time, the reset output of the amplification transistor Tr4 is stored in the column signal processing circuit 5 via the vertical signal line 9.

次いで、第2転送パルスφTRG2(1)をハイにして、1行目の画素2の第2転送トランジスタTr2をオンし、1行目の画素2の不純物領域30、及び不純物領域16にある信号電荷をフローティングディフュージョン領域である不純物領域31に転送する。このとき、第2転送パルスφTRG2(1)の電位は、不純物領域30、及び不純物領域16から不純物領域31へ信号電荷を完全転送できる電位にする。不純物領域31に信号電荷が読み出されることにより、フローティングディフュージョン領域である不純物領域31の電位が変化し、その電位変化に応じた信号電圧が増幅トランジスタTr4のゲート電極40に印加される。そして、増幅トランジスタTr4により増幅された信号電圧が、垂直信号線9に出力される。   Next, the second transfer pulse φTRG2 (1) is set to high to turn on the second transfer transistor Tr2 of the pixel 2 in the first row, and the signal charges in the impurity region 30 and the impurity region 16 of the pixel 2 in the first row. Is transferred to the impurity region 31 which is a floating diffusion region. At this time, the potential of the second transfer pulse φTRG2 (1) is set to a potential at which the signal charge can be completely transferred from the impurity region 30 and the impurity region 16 to the impurity region 31. When the signal charge is read out to the impurity region 31, the potential of the impurity region 31 that is the floating diffusion region changes, and a signal voltage corresponding to the potential change is applied to the gate electrode 40 of the amplification transistor Tr4. Then, the signal voltage amplified by the amplification transistor Tr4 is output to the vertical signal line 9.

そして、垂直信号線9に出力された信号電圧は、カラム信号処理回路5へ送られる。カラム信号処理回路5では、先ほど保存されたリセット時出力と、増幅された信号電圧との差を1行目の画素2の画素信号として出力する。そして、これらの1行目の画素2の画素信号は、水平駆動回路6により水平トランジスタTr7を順次オンすることにより、出力回路7を経て出力端子Voutからシリアルに出力される。   The signal voltage output to the vertical signal line 9 is sent to the column signal processing circuit 5. The column signal processing circuit 5 outputs the difference between the reset output stored earlier and the amplified signal voltage as the pixel signal of the pixel 2 in the first row. The pixel signals of the pixels 2 in the first row are serially output from the output terminal Vout via the output circuit 7 by sequentially turning on the horizontal transistors Tr7 by the horizontal drive circuit 6.

その後、選択パルスφSEL(1)をローにした後、選択パルスφSEL(2)をハイにして、2行目の選択トランジスタTr5をオンし、2行目の画素2を選択する。この2行目の選択トランジスタTr5の選択パルスφSEL(2)をハイにした状態において第2転送パルスφTRG2(2)、リセットパルスφRST(2)の状態を、1行目の第2転送パルスφTRG2(1)、リセットパルスφRST(1)と同様に駆動する。これにより、2行目の画素2に関して、先に説明した1行面と同様の読み出し動作が行われる。   Thereafter, after the selection pulse φSEL (1) is set to low, the selection pulse φSEL (2) is set to high to turn on the selection transistor Tr5 in the second row and select the pixel 2 in the second row. In the state where the selection pulse φSEL (2) of the selection transistor Tr5 in the second row is set high, the state of the second transfer pulse φTRG2 (2) and the reset pulse φRST (2) is changed to the second transfer pulse φTRG2 ( 1) It is driven in the same manner as the reset pulse φRST (1). As a result, the readout operation similar to that of the first row surface described above is performed for the pixels 2 in the second row.

以上の説明からわかるように、本実施形態例の固体撮像装置1では、光電変換部PDにおいて信号電荷を生成、蓄積する蓄積露光時間は全画素同時刻に行われる。そして、全画素同時刻に蓄積された信号電荷は、それぞれの電荷蓄積容量部61で蓄積保持され、ライン順次で、不純物領域31に読み出され、信号電荷の電位に応じて増幅された信号電圧が垂直信号線9を介して出力される。   As can be seen from the above description, in the solid-state imaging device 1 of this embodiment, the accumulation exposure time for generating and accumulating signal charges in the photoelectric conversion unit PD is performed at the same time for all pixels. The signal charges accumulated at the same time for all the pixels are accumulated and held in the respective charge accumulation capacitors 61, read out to the impurity region 31 in line order, and amplified according to the potential of the signal charges. Is output via the vertical signal line 9.

本実施形態例の固体撮像装置1によれば、従来のグローバルシャッタ機能を有する固体撮像装置と回路構成自体に大きな変更はないが、光電変換部PDと、回路部分とを別の基板に形成することにより、光電変換部PDの開口面積を大きくすることができる。すなわち、本実施形態例では、第1の基板80における受光面の有効面積の全てを、光電変換部PDとして用いることができるので、光電変換部PD自体の面積を確保することもでき、また、開口面積も大きくすることができる。これにより、受光感度の向上が図られる。   According to the solid-state imaging device 1 of the present embodiment example, the conventional solid-state imaging device having a global shutter function and the circuit configuration itself are not significantly changed, but the photoelectric conversion unit PD and the circuit portion are formed on different substrates. Thereby, the opening area of photoelectric conversion part PD can be enlarged. That is, in the present embodiment example, since the entire effective area of the light receiving surface of the first substrate 80 can be used as the photoelectric conversion unit PD, the area of the photoelectric conversion unit PD itself can be secured, The opening area can also be increased. Thereby, the light receiving sensitivity is improved.

また、第1の基板80に形成される光電変換部PDと、第2の基板81に形成される複数のMOSトランジスタは、従来の固体撮像装置1の製造方法においても、それぞれ、独立の工程で形成されるものである。そのため、一つの基板に全て形成することで共通化できる工程を除けば、本実施形態例の第1の基板80を形成する工程と、第2の基板81を形成する工程を足し合わせた工程数は、従来の固体撮像装置の製造における工程数に近くなる。すなわち、従来の1つの基板に全ての要素を形成する固体撮像装置と、第1の基板80と第2の基板81にそれぞれ必要な要素を形成する本実施形態例の固体撮像装置1とは、製造工程数はそれほど変わらない。一方、本実施形態例の固体撮像装置1では、光電変換部PDを形成する第1の基板80と、電荷蓄積容量部61と複数のMOSトランジスタを形成する第2の基板81を別個に形成するため、1つの基板面積を小さくすることができる。このため、固体撮像装置1が形成されたチップ面積の縮小化が図られ、1枚のウェハーからとれるチップの数を増やすことができる。
このように、本実施形態例では、工程数は変わらず、1枚のウェハーからとれるチップ数を増やすことができるので、理論上は、チップ単体のコストを安くすることができる。
In addition, the photoelectric conversion unit PD formed on the first substrate 80 and the plurality of MOS transistors formed on the second substrate 81 are also independent processes in the manufacturing method of the conventional solid-state imaging device 1. Is formed. For this reason, the number of processes obtained by adding the process of forming the first substrate 80 and the process of forming the second substrate 81 of the present embodiment, except for the processes that can be shared by forming all of them on one substrate. Is close to the number of steps in manufacturing a conventional solid-state imaging device. That is, the conventional solid-state imaging device that forms all the elements on one substrate and the solid-state imaging device 1 of the present embodiment that forms necessary elements on the first substrate 80 and the second substrate 81, respectively, The number of manufacturing processes does not change much. On the other hand, in the solid-state imaging device 1 of the present embodiment, the first substrate 80 that forms the photoelectric conversion unit PD and the second substrate 81 that forms the charge storage capacitor unit 61 and a plurality of MOS transistors are separately formed. Therefore, the area of one substrate can be reduced. For this reason, the chip area on which the solid-state imaging device 1 is formed can be reduced, and the number of chips taken from one wafer can be increased.
As described above, in this embodiment, the number of steps is not changed, and the number of chips that can be taken from one wafer can be increased, so that the cost of a single chip can be reduced theoretically.

また、本実施形態例の固体撮像装置1では、第1の基板80と第2の基板81とが電気的に接続されるため、複数のMOSトランジスタを駆動する回路構成は、全て第2の基板81に形成すればよく、回路が複雑なることがない。   Further, in the solid-state imaging device 1 of the present embodiment example, the first substrate 80 and the second substrate 81 are electrically connected, so that the circuit configuration for driving the plurality of MOS transistors is all the second substrate. It is sufficient to form 81, and the circuit is not complicated.

以上のように、本実施形態例の固体撮像装置1によれば、各画素2が、電荷蓄積容量部61を保有することで、全画素同時の電子シャッタ動作(グローバルシャッタ動作)を行うことができる。また、電荷蓄積容量部61と、光電変換部PDとを立体的に積層することにより、光電変換部PDの受光面積を最大限に活用することで、小さい面積で最大の受光感度を得ることが可能になる。同じ性能の素子を従来の固体撮像装置よりはるかに小さい面積で実現えきるので、チップ単体のコストを下げると同時に、映像機器等、電子機器の小型化に適した固体撮像装置を得ることができる。   As described above, according to the solid-state imaging device 1 of the present embodiment, each pixel 2 has the charge storage capacitor portion 61 so that an electronic shutter operation (global shutter operation) can be performed simultaneously for all pixels. it can. In addition, by stacking the charge storage capacitor unit 61 and the photoelectric conversion unit PD in a three-dimensional manner, the maximum light reception sensitivity can be obtained with a small area by utilizing the light reception area of the photoelectric conversion unit PD to the maximum. It becomes possible. Since elements with the same performance can be realized in a much smaller area than conventional solid-state imaging devices, it is possible to reduce the cost of a single chip and at the same time obtain a solid-state imaging device suitable for downsizing electronic equipment such as video equipment .

〈2.第2の実施形態:固体撮像装置〉
次に、本発明の第2の実施形態に係る固体撮像装置について説明する。図12は、本発明の第2の実施形態に係る固体撮像装置90の全体を示す概略構成図である。
本実施形態例の固体撮像装置90は、第1の実施形態における固体撮像装置1と、電荷蓄積容量部の構成が異なるものである。また、本実施形態例の固体撮像装置90の全体構成は、図1と同様であるから、重複説明を省略する。図12において、図2に対応する部分には同一符号付し、重複説明を省略する。
<2. Second Embodiment: Solid-State Imaging Device>
Next, a solid-state imaging device according to the second embodiment of the present invention will be described. FIG. 12 is a schematic configuration diagram showing an entire solid-state imaging device 90 according to the second embodiment of the present invention.
The solid-state imaging device 90 according to this embodiment is different from the solid-state imaging device 1 according to the first embodiment in the configuration of the charge storage capacitor unit. In addition, since the overall configuration of the solid-state imaging device 90 of the present embodiment is the same as that of FIG. In FIG. 12, parts corresponding to those in FIG.

本実施形態例の第2の基板91は、図12に示すように、所望の不純物領域31,32,33,34,35及び、埋め込み型の電荷蓄積容量部74が形成された半導体基板78と、所望の配線、及び電極が形成される多層配線層76とから構成されている。第2の基板91において形成される複数のMOSトランジスタは、第2転送トランジスタTr2と、リセットトランジスタTr3と、増幅トランジスタTr4と、選択トランジスタTr5である。   As shown in FIG. 12, the second substrate 91 according to the present embodiment includes a semiconductor substrate 78 on which desired impurity regions 31, 32, 33, 34, and 35 and a buried charge storage capacitor portion 74 are formed. , A desired wiring and a multilayer wiring layer 76 on which electrodes are formed. The plurality of MOS transistors formed on the second substrate 91 are a second transfer transistor Tr2, a reset transistor Tr3, an amplification transistor Tr4, and a selection transistor Tr5.

半導体基板78は、N型のシリコン基板により形成され、半導体基板78上部の、MOSトランジスタ及び電荷蓄積容量部74が形成される領域には、P型ウェル層79が形成されている。P型ウェル層79は半導体基板78にP型の不純物をイオン注入することにより形成することができる。   The semiconductor substrate 78 is formed of an N-type silicon substrate, and a P-type well layer 79 is formed in a region above the semiconductor substrate 78 where the MOS transistor and the charge storage capacitor portion 74 are formed. The P-type well layer 79 can be formed by ion-implanting P-type impurities into the semiconductor substrate 78.

第2転送トランジスタTr2、リセットトランジスタTr3、増幅トランジスタTr4、選択トランジスタTr5を構成する各不純物領域31,32,34,35は、P型ウェル層表面側の所望の領域に、それぞれ形成されている。これらの不純物領域31,32,34,35は、P型ウェル層79の所望の領域にN型の不純物を高濃度にイオン注入することにより形成される。
不純物領域31は、第2転送トランジスタTr2のドレインと、リセットトランジスタTr3のソースに共用される、信号電荷が読み出されるフローティングディフュージョン領域として用いられる。また、不純物領域32は、リセットトランジスタTr3のドレインと、増幅トランジスタTr4のソースに共用される。また、不純物領域34は、増幅トランジスタTr4のドレインと、選択トランジスタTr5のソースに共用される。また、不純物領域35は、選択トランジスタTr5のドレインとされる。
The impurity regions 31, 32, 34, and 35 constituting the second transfer transistor Tr2, the reset transistor Tr3, the amplification transistor Tr4, and the selection transistor Tr5 are formed in desired regions on the P-type well layer surface side, respectively. These impurity regions 31, 32, 34 and 35 are formed by ion-implanting N-type impurities at a high concentration in desired regions of the P-type well layer 79.
The impurity region 31 is used as a floating diffusion region from which signal charges are read, which is shared by the drain of the second transfer transistor Tr2 and the source of the reset transistor Tr3. The impurity region 32 is shared by the drain of the reset transistor Tr3 and the source of the amplification transistor Tr4. The impurity region 34 is shared by the drain of the amplification transistor Tr4 and the source of the selection transistor Tr5. The impurity region 35 is used as the drain of the selection transistor Tr5.

電荷蓄積容量部74は、半導体基板78の溝部70に形成された第1電極層72、誘電体層71、第2電極層73により構成されている。すなわち、本実施形態例の電荷蓄積容量部74は、トレンチキャパシタを構成している。   The charge storage capacitor portion 74 includes a first electrode layer 72, a dielectric layer 71, and a second electrode layer 73 formed in the groove portion 70 of the semiconductor substrate 78. That is, the charge storage capacitor portion 74 of this embodiment example constitutes a trench capacitor.

溝部70は、P型ウェル層79表面から、半導体基板78のN領域に達する深さにまで開口することにより形成されている。そして、第1電極層72は、溝部70底部の周辺領域を囲む領域に、半導体基板78のN領域に接するように形成されたN型の不純物領域により構成されている。この第1電極層72は、P型ウェル層79と、半導体基板78を構成するN領域との界面に、N型の不純物をイオン注入することにより形成する。誘電体層71は、溝部70内表面に形成されたシリコン酸化膜により形成されている。第2電極層73は、誘電体層71を介して溝部70内を埋め込むように形成された多結晶シリコンにより形成されている。この第2電極層73を構成する多結晶シリコンは、N型の不純物がドープされていることが好ましい。そして、電荷蓄積容量部74を構成する第2電極層73は、半導体基板78の表面側で、電荷蓄積容量部74と、不純物領域31との間に形成される第2転送トランジスタTr2のチャネル部となる領域に接続されるように形成されている。   The groove portion 70 is formed by opening from the surface of the P-type well layer 79 to a depth reaching the N region of the semiconductor substrate 78. The first electrode layer 72 includes an N-type impurity region formed in contact with the N region of the semiconductor substrate 78 in a region surrounding the peripheral region at the bottom of the groove portion 70. The first electrode layer 72 is formed by ion-implanting N-type impurities at the interface between the P-type well layer 79 and the N region constituting the semiconductor substrate 78. The dielectric layer 71 is formed of a silicon oxide film formed on the inner surface of the groove 70. The second electrode layer 73 is formed of polycrystalline silicon formed so as to fill the groove portion 70 with the dielectric layer 71 interposed therebetween. The polycrystalline silicon constituting the second electrode layer 73 is preferably doped with an N-type impurity. The second electrode layer 73 constituting the charge storage capacitor portion 74 is a channel portion of the second transfer transistor Tr2 formed between the charge storage capacitor portion 74 and the impurity region 31 on the surface side of the semiconductor substrate 78. It is formed so as to be connected to the region to be.

また、本実施形態例では、半導体基板78のP型ウェル層79が形成された領域以外の表面に、N型の不純物が高濃度にイオン注入され不純物領域33が形成されている。そして、この不純物領域33と第1電極層72は、半導体基板78を構成する同電位のN領域によって電気的に接続される構成とされている。   In the present embodiment, an impurity region 33 is formed by ion-implanting N-type impurities at a high concentration on the surface of the semiconductor substrate 78 other than the region where the P-type well layer 79 is formed. The impurity region 33 and the first electrode layer 72 are electrically connected by an N region having the same potential that forms the semiconductor substrate 78.

このような構成の電荷蓄積容量部74における第2電極層73は、第2転送トランジスタTr2のソースとされる。そして、電荷蓄積容量部74、及び各不純物領域31,32,34,35との間のP型ウェル層79の領域は各MOSトランジスタのチャネル部とされる。   The second electrode layer 73 in the charge storage capacitor portion 74 having such a configuration is used as the source of the second transfer transistor Tr2. A region of the P-type well layer 79 between the charge storage capacitor portion 74 and the impurity regions 31, 32, 34, and 35 is a channel portion of each MOS transistor.

多層配線層76は、半導体基板78上部に形成されている。多層配線層76では、MOSトランジスタを構成するゲート電極38,39,40,41と、第1配線層M1’と、第2配線層M2’が、層間絶縁膜77を介して積層されて構成されている。   The multilayer wiring layer 76 is formed on the semiconductor substrate 78. In the multilayer wiring layer 76, the gate electrodes 38, 39, 40, and 41 constituting the MOS transistor, the first wiring layer M1 ′, and the second wiring layer M2 ′ are stacked via the interlayer insulating film 77. ing.

ゲート電極38,39,40,41は、各チャネル部上部に、図示しないゲート絶縁膜を介して形成されている。電荷蓄積容量部74と不純物領域31間のP型ウェル層79上部に形成されるゲート電極38は、第2転送トランジスタTr2のゲート電極とされる。また、不純物領域31と不純物領域32間のP型ウェル層79上部に形成されるゲート電極39は、リセットトランジスタTr3のゲート電極とされる。また、不純物領域32と不純物領域34間のP型ウェル層79上部に形成されるゲート電極40は、増幅トランジスタTr4のゲート電極とされる。また、不純物領域34と不純物領域35間のP型ウェル層79上部に形成されるゲート電極41は、選択トランジスタTr5のゲート電極とされる。   The gate electrodes 38, 39, 40, and 41 are formed above each channel portion via a gate insulating film (not shown). The gate electrode 38 formed on the P-type well layer 79 between the charge storage capacitor portion 74 and the impurity region 31 serves as the gate electrode of the second transfer transistor Tr2. The gate electrode 39 formed on the P-type well layer 79 between the impurity region 31 and the impurity region 32 is a gate electrode of the reset transistor Tr3. The gate electrode 40 formed on the P-type well layer 79 between the impurity region 32 and the impurity region 34 is a gate electrode of the amplification transistor Tr4. The gate electrode 41 formed on the P-type well layer 79 between the impurity region 34 and the impurity region 35 is a gate electrode of the selection transistor Tr5.

第1配線層M1’では、第1接続配線50、第2接続配線49、選択配線48、及び垂直信号線9がそれぞれ構成されている。第1接続配線50は、層間絶縁膜77に形成されたコンタクト部42を介して、第2転送トランジスタTr2のソースとされる第2電極層73に接続されている。第2接続配線49は、層間絶縁膜77に形成されたコンタクト部43,44を介して、それぞれ不純物領域31及び増幅トランジスタTr4のゲート電極40に接続されている。すなわち、第2接続配線49により、フローティングディフュージョン領域となる不純物領域31と増幅トランジスタTr4のゲート電極40は電気的に接続されている。また、選択配線48は、層間絶縁膜77に形成されたコンタクト部45を介して選択トランジスタTr5のゲート電極41に接続されている。選択配線48により、選択トランジスタTr5のゲート電極41には、選択パルスが供給される。また、垂直信号線9は、層間絶縁膜77に形成されたコンタクト部46を介して、選択トランジスタTr5のドレインである不純物領域35に接続されている。   In the first wiring layer M1 ', a first connection wiring 50, a second connection wiring 49, a selection wiring 48, and a vertical signal line 9 are configured. The first connection wiring 50 is connected to the second electrode layer 73 serving as the source of the second transfer transistor Tr <b> 2 via the contact portion 42 formed in the interlayer insulating film 77. The second connection wiring 49 is connected to the impurity region 31 and the gate electrode 40 of the amplification transistor Tr4 via contact portions 43 and 44 formed in the interlayer insulating film 77, respectively. That is, the impurity region 31 serving as the floating diffusion region and the gate electrode 40 of the amplification transistor Tr4 are electrically connected by the second connection wiring 49. Further, the selection wiring 48 is connected to the gate electrode 41 of the selection transistor Tr5 through a contact portion 45 formed in the interlayer insulating film 77. A selection pulse is supplied to the gate electrode 41 of the selection transistor Tr5 by the selection wiring 48. The vertical signal line 9 is connected to the impurity region 35 which is the drain of the selection transistor Tr5 through a contact portion 46 formed in the interlayer insulating film 77.

第2配線層M2’では、第1接続電極86と第2接続電極87とがそれぞれ構成されており、第1接続電極86及び第2接続電極87は、多層配線層76表面に露出して形成されている。第1接続電極86は、層間絶縁膜77に形成されたコンタクト部82を介して、第1配線層M1’からなる第1接続配線50に接続されている。また、第2接続電極87は、層間絶縁膜77に形成されたコンタクト部83を介して半導体基板78を構成するN領域に形成された不純物領域33に接続されている。また、この第2接続電極87には、図示しない第2の基板91の多層配線層76に形成された第1転送配線が接続されており、第1転送配線から、第1転送トランジスタTr1のゲート電極19、及び不純物領域33には、第1転送パルスが供給される。   In the second wiring layer M2 ′, a first connection electrode 86 and a second connection electrode 87 are formed, and the first connection electrode 86 and the second connection electrode 87 are exposed on the surface of the multilayer wiring layer 76. Has been. The first connection electrode 86 is connected to the first connection wiring 50 formed of the first wiring layer M <b> 1 ′ via the contact portion 82 formed in the interlayer insulating film 77. Further, the second connection electrode 87 is connected to the impurity region 33 formed in the N region constituting the semiconductor substrate 78 through the contact portion 83 formed in the interlayer insulating film 77. The second connection electrode 87 is connected to the first transfer wiring formed in the multilayer wiring layer 76 of the second substrate 91 (not shown), and the gate of the first transfer transistor Tr1 is connected from the first transfer wiring. A first transfer pulse is supplied to the electrode 19 and the impurity region 33.

なお、図12においては図示を省略するが、第2転送トランジスタTr2のゲート電極38には、第2転送パルスを供給する第2転送配線が接続されている。同じく、リセットトランジスタTr3のゲート電極39にも、リセットパルスを供給するリセット配線が接続されている。そして、これらの第2転送配線及びリセット配線は多層配線層の、所望の配線層によって形成されている。   Although not shown in FIG. 12, the second transfer wiring for supplying the second transfer pulse is connected to the gate electrode 38 of the second transfer transistor Tr2. Similarly, a reset wiring for supplying a reset pulse is also connected to the gate electrode 39 of the reset transistor Tr3. These second transfer wiring and reset wiring are formed by a desired wiring layer of a multilayer wiring layer.

そして、本実施形態例の固体撮像装置90は、第2の基板91上部に、第1の基板80及び第2の基板91の互いの第1接続電極27,86、第2接続電極26,87同士が接続されるように第1の基板80が積層された構成とされている。   The solid-state imaging device 90 of the present embodiment example has the first connection electrodes 27 and 86 and the second connection electrodes 26 and 87 of the first substrate 80 and the second substrate 91 on the second substrate 91. The first substrates 80 are stacked so that they are connected to each other.

本実施形態例の固体撮像装置90においても、第1の実施形態における固体撮像装置1と同様の方法により、第1の基板80と第2の基板91が張り合わされる。また、本実施形態例の固体撮像装置90においても、第1の実施形態におけり固体撮像装置1と同様の回路構成を有する。   Also in the solid-state imaging device 90 of the present embodiment example, the first substrate 80 and the second substrate 91 are bonded together by the same method as the solid-state imaging device 1 in the first embodiment. Further, the solid-state imaging device 90 of the present embodiment also has a circuit configuration similar to that of the solid-state imaging device 1 in the first embodiment.

本実施形態例の固体撮像装置90では、第1転送トランジスタTr1のゲート電極19に供給される第1転送パルスがハイにされることにより、第1転送トランジスタTr1がオンされて、信号電荷は、光電変換部PDから不純物領域16に転送される。このとき、第2の基板91の第1電極層72には、ゲート電極19と同電位が供給されているので、信号電荷は、第1の基板80の不純物領域16と、第2の基板91に形成された電荷蓄積容量部74によって一時的に保持される。このとき、信号電荷は、主に、電荷蓄積容量部74に蓄積される。その後、画素毎にフローティングディフュージョン領域である不純物領域31に転送され画素毎に読み出される。このような駆動方法は第1の実施形態における固体撮像装置1と同様である。   In the solid-state imaging device 90 of the present embodiment example, the first transfer transistor Tr1 is turned on when the first transfer pulse supplied to the gate electrode 19 of the first transfer transistor Tr1 is set high, and the signal charge is Transferred from the photoelectric conversion unit PD to the impurity region 16. At this time, since the same potential as that of the gate electrode 19 is supplied to the first electrode layer 72 of the second substrate 91, the signal charge is transmitted from the impurity region 16 of the first substrate 80 and the second substrate 91. Is temporarily held by the charge storage capacitor portion 74 formed in the above. At this time, the signal charge is mainly stored in the charge storage capacitor portion 74. Thereafter, each pixel is transferred to the impurity region 31 which is a floating diffusion region and read out for each pixel. Such a driving method is the same as that of the solid-state imaging device 1 in the first embodiment.

本実施形態例の固体撮像装置90によれば、電荷蓄積容量部74を半導体基板78に形成された溝部70に形成することで、電荷蓄積容量部を構成する配線層を減らすことができる他、第1の実施形態における固体撮像装置1と同様の効果を得ることができる。   According to the solid-state imaging device 90 of the present embodiment example, by forming the charge storage capacitor portion 74 in the groove portion 70 formed in the semiconductor substrate 78, the wiring layer constituting the charge storage capacitor portion can be reduced. The same effect as the solid-state imaging device 1 in the first embodiment can be obtained.

上述の第1の実施形態、及び第2の実施形態では、電荷蓄積容量部を第2の基板側に形成する例としたが、第1の基板側に形成してもよい。しかし、受光面積を大きくとるという目的からは、第1の基板に形成することが好ましい。   In the first embodiment and the second embodiment described above, the charge storage capacitor portion is formed on the second substrate side, but may be formed on the first substrate side. However, for the purpose of increasing the light receiving area, it is preferably formed on the first substrate.

また、上述の第1の実施形態、及び第2の実施形態では、入射光量に応じた信号電荷を物理量として検知する単位画素が行列状に配置されてなるCMOS型固体撮像装置に適用した場合を例に挙げて説明した。しかしながら、本発明はCMOS型固体撮像装置への適用に限られるものではない。また画素が二次元マトリックス状に形成された画素部の画素列ごとにカラム回路を配置してなるカラム方式の固体撮像装置全般に限定するものでもない。   In the first and second embodiments described above, the present invention is applied to a CMOS type solid-state imaging device in which unit pixels that detect signal charges corresponding to the amount of incident light as physical quantities are arranged in a matrix. Explained with an example. However, the present invention is not limited to application to a CMOS type solid-state imaging device. Further, the present invention is not limited to a column type solid-state imaging device in which column circuits are arranged for each pixel column of a pixel portion in which pixels are formed in a two-dimensional matrix.

また、本発明は、可視光の入射光量の分布を検知して画像として撮像する固体撮像装置への適用に限らず、赤外線やX線、あるいは粒子等の入射量の分布を画像として撮像する固体撮像装置にも適用可能である。また、広義の意味として、圧力や静電容量など、他の物理量の分布を検知して画像として撮像する指紋検出センサ等の固体撮像装置(物理量分布検知装置)全般に対して適用可能である。   The present invention is not limited to application to a solid-state imaging device that senses the distribution of the amount of incident light of visible light and captures it as an image, but is a solid that captures the distribution of the incident amount of infrared rays, X-rays, or particles as an image. The present invention can also be applied to an imaging device. In a broad sense, the present invention can be applied to all solid-state imaging devices (physical quantity distribution detection devices) such as a fingerprint detection sensor that senses other physical quantity distributions such as pressure and capacitance and captures images as images.

さらに、本発明は、画素部の各単位画素を行単位で順に走査して各単位画素から画素信号を読み出す固体撮像装置に限られるものではない。画素単位で任意の画素を選択して、当該選択画素から画素単位で信号を読み出すX−Yアドレス型の固体撮像装置に対しても適用可能である。
なお、固体撮像装置はワンチップとして形成された形態であってもよいし、画素部と、信号処理部または光学系とがまとめてパッケージングされた撮像機能を有するモジュール状の形態であってもよい。
Furthermore, the present invention is not limited to the solid-state imaging device that sequentially scans each unit pixel of the pixel unit in units of rows and reads a pixel signal from each unit pixel. The present invention is also applicable to an XY address type solid-state imaging device that selects an arbitrary pixel in pixel units and reads out signals from the selected pixels in pixel units.
Note that the solid-state imaging device may be formed as a single chip, or may be in a modular form having an imaging function in which a pixel portion and a signal processing portion or an optical system are packaged together. Good.

また、本発明は、固体撮像装置への適用に限られるものではなく、撮像装置にも適用可能である。ここで、撮像装置とは、デジタルスチルカメラやビデオカメラ等のカメラシステムや、携帯電話機などの撮像機能を有する電子機器のことを言う。なお、電子機器に搭載される上記モジュール状の形態、即ちカメラモジュールを撮像装置とする場合もある。   In addition, the present invention is not limited to application to a solid-state imaging device, but can also be applied to an imaging device. Here, the imaging apparatus refers to a camera system such as a digital still camera or a video camera, or an electronic device having an imaging function such as a mobile phone. Note that the above-described module form mounted on an electronic device, that is, a camera module may be used as an imaging device.

〈3.第3の実施形態:電子機器〉
次に、本発明の第3の実施形態に係る電子機器について説明する。図13は、本発明の第3の実施形態に係る電子機器200の概略構成図である。
本実施形態例の電子機器200は、上述した本発明の第1の実施形態における固体撮像装置1を電子機器(カメラ)に用いた場合の実施形態を示す。
<3. Third Embodiment: Electronic Device>
Next, an electronic apparatus according to a third embodiment of the present invention will be described. FIG. 13 is a schematic configuration diagram of an electronic device 200 according to the third embodiment of the present invention.
An electronic apparatus 200 according to the present embodiment shows an embodiment when the solid-state imaging device 1 according to the first embodiment of the present invention described above is used in an electronic apparatus (camera).

図13に、本実施形態例に係る電子機器200の概略断面構成を示す。本実施形態に係る電子機器200は、静止画撮影が可能なデジタルカメラを例としたものである。   FIG. 13 shows a schematic cross-sectional configuration of an electronic apparatus 200 according to this embodiment. The electronic device 200 according to the present embodiment is an example of a digital camera capable of taking a still image.

本実施形態に係る電子機器200は、固体撮像装置1と、光学レンズ210と、シャッタ装置211と、駆動回路212と、信号処理回路213とを有する。   The electronic apparatus 200 according to the present embodiment includes the solid-state imaging device 1, an optical lens 210, a shutter device 211, a drive circuit 212, and a signal processing circuit 213.

光学レンズ210は、被写体からの像光(入射光)を固体撮像装置1の撮像面上に結像させる。これにより固体撮像装置1内に一定期間当該信号電荷が蓄積される。
シャッタ装置211は、固体撮像装置1への光照射期間および遮光期間を制御する。
駆動回路212は、固体撮像装置1の転送動作およびシャッタ装置211のシャッタ動作を制御する駆動信号を供給する。駆動回路212から供給される駆動信号(タイミング信号)により、固体撮像装置1の信号転送を行なう。信号処理回路213は、各種の信号処理を行う。信号処理が行われた映像信号は、メモリなどの記憶媒体に記憶され、あるいはモニタに出力される。
The optical lens 210 forms image light (incident light) from the subject on the imaging surface of the solid-state imaging device 1. As a result, the signal charge is accumulated in the solid-state imaging device 1 for a certain period.
The shutter device 211 controls a light irradiation period and a light shielding period for the solid-state imaging device 1.
The drive circuit 212 supplies drive signals that control the transfer operation of the solid-state imaging device 1 and the shutter operation of the shutter device 211. Signal transfer of the solid-state imaging device 1 is performed by a drive signal (timing signal) supplied from the drive circuit 212. The signal processing circuit 213 performs various signal processing. The video signal subjected to the signal processing is stored in a storage medium such as a memory or output to a monitor.

本実施形態例の電子機器200では、固体撮像装置1の微細化が可能であるため、電子機器200全体の小型化が可能とされる。また、固体撮像装置1を形成するコストが低減されるため、電子機器200の製造コストも低減される。   In the electronic device 200 of the present embodiment example, the solid-state imaging device 1 can be miniaturized, and thus the entire electronic device 200 can be downsized. Moreover, since the cost of forming the solid-state imaging device 1 is reduced, the manufacturing cost of the electronic device 200 is also reduced.

このように、固体撮像装置1を適用できる電子機器200としては、カメラに限られるものではなく、デジタルスチルカメラ、さらには携帯電話機等のモバイル機器向けカメラモジュールなどの撮像装置に適用可能である。   Thus, the electronic device 200 to which the solid-state imaging device 1 can be applied is not limited to a camera, but can be applied to an imaging device such as a digital still camera and a camera module for mobile devices such as a mobile phone.

本実施形態例においては、固体撮像装置1を電子機器に用いる構成としたが、前述した第2の実施形態における固体撮像装置90を用いることもできる。   In the present embodiment, the solid-state imaging device 1 is configured to be used for an electronic device, but the solid-state imaging device 90 in the second embodiment described above can also be used.

1 固体撮像装置
2 画素
3 画素部
4 垂直駆動回路
5 カラム信号処理回路
6 水平駆動回路
7 出力回路
8 制御回路
9 垂直信号線
10 水平信号線
11 基板
12 半導体基板
13 P型ウェル層
14 N型ウェル層
15 P+型不純物領域
16 不純物領域
17 多層配線層
18 層間絶縁膜
18a 接着剤層
18b 活性化層
19 ゲート電極
22 第2接続配線
23 第1接続配線
26 第2接続電極
27 第1接続電極
28 半導体基板
29 P型ウェル層
30〜35 不純物領域
36 多層配線層
37 層間絶縁膜
37a 接着剤層
37b 活性化層
38〜41 ゲート電極
48 選択配線
49 第2接続配線
50 第1接続配線
51 電荷保持用電極
52 第3接続配線
53 誘電体層
56 第1接続電極
57 第2接続電極
59 カラーフィルタ
60 オンチップレンズ
61 電荷蓄積容量部
80 第1の基板
81 第2の基板
DESCRIPTION OF SYMBOLS 1 Solid-state imaging device 2 Pixel 3 Pixel part 4 Vertical drive circuit 5 Column signal processing circuit 6 Horizontal drive circuit 7 Output circuit 8 Control circuit 9 Vertical signal line 10 Horizontal signal line 11 Substrate 12 Semiconductor substrate 13 P type well layer 14 N type well Layer 15 P + type impurity region 16 Impurity region 17 Multilayer wiring layer 18 Interlayer insulating film 18a Adhesive layer 18b Activation layer 19 Gate electrode 22 Second connection wiring 23 First connection wiring 26 Second connection electrode 27 First connection electrode 28 Semiconductor Substrate 29 P-type well layer 30 to 35 Impurity region 36 Multilayer wiring layer 37 Interlayer insulating film 37a Adhesive layer 37b Activation layer 38 to 41 Gate electrode 48 Selection wiring 49 Second connection wiring 50 First connection wiring 51 Charge holding electrode 52 third connection wiring 53 dielectric layer 56 first connection electrode 57 second connection electrode 59 color filter 0 the on-chip lens 61 charge accumulation capacitor section 80 first substrate 81 second substrate

Claims (15)

第1の基板に形成された光電変換部であって、入射光に応じた信号電荷を生成して蓄積する光電変換部と、第2の基板側に形成された電荷蓄積容量部であって、前記光電変換部から転送される信号電荷を一時的に保持する電荷蓄積容量部と、前記第2の基板に形成された複数のMOSトランジスタであって、前記電荷蓄積容量部に蓄積された信号電荷を転送するための複数のMOSトランジスタと、を有する複数の画素と、
前記第1の基板に形成された第1接続電極と、
前記第1の基板に形成された第1接続電極と電気的に接続される前記第2の基板に形成された第2接続電極と、
を含み、
前記電荷蓄積容量部は前記第2接続電極の直下に形成されており、
前記電荷蓄積容量部は、前記第1接続電極と該第1接続電極に接続された前記第2接続電極とからなる2層の配線層と、前記第2の基板に形成された配線層と、その間に形成される誘電体層で構成されている
固体撮像装置。
A photoelectric conversion unit formed on the first substrate, which generates and stores a signal charge corresponding to incident light, and a charge storage capacitor unit formed on the second substrate side, A charge storage capacitor unit that temporarily holds signal charges transferred from the photoelectric conversion unit; and a plurality of MOS transistors formed on the second substrate, the signal charges stored in the charge storage capacitor unit A plurality of pixels having a plurality of MOS transistors for transferring
A first connection electrode formed on the first substrate;
A second connection electrode formed on the second substrate electrically connected to the first connection electrode formed on the first substrate;
Including
The charge storage capacitor portion is formed immediately below the second connection electrode;
The charge storage capacitor section includes two wiring layers including the first connection electrode and the second connection electrode connected to the first connection electrode, a wiring layer formed on the second substrate, A solid-state imaging device composed of a dielectric layer formed therebetween.
前記光電変換部において、全画素同時刻に信号電荷の蓄積を開始され、全画素同時刻に前記光電変換部において蓄積された信号電荷を前記電荷蓄積容量部に転送することで露光期間を終了が終了されるグローバルシャッタ機能を有し、
画素毎に、前記電荷蓄積容量部に蓄積された信号電荷を前記複数のMOSトランジスタを介して順次転送される
請求項1に記載の固体撮像装置。
In the photoelectric conversion unit, accumulation of signal charges is started at the same time for all pixels, and the exposure period is completed by transferring the signal charges accumulated in the photoelectric conversion unit to the charge storage capacitor unit at the same time for all pixels. Has a global shutter function to be terminated,
The solid-state imaging device according to claim 1, wherein signal charges stored in the charge storage capacitor portion are sequentially transferred via the plurality of MOS transistors for each pixel.
前記誘電体層は、TaO、HfO、AlOのいずれかで構成される
請求項2に記載の固体撮像装置。
The solid-state imaging device according to claim 2, wherein the dielectric layer is made of any one of TaO, HfO, and AlO.
前記第1の基板に形成され、前記光電変換部に蓄積された信号電荷を前記電荷蓄積容量部に転送する第1転送トランジスタと、
前記第2の基板に形成され、前記電荷蓄積容量部に蓄積された信号電荷を読み出す第2転送トランジスタを含む複数のMOSトランジスタを有し、
前記第1接続電極は前記第2転送トランジスタのソースとなる領域を遮光するための遮光膜を兼ねる
請求項3に記載の固体撮像装置。
A first transfer transistor formed on the first substrate and transferring signal charges accumulated in the photoelectric conversion unit to the charge storage capacitor unit;
A plurality of MOS transistors including a second transfer transistor that is formed on the second substrate and that reads out the signal charges accumulated in the charge storage capacitor portion;
The solid-state imaging device according to claim 3, wherein the first connection electrode also serves as a light-shielding film for shielding light from a region serving as a source of the second transfer transistor.
前記第1の基板に形成された第1接続電極と、前記第2の基板に形成された第2接続電極との電気的接続は、前記第1の基板が光入射側にくるように、前記第1の基板と前記第2の基板を貼り合わせることによってなされている
請求項4記載の固体撮像装置。
The electrical connection between the first connection electrode formed on the first substrate and the second connection electrode formed on the second substrate is such that the first substrate is on the light incident side. The solid-state imaging device according to claim 4, wherein the first substrate and the second substrate are bonded to each other.
前記第1の基板は、光電変換部で生成され、蓄積された信号電荷を前記電荷蓄積容量部に転送する第1転送トランジスタを有し、
前記第2の基板は、前記電荷蓄積容量部に蓄積された信号電荷をフローティングディフュージョン領域に転送する第2転送トランジスタを有し、
前記第1転送トランジスタのドレインと、前記電荷蓄積容量部と、前記第2転送トランジスタのソースは電気的に接続されている
請求項5記載の固体撮像装置。
The first substrate includes a first transfer transistor that transfers signal charges generated and accumulated in a photoelectric conversion unit to the charge storage capacitor unit,
The second substrate includes a second transfer transistor that transfers the signal charge stored in the charge storage capacitor portion to a floating diffusion region,
The solid-state imaging device according to claim 5, wherein a drain of the first transfer transistor, the charge storage capacitor unit, and a source of the second transfer transistor are electrically connected.
第1の基板に形成された光電変換部であって、入射光に応じた信号電荷を生成して蓄積する光電変換部と、第2の基板側に形成された電荷蓄積容量部であって、前記光電変換部から転送される信号電荷を蓄積する電荷蓄積容量部と、前記第2の基板に形成された複数のMOSトランジスタであって、前記電荷蓄積容量部に蓄積された信号電荷を転送するための複数のMOSトランジスタと、を有する複数の画素と、
前記第1の基板に形成された第1接続電極と、
前記第1の基板に形成された第1接続電極と電気的に接続される前記第2の基板に形成された第2接続電極と、を含み、
前記電荷蓄積容量部は前記第2接続電極の直下に形成されており、
前記電荷蓄積容量部は、前記第1接続電極と該第1接続電極に接続された前記第2接続電極とからなる2層の配線層と、前記第2の基板に形成された配線層と、その間に形成される誘電体層で構成されている固体撮像装置において、
全画素同時刻に、前記光電変換部に蓄積された信号電荷をリセットし、信号電荷の蓄積を開始する工程、
全画素同時刻に、前記光電変換部において蓄積された信号電荷を前記電荷蓄積容量部に転送することで露光期間を終了する工程、
画素毎に、前記電荷蓄積容量部に蓄積された信号電荷を前記複数のMOSトランジスタを介して順次転送する工程、
を含む固体撮像装置の駆動方法。
A photoelectric conversion unit formed on the first substrate, which generates and stores a signal charge corresponding to incident light, and a charge storage capacitor unit formed on the second substrate side, A charge storage capacitor unit for storing signal charges transferred from the photoelectric conversion unit; and a plurality of MOS transistors formed on the second substrate, wherein the signal charges stored in the charge storage capacitor unit are transferred. A plurality of pixels having a plurality of MOS transistors, and
A first connection electrode formed on the first substrate;
A second connection electrode formed on the second substrate that is electrically connected to a first connection electrode formed on the first substrate;
The charge storage capacitor portion is formed immediately below the second connection electrode;
The charge storage capacitor section includes two wiring layers including the first connection electrode and the second connection electrode connected to the first connection electrode, a wiring layer formed on the second substrate, In a solid-state imaging device composed of a dielectric layer formed in the meantime,
Resetting the signal charges accumulated in the photoelectric conversion unit at the same time for all the pixels, and starting accumulation of signal charges;
A step of ending an exposure period by transferring signal charges accumulated in the photoelectric conversion unit to the charge storage capacitor unit at the same time for all pixels;
A step of sequentially transferring signal charges accumulated in the charge accumulating capacity unit for each pixel through the plurality of MOS transistors;
A method for driving a solid-state imaging device including:
前記第1の基板は、光電変換部で生成され、蓄積された信号電荷を前記電荷蓄積容量部に転送する第1転送トランジスタを有し、
前記第2の基板は、前記電荷蓄積容量部に蓄積された信号電荷をフローティングディフュージョン領域に転送する第2転送トランジスタを有し、
前記第1転送トランジスタのドレインと、前記電荷蓄積容量部と、前記第2転送トランジスタのソースは電気的に接続されており、
前記露光期間の終了時には、前記第1転送トランジスタをオンすることで、光電変換部に蓄積された信号電荷を前記電荷蓄積容量部に転送し、
前記画素毎の信号電荷の転送では、前記第2転送トランジスタをオンすることで、前記電荷蓄積容量部に蓄積された信号電荷を前記第2の基板の不純物領域に転送する
請求項7に記載の固体撮像装置の駆動方法。
The first substrate includes a first transfer transistor that transfers signal charges generated and accumulated in a photoelectric conversion unit to the charge storage capacitor unit,
The second substrate includes a second transfer transistor that transfers the signal charge stored in the charge storage capacitor portion to a floating diffusion region,
The drain of the first transfer transistor, the charge storage capacitor portion, and the source of the second transfer transistor are electrically connected,
At the end of the exposure period, by turning on the first transfer transistor, the signal charge accumulated in the photoelectric conversion unit is transferred to the charge storage capacitor unit,
8. The signal charge transfer for each pixel transfers the signal charge stored in the charge storage capacitor portion to the impurity region of the second substrate by turning on the second transfer transistor. 9. A driving method of a solid-state imaging device.
前記画素毎の信号電荷の転送では、第2転送トランジスタをオンする前に、前記フローティングディフュージョン領域の信号電荷をリセットし、前記フローティングディフュージョン領域のリセット信号を取得する
請求項8に記載の固体撮像装置の駆動方法。
9. The solid-state imaging device according to claim 8, wherein in the transfer of the signal charge for each pixel, the signal charge in the floating diffusion region is reset and the reset signal of the floating diffusion region is acquired before the second transfer transistor is turned on. Driving method.
光学レンズと、
第1の基板に形成された光電変換部であって、入射光に応じた信号電荷を生成して蓄積する光電変換部と、第2の基板側に形成された電荷蓄積容量部であって、前記光電変換部から転送される信号電荷を一時的に保持する電荷蓄積容量部と、前記第2の基板に形成された複数のMOSトランジスタであって、前記電荷蓄積容量部に蓄積された信号電荷を転送するための複数のMOSトランジスタと、を有する複数の画素と、
前記第1の基板に形成された第1接続電極と、
前記第1の基板に形成された第1接続電極と電気的に接続される前記第2の基板に形成された第2接続電極と、
を含み、
前記電荷蓄積容量部は前記第2接続電極の直下に形成されており、
前記電荷蓄積容量部は、前記第1接続電極と該第1接続電極に接続された前記第2接続電極とからなる2層の配線層と、前記第2の基板に形成された配線層と、その間に形成される誘電体層で構成されている固体撮像装置と、
前記固体撮像装置から出力される出力信号を処理する信号処理回路と、
を含む電子機器。
An optical lens,
A photoelectric conversion unit formed on the first substrate, which generates and stores a signal charge corresponding to incident light, and a charge storage capacitor unit formed on the second substrate side, A charge storage capacitor unit that temporarily holds signal charges transferred from the photoelectric conversion unit; and a plurality of MOS transistors formed on the second substrate, the signal charges stored in the charge storage capacitor unit A plurality of pixels having a plurality of MOS transistors for transferring
A first connection electrode formed on the first substrate;
A second connection electrode formed on the second substrate electrically connected to the first connection electrode formed on the first substrate;
Including
The charge storage capacitor portion is formed immediately below the second connection electrode;
The charge storage capacitor section includes two wiring layers including the first connection electrode and the second connection electrode connected to the first connection electrode, a wiring layer formed on the second substrate, A solid-state imaging device composed of a dielectric layer formed therebetween;
A signal processing circuit for processing an output signal output from the solid-state imaging device;
Including electronic equipment.
前記光電変換部において、全画素同時刻に信号電荷の蓄積を開始され、全画素同時刻に前記光電変換部において蓄積された信号電荷を前記電荷蓄積容量部に転送することで露光期間を終了が終了されるグローバルシャッタ機能を有し、
画素毎に、前記電荷蓄積容量部に蓄積された信号電荷を前記複数のMOSトランジスタを介して順次転送される
請求項10に記載の電子機器。
In the photoelectric conversion unit, accumulation of signal charges is started at the same time for all pixels, and the exposure period is completed by transferring the signal charges accumulated in the photoelectric conversion unit to the charge storage capacitor unit at the same time for all pixels. Has a global shutter function to be terminated,
The electronic device according to claim 10, wherein the signal charges stored in the charge storage capacitor portion are sequentially transferred via the plurality of MOS transistors for each pixel.
前記誘電体層は、TaO、HfO、AlOのいずれかで構成される
請求項11に記載の電子機器。
The electronic device according to claim 11, wherein the dielectric layer is made of any one of TaO, HfO, and AlO.
前記第1の基板に形成され、前記光電変換部に蓄積された信号電荷を前記電荷蓄積容量部に転送する第1転送トランジスタと、
前記第2の基板に形成され、前記電荷蓄積容量部に蓄積された信号電荷を読み出す第2転送トランジスタを含む複数のMOSトランジスタを有し、
前記第1接続電極は前記第2転送トランジスタのソースとなる領域を遮光するための遮光膜を兼ねる
請求項12に記載の電子機器。
A first transfer transistor formed on the first substrate and transferring signal charges accumulated in the photoelectric conversion unit to the charge storage capacitor unit;
A plurality of MOS transistors including a second transfer transistor that is formed on the second substrate and that reads out the signal charges accumulated in the charge storage capacitor portion;
The electronic apparatus according to claim 12, wherein the first connection electrode also serves as a light shielding film for shielding light from a region serving as a source of the second transfer transistor.
前記第1の基板に形成された第1接続電極と、前記第2の基板に形成された第2接続電極との電気的接続は、前記第1の基板が光入射側にくるように、前記第1の基板と前記第2の基板を貼り合わせることによってなされている
請求項13記載の電子機器。
The electrical connection between the first connection electrode formed on the first substrate and the second connection electrode formed on the second substrate is such that the first substrate is on the light incident side. The electronic device according to claim 13, wherein the electronic device is formed by bonding a first substrate and the second substrate.
前記第1の基板は、光電変換部で生成され、蓄積された信号電荷を前記電荷蓄積容量部に転送する第1転送トランジスタを有し、
前記第2の基板は、前記電荷蓄積容量部に蓄積された信号電荷をフローティングディフュージョン領域に転送する第2転送トランジスタを有し、
前記第1転送トランジスタのドレインと、前記電荷蓄積容量部と、前記第2転送トランジスタのソースは電気的に接続されている
請求項14記載の電子機器。
The first substrate includes a first transfer transistor that transfers signal charges generated and accumulated in a photoelectric conversion unit to the charge storage capacitor unit,
The second substrate includes a second transfer transistor that transfers the signal charge stored in the charge storage capacitor portion to a floating diffusion region,
The electronic device according to claim 14, wherein a drain of the first transfer transistor, the charge storage capacitor unit, and a source of the second transfer transistor are electrically connected.
JP2011109927A 2011-05-16 2011-05-16 Solid-state imaging device, driving method of solid-state imaging device, and electronic apparatus Expired - Fee Related JP5278491B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2011109927A JP5278491B2 (en) 2011-05-16 2011-05-16 Solid-state imaging device, driving method of solid-state imaging device, and electronic apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011109927A JP5278491B2 (en) 2011-05-16 2011-05-16 Solid-state imaging device, driving method of solid-state imaging device, and electronic apparatus

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2009064956A Division JP4835710B2 (en) 2009-03-17 2009-03-17 Solid-state imaging device, method for manufacturing solid-state imaging device, driving method for solid-state imaging device, and electronic apparatus

Publications (2)

Publication Number Publication Date
JP2011166171A true JP2011166171A (en) 2011-08-25
JP5278491B2 JP5278491B2 (en) 2013-09-04

Family

ID=44596401

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011109927A Expired - Fee Related JP5278491B2 (en) 2011-05-16 2011-05-16 Solid-state imaging device, driving method of solid-state imaging device, and electronic apparatus

Country Status (1)

Country Link
JP (1) JP5278491B2 (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014165399A (en) * 2013-02-26 2014-09-08 Toshiba Corp Solid state image pickup device
WO2015029798A1 (en) * 2013-08-28 2015-03-05 ソニー株式会社 Solid-state image-capturing device, method for manufacturing same, and electronic device
US9293496B2 (en) 2013-08-21 2016-03-22 Renesas Electronics Corporation Light receiving elements for photoelectric conversion and capacitor elements for charge storing in joined substrates

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001077341A (en) * 1999-09-06 2001-03-23 Shimadzu Corp Two-dimensional arrayed detection device
JP2006217410A (en) * 2005-02-04 2006-08-17 Tohoku Univ Optical sensor and solid-state imaging apparatus
JP2008277511A (en) * 2007-04-27 2008-11-13 Fujifilm Corp Image pickup device and imaging apparatus

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001077341A (en) * 1999-09-06 2001-03-23 Shimadzu Corp Two-dimensional arrayed detection device
JP2006217410A (en) * 2005-02-04 2006-08-17 Tohoku Univ Optical sensor and solid-state imaging apparatus
JP2008277511A (en) * 2007-04-27 2008-11-13 Fujifilm Corp Image pickup device and imaging apparatus

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014165399A (en) * 2013-02-26 2014-09-08 Toshiba Corp Solid state image pickup device
US9219096B2 (en) 2013-02-26 2015-12-22 Kabushiki Kaisha Toshiba Solid-state imaging device
US9293496B2 (en) 2013-08-21 2016-03-22 Renesas Electronics Corporation Light receiving elements for photoelectric conversion and capacitor elements for charge storing in joined substrates
US9450010B2 (en) 2013-08-21 2016-09-20 Renesas Electronics Corporation Light receiving elements for photoelectric conversion and capacitor elements for charge storing in joined substrates
WO2015029798A1 (en) * 2013-08-28 2015-03-05 ソニー株式会社 Solid-state image-capturing device, method for manufacturing same, and electronic device
JP2015046477A (en) * 2013-08-28 2015-03-12 ソニー株式会社 Solid-state image-capturing device, method for manufacturing the same, and electronic device
US9564465B2 (en) 2013-08-28 2017-02-07 Sony Semiconductor Solutions Corporation Solid-state imaging apparatus, manufacturing method therefor, and electronic apparatus

Also Published As

Publication number Publication date
JP5278491B2 (en) 2013-09-04

Similar Documents

Publication Publication Date Title
JP4835710B2 (en) Solid-state imaging device, method for manufacturing solid-state imaging device, driving method for solid-state imaging device, and electronic apparatus
JP4941490B2 (en) Solid-state imaging device and electronic apparatus
JP6024103B2 (en) Image sensor, image sensor drive method, image sensor manufacturing method, and electronic device
JP5257176B2 (en) Solid-state imaging device, driving method of solid-state imaging device, and electronic apparatus
JP5476745B2 (en) SOLID-STATE IMAGING DEVICE, ITS MANUFACTURING METHOD, AND ELECTRONIC DEVICE
JP5369779B2 (en) Solid-state imaging device, driving method of solid-state imaging device, and electronic apparatus
JP5458582B2 (en) Solid-state imaging device, driving method of solid-state imaging device, and electronic apparatus
JP2010050149A (en) Solid-state imaging device and method of manufacturing the same
JP5332572B2 (en) Solid-state imaging device and electronic apparatus
JP2012199489A (en) Solid state image pickup device, solid state image pickup device manufacturing method and electronic apparatus
TWI709235B (en) Solid-state imaging element, its manufacturing method and electronic equipment
US20110241080A1 (en) Solid-state imaging device, method for manufacturing the same, and electronic apparatus
JP2011066241A (en) Solid-state image pickup device and method for manufacturing the same, and electronic apparatus
JP2021097241A (en) Solid-state imaging element and electronic apparatus
JP6083977B2 (en) Solid-state imaging device and imaging device
CN211208448U (en) Stacked-chip image sensor and solid-state stacked-chip image sensor
JP5348176B2 (en) Solid-state imaging device, driving method of solid-state imaging device, and electronic apparatus
JP5278491B2 (en) Solid-state imaging device, driving method of solid-state imaging device, and electronic apparatus
US20150146062A1 (en) Solid-state imaging device
JP2015142067A (en) Solid state image pickup device, manufacturing method thereof, semiconductor device and electronic apparatus
JP2014078869A (en) Solid-state imaging element, imaging apparatus and drive control method of solid-state imaging element
JP4985862B2 (en) Driving method of solid-state imaging device
JP5213969B2 (en) Solid-state imaging device and camera

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20110517

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130212

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130214

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130404

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130412

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130423

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130506

R151 Written notification of patent or utility model registration

Ref document number: 5278491

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees