JP2011142448A - Receiver, receiving method, and program - Google Patents

Receiver, receiving method, and program Download PDF

Info

Publication number
JP2011142448A
JP2011142448A JP2010001251A JP2010001251A JP2011142448A JP 2011142448 A JP2011142448 A JP 2011142448A JP 2010001251 A JP2010001251 A JP 2010001251A JP 2010001251 A JP2010001251 A JP 2010001251A JP 2011142448 A JP2011142448 A JP 2011142448A
Authority
JP
Japan
Prior art keywords
reg
phich
pcfich
mapped
demapping
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2010001251A
Other languages
Japanese (ja)
Other versions
JP5408722B2 (en
Inventor
Masao Orio
正雄 織尾
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NTT Docomo Inc
NEC Corp
Original Assignee
NTT Docomo Inc
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NTT Docomo Inc, NEC Corp filed Critical NTT Docomo Inc
Priority to JP2010001251A priority Critical patent/JP5408722B2/en
Publication of JP2011142448A publication Critical patent/JP2011142448A/en
Application granted granted Critical
Publication of JP5408722B2 publication Critical patent/JP5408722B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

<P>PROBLEM TO BE SOLVED: To provide a receiver wherein the circuit scale or the memory can be made smaller, and to provide a receiving method and a program. <P>SOLUTION: A comparator 24 decides whether or not at least of either PCFICH and PHICH is mapped to an REG remarked in the order of serial number out of REGs in a RE group to which serial numbers are given in order. When a decision is made that neither the PCFICH nor PHICH is mapped to the remarked REG, an REG pair unit 26 demaps PDCCH to the remarked REG. The invention is applicable to a portable telephone set. <P>COPYRIGHT: (C)2011,JPO&INPIT

Description

本発明は受信装置および受信方法、並びにプログラムに関する。   The present invention relates to a receiving device, a receiving method, and a program.

通信方式の規格であるLTE(Long Term Evolution)では、Downlinkの無線通信方式としてOFDMA(Orthogonal Frequency Division Multiplexing Access)が採用されている。   In LTE (Long Term Evolution), which is a communication system standard, OFDMA (Orthogonal Frequency Division Multiplexing Access) is adopted as a Downlink radio communication system.

図9は、従来の通信システムの概略の構成を示すブロック図である。   FIG. 9 is a block diagram showing a schematic configuration of a conventional communication system.

まず、送信側について説明する。   First, the transmission side will be described.

送信側ではユーザの各データに対して、符号化部101において、誤り訂正符号化や誤り検出符号化およびサイズ調整が行われる。続いて、変調部102において、符号化部101から供給された符号化部出力データが各種変調方式に応じたIQ平面上の各点に割り当てられ、また、適時、空間多重や送信ダイバーシチ等のPrecodingが行われ、各送信アンテナ向けのデータが生成される。   On the transmission side, error correction coding, error detection coding, and size adjustment are performed in the coding unit 101 for each user data. Subsequently, in the modulation unit 102, the encoding unit output data supplied from the encoding unit 101 is allocated to each point on the IQ plane according to various modulation schemes, and precoding such as spatial multiplexing and transmission diversity is performed in a timely manner. And data for each transmission antenna is generated.

続いて、マッピング部103において、変調部102から供給された変調部出力データが送信アンテナ毎に周波数軸上の各RE(Resource Element)にマッピングされる。1つのOFDM symbol分のマッピング後、IFFT(Inverse Fast Fourier Transform)部104において、マッピング部103からの出力が送信アンテナ毎に時間軸上のデータに変換され、搬送波変調部105において、IFFT部104からの出力が送信アンテナ毎に搬送波変調されて、送信データとして各送信アンテナ(図示せず)から送信される。   Subsequently, in the mapping unit 103, the modulation unit output data supplied from the modulation unit 102 is mapped to each RE (Resource Element) on the frequency axis for each transmission antenna. After mapping for one OFDM symbol, the IFFT (Inverse Fast Fourier Transform) unit 104 converts the output from the mapping unit 103 into data on the time axis for each transmission antenna, and the carrier wave modulation unit 105 receives the IFFT unit 104 from the IFFT unit 104. Are modulated by carrier waves for each transmission antenna and transmitted as transmission data from each transmission antenna (not shown).

ここで、周波数軸上でのマッピング単位をREと称し、IFFTをかける際の単位時間をOFDM symbolと称する。   Here, the mapping unit on the frequency axis is referred to as RE, and the unit time for applying IFFT is referred to as OFDM symbol.

次に、受信側について説明する。   Next, the receiving side will be described.

受信側では、搬送波復調部106において、受信データから時間軸上のデータが取り出される。時間軸上のデータはFFT(Fast Fourier Transform)部107において、周波数軸上のデータに変換され、デマッピング部108において、各REにマッピングされたデータが取り出される。取り出されたデータは、復調部109において、各変調方式に応じた復調処理がなされ、最後に、復号部110にて誤り訂正や誤り検出が行われる。   On the receiving side, the carrier demodulation unit 106 extracts data on the time axis from the received data. Data on the time axis is converted into data on the frequency axis in an FFT (Fast Fourier Transform) unit 107, and data mapped to each RE is extracted in the demapping unit 108. The extracted data is demodulated in the demodulation unit 109 according to each modulation method, and finally, the decoding unit 110 performs error correction and error detection.

LTEにおいては、1つのSub−frameの先頭に配置されているOFDM symbolから最大4つのOFDM symbolを用いて、PCFICH(Physical Control Format Indicator Channel)、PHICH(Physical HARQ Indicator Channel)およびPDCCH(Physical Downlink Control Channel)が送信される。   In LTE, a maximum of four OFDM symbols from the OFDM symbol arranged at the head of one sub-frame is used to display a PCFICH (Physical Control Format Channel Channel), PHICH (Physical HANR Indicator Channel) and PHICH (Physical HARQ Indicator Channel). Channel) is transmitted.

PCFICHは、PDCCHが送信されるOFDM Symbol数を受信端末に通知するためのデータである。PHICHは、HARQ(Hybrid Automatic Repeat Request) Indicatorを受信端末に通知するためのデータである。PDCCHは、PDSCH(Physical Downlink Shared Channel)を受信するための各種パラメータやTPC(Transmit Power Control)などを受信端末に通知するためのデータである。   PCFICH is data for notifying the receiving terminal of the number of OFDM symbols to which PDCCH is transmitted. The PHICH is data for notifying the receiving terminal of a HARQ (Hybrid Automatic Repeat Request) Indicator. The PDCCH is data for notifying the receiving terminal of various parameters for receiving PDSCH (Physical Downlink Shared Channel), TPC (Transmit Power Control), and the like.

ここで、PCFICH、PHICH、およびPDCCHのマッピング方法が、非特許文献1に開示されている。   Here, Non-Patent Document 1 discloses a mapping method for PCFICH, PHICH, and PDCCH.

非特許文献1に記載されているように、PCFICH、PHICH、およびPDCCHは、REG(Resource Element Group)を単位としてマッピングされる。   As described in Non-Patent Document 1, PCFICH, PHICH, and PDCCH are mapped in units of REG (Resource Element Group).

図10は、PCFICH、PHICH、およびPDCCHのマッピングの概略を示す図である。図10において、斜線の付された四角は、各送信アンテナのRS(Reference Signal)が配置されているREを示す。ここで、RSは、パイロット信号である。   FIG. 10 is a diagram illustrating an outline of mapping of PCFICH, PHICH, and PDCCH. In FIG. 10, hatched squares indicate REs in which RSs (Reference Signals) of the transmission antennas are arranged. Here, RS is a pilot signal.

1つのREGは、図10中のAで示されるように、RSが有るOFDM symbolでは6つのREで構成され、図10中のBで示されるように、RSの無いOFDM symbolでは4つのREで構成される。図10に示されるように、RSのマッピング位置は、各送信アンテナともに6RE周期である。マッピングのオフセット位置は、基地局のセルIDにより決められる。なお、REG内のマッピングではRSが除かれる。   One REG consists of 6 REs in the OFDM symbol with RS as shown by A in FIG. 10, and 4 REs in the OFDM symbol without RS as shown in B in FIG. Composed. As shown in FIG. 10, the RS mapping position is 6 RE periods for each transmission antenna. The mapping offset position is determined by the cell ID of the base station. Note that RS is excluded from the mapping in the REG.

非特許文献1の6.8.5節によると、PDCCHのマッピングには、PHICHおよびPCFICHのマッピング情報が必要となる。その概略を図11に示す。PDCCHは、REGを単位として、PCFICHおよびPHICHを除く位置に、時間方向にOFDM symbol毎にマッピングされ、さらに、これを低周波数側から順次高周波数方向に行なうことによりマッピングされる。なお、図11中の各REGに記載の数値はPDCCH symbol−quadruplet番号である。   According to Section 6.8.5 of Non-Patent Document 1, the mapping information of PHICH and PCFICH is required for PDCCH mapping. The outline is shown in FIG. PDCCH is mapped for each OFDM symbol in the time direction at a position excluding PCFICH and PHICH in units of REG, and further mapped in the high frequency direction sequentially from the low frequency side. In addition, the numerical value described in each REG in FIG. 11 is a PDCCH symbol-quadruplet number.

非特許文献1の6.8.5節に記載されているPDCCHのマッピングフローを図12のフローチャートに示す。   A flowchart of PDCCH mapping described in Section 6.8.5 of Non-Patent Document 1 is shown in the flowchart of FIG.

ステップS101において、PDCCH symbol−quadruplet番号m”が0に初期化され、RE番号k’が0に初期化される。   In step S101, the PDCCH symbol-quadruplet number m ″ is initialized to 0, and the RE number k ′ is initialized to 0.

ステップS102において、OFDM symbol番号l’が0に初期化される。ステップS103において、RE番号k’とOFDM symbol番号l’とを要素とする配列(k’、l’)が、REG index pairと等しいか否かが判定される。REG index pairのk’は、RSが有る場合、6の倍数となり、RSが無い場合、4の倍数となる。   In step S102, the OFDM symbol number l 'is initialized to 0. In step S103, it is determined whether or not the array (k ′, l ′) having the RE number k ′ and the OFDM symbol number 1 ′ as elements is equal to the REG index pair. The k ′ of the REG index pair is a multiple of 6 when there is an RS, and is a multiple of 4 when there is no RS.

ステップS103において、配列(k’、l’)が、REG index pairと等しいと判定された場合、手続きはステップS104に進み、REG(k’、l’)に、PCFICHがマッピングされているか否かが判定される。   If it is determined in step S103 that the array (k ′, l ′) is equal to the REG index pair, the procedure proceeds to step S104, and whether or not PCFICH is mapped to REG (k ′, l ′). Is determined.

ステップS104において、REG(k’、l’)に、PCFICHがマッピングされていないと判定された場合、手続きはステップS105に進み、REG(k’、l’)に、PHICHがマッピングされているか否かが判定される。   If it is determined in step S104 that PCFICH is not mapped to REG (k ′, l ′), the procedure proceeds to step S105, and whether PHICH is mapped to REG (k ′, l ′). Is determined.

ステップS105において、REG(k’、l’)に、PHICHがマッピングされていないと判定された場合、手続きはステップS106に進み、PDCCH symbol−quadrupletが、REG(k’、l’)にマッピングされる。ステップS107において、PDCCH symbol−quadruplet番号m”が1だけインクリメントされ、手続きはステップS108に進む。   If it is determined in step S105 that PHICH is not mapped to REG (k ′, l ′), the procedure proceeds to step S106, and PDCCH symbol-quadruplet is mapped to REG (k ′, l ′). The In step S107, the PDCCH symbol-quadruplet number m ″ is incremented by 1, and the procedure proceeds to step S108.

ステップS103において、配列(k’、l’)が、REG index pairと等しくないと判定された場合、ステップS104において、REG(k’、l’)に、PCFICHがマッピングされていると判定された場合、およびステップS105において、REG(k’、l’)に、PHICHがマッピングされていると判定された場合、手続きはステップS108に進む。   If it is determined in step S103 that the array (k ′, l ′) is not equal to the REG index pair, it is determined in step S104 that PCFICH is mapped to REG (k ′, l ′). If, and in step S105, it is determined that PHICH is mapped to REG (k ′, l ′), the procedure proceeds to step S108.

ステップS108において、OFDM symbol番号l’が1だけインクリメントされる。   In step S108, the OFDM symbol number l 'is incremented by one.

ステップS109において、OFDM symbol番号l’が番号L未満であるか否か、すなわち、PDCCHがマッピングされている最大のOFDM symbol(番号L)に達したか否かが判定される。   In step S109, it is determined whether or not the OFDM symbol number l 'is less than the number L, that is, whether or not the maximum OFDM symbol (number L) to which the PDCCH is mapped has been reached.

ステップS109において、OFDM symbol番号l’が番号L未満であると判定された場合、PDCCHがマッピングされている最大のOFDM symbol(番号L)に達していないので、手続きはステップS103に戻り、上述した処理が繰り返される。   If it is determined in step S109 that the OFDM symbol number l ′ is less than the number L, the procedure returns to step S103 because the maximum OFDM symbol (number L) to which the PDCCH is mapped has not been reached. The process is repeated.

ステップS109において、OFDM symbol番号l’が番号L未満でないと判定された場合、PDCCHがマッピングされている最大のOFDM symbol(番号L)に達したので、手続きはステップS110に進み、RE番号k’が1だけインクリメントされる。   If it is determined in step S109 that the OFDM symbol number l ′ is not less than the number L, since the maximum OFDM symbol (number L) to which the PDCCH is mapped has been reached, the procedure proceeds to step S110, and the RE number k ′. Is incremented by one.

ステップS111において、RE番号k’がPDCCHがマッピングされている最大のREに達したか否かが判定され、RE番号k’がPDCCHがマッピングされている最大のREに達していないと判定された場合、手続きはステップS102に戻り、上述した処理が繰り返される。   In step S111, it is determined whether or not the RE number k ′ has reached the maximum RE to which the PDCCH is mapped, and it is determined that the RE number k ′ has not reached the maximum RE to which the PDCCH is mapped. If so, the procedure returns to step S102 and the above-described processing is repeated.

ステップS111において、RE番号k’がPDCCHがマッピングされている最大のREに達したと判定された場合、PDCCHのマッピングの処理は終了する。   If it is determined in step S111 that the RE number k ′ has reached the maximum RE to which the PDCCH is mapped, the PDCCH mapping process ends.

このように、RE番号が基準とされて、PDCCHがマッピングされる。   In this way, the PDCCH is mapped using the RE number as a reference.

3GPP TS 36.211、“Physical Channels and Modulation”3GPP TS 36.211, “Physical Channels and Modulation”

図11のフローチャートに示される手順によれば、LTEにおけるPDCCHのマッピングは低周波数側から時間方向にOFDM symbol毎に行われ、さらに、これが順次周波数方向に進められる。PDCCHのマッピングはPCFICHおよびPHICHがマッピングされているREGを避けて行なう必要がある。   According to the procedure shown in the flowchart of FIG. 11, PDCCH mapping in LTE is performed for each OFDM symbol in the time direction from the low frequency side, and this is sequentially advanced in the frequency direction. PDCCH mapping needs to be performed avoiding REG to which PCFICH and PHICH are mapped.

ここで、図11のフローチャートに示される手順をそのまま単純に実現しようとすると、RE番号(図11におけるk’)を基準としているために、PCFICHおよびPHICHがマッピングされているREGの先頭のRE番号を全てメモリに保持しておく必要があり、回路規模が増加してしまう。   Here, if the procedure shown in the flowchart of FIG. 11 is simply realized as it is, the RE number (k ′ in FIG. 11) is used as a reference, so that the RE number at the head of the REG to which PCFICH and PHICH are mapped is used. Must be held in the memory, which increases the circuit scale.

そこで、本発明は、上記課題を解決すること、すなわち、回路規模またはメモリをより小さくできる受信装置および受信方法、並びにプログラムを提供することを目的とする。   Accordingly, an object of the present invention is to solve the above-described problems, that is, to provide a receiving device, a receiving method, and a program that can reduce the circuit scale or the memory.

上記課題を解決するために、本発明の受信装置の一側面は、LTE(Long Term Evolution)に準拠して、送信アンテナ毎に周波数軸上のRE(Resource Element)を単位としてマッピングされた信号を受信する受信装置であって、REのグループであるREG(Resource Element Group)であって、順に通し番号が付されているREGのうちの、通し番号の順に注目されたREGである注目REGに、PCFICH(Physical Control Format Indicator Channel)またはPHICH(Physical HARQ(Hybrid Automatic Repeat Request) Indicator Channel)の少なくとも一方がマッピングされているか否かを判定する判定手段と、注目REGに、PCFICHおよびPHICHがいずれもマッピングされていないと判定された場合、注目REGにPDCCH(Physical Downlink Control Channel)をデマッピングするPDCCHデマッピング手段とを有するものとされている。   In order to solve the above-mentioned problem, one aspect of the receiving apparatus of the present invention is based on LTE (Long Term Evolution) and uses a signal mapped in units of RE (Resource Element) on the frequency axis for each transmission antenna. PCFICH (Reception Element Group), which is a REG (Resource Element Group) that is a group of REs, and that is a REG that is noticed in the order of the serial number among the REGs that are sequentially numbered. At least of Physical Control Format Indicator Channel) or PHICH (Hybrid Automatic Repeat Request (Indicator Channel)) A determination means for determining whether or not one is mapped, and when it is determined that neither PCFICH nor PHICH is mapped to the target REG, PDCCH that demaps PDCCH (Physical Downlink Control Channel) to the target REG And demapping means.

また、本発明の受信装置の一側面は、上述の構成に加えて、REGにPCFICHをデマッピングするPCFICHデマッピング手段と、REGにPHICHをデマッピングするPHICHデマッピング手段とをさらに有するものとされている。   In addition to the above-described configuration, one aspect of the receiving apparatus of the present invention further includes a PCFICH demapping unit for demapping PCFICH to REG and a PHICH demapping unit for demapping PHICH to REG. ing.

さらに、本発明の受信装置の一側面は、上述の構成に加えて、PCFICHデマッピング手段が、PCFICHがマッピングされたREGの通し番号のうち最小の通し番号に対応するPCFICH symbol−quadruplet番号を探索し、PHICHデマッピング手段が、PHICHがマッピングされたREGの通し番号のうち最小の通し番号に対応するPHICH symbol−quadruplet番号およびPHICH mapping unit番号を探索し、判定手段が、PCFICH symbol−quadruplet番号、PHICH symbol−quadruplet番号、およびPHICH mapping unit番号を参照して、注目REGに、PCFICHまたはPHICHの少なくとも一方がマッピングされているか否かを判定するものとされている。   Further, according to one aspect of the receiving apparatus of the present invention, in addition to the above-described configuration, the PCFICH demapping means searches for a PCFICH symbol-quadruplet number corresponding to the smallest serial number among the serial numbers of the REG to which the PCFICH is mapped. The PHICH demapping means searches for the PHICH symbol-quadruplet number and the PHICH mapping unit number corresponding to the smallest serial number among the REG serial numbers to which the PHICH is mapped, and the judging means searches for the PCFICH symbol-quadruplet number, PHICH sul Number, and PHICH mapping unit number, and attention REG has at least one of PCFICH or PHICH Whether or not mapping is performed is determined.

また、本発明の受信方法の一側面は、LTEに準拠して、送信アンテナ毎に周波数軸上のREを単位としてマッピングされた信号を受信する受信方法であって、REのグループであるREGであって、順に通し番号が付されているREGのうちの、通し番号の順に注目されたREGである注目REGに、PCFICHまたはPHICHの少なくとも一方がマッピングされているか否かを判定する判定ステップと、注目REGに、PCFICHおよびPHICHがいずれもマッピングされていないと判定された場合、注目REGにPDCCHをデマッピングするPDCCHデマッピングステップとを含むものとされている。   Also, one aspect of the reception method of the present invention is a reception method for receiving a signal mapped in units of REs on the frequency axis for each transmission antenna in accordance with LTE, and is a REG that is a group of REs. A determination step of determining whether or not at least one of PCFICH and PHICH is mapped to an attention REG that is a REG noted in the order of the serial number among the REGs that are sequentially numbered; and the attention REG In addition, when it is determined that neither PCFICH nor PHICH is mapped, a PDCCH demapping step of demapping PDCCH to the target REG is included.

さらに、本発明のプログラムの一側面は、LTEに準拠して、送信アンテナ毎に周波数軸上のREを単位としてマッピングされた信号を受信する受信装置のコンピュータに、REのグループであるREGであって、順に通し番号が付されているREGのうちの、通し番号の順に注目されたREGである注目REGに、PCFICHまたはPHICHの少なくとも一方がマッピングされているか否かを判定する判定ステップと、注目REGに、PCFICHおよびPHICHがいずれもマッピングされていないと判定された場合、注目REGにPDCCHをデマッピングするPDCCHデマッピングステップとを含む処理を行わせるものとされている。   Furthermore, one aspect of the program of the present invention is a REG that is a group of REs in a computer of a receiving apparatus that receives signals mapped in units of REs on the frequency axis for each transmission antenna in accordance with LTE. A determination step for determining whether or not at least one of PCFICH and PHICH is mapped to a noticed REG which is a REG noted in the order of the serial number among the REGs assigned serial numbers in order; When it is determined that neither PCFICH nor PHICH is mapped, a processing including a PDCCH demapping step of demapping the PDCCH is performed on the target REG.

本発明の一側面によれば、回路規模またはメモリをより小さくできる受信装置および受信方法、並びにプログラムを提供することができる。   According to one aspect of the present invention, it is possible to provide a receiving device, a receiving method, and a program that can reduce the circuit scale or the memory.

受信装置に設けられるデマッピング回路の構成の例を示すブロック図である。It is a block diagram which shows the example of a structure of the demapping circuit provided in a receiver. REG配置を示す図である。It is a figure which shows REG arrangement | positioning. REG配置を示す図である。It is a figure which shows REG arrangement | positioning. PDCCHのデマッピングの処理を説明するフローチャートである。It is a flowchart explaining the process of demapping of PDCCH. PCFICHのマッピングイメージを示す図である。It is a figure which shows the mapping image of PCFICH. PHICHのマッピングイメージを示す図である。It is a figure which shows the mapping image of PHICH. PHICHのマッピングイメージを示す図である。It is a figure which shows the mapping image of PHICH. コンピュータのハードウェアの構成例を示すブロック図である。It is a block diagram which shows the structural example of the hardware of a computer. 従来の通信システムの概略の構成を示すブロック図である。It is a block diagram which shows the schematic structure of the conventional communication system. PCFICH、PHICH、およびPDCCHのマッピングの概略を示す図である。It is a figure which shows the outline of mapping of PCFICH, PHICH, and PDCCH. PDCCHのマッピングに必要な、PHICHおよびPCFICHのマッピング情報を示す図である。It is a figure which shows the mapping information of PHICH and PCFICH required for mapping of PDCCH. 従来のPDCCHのマッピングフローを説明するフローチャートである。It is a flowchart explaining the mapping flow of the conventional PDCCH.

以下、本発明の一実施の形態の受信装置について、図1〜図8を参照しながら説明する。   Hereinafter, a receiving apparatus according to an embodiment of the present invention will be described with reference to FIGS.

図1は、例えば、携帯電話機などである受信装置に設けられるデマッピング回路の構成の例を示すブロック図である。デマッピング回路には、PCFICHデマッピング部11、PHICHデマッピング部12、およびPDCCHデマッピング部13が設けられる。PCFICHデマッピング部11は、PCFICHがマッピングされるREGのREG番号を出力する。PHICHデマッピング部12は、PHICH symbol−quadrupletがマッピングされるREGのREG番号を出力する。PDCCHデマッピング部13は、PDCCHがマッピングされるREGのREG番号を出力する。   FIG. 1 is a block diagram illustrating an example of a configuration of a demapping circuit provided in a receiving device such as a mobile phone. The demapping circuit includes a PCFICH demapping unit 11, a PHICH demapping unit 12, and a PDCCH demapping unit 13. The PCFICH demapping unit 11 outputs the REG number of the REG to which the PCFICH is mapped. The PHICH demapping unit 12 outputs the REG number of the REG to which the PHICH symbol-quadruplet is mapped. The PDCCH demapping unit 13 outputs the REG number of the REG to which the PDCCH is mapped.

PCFICHデマッピング部11およびPHICHデマッピング部12は、PDCCHデマッピング部13に、PDCCHデマッピングのためのパラメータを出力する。   The PCFICH demapping unit 11 and the PHICH demapping unit 12 output parameters for PDCCH demapping to the PDCCH demapping unit 13.

PDCCHデマッピング部13には、メモリ21、内部パラメータ記憶部22、REGカウンタ23、コンパレータ24、カウンタ25、REGペア部26、および制御部27が設けられる。   The PDCCH demapping unit 13 includes a memory 21, an internal parameter storage unit 22, a REG counter 23, a comparator 24, a counter 25, a REG pair unit 26, and a control unit 27.

メモリ21は、PCFICHデマッピング部11およびPHICHデマッピング部12が出力する各種のパラメータを格納する。   The memory 21 stores various parameters output from the PCFICH demapping unit 11 and the PHICH demapping unit 12.

また、内部パラメータ記憶部22は、PCFICH symbol−quadruplet番号

Figure 2011142448
PHICH symbol−quadruplet番号
Figure 2011142448
およびPHICH mapping unit番号
Figure 2011142448
を記憶する。PCFICH symbol−quadruplet番号[数1]、PHICH symbol−quadruplet番号[数2]、およびPHICH mapping unit番号[数3]の詳細は後述する。 Also, the internal parameter storage unit 22 is a PCFICH symbol-quadruplet number.
Figure 2011142448
PHICH symbol-quadruplet number
Figure 2011142448
And PHICH mapping unit number
Figure 2011142448
Remember. The details of the PCFICH symbol-quadruplet number [Equation 1], the PHICH symbol-quadruplet number [Equation 2], and the PHICH mapping unit number [Equation 3] will be described later.

REGカウンタ23は、各CHのREGをカウントする。コンパレータ24は、REGの判別を行なう。カウンタ25は、PDCCH番号やOFDM symbol番号をカウントする。REGペア部26は、コンパレータ24の出力からPDCCHのデマッピングを行なう。制御部27は、PDCCHデマッピング部13全体を制御する。   The REG counter 23 counts the REG of each CH. The comparator 24 determines REG. The counter 25 counts the PDCCH number and the OFDM symbol number. The REG pair unit 26 performs PDCCH demapping from the output of the comparator 24. The control unit 27 controls the entire PDCCH demapping unit 13.

PCFICHデマッピング部11は、PCFICHのデマッピングを行なう。また、このとき、PCFICHデマッピング部11は、PDCCHのデマッピングのためにPCFICHがマッピングされる最小のREG番号に対応するPCFICH symbol−quadruplet番号[数1]を探索し出力する。PCFICH symbol−quadruplet番号[数1]は、PDCCHデマッピング部13内のメモリ21に格納される。   The PCFICH demapping unit 11 performs PCFICH demapping. At this time, the PCFICH demapping unit 11 searches for and outputs a PCFICH symbol-quadruplet number [Equation 1] corresponding to the minimum REG number to which the PCFICH is mapped for PDCCH demapping. The PCFICH symbol-quadruplet number [Equation 1] is stored in the memory 21 in the PDCCH demapping unit 13.

PHICHデマッピング部12は、PHICHのデマッピングを行なう。また、このとき、PHICHデマッピング部12は、PDCCHのデマッピングのためにPHICHがマッピングされる最小のREG番号に対応するPHICH symbol−quadruplet番号[数2]およびPHICH mapping unit番号[数3]を探索し出力する。PHICH symbol−quadruplet番号[数2]およびPHICH mapping unit番号[数3]は、PDCCHデマッピング部13内のメモリ21に格納される。   The PHICH demapping unit 12 performs PHICH demapping. At this time, the PHICH demapping unit 12 obtains the PHICH symbol-quadruplet number [Equation 2] and the PHICH mapping unit number [Equation 3] corresponding to the minimum REG number to which the PHICH is mapped for PDCCH demapping. Search and output. The PHICH symbol-quadruplet number [Equation 2] and the PHICH mapping unit number [Equation 3] are stored in the memory 21 in the PDCCH demapping unit 13.

内部パラメータ記憶部22は、図4のフローチャートを参照して説明する初期化の手続き(ステップS13)において、パラメータとしての、PCFICH symbol−quadruplet番号

Figure 2011142448
PHICH symbol−quadruplet番号
Figure 2011142448
およびPHICH mapping unit番号
Figure 2011142448
を、それぞれ、PCFICH symbol−quadruplet番号[数1]、PHICH symbol−quadruplet番号[数2]、およびPHICH mapping unit番号[数3]に初期化する。また、内部パラメータ記憶部22は、図4のフローチャートを参照して説明するPCFICH関連の更新の手続き(ステップS24)およびPHICH関連の更新の手続き(ステップS26)において、各パラメータを更新する。 The internal parameter storage unit 22 uses the PCFICH symbol-quadruplet number as a parameter in the initialization procedure (step S13) described with reference to the flowchart of FIG.
Figure 2011142448
PHICH symbol-quadruplet number
Figure 2011142448
And PHICH mapping unit number
Figure 2011142448
Are initialized to a PCFICH symbol-quadruplet number [Equation 1], a PHICH symbol-quadruplet number [Equation 2], and a PHICH mapping unit number [Equation 3], respectively. The internal parameter storage unit 22 updates each parameter in the PCFICH-related update procedure (step S24) and the PHICH-related update procedure (step S26) described with reference to the flowchart of FIG.

REGカウンタ23は、PCFICH、PHICH、およびPDCCH用にREG番号をカウントする。REGカウンタ23は、図4のフローチャートを参照して説明する初期化の手続き(ステップS13)において、同初期化後の内部パラメータにより初期化される。   The REG counter 23 counts REG numbers for PCFICH, PHICH, and PDCCH. The REG counter 23 is initialized with the internal parameters after the initialization in the initialization procedure (step S13) described with reference to the flowchart of FIG.

REGカウンタ23は、制御部27に制御されて、図4のフローチャートを参照して説明するPCFICH関連の更新の手続き(ステップS24)およびPHICH関連の更新の手続き(ステップS26)において、PCFICH関連の更新およびPHICH関連の更新を行なう。また、PDCCH用にREG番号をカウントするREGカウンタ23は、OFDM symbol分設けられ、制御部27に制御されて、REG番号を適時1インクリメントする。   The REG counter 23 is controlled by the control unit 27 to update the PCFICH related update in the PCFICH related update procedure (step S24) and the PHICH related update procedure (step S26) described with reference to the flowchart of FIG. And PHICH related updates. A REG counter 23 that counts the REG number for PDCCH is provided for the OFDM symbol, and is controlled by the control unit 27 to increment the REG number by 1 in a timely manner.

すなわち、REGカウンタ23は、PCFICH、PHICH、およびPDCCH用のそれぞれについて、REG番号をカウントし、REGカウンタ23のそれぞれのカウント値は、それぞれのREG番号を示す。   That is, the REG counter 23 counts REG numbers for each of PCFICH, PHICH, and PDCCH, and each count value of the REG counter 23 indicates each REG number.

コンパレータ24は、REGカウンタ23からPDCCH用のREGカウント値を受取り、REG番号で示されるREGがPDCCHのREGであるか否かを判定する。この判定は、図4のフローチャートを参照して説明するステップS22の手続きにおいて行われる。ここでREGであると判定されると、コンパレータ24は、続いて、REGカウンタ23からPCFICH用のREGカウント値を受取り、PCFICH用のREGカウント値が、PDCCH用のREGカウント値と同じであるか否か判定し、その結果を制御部27に返す。   The comparator 24 receives the REG count value for PDCCH from the REG counter 23, and determines whether or not the REG indicated by the REG number is a PDCCH REG. This determination is performed in the procedure of step S22 described with reference to the flowchart of FIG. If it is determined that it is REG, the comparator 24 subsequently receives the REG count value for PCFICH from the REG counter 23, and whether the REG count value for PCFICH is the same as the REG count value for PDCCH. The result is returned to the control unit 27.

次に、コンパレータ24は、REGカウンタ23からPHICH用のREGカウント値を受取り、同様に、PHICH用のREGカウント値が、PDCCH用のREGカウント値と同じであるか否か判定し、その結果を制御部27に返す。PDCCH用のREGカウント値が、PCFICH用のREGカウント値と等しくなく、PHICH用のREGカウント値とも等しくなければ、PDCCH用のREGカウント値で示されるREGが、PDCCHがマッピングされているREGであるとみなすことが出来るため、REGペア部26にその旨出力する。   Next, the comparator 24 receives the REG count value for PHICH from the REG counter 23, and similarly determines whether the REG count value for PHICH is the same as the REG count value for PDCCH, and the result is It returns to the control unit 27. If the REG count value for PDCCH is not equal to the REG count value for PCFICH and not equal to the REG count value for PHICH, the REG indicated by the REG count value for PDCCH is the REG to which the PDCCH is mapped. Therefore, the fact is output to the REG pair unit 26.

カウンタ25は、PDCCH symbol−quadruplet番号m”とOFDM symbol番号l’をもち、適時制御部27にしたがって、PDCCH symbol−quadruplet番号m”とOFDM symbol番号l’を初期化するか、または1だけインクリメントする。   The counter 25 has a PDCCH symbol-quadruplet number m "and an OFDM symbol number l ', and initializes the PDCCH symbol-quadruplet number m" and the OFDM symbol number l' or increments by 1 according to the timely control unit 27. To do.

制御部27は、図4のフローチャートを参照して説明する手続きに従って内部パラメータ記憶部22、REGカウンタ23、コンパレータ24、およびカウンタ25を制御する。   The control unit 27 controls the internal parameter storage unit 22, the REG counter 23, the comparator 24, and the counter 25 according to the procedure described with reference to the flowchart of FIG.

なお、その他のパラメータは、外部から入力される。   Other parameters are input from the outside.

ここで、PDCCHのデマッピングでは、RE番号の代わりに、REGにREG番号を付けて用いる。REGの配置は1RB(Resource Block)毎に共通である。よって、PDCCHのデマッピングは、1RB単位に行なうこととする。図2および図3は、取りうる全てのREG配置を示す図である。図2は、送信アンテナの数が1または2である場合の、REG配置を示す図である。図3は、送信アンテナの数が4である場合の、REG配置を示す図である。図2および図3における四角は、それぞれ、1つのREGを示す。なお、図2および図3において、横方向は、時間方向を示し、縦方向は、周波数方向を示す。   Here, in the PDCCH demapping, a REG number is attached to a REG instead of an RE number. The arrangement of REGs is common to each 1 RB (Resource Block). Therefore, demapping of PDCCH is performed in units of 1 RB. 2 and 3 are diagrams showing all possible REG arrangements. FIG. 2 is a diagram illustrating a REG arrangement when the number of transmission antennas is 1 or 2. FIG. 3 is a diagram illustrating a REG arrangement when the number of transmission antennas is four. Each square in FIGS. 2 and 3 represents one REG. 2 and 3, the horizontal direction indicates the time direction, and the vertical direction indicates the frequency direction.

1RB内のREGは、RS無しのOFDM symbolでは上段、中段、下段の3つに分けて配置される。よって1RBのデマッピング処理は3段階を基本とする。なお、図2および図3の各REGのセル(四角)内にある数値は、1RB内のPDCCH symbol−quadruplet番号を示す。ここで、簡単のため図2および図3ではPCFICHやPHICHを考慮していないが、実際には、PDCCHは、PCFICHやPHICHがマッピングされているREGを避けてマッピングする必要があるため、PDCCH symbol−quadruplet番号は、図2および図3に示される数値とはならない場合がある。   REGs within 1 RB are arranged in three parts, an upper stage, a middle stage, and a lower stage in OFDM symbol without RS. Therefore, the 1-RB demapping process is based on three stages. 2 and FIG. 3, the numerical value in each REG cell (square) indicates the PDCCH symbol-quadruplet number in one RB. Here, for simplicity, FIG. 2 and FIG. 3 do not consider PCFICH or PHICH, but in reality, PDCCH needs to be mapped avoiding REG to which PCFICH or PHICH is mapped, so PDCCH symbol The -quadruplet number may not be the numerical value shown in FIG. 2 and FIG.

次に、図4のフローチャートを参照して、PDCCHのデマッピングの処理を説明する。ステップS11において、PCFICHデマッピング部11は、PCFICHをデマッピングする。PCFICHは、OFDM symbol#0にマッピングされる。図5は、PCFICHのマッピングイメージを示す図である。図5における四角は、それぞれ、1つのREGを示し、斜線の付されている四角は、PCFICHがデマッピングされているREGを示す。図5において、四角に付されている数字は、PCFICH symbol−quadruplet番号を示す。   Next, PDCCH demapping processing will be described with reference to the flowchart of FIG. In step S11, the PCFICH demapping unit 11 demappings the PCFICH. PCFICH is mapped to OFDM symbol # 0. FIG. 5 is a diagram illustrating a mapping image of PCFICH. Each square in FIG. 5 represents one REG, and each hatched square represents a REG to which PCFICH is demapped. In FIG. 5, the numbers attached to the squares indicate PCFICH symbol-quadruplet numbers.

ここで、PCFICHのマッピングパターンを計算するアルゴリズムは、非特許文献1によれば式(1)で表される。kはマッピングパターンとなる。1つのOFDM symbol分のRB数

Figure 2011142448
は、システム帯域幅により6,15,25,50,75,100の6通りとなる。1つのRB分のSC(Sub−carrier)数
Figure 2011142448
は、定数であり、12となる。また、
Figure 2011142448
は、床関数である。
Figure 2011142448
・・・式(1) Here, according to Non-Patent Document 1, an algorithm for calculating a PCFICH mapping pattern is represented by Expression (1). k is a mapping pattern. Number of RBs for one OFDM symbol
Figure 2011142448
Are 6, 15, 25, 50, 75, 100 depending on the system bandwidth. Number of SC (Sub-carrier) for one RB
Figure 2011142448
Is a constant and is 12. Also,
Figure 2011142448
Is a floor function.
Figure 2011142448
... Formula (1)

ただし、式(1)において、kは

Figure 2011142448
の剰余とする。また、
Figure 2011142448
は、式(2)で計算される。
Figure 2011142448
・・・式(2)
Physical−layer cell identity
Figure 2011142448
は、基地局毎に振られた番号であり、0〜503の値域をとる。 However, in Formula (1), k is
Figure 2011142448
The remainder. Also,
Figure 2011142448
Is calculated by equation (2).
Figure 2011142448
... Formula (2)
Physical-layer cell identity
Figure 2011142448
Is a number assigned to each base station and takes a value range of 0 to 503.

上記数式を見ると、[数12]は

Figure 2011142448
つまり6の倍数であることが分かる。PCFICHがマッピングされるOFDM symbol#0はRS有りのため、REGサイズも同様に6となる。従って、PCFICHがマッピングされるREG番号は、式(3)により算出できる。ここで、
Figure 2011142448
は[数12]を[数15]で除算することにより計算される。
Figure 2011142448
・・・式(3) Looking at the above formula, [Equation 12] is
Figure 2011142448
That is, it is understood that it is a multiple of 6. Since OFDM symbol # 0 to which PCFICH is mapped has an RS, the REG size is 6 as well. Therefore, the REG number to which the PCFICH is mapped can be calculated by Expression (3). here,
Figure 2011142448
Is calculated by dividing [Equation 12] by [Equation 15].
Figure 2011142448
... Formula (3)

ただし、[数16]は

Figure 2011142448
の剰余とする。また、
Figure 2011142448
についても同様に[数18]の剰余とする。これは、例えば、式(3)の右辺第2項の加算結果が[数18]以上になる場合に、加算結果から[数18]を減算するなどで求められる。PDCCHのデマッピングのために、[数19]が最小となるPCFICH symbol−quadruplet番号を求めて[数1]とする。ここで、iはPCFICH symbol−quadruplet番号として、0〜3の値をとる。 However, [Equation 16] is
Figure 2011142448
The remainder. Also,
Figure 2011142448
Similarly, the remainder of [Equation 18] is used. This can be obtained, for example, by subtracting [Equation 18] from the addition result when the addition result of the second term on the right side of Equation (3) is equal to or greater than [Equation 18]. For the PDCCH demapping, a PCFICH symbol-quadruplet number that minimizes [Equation 19] is obtained and is set as [Equation 1]. Here, i takes a value of 0 to 3 as a PCFICH symbol-quadruplet number.

次に、ステップS12において、PHICHデマッピング部12は、PHICHをデマッピングする。   Next, in step S12, the PHICH demapping unit 12 demaps the PHICH.

PHICHは、通常OFDM symbol#0にマッピングされるが、Extended PHICH durationの場合、複数のOFDM symbolにマッピングされる。   PHICH is normally mapped to OFDM symbol # 0, but in the case of Extended PHICH duration, it is mapped to a plurality of OFDM symbols.

図6は、通常のPHICHのマッピングイメージを示す図である。図7は、Extended PHICH durationの場合における、PHICHのマッピングイメージを示す図である。図7の右側は、Extended PHICH durationでかつMBSFN subframeの場合における、PHICHのマッピングイメージを示す。Extended PHICH durationでかつMBSFN subframeの場合において、2OFDM symbol上に、2REG毎に交互にマッピングされるが、図7では簡略化して1REG毎に交互にマッピングされるものとして表されている。   FIG. 6 is a diagram illustrating a normal PHICH mapping image. FIG. 7 is a diagram illustrating a mapping image of PHICH in the case of Extended PHICH duration. The right side of FIG. 7 shows a mapping image of PHICH in the case of Extended PHICH duration and MBSFN subframe. In the case of Extended PHICH duration and MBSFN subframe, mapping is performed alternately every 2REG on 2OFDM symbol, but in FIG. 7, it is expressed as being alternately mapped per 1REG.

図6および図7における四角は、それぞれ、1つのREGを示し、斜線の付されている四角は、PHICHがデマッピングされているREGを示す。図6および図7において、四角に付されている数字は、PHICH symbol−quadruplet番号を示す。   Each of the squares in FIGS. 6 and 7 indicates one REG, and the hatched square indicates a REG to which PHICH is demapped. In FIG. 6 and FIG. 7, the numbers attached to the squares indicate PHICH symbol-quadruplet numbers.

ここで、PHICHのマッピングパターンを計算するアルゴリズムは、非特許文献1によれば次の通りとなる。まず、式(4)により、PHICHがマッピングされるOFDM symbol番号l’が決定される。

Figure 2011142448
・・・式(4)
PHICH symbol−quadruplet番号iは、0〜2の値をとる。PHICH mapping unit番号m’は、NormalCP時において、PHICH group番号(0〜25)、ExtendedCP時において、PHICH group番号(0〜50)を2で割って小数点以下を切り捨てた値をとる。 Here, according to Non-Patent Document 1, an algorithm for calculating a PHICH mapping pattern is as follows. First, the OFDM symbol number l i ′ to which the PHICH is mapped is determined by Equation (4).
Figure 2011142448
... Formula (4)
The PHICH symbol-quadruplet number i takes a value of 0-2. The PHICH mapping unit number m ′ takes a value obtained by dividing the PHICH group number (0 to 25) at the time of NormalCP and by dividing the PHICH group number (0 to 50) by 2 at the time of ExtendedCP and rounding off the decimal point.

PHICHは、Extended PHICH durationでかつMBSFN subframeの場合、2OFDM symbolに、また単にExtended PHICH durationの場合、3OFDM symbolにマッピングされる。PHICHは、Normal PHICH durationの場合、OFDM symbol#0にマッピングされる。   PHICH is mapped to 2OFDM symbol in the case of Extended PHICH duration and MBSFN subframe, and to 3OFDM symbol in the case of simply Extended PHICH duration. In the case of Normal PHICH duration, PHICH is mapped to OFDM symbol # 0.

続いて各OFDM symbolにおけるPHICHがマッピングされるREG番号が次のように決定される。   Subsequently, the REG number to which the PHICH in each OFDM symbol is mapped is determined as follows.

Extended PHICH durationでかつMBSFN subframeの場合、式(5)により、PHICHがマッピングされるREG番号が決定される。

Figure 2011142448
・・・式(5) In the case of Extended PHICH duration and MBSFN subframe, the REG number to which the PHICH is mapped is determined by Equation (5).
Figure 2011142448
... Formula (5)

その他の場合、式(6)により、PHICHがマッピングされるREG番号が決定される。

Figure 2011142448
・・・式(6) In other cases, the REG number to which the PHICH is mapped is determined by Equation (6).
Figure 2011142448
... Formula (6)

ここで、i番目のPHICH symbol−quadrupletがマッピングされるREG番号は、

Figure 2011142448
で表される。OFDM symbol番号l’のREG数
Figure 2011142448
は、OFDM symbol#0の場合、PCFICHがマッピングされたREGを除いたREG数となる。 Here, the REG number to which the i-th PHICH symbol-quadruplet is mapped is
Figure 2011142448
It is represented by REG number of OFDM symbol number l i '
Figure 2011142448
Is the number of REGs excluding the REG to which PCFICH is mapped in the case of OFDM symbol # 0.

PHICHのデマッピング時に、[数23]が最小になる位置のPHICH symbol−quadruplet番号iとPHICH mapping unit番号m’が探索され、それぞれ[数2]および[数3]に格納される。ここで、Extended PHICH durationの場合、PHICHが複数OFDM symbolにマッピングされる。この場合、OFDM symbol毎にメモリ21に保持される。   At the time of PHICH demapping, the PHICH symbol-quadruplet number i and the PHICH mapping unit number m ′ where [Equation 23] is minimized are searched and stored in [Equation 2] and [Equation 3], respectively. Here, in the case of Extended PHICH duration, the PHICH is mapped to a plurality of OFDM symbols. In this case, it is held in the memory 21 for each OFDM symbol.

ステップS13において、内部パラメータ記憶部22、REGカウンタ23、カウンタ25は、PDCCH symbol−quadruplet番号およびREG番号、PCFICHがマッピングされる最小のREG番号、並びにPHICHがマッピングされる最小のREG番号をそれぞれ初期化する。   In step S13, the internal parameter storage unit 22, the REG counter 23, and the counter 25 initially set the PDCCH symbol-quadruplet number and REG number, the minimum REG number to which PCFICH is mapped, and the minimum REG number to which PHICH is mapped, respectively. Turn into.

すなわち、REGカウンタ23は、m”に0を設定することで、PDCCH symbol quadruplet番号を初期化する。   That is, the REG counter 23 initializes the PDCCH symbol quadruplet number by setting m ″ to 0.

また、内部パラメータ記憶部22は、式(7)に示されるように、PCFICH symbol quadruplet番号を初期化する。

Figure 2011142448
・・・式(7) In addition, the internal parameter storage unit 22 initializes the PCFICH symbol quadruplet number as shown in Expression (7).
Figure 2011142448
... Formula (7)

さらに、REGカウンタ23は、式(8)に示されるように、PCFICH REG番号を初期化する。

Figure 2011142448
・・・式(8) Further, the REG counter 23 initializes the PCFICH REG number as shown in Expression (8).
Figure 2011142448
... Formula (8)

さらに、変数iを0から1ずつインクリメントして、変数iが、PDCCHがマッピングされているOFDM symbol数L未満である間、式(9)および式(10)により、内部パラメータ記憶部22において、PHICH symbol quadruplet番号、PHICH mapping unit番号、およびPHICH REG番号が初期化される。

Figure 2011142448
・・・式(9)
なお、変数iは0から、PDCCHがマッピングされているOFDM symbol数L未満までインクリメントされるが、PHICH symbol quadruplet番号、PHICH mapping unit番号、およびPHICH REG番号の式(9)による初期化は、変数iが、PHICHがマッピングされているOFDM symbol数L’未満の場合に行われる。 Furthermore, the variable i is incremented by 1 from 0, and while the variable i is less than the number of OFDM symbols L to which the PDCCH is mapped, the internal parameter storage unit 22 performs the following operation using the equations (9) and (10): A PHICH symbol quadruplet number, a PHICH mapping unit number, and a PHICH REG number are initialized.
Figure 2011142448
... Formula (9)
Note that the variable i is incremented from 0 to less than the OFDM symbol number L to which the PDCCH is mapped, but the initialization by the expression (9) of the PHICH symbol quadruplet number, the PHICH mapping unit number, and the PHICH REG number is This is performed when i is less than the number L ′ of OFDM symbols to which PHICH is mapped.

変数iが、1ずつインクリメントされて、PDCCHがマッピングされているOFDM symbol数L未満でなくなった場合、あるいは、変数iが、PHICHがマッピングされているOFDM symbol数L’未満でなくなった場合、式(10)に示されるように、内部パラメータ記憶部22において、PHICHがマッピングされていないOFDM symbolでは実在しない大きな値で初期化される。

Figure 2011142448
・・・式(10) When the variable i is incremented by 1 and becomes less than the number of OFDM symbols L to which the PDCCH is mapped, or when the variable i is less than the number of OFDM symbols L to which the PHICH is mapped, As shown in (10), the internal parameter storage unit 22 is initialized with a large value that does not actually exist in the OFDM symbol to which PHICH is not mapped.
Figure 2011142448
... Formula (10)

なお、

Figure 2011142448
には実在しない大きな値として301などを代入してもよいが、そもそもPCFICHの判定をl’=0のときにのみ行なうようにしてもよい。 In addition,
Figure 2011142448
For example, 301 may be substituted as a large value that does not exist, but PCFICH determination may be performed only when l ′ = 0.

ここで、1つのRBに含まれるREGについて説明する。   Here, a REG included in one RB will be described.

1つのRBに含まれるREGの数は、そのOFDM symbolにRSがマッピングされているか否かにより決まり、RS有りの場合、2、無しの場合、3となる。ここで、処理を単純化するため、1つのRBに含まれるREGの数はすべて3であると仮定する。   The number of REGs included in one RB is determined by whether or not an RS is mapped to the OFDM symbol, and is 2 when there is an RS and 3 when there is no RS. Here, in order to simplify the processing, it is assumed that the number of REGs included in one RB is all three.

以下、それぞれ周波数の低いREGから下段、中段、上段と称する。RSの有無はOFDM symbol、TxAnt数およびCP長に依存する。REGの数が2の場合、中段がない、ということになり、後段の処理にて「REGではない」と判定され、ステップS23〜ステップS29の手続きがスキップされることになる。   Hereinafter, the REG having a low frequency is referred to as a lower stage, a middle stage, and an upper stage. The presence or absence of RS depends on the OFDM symbol, the number of TxAnts, and the CP length. When the number of REGs is 2, it means that there is no middle stage, and it is determined that it is not “REG” in the subsequent stage processing, and the procedure from step S23 to step S29 is skipped.

なお、Extended CPかつ狭帯域(RB数が10以下)でCFIが3の場合のみ、OFDM symbol#3のREG数が2となり、中段がないということになる。このとき、TxAnt数が4本の場合はOFDM symbol#2、それ以外の場合はOFDM symbol#1と#2の上段のREGより先に、OFDM symbol#3の上段のREGにPDCCHをマッピングする必要があるので注意を要する。   Note that only when the extended CP is narrow band (the number of RBs is 10 or less) and the CFI is 3, the number of REGs of OFDM symbol # 3 is 2, and there is no middle stage. At this time, it is necessary to map the PDCCH to the upper REG of the OFDM symbol # 3 before the upper REG of the OFDM symbol # 1 and # 2 in the case of the OFDM symbol # 2 when the number of TxAnts is four. Because there is, it needs attention.

ステップS14およびステップS15において、次に説明するステップS21〜S31の手続きが、1つのRB内の、下段、中段、上段について繰り返される。   In step S14 and step S15, the procedures of steps S21 to S31 described below are repeated for the lower stage, the middle stage, and the upper stage in one RB.

ステップS21において、カウンタ25は、OFDM symbol番号l’を0にする。ステップS22において、コンパレータ24は、REGカウンタ23からPDCCH用のREGカウント値を受取り、PDCCHのREGであるか否かを判定し、REGであると判定された場合、手続きはステップS23に進む。 In step S21, the counter 25 sets the OFDM symbol number l i ′ to 0. In step S22, the comparator 24 receives the REG count value for PDCCH from the REG counter 23, determines whether or not it is a PDCCH REG, and if it is determined to be REG, the procedure proceeds to step S23.

ステップS22において、REGであると判定された場合、手続きはステップS23に進む。   If it is determined in step S22 that it is REG, the procedure proceeds to step S23.

ステップS23において、コンパレータ24は、REGカウンタ23からPCFICH用のREGカウント値を受取り、PCFICH用のREGカウント値が、PDCCH用のREGカウント値と同じであるか否か判定することで、PDCCH用のREGカウント値で示されるREGにPCFICHがマッピングされているか否かを判定する。   In step S23, the comparator 24 receives the REG count value for PCFICH from the REG counter 23, and determines whether the REG count value for PCFICH is the same as the REG count value for PDCCH. It is determined whether PCFICH is mapped to REG indicated by the REG count value.

ステップS23において、PDCCH用のREGカウント値で示されるREGにPCFICHがマッピングされていると判定された場合、手続きはステップS24に進み、REGカウンタ23において、PCFICH関連の更新がなされる。   If it is determined in step S23 that the PCFICH is mapped to the REG indicated by the PDCCH REG count value, the procedure proceeds to step S24, and the PCFICH related update is performed in the REG counter 23.

すなわち、PCFICHがマッピングされているREGに到達した場合、そのREGへのPDCCHのマッピングはスキップされる。この時、PCFICHがマッピングされているREGについては、次のPCFICH symbol−quadruplet番号のものに更新される。式(11)に示される演算により、PCFICH symbol quadruplet番号が更新され、式(12)に示される演算により、PCFICH REG番号が更新される。PCFICH symbol−quadruplet数は4であるため、mod 4の演算となる。また

Figure 2011142448

Figure 2011142448
の剰余とする。
Figure 2011142448
・・・式(11)
Figure 2011142448
・・・式(12) That is, when the REG to which the PCFICH is mapped is reached, the mapping of the PDCCH to the REG is skipped. At this time, the REG to which the PCFICH is mapped is updated to the next PCFICH symbol-quadruplet number. The PCFICH symbol quadruplet number is updated by the calculation shown in Expression (11), and the PCFICH REG number is updated by the calculation shown in Expression (12). Since the number of PCFICH symbol-quadruplets is 4, the operation is mod 4. Also
Figure 2011142448
Also
Figure 2011142448
The remainder.
Figure 2011142448
... Formula (11)
Figure 2011142448
... Formula (12)

ステップS24の後、手続きはステップS29に進む。   After step S24, the procedure proceeds to step S29.

ステップS23において、PDCCH用のREGカウント値で示されるREGにPCFICHがマッピングされていないと判定された場合、手続きはステップS25に進む。ステップS25において、コンパレータ24は、REGカウンタ23からPHICH用のREGカウント値を受取り、PHICH用のREGカウント値が、PDCCH用のREGカウント値と同じであるか否か判定することで、PDCCH用のREGカウント値で示されるREGにPHICHがマッピングされているか否かを判定する。   If it is determined in step S23 that the PCFICH is not mapped to the REG indicated by the PDCCH REG count value, the procedure proceeds to step S25. In step S25, the comparator 24 receives the REG count value for PHICH from the REG counter 23, and determines whether the REG count value for PHICH is the same as the REG count value for PDCCH. It is determined whether PHICH is mapped to the REG indicated by the REG count value.

ステップS25において、PDCCH用のREGカウント値で示されるREGにPHICHがマッピングされていると判定された場合、手続きはステップS26に進み、REGカウンタ23において、PHICH関連の更新がなされる。   If it is determined in step S25 that PHICH is mapped to REG indicated by the REG count value for PDCCH, the procedure proceeds to step S26, and PHICH related updating is performed in REG counter 23.

すなわち、PHICHがマッピングされているREGに到達した場合、そのREGへのPDCCHのマッピングはスキップされる。この時、PHICHがマッピングされているREGについては、次のPHICH symbol−quadruplet番号のものに更新される。PHICH symbol−quadruplet数は3であるため、mod 3の演算となる。なお、ここでは説明簡略化のためにMBSFNのケースを考慮せず記載する。   That is, when the REG to which the PHICH is mapped is reached, the mapping of the PDCCH to the REG is skipped. At this time, the REG to which the PHICH is mapped is updated to the next PHICH symbol-quadruplet number. Since the PHICH symbol-quadruplet number is 3, the operation is mod 3. Here, for simplicity of explanation, the description is made without considering the MBSFN case.

より詳細には、式(13)で示される条件が成り立つ場合、式(14)に示される演算により、PHICH symbol−quadruplet番号が更新される。

Figure 2011142448
・・・式(13)
Figure 2011142448
・・・式(14) More specifically, when the condition represented by Expression (13) is satisfied, the PHICH symbol-quadruplet number is updated by the operation represented by Expression (14).
Figure 2011142448
... Formula (13)
Figure 2011142448
... Formula (14)

すなわち、式(13)で示される条件が成り立つ、PHICH mapping unit番号

Figure 2011142448
がPHICH mapping unit数
Figure 2011142448
に達していたら、PHICH symbol−quadruplet番号
Figure 2011142448
が更新されて、式(15)に示されるように、PHICH mapping unit番号
Figure 2011142448
が0に初期化される。
Figure 2011142448
・・・式(15) That is, the PHICH mapping unit number that satisfies the condition expressed by the equation (13)
Figure 2011142448
Is the number of PHICH mapping units
Figure 2011142448
If you have reached PHICH symbol-quadruplet number
Figure 2011142448
Is updated and the PHICH mapping unit number as shown in Equation (15)
Figure 2011142448
Is initialized to 0.
Figure 2011142448
... Formula (15)

式(13)で示される条件が成り立たない場合、式(16)に示されるように、PHICH mapping unit番号

Figure 2011142448
が1だけインクリメントされる。
Figure 2011142448
・・・式(16) When the condition shown in Expression (13) does not hold, as shown in Expression (16), PHICH mapping unit number
Figure 2011142448
Is incremented by one.
Figure 2011142448
... Formula (16)

式(13)〜式(16)に示される更新の後、式(17)に示されるように、PHICHがマッピングされるREG番号

Figure 2011142448
が更新される。
Figure 2011142448
・・・式(17) After the update shown in Equation (13) to Equation (16), the REG number to which PHICH is mapped as shown in Equation (17)
Figure 2011142448
Is updated.
Figure 2011142448
... Formula (17)

ここで、MBSFNのケースを考慮しない場合、PHICH symbol−quadrupletは、PHICH mapping unit単位に連続にマッピングされるため、PHICHがマッピングされているREGの更新は

Figure 2011142448
を参照せずに、
Figure 2011142448
を1だけインクリメントすることで算出できる。なお、MBSFNのケースでは2REG単位にOFDM symbolが代わるため、3だけインクリメントされることになる。また、PHICH symbol−quadruplet番号
Figure 2011142448
の更新時にも2REG単位の考慮が必要となる。 Here, when the case of MBSFN is not considered, since PHICH symbol-quadruplet is continuously mapped in units of PHICH mapping unit, updating of REG to which PHICH is mapped is performed.
Figure 2011142448
Without referring to
Figure 2011142448
Can be calculated by incrementing by one. In the case of MBSFN, since OFDM symbol is replaced in units of 2REG, it is incremented by 3. In addition, PHICH symbol-quadruplet number
Figure 2011142448
Even when updating, it is necessary to consider 2REG units.

ステップS26の後、手続きはステップS29に進む。   After step S26, the procedure proceeds to step S29.

ステップS25において、PDCCH用のREGカウント値で示されるREGにPHICHがマッピングされていないと判定された場合、手続きはステップS27に進み、REGペア部26は、PDCCHのデマッピングを行なう。すなわち、REGペア部26は、PDCCH用のREGカウント値で示される、PDCCH symbol−quadruplet番号のREGをデマッピングする。ここで、ここで、nRSは、REG内のRS数を示し、0または2である。 If it is determined in step S25 that PHICH is not mapped to the REG indicated by the REG count value for PDCCH, the procedure proceeds to step S27, and the REG pair unit 26 performs PDCCH demapping. That is, the REG pair unit 26 demaps the REG of the PDCCH symbol-quadruplet number indicated by the REG count value for PDCCH. Here, n RS indicates the number of RSs in the REG and is 0 or 2.

ステップS28において、内部パラメータ記憶部22は、PDCCH symbol−quadruplet番号m”を1だけインクリメントする。ステップS29において、REGカウンタ23は、OFDM symbol毎のREG番号を1だけインクリメントする。   In step S28, the internal parameter storage unit 22 increments the PDCCH symbol-quadruplet number m ″ by 1. In step S29, the REG counter 23 increments the REG number for each OFDM symbol by 1.

ステップS30において、REGカウンタ23は、OFDM symbol番号l’を1だけインクリメントする。ステップS31において、コンパレータ24は、OFDM symbol番号l’がPDCCHがマッピングされているOFDM symbol数Lに達したか否かを判定する。ステップS31において、OFDM symbol番号l’がPDCCHがマッピングされているOFDM symbol数Lに達していないと判定された場合、手続きは、ステップS22に戻り、上述した処理が繰り返される。   In step S30, the REG counter 23 increments the OFDM symbol number l 'by 1. In step S31, the comparator 24 determines whether or not the OFDM symbol number l ′ has reached the OFDM symbol number L to which the PDCCH is mapped. If it is determined in step S31 that the OFDM symbol number l 'has not reached the number L of OFDM symbols to which the PDCCH is mapped, the procedure returns to step S22 and the above-described processing is repeated.

ステップS14およびステップS15において、1つのRB内の、下段、中段、上段について上述した処理が繰り返されると、手続きはステップS16に進み、制御部27は、nREG[0]が1つのOFDM symbol分のRB数[数7]の2倍に等しいか否かを判定し、nREG[0]が1つのOFDM symbol分のRB数[数7]の2倍に等しくないと判定された場合、手続きはステップS14に戻り、上述した処理が繰り返される。 In step S14 and step S15, when the above-described processing is repeated for the lower, middle, and upper stages in one RB, the procedure proceeds to step S16, and the control unit 27 sets n REG [0] for one OFDM symbol. If it is determined whether or not n REG [0] is not equal to twice the number of RBs [equation 7] for one OFDM symbol, Returns to step S14, and the processing described above is repeated.

ステップS16において、nREG[0]が1つのOFDM symbol分のRB数[数7]の2倍に等しいと判定された場合、PDCCHのデマッピングの処理は終了する。 If it is determined in step S16 that n REG [0] is equal to twice the number of RBs for one OFDM symbol [Equation 7], the PDCCH demapping process ends.

このように、PDCCHのデマッピングではRE番号の代わりに、REGに番号がふられて用いられる。そして、PDCCHのデマッピング時、PCFICHおよびPHICHがマッピングされているREGの番号を昇順に算出しながら避けることにより、従来必要であった「PCFICHおよびPHICHがマッピングされているREGの先頭のRE番号を全て保持するためのメモリ」を不要とすることができる。すなわち、LTEにおいて、小規模回路にてPDCCHデマッピングすることが可能になる。   Thus, in demapping of PDCCH, a REG is numbered instead of an RE number. When the PDCCH is demapped, the REG numbers to which the PCFICH and PHICH are mapped are calculated while being calculated in ascending order, so that the “RE number at the beginning of the REG to which the PCFICH and PHICH are mapped is changed. It is possible to eliminate the need for a “memory for holding all”. That is, in LTE, PDCCH demapping can be performed in a small circuit.

以上のように、LTEにおける制御CHのデマッピング処理に適用することができる。   As described above, the present invention can be applied to the control CH demapping process in LTE.

なお、以上の説明ではPCFICHがマッピングされた最小のREG番号に対応するPCFICH symbol−quadruplet番号を探索し、PDCCHのデマッピングではそこから順次PCFICHのデマッピングパタンを生成して使用する方法を記載したが、そもそもPCFICHのデマッピングパタン4つを保持しておいて順次使用するようにしてもよいし、または4つのパタンを並び替えて使用するようにしてもよい。   In the above description, the PCFICH symbol-quadruplet number corresponding to the smallest REG number to which the PCFICH is mapped is searched, and in the PDCCH demapping, the method of generating and using the PCFICH demapping pattern sequentially is described. However, in the first place, four PCFICH demapping patterns may be held and used sequentially, or the four patterns may be rearranged and used.

くわえて、PHICHがマッピングされた最小のREG番号に対応するPHICH symbol−quadruplet番号およびPHICH mapping unit番号を探索し、PDCCHのデマッピングではまずPHICH symbol−quadruplet番号とPHICH mapping unit番号を初期化してからPHICHのREG番号を初期化したが、PHICHデマッピング時にPHICHがマッピングされた最小のREG番号を探索しているので、それを保持しておいてPDCCHのデマッピングで利用してもよい。   In addition, a PHICH symbol-quadruplet number and a PHICH mapping unit number corresponding to the smallest REG number to which PHICH is mapped are searched. In PDCCH demapping, first, the PHICH symbol-quadruplet number and the PHICH mapping unit number are initialized. The PHICH REG number is initialized, but since the minimum REG number to which the PHICH is mapped is searched for during PHICH demapping, it may be stored and used for PDCCH demapping.

上述した一連の処理は、ハードウェアにより実行することもできるし、ソフトウエアにより実行することもできる。一連の処理をソフトウエアにより実行する場合には、そのソフトウエアを構成するプログラムが、専用のハードウェアに組み込まれているコンピュータ、または、各種のプログラムをインストールすることで、各種の機能を実行することが可能な、例えば汎用のパーソナルコンピュータなどに、プログラム記録媒体からインストールされる。   The series of processes described above can be executed by hardware or can be executed by software. When a series of processing is executed by software, a program constituting the software executes various functions by installing a computer incorporated in dedicated hardware or various programs. For example, it is installed from a program recording medium in a general-purpose personal computer or the like.

図8は、上述した一連の処理をプログラムにより実行するコンピュータのハードウェアの構成例を示すブロック図である。   FIG. 8 is a block diagram illustrating an example of a hardware configuration of a computer that executes the above-described series of processes using a program.

コンピュータにおいて、CPU(Central Processing Unit)51,ROM(Read Only Memory)52,RAM(Random Access Memory)53は、バス54により相互に接続されている。   In a computer, a CPU (Central Processing Unit) 51, a ROM (Read Only Memory) 52, and a RAM (Random Access Memory) 53 are connected to each other by a bus 54.

バス54には、さらに、入出力インタフェース55が接続されている。入出力インタフェース55には、キーボード、マウス、マイクロホンなどよりなる入力部56、ディスプレイ、スピーカなどよりなる出力部57、ハードディスクや不揮発性のメモリなどよりなる記憶部58、ネットワークインタフェースなどよりなる通信部59、磁気ディスク、光ディスク、光磁気ディスク、或いは半導体メモリなどのリムーバブルメディア61を駆動するドライブ60が接続されている。   An input / output interface 55 is further connected to the bus 54. The input / output interface 55 includes an input unit 56 composed of a keyboard, mouse, microphone, etc., an output unit 57 composed of a display, a speaker, etc., a storage unit 58 composed of a hard disk and a non-volatile memory, and a communication unit 59 composed of a network interface. A drive 60 for driving a removable medium 61 such as a magnetic disk, an optical disk, a magneto-optical disk, or a semiconductor memory is connected.

以上のように構成されるコンピュータでは、CPU51が、例えば、記憶部58に記憶されているプログラムを、入出力インタフェース55及びバス54を介して、RAM53にロードして実行することにより、上述した一連の処理が行われる。   In the computer configured as described above, the CPU 51 loads the program stored in the storage unit 58 to the RAM 53 through the input / output interface 55 and the bus 54 and executes the program, for example. Is performed.

コンピュータ(CPU51)が実行するプログラムは、例えば、磁気ディスク(フレキシブルディスクを含む)、光ディスク(CD-ROM(Compact Disc-Read Only Memory),DVD(Digital Versatile Disc)等)、光磁気ディスク、もしくは半導体メモリなどよりなるパッケージメディアであるリムーバブルメディア61に記録して、あるいは、ローカルエリアネットワーク、インターネット、デジタル衛星放送といった、有線または無線の伝送媒体を介して提供される。   The program executed by the computer (CPU 51) is, for example, a magnetic disk (including a flexible disk), an optical disk (CD-ROM (Compact Disc-Read Only Memory), DVD (Digital Versatile Disc), etc.), a magneto-optical disk, or a semiconductor. It is recorded on a removable medium 61, which is a package medium composed of a memory or the like, or is provided via a wired or wireless transmission medium such as a local area network, the Internet, or digital satellite broadcasting.

そして、プログラムは、リムーバブルメディア61をドライブ60に装着することにより、入出力インタフェース55を介して、記憶部58に記憶することで、コンピュータにインストールすることができる。また、プログラムは、有線または無線の伝送媒体を介して、通信部59で受信し、記憶部58に記憶することで、コンピュータにインストールすることができる。その他、プログラムは、ROM52や記憶部58にあらかじめ記憶しておくことで、コンピュータにあらかじめインストールしておくことができる。   The program can be installed in the computer by installing the removable medium 61 in the drive 60 and storing it in the storage unit 58 via the input / output interface 55. Further, the program can be installed in a computer by being received by the communication unit 59 via a wired or wireless transmission medium and stored in the storage unit 58. In addition, the program can be installed in the computer in advance by storing it in the ROM 52 or the storage unit 58 in advance.

なお、コンピュータが実行するプログラムは、本明細書で説明する順序に沿って時系列に処理が行われるプログラムであっても良いし、並列に、あるいは呼び出しが行われたとき等の必要なタイミングで処理が行われるプログラムであっても良い。   The program executed by the computer may be a program that is processed in time series in the order described in this specification, or in parallel or at a necessary timing such as when a call is made. It may be a program for processing.

また、本発明の実施の形態は、上述した実施の形態に限定されるものではなく、本発明の要旨を逸脱しない範囲において種々の変更が可能である。   The embodiments of the present invention are not limited to the above-described embodiments, and various modifications can be made without departing from the scope of the present invention.

11…PCFICHデマッピング部、12…PHICHデマッピング部、13…PDCCHデマッピング部、21…メモリ、22…内部パラメータ記憶部、23…REGカウンタ、24…コンパレータ、25…カウンタ、26…REGペア部、27…制御部、51…CPU、52…ROM、53…RAM、58…記憶部、61…リムーバブルメディア   DESCRIPTION OF SYMBOLS 11 ... PCFICH demapping part, 12 ... PHICH demapping part, 13 ... PDCCH demapping part, 21 ... Memory, 22 ... Internal parameter storage part, 23 ... REG counter, 24 ... Comparator, 25 ... Counter, 26 ... REG pair part 27 ... Control unit, 51 ... CPU, 52 ... ROM, 53 ... RAM, 58 ... Storage unit, 61 ... Removable media

Claims (5)

LTE(Long Term Evolution)に準拠して、送信アンテナ毎に周波数軸上のRE(Resource Element)を単位としてマッピングされた信号を受信する受信装置において、
上記REのグループであるREG(Resource Element Group)であって、順に通し番号が付されているREGのうちの、上記通し番号の順に注目されたREGである注目REGに、PCFICH(Physical Control Format Indicator Channel)またはPHICH(Physical HARQ(Hybrid Automatic Repeat Request) Indicator Channel)の少なくとも一方がマッピングされているか否かを判定する判定手段と、
上記注目REGに、PCFICHおよびPHICHがいずれもマッピングされていないと判定された場合、上記注目REGにPDCCH(Physical Downlink Control Channel)をデマッピングするPDCCHデマッピング手段と
を有することを特徴とする受信装置。
In a receiving apparatus that receives a signal mapped in units of RE (Resource Element) on the frequency axis for each transmission antenna in accordance with LTE (Long Term Evolution),
A REG (Resource Element Group) that is a group of the REs, and among the REGs that are sequentially numbered, the attention REGs that are noticed in the order of the serial numbers are added to the PCFICH (Physical Control Indicator Channel). Or a determination means for determining whether at least one of PHICH (Physical HARQ (Hybrid Automatic Repeat Request) Indicator Channel) is mapped;
PDCCH demapping means for demapping PDCCH (Physical Downlink Control Channel) to the target REG when it is determined that neither PCFICH nor PHICH is mapped to the target REG .
請求項1に記載の受信装置において、
前記REGにPCFICHをデマッピングするPCFICHデマッピング手段と、
前記REGにPHICHをデマッピングするPHICHデマッピング手段と
をさらに有することを特徴とする受信装置。
The receiving device according to claim 1,
PCFICH demapping means for demapping PCFICH to the REG;
And a PHICH demapping means for demapping PHICH to the REG.
請求項2に記載の受信装置において、
前記PCFICHデマッピング手段は、PCFICHがマッピングされた前記REGの通し番号のうち最小の通し番号に対応するPCFICH symbol−quadruplet番号を探索し、
前記PHICHデマッピング手段は、PHICHがマッピングされた前記REGの通し番号のうち最小の通し番号に対応するPHICH symbol−quadruplet番号およびPHICH mapping unit番号を探索し、
前記判定手段は、前記PCFICH symbol−quadruplet番号、前記PHICH symbol−quadruplet番号、および前記PHICH mapping unit番号を参照して、前記注目REGに、PCFICHまたはPHICHの少なくとも一方がマッピングされているか否かを判定する
ことを特徴とする受信装置。
The receiving device according to claim 2,
The PCFICH demapping means searches for a PCFICH symbol-quadruplet number corresponding to the smallest serial number among the serial numbers of the REG to which the PCFICH is mapped,
The PHICH demapping means searches for a PHICH symbol-quadruplet number and a PHICH mapping unit number corresponding to the smallest serial number among the serial numbers of the REG to which the PHICH is mapped,
The determination means refers to the PCFICH symbol-quadruplet number, the PHICH symbol-quadruplet number, and the PHICH mapping unit number to determine whether at least one of PCFICH or PHICH is mapped to the attention REG. A receiving device.
LTEに準拠して、送信アンテナ毎に周波数軸上のREを単位としてマッピングされた信号を受信する受信方法において、
上記REのグループであるREGであって、順に通し番号が付されているREGのうちの、上記通し番号の順に注目されたREGである注目REGに、PCFICHまたはPHICHの少なくとも一方がマッピングされているか否かを判定する判定ステップと、
上記注目REGに、PCFICHおよびPHICHがいずれもマッピングされていないと判定された場合、上記注目REGにPDCCHをデマッピングするPDCCHデマッピングステップと
を含むことを特徴とする受信方法。
In a reception method for receiving a signal mapped in units of RE on the frequency axis for each transmission antenna in accordance with LTE,
Whether or not at least one of PCFICH and PHICH is mapped to a REG that is a REG that is a group of the REs and that is a REG that is a REG that is noted in the order of the serial numbers among the REGs that are sequentially numbered A determination step for determining
And a PDCCH demapping step of demapping a PDCCH to the target REG when it is determined that neither PCFICH nor PHICH is mapped to the target REG.
LTEに準拠して、送信アンテナ毎に周波数軸上のREを単位としてマッピングされた信号を受信する受信装置のコンピュータに、
上記REのグループであるREGであって、順に通し番号が付されているREGのうちの、上記通し番号の順に注目されたREGである注目REGに、PCFICHまたはPHICHの少なくとも一方がマッピングされているか否かを判定する判定ステップと、
上記注目REGに、PCFICHおよびPHICHがいずれもマッピングされていないと判定された場合、上記注目REGにPDCCHをデマッピングするPDCCHデマッピングステップと
を含む処理を行わせるプログラム。
In accordance with LTE, a computer of a receiving apparatus that receives a signal mapped in units of RE on the frequency axis for each transmission antenna,
Whether or not at least one of PCFICH and PHICH is mapped to a REG that is a REG that is a group of the REs and that is a REG that is a serial number assigned to the REGs that are noted in the order of the serial numbers. A determination step for determining
When it is determined that neither PCFICH nor PHICH is mapped to the target REG, a program for performing a process including a PDCCH demapping step for demapping PDCCH to the target REG.
JP2010001251A 2010-01-06 2010-01-06 Receiving apparatus, receiving method, and program Expired - Fee Related JP5408722B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010001251A JP5408722B2 (en) 2010-01-06 2010-01-06 Receiving apparatus, receiving method, and program

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010001251A JP5408722B2 (en) 2010-01-06 2010-01-06 Receiving apparatus, receiving method, and program

Publications (2)

Publication Number Publication Date
JP2011142448A true JP2011142448A (en) 2011-07-21
JP5408722B2 JP5408722B2 (en) 2014-02-05

Family

ID=44458007

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010001251A Expired - Fee Related JP5408722B2 (en) 2010-01-06 2010-01-06 Receiving apparatus, receiving method, and program

Country Status (1)

Country Link
JP (1) JP5408722B2 (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012086755A1 (en) * 2010-12-22 2012-06-28 Necカシオモバイルコミュニケーションズ株式会社 Receiving device, receiving method and computer program
CN103580787A (en) * 2012-07-27 2014-02-12 中兴通讯股份有限公司 Device and method for control channel resource mapping
DE112012002705B4 (en) * 2011-06-28 2017-03-23 Hitachi, Ltd. Magnetic resonance measuring equipment

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009099271A1 (en) * 2008-02-04 2009-08-13 Lg Electronics Inc. Method of controlling transmit power of uplink channel
WO2009128404A1 (en) * 2008-04-14 2009-10-22 株式会社 エヌ・ティ・ティ・ドコモ User device and communication control method
WO2009157167A1 (en) * 2008-06-23 2009-12-30 パナソニック株式会社 Wireless communication base station apparatus and reference signal allocation method
WO2010013959A2 (en) * 2008-07-30 2010-02-04 Lg Electronics Inc. Method and apparatus of receiving data in wireless communication system

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009099271A1 (en) * 2008-02-04 2009-08-13 Lg Electronics Inc. Method of controlling transmit power of uplink channel
WO2009128404A1 (en) * 2008-04-14 2009-10-22 株式会社 エヌ・ティ・ティ・ドコモ User device and communication control method
WO2009157167A1 (en) * 2008-06-23 2009-12-30 パナソニック株式会社 Wireless communication base station apparatus and reference signal allocation method
WO2010013959A2 (en) * 2008-07-30 2010-02-04 Lg Electronics Inc. Method and apparatus of receiving data in wireless communication system

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012086755A1 (en) * 2010-12-22 2012-06-28 Necカシオモバイルコミュニケーションズ株式会社 Receiving device, receiving method and computer program
DE112012002705B4 (en) * 2011-06-28 2017-03-23 Hitachi, Ltd. Magnetic resonance measuring equipment
CN103580787A (en) * 2012-07-27 2014-02-12 中兴通讯股份有限公司 Device and method for control channel resource mapping
CN103580787B (en) * 2012-07-27 2019-06-14 中兴通讯股份有限公司 A kind of control channel resource mapping apparatus and method

Also Published As

Publication number Publication date
JP5408722B2 (en) 2014-02-05

Similar Documents

Publication Publication Date Title
US11018920B2 (en) User terminal and wireless communication method
EP3399677B1 (en) Apparatus and device for adapting a symbol interval or subcarrier interval.
JP7054701B2 (en) Terminal and communication method
US10686571B2 (en) Method and apparatus for signaling configuration
EP3328116A1 (en) Electronic device in radio communications system and radio communications method
US20210044402A1 (en) Methods and apparatuses for phase tracking reference signal configuration
WO2016127762A1 (en) Method and device for reducing interference
US20180270007A1 (en) Method and network node for reducing interference in a wireless network
US20210184750A1 (en) Beam management
JPWO2015107942A1 (en) Base station apparatus and terminal apparatus
KR20200017882A (en) Method and apparatus for indicating a synchronization signal block in wirelss communication system
AU2017426186A1 (en) Methods and apparatuses for control resource mapping
US11064476B2 (en) Control channel decoding device and method in wireless communication system
WO2018126845A1 (en) Resource indication method and device, base station, and terminal
JP5408722B2 (en) Receiving apparatus, receiving method, and program
US20150319620A1 (en) Base station device, terminal device, communication system, transmission method, reception method, communication method and integrated circuit
WO2012086755A1 (en) Receiving device, receiving method and computer program
JP2015136008A (en) Radio base station and transmission power control method therefor
JP5511005B2 (en) Receiving apparatus, receiving method, and program
CN111903065B (en) Base station and transmission method
JP6798005B2 (en) Base station, terminal and wireless communication method
JP5415308B2 (en) Base station and method for adjusting reference timing in base station
CN111213423B (en) User terminal and wireless communication method
WO2017101607A1 (en) Method and device for transmitting data
JP7306568B2 (en) Communication method

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20121205

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20131002

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20131008

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20131031

LAPS Cancellation because of no payment of annual fees