JP2009258257A - Device and method for driving optical writing type display element, and optical writing type display device - Google Patents

Device and method for driving optical writing type display element, and optical writing type display device Download PDF

Info

Publication number
JP2009258257A
JP2009258257A JP2008105329A JP2008105329A JP2009258257A JP 2009258257 A JP2009258257 A JP 2009258257A JP 2008105329 A JP2008105329 A JP 2008105329A JP 2008105329 A JP2008105329 A JP 2008105329A JP 2009258257 A JP2009258257 A JP 2009258257A
Authority
JP
Japan
Prior art keywords
voltage
voltage application
display element
light
resistance
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2008105329A
Other languages
Japanese (ja)
Inventor
Haruo Harada
陽雄 原田
Hiroshi Arisawa
宏 有沢
Daiki Gan
大樹 鳫
Makoto Gomyo
誠 五明
Taisuke Okano
泰典 岡野
Chisato Urano
千里 浦野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujifilm Business Innovation Corp
Original Assignee
Fuji Xerox Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuji Xerox Co Ltd filed Critical Fuji Xerox Co Ltd
Priority to JP2008105329A priority Critical patent/JP2009258257A/en
Publication of JP2009258257A publication Critical patent/JP2009258257A/en
Withdrawn legal-status Critical Current

Links

Images

Landscapes

  • Liquid Crystal (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a device and a method for driving an optical writing type display element, which suppresses influence on a state of an optical modulation layer which may be generated at the end of voltage application due to accumulated remaining charge, and to provide an optical writing type display device. <P>SOLUTION: The light writing type display element driving device and method and the light writing type display device are provided. The driving device includes: a voltage application means 17 for forming a voltage application circuit together with electrode layers 5, 6 of a display element 1 configured by laminating and holding a photoconductive layer 10 and an optical modulation layer 7 between the electrode layers 5, 6; a light irradiation means 18 for irradiating the display element 1 with writing light; and a resistance control means 12 for controlling a current between the display element 1 and the voltage application means 17 in the voltage application circuit at the end of voltage application so that resistance to a current in a direction of reducing a potential difference between the electrode layers 5, 6 is increased as compared with in voltage application. After dropping correction potential for approximately offsetting transient potential in the voltage application circuit which may be generated at the end of voltage application, the resistance control means 12 is operated. <P>COPYRIGHT: (C)2010,JPO&INPIT

Description

本発明は、光書き込み型表示素子の駆動装置および駆動方法、並びに光書き込み型表示装置に関する。   The present invention relates to a drive device and a drive method for an optical writing display element, and an optical writing display device.

利便性の高い各種リライタブルマーキング技術の研究が為されているが、その1つの方向性として、コレステリック液晶を用いた表示素子は、無電源で表示を保持できるメモリー性を有すること、偏光板を使用しないため明るい表示が得られること、カラーフィルターを用いずにカラー表示が可能なことなどの特長を有することから近年注目を集めている。   Research on various rewritable marking technologies with high convenience has been made, but as one direction, display elements using cholesteric liquid crystal have a memory property that can hold display without power supply, and use polarizing plates In recent years, it has attracted attention because it has features such as being able to obtain a bright display and enabling color display without using a color filter.

コレステリック液晶(カイラルネマチック液晶)が示すプレーナ状態は、螺旋軸に平行に入射した光を右旋光と左旋光に分け、螺旋の捩れ方向に一致する円偏光成分をブラッグ反射し、残りの光を透過させる選択反射現象を起こす。反射光の中心波長λおよび反射波長幅Δλは、螺旋ピッチをp、螺旋軸に直交する平面内の平均屈折率をn、複屈折率をΔnとすると、それぞれ、λ=n・p、Δλ=Δn・pで表され、プレーナのコレステリック液晶層による反射光は、螺旋ピッチに依存した鮮やかな色を呈する。   The planar state of cholesteric liquid crystal (chiral nematic liquid crystal) divides light incident parallel to the helical axis into right-handed rotation and left-handed rotation, Bragg-reflects the circularly polarized light component that matches the twist direction of the helix, and reflects the remaining light. Causes a selective reflection phenomenon to be transmitted. The central wavelength λ and the reflection wavelength width Δλ of the reflected light are λ = n · p and Δλ =, where p is the helical pitch, n is the average refractive index in the plane orthogonal to the helical axis, and Δn is the birefringence. The light reflected by the planar cholesteric liquid crystal layer expressed by Δn · p exhibits a bright color depending on the helical pitch.

正の誘電率異方性を有するコレステリック液晶は、図20(A)に示すように、螺旋軸がセル表面に垂直になり、入射光に対して上記の選択反射現象を起こすプレーナ、図20(B)に示すように、螺旋軸がほぼセル表面に平行になり、入射光を少し前方散乱させながら透過させるフォーカルコニック、および図20(C)に示すように、螺旋構造がほどけて液晶ダイレクタが電界方向を向き、入射光をほぼ完全に透過させるホメオトロピック、の3つの状態を示す。   As shown in FIG. 20A, a cholesteric liquid crystal having positive dielectric anisotropy has a planar structure in which the spiral axis is perpendicular to the cell surface and causes the selective reflection phenomenon described above with respect to incident light. As shown in FIG. 20B, a focal conic in which the spiral axis is almost parallel to the cell surface and transmits the incident light while being slightly scattered forward, and as shown in FIG. Three states are shown: homeotropic, which faces the electric field direction and transmits the incident light almost completely.

上記の3つの状態のうち、プレーナとフォーカルコニックは、無電界で双安定に存在することができる。したがって、コレステリック液晶の相状態は、液晶層に印加される電界強度に対して一義的に決まらず、プレーナが初期状態の場合には、電界強度の増加に伴って、プレーナ、フォーカルコニック、ホメオトロピックの順に変化し、フォーカルコニックが初期状態の場合には、電界強度の増加に伴って、フォーカルコニック、ホメオトロピックの順に変化する。   Of the above three states, the planar and the focal conic can exist bistable without an electric field. Therefore, the phase state of the cholesteric liquid crystal is not uniquely determined with respect to the electric field strength applied to the liquid crystal layer. When the planar is in the initial state, the planar, focal conic, and homeotropic as the electric field strength increases. When the focal conic is in the initial state, it changes in the order of focal conic and homeotropic as the electric field strength increases.

一方、液晶層に印加した電界強度を急激にゼロにした場合には、プレーナとフォーカルコニックはそのままの状態を維持し、ホメオトロピックはプレーナに変化する。
したがって、パルス信号を印加した直後のコレステリック液晶層は、図21に示すようなスイッチング挙動を示し、印加されたパルス信号の電圧が、Vfh以上のときには、ホメオトロピックからプレーナに変化した選択反射状態となり、VpfとVfhの間のときには、フォーカルコニックによる透過状態となり、Vpf以下のときには、パルス信号印加前の状態を継続した状態、すなわちプレーナによる選択反射状態またはフォーカルコニックによる透過状態となる。
On the other hand, when the electric field strength applied to the liquid crystal layer is rapidly reduced to zero, the planar state and the focal conic state are maintained as they are, and the homeotropic state is changed to the planar state.
Therefore, the cholesteric liquid crystal layer immediately after the pulse signal is applied exhibits a switching behavior as shown in FIG. 21. When the voltage of the applied pulse signal is equal to or higher than Vfh, the cholesteric liquid crystal layer is in a selective reflection state changed from homeotropic to planar. When Vpf is between Vpf and Vfh, the transmission state is caused by focal conic, and when it is equal to or lower than Vpf, the state before application of the pulse signal is continued, that is, the selective reflection state by the planar or the transmission state by focal conic.

図21中、縦軸は正規化光反射率であり、最大光反射率を100、最小光反射率を0として、光反射率を正規化している。また、プレーナ、フォーカルコニックおよびホメオトロピックの各状態間には、遷移領域が存在するため、正規化光反射率が50%以上の場合を選択反射状態、正規化光反射率が50%未満の場合を透過状態と定義し、プレーナとフォーカルコニックの状態変化のしきい値電圧をVpfとし、フォーカルコニックとホメオトロピックの状態変化のしきい値電圧をVfhとする。   In FIG. 21, the vertical axis represents the normalized light reflectance, and the light reflectance is normalized with the maximum light reflectance being 100 and the minimum light reflectance being 0. In addition, there is a transition region between the planar, focal conic, and homeotropic states, so the normalized light reflectance is 50% or more when the selective reflection state is normal, and the normalized light reflectance is less than 50%. Is defined as the transmission state, the threshold voltage for the planar and focal conic state change is Vpf, and the threshold voltage for the focal conic and homeotropic state change is Vfh.

コレステリック液晶表示素子は、一対の表示基板間に液晶を連続相として封入する構造のほかに、高分子バインダ中にコレステリック液晶をドロップ状に分散したPDLC(Polymer Dispersed Liquid Crystal)構造や、高分子バインダ中にマイクロカプセル化されたコレステリック液晶を分散したPDMLC(Polymer Dispersed Microencapsulated Liquid Crystal)構造にすることができる(例えば、特許文献1〜3参照)。   The cholesteric liquid crystal display element has a PDLC (Polymer Dispersed Liquid Crystal) structure in which cholesteric liquid crystal is dispersed in a polymer binder in the form of a drop in addition to a structure in which liquid crystal is sealed as a continuous phase between a pair of display substrates, and a polymer binder. A PDMLC (Polymer Dispersed Liquid Crystal Crystal) structure in which microencapsulated cholesteric liquid crystal is dispersed can be formed (for example, see Patent Documents 1 to 3).

PDLC構造やPDMLC構造を用いると、液晶の流動性が抑えられるため曲げや圧力に対する画像の乱れが小さくなり、フレキシブルな媒体を実現できる。また、複数のコレステリック液晶層を直接積層してカラー表示を行ったり、光導電層と積層して光信号で画像をアドレスする表示素子とすることもできる。さらに、表示層を厚膜印刷技術を用いて形成することが可能となるため、製造方法が簡略化されて低コストになるという利点もある。   When the PDLC structure or the PDMLC structure is used, the fluidity of the liquid crystal is suppressed, so that the image disturbance due to bending and pressure is reduced, and a flexible medium can be realized. Further, a color display can be performed by directly laminating a plurality of cholesteric liquid crystal layers, or a display element which can be laminated with a photoconductive layer to address an image with an optical signal. Further, since the display layer can be formed using a thick film printing technique, there is an advantage that the manufacturing method is simplified and the cost is reduced.

従来より、当該技術を利用した表示素子が多数提案されている(例えば、特許文献4参照)。
当該技術による光書き込み型(光アドレス型)表示素子では、このコレステリック液晶の双安定現象を利用して、(A)プレーナによる選択反射状態と、(B)フォーカルコニックによる透過状態と、をスイッチングすることによって、無電界でのメモリ性を有する各種色相のモノクロ表示、または無電界でのメモリ性を有するカラー表示を行う。
Conventionally, many display elements using the technology have been proposed (see, for example, Patent Document 4).
In the optical writing type (optical address type) display element according to the technology, the bistable phenomenon of the cholesteric liquid crystal is used to switch between the selective reflection state by (A) planar and the transmission state by (B) focal conic. Thus, monochrome display of various hues having memory characteristics without an electric field or color display having memory characteristics without an electric field is performed.

図22に、当該技術による一般的な表示素子に対して、露光装置で画像の書き込みを行っている様子を模式的に表す模式図を示す。図22に示されるように、当該技術による表示素子は、一対の透明電極間に液晶層である表示層と光導電体層である有機感光層とが(必要に応じて、不図示の遮光層を挟んで)積層され、一対の基板で挟持されてなるものである。両透明電極に所定のバイアス電圧を印加した状態で、有機感光層側の表面を露光装置で像様に露光することで、所望の記録画像を書き込むことができる。
当該技術による表示素子は、表示層と光導電層とを電極層で挟み込んだユニットをRGBの3色積層することでフルカラー画像を形成することもできる。
FIG. 22 is a schematic diagram schematically showing a state in which an exposure apparatus performs image writing on a general display element according to the technology. As shown in FIG. 22, the display element according to this technique includes a display layer that is a liquid crystal layer and an organic photosensitive layer that is a photoconductor layer between a pair of transparent electrodes (a light shielding layer (not shown) if necessary). Are stacked) and are sandwiched between a pair of substrates. A desired recorded image can be written by exposing the surface of the organic photosensitive layer sidewise with an exposure device in a state where a predetermined bias voltage is applied to both transparent electrodes.
The display element according to this technique can also form a full-color image by laminating three colors of RGB, each of which has a display layer and a photoconductive layer sandwiched between electrode layers.

特公平7−009512号公報Japanese Patent Publication No. 7-009512 特開平9−236791号公報Japanese Patent Laid-Open No. 9-236791 特許第3178530号明細書Japanese Patent No. 3178530 特開平11−237644号公報JP 11-237644 A 特開2004−12569号公報Japanese Patent Application Laid-Open No. 2004-12469 特開2005−196062号公報Japanese Patent Laid-Open No. 2005-196062

このような光導電層および光変調層が積層挟持されてなる光書き込み型表示素子に電圧印加すると、それぞれの層のインピーダンス比に応じた分圧がそれぞれの層にかかる。光導電層および光変調層は容量性(誘電体的性質)と抵抗性(抵抗的性質)とを併せ持つため、両層のインピーダンスがマッチングしていない場合には、容量分圧から抵抗分圧への過渡変化によって生じる不要な残留電荷が両層の界面に蓄積されてしまう。   When a voltage is applied to the photo-writing type display element in which such a photoconductive layer and a light modulation layer are sandwiched and sandwiched, a partial pressure corresponding to the impedance ratio of each layer is applied to each layer. Since the photoconductive layer and the light modulation layer have both capacitive (dielectric properties) and resistive (resistive properties), if the impedances of the two layers do not match, capacitive partial pressure to resistive partial pressure Unnecessary residual charges generated by the transient change in the temperature are accumulated at the interface between the two layers.

光書き込み型表示素子では、画像の明暗に応じて光導電層のインピーダンスを変化させるため、画像の明暗によらず光変調層とインピーダンスをマッチングさせることは困難であり、この不要な残留電荷の蓄積を回避できない。
この状態で、書き込み終了時に前記一対の電極を基準電位に揃えて印加電圧を除去すると、両層の境界の残留電荷が逆電位(過渡電位)として現れ、光変調層の状態(液晶層においては配向状態。以下同様)に影響を与える懸念がある。
In the photo-writing display element, the impedance of the photoconductive layer is changed according to the brightness of the image, so it is difficult to match the impedance with the light modulation layer regardless of the brightness of the image. Cannot be avoided.
In this state, when the applied voltage is removed by aligning the pair of electrodes to the reference potential at the end of writing, the residual charge at the boundary between both layers appears as a reverse potential (transient potential), and the state of the light modulation layer (in the liquid crystal layer) There is a concern of affecting the orientation state (the same applies hereinafter).

電圧印加時に両層に蓄積された残留電荷によって電圧印加終了時に生じる光変調層の状態への影響を抑制する方法として、特許文献5や特許文献6には、電圧印加の終了直前に電圧印加回路における過渡電位を相殺する補正電位となる(特許文献5にあっては逆極性の)パルス電圧(以下、単に「補正パルス」という場合がある。)を印加する技術が開示されている。しかし、当該補正電位を印加した後に補正パルスの印加を終了させた場合、結局当該補正電位に基づく残留電荷が逆電位として現れ、光変調層の状態に影響を与える懸念を完全には払拭できない。   As a method for suppressing the influence on the state of the light modulation layer that occurs at the end of voltage application due to residual charges accumulated in both layers at the time of voltage application, Patent Document 5 and Patent Document 6 disclose a voltage application circuit immediately before the end of voltage application. Discloses a technique for applying a pulse voltage (which may be simply referred to as a “correction pulse” hereinafter) that is a correction potential that cancels the transient potential in FIG. However, when the application of the correction pulse is terminated after the correction potential is applied, the residual charge based on the correction potential eventually appears as a reverse potential, and the concern that affects the state of the light modulation layer cannot be completely eliminated.

したがって本発明は、光導電層および光変調層が積層挟持されてなる光書き込み型表示素子について、電圧印加時に両層に蓄積された残留電荷によって電圧印加終了時に生じる光変調層の状態への影響を抑制する、光書き込み型表示素子の駆動装置および駆動方法、並びに光書き込み型表示装置を提供することを課題とする。   Therefore, the present invention relates to a photo-writing type display element in which a photoconductive layer and a light modulation layer are sandwiched and sandwiched, and influences on the state of the light modulation layer generated at the end of voltage application due to residual charges accumulated in both layers upon voltage application. It is an object of the present invention to provide an optical writing display element driving device and driving method, and an optical writing display device that suppresses the above.

上記課題は、以下の<1>〜<18>に示す本発明により達成される。
<1> 少なくとも表示側が透明である一対の電極層の間に、少なくとも、特定波長域の光を吸収して該吸収した光の光量に応じて電気特性が変化する光導電層、および、光を透過または反射する表示画像を形成し得る光変調層が積層挟持されてなる光書き込み型表示素子の、前記一対の電極層とともに電圧印加回路を形成し、当該両電極層間に電圧を印加する電圧印加手段と、
前記光書き込み型表示素子の表示側またはその裏面側から書き込み光を照射する光照射手段と、
前記電圧印加手段による電圧印加の終了時に、前記電圧印加回路における前記光書き込み型表示素子と前記電圧印加手段との間の電流について、少なくとも前記一対の電極間の電位差を小さくする方向の電流に対する抵抗が、前記電圧印加手段による電圧印加時に比べて大きくなるように制御する抵抗制御手段と、
を含み、
前記電圧印加手段が、書き込み光照射とともに為される電圧印加終了時に生じている前記電圧印加回路における過渡電位を略相殺する補正電位になるように、最終パルス電圧から直ちに電圧を降下させた後に前記抵抗制御手段による動作が為されるように制御されることを特徴とする光書き込み型表示素子の駆動装置。
The above-mentioned subject is achieved by the present invention shown in the following <1> to <18>.
<1> At least between a pair of electrode layers whose display side is transparent, at least a photoconductive layer that absorbs light in a specific wavelength region and whose electrical characteristics change according to the amount of the absorbed light, and light A voltage application circuit that forms a voltage application circuit together with the pair of electrode layers and applies a voltage between the electrode layers of an optical writing type display element in which a light modulation layer capable of forming a transmitted or reflected display image is sandwiched and sandwiched Means,
Light irradiating means for irradiating writing light from the display side of the optical writing type display element or the back side thereof;
At the end of the voltage application by the voltage application means, the resistance between the current in the voltage application circuit and the current in the direction to reduce at least the potential difference between the pair of electrodes with respect to the current between the photo-writing display element and the voltage application means Is resistance control means for controlling the voltage application means to be larger than the voltage application time by the voltage application means,
Including
The voltage application means immediately drops the voltage from the final pulse voltage so as to obtain a correction potential that substantially cancels the transient potential in the voltage application circuit generated at the end of voltage application performed together with writing light irradiation. An optical writing type display element driving device controlled to operate by a resistance control means.

<2> さらに、最終パルス電圧から降下させた補正電位を一定時間保持することを特徴とする<1>に記載の光書き込み型表示素子の駆動装置。   <2> The optical writing type display element driving device according to <1>, wherein the correction potential lowered from the final pulse voltage is held for a predetermined time.

<3> 前記抵抗制御手段が、前記電圧印加回路を開放するように制御する手段であることを特徴とする<1>または<2>に記載の光書き込み型表示素子の駆動装置。   <3> The drive device for an optically writable display element according to <1> or <2>, wherein the resistance control unit is a unit that controls the voltage application circuit to open.

<4> 前記抵抗制御手段が、前記電圧印加回路を開放することなく、前記電圧印加回路における前記光書き込み型表示素子と前記電圧印加手段との間の電流について、少なくとも前記一対の電極間の電位差を小さくする方向の電流に対する抵抗が、前記電圧印加手段による電圧印加時に比べて大きくなるように制御する手段であることを特徴とする<1>または<2>に記載の光書き込み型表示素子の駆動装置。   <4> At least the potential difference between the pair of electrodes for the current between the photo-writing display element and the voltage application unit in the voltage application circuit without the resistance control unit opening the voltage application circuit. <1> or <2>, wherein the resistance to the current in the direction of decreasing the voltage is controlled to be larger than that when the voltage is applied by the voltage applying unit. Drive device.

<5> 前記抵抗制御手段が、前記電圧印加回路中に配された可変抵抗器であることを特徴とする<1>または<2>に記載の光書き込み型表示素子の駆動装置。   <5> The optical writing type display element driving device according to <1> or <2>, wherein the resistance control means is a variable resistor arranged in the voltage application circuit.

<6> 前記電圧印加手段により前記一対の電極層の間に印加する電圧が直流電圧であり、
前記抵抗制御手段が、前記電圧印加回路中に、印加電圧により生じる電流方向への電気抵抗がその逆方向の電気抵抗に比して低くなる向きに配された整流器であることを特徴とする<1>または<2>に記載の光書き込み型表示素子の駆動装置。
<6> The voltage applied between the pair of electrode layers by the voltage applying means is a DC voltage,
In the voltage application circuit, the resistance control means is a rectifier arranged in a direction in which an electric resistance in a current direction caused by an applied voltage is lower than an electric resistance in the opposite direction <1> or <2> The device for driving a photo-writing type display element according to <1>.

<7> 少なくとも表示側が透明である一対の電極層の間に、少なくとも、特定波長域の光を吸収して該吸収した光の光量に応じて電気特性が変化する光導電層、および、光を透過または反射する表示画像を形成し得る光変調層が積層挟持されてなる光書き込み型表示素子の前記一対の電極層と電圧印加手段とで電圧印加回路を形成し、当該両電極層間に電圧を印加しつつ、前記光書き込み型表示素子の表示側またはその裏面側から書き込み光を照射することにより画像を書き込む書き込み工程と、
書き込み工程終了時に生じている前記電圧印加回路における過渡電位を略相殺する補正電位になるように、最終パルス電圧から直ちに電圧を降下させる補正電位調整工程と、
次いで前記電圧印加回路における前記光書き込み型表示素子と前記電圧印加手段との間の電流について、少なくとも前記一対の電極間の電位差を小さくする方向の電流に対する抵抗が、前記電圧印加手段による電圧印加時に比べて大きくなるようにしつつ電圧印加を終了させる終了工程と、
からなることを特徴とする光書き込み型表示素子の駆動方法。
<7> At least between a pair of electrode layers whose display side is transparent, at least a photoconductive layer that absorbs light in a specific wavelength region and changes its electrical characteristics according to the amount of the absorbed light, and light A voltage application circuit is formed by the pair of electrode layers and the voltage application means of the optical writable display element in which a light modulation layer capable of forming a display image to be transmitted or reflected is sandwiched, and a voltage is applied between the electrode layers. A writing step of writing an image by irradiating writing light from the display side or the back side of the optical writing type display element while applying,
A correction potential adjustment step of immediately dropping the voltage from the final pulse voltage so as to be a correction potential that substantially cancels the transient potential in the voltage application circuit occurring at the end of the writing step;
Next, with respect to the current between the photo-writing display element and the voltage applying means in the voltage applying circuit, at least the resistance to the current in the direction of reducing the potential difference between the pair of electrodes is at the time of voltage application by the voltage applying means. An end step of ending the voltage application while making it larger in comparison,
A method for driving an optically writable display element, comprising:

<8> 補正電位調整工程において、さらに、最終パルス電圧から降下させた補正電位を一定時間保持することを特徴とする<7>に記載の光書き込み型表示素子の駆動装置。   <8> The optical writing type display element driving device according to <7>, wherein in the correction potential adjustment step, the correction potential lowered from the final pulse voltage is held for a certain period of time.

<9> 終了工程において電圧印加を終了させる際に、前記電圧印加回路を開放するようにすることを特徴とする<7>または<8>に記載の光書き込み型表示素子の駆動装置。   <9> The optical writing type display element driving device according to <7> or <8>, wherein the voltage application circuit is opened when the voltage application is terminated in the termination step.

<10> 終了工程において電圧印加を終了させる際に、前記電圧印加回路を開放することなく、前記電圧印加回路における前記光書き込み型表示素子と前記電圧印加手段との間の電流について、少なくとも前記一対の電極間の電位差を小さくする方向の電流に対する抵抗が、前記電圧印加手段による電圧印加時に比べて大きくなるようにすることを特徴とする<7>または<8>に記載の光書き込み型表示素子の駆動方法。   <10> When the voltage application is terminated in the termination step, at least the pair of currents between the photo-writing display element and the voltage application unit in the voltage application circuit without opening the voltage application circuit. <7> or <8>, wherein the resistance to the current in the direction of decreasing the potential difference between the electrodes is larger than that when the voltage is applied by the voltage applying means. Driving method.

<11> 前記電圧印加回路中に可変抵抗器を配しておき、終了工程において電圧印加を終了させる際に、当該可変抵抗器を高抵抗化することを特徴とする<7>または<8>に記載の光書き込み型表示素子の駆動方法。   <11> A variable resistor is arranged in the voltage application circuit, and when the voltage application is terminated in the termination step, the variable resistor is increased in resistance. <7> or <8> A driving method of the optically writable display element described in 1.

<12> 前記電圧印加回路中に、印加電圧により生じる電流方向への電気抵抗がその逆方向の電気抵抗に比して低くなる向きに整流器を配しておき、
書き込み工程において前記電圧印加手段により前記一対の電極層の間に印加する電圧が直流電圧とすることを特徴とする<7>または<8>に記載の光書き込み型表示素子の駆動方法。
<12> In the voltage application circuit, a rectifier is arranged in a direction in which the electric resistance in the current direction caused by the applied voltage is lower than the electric resistance in the opposite direction,
<7> or <8> The method for driving an optical writing type display element according to <7>, wherein a voltage applied between the pair of electrode layers by the voltage applying means in the writing step is a DC voltage.

<13> 少なくとも表示側が透明である一対の電極層の間に、少なくとも、特定波長域の光を吸収して該吸収した光の光量に応じて電気特性が変化する光導電層、および、光を透過または反射する表示画像を形成し得る光変調層が積層挟持されてなる光書き込み型表示素子と、
前記一対の電極層とともに電圧印加回路を形成し、当該両電極層間に電圧を印加する電圧印加手段と、
前記光書き込み型表示素子の表示側またはその裏面側から書き込み光を照射する光照射手段と、
前記電圧印加手段による電圧印加の終了時に、前記電圧印加回路における前記光書き込み型表示素子と前記電圧印加手段との間の電流について、少なくとも前記一対の電極間の電位差を小さくする方向の電流に対する抵抗が、前記電圧印加手段による電圧印加時に比べて大きくなるように制御する抵抗制御手段と、
を含み、
前記電圧印加手段が、前記光照射手段による書き込み光照射とともに電圧を印加するように制御され、かつ、該書き込み光照射とともに為される電圧印加終了時に生じている前記電圧印加回路における過渡電位を略相殺する補正電位になるように、最終パルス電圧から直ちに電圧を降下させた後に前記抵抗制御手段による動作が為されるように制御されることを特徴とする光書き込み型表示装置。
<13> At least between a pair of electrode layers whose display side is transparent, at least a photoconductive layer that absorbs light in a specific wavelength region and whose electrical characteristics change according to the amount of the absorbed light, and light An optical writable display element in which a light modulation layer capable of forming a transmitted or reflected display image is laminated and sandwiched;
Forming a voltage application circuit together with the pair of electrode layers, and applying a voltage between the electrode layers;
Light irradiating means for irradiating writing light from the display side of the optical writing type display element or the back side thereof;
At the end of the voltage application by the voltage application means, the resistance between the current in the voltage application circuit and the current in the direction to reduce at least the potential difference between the pair of electrodes with respect to the current between the photo-writing display element and the voltage application means Is resistance control means for controlling the voltage application means to be larger than the voltage application time by the voltage application means,
Including
The voltage application unit is controlled to apply a voltage together with the writing light irradiation by the light irradiation unit, and a transient potential in the voltage application circuit generated at the end of the voltage application performed together with the writing light irradiation is substantially reduced. An optical writable display device that is controlled so that the resistance control means operates after the voltage is immediately dropped from the final pulse voltage so as to obtain a correction potential that cancels.

<14> さらに、最終パルス電圧から降下させた補正電位を一定時間保持することを特徴とする<13>に記載の光書き込み型表示装置。   <14> The optical writing display device according to <13>, wherein the correction potential lowered from the final pulse voltage is held for a predetermined time.

<15> 前記抵抗制御手段が、前記電圧印加回路を開放するように制御する手段であることを特徴とする<13>または<14>に記載の光書き込み型表示装置。   <15> The optical writing display device according to <13> or <14>, wherein the resistance control unit is a unit that controls the voltage application circuit to be opened.

<16> 前記抵抗制御手段が、前記電圧印加回路を開放することなく、前記電圧印加回路における前記光書き込み型表示素子と前記電圧印加手段との間の電流について、少なくとも前記一対の電極間の電位差を小さくする方向の電流に対する抵抗が、前記電圧印加手段による電圧印加時に比べて大きくなるように制御する手段であることを特徴とする<13>または<14>に記載の光書き込み型表示装置。   <16> The resistance control unit does not open the voltage application circuit, and at least the potential difference between the pair of electrodes with respect to the current between the photo-writing display element and the voltage application unit in the voltage application circuit. <13> or <14>, wherein the resistance to the current in the direction of decreasing is controlled to be larger than that when the voltage is applied by the voltage applying means.

<17> 前記抵抗制御手段が、前記電圧印加回路中に配された可変抵抗器であることを特徴とする<13>または<14>に記載の光書き込み型表示装置。   <17> The optical writing display device according to <13> or <14>, wherein the resistance control unit is a variable resistor arranged in the voltage application circuit.

<18> 前記電圧印加手段により前記一対の電極層の間に印加する電圧が直流電圧であり、
前記抵抗制御手段が、前記電圧印加回路中に、印加電圧により生じる電流方向への電気抵抗がその逆方向の電気抵抗に比して低くなる向きに配された整流器であることを特徴とする<13>または<14>に記載の光書き込み型表示装置。
<18> The voltage applied between the pair of electrode layers by the voltage applying means is a DC voltage,
In the voltage application circuit, the resistance control means is a rectifier arranged in a direction in which an electric resistance in a current direction caused by an applied voltage is lower than an electric resistance in the opposite direction <13> or <14> The optical writable display device.

<1>にかかる発明は、書き込み光照射とともに為される電圧印加終了時に生じている前記電圧印加回路における過渡電位を略相殺する補正電位になるように、最終パルス電圧(本発明において、書き込み光照射とともに印加される電圧が直流である場合には、当該直流電圧が最終パルス電圧に相当する。)から直ちに電圧を降下させているため、過渡電位の残留電荷による影響が軽減される。   In the invention according to <1>, the final pulse voltage (in the present invention, the write light is set so as to be a correction potential that substantially cancels the transient potential in the voltage application circuit generated at the end of voltage application performed together with the write light irradiation. When the voltage applied along with the irradiation is a direct current, the direct current voltage corresponds to the final pulse voltage.) Since the voltage is immediately dropped, the influence of the residual potential due to the transient potential is reduced.

さらに補正電位になるように印加電圧を降下させた後の最終的な電圧印加終了時(以下、「最終的な電圧印加終了時」、あるいは単に「電圧印加終了時」という場合がある。)電圧印加終了時に、前記電圧印加回路における前記光書き込み型表示素子と前記電圧印加手段との間の電流に対する抵抗が、前記電圧印加手段による電圧印加時に比べて大きくなるように制御され、前記補正電位により電位差が生じている前記一対の電極間が急峻には同電位にならず、結果光導電層および光変調層の境界の当該補正電位に基づく残留電荷が逆電位として現れることが緩和されるため、前記補正電位により過渡電位が略相殺された光変調層の電位状態がそのまま維持され、表示画像への影響を抑制することができる。   Further, when the final voltage application is finished after the applied voltage is lowered so as to be the correction potential (hereinafter, sometimes referred to as “final voltage application end” or simply “voltage application end”). At the end of the application, the resistance to the current between the photo-writing display element and the voltage application unit in the voltage application circuit is controlled to be larger than that when the voltage is applied by the voltage application unit. Since the pair of electrodes in which the potential difference is generated does not steeply become the same potential, the residual charge based on the correction potential at the boundary between the photoconductive layer and the light modulation layer is reduced as a reverse potential. The potential state of the light modulation layer in which the transient potential is substantially canceled by the correction potential is maintained as it is, and the influence on the display image can be suppressed.

そのため、本発明の構成を具備しない場合に比べて明暗コントラスト比の高い表示画像を形成することができる。なお、光導電層内に保持された前記補正電位による電位差は、光導電層の抵抗としての性質により層内で徐々に緩和されて、最終的に全体にわたって基準電位に達する。   Therefore, it is possible to form a display image with a high contrast ratio compared to the case where the configuration of the present invention is not provided. The potential difference due to the correction potential held in the photoconductive layer is gradually relaxed in the layer due to the resistance property of the photoconductive layer, and finally reaches the reference potential throughout.

<2>にかかる発明は、最終パルス電圧から降下させた補正電位を一定時間保持する、換言すれば、当該一定時間のパルス幅を有する補正電位のパルス電圧を印加する構成なので、より確実かつ簡易に補正電位の状態で前記抵抗制御手段による動作が為されるように制御することができる。   The invention according to <2> holds the correction potential lowered from the final pulse voltage for a certain period of time, in other words, applies the pulse voltage of the correction potential having the pulse width of the certain period of time. In addition, the control by the resistance control means can be performed in the state of the correction potential.

<3>にかかる発明は、前記抵抗制御手段が、前記電圧印加回路を開放する(オープンにする)ように制御するだけの手段であるため、簡易な構成で本願発明の効果を達成することができる。また、補正電位まで落とした後に開放状態にしているため、書き込み光照射時に印加していた電圧から開放状態にする場合に比べ、安全性に優れている。   In the invention according to <3>, since the resistance control means is merely a control for opening (opening) the voltage application circuit, the effect of the present invention can be achieved with a simple configuration. it can. In addition, since the open state is established after the correction potential is lowered, the safety is superior to the case where the open state is established from the voltage applied at the time of writing light irradiation.

<4>にかかる発明は、前記抵抗制御手段が前記電圧印加回路を開放することがないため、開放状態にする場合に比べ、さらに安全性に優れている。   In the invention according to <4>, since the resistance control unit does not open the voltage application circuit, it is further excellent in safety as compared with a case where the voltage application circuit is opened.

<5>にかかる発明は、電圧印加終了時に可変抵抗器の抵抗を任意の高抵抗になるようにすることで、前記電圧印加回路における前記光書き込み型表示素子と前記電圧印加手段との間の電流に対する抵抗が、前記電圧印加手段による電圧印加時に比べて大きくなるように制御することができる。   In the invention according to <5>, the resistance of the variable resistor is set to an arbitrarily high resistance at the end of the voltage application, so that the voltage application circuit is connected between the photo-writing display element and the voltage application unit. The resistance against current can be controlled to be larger than that during voltage application by the voltage application means.

<6>にかかる発明は、印加電圧が直流であることから、電圧印加終了時の前記光書き込み型表示素子と前記電圧印加手段との間に流れる電流方向が電圧印加時の電流方向と逆方向であり、その方向が高抵抗となる整流器が配されているため、何ら特別な操作を行わずに電圧印加を終了させるだけで、前記電圧印加回路における前記光書き込み型表示素子と前記電圧印加手段との間の電流に対する抵抗が、前記電圧印加手段による電圧印加時に比べて大きくなるように制御することができる。   In the invention according to <6>, since the applied voltage is a direct current, the direction of the current flowing between the photo-writing display element and the voltage applying unit at the end of voltage application is opposite to the current direction at the time of voltage application. Since the rectifier whose direction is high resistance is arranged, the photo-writing type display element and the voltage applying means in the voltage applying circuit can be simply terminated without performing any special operation. It is possible to control so that the resistance to the current between the two is larger than when the voltage is applied by the voltage applying means.

<7>にかかる発明は、補正電位調整工程において、書き込み光照射終了時に生じている前記電圧印加回路における過渡電位を略相殺する補正電位になるように、最終パルス電圧から直ちに電圧を降下させているため、過渡電位の残留電荷による影響が軽減される。   In the invention according to <7>, in the correction potential adjustment step, the voltage is immediately decreased from the final pulse voltage so as to obtain a correction potential that substantially cancels the transient potential in the voltage application circuit generated at the end of writing light irradiation. Therefore, the influence of the residual electric charge of the transient potential is reduced.

さらに最終的な電圧印加終了時に、前記電圧印加回路における前記光書き込み型表示素子と前記電圧印加手段との間の電流に対する抵抗が、前記電圧印加手段による電圧印加時に比べて大きくなるようにされて、前記補正電位により電位差が生じている前記一対の電極間が急峻には同電位にならず、結果光導電層および光変調層の境界の当該補正電位に基づく残留電荷が逆電位として現れることが緩和されるため、前記補正電位により過渡電位が略相殺された光変調層の電位状態がそのまま維持され、表示画像への影響を抑制することができる。   Furthermore, at the end of the final voltage application, the resistance to the current between the photo-writing display element and the voltage application means in the voltage application circuit is made larger than when the voltage is applied by the voltage application means. The pair of electrodes in which a potential difference is generated due to the correction potential do not steeply become the same potential, and as a result, residual charges based on the correction potential at the boundary between the photoconductive layer and the light modulation layer may appear as a reverse potential. Therefore, the potential state of the light modulation layer in which the transient potential is substantially canceled by the correction potential is maintained as it is, and the influence on the display image can be suppressed.

そのため、本発明の構成を具備しない場合に比べて明暗コントラスト比の高い表示画像を形成することができる。なお、光導電層層内に保持された前記補正電位による電位差は、光導電層の抵抗としての性質により層内で徐々に緩和されて、最終的に全体にわたって基準電位に達する。   Therefore, it is possible to form a display image with a high contrast ratio compared to the case where the configuration of the present invention is not provided. The potential difference due to the correction potential held in the photoconductive layer is gradually relaxed in the layer due to the property of the photoconductive layer as a resistance, and finally reaches the reference potential throughout.

<8>にかかる発明は、前記補正電位調整工程において、さらに、最終パルス電圧から降下させた補正電位を一定時間保持する、換言すれば、当該一定時間のパルス幅を有する補正電位のパルス電圧を印加する構成なので、より確実かつ簡易に補正電位の状態で終了工程における操作が為されるようにすることができる。   In the invention according to <8>, in the correction potential adjustment step, the correction potential further lowered from the final pulse voltage is held for a certain period of time, in other words, the pulse voltage of the correction potential having a pulse width of the certain period of time is maintained. Since the application is applied, the operation in the end step can be performed more reliably and easily in the state of the correction potential.

<9>にかかる発明は、終了工程において電圧印加を終了させる操作が、前記電圧印加回路を開放するようにするだけであるため、簡易な構成で本願発明の効果を達成することができる。また、補正電位まで落とした後に開放状態にしているため、書き込み工程で印加していた電圧から開放状態にする場合に比べ、安全性に優れている。   The invention according to <9> can achieve the effect of the present invention with a simple configuration because the operation of terminating the voltage application in the termination step only opens the voltage application circuit. In addition, since the open state is set after the correction potential is lowered, the safety is superior to the case where the open state is set from the voltage applied in the writing process.

<10>にかかる発明は、終了工程において電圧印加を終了させる際に前記電圧印加回路を開放することがないため、開放状態にする場合に比べ、さらに安全性に優れている。   In the invention according to <10>, since the voltage application circuit is not opened when the voltage application is terminated in the termination step, the safety is further improved as compared with the case where the voltage application circuit is opened.

<11>にかかる発明は、終了工程において電圧印加を終了させる際に可変抵抗器の抵抗が高抵抗になるようにすることで、前記電圧印加回路における前記光書き込み型表示素子と前記電圧印加手段との間の電流に対する抵抗が、前記電圧印加手段による電圧印加時に比べて大きくなるように制御することができる。   The invention according to <11> is such that the resistance of the variable resistor becomes high when the voltage application is terminated in the termination step, so that the photo-writing display element and the voltage application means in the voltage application circuit It is possible to control so that the resistance to the current between the two is larger than when the voltage is applied by the voltage applying means.

<12>にかかる発明は、書き込み工程における印加電圧が直流であることから、電圧印加終了時の前記光書き込み型表示素子と前記電圧印加手段との間に流れる電流方向が電圧印加時の電流方向と逆方向であり、その方向が高抵抗となる整流器が配されているため、終了工程において何ら特別な操作を行わずに電圧印加を終了させるだけで、前記電圧印加回路における前記光書き込み型表示素子と前記電圧印加手段との間の電流に対する抵抗が、前記電圧印加手段による電圧印加時に比べて大きくなるように制御することができる。   In the invention according to <12>, since the applied voltage in the writing process is a direct current, the direction of current flowing between the photo-writing type display element and the voltage applying unit at the end of voltage application is the current direction at the time of voltage application Since the rectifier having a high resistance in the direction is disposed, the optical writing type display in the voltage application circuit can be completed by simply terminating the voltage application without performing any special operation in the termination process. The resistance to the current between the element and the voltage applying means can be controlled to be larger than that during voltage application by the voltage applying means.

<13>にかかる発明は、書き込み光照射とともに為される電圧印加終了時に生じている前記電圧印加回路における過渡電位を略相殺する補正電位になるように、最終パルス電圧から直ちに電圧を降下させているため、過渡電位の残留電荷による影響が軽減される。   In the invention according to <13>, the voltage is immediately dropped from the final pulse voltage so as to obtain a correction potential that substantially cancels the transient potential in the voltage application circuit generated at the end of voltage application performed together with the writing light irradiation. Therefore, the influence of the residual electric charge of the transient potential is reduced.

さらに最終的な電圧印加終了時に、前記電圧印加回路における前記光書き込み型表示素子と前記電圧印加手段との間の電流に対する抵抗が、前記電圧印加手段による電圧印加時に比べて大きくなるように制御され、前記補正電位により電位差が生じている前記一対の電極間が急峻には同電位にならず、結果光導電層および光変調層の境界の当該補正電位に基づく残留電荷が逆電位として現れることが緩和されるため、前記補正電位により過渡電位が略相殺された光変調層の電位状態がそのまま維持され、表示画像への影響を抑制することができる。   Furthermore, at the end of the final voltage application, the resistance to the current between the photo-writing display element and the voltage application means in the voltage application circuit is controlled to be larger than when the voltage application means applies the voltage. The pair of electrodes in which a potential difference is generated due to the correction potential do not steeply become the same potential, and as a result, residual charges based on the correction potential at the boundary between the photoconductive layer and the light modulation layer may appear as a reverse potential. Therefore, the potential state of the light modulation layer in which the transient potential is substantially canceled by the correction potential is maintained as it is, and the influence on the display image can be suppressed.

そのため、本発明の構成を具備しない場合に比べて明暗コントラスト比の高い表示画像を形成することができる。なお、光導電層内に保持された前記補正電位による電位差は、光導電層の抵抗としての性質により層内で徐々に緩和されて、最終的に全体にわたって基準電位に達する。   Therefore, it is possible to form a display image with a high contrast ratio compared to the case where the configuration of the present invention is not provided. The potential difference due to the correction potential held in the photoconductive layer is gradually relaxed in the layer due to the resistance property of the photoconductive layer, and finally reaches the reference potential throughout.

<14>にかかる発明は、最終パルス電圧から降下させた補正電位を一定時間保持する、換言すれば、当該一定時間のパルス幅を有する補正電位のパルス電圧を印加する構成なので、より確実かつ簡易に補正電位の状態で前記抵抗制御手段による動作が為されるように制御することができる。   The invention according to <14> holds the correction potential lowered from the final pulse voltage for a certain period of time, in other words, applies the pulse voltage of the correction potential having the pulse width of the certain period of time. In addition, the control by the resistance control means can be performed in the state of the correction potential.

<15>にかかる発明は、前記抵抗制御手段が、前記電圧印加回路を開放する(オープンにする)ように制御するだけの手段であるため、簡易な構成で本願発明の効果を達成することができる。また、補正電位まで落とした後に開放状態にしているため、書き込み光照射時に印加していた電圧から開放状態にする場合に比べ、安全性に優れている。   In the invention according to <15>, since the resistance control means is merely a control for opening (opening) the voltage application circuit, the effect of the present invention can be achieved with a simple configuration. it can. In addition, since the open state is established after the correction potential is lowered, the safety is superior to the case where the open state is established from the voltage applied at the time of writing light irradiation.

<16>にかかる発明は、前記抵抗制御手段が前記電圧印加回路を開放することがないため、開放状態にする場合に比べ、さらに安全性に優れている。   In the invention according to <16>, since the resistance control unit does not open the voltage application circuit, it is further excellent in safety as compared with a case where the voltage application circuit is opened.

<17>にかかる発明は、電圧印加終了時に可変抵抗器の抵抗を任意の高抵抗になるようにすることで、前記電圧印加回路における前記光書き込み型表示素子と前記電圧印加手段との間の電流に対する抵抗が、前記電圧印加手段による電圧印加時に比べて大きくなるように制御することができる。   In the invention according to <17>, the resistance of the variable resistor is set to an arbitrarily high resistance at the end of the voltage application, so that the voltage application circuit is connected between the photo-writing display element and the voltage application unit. The resistance against current can be controlled to be larger than that during voltage application by the voltage application means.

<18>にかかる発明は、印加電圧が直流であることから、電圧印加終了時の前記光書き込み型表示素子と前記電圧印加手段との間に流れる電流方向が電圧印加時の電流方向と逆方向であり、その方向が高抵抗となる整流器が配されているため、何ら特別な操作を行わずに電圧印加を終了させるだけで、前記電圧印加回路における前記光書き込み型表示素子と前記電圧印加手段との間の電流に対する抵抗が、前記電圧印加手段による電圧印加時に比べて大きくなるように制御することができる。   In the invention according to <18>, since the applied voltage is a direct current, the direction of the current flowing between the photo-writing display element and the voltage applying unit at the end of voltage application is opposite to the current direction at the time of voltage application. Since the rectifier whose direction is high resistance is arranged, the photo-writing type display element and the voltage applying means in the voltage applying circuit can be simply terminated without performing any special operation. It is possible to control so that the resistance to the current between the two is larger than when the voltage is applied by the voltage applying means.

なお、「操作」は本発明の駆動方法において、各工程で実際に行う作業を指し、「動作」は本発明の駆動装置において、装置の構成部材が為す動作を指す。ただし、本発明の駆動装置においては、本発明の駆動方法における操作を装置の構成部材に動作として行わせるように制御するので、結果として「操作」と「動作」とは本発明においてほとんど同義になる。   Note that “operation” refers to an operation actually performed in each step in the driving method of the present invention, and “operation” refers to an operation performed by a component of the apparatus in the driving device of the present invention. However, in the drive device of the present invention, the operation in the drive method of the present invention is controlled so as to be performed by the constituent members of the device as operations, and as a result, “operation” and “operation” are almost synonymous in the present invention. Become.

以下、本発明の光書き込み型表示素子の駆動装置および駆動方法、並びに光書き込み型表示装置について、詳細に説明する。
なお、本発明の光書き込み型表示装置(以下、単に「本発明の表示装置」という場合がある。)は、本発明の光書き込み型表示素子の駆動装置(以下、単に「本発明の駆動装置」という場合がある。)とそれにより画像を書き込む対象である光書き込み型表示素子との組み合わせであり、当該本発明の表示装置を稼動させる際に本発明の光書き込み型表示素子の駆動方法(以下、単に「本発明の駆動方法」という場合がある。)を利用する。
したがって、以下の説明においては、本発明の表示装置およびその稼動について説明することで、本発明の駆動装置および駆動方法、並びに表示装置を包括的に説明する。
The optical writing type display element driving apparatus and driving method and optical writing type display apparatus of the present invention will be described in detail below.
The optical writing type display device of the present invention (hereinafter sometimes simply referred to as “the display device of the present invention”) is the optical writing type display element driving device of the present invention (hereinafter simply referred to as “the driving device of the present invention”). And the optical writing type display element to which an image is to be written. Thus, when the display device of the invention is operated, the method for driving the optical writing type display element of the invention ( Hereinafter, it may be simply referred to as “the driving method of the present invention”).
Therefore, in the following description, the display device of the present invention and the operation thereof will be described to comprehensively describe the drive device, the drive method, and the display device of the present invention.

図1は、本発明の例示的一態様である実施形態の光書き込み型表示装置を示す概略構成図である。図1に示されるように本実施形態の表示装置は、光書き込み型の表示素子(光書き込み型表示素子)1と、それを駆動する(画像を書き込む)ための駆動装置(光書き込み型駆動装置)2とからなる。駆動装置2は、電源装置(電圧印加手段)17、光照射装置(光照射手段)18、および本発明に特徴的な抵抗制御装置(抵抗制御手段)12の他、これらの動作を制御する制御回路16が含まれてなる。   FIG. 1 is a schematic configuration diagram showing an optical writing display device according to an embodiment which is an exemplary aspect of the present invention. As shown in FIG. 1, the display device of this embodiment includes an optical writing type display element (optical writing type display element) 1 and a driving device (optical writing type driving device) for driving it (writing an image). 2). The driving device 2 controls the operation of the power supply device (voltage application means) 17, the light irradiation device (light irradiation means) 18, and the resistance control device (resistance control means) 12 characteristic of the present invention. A circuit 16 is included.

<光書き込み型表示素子>
本実施形態において、表示素子(光書き込み型表示素子)1は、表示面側から順に、基板3、電極5、光変調層7、ラミネート層8、着色層(遮光層)9、有機感光層(光導電層)10、電極(電極層)6および基板4が積層されてなる物である。
<Optical writing type display element>
In this embodiment, the display element (optical writing type display element) 1 includes a substrate 3, an electrode 5, a light modulation layer 7, a laminate layer 8, a colored layer (light shielding layer) 9, an organic photosensitive layer (in order from the display surface side). A photoconductive layer) 10, an electrode (electrode layer) 6 and a substrate 4 are laminated.

(基板)
基板3,4は、各機能層を内面に保持し、表示素子の構造を維持する目的の部材である。基板3,4は、外力に耐える強度を有するシート形状の物体であり、フレキシブル性を有することが好ましい。具体的な材料としては、無機シート(たとえばガラス・シリコン)、高分子フィルム(たとえばポリエチレンテレフタレート、ポリスルホン、ポリエーテルスルホン、ポリカーボネート、ポリエチレンナフタレート)等を挙げることができる。なお、少なくとも表示面側の基板3は表示光を透過する機能を有する。その外表面に、防汚膜、耐磨耗膜、光反射防止膜、ガスバリア膜など公知の機能性膜を形成してもよい。
(substrate)
The substrates 3 and 4 are members for holding each functional layer on the inner surface and maintaining the structure of the display element. The substrates 3 and 4 are sheet-shaped objects having strength that can withstand external forces, and preferably have flexibility. Specific examples of the material include inorganic sheets (for example, glass / silicon), polymer films (for example, polyethylene terephthalate, polysulfone, polyethersulfone, polycarbonate, and polyethylene naphthalate). At least the substrate 3 on the display surface side has a function of transmitting display light. A known functional film such as an antifouling film, an anti-abrasion film, a light reflection preventing film, or a gas barrier film may be formed on the outer surface.

(電極)
電極(電極層)5,6は、電源装置17から印加されたバイアス電圧を、表示素子1内の各機能層へ印加する目的の部材である。具体的には、金属(たとえば金、銀、銅、鉄、アルミニウム)、金属酸化物(たとえば酸化インジウム、酸化スズ、酸化インジウムスズ(ITO))、炭素、これらを高分子中に分散させた複合体、導電性有機高分子(たとえばポリチオフェン系・ポリアニリン系)などで形成された導電性薄膜を挙げることができる。表面に、密着力改善膜、光反射防止膜、ガスバリア膜など公知の機能性膜を形成してもよい。
(electrode)
The electrodes (electrode layers) 5 and 6 are intended members for applying the bias voltage applied from the power supply device 17 to each functional layer in the display element 1. Specifically, metal (for example, gold, silver, copper, iron, aluminum), metal oxide (for example, indium oxide, tin oxide, indium tin oxide (ITO)), carbon, and a composite in which these are dispersed in a polymer And conductive thin films formed of conductive organic polymers (for example, polythiophene-based or polyaniline-based). A known functional film such as an adhesion improving film, an antireflection film, or a gas barrier film may be formed on the surface.

(光変調層)
本発明において光変調層とは、電場によって入射光の反射・透過状態を変調する機能を有し、選択した状態が無電場で保持できる性質のものであれば特に制限は無く、例えば液晶の配向変化を利用するのであれば、双安定型ツイストネマチック液晶、表面安定化強誘電性液晶等の偏光状態の変化を利用する方式のもの、メモリ性高分子分散型液晶などの光散乱状態の変化を利用する方式のもの、これらに二色性色素を混合したゲストホスト液晶などの光吸収状態の変化を利用する方式のもの、メモリ性コレステリック(カイラルネマチック)液晶などの光干渉状態の変化を利用する方式のものなど、光学効果の異なる種々の液晶素子を用いることができる。本実施形態では、最後者の方式のものを例示している。光変調層としては、曲げや圧力などの外力に対して変形しない構造であることが好ましい。
(Light modulation layer)
In the present invention, the light modulation layer has a function of modulating the reflection / transmission state of incident light by an electric field, and is not particularly limited as long as the selected state has a property capable of maintaining a non-electric field. If the change is used, the change of the light scattering state such as the bistable twisted nematic liquid crystal, the surface stabilization ferroelectric liquid crystal or the like using the change of the polarization state, the memory polymer dispersed liquid crystal, etc. Uses a method that uses a change in the light absorption state of a guest-host liquid crystal mixed with a dichroic dye, or a change in the light interference state of a memory cholesteric (chiral nematic) liquid crystal. Various liquid crystal elements with different optical effects, such as those of the type, can be used. In the present embodiment, the last one is illustrated. The light modulation layer preferably has a structure that is not deformed by an external force such as bending or pressure.

本実施形態において光変調層としては、コレステリック液晶および透明樹脂からなる自己保持型液晶複合体の液晶層が形成されてなるものである。すなわち、複合体として自己保持性を有するためスペーサ等を必要としない液晶層である。本実施形態では、不図示ではあるが、高分子マトリックス(透明樹脂)中にコレステリック液晶が分散した状態となっている。
なお、本発明においては、光変調層が、自己保持型液晶複合体の液晶層であることは必須ではなく、単に液晶のみで光変調層を構成することとしても勿論構わない。
In this embodiment, as the light modulation layer, a liquid crystal layer of a self-holding type liquid crystal composite made of cholesteric liquid crystal and a transparent resin is formed. That is, it is a liquid crystal layer that does not require a spacer or the like because it has a self-holding property as a composite. In this embodiment, although not shown, cholesteric liquid crystal is dispersed in a polymer matrix (transparent resin).
In the present invention, it is not essential that the light modulation layer is a liquid crystal layer of a self-holding type liquid crystal composite. Of course, the light modulation layer may be composed of only liquid crystals.

コレステリック液晶は、入射光のうち特定の色光の反射・透過状態を変調する機能を有し、液晶分子がらせん状に捩れて配向しており、らせん軸方向から入射した光のうち、らせんピッチに依存した特定の光を干渉反射する。電場によって配向が変化し、反射状態を変化させることができる。光変調層を自己保持型液晶複合体とする場合には、ドロップサイズが均一で、単層稠密に配置されていることが好ましい。   Cholesteric liquid crystals have the function of modulating the reflection / transmission state of specific color light in incident light, and liquid crystal molecules are twisted and aligned in a spiral shape. Interfering and reflecting the specific light depending. The orientation is changed by the electric field, and the reflection state can be changed. When the light modulation layer is a self-holding liquid crystal composite, it is preferable that the drop size is uniform and the single layer is densely arranged.

コレステリック液晶として使用可能な具体的な液晶としては、ステロイド系コレステロール誘導体、あるいはネマチック液晶やスメクチック液晶(たとえばシッフ塩基系、アゾ系、アゾキシ系、安息香酸エステル系、ビフェニル系、ターフェニル系、シクロヘキシルカルボン酸エステル系、フェニルシクロヘキサン系、ビフェニルシクロヘキサン系、ピリミジン系、ジオキサン系、シクロヘキシルシクロヘキサンエステル系、シクロヘキシルエタン系、シクロヘキサン系、トラン系、アルケニル系、スチルベン系、縮合多環系)、またはこれらの混合物に、カイラル剤(たとえばステロイド系コレステロール誘導体、シッフ塩基系、アゾ系、エステル系、ビフェニル系)を添加したもの等を挙げることができる。   Specific liquid crystals that can be used as cholesteric liquid crystals include steroidal cholesterol derivatives, nematic liquid crystals and smectic liquid crystals (for example, Schiff base, azo, azoxy, benzoate, biphenyl, terphenyl, cyclohexylcarboxyl). Acid ester, phenylcyclohexane, biphenylcyclohexane, pyrimidine, dioxane, cyclohexylcyclohexane ester, cyclohexylethane, cyclohexane, tolan, alkenyl, stilbene, condensed polycyclic), or mixtures thereof And those to which chiral agents (for example, steroidal cholesterol derivatives, Schiff bases, azos, esters, and biphenyls) are added.

コレステリック液晶の螺旋ピッチは、液晶分子の化学構造や、ネマチック液晶に対するカイラル剤の添加量で調整する。例えば、表示色を青、緑あるいは赤にする場合には、それぞれ選択反射の中心波長が、順に400nm〜500nm、500nm〜600nmあるいは600nm〜700nmの範囲になるようにする。また、コレステリック液晶の螺旋ピッチの温度依存性を補償するために、捩れ方向が異なる、または逆の温度依存性を示す複数のカイラル剤を添加する公知の手法を用いてもよい。   The helical pitch of the cholesteric liquid crystal is adjusted by the chemical structure of the liquid crystal molecules and the amount of chiral agent added to the nematic liquid crystal. For example, when the display color is blue, green, or red, the center wavelength of selective reflection is in the range of 400 nm to 500 nm, 500 nm to 600 nm, or 600 nm to 700 nm, respectively. Further, in order to compensate for the temperature dependence of the helical pitch of the cholesteric liquid crystal, a known method of adding a plurality of chiral agents having different twist directions or opposite temperature dependence may be used.

光変調層7がコレステリック液晶と高分子マトリックス(透明樹脂)からなる自己保持型液晶複合体を形成する形態としては、コレステリック液晶の連続相中に網目状の樹脂を含むPNLC(Polymer Network Liquid Crystal)構造や、高分子の骨格中にコレステリック液晶がドロップレット状に分散されたPDLC(Polymer Dispersed Liquid Crystal)構造(マイクロカプセル化されたものを含む)を用いることができ、PNLC構造やPDLC構造とすることによって、コレステリック液晶と高分子の界面にアンカリング効果を生じ、無電界でのプレーナまたはフォーカルコニックの保持状態を、より安定にすることができる。   As a form in which the light modulation layer 7 forms a self-holding type liquid crystal composite composed of a cholesteric liquid crystal and a polymer matrix (transparent resin), a PNLC (Polymer Network Liquid Crystal) containing a network-like resin in the continuous phase of the cholesteric liquid crystal. PDLC (Polymer Dispersed Liquid Crystal) structure (including microencapsulated) in which cholesteric liquid crystal is dispersed in a droplet shape in a polymer skeleton can be used, and a PNLC structure or PDLC structure can be used. As a result, an anchoring effect is produced at the interface between the cholesteric liquid crystal and the polymer, and the planar or focal conic holding state without an electric field can be made more stable.

PNLC構造やPDLC構造は、高分子と液晶とを相分離させる公知の方法、例えば、アクリル系、チオール系、エポキシ系などの、熱や光、電子線などによって重合する高分子前駆体と液晶を混合し、均一相の状態から重合させて相分離させるPIPS(Polymerization Induced PhaseSeparation)法、ポリビニルアルコールなどの、液晶の溶解度が低い高分子と液晶とを混合し、攪拌懸濁させて、液晶を高分子中にドロップレット分散させるエマルジョン法、熱可塑性高分子と液晶とを混合し、均一相に加熱した状態から冷却して相分離させるTIPS(Thermally Induced Phase Separation)法、高分子と液晶とをクロロホルムなどの溶媒に溶かし、溶媒を蒸発させて高分子と液晶とを相分離させるSIPS(Solvent Induced Phase Separation)法などによって形成することができるが、特に限定されるものではない。   The PNLC structure or PDLC structure is a known method for phase-separating a polymer and a liquid crystal, for example, an acrylic, thiol, or epoxy-based polymer precursor that is polymerized by heat, light, electron beam, or the like. Polymers having low liquid crystal solubility such as PIPS (Polymerization Induced Phase Separation) method, polyvinyl alcohol, and the like, which are mixed, polymerized from a homogeneous phase, and phase-separated, are mixed, and suspended by stirring to increase the liquid crystal. Emulsion method in which droplets are dispersed in a molecule, TIPS (Thermally Induced Phase Separation) method in which a thermoplastic polymer and liquid crystal are mixed, cooled to a homogeneous phase, and then phase-separated, and the polymer and liquid crystal are mixed with chloroform. Dissolve in a solvent such as Although it can be formed by a SIPS (Solvent Induced Phase Separation) method in which the polymer and the liquid crystal are phase-separated to generate them, it is not particularly limited.

高分子マトリックスは、コレステリック液晶を保持し、表示素子の変形による液晶の流動(画像の変化)を抑制する機能を有するものであり、液晶材料に溶解せず、また液晶と相溶しない液体を溶剤とする高分子材料が好適に用いられる。また、高分子マトリックスとしては、外力に耐える強度をもち、少なくとも反射光および書き込み光に対して高い透過性を示す材料であることが望まれる。   The polymer matrix has a function of holding cholesteric liquid crystal and suppressing liquid crystal flow (image change) due to deformation of the display element, and does not dissolve in the liquid crystal material and does not dissolve in the liquid crystal. The polymer material is preferably used. In addition, the polymer matrix is desirably a material that has strength to withstand external force and exhibits high transparency to at least reflected light and writing light.

高分子マトリックスとして採用可能な材料としては、水溶性高分子材料(たとえばゼラチン、ポリビニルアルコール、セルロース誘導体、ポリアクリル酸系ポリマー、エチレンイミン、ポリエチレンオキサイド、ポリアクリルアミド、ポリスチレンスルホン酸塩、ポリアミジン、イソプレン系スルホン酸ポリマー)、あるいは水性エマルジョン化できる材料(たとえばフッ素樹脂、シリコーン樹脂、アクリル樹脂、ウレタン樹脂、エポキシ樹脂)等を挙げることができる。   Examples of materials that can be used as the polymer matrix include water-soluble polymer materials (eg, gelatin, polyvinyl alcohol, cellulose derivatives, polyacrylic acid polymers, ethyleneimine, polyethylene oxide, polyacrylamide, polystyrene sulfonate, polyamidine, isoprene-based materials). Sulfonic acid polymer), or a material that can be emulsified in water (for example, fluororesin, silicone resin, acrylic resin, urethane resin, epoxy resin).

(有機感光層)
有機感光層(光導電層)10は、内部光電効果をもち、書き込み光の照射強度に応じてインピーダンス特性が変化する特性を有する層である。交流(AC)動作を行う場合には、書き込み光に対して対称駆動であることが望ましく、電荷発生層(CGL)が電荷輸送層(CTL)の上下に積層された3層構造に形成されてなる。本実施形態では、有機感光層10として、図1における上層から順に上側の電荷発生層13、電荷輸送層14および下側の電荷発生層15が積層されてなる。
(Organic photosensitive layer)
The organic photosensitive layer (photoconductive layer) 10 is a layer having an internal photoelectric effect and a characteristic that impedance characteristics change according to the irradiation intensity of writing light. In the case of performing an alternating current (AC) operation, it is desirable that the drive is symmetrical with respect to the writing light, and the charge generation layer (CGL) is formed in a three-layer structure in which the charge transport layer (CTL) is stacked above and below the charge transport layer (CTL). Become. In the present embodiment, as the organic photosensitive layer 10, an upper charge generation layer 13, a charge transport layer 14, and a lower charge generation layer 15 are laminated in order from the upper layer in FIG.

電荷発生層13,15は、書き込み光を吸収して光キャリアを発生させる機能を有する層である。主に、電荷発生層13が表示面側の電極5から書き込み面側の電極6の方向に流れる光キャリア量を、電荷発生層15が書き込み面側の電極6から表示面側の電極5の方向に流れる光キャリア量を、それぞれ左右している。電荷発生層13,15としては、書き込み光を吸収して励起子を発生させ、CGL内部、またはCGL/CTL界面で自由キャリアに効率良く分離させられるものが好ましい。   The charge generation layers 13 and 15 are layers having a function of absorbing write light and generating photocarriers. Mainly, the amount of light carriers that the charge generation layer 13 flows in the direction from the display surface side electrode 5 to the writing surface side electrode 6, and the charge generation layer 15 in the direction from the writing surface side electrode 6 to the display surface side electrode 5. The amount of light carriers flowing through each has an influence. The charge generation layers 13 and 15 are preferably those that absorb writing light to generate excitons and can be efficiently separated into free carriers inside the CGL or at the CGL / CTL interface.

電荷発生層13,15は、電荷発生材料(たとえば金属又は無金属フタロシアニン、スクアリウム化合物、アズレニウム化合物、ペリレン顔料、インジゴ顔料、ビスやトリス等アゾ顔料、キナクリドン顔料、ピロロピロール色素、多環キノン顔料、ジブロモアントアントロンなど縮環芳香族系顔料、シアニン色素、キサンテン顔料、ポリビニルカルバゾールとニトロフルオレン等電荷移動錯体、ピリリウム塩染料とポリカーボネート樹脂からなる共昌錯体)を直接成膜する乾式法か、またはこれら電荷発生材料を、高分子バインダー(たとえばポリビニルブチラール樹脂、ポリアリレート樹脂、ポリエステル樹脂、フェノール樹脂、ビニルカルバゾール樹脂、ビニルホルマール樹脂、部分変性ビニルアセタール樹脂、カーボネート樹脂、アクリル樹脂、塩化ビニル樹脂、スチレン樹脂、ビニルアセテート樹脂、酢酸ビニル樹脂、シリコーン樹脂等)とともに適当な溶剤に分散ないし溶解させて塗布液を調製し、これを塗布し乾燥させて成膜する湿式塗布法等により形成することができる。   The charge generation layers 13 and 15 are charge generation materials (for example, metal or metal-free phthalocyanine, squalium compound, azurenium compound, perylene pigment, indigo pigment, azo pigment such as bis and tris, quinacridone pigment, pyrrolopyrrole dye, polycyclic quinone pigment, A dry method of directly forming a film of a condensed ring aromatic pigment such as dibromoanthanthrone, a cyanine dye, a xanthene pigment, a charge transfer complex such as polyvinylcarbazole and nitrofluorene, or a symbiotic complex composed of a pyrylium salt dye and a polycarbonate resin) The charge generating material may be a polymer binder (eg, polyvinyl butyral resin, polyarylate resin, polyester resin, phenol resin, vinyl carbazole resin, vinyl formal resin, partially modified vinyl acetal resin, carbonate resin, Resin), vinyl chloride resin, styrene resin, vinyl acetate resin, vinyl acetate resin, silicone resin, etc.) and dispersion or dissolution in an appropriate solvent to prepare a coating solution, which is applied and dried to form a film. It can be formed by a method or the like.

電荷輸送層14は、電荷発生層13,15で発生した光キャリアが注入されて、バイアス信号で印加された電場方向にドリフトする機能を有する層である。
電荷輸送層14は、電荷発生層13,15からの自由キャリアの注入が効率良く発生し(電荷発生層13,15とイオン化ポテンシャルが近いことが好ましい)、注入された自由キャリアができるだけ高速にホッピング移動するものが好適である。暗時のインピーダンスを高くするため、熱キャリアによる暗電流は低い方が好ましい。
The charge transport layer 14 is a layer having a function of drifting in the direction of the electric field applied by the bias signal when the photocarriers generated in the charge generation layers 13 and 15 are injected.
The charge transport layer 14 efficiently injects free carriers from the charge generation layers 13 and 15 (preferably close to the ionization potential of the charge generation layers 13 and 15), and the injected free carriers hop as fast as possible. Those that move are preferred. In order to increase the dark impedance, it is preferable that the dark current due to the heat carrier is low.

電荷輸送層14は、低分子の正孔輸送材料(たとえばトリニトロフルオレン系化合物、ポリビニルカルバゾール系化合物、オキサジアゾール系化合物、ベンジルアミノ系ヒドラゾンあるいはキノリン系ヒドラゾン等のヒドラゾン系化合物、スチルベン系化合物、トリフェニルアミン系化合物、トリフェニルメタン系化合物、ベンジジン系化合物)、または低分子の電子輸送材料(たとえばキノン系化合物、テトラシアノキノジメタン系化合物、フルオレノン化合物、キサントン系化合物、ベンゾフェノン系化合物)を、高分子バインダー(たとえばポリカーボネート樹脂、ポリアリレート樹脂、ポリエステル樹脂、ポリイミド樹脂、ポリアミド樹脂、ポリスチレン樹脂、含珪素架橋型樹脂等)とともに適当な溶剤に分散ないし溶解させたもの、あるいは上記正孔輸送材料や電子輸送材料を高分子化した材料を適当な溶剤に分散ないし溶解させたものを調製し、これを塗布し乾燥させて形成すればよい。   The charge transport layer 14 is composed of a low molecular weight hole transport material (for example, trinitrofluorene compound, polyvinylcarbazole compound, oxadiazole compound, hydrazone compound such as benzylamino hydrazone or quinoline hydrazone, stilbene compound, Triphenylamine compounds, triphenylmethane compounds, benzidine compounds), or low-molecular electron transport materials (for example, quinone compounds, tetracyanoquinodimethane compounds, fluorenone compounds, xanthone compounds, benzophenone compounds) , Dispersed or dissolved in an appropriate solvent together with a polymer binder (for example, polycarbonate resin, polyarylate resin, polyester resin, polyimide resin, polyamide resin, polystyrene resin, silicon-containing crosslinked resin, etc.) Alternatively the hole transporting material and electron transport material were prepared are dispersed or dissolved in a suitable solvent polymerized material may be formed by which was coated and dried.

(着色層)
着色層(遮光層)9とは、書き込み時に書き込み光と入射光とを光学分離し、相互干渉による誤動作を防ぐとともに、表示時に表示素子の非表示面側から入射する外光と表示画像を光学分離し、画質の劣化を防ぐ目的で設けられる層であり、本発明において必須の構成要素ではない。ただし、表示素子1の性能向上のためには、設けることが望まれる層である。その目的から、着色層9には、少なくとも電荷発生層の吸収波長域の光、および光変調層の反射波長域の光を吸収する機能が要求される。
(Colored layer)
The colored layer (light-shielding layer) 9 optically separates writing light and incident light at the time of writing, prevents malfunction due to mutual interference, and optically transmits external light and a display image incident from the non-display surface side of the display element at the time of display. It is a layer provided for the purpose of separating and preventing deterioration of image quality, and is not an essential component in the present invention. However, in order to improve the performance of the display element 1, the layer is desirably provided. For that purpose, the colored layer 9 is required to have a function of absorbing at least light in the absorption wavelength region of the charge generation layer and light in the reflection wavelength region of the light modulation layer.

着色層9は、具体的には、無機顔料(たとえばカドミウム系、クロム系、コバルト系、マンガン系、カーボン系)、または有機染料や有機顔料(アゾ系、アントラキノン系、インジゴ系、トリフェニルメタン系、ニトロ系、フタロシアニン系、ペリレン系、ピロロピロール系、キナクリドン系、多環キノン系、スクエアリウム系、アズレニウム系、シアニン系、ピリリウム系、アントロン系)を高分子バインダー(たとえばポリビニルアルコール樹脂、ポリアクリル樹脂等)とともに適当な溶剤に分散ないし溶解させて塗布液を調製し、これを塗布し乾燥させて成膜する湿式塗布法等により形成することができる。   Specifically, the colored layer 9 is an inorganic pigment (for example, cadmium-based, chromium-based, cobalt-based, manganese-based, or carbon-based), or an organic dye or organic pigment (azo-based, anthraquinone-based, indigo-based, or triphenylmethane-based). , Nitro, phthalocyanine, perylene, pyrrolopyrrole, quinacridone, polycyclic quinone, squalium, azurenium, cyanine, pyrylium, anthrone) polymer binders (eg polyvinyl alcohol resin, polyacrylic) It can be formed by a wet coating method or the like in which a coating solution is prepared by dispersing or dissolving in a suitable solvent together with a resin or the like, and this is coated and dried.

(ラミネート層)
ラミネート層8は、上下基板3,4それぞれの内面に形成された各機能層を貼り合わせる際に、凹凸吸収および接着の役割を果たす目的で設けられる層であり、本発明において必須の構成要素ではない。ラミネート層8は、熱可塑性、熱硬化性、あるいはこれらの混合型の有機材料からなるものであり、熱や圧力によって光変調層7と着色層9とを密着・接着させることができる材料が選択される。また、少なくとも入射光に対して透過性を有することが条件となる。
ラミネート層8に好適な材料としては、粘着・接着性の高分子材料(たとえばポリエチレン系、ポリプロピレン系、ポリウレタン系、エポキシ系、アクリル系、ゴム系、シリコーン系)を挙げることができる。
(Laminate layer)
The laminate layer 8 is a layer provided for the purpose of absorbing unevenness and bonding when the functional layers formed on the inner surfaces of the upper and lower substrates 3 and 4 are bonded, and is an essential component in the present invention. Absent. The laminate layer 8 is made of a thermoplastic, thermosetting, or mixed organic material, and a material that can adhere and bond the light modulation layer 7 and the colored layer 9 by heat or pressure is selected. Is done. In addition, it is necessary to have transparency to at least incident light.
Examples of suitable materials for the laminate layer 8 include adhesive / adhesive polymer materials (for example, polyethylene, polypropylene, polyurethane, epoxy, acrylic, rubber, and silicone).

(接触端子)
接触端子19とは、電源装置17からの電圧が供給(抵抗制御装置12を介する場合を含む。)される導線11と、表示素子1(電極5,6)との導通を行う部材であり、高い導電性を有し、電極5,6および導線11との接触抵抗が小さいものが選択される。表示素子1と駆動装置2とを切り離すことができるように、図示の如く電極5,6から分離できる(これに代えて、あるいは加えて、駆動装置2から分離できる)構造であることが好ましい。
当該接触端子19を介して、表示素子1の電極5,6、電源装置17および抵抗制御装置12の間で電圧印加回路が形成される。
(Contact terminal)
The contact terminal 19 is a member that conducts electricity between the conductive wire 11 to which the voltage from the power supply device 17 is supplied (including the case through the resistance control device 12) and the display element 1 (electrodes 5 and 6). Those having high conductivity and low contact resistance with the electrodes 5 and 6 and the conductive wire 11 are selected. It is preferable that the display element 1 and the drive device 2 have a structure that can be separated from the electrodes 5 and 6 as shown in the figure (instead of or in addition to the drive device 2).
A voltage application circuit is formed between the electrodes 5 and 6 of the display element 1, the power supply device 17, and the resistance control device 12 through the contact terminal 19.

接触端子19としては、金属(たとえば金、銀、銅、鉄、アルミニウム)、炭素、これらを高分子中に分散させた複合体、金属酸化物(たとえば酸化インジウム、酸化スズ、酸化インジウムスズ(ITO))、炭素、これらを高分子中に分散させた複合体、導電性有機高分子(たとえばポリチオフェン系・ポリアニリン系)などでできた端子で、電極を挟持するクリップ・コネクタ形状のものが挙げられる。   As the contact terminal 19, metal (for example, gold, silver, copper, iron, aluminum), carbon, a composite in which these are dispersed in a polymer, metal oxide (for example, indium oxide, tin oxide, indium tin oxide (ITO) )), Carbon, composites in which these are dispersed in a polymer, terminals made of a conductive organic polymer (for example, polythiophene-based or polyaniline-based), and a clip / connector shape that sandwiches an electrode. .

<光書き込み型駆動装置>
本発明において駆動装置(光書き込み型駆動装置)2は、表示素子1に画像を書き込む装置であり、表示素子1に対して書き込み光の照射を行う光照射装置(光照射手段)18、表示素子1にバイアス電圧を印加する電源装置(電圧印加手段)17、および本発明に特徴的な抵抗制御装置(抵抗制御手段)12を主要構成要素とし、さらにこれらの動作を制御する制御回路16が配されてなる。
<Optical writing type driving device>
In the present invention, the driving device (light writing type driving device) 2 is a device for writing an image on the display element 1, a light irradiation device (light irradiation means) 18 for irradiating the display element 1 with writing light, and a display element. 1 includes a power supply device (voltage applying means) 17 for applying a bias voltage to 1 and a resistance control device (resistance control means) 12 characteristic of the present invention, and further includes a control circuit 16 for controlling these operations. Being done.

(光照射装置)
光照射装置(光照射手段)18は、像様となる所定の書き込み光パターンを表示素子1に照射する機能を有し、制御回路16からの入力信号に基づき、表示素子1上(詳しくは、有機感光層10上)に所望の光画像パターン(スペクトル・強度・空間周波数)を照射できるものであれば特に制限されるものではない。なお、光照射すべき領域としては、表示素子1の書き込み面の全面である必要は無く、光変調層が形成されている範囲内であることはもちろんのこと、書き込もうとする領域(書き込み領域)内であれば十分である。
(Light irradiation device)
The light irradiation device (light irradiation means) 18 has a function of irradiating the display element 1 with a predetermined writing light pattern that becomes an image, and is based on an input signal from the control circuit 16 (in detail, The organic photosensitive layer 10) is not particularly limited as long as it can irradiate a desired light image pattern (spectrum, intensity, spatial frequency). The region to be irradiated with light does not have to be the entire writing surface of the display element 1 and is not limited to the range where the light modulation layer is formed, but also within the region to be written (writing region). If it is enough.

光照射装置18により照射される書き込み光としては、以下の条件のものが好ましく選択されるが、本発明においてはこれに限定されるものではない。
・スペクトル:有機感光層10の吸収波長域のエネルギーができるだけ多いことが好ましい。
・照射強度:明時に光変調層7への印加電圧が有機感光層10との分圧により上下閾値の電圧以上となって、光変調層7中の液晶を配向変化させ、暗時にはそれ以下となるような強度。
光照射装置18により照射される書き込み光としては、有機感光層10の吸収波長域内にピーク強度を持ち、できるだけバンド幅の狭い光であることが望ましい。
The writing light irradiated by the light irradiation device 18 is preferably selected under the following conditions, but is not limited to this in the present invention.
Spectrum: The organic photosensitive layer 10 preferably has as much energy as possible in the absorption wavelength region.
Irradiation intensity: The voltage applied to the light modulation layer 7 at the time of light becomes equal to or higher than the upper and lower threshold voltage due to the partial pressure with the organic photosensitive layer 10, and the orientation of the liquid crystal in the light modulation layer 7 is changed. Strength to be.
The writing light irradiated by the light irradiation device 18 is preferably light having a peak intensity in the absorption wavelength region of the organic photosensitive layer 10 and a bandwidth as narrow as possible.

光照射装置18としては、具体的には以下のものが挙げられる。
(1−1)光源(たとえば、冷陰極管、キセノンランプ、ハロゲンランプ、発光ダイオード(LED)、EL、レーザ等)を一次元のアレイ状に配置したものや、ポリゴンミラーと組み合せたもの、など走査動作によって任意の二次元発光パターンを形成できるもの
(1−2)光源をアレイ状に配置したものや導光板と組み合せたもの、などの均一な光源と、光パターンを作る調光素子(たとえば、LCD、フォトマスクなど)の組み合わせ
(2)光源を面状に配置したものなどの自発光型ディスプレイ(たとえばCRT、PDP、EL、発光ダイオード、FED、SED)
(3)上記(1−1)、(1−2)あるいは(2)と光学素子(たとえばマイクロレンズアレイ、セルホックレンズアレイ、プリズムアレイ、視野角調整シート)との組み合わせ
Specific examples of the light irradiation device 18 include the following.
(1-1) A light source (for example, a cold cathode tube, a xenon lamp, a halogen lamp, a light emitting diode (LED), an EL, a laser, etc.) arranged in a one-dimensional array, a combination with a polygon mirror, etc. A device capable of forming an arbitrary two-dimensional light emission pattern by a scanning operation (1-2) A uniform light source such as an array of light sources arranged in an array or a combination with a light guide plate, and a light control element for producing an optical pattern (for example, (2) A self-luminous display such as a light source arranged in a plane (for example, CRT, PDP, EL, light emitting diode, FED, SED)
(3) A combination of the above (1-1), (1-2) or (2) and an optical element (for example, a microlens array, a cell hook lens array, a prism array, a viewing angle adjustment sheet)

(電源装置)
電源装置(電圧印加手段)17は、所定のバイアス電圧(駆動電圧、書き込み電圧)を表示素子1に印加する機能を有し、制御回路16からの入力信号に基づき、表示素子(各電極間)に所望の電圧波形を印加できるものであればよい。ただし、高いスルーレートであることが好ましい。電源装置17には、例えばバイポーラ高電圧アンプなどを用いることができる。
電源装置17による表示素子1への電圧の印加は、抵抗制御装置12および接触端子19を介して、電極5−電極6間に為される。
(Power supply)
The power supply device (voltage application means) 17 has a function of applying a predetermined bias voltage (drive voltage, write voltage) to the display element 1, and based on an input signal from the control circuit 16, the display element (between each electrode) Any device can be used as long as a desired voltage waveform can be applied thereto. However, a high slew rate is preferable. As the power supply device 17, for example, a bipolar high voltage amplifier or the like can be used.
Application of a voltage to the display element 1 by the power supply device 17 is performed between the electrode 5 and the electrode 6 via the resistance control device 12 and the contact terminal 19.

(制御回路)
制御回路16は、外部(画像取り込み装置、画像受信装置、画像処理装置、画像再生装置、あるいはこれらの複数の機能を併せ持つ装置等)からの画像データに応じて、電源装置17および光照射装置18の動作を適宜制御する機能を有する部材である。なお、抵抗制御装置12の態様によっては、当該抵抗制御装置12の制御を制御回路16が担う。抵抗制御装置12の詳細については後述することとする。
(Control circuit)
The control circuit 16 includes a power supply device 17 and a light irradiation device 18 in accordance with image data from the outside (an image capturing device, an image receiving device, an image processing device, an image reproducing device, or a device having a plurality of these functions). This is a member having a function of appropriately controlling the operation. Depending on the mode of the resistance control device 12, the control circuit 16 takes charge of the control of the resistance control device 12. Details of the resistance control device 12 will be described later.

(全体構成)
図2は、本発明に供し得る駆動装置2の例を示す斜視図であり、光照射手段にレーザを用いた場合である。なお、当該図において、制御回路16の図示は省略されている。
(overall structure)
FIG. 2 is a perspective view showing an example of the driving device 2 that can be used in the present invention, in which a laser is used as the light irradiation means. In the figure, the control circuit 16 is not shown.

光照射を行う露光光学系(光照射装置18)は、光源51として半導体レーザを用い、コリメータレンズ52、ポリゴンミラー53、ポリゴンモーター54、f−θレンズ55、折り返し用ミラー56などによって構成され、レーザビーム57は、ビーム調整ミラー58を介して同期信号発生器59に送られ、走査タイミングの同期に用いられる。図では省略されているが、この駆動装置の制御装置(制御回路)は、一般の電子写真用レーザ露光装置のそれと同様である。   The exposure optical system (light irradiation device 18) that performs light irradiation uses a semiconductor laser as the light source 51, and includes a collimator lens 52, a polygon mirror 53, a polygon motor 54, an f-θ lens 55, a folding mirror 56, and the like. The laser beam 57 is sent to the synchronization signal generator 59 via the beam adjustment mirror 58 and used for synchronizing the scanning timing. Although omitted in the figure, the control device (control circuit) of this driving device is the same as that of a general electrophotographic laser exposure device.

表示素子1の副走査方向への送りは、図示のように表示素子1を平面状に固定して、パルスモータによって行い、または、表示素子1の基板をフィルムで構成することにより、表示素子1を柔軟性のあるものとして、円筒状のドラムに固定して、モータによって回転させる、などの方法によることができる。   The display element 1 is fed in the sub-scanning direction by fixing the display element 1 in a flat shape as shown in the figure and using a pulse motor, or by configuring the substrate of the display element 1 with a film, thereby displaying the display element 1. Can be fixed to a cylindrical drum and rotated by a motor.

図3は、本発明の表示素子の駆動装置の他の一例を示し、光照射装置に発光ダイオードアレイを用いた場合である。光照射用の光源が発光ダイオードアレイ62と自己結像型ロッドレンズアレイ63によって構成されるほかは、図2を用いて説明した上記例と同様である。   FIG. 3 shows another example of the display element driving device of the present invention, in which a light emitting diode array is used in the light irradiation device. Except that the light source for light irradiation is constituted by the light emitting diode array 62 and the self-imaging rod lens array 63, it is the same as the above-described example described with reference to FIG.

<基本動作>
本発明の駆動方法においては、一対の電極層間に所定の電圧を印加しつつ、光導電層に所定の波長並びに光量の書き込み光を照射することで光変調層に状態変化がもたらされて、画像が書き込まれ、表示されるのが基本動作である。この基本動作における電圧印加終了後(書き込み工程後)の操作(補正電位調整工程)が本発明に特徴的であり、また、当該操作の一部を実現するための抵抗制御装置(抵抗制御手段)12が、電源装置17と電極5,6間に形成される電圧印加回路中に配されているが、これらについては後述することとし、本項においては基本動作そのものについてのみ説明する。
<Basic operation>
In the driving method of the present invention, a state change is brought about in the light modulation layer by irradiating the photoconductive layer with write light having a predetermined wavelength and light amount while applying a predetermined voltage between the pair of electrode layers. The basic operation is that an image is written and displayed. An operation (correction potential adjustment step) after the end of voltage application (after the writing step) in this basic operation is characteristic of the present invention, and a resistance control device (resistance control means) for realizing a part of the operation 12 is arranged in a voltage application circuit formed between the power supply device 17 and the electrodes 5 and 6. These will be described later, and only the basic operation itself will be described in this section.

本実施形態においては、既述の通り、コレステリック液晶および透明樹脂からなる自己保持型液晶複合体の液晶層が光変調層7として形成されてなるものである。本実施形態の表示素子1では、このコレステリック液晶の双安定現象を利用して、(A)プレーナによる選択反射状態と、(B)フォーカルコニックによる透過状態とを、電源装置17により所定の電圧を印加しつつ光照射装置18によりスイッチングすることによって、無電界でのメモリ性を有する表示画像が書き込まれる。   In the present embodiment, as described above, a liquid crystal layer of a self-holding type liquid crystal composite made of cholesteric liquid crystal and transparent resin is formed as the light modulation layer 7. In the display element 1 of the present embodiment, by using the bistable phenomenon of the cholesteric liquid crystal, the power supply device 17 applies a predetermined voltage between (A) the selective reflection state by the planar and (B) the transmission state by the focal conic. By switching with the light irradiation device 18 while applying, a display image having a memory property without an electric field is written.

図21を参考に説明すると、電源装置17により印加する電圧は、例えば、光変調層7にVpf〜Vfh間の分圧がかかり、光照射装置18により所定の波長並びに強度の書き込み光が照射された時に、光変調層7にかかる分圧がVfh以上となる電圧としておく。かかる電圧が印加された状態では、プレーナ(P)状態の部位はフォーカルコニック(F)状態に変化し、フォーカルコニック(F)状態の部位はそのまま変化せず、全ての部位がフォーカルコニック(F)状態となる。   Referring to FIG. 21, the voltage applied by the power supply device 17 is, for example, a partial pressure between Vpf and Vfh applied to the light modulation layer 7, and writing light having a predetermined wavelength and intensity is irradiated by the light irradiation device 18. The voltage at which the partial pressure applied to the light modulation layer 7 becomes Vfh or higher is set. In a state in which such a voltage is applied, the planar (P) state portion changes to the focal conic (F) state, the focal conic (F) state portion remains unchanged, and all the portions are in the focal conic (F) state. It becomes a state.

この状態で、光照射装置18により選択的に書き込み光が照射されると、当該照射された部位のみがVfh以上の分圧がかかり、フォーカルコニック(F)状態からホメオトロピック(H)状態に変化する。その後印加電圧を解除すると、書き込み光が照射されホメオトロピック(H)状態に変化した部位は、選択反射状態のプレーナ(P)となる。一方、書き込み光が照射されなかった部位は、透過状態のフォーカルコニック(F)のままである。このようにして状態変化が選択的に為され、表示画像が書き込まれる。   In this state, when the writing light is selectively irradiated by the light irradiation device 18, only the irradiated portion is applied with a partial pressure of Vfh or more, and the focal conic (F) state is changed to the homeotropic (H) state. To do. Thereafter, when the applied voltage is released, the portion that has been irradiated with the writing light and changed to the homeotropic (H) state becomes the planar (P) in the selective reflection state. On the other hand, the portion that was not irradiated with the writing light remains the focal conic (F) in the transmissive state. In this way, the state change is selectively made, and the display image is written.

なお、本発明においては、どの状態の変化を利用するかは特に制限は無く、所定の波長並びに強度の書き込み光を選択的に照射することで状態変化が生じ、反射/透過が選択されて画像が書き込みできれば問題無い。本実施形態の表示素子1においても、例えば、Vfh以上の電圧を印加してこれを解除する等により、予め全面をプレーナ(P)状態としておき、その後Vpf以下で所定の波長並びに強度の書き込み光が照射された時にVpf以上となる電圧を光変調層7に印加しつつ、書き込み光を選択的に照射して、当該照射された部位をフォーカルコニック(F)状態にさせる変化を利用しても構わない。この場合、書き込み光が照射された部位は、透過状態のフォーカルコニック(F)となり、書き込み光が照射されなかった部位は、選択反射状態のプレーナ(P)となる。このようにして状態変化が選択的に為され、画像が書き込まれる(書き込み工程)。   In the present invention, which state change is used is not particularly limited, and the state change is caused by selectively irradiating writing light having a predetermined wavelength and intensity, and reflection / transmission is selected and the image is selected. If you can write, there is no problem. Also in the display element 1 of the present embodiment, for example, by applying a voltage of Vfh or higher and releasing the voltage, the entire surface is set in a planar (P) state in advance, and then writing light having a predetermined wavelength and intensity at Vpf or lower. Even when a voltage that is equal to or higher than Vpf is applied to the light modulation layer 7 while the write light is irradiated, the write light is selectively irradiated and a change that causes the irradiated portion to be in the focal conic (F) state can be used. I do not care. In this case, the portion irradiated with the writing light is a focal conic (F) in a transmission state, and the portion not irradiated with the writing light is a planar (P) in a selective reflection state. In this way, the state change is selectively performed, and an image is written (writing process).

[本発明の原理]
次に、本発明の原理について詳細に説明する。
図4は、図1にて例示した駆動装置2から抵抗制御装置12を取り除いて短絡(ショート)させた従来の駆動装置の動作の一例について、バイアス電圧およびアドレス光強度を時系列で示すチャートである。この例では、直流電圧を印加しつつ、その印加の期間全域にわたって書き込み光を照射している(書き込み期間)。なお、図4においては、書き込みの際に光が照射される明時の場合のみチャートを示している(図8、図10においても同様。)。
[Principle of the present invention]
Next, the principle of the present invention will be described in detail.
FIG. 4 is a chart showing the bias voltage and the address light intensity in time series with respect to an example of the operation of the conventional drive device in which the resistance control device 12 is removed from the drive device 2 illustrated in FIG. is there. In this example, while applying a DC voltage, write light is irradiated over the entire application period (write period). Note that FIG. 4 shows a chart only in the bright time when light is irradiated during writing (the same applies to FIGS. 8 and 10).

従来の駆動装置の動作では、書き込み期間が終了し電圧の印加を終了させる際、図4に示されるように、バイアス電圧を基準電位に落とす。逆に言えば、従来は、電圧を印加している部位の電位を電源装置17によって基準電位に落とすことで、電圧の印加を終了させていた。   In the operation of the conventional driving device, when the writing period ends and the voltage application is ended, the bias voltage is dropped to the reference potential as shown in FIG. In other words, conventionally, the voltage application is terminated by dropping the potential of the portion to which the voltage is applied to the reference potential by the power supply device 17.

図5に、当該従来の例における電極5,6間の電位差の波形と、光変調層7に印加される分圧の波形とを重ねて表すグラフを示す。また、図6は、図5のグラフにおける(1)〜(4)の各時点での、表示素子1の厚さ方向の位置による電位を模式的に示すものである。   FIG. 5 shows a graph in which the waveform of the potential difference between the electrodes 5 and 6 in the conventional example and the waveform of the partial pressure applied to the light modulation layer 7 are superimposed. FIG. 6 schematically shows the potential depending on the position in the thickness direction of the display element 1 at each time point (1) to (4) in the graph of FIG.

図6においては、各時点のグラフを横並びで示し、その左端に、対応する電圧印加回路(表示素子1および電源装置17からなるもの)を挙げている。なお、左端に挙げた電圧印加回路は、表示素子1における光変調層7および有機感光層10を等価回路で示している(図9、図11においても同様。)。図6の(1)〜(4)の各グラフは、すなわち、縦軸が表示素子1の厚さ方向の位置を示し、左端に等価回路で示す光変調層7または有機感光層10の各位置が対応する。   In FIG. 6, the graphs at each time point are shown side by side, and the corresponding voltage application circuit (consisting of the display element 1 and the power supply device 17) is given at the left end. In the voltage application circuit shown at the left end, the light modulation layer 7 and the organic photosensitive layer 10 in the display element 1 are shown as equivalent circuits (the same applies to FIGS. 9 and 11). In each graph of (1) to (4) in FIG. 6, that is, the vertical axis indicates the position in the thickness direction of the display element 1, and each position of the light modulation layer 7 or the organic photosensitive layer 10 indicated by an equivalent circuit on the left end. Corresponds.

電極5,6間にバイアス電圧を印加すると、光変調層7およびOPC層10の容量比によって決まる電位差が電極5,6間に生じる((1)の時点)。
しかし、光変調層7および有機感光層10は、図6において等価回路で示されるように誘電体的性質と抵抗的性質とを併せ持つため、次第に抵抗成分側に電流が流れ始めて経時と共に容量分圧から抵抗分圧へと電位が変化していく。ここで、両層におけるインピーダンス(CR時定数)がマッチングしていないため、容量分圧比と抵抗分圧比に差異があり、図6の例では光変調層7の分圧が小さくなってくる((2)の時点)。この時点では、光変調層7の容量成分への充電電荷と、有機感光層10の容量成分への充電電荷に不均一が生じ、この差分電荷が光変調層7と有機感光層10との境界(bの位置)に残留電荷として蓄積される。
When a bias voltage is applied between the electrodes 5 and 6, a potential difference determined by the capacitance ratio between the light modulation layer 7 and the OPC layer 10 is generated between the electrodes 5 and 6 (at time (1)).
However, since the light modulation layer 7 and the organic photosensitive layer 10 have both a dielectric property and a resistance property as shown in an equivalent circuit in FIG. The potential changes from the resistance to the partial pressure of resistance. Here, since the impedance (CR time constant) in both layers is not matched, there is a difference between the capacitance voltage division ratio and the resistance voltage division ratio, and in the example of FIG. 6, the partial pressure of the light modulation layer 7 becomes smaller (( 2)). At this point, non-uniformity occurs in the charge charge to the capacitive component of the light modulation layer 7 and the charge charge to the capacitive component of the organic photosensitive layer 10, and this differential charge is the boundary between the light modulation layer 7 and the organic photosensitive layer 10. Accumulated as residual charge at (position b).

この状態から、図4のグラフに従って電圧印加を終了させる、すなわち電極5,6を基準電位に落とす(揃える)と、電極6は元々基準電位なので、電極5をこれに強制的に揃えることになる((3)の時点)。すると、図6の(3)のグラフを見てもわかるとおり、CRミスマッチによる残留電荷がそのまま光変調層7および有機感光層10の境界(bの位置)に逆電位として現れる。これは図5のグラフにおける(3)の時点の逆方向へのピーク波形からもわかるとおりである。   From this state, when the voltage application is terminated according to the graph of FIG. 4, that is, when the electrodes 5 and 6 are dropped (aligned) to the reference potential, the electrode 6 is originally the reference potential, so the electrode 5 is forcibly aligned with this. (Time of (3)). Then, as can be seen from the graph (3) in FIG. 6, the residual charge due to the CR mismatch appears as a reverse potential at the boundary (position b) between the light modulation layer 7 and the organic photosensitive layer 10 as it is. This can be seen from the peak waveform in the reverse direction at the time point (3) in the graph of FIG.

光変調層7および有機感光層10の両末端(aおよびc)が基準電位に落とされているため、この段階における表示素子1の等価回路は、図7のように表される。すると、光変調層7および有機感光層10の境界(bの位置)に残った電荷は、矢印に示すように両層を通って、両層の併せ持つ誘電体的性質および抵抗的性質に基づく時定数(複合CR時定数)で緩和し、光変調層7および有機感光層10の境界(bの位置)の電位は基準電位に落ちてゆく。その電位の変化の様子は図5における(3)と(4)との間のグラフの推移の通りである。
そして最後には、図6の(4)のグラフを見てもわかるとおり、表示素子1の全ての位置で基準電位に至り電位が一定化する。
Since both ends (a and c) of the light modulation layer 7 and the organic photosensitive layer 10 are dropped to the reference potential, an equivalent circuit of the display element 1 at this stage is expressed as shown in FIG. Then, the charge remaining at the boundary (position b) between the light modulation layer 7 and the organic photosensitive layer 10 passes through both layers as shown by the arrows and is based on the dielectric properties and resistance properties of both layers. The potential at the boundary (position b) between the light modulation layer 7 and the organic photosensitive layer 10 falls to the reference potential by relaxing with a constant (composite CR time constant). The change of the potential is as shown in the transition of the graph between (3) and (4) in FIG.
Finally, as can be seen from the graph (4) in FIG. 6, the potential reaches the reference potential and becomes constant at all positions of the display element 1.

電圧印加終了時に基準電位に揃える上記従来の例では、図7に示すように、電圧印加終了後に残留電荷に由来する逆電位が光変調層7および有機感光層10に印加される。そのため、既に選択されている光変調層7の配向状態に影響を及ぼし、得られる表示画像の明暗コントラスト比の低下など、誤った画像が形成される懸念がある。   In the above-described conventional example in which the voltage is adjusted to the reference potential at the end of voltage application, a reverse potential derived from the residual charge is applied to the light modulation layer 7 and the organic photosensitive layer 10 after the voltage application ends, as shown in FIG. For this reason, there is a concern that an erroneous image may be formed, for example, by affecting the alignment state of the already selected light modulation layer 7 and reducing the contrast ratio of the obtained display image.

なお、上記の現象は、光変調層7および有機感光層10のインピーダンス(CR時定数)がマッチングしていない場合に生じるものであり、もしも両層のインピーダンスがマッチングしている場合には残留電荷の発生がなく、電圧印加時に不要な逆電位が両層に印加されることはない。しかし、光書き込み型表示素子では、画像の明暗に応じて光導電層のインピーダンスを変化させるため、画像の明暗によらず光変調層とインピーダンスをマッチングさせることは困難であり、この不要な残留電荷の蓄積を回避できない。   The above phenomenon occurs when the impedances (CR time constants) of the light modulation layer 7 and the organic photosensitive layer 10 do not match. If the impedances of both layers match, the residual charge Therefore, an unnecessary reverse potential is not applied to both layers when a voltage is applied. However, since the impedance of the photoconductive layer is changed according to the brightness of the image in the photo-writing display element, it is difficult to match the impedance with the light modulation layer regardless of the brightness of the image. Cannot be avoided.

既述の特許文献5や6で提案された技術においては、電圧印加時に両層に蓄積された残留電荷によって電圧印加終了時に生じる光変調層の状態への影響を抑制する方法として、図8に示すように、電圧印加の終了直前に電圧印加回路における過渡電位を相殺する補正電位となるパルス電圧(補正パルス)を印加している。ここで図8は、当該技術におけるバイアス電圧およびアドレス光強度を時系列で示すチャートである。   In the techniques proposed in Patent Documents 5 and 6 described above, FIG. 8 shows a method for suppressing the influence on the state of the light modulation layer that occurs at the end of voltage application due to the residual charges accumulated in both layers during voltage application. As shown, a pulse voltage (correction pulse) serving as a correction potential that cancels the transient potential in the voltage application circuit is applied immediately before the end of voltage application. Here, FIG. 8 is a chart showing the bias voltage and the address light intensity in the technology in time series.

なお、図8においては、書き込みの際に光が照射される場合(明時)のみチャートを示している。
また、図9は、図8のチャートにおける(1)〜(5)の各時点での、表示素子1の厚さ方向の位置による電位を模式的に示すものである。図9の(1)〜(5)の各グラフは、縦軸が表示素子1の厚さ方向の位置を示し、左端に等価回路で示す光変調層7または有機感光層10の各位置が対応する。
In FIG. 8, the chart is shown only when light is irradiated during writing (during light).
FIG. 9 schematically shows the potential depending on the position in the thickness direction of the display element 1 at each time point (1) to (5) in the chart of FIG. In each graph of (1) to (5) in FIG. 9, the vertical axis indicates the position in the thickness direction of the display element 1, and the left end corresponds to each position of the light modulation layer 7 or the organic photosensitive layer 10 indicated by an equivalent circuit. To do.

特許文献5で提案された技術(以下、「補正パルスを印加する技術」という場合がある。)における駆動装置の動作において、電極5,6間にバイアス電圧を印加すると、光変調層7および有機感光層10の容量比によって決まる電位差が電極5,6間に生じ((1)の時点)、経時と共に容量分圧から抵抗分圧に変化し、光変調層7の分圧が小さくなってくる段階((2)の時点)までは、図4〜図7を用いて説明した従来の駆動装置の動作(以下、単に「従来の動作」という場合がある。)と同様である。   When a bias voltage is applied between the electrodes 5 and 6 in the operation of the driving device in the technique proposed in Patent Document 5 (hereinafter sometimes referred to as “a technique for applying a correction pulse”), the light modulation layer 7 and the organic A potential difference determined by the capacitance ratio of the photosensitive layer 10 is generated between the electrodes 5 and 6 (at the time (1)), and the partial pressure of the light modulation layer 7 becomes smaller as the capacitance partial pressure changes to the resistance partial pressure with time. Up to the stage (time point (2)) is the same as the operation of the conventional driving device described with reference to FIGS. 4 to 7 (hereinafter sometimes simply referred to as “conventional operation”).

補正パルスを印加する技術における駆動装置の動作では、書き込み期間が終了し電圧の印加を終了させる前に、図8に示されるように、補正電位に相当する補正パルスを印加してしている(補正期間)。当該補正電位は、図9を参考に説明すると、光変調層7および有機感光層10の境界(bの位置)に残留した過渡電位Vtを相殺させる大きさVcであり、当該補正パルスの印加により、光変調層7には電荷が残留していない状態になる((3)の時点)。   In the operation of the driving device in the technique of applying the correction pulse, the correction pulse corresponding to the correction potential is applied as shown in FIG. 8 before the writing period ends and the voltage application is ended ( Correction period). The correction potential will be described with reference to FIG. 9. The correction potential has a magnitude Vc that cancels out the transient potential Vt remaining at the boundary (position b) between the light modulation layer 7 and the organic photosensitive layer 10. Thus, no charge remains in the light modulation layer 7 (time point (3)).

ところが、当該技術では、この状態からバイアス電圧を基準電位に落とす(電圧を印加している部位の電位を電源装置17によって基準電位に落とす)ことで、電圧の印加を終了させていた。そのため、折角補正パルスによって光変調層7および有機感光層10の境界(bの位置)に残留電荷が生じていない状態にしても、電圧印加の終了と共に補正電位に基づく残留電荷が逆電位Vc’として現れてしまう((4)の時点)。   However, in this technique, the application of the voltage is terminated by dropping the bias voltage to the reference potential from this state (the potential of the portion to which the voltage is applied is lowered to the reference potential by the power supply device 17). Therefore, even if the residual charge is not generated at the boundary (position b) between the light modulation layer 7 and the organic photosensitive layer 10 by the bending angle correction pulse, the residual charge based on the correction potential becomes the reverse potential Vc ′ as the voltage application ends. As shown in (4).

その後は、従来の動作と同様、光変調層7および有機感光層10の境界(bの位置)に残った電荷が、図7中矢印に示すように両層を通って、両層の併せ持つ誘電体的性質および抵抗的性質に基づく時定数(複合CR時定数)で緩和し、光変調層7および有機感光層10の境界(bの位置)の電位は基準電位に落ちてゆき、表示素子1の全ての位置で基準電位に至り電位が一定化する。その電位の変化の様子は図9における(4)と(5)との間のグラフの推移の通りである。   Thereafter, as in the conventional operation, the charge remaining at the boundary (position b) between the light modulation layer 7 and the organic photosensitive layer 10 passes through both layers as shown by arrows in FIG. The potential of the boundary (position b) between the light modulation layer 7 and the organic photosensitive layer 10 drops to the reference potential, and is relaxed by the time constant (composite CR time constant) based on the physical properties and the resistance properties. The reference potential is reached at all the positions of and the potential becomes constant. The change of the potential is as shown in the transition of the graph between (4) and (5) in FIG.

このように、当該技術においても、図7に示すように、電圧印加終了後に補正電位に基づく残留電荷由来の逆電位が光変調層7および有機感光層10に印加される。したがって、程度の差こそあれ、補正パルスを印加しない従来の動作と同様、既に選択されている光変調層7の配向状態に影響を及ぼし、得られる表示画像の明暗コントラスト比の低下など、誤った画像が形成される懸念が完全には払拭できない。   Thus, also in this technique, as shown in FIG. 7, the reverse potential derived from the residual charge based on the correction potential is applied to the light modulation layer 7 and the organic photosensitive layer 10 after the voltage application is completed. Therefore, as in the conventional operation in which the correction pulse is not applied to some extent, the alignment state of the light modulation layer 7 that has already been selected is affected. The concern that an image is formed cannot be completely eliminated.

本発明の一態様である本実施形態では、補正パルスを印加する技術における、補正電位に基づく残留電荷由来の逆電位による配向状態への影響を抑制乃至排除するため、補正パルス印加直後に、電圧印加回路における表示素子1と電源装置17との間の電流に対する抵抗が、電源装置17による電圧印加時に比べて大きくなるように制御している。そしてその抵抗の制御の機能を担うのが、抵抗制御装置(抵抗制御手段)12である。   In this embodiment which is an aspect of the present invention, in order to suppress or eliminate the influence on the alignment state due to the reverse potential derived from the residual charge based on the correction potential in the technique of applying the correction pulse, the voltage is applied immediately after the correction pulse is applied. The resistance with respect to the current between the display element 1 and the power supply device 17 in the application circuit is controlled to be larger than when the voltage is applied by the power supply device 17. The resistance control device (resistance control means) 12 is responsible for the resistance control function.

ここで、本発明において「抵抗制御手段」とは、単なる抵抗素子に限らず、整流器や、開放乃至オープン(空気が導線間を高い抵抗値で繋いでいる状態)、TFTなどのスイッチ素子ほか、同じ効果を発揮できる素子がその概念に含まれるものとする。
本発明の原理について、以下、抵抗制御装置12として可変抵抗器を用い、電圧印加回路における表示素子1と電源装置17との間の電流に対する抵抗が、バイアス電圧印加時に比べて大きくなるように制御する例を挙げて説明する。
Here, the “resistance control means” in the present invention is not limited to a simple resistance element, but also a rectifier, open or open (a state in which air is connected between conductors with a high resistance value), a switch element such as a TFT, Elements that can exhibit the same effect are included in the concept.
Regarding the principle of the present invention, hereinafter, a variable resistor is used as the resistance control device 12, and control is performed so that the resistance to the current between the display element 1 and the power supply device 17 in the voltage application circuit is larger than that when the bias voltage is applied. An example will be described.

図10は、図1にて例示した駆動装置2を用いた本発明の駆動装置の動作の一例について、バイアス電圧およびアドレス光強度を時系列で示すチャートである。この例では、上記従来の例同様、バイアス電圧として直流電圧を印加しつつ、その印加の期間全域にわたって書き込み光を照射している(書き込み期間)。
なお、図10においては、書き込みの際に光が照射される場合(明時)のみチャートを示している。
FIG. 10 is a chart showing the bias voltage and the address light intensity in time series with respect to an example of the operation of the drive device of the present invention using the drive device 2 illustrated in FIG. In this example, as in the above-described conventional example, while applying a DC voltage as a bias voltage, writing light is irradiated over the entire application period (writing period).
In FIG. 10, the chart is shown only when light is irradiated during writing (during light).

また、図11は、図10のチャートにおける(1)〜(5)の各時点での、表示素子1の厚さ方向の位置による電位を模式的に示すものである。図11の(1)〜(5)の各グラフは、縦軸が表示素子1の厚さ方向の位置を示し、左端に等価回路で示す光変調層7または有機感光層10の各位置が対応する。   FIG. 11 schematically shows the potential depending on the position in the thickness direction of the display element 1 at each time point (1) to (5) in the chart of FIG. In each graph of (1) to (5) in FIG. 11, the vertical axis indicates the position in the thickness direction of the display element 1, and the left end corresponds to each position of the light modulation layer 7 or the organic photosensitive layer 10 indicated by an equivalent circuit. To do.

本例の駆動装置の動作において、電極5,6間にバイアス電圧を印加すると、光変調層7および有機感光層10の容量比によって決まる電位差が電極5,6間に生じ((1)の時点)、経時と共に容量分圧から抵抗分圧に変化し、光変調層7の分圧が小さくなってくる段階((2)の時点)までは、従来の例と同一である。   In the operation of the driving device of this example, when a bias voltage is applied between the electrodes 5 and 6, a potential difference determined by the capacitance ratio between the light modulation layer 7 and the organic photosensitive layer 10 is generated between the electrodes 5 and 6 (at the time of (1)). This is the same as the conventional example until the stage where the partial pressure of the light modulation layer 7 is reduced (time (2)) when the partial pressure of the light modulation layer 7 is changed from the partial pressure of the capacitance over time.

本例の駆動装置の動作では、図8に示される補正パルスを印加する技術と同様、書き込み期間が終了し電圧の印加を終了させる直前に、図10に示されるように、補正電位に相当する補正パルスを印加してしている(補正期間)。既述の通り当該補正電位は、図11を参考に説明すると、光変調層7および有機感光層10の境界(bの位置)に残留した過渡電位Vtを相殺させる大きさVcであり、当該補正パルスの印加により電荷が残留していない状態になる((3)の時点)。   In the operation of the driving device of this example, as shown in FIG. 10, just like the technique of applying the correction pulse shown in FIG. 8, immediately before the end of the writing period and the application of the voltage, it corresponds to the correction potential. A correction pulse is applied (correction period). As described above, with reference to FIG. 11, the correction potential is a magnitude Vc that cancels out the transient potential Vt remaining at the boundary (position b) between the light modulation layer 7 and the organic photosensitive layer 10. By applying the pulse, no charge remains (time (3)).

そして、補正パルスの印加終了後、本例の駆動装置の動作では、電圧を基準電位に落とさずこの状態から、図8のチャートに従って電圧印加を終了させる、すなわち電圧印加回路における表示素子1と電源装置17との間の電流に対する抵抗が、バイアス電圧印加時に比べて大きくなるように制御する。すると、電極6は元々の基準電位、電極5は各層の容量成分によって補正電位Vcが保持されたままの状態((3)の時点における電位状態のまま)になる((4)の時点)。   Then, in the operation of the driving device of this example after the application of the correction pulse, the voltage application is terminated according to the chart of FIG. 8 without dropping the voltage to the reference potential, that is, the display element 1 and the power source in the voltage application circuit. Control is performed so that the resistance to the current between the device 17 and the device 17 becomes larger than when a bias voltage is applied. Then, the electrode 6 becomes the original reference potential, and the electrode 5 remains in the state where the correction potential Vc is held by the capacitance component of each layer (the potential state at the time point (3)) (time point (4)).

図11を見てもわかるとおり、CRミスマッチによる残留電荷(bの位置)は補正パルスの印加により既に相殺されていて((3)の時点)、電圧を基準電位に落とさずこの状態から補正パルス印加を終了させているため、その後も逆電位として現れることはない((4)の時点)。一方、補正電位Vcの状態になっている電極5(cの位置)は、徐々に基準電位に近づいてゆく。   As can be seen from FIG. 11, the residual charge (position b) due to the CR mismatch has already been canceled by the application of the correction pulse (at time (3)), and the correction pulse is not dropped from this state to the reference potential. Since the application is terminated, it does not appear as a reverse potential thereafter (at the time point (4)). On the other hand, the electrode 5 (position c) in the state of the correction potential Vc gradually approaches the reference potential.

光変調層7および有機感光層10の両末端(aおよびc)が電気的に独立した(間の抵抗が高く、電流が流れない)状態になっているため、この段階における表示素子1の等価回路は、図12のように表される。電極5(cの位置)に保持された補正電位Vcの残留電荷は、点線矢印に示すように有機感光層10のCR成分で構成される直列回路により緩和され、徐々に低下してゆきいずれは基準電位に落ちてゆく。一方、光変調層7および有機感光層10の境界(bの位置)には、既述の通り電位が残留していないので、光変調層7内には電流が流れることは無い。   Since both ends (a and c) of the light modulation layer 7 and the organic photosensitive layer 10 are electrically independent (high resistance between them and no current flows), the equivalent of the display element 1 at this stage The circuit is represented as shown in FIG. The residual charge of the correction potential Vc held at the electrode 5 (position c) is relaxed by the series circuit composed of the CR component of the organic photosensitive layer 10 as indicated by the dotted arrow, and gradually decreases. It falls to the reference potential. On the other hand, since no potential remains at the boundary (position b) between the light modulation layer 7 and the organic photosensitive layer 10, no current flows in the light modulation layer 7.

このときの電位の変化の様子は図11における(4)と(5)との間のグラフの推移の通りである。
そして最後には、図11の(5)のグラフを見てもわかるとおり、表示素子1の全ての位置で基準電位に至り電位が一定化する。
The state of the potential change at this time is as shown in the transition of the graph between (4) and (5) in FIG.
Finally, as can be seen from the graph (5) in FIG. 11, the potential reaches the reference potential and becomes constant at all positions of the display element 1.

可変抵抗器を用いて、電圧印加回路における表示素子1と電源装置17との間の電流に対する抵抗が、バイアス電圧印加時に比べて補正パルスの印加終了時に大きくなるように制御する本例では、図11に示すように、残留電荷に由来する逆電位が生じず光変調層7の両面(a−b間)は電位差がゼロのままであり、電極5(cの位置)に保持された補正電位Vcの残留電荷は有機感光層10の層内のみで緩和されて無くなってゆく。そのため、既に選択されている光変調層7の配向状態に影響を及ぼす懸念が無くなり、得られる表示画像の明暗コントラストを良好なものとすることができる。   In this example, the resistance to the current between the display element 1 and the power supply device 17 in the voltage application circuit is controlled to be larger at the end of application of the correction pulse by using a variable resistor than in the application of the bias voltage. As shown in FIG. 11, the reverse potential derived from the residual charge does not occur, the potential difference between the both surfaces (between a and b) of the light modulation layer 7 remains zero, and the correction potential held at the electrode 5 (position c). The residual charge of Vc is relaxed and disappears only in the layer of the organic photosensitive layer 10. Therefore, there is no fear of affecting the alignment state of the light modulation layer 7 that has already been selected, and the contrast of the display image obtained can be improved.

ところで、以上の例においては、補正パルスを印加する技術の改良としての位置付けで本発明を説明しているが、本発明において書き込み光照射とともに為される電圧印加の直後に印加される電圧は、パルス状のものに限定されるものではない。本質的には電圧印加を終了し前記抵抗制御手段による動作が為される瞬間に、前記電圧印加回路における過渡電位を略相殺する補正電位になっていれば足りる。   By the way, in the above example, the present invention is described as positioning as an improvement of the technique of applying the correction pulse, but the voltage applied immediately after the voltage application performed together with the writing light irradiation in the present invention is: It is not limited to a pulse-shaped one. Essentially, a correction potential that substantially cancels the transient potential in the voltage application circuit is sufficient at the moment when the voltage application is finished and the operation by the resistance control means is performed.

つまり、補正電位に相当するパルス状の電圧を印加するか否かの問題ではなく、補正電位になるように、最終パルス電圧から直ちに電圧を降下させた後に前記抵抗制御手段による動作が為されればよい。前記抵抗制御手段による動作が為される時に補正電位に相当する電圧が印加された状態にさえなっていれば、図11の(3)〜(5)間のグラフの推移を辿る。   That is, it does not matter whether a pulse voltage corresponding to the correction potential is applied or not, and the operation by the resistance control means is performed after the voltage is immediately dropped from the final pulse voltage so as to obtain the correction potential. That's fine. If the voltage corresponding to the correction potential is applied when the resistance control means is operated, the graph transition between (3) to (5) in FIG. 11 is followed.

勿論、降下させて補正電位に達した後、当該電位を一定時間保持する、換言すれば、当該一定時間のパルス幅を有する補正電位のパルス電圧を印加する構成とすれば、より確実かつ簡易に補正電位の状態で前記抵抗制御手段による動作が為されるように制御することができる。この場合のパルス幅としては、特に制限は無いが、あまりに短いとパルス電圧を印加する意義が無いため1ms以上とすることが好ましく、あまりに長いと再び補正電位に対する抵抗分圧への緩和が発生して、光変調層に電圧がかかり始めてしまうため20ms以下とすることが好ましい。   Of course, after reaching the correction potential by lowering, the potential is held for a certain period of time, in other words, if the pulse voltage of the correction potential having the pulse width of the certain time is applied, it is more reliable and simpler. Control can be performed so that the operation by the resistance control means is performed in the state of the correction potential. The pulse width in this case is not particularly limited, but if it is too short, it is not meaningful to apply a pulse voltage, so it is preferable to set it to 1 ms or more. If it is too long, relaxation to the resistance divided voltage with respect to the correction potential occurs again. Thus, it is preferable that the voltage be set to 20 ms or less since voltage starts to be applied to the light modulation layer.

補正電位は、既述の通り、光変調層7および有機感光層10の境界(bの位置)に残留した過渡電位Vtを相殺させる大きさVcであり、以下の式で表される(図11参照)。
補正電位Vc=V・(Vo−Vt)/Vo
{V:バイアス電圧、Vo:光変調層への初期容量分圧、Vt:過渡電圧(抵抗分圧への遷移過程での電位)}
As described above, the correction potential is a magnitude Vc that cancels out the transient potential Vt remaining at the boundary (position b) between the light modulation layer 7 and the organic photosensitive layer 10, and is expressed by the following equation (FIG. 11). reference).
Correction potential Vc = V · (Vo−Vt) / Vo
{V: Bias voltage, Vo: Initial capacitance division to the light modulation layer, Vt: Transient voltage (potential in transition to resistance division)}

ただし、本発明にいう補正電位が正確に過渡電位Vtを相殺させる大きさVcである必要性は必ずしも無く、過渡電位Vtをある程度相殺させることができれば、本発明による作用を期待することができ、所定の効果が奏される。そのため、本発明にいう補正電位は、書き込み光照射とともに為される電圧印加終了時に生じている前記電圧印加回路における過渡電位を略相殺する電位を指すものとする。   However, the correction potential according to the present invention is not necessarily required to have the magnitude Vc for accurately canceling the transient potential Vt. If the transient potential Vt can be offset to some extent, the effect of the present invention can be expected. A predetermined effect is produced. For this reason, the correction potential referred to in the present invention refers to a potential that substantially cancels the transient potential in the voltage application circuit generated at the end of voltage application performed together with writing light irradiation.

ここで、「略相殺する」との語が意味する具体的な範囲は重要ではなく、本発明に基づく作用が生じて効果が奏される範囲を意味するものである。敢えて具体的な範囲を定めるとすれば、計算上求められる過渡電位を好ましくは50%〜150%、より好ましくは70%〜130%、さらに好ましくは90%〜110%相殺し得る電位を電圧印加終了時の補正電位とする。   Here, the specific range that the word “substantially cancels out” is not important, and it means the range in which the effects of the present invention are produced and the effects are exerted. If a specific range is deliberately determined, a potential that can offset the transient potential calculated in the calculation is preferably 50% to 150%, more preferably 70% to 130%, and even more preferably 90% to 110%. Use the corrected potential at the end.

以上は、本発明の一例として、可変抵抗器を用いて、電圧印加回路における表示素子1と電源装置17との間の電流に対する抵抗が、バイアス電圧印加時に比べて電圧印加終了時に大きくなるように制御する例で説明したが、本発明は、電圧印加終了時に、電圧印加回路における表示素子と電圧印加手段との間の電流に対する抵抗が制御される構成であればよい。   As described above, the variable resistor is used as an example of the present invention so that the resistance to the current between the display element 1 and the power supply device 17 in the voltage application circuit is larger at the end of voltage application than when the bias voltage is applied. As described in the example of controlling, the present invention may be any configuration as long as the resistance to the current between the display element and the voltage applying means in the voltage applying circuit is controlled when the voltage application is finished.

例えば、電圧印加回路がオープンになる(開放される)、すなわち、空気が導線間を高い抵抗値で繋いでいる状態でもよく、また、当該抵抗は、電圧印加時に比べ、電圧印加終了時に少しでも高くなるように制御されれば本発明の作用が期待できる。ここで、電極間に電位差がある状態で回路をオープンにする場合は、簡単な操作で確実に当該制御ができるが、オープンになった部分に人が接触しないように注意する必要がある。ただし、本発明においては、書き込み時のバイアス電圧よりも小さな補正電位になるように電圧を落としてから回路をオープンにするので、書き込み時のバイアス電圧から直接回路をオープンにするよりも安全性が高い。   For example, the voltage application circuit may be opened (opened), that is, the air may be connected between the conductors with a high resistance value, and the resistance may be a little at the end of voltage application compared to when the voltage is applied. If it is controlled to be higher, the effect of the present invention can be expected. Here, when the circuit is opened in a state where there is a potential difference between the electrodes, the control can be surely performed by a simple operation, but care must be taken so that a person does not touch the opened portion. However, in the present invention, since the circuit is opened after dropping the voltage so that the correction potential is smaller than the bias voltage at the time of writing, the safety is higher than when the circuit is opened directly from the bias voltage at the time of writing. high.

回路を直接オープンにはせず、かつオープンになったときと同じような効果を持つような構成にすれば、より安全性が確保される。すなわち、電圧印加終了時の電圧印加回路における表示素子と電圧印加手段との間の電流に対する抵抗の制御により、図9の(4)のグラフに示す表示素子の両電極の急峻な同電位への変化が抑制されて、図11の(4)に示す状態に少しでも近づけば、残留電荷に由来する逆電位の影響を抑制することができ、本発明の作用が十分に期待できる。   If the circuit is not directly opened, and if it is configured to have the same effect as when the circuit is opened, the safety can be further secured. That is, by controlling the resistance with respect to the current between the display element and the voltage application means in the voltage application circuit at the end of voltage application, both electrodes of the display element shown in the graph of FIG. If the change is suppressed and the state shown in FIG. 11 (4) is as close as possible, the influence of the reverse potential derived from the residual charge can be suppressed, and the effect of the present invention can be sufficiently expected.

[抵抗制御手段の態様]
以上のように、本発明において抵抗制御手段は、電圧印加終了時に、電圧印加回路における表示素子と電圧印加手段との間の電流に対する抵抗を制御する(具体的には、電圧印加時に比べ、電圧印加終了時における当該抵抗が高くなるように制御する)機能を有すればよい。具体的には、A:開閉器、B:可変抵抗器、C:整流器等が挙げられる。
[Mode of resistance control means]
As described above, in the present invention, the resistance control unit controls the resistance to the current between the display element and the voltage application unit in the voltage application circuit at the end of voltage application (specifically, the voltage is compared with that at the time of voltage application. It is only necessary to have a function of controlling the resistance at the end of application to be high. Specifically, A: switch, B: variable resistor, C: rectifier, etc. are mentioned.

以下、これら抵抗制御手段の例について、それぞれ、図1に示す実施形態の表示装置における抵抗制御装置12として用いた場合を例に挙げて説明する。なお、以下の説明においては、電源装置17による印加電圧が、電極6側を正とする直流電圧である場合を前提とする。   Hereinafter, examples of these resistance control means will be described by taking as an example the case of using as the resistance control device 12 in the display device of the embodiment shown in FIG. In the following description, it is assumed that the voltage applied by the power supply device 17 is a DC voltage with the electrode 6 side being positive.

(A:開閉器)
開閉器とは、接点を閉じた状態にしたり開放状態にしたりすることで電流の導通/空間絶縁を選択することができる、いわゆる有接点スイッチを意味する。電磁石への通電/非通電やモータの回転で接点を開閉するメカニカルリレーなどを用いることができる。
(A: Switch)
The switch means a so-called contact switch in which current conduction / space insulation can be selected by closing or opening a contact. A mechanical relay that opens and closes a contact by energization / non-energization of an electromagnet or rotation of a motor can be used.

図13は、図1の抵抗制御装置12として開閉器21を用いた場合の電圧印加回路(表示素子1は等価回路)の回路図である。この場合には、開閉器21をONにして回路を閉じた状態で電圧印加を開始し、電圧印加の終了時にOFFにして開放状態にすることで、電圧印加回路における電極6側(点c側)の電流を完全に断ち切ることができる。すなわち、電圧印加時に比べ、電圧印加終了時における抵抗が高くなっているといえる。
開閉器としてリレー装置を用いた場合には、制御回路16からの信号により、当該リレー装置を電気的にON−OFF制御できるように構成すればよい。
FIG. 13 is a circuit diagram of a voltage application circuit (the display element 1 is an equivalent circuit) when the switch 21 is used as the resistance control device 12 of FIG. In this case, the voltage application is started with the switch 21 turned on and the circuit is closed, and when the voltage application is finished, the voltage application is turned off and opened, so that the electrode 6 side (point c side) in the voltage application circuit is opened. ) Current can be cut off completely. That is, it can be said that the resistance at the end of voltage application is higher than that at the time of voltage application.
When a relay device is used as a switch, the relay device may be configured to be electrically ON / OFF controlled by a signal from the control circuit 16.

なお、従来から慣習的に、電圧印加回路中に電源装置のスイッチとして、開閉器に類似した形状の部品図を模式的に描くことが行われている。しかし、誘電体を含む構成の電気機器である光書き込み型表示素子に電圧を印加した際にこれを終了させるには、印加した電圧を基準電位に揃えることが常識として為されており、開閉器に類似した形状の部品図を模式的に描くのは、電源装置による電圧印加の開始・終了を制御する部材として観念的かつ簡易的に示しているだけである。したがって、仮に本願の出願前に開示された文献に、こういった電圧印加回路図中における開閉器類似部品が存在していても、本願発明の構成を開示するものでも示唆するものでもない。   Conventionally, a part diagram having a shape similar to a switch is typically drawn as a switch of a power supply device in a voltage application circuit. However, when a voltage is applied to an optically writable display element, which is an electric device having a dielectric structure, it is a common sense that the applied voltage is made equal to the reference potential in order to terminate the voltage. The part drawing having a shape similar to the above is schematically drawn simply and simply as a member for controlling the start and end of voltage application by the power supply device. Therefore, even if there is such a switch-like part in the voltage application circuit diagram in the document disclosed before the filing of the present application, it does not disclose or suggest the configuration of the present invention.

(B:可変抵抗器)
図14は、図1の抵抗制御装置12として可変抵抗器22を用いた場合の電圧印加回路(表示素子1は等価回路)の回路図である。この場合には、電圧印加時には低抵抗状態にしておくことで電圧印加回路の導通をはかり、電圧印加の終了時に高抵抗状態にすることで、電圧印加回路における電極6側(点c側)の電流吸い上げ能力を制限する。
(B: Variable resistor)
FIG. 14 is a circuit diagram of a voltage application circuit (the display element 1 is an equivalent circuit) when the variable resistor 22 is used as the resistance control device 12 of FIG. In this case, when the voltage is applied, the voltage application circuit is kept in a low resistance state to make the voltage application circuit conductive, and when the voltage application is completed, the high resistance state is established, so that the electrode 6 side (point c side) in the voltage application circuit is set. Limit the current sink capability.

可変抵抗器としては、一般的なダイヤル式やスライド式のものは勿論使用可能であり、これらを用いた場合、制御回路16からの信号により、機械的にこれらを適宜動かすように構成することで、抵抗値を制御すればよい。勿論、電気的に抵抗値を制御できるように構成しても問題ない。   Of course, general dial type and slide type can be used as the variable resistor, and when these are used, they can be mechanically moved appropriately according to the signal from the control circuit 16. The resistance value may be controlled. Of course, there is no problem even if it is configured such that the resistance value can be electrically controlled.

また、図15は、図1の抵抗制御装置12として可変抵抗器を用いた場合の変形例を示す電圧印加回路(表示素子1は等価回路)の回路図である。当該変形例では、高抵抗の抵抗器23と導通(低抵抗)とを切り替えスイッチ(SW)24で選択できるように構成されており、かかる構成も本発明において可変抵抗器の概念に含める。これを用いた場合も、制御回路16からの信号により切り替えスイッチ24を適宜切り替えることで、抵抗値を制御すればよい。   FIG. 15 is a circuit diagram of a voltage application circuit (display element 1 is an equivalent circuit) showing a modification in the case where a variable resistor is used as the resistance control device 12 of FIG. In this modification, the high-resistance resistor 23 and conduction (low resistance) can be selected by the changeover switch (SW) 24, and such a configuration is also included in the concept of the variable resistor in the present invention. Even when this is used, the resistance value may be controlled by appropriately switching the changeover switch 24 according to a signal from the control circuit 16.

その他、トランジスタのゲート電圧を調整することでソース−ドレイン間の抵抗を制御することが可能な可変抵抗回路(無接点スイッチ回路)なども使用することができ、かかる構成も本発明において可変抵抗器の概念に含める。これを用いた場合も制御回路16からの信号によりゲート電圧を調整して、ソース−ドレイン間の抵抗を制御すればよい。   In addition, a variable resistance circuit (non-contact switch circuit) that can control the resistance between the source and the drain by adjusting the gate voltage of the transistor can be used. Such a configuration is also a variable resistor in the present invention. Include in the concept. Even when this is used, the gate voltage may be adjusted by a signal from the control circuit 16 to control the resistance between the source and the drain.

可変抵抗器の抵抗値としては、電圧印加状態の低抵抗としては、電圧印加ロスを少なくするために、1kΩ以下にすることが好ましく、100Ω以下にすることがより好ましい。一方、電圧印加終了時の高抵抗としては、電圧印加時に比して少しでも高抵抗にすれば表示素子1と電源装置17との間の電流を制限する作用が生ずるので、特に下限は無いが、当該電流の制限を高い次元で作用させるためには、100MΩ以上にすることが好ましく、1GΩ以上にすることがより好ましい。   The resistance value of the variable resistor is preferably 1 kΩ or less, more preferably 100 Ω or less, as a low resistance in a voltage application state in order to reduce voltage application loss. On the other hand, as the high resistance at the end of voltage application, there is no particular lower limit since an effect of limiting the current between the display element 1 and the power supply device 17 occurs if the resistance is made as high as possible as compared to when the voltage is applied. In order to make the current limitation work at a high level, it is preferably 100 MΩ or more, more preferably 1 GΩ or more.

(C:整流器)
整流器としては、一般に半導体ダイオードが用いられるが、例えば整流管等整流器の概念に含まれる物であればいずれも使用可能である。
図16は、図1の抵抗制御装置12として整流器25を用いた場合の電圧印加回路(表示素子1は等価回路)の回路図である。整流器25は、図16に示すとおり、電源装置17による印加電圧の電流方向に流れ易く、その逆方向には流れ難い(電流方向への電気抵抗がその逆方向の電気抵抗に比して低くなる)向きになるように配される。
(C: Rectifier)
As the rectifier, a semiconductor diode is generally used, but any of those included in the concept of a rectifier such as a rectifier can be used.
FIG. 16 is a circuit diagram of a voltage application circuit (the display element 1 is an equivalent circuit) when the rectifier 25 is used as the resistance control device 12 of FIG. As shown in FIG. 16, the rectifier 25 easily flows in the current direction of the voltage applied by the power supply device 17 and hardly flows in the reverse direction (the electric resistance in the current direction is lower than the electric resistance in the reverse direction). ) Arranged to face.

整流器25を用いた場合には、電圧印加終了時の表示素子1から電源装置17方向への電流が電圧印加時の電流方向と逆方向であり、その方向が高抵抗となるように整流器25が配されているため、電圧印加終了の前後に何ら特別な操作を施すこと無く、電圧印加回路における電圧印加終了後の電流を制限することができる。   When the rectifier 25 is used, the current from the display element 1 to the power supply device 17 at the end of voltage application is opposite to the current direction at the time of voltage application, and the rectifier 25 is set to have a high resistance. Therefore, the current after the voltage application in the voltage application circuit can be limited without any special operation before and after the voltage application.

以上説明した抵抗制御手段の態様は、既述の通り電源装置17による印加電圧が直流電圧である場合の例示であるが、A:開閉器およびB:可変抵抗器については交流電圧を印加する場合にも同様に適用することができる。なお、電源装置17による印加電圧が交流電圧である場合には、C:整流器を適用することはできない。   The mode of the resistance control means described above is an example in the case where the voltage applied by the power supply device 17 is a DC voltage as described above, but A: a switch and B: a case where an AC voltage is applied to a variable resistor. It can be similarly applied to. In addition, when the applied voltage by the power supply device 17 is an alternating voltage, C: Rectifier cannot be applied.

以上、好ましい実施形態を挙げて本発明の光書き込み型表示素子の駆動装置および駆動方法、並びに光書き込み型表示装置を詳細に説明したが、本発明は以上の実施形態に限定されるものではない。例えば、上記実施形態では光変調層が1層のみからなる単色画像形成用の表示素子を例に挙げて説明したが、光変調層やその他の層を必要に応じて複数層として多色画像が形成できる表示素子としてもよいし、このとき少なくともブルー、グリーンおよびレッドの三原色を表示し得る光変調層を積層することでフルカラー画像が形成できる表示素子としてもよい。   As mentioned above, although the preferable embodiment was mentioned and the drive device and drive method of the optical writing type | mold display element of this invention, and the optical writing type display device were demonstrated in detail, this invention is not limited to the above embodiment. . For example, in the above-described embodiment, the display element for forming a monochromatic image having only one light modulation layer has been described as an example. However, a multicolor image can be formed by using a plurality of light modulation layers and other layers as necessary. A display element that can be formed may be used, and at this time, a display element that can form a full-color image may be formed by stacking light modulation layers that can display at least three primary colors of blue, green, and red.

その他、当業者は、従来公知の知見に従い、本発明の積層体、本発明の製造方法あるいは本発明の表示素子を適宜改変することができる。かかる改変によってもなお本発明の積層体、本発明の製造方法あるいは本発明の表示素子の構成を具備する限り、勿論、本発明の範疇に含まれるものである。   In addition, those skilled in the art can appropriately modify the laminate of the present invention, the production method of the present invention, or the display element of the present invention according to conventionally known knowledge. Of course, such modifications are included in the scope of the present invention as long as the laminate of the present invention, the production method of the present invention, or the structure of the display element of the present invention are provided.

以下、実施例を挙げることで、本発明をより具体的に説明するが、本発明は以下の実施例に限定されるものではない。
<表示素子の作製>
本発明に適用し得る光書き込み型表示素子として、図1に記載の表示素子1を試作して、本発明および比較例の光書き込み型表示素子の駆動装置ないし駆動方法を利用して、画像の書き込みを行った。図1を参照しつつ説明する。
EXAMPLES Hereinafter, although an Example is given and this invention is demonstrated more concretely, this invention is not limited to a following example.
<Production of display element>
As an optical writable display element applicable to the present invention, the display element 1 shown in FIG. 1 is manufactured as a prototype, and the optical writable display element driving apparatus or driving method according to the present invention and the comparative example is used. I wrote. This will be described with reference to FIG.

(有機感光層側基板の作製)
片面にITO(表面抵抗300Ω/□)が形成された125μm厚のポリエチレンテレフタレート(PET)フィルム(東レ社製,ハイビーム)を50.8mm(2インチ)角に切り出して、基板4および電極6とした。そのITO(電極6)側の面に、ポリビニルブチラール樹脂をブタノールに溶解した溶液に、電荷発生材料(チタニルフタロシアニン顔料)をペイントシェイカーで分散させた塗料を、スピンコート法によって乾燥膜厚が0.2μmとなるように塗布・乾燥し、電荷発生層15を形成した。
(Preparation of organic photosensitive layer side substrate)
A 125 μm-thick polyethylene terephthalate (PET) film (manufactured by Toray Industries, Inc., high beam) with ITO (surface resistance 300Ω / □) formed on one side was cut into 50.8 mm (2 inch) squares to form a substrate 4 and an electrode 6. . On the ITO (electrode 6) side surface, a paint obtained by dispersing a charge generating material (titanyl phthalocyanine pigment) with a paint shaker in a solution of polyvinyl butyral resin dissolved in butanol has a dry film thickness of 0. The charge generation layer 15 was formed by coating and drying to 2 μm.

次にその上に、ポリカーボネート樹脂と電荷輸送材料(ベンジジンN,N’−ビス(3−メチルフェニル)−1,1’−ビフェニル−4,4’−ジアミン)をモノクロロベンゼンに溶解した塗料を、ディップコート法によって乾燥膜厚が6μmになるように塗布・乾燥し、電荷輸送層14を形成した。   Next, a paint in which a polycarbonate resin and a charge transporting material (benzidine N, N′-bis (3-methylphenyl) -1,1′-biphenyl-4,4′-diamine) are dissolved in monochlorobenzene is formed thereon. The charge transport layer 14 was formed by applying and drying so that the dry film thickness was 6 μm by dip coating.

さらにその上に、ポリビニルブチラール樹脂をブタノールに溶解した溶液に、電荷発生材料(チタニルフタロシアニン顔料)をペイントシェイカーで分散させた塗料を、スピンコート法によって乾燥膜厚が0.2μmとなるように塗布・乾燥し、電荷発生層13を形成して、電荷発生層15、電荷輸送層14、電荷発生層13の3層からなる有機感光層10を形成した。   Furthermore, a coating material in which a charge generating material (titanyl phthalocyanine pigment) is dispersed with a paint shaker is applied to a solution obtained by dissolving polyvinyl butyral resin in butanol so that the dry film thickness becomes 0.2 μm by a spin coating method. Drying was performed to form the charge generation layer 13, and the organic photosensitive layer 10 including the charge generation layer 15, the charge transport layer 14, and the charge generation layer 13 was formed.

その有機感光層10上に、カーボンブラック顔料を分散させたポリビニルアルコール水溶液を、スピンコート法によって乾燥膜厚が1.2μmとなるように形成して、着色層9とした。さらに当該着色層9の上層として、酢酸ブチルで希釈した二液性ウレタンラミネート剤(三井武田ケミカル社製,A315/A50)を、スピンコート法によって乾燥膜厚が1.0μm厚となるように塗布し、ラミネート層8を形成し、有機感光層側基板を作製した。   On the organic photosensitive layer 10, an aqueous polyvinyl alcohol solution in which a carbon black pigment was dispersed was formed by spin coating so as to have a dry film thickness of 1.2 μm. Further, as the upper layer of the colored layer 9, a two-component urethane laminating agent diluted with butyl acetate (manufactured by Mitsui Takeda Chemical Co., A315 / A50) is applied by spin coating so that the dry film thickness becomes 1.0 μm. Then, a laminate layer 8 was formed to produce an organic photosensitive layer side substrate.

(光変調層側基板の作製)
コレステリック液晶として、ネマチック液晶(メルク社製,E7)77.5質量%、右旋性カイラル剤(メルク社製,CB15)18.8質量%および右旋性カイラル剤(メルク社製,R1011)3.7質量%を混合して、緑色を反射する材料を調製した。
(Preparation of light modulation layer side substrate)
As the cholesteric liquid crystal, nematic liquid crystal (Merck, E7) 77.5% by mass, dextrorotatory chiral agent (Merck, CB15) 18.8% by mass and dextrorotatory chiral agent (Merck, R1011) 3 A material reflecting green was prepared by mixing 7 mass%.

4.2μm径のセラミック多孔質膜をセットした膜乳化装置(SPGテクノ社製,マイクロキット)を用いて、窒素圧力11.8kPa(0.12kgf/cm2)の条件下で前記コレステリック液晶を0.25質量%のドデシルベンゼンスルホン酸ナトリウム水溶液中に乳化した。得られたエマルジョンは、コレステリック液晶ドロップの粒径平均が14.9μm、粒径標準偏差が1.32μmで、単分散に近い状態だった。 Using a membrane emulsification apparatus (manufactured by SPG Techno Co., Microkit) on which a ceramic porous membrane having a diameter of 4.2 μm was set, the cholesteric liquid crystal was reduced to 0 under conditions of a nitrogen pressure of 11.8 kPa (0.12 kgf / cm 2 ). And emulsified in a 25% by weight aqueous sodium dodecylbenzenesulfonate solution. The resulting emulsion had a cholesteric liquid crystal drop particle size average of 14.9 μm and a particle size standard deviation of 1.32 μm, and was in a state close to monodispersion.

次に、エマルジョンを静置してコレステリック液晶ドロップを沈降させ、上澄みを除去して濃縮されたエマルジョンを得た。この濃縮エマルジョン1質量部に対して、酸性法骨ゼラチン(ニッピ社製,ゼリー強度314)の7.7質量%水溶液を4質量部添加することにより、光変調層用塗布液内の不揮発分体積率が約0.15、不揮発分内のコレステリック液晶体積率が約0.70の光変調層用塗布液を得た。   Next, the emulsion was allowed to stand to settle the cholesteric liquid crystal drop, and the supernatant was removed to obtain a concentrated emulsion. By adding 4 parts by mass of a 7.7% by mass aqueous solution of acidic bone gelatin (Nippi Co., Ltd., jelly strength 314) to 1 part by mass of this concentrated emulsion, the non-volatile content volume in the coating liquid for light modulation layer A coating liquid for a light modulation layer having a rate of about 0.15 and a volume fraction of cholesteric liquid crystal in the nonvolatile content of about 0.70 was obtained.

上記(有機感光層側基板の作製)において基板4および電極6として用いたものと同じITO電極付きPETフィルム(東レ社製ハイビーム)を基板3および電極5として、50℃に加熱してゼラチンをゾル状態にした前記光変調層用塗布液を、ITO面側に、塗布後のウェット膜厚が90μmになるようにギャップを調整したマイクロメータ付きアプリケータで塗布した。   Using the same PET film with ITO electrode (high beam manufactured by Toray Industries, Inc.) used as the substrate 4 and the electrode 6 in the above (preparation of the organic photosensitive layer side substrate) as the substrate 3 and the electrode 5, the gelatin is sol by heating to 50 ° C. The light modulation layer coating solution in a state was applied to the ITO surface side with an applicator with a micrometer in which the gap was adjusted so that the wet film thickness after coating was 90 μm.

50℃/RH90%の高温高湿チャンバー内に15分間保持した後、室温下で12時間乾燥させ、光変調層7として、15μm径の単分散コレステリック液晶ドロップが少し偏平した形状で高分子バインダー中に単層稠密に分散された約12μm厚のPDLC層を形成し、光変調層側基板を作製した。   After holding in a high-temperature and high-humidity chamber at 50 ° C./RH 90% for 15 minutes, it was dried at room temperature for 12 hours, and as a light modulation layer 7, a 15 μm-diameter monodisperse cholesteric liquid crystal drop was slightly flattened in a polymer binder. A PDLC layer having a thickness of about 12 μm dispersed in a single layer was formed, and a light modulation layer side substrate was produced.

(基板の貼り合わせ)
このようにして作製した有機感光層側基板および光変調層側基板を、光変調層7とラミネート層8とが向かい合い、かつ端面の一部が少しずれるように重ね合わせて、100℃のラミネータを通して接着し、表示素子1を得た。
(Board bonding)
The organic photosensitive layer side substrate and the light modulation layer side substrate thus fabricated are overlapped so that the light modulation layer 7 and the laminate layer 8 face each other and a part of the end face is slightly shifted, and passed through a laminator at 100 ° C. The display element 1 was obtained by bonding.

なお、ずらした端面上の各機能膜を除去してITO電極を露出させておき、最終的に得られる表示素子1の外部から両電極5,6が導通できるようにした。
得られた表示素子1の外観は、光変調層7が緑色の選択反射を示すものであった。
得られた表示素子1の両電極5,6にリード線を付けた市販のミノ虫クリップを接続し、これを接触端子19とした。
In addition, each functional film on the shifted end face was removed to expose the ITO electrode so that the electrodes 5 and 6 could be electrically connected from the outside of the finally obtained display element 1.
The appearance of the obtained display element 1 was such that the light modulation layer 7 exhibited green selective reflection.
A commercially available caterpillar clip with lead wires connected to both electrodes 5 and 6 of the obtained display element 1 was used as a contact terminal 19.

<波形観測用ダミー素子の作製>
(有機感光層ダミーの作製)
上記(有機感光層側基板の作製)と同様して得られた有機感光層側基板と、上記(有機感光層側基板の作製)において基板4および電極6として用いたものと同じITO電極付きPETフィルム(東レ社製ハイビーム)とを、ラミネート層8とITO面とが向かい合うように重ね合わせて、100℃のラミネータを通して接着し、有機感光層ダミーを作製した。
<Preparation of waveform observation dummy element>
(Preparation of organic photosensitive layer dummy)
The organic photosensitive layer side substrate obtained in the same manner as above (preparation of organic photosensitive layer side substrate), and the same PET with ITO electrode as that used as substrate 4 and electrode 6 in the above (preparation of organic photosensitive layer side substrate) A film (high beam manufactured by Toray Industries, Inc.) was superposed so that the laminate layer 8 and the ITO surface faced each other, and adhered through a laminator at 100 ° C. to produce an organic photosensitive layer dummy.

(光変調層ダミーの作製)
上記(有機感光層側基板の作製)において基板4および電極6として用いたものと同じITO電極付きPETフィルム(東レ社製ハイビーム)の上に、カーボンブラック顔料を分散させたポリビニルアルコール水溶液を、スピンコート法によって乾燥膜厚が1.2μmとなるように形成して、着色層9とした。さらに当該着色層9の上層として、酢酸ブチルで希釈した二液性ウレタンラミネート剤(三井武田ケミカル社製,A315/A50)を、スピンコート法によって乾燥膜厚が1.0μm厚となるように塗布し、ラミネート層8を形成した。
上記(光変調層側基板の作製)と同様して得られた光変調層側基板の光変調層7を、ラミネート層と光変調層とが向かい合うように重ね合わせて、100℃のラミネータを通して接着し、光変調層ダミーを作製した。
(Production of light modulation layer dummy)
Spinning a polyvinyl alcohol aqueous solution in which a carbon black pigment is dispersed on the same PET film with an ITO electrode (high beam manufactured by Toray Industries, Inc.) used as the substrate 4 and the electrode 6 in the above (production of the organic photosensitive layer side substrate). The colored layer 9 was formed by coating so that the dry film thickness was 1.2 μm. Further, as the upper layer of the colored layer 9, a two-component urethane laminating agent diluted with butyl acetate (manufactured by Mitsui Takeda Chemical Co., A315 / A50) is applied by spin coating so that the dry film thickness becomes 1.0 μm. Then, a laminate layer 8 was formed.
The light modulation layer 7 of the light modulation layer side substrate obtained in the same manner as described above (production of the light modulation layer side substrate) is superposed so that the laminate layer and the light modulation layer face each other, and bonded through a laminator at 100 ° C. Then, a light modulation layer dummy was produced.

<駆動装置乃至表示装置の作製>
抵抗制御装置12として、印加電圧波形の終端で回路をオープンにするためのメカニカルパワーリレー(オムロン社製G5NB型)を用い、また、電源装置17として高速・高電圧アンプ(松定プレシジョン社製,HEOPT1B−60型)を用い、これを表示素子1の電極5,6とともに図1に示されるように接続して電圧印加回路を形成した。
<Production of driving device or display device>
As the resistance control device 12, a mechanical power relay (G5NB type manufactured by OMRON Corporation) for opening the circuit at the end of the applied voltage waveform is used. HEOPT1B-60 type) was used and connected together with the electrodes 5 and 6 of the display element 1 as shown in FIG. 1 to form a voltage application circuit.

一方、光源としてカラー発光ダイオード光源(CCS社製,HLV−3M−RGB型)を用い、表示素子1の非表示面(書き込み側の面)を照射できるように構成して、光照射装置18を作製した。当該光照射装置18により、ピーク波長625nm、バンド半値幅20nmのRed光を照射することができる。   On the other hand, a color light-emitting diode light source (manufactured by CCS, HLV-3M-RGB type) is used as the light source, and the non-display surface (the writing side surface) of the display element 1 is configured to be irradiated. Produced. The light irradiation device 18 can emit Red light having a peak wavelength of 625 nm and a band half width of 20 nm.

また、制御回路16としてマルチチャンネルDAQボード(ナショナルインスツルメンツ社製6713型)、および制御ソフト(ナショナルインスツルメンツ社製LabVIEW)を用い、パーソナルコンピュータからの画像データに基づいて電源装置17、光照射装置18および抵抗制御装置12(メカニカルパワーリレー)の動作を適宜制御できるように配線した。
以上のようにして、実施例および比較例に供し得る駆動装置、およびこれに表示素子を接続した表示装置を作製した。
Further, a multi-channel DAQ board (National Instruments 6713 type) and control software (National Instruments LabVIEW) are used as the control circuit 16, and based on image data from a personal computer, a power supply device 17, a light irradiation device 18 and It wired so that operation | movement of the resistance control apparatus 12 (mechanical power relay) could be controlled suitably.
As described above, a driving device that can be used in Examples and Comparative Examples, and a display device in which a display element is connected to the driving device were manufactured.

(比較例1)
作製した駆動装置における抵抗制御装置12を常時導通状態(ON)にした上で、以下の2つの評価試験を行った。
<評価試験1>
100VのDCバイアス電圧を100ms間印加し、その状態で最大500μW/cm2の緻密な像様の書き込み光を照射した。バイアス電圧の印加終了後、常法通り直ちに電極5,6を基準電位に落とした(揃えた)。
形成された表示画像を目視で確認した所、明暗コントラストが低いぼやけた画像であった。
(Comparative Example 1)
The resistance control device 12 in the manufactured drive device was always in a conductive state (ON), and the following two evaluation tests were performed.
<Evaluation test 1>
A DC bias voltage of 100 V was applied for 100 ms, and in this state, fine image-like writing light of 500 μW / cm 2 at maximum was irradiated. After the application of the bias voltage was completed, the electrodes 5 and 6 were immediately dropped to the reference potential (aligned) as usual.
When the formed display image was visually confirmed, it was a blurred image with low contrast.

<評価試験2>
光変調層7と有機感光層10とが一体になった表示素子1では、各層に印加されている電圧を直接観測することはできない。そこで代替手段として、既述の如く、光変調層と有機感光層とを別体に構成した有機感光層ダミーと光変調層ダミーとを直列に接続して波形観測用ダミー素子を作製した。
<Evaluation Test 2>
In the display element 1 in which the light modulation layer 7 and the organic photosensitive layer 10 are integrated, the voltage applied to each layer cannot be directly observed. Therefore, as an alternative, as described above, an organic photosensitive layer dummy in which the light modulation layer and the organic photosensitive layer are separately formed and a light modulation layer dummy are connected in series to produce a waveform observation dummy element.

光変調層ダミーと並列に高電圧プローブ(テクトロニクス社P6015A型)を介して、オシロスコープ(テクトロニクス社TDS1002型)を接続して、光変調層ダミーに印加される電圧波形を観測した。詳しくは、波形観測用ダミー素子の両端に100VのDCバイアス電圧を100ms間印加した状態で、同時に500μW/cm2の書き込み光を有機感光層ダミーに100ms照射し、バイアス電圧の印加終了後、常法通り直ちに電極5,6を基準電位に落とした(揃えた)場合について、光変調層ダミーに印加される電圧波形を観測した。観測された電圧波形のグラフを図17に示す。
図17に示されるように、バイアス電圧の波形終端(図17のグラフ中横軸0.2秒時)において、不要な逆電位が光変調層7に印加されているのがわかる。
An oscilloscope (Tektronix TDS1002 type) was connected in parallel with the optical modulation layer dummy via a high voltage probe (Tektronix P6015A type), and the voltage waveform applied to the optical modulation layer dummy was observed. Specifically, in the state where a DC bias voltage of 100 V is applied to both ends of the waveform observation dummy element for 100 ms, 500 μW / cm 2 of write light is simultaneously irradiated to the organic photosensitive layer dummy for 100 ms. The voltage waveform applied to the light modulation layer dummy was observed when the electrodes 5 and 6 were immediately dropped to the reference potential (aligned) as usual. The graph of the observed voltage waveform is shown in FIG.
As shown in FIG. 17, it can be seen that an unnecessary reverse potential is applied to the light modulation layer 7 at the end of the waveform of the bias voltage (when the horizontal axis is 0.2 seconds in the graph of FIG. 17).

(比較例2)
比較例1と同様に、作製した駆動装置における抵抗制御装置12を常時導通状態(ON)にした上で、評価試験1および評価試験2の試験を行った。ただし、バイアス電圧の印加終了後、補正電位となるパルス電圧37.5Vを100msのパルス幅で印加した後に電極5,6を基準電位に落とした(揃えた)。
(Comparative Example 2)
Similarly to Comparative Example 1, the resistance control device 12 in the manufactured drive device was always in a conductive state (ON), and then the evaluation test 1 and the evaluation test 2 were performed. However, after applying the bias voltage, a pulse voltage of 37.5 V serving as a correction potential was applied with a pulse width of 100 ms, and then the electrodes 5 and 6 were dropped to the reference potential (aligned).

評価試験1については、形成された表示画像を目視で確認した所、明暗コントラストがやや低く、細部においてはややぼやけた画像であった。
評価試験2について、観測された電圧波形のグラフを図18に示す。図18に示されるように、バイアス電圧の波形終端(図18のグラフ中横軸0.2秒時)は瞬間的にゼロになるが、その後補正パルスに基づく残留電位が生じて、補正パルス印加終了後に当該電位除去時の不要な逆電位が光変調層7に印加されているのがわかる。
In the evaluation test 1, when the formed display image was visually confirmed, the contrast was slightly low and the image was slightly blurred in detail.
For evaluation test 2, a graph of the observed voltage waveform is shown in FIG. As shown in FIG. 18, the end of the bias voltage waveform (at the horizontal axis of 0.2 seconds in the graph of FIG. 18) instantaneously becomes zero, but then a residual potential based on the correction pulse is generated, and the correction pulse is applied. It can be seen that an unnecessary reverse potential at the time of removing the potential is applied to the light modulation layer 7 after the end.

(実施例1)
比較例1と同様に、評価試験1および評価試験2の試験を行った。ただし、作製した駆動装置における抵抗制御装置12をまず導通状態(ON)にし、バイアス電圧の印加終了後、補正電位となるパルス電圧37.5Vを1msのパルス幅で印加し、直ちに抵抗制御装置12がオープンの状態になるようにした。
(Example 1)
As in Comparative Example 1, tests of Evaluation Test 1 and Evaluation Test 2 were performed. However, first, the resistance control device 12 in the manufactured driving device is turned on (ON), and after the application of the bias voltage is finished, a pulse voltage of 37.5 V as a correction potential is applied with a pulse width of 1 ms, and the resistance control device 12 is immediately applied. Was opened.

評価試験1については、形成された表示画像を目視で確認した所、明暗コントラストが高く、細部においてもはっきりとした画像であった。
評価試験2について、観測された電圧波形のグラフを図19に示す。図19に示されるように、バイアス電圧の波形終端(図19のグラフ中横軸0.2秒時)は瞬間的にゼロになり、その後電圧印加回路がオープンになることにより残留電位が生じることが無く、電位に変化が無いのがわかる。
Regarding the evaluation test 1, when the formed display image was visually confirmed, the contrast was high and the image was clear even in the details.
For evaluation test 2, a graph of the observed voltage waveform is shown in FIG. As shown in FIG. 19, the end of the waveform of the bias voltage waveform (at the horizontal axis of 0.2 seconds in the graph of FIG. 19) instantaneously becomes zero, and then the residual voltage is generated by opening the voltage application circuit. It can be seen that there is no change in the potential.

本発明の例示的一態様である実施形態の光書き込み型表示装置を示す概略構成図である。It is a schematic block diagram which shows the optical writing type display apparatus of embodiment which is an exemplary aspect of this invention. 本発明の駆動装置の例を示す斜視図である。It is a perspective view which shows the example of the drive device of this invention. 本発明の駆動装置の他の一例を示す斜視図である。It is a perspective view which shows another example of the drive device of this invention. 従来の駆動装置の動作の一例について、バイアス電圧およびアドレス光強度を時系列で示すチャートである。It is a chart which shows a bias voltage and address light intensity in an chronological order about an example of operation of the conventional drive device. 図4の例における電極間の電位差の波形と、光変調層に印加される分圧の波形とを重ねて表すグラフである。5 is a graph showing a waveform of a potential difference between electrodes in the example of FIG. 4 and a waveform of a partial pressure applied to the light modulation layer in an overlapping manner. 図5のグラフにおける(1)〜(4)の各時点での、表示素子の厚さ方向の位置(縦軸)による電位(横軸)を模式的に示すものであり、左端に表示素子の等価回路を含む電圧印加回路を挙げている。FIG. 5 schematically shows the potential (horizontal axis) according to the position (vertical axis) in the thickness direction of the display element at each time point (1) to (4) in the graph of FIG. A voltage application circuit including an equivalent circuit is cited. 従来の駆動装置の動作における、電圧印加終了後の表示素子の等価回路である。It is the equivalent circuit of the display element after completion | finish of voltage application in operation | movement of the conventional drive device. 補正電位となるパルス電圧を印加する技術における駆動について、バイアス電圧およびアドレス光強度を時系列で示すチャートである。It is a chart which shows a bias voltage and address light intensity in a time series about the drive in the technique which applies the pulse voltage used as a correction potential. 図8のチャートにおける(1)〜(5)の各時点での、表示素子の厚さ方向の位置(縦軸)による電位(横軸)を模式的に示すものであり、左端に表示素子の等価回路を含む電圧印加回路を挙げている。FIG. 9 schematically shows the potential (horizontal axis) according to the position (vertical axis) in the thickness direction of the display element at each time point (1) to (5) in the chart of FIG. A voltage application circuit including an equivalent circuit is cited. 本発明の駆動装置の動作の一例について、バイアス電圧およびアドレス光強度を時系列で示すチャートである。It is a chart which shows an example of operation | movement of the drive device of this invention which shows a bias voltage and address light intensity in a time series. 図10のチャートにおける(1)〜(5)の各時点での、表示素子の厚さ方向の位置(縦軸)による電位(横軸)を模式的に示すものであり、左端に表示素子の等価回路を含む電圧印加回路を挙げている。FIG. 10 schematically shows the potential (horizontal axis) according to the position (vertical axis) in the thickness direction of the display element at each time point (1) to (5) in the chart of FIG. A voltage application circuit including an equivalent circuit is cited. 本発明の駆動装置の動作における、電圧印加終了後の表示素子の等価回路の一例を示す回路図である。It is a circuit diagram which shows an example of the equivalent circuit of the display element after completion | finish of voltage application in operation | movement of the drive device of this invention. 抵抗制御装置として開閉器を用いた場合の電圧印加回路(表示素子は等価回路)の回路図である。It is a circuit diagram of the voltage application circuit (a display element is an equivalent circuit) at the time of using a switch as a resistance control apparatus. 抵抗制御装置として可変抵抗器を用いた場合の電圧印加回路(表示素子は等価回路)の回路図である。It is a circuit diagram of the voltage application circuit (a display element is an equivalent circuit) at the time of using a variable resistor as a resistance control apparatus. 抵抗制御装置として可変抵抗器を用いた場合の変形例を示す電圧印加回路(表示素子は等価回路)の回路図である。It is a circuit diagram of the voltage application circuit (a display element is an equivalent circuit) which shows the modification at the time of using a variable resistor as a resistance control apparatus. 抵抗制御装置として整流器を用いた場合の電圧印加回路(表示素子は等価回路)の回路図である。It is a circuit diagram of the voltage application circuit (a display element is an equivalent circuit) at the time of using a rectifier as a resistance control apparatus. 比較例1における評価試験2の結果であり、書き込み時に光変調層に印加される電圧波形の推移を示すグラフである。It is a graph which is a result of the evaluation test 2 in the comparative example 1, and shows transition of the voltage waveform applied to the light modulation layer at the time of writing. 比較例2における評価試験2の結果であり、書き込み時に光変調層に印加される電圧波形の推移を示すグラフである。It is a graph which is a result of the evaluation test 2 in the comparative example 2, and shows transition of the voltage waveform applied to the light modulation layer at the time of writing. 実施例1における評価試験2の結果であり、書き込み時に光変調層に印加される電圧波形の推移を示すグラフである。It is a graph which shows the result of the evaluation test 2 in Example 1, and shows transition of the voltage waveform applied to the light modulation layer at the time of writing. コレステリック液晶の分子配向と光学特性の関係を示す模式説明図であり、(A)はプレーナ、(B)はフォーカルコニック、(C)ホメオトロピックの各相におけるものである。It is a schematic explanatory view showing the relationship between the molecular orientation and optical characteristics of cholesteric liquid crystal, (A) in the planar, (B) in the focal conic, (C) each in the homeotropic phase. コレステリック液晶のスイッチング挙動を説明するためのグラフである。It is a graph for demonstrating the switching behavior of a cholesteric liquid crystal. 従来からの一般的な表示素子に対して、露光装置で画像の書き込みを行っている様子を模式的に表す模式図である。It is a schematic diagram which represents typically a mode that the image is written in with the exposure apparatus with respect to the conventional general display element.

符号の説明Explanation of symbols

1:表示素子(光書き込み型表示素子)、 2:駆動装置(光書き込み型駆動装置)、 3,4:基板、 5,6:電極(電極層)、 7:光変調層、 8:ラミネート層、 9:着色層、 10:有機感光層(光導電層)、 11:導線、 12:抵抗制御装置、 13,15:電荷発生層、 14:電荷輸送層、 16:制御回路、 17:電源装置(電圧印加手段)、 18:光照射装置(光照射手段)、 19:接触端子、 21:開閉器、 22:可変抵抗器、 23:抵抗器、 24:切り替えスイッチ、 25:整流器、 51:光源、 52:コリメータレンズ、 53:ポリゴンミラー、 54:ポリゴンモーター、 55:f−θレンズ、 56:折り返し用用ミラー、 57:レーザビーム、 58:ビーム調整ミラー、 59:同期信号発生器、 62:発光ダイオードアレイ、 63:自己結像型ロッドレンズアレイ   1: display element (optical writing type display element), 2: driving device (optical writing type driving device), 3, 4: substrate, 5, 6: electrode (electrode layer), 7: light modulation layer, 8: laminate layer 9: Colored layer, 10: Organic photosensitive layer (photoconductive layer), 11: Conductor, 12: Resistance control device, 13, 15: Charge generation layer, 14: Charge transport layer, 16: Control circuit, 17: Power supply device (Voltage application means), 18: light irradiation device (light irradiation means), 19: contact terminal, 21: switch, 22: variable resistor, 23: resistor, 24: changeover switch, 25: rectifier, 51: light source 52: Collimator lens, 53: Polygon mirror, 54: Polygon motor, 55: F-θ lens, 56: Folding mirror, 57: Laser beam, 58: Beam adjustment mirror, 59: Sync signal Raw device, 62: light emitting diode array, 63: self-imaging rod lens array

Claims (18)

少なくとも表示側が透明である一対の電極層の間に、少なくとも、特定波長域の光を吸収して該吸収した光の光量に応じて電気特性が変化する光導電層、および、光を透過または反射する表示画像を形成し得る光変調層が積層挟持されてなる光書き込み型表示素子の、前記一対の電極層とともに電圧印加回路を形成し、当該両電極層間に電圧を印加する電圧印加手段と、
前記光書き込み型表示素子の表示側またはその裏面側から書き込み光を照射する光照射手段と、
前記電圧印加手段による電圧印加の終了時に、前記電圧印加回路における前記光書き込み型表示素子と前記電圧印加手段との間の電流について、少なくとも前記一対の電極間の電位差を小さくする方向の電流に対する抵抗が、前記電圧印加手段による電圧印加時に比べて大きくなるように制御する抵抗制御手段と、
を含み、
前記電圧印加手段が、書き込み光照射とともに為される電圧印加終了時に生じている前記電圧印加回路における過渡電位を略相殺する補正電位になるように、最終パルス電圧から直ちに電圧を降下させた後に電圧印加を終了し、前記抵抗制御手段による動作が為されるように制御されることを特徴とする光書き込み型表示素子の駆動装置。
Between a pair of electrode layers that are transparent at least on the display side, at least absorbs light in a specific wavelength range and changes its electrical characteristics in accordance with the amount of absorbed light, and transmits or reflects light A voltage applying means for forming a voltage application circuit together with the pair of electrode layers and applying a voltage between the electrode layers, of an optical writing type display element in which a light modulation layer capable of forming a display image to be laminated is sandwiched,
Light irradiating means for irradiating writing light from the display side of the optical writing type display element or the back side thereof;
At the end of the voltage application by the voltage application means, the resistance between the current in the voltage application circuit and the current in the direction to reduce at least the potential difference between the pair of electrodes with respect to the current between the photo-writing display element and the voltage application means Is resistance control means for controlling the voltage application means to be larger than the voltage application time by the voltage application means,
Including
The voltage application means immediately drops the voltage from the final pulse voltage so that the voltage becomes a correction potential that substantially cancels the transient potential in the voltage application circuit generated at the end of voltage application performed together with writing light irradiation. A drive device for an optical writing type display element, wherein the application is controlled so that the operation is performed by the resistance control means.
さらに、最終パルス電圧から降下させた補正電位を一定時間保持することを特徴とする請求項1に記載の光書き込み型表示素子の駆動装置。 2. The optical writing type display element driving device according to claim 1, wherein the correction potential lowered from the final pulse voltage is held for a predetermined time. 前記抵抗制御手段が、前記電圧印加回路を開放するように制御する手段であることを特徴とする請求項1または2に記載の光書き込み型表示素子の駆動装置。 3. The optical writing type display element driving device according to claim 1, wherein the resistance control means is a means for controlling the voltage application circuit to be opened. 前記抵抗制御手段が、前記電圧印加回路を開放することなく、前記電圧印加回路における前記光書き込み型表示素子と前記電圧印加手段との間の電流について、少なくとも前記一対の電極間の電位差を小さくする方向の電流に対する抵抗が、前記電圧印加手段による電圧印加時に比べて大きくなるように制御する手段であることを特徴とする請求項1または2に記載の光書き込み型表示素子の駆動装置。 The resistance control unit reduces at least a potential difference between the pair of electrodes with respect to a current between the photo-writing display element and the voltage application unit in the voltage application circuit without opening the voltage application circuit. 3. The drive device for a photo-writing type display element according to claim 1, wherein the resistance against a current in a direction is a means for controlling the resistance so as to be larger than when the voltage is applied by the voltage applying means. 前記抵抗制御手段が、前記電圧印加回路中に配された可変抵抗器であることを特徴とする請求項1または2に記載の光書き込み型表示素子の駆動装置。 3. The optical writing type display element driving device according to claim 1, wherein the resistance control means is a variable resistor arranged in the voltage application circuit. 前記電圧印加手段により前記一対の電極層の間に印加する電圧が直流電圧であり、
前記抵抗制御手段が、前記電圧印加回路中に、印加電圧により生じる電流方向への電気抵抗がその逆方向の電気抵抗に比して低くなる向きに配された整流器であることを特徴とする請求項1または2に記載の光書き込み型表示素子の駆動装置。
The voltage applied between the pair of electrode layers by the voltage applying means is a DC voltage,
The rectifier is characterized in that the resistance control means is a rectifier arranged in the voltage application circuit in a direction in which an electric resistance in a current direction caused by an applied voltage is lower than an electric resistance in the opposite direction. Item 3. The drive device for the optically writable display element according to Item 1 or 2.
少なくとも表示側が透明である一対の電極層の間に、少なくとも、特定波長域の光を吸収して該吸収した光の光量に応じて電気特性が変化する光導電層、および、光を透過または反射する表示画像を形成し得る光変調層が積層挟持されてなる光書き込み型表示素子の前記一対の電極層と電圧印加手段とで電圧印加回路を形成し、当該両電極層間に電圧を印加しつつ、前記光書き込み型表示素子の表示側またはその裏面側から書き込み光を照射することにより画像を書き込む書き込み工程と、
書き込み工程終了時に生じている前記電圧印加回路における過渡電位を略相殺する補正電位になるように、最終パルス電圧から直ちに電圧を降下させる補正電位調整工程と、
次いで前記電圧印加回路における前記光書き込み型表示素子と前記電圧印加手段との間の電流について、少なくとも前記一対の電極間の電位差を小さくする方向の電流に対する抵抗が、前記電圧印加手段による電圧印加時に比べて大きくなるようにしつつ電圧印加を終了させる終了工程と、
からなることを特徴とする光書き込み型表示素子の駆動方法。
Between a pair of electrode layers that are transparent at least on the display side, at least absorbs light in a specific wavelength range and changes its electrical characteristics in accordance with the amount of absorbed light, and transmits or reflects light A voltage applying circuit is formed by the pair of electrode layers and voltage applying means of the optical writable display element in which light modulation layers capable of forming a display image to be laminated are sandwiched, and a voltage is applied between the electrode layers. A writing step of writing an image by irradiating writing light from the display side or the back side of the optical writing type display element;
A correction potential adjustment step of immediately dropping the voltage from the final pulse voltage so as to be a correction potential that substantially cancels the transient potential in the voltage application circuit occurring at the end of the writing step;
Next, with respect to the current between the photo-writing display element and the voltage applying means in the voltage applying circuit, at least the resistance to the current in the direction of reducing the potential difference between the pair of electrodes is at the time of voltage application by the voltage applying means. An end step of ending the voltage application while making it larger in comparison,
A method for driving an optically writable display element, comprising:
補正電位調整工程において、さらに、最終パルス電圧から降下させた補正電位を一定時間保持することを特徴とする請求項7に記載の光書き込み型表示素子の駆動装置。 8. The optical writing type display element driving device according to claim 7, wherein in the correction potential adjusting step, the correction potential lowered from the final pulse voltage is held for a predetermined time. 終了工程において電圧印加を終了させる際に、前記電圧印加回路を開放するようにすることを特徴とする請求項7または8に記載の光書き込み型表示素子の駆動装置。 9. The optical writing type display element driving device according to claim 7, wherein the voltage application circuit is opened when the voltage application is terminated in the termination step. 終了工程において電圧印加を終了させる際に、前記電圧印加回路を開放することなく、前記電圧印加回路における前記光書き込み型表示素子と前記電圧印加手段との間の電流について、少なくとも前記一対の電極間の電位差を小さくする方向の電流に対する抵抗が、前記電圧印加手段による電圧印加時に比べて大きくなるようにすることを特徴とする請求項7または8に記載の光書き込み型表示素子の駆動方法。 When the voltage application is terminated in the termination step, the current between the photo-writing display element and the voltage application means in the voltage application circuit without opening the voltage application circuit is at least between the pair of electrodes. 9. The method for driving an optically writable display element according to claim 7, wherein a resistance to a current in a direction of decreasing the potential difference is made larger than when a voltage is applied by the voltage applying means. 前記電圧印加回路中に可変抵抗器を配しておき、終了工程において電圧印加を終了させる際に、当該可変抵抗器を高抵抗化することを特徴とする請求項7または8に記載の光書き込み型表示素子の駆動方法。 9. The optical writing according to claim 7, wherein a variable resistor is disposed in the voltage application circuit, and the resistance of the variable resistor is increased when the voltage application is terminated in the termination step. Type display element driving method. 前記電圧印加回路中に、印加電圧により生じる電流方向への電気抵抗がその逆方向の電気抵抗に比して低くなる向きに整流器を配しておき、
書き込み工程において前記電圧印加手段により前記一対の電極層の間に印加する電圧が直流電圧とすることを特徴とする請求項7または8に記載の光書き込み型表示素子の駆動方法。
In the voltage application circuit, a rectifier is arranged in a direction in which the electric resistance in the current direction caused by the applied voltage is lower than the electric resistance in the opposite direction,
9. The method of driving an optical writing display element according to claim 7, wherein a voltage applied between the pair of electrode layers by the voltage applying means in a writing process is a direct current voltage.
少なくとも表示側が透明である一対の電極層の間に、少なくとも、特定波長域の光を吸収して該吸収した光の光量に応じて電気特性が変化する光導電層、および、光を透過または反射する表示画像を形成し得る光変調層が積層挟持されてなる光書き込み型表示素子と、
前記一対の電極層とともに電圧印加回路を形成し、当該両電極層間に電圧を印加する電圧印加手段と、
前記光書き込み型表示素子の表示側またはその裏面側から書き込み光を照射する光照射手段と、
前記電圧印加手段による電圧印加の終了時に、前記電圧印加回路における前記光書き込み型表示素子と前記電圧印加手段との間の電流について、少なくとも前記一対の電極間の電位差を小さくする方向の電流に対する抵抗が、前記電圧印加手段による電圧印加時に比べて大きくなるように制御する抵抗制御手段と、
を含み、
前記電圧印加手段が、書き込み光照射とともに為される電圧印加終了時に生じている前記電圧印加回路における過渡電位を略相殺する補正電位になるように、最終パルス電圧から直ちに電圧を降下させた後に電圧印加を終了し、前記抵抗制御手段による動作が為されるように制御されることを特徴とする光書き込み型表示装置。
Between a pair of electrode layers that are transparent at least on the display side, at least absorbs light in a specific wavelength range and changes its electrical characteristics in accordance with the amount of absorbed light, and transmits or reflects light An optical writable display element in which a light modulation layer capable of forming a display image is laminated and sandwiched,
Forming a voltage application circuit together with the pair of electrode layers, and applying a voltage between the electrode layers;
Light irradiating means for irradiating writing light from the display side of the optical writing type display element or the back side thereof;
At the end of the voltage application by the voltage application means, the resistance between the current in the voltage application circuit and the current in the direction to reduce at least the potential difference between the pair of electrodes with respect to the current between the photo-writing display element and the voltage application means Is resistance control means for controlling the voltage application means to be larger than the voltage application time by the voltage application means,
Including
The voltage application means immediately drops the voltage from the final pulse voltage so that the voltage becomes a correction potential that substantially cancels the transient potential in the voltage application circuit generated at the end of voltage application performed together with writing light irradiation. The optical writing type display device is controlled so that the application is finished and the operation by the resistance control means is performed.
さらに、最終パルス電圧から降下させた補正電位を一定時間保持することを特徴とする請求項13に記載の光書き込み型表示装置。 14. The optical writing type display device according to claim 13, wherein the correction potential lowered from the final pulse voltage is held for a predetermined time. 前記抵抗制御手段が、前記電圧印加回路を開放するように制御する手段であることを特徴とする請求項13または14に記載の光書き込み型表示装置。 15. The optical writing type display device according to claim 13, wherein the resistance control means is means for controlling the voltage application circuit to be opened. 前記抵抗制御手段が、前記電圧印加回路を開放することなく、前記電圧印加回路における前記光書き込み型表示素子と前記電圧印加手段との間の電流について、少なくとも前記一対の電極間の電位差を小さくする方向の電流に対する抵抗が、前記電圧印加手段による電圧印加時に比べて大きくなるように制御する手段であることを特徴とする請求項13または14に記載の光書き込み型表示装置。 The resistance control unit reduces at least a potential difference between the pair of electrodes with respect to a current between the photo-writing display element and the voltage application unit in the voltage application circuit without opening the voltage application circuit. 15. The optical writing type display device according to claim 13, wherein the resistance against the current in the direction is a means for controlling the resistance so as to be larger than when the voltage is applied by the voltage applying means. 前記抵抗制御手段が、前記電圧印加回路中に配された可変抵抗器であることを特徴とする請求項13または14に記載の光書き込み型表示装置。 15. The optical writing type display device according to claim 13, wherein the resistance control means is a variable resistor arranged in the voltage application circuit. 前記電圧印加手段により前記一対の電極層の間に印加する電圧が直流電圧であり、
前記抵抗制御手段が、前記電圧印加回路中に、印加電圧により生じる電流方向への電気抵抗がその逆方向の電気抵抗に比して低くなる向きに配された整流器であることを特徴とする請求項13または14に記載の光書き込み型表示装置。
The voltage applied between the pair of electrode layers by the voltage applying means is a DC voltage,
The rectifier is characterized in that the resistance control means is a rectifier arranged in the voltage application circuit in a direction in which an electric resistance in a current direction caused by an applied voltage is lower than an electric resistance in the opposite direction. Item 15. The optical writing display device according to Item 13 or 14.
JP2008105329A 2008-04-15 2008-04-15 Device and method for driving optical writing type display element, and optical writing type display device Withdrawn JP2009258257A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2008105329A JP2009258257A (en) 2008-04-15 2008-04-15 Device and method for driving optical writing type display element, and optical writing type display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008105329A JP2009258257A (en) 2008-04-15 2008-04-15 Device and method for driving optical writing type display element, and optical writing type display device

Publications (1)

Publication Number Publication Date
JP2009258257A true JP2009258257A (en) 2009-11-05

Family

ID=41385798

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008105329A Withdrawn JP2009258257A (en) 2008-04-15 2008-04-15 Device and method for driving optical writing type display element, and optical writing type display device

Country Status (1)

Country Link
JP (1) JP2009258257A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10978608B2 (en) 2015-06-30 2021-04-13 Massachusetts Institute Of Technology Semiconductor devices with curved-shape silicon germanium structures and optical resonator structures
US10996538B2 (en) 2013-06-12 2021-05-04 Massachusetts Institute Of Technology Optical modulator from standard fabrication processing
US11105974B2 (en) 2015-06-30 2021-08-31 Massachusetts Institute Of Technology Waveguide-coupled silicon-germanium photodetectors and fabrication methods for same

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10996538B2 (en) 2013-06-12 2021-05-04 Massachusetts Institute Of Technology Optical modulator from standard fabrication processing
US11988938B2 (en) 2013-06-12 2024-05-21 Massachusetts Institute Of Technology Optical modulator from standard fabrication processing
US10978608B2 (en) 2015-06-30 2021-04-13 Massachusetts Institute Of Technology Semiconductor devices with curved-shape silicon germanium structures and optical resonator structures
US11105974B2 (en) 2015-06-30 2021-08-31 Massachusetts Institute Of Technology Waveguide-coupled silicon-germanium photodetectors and fabrication methods for same

Similar Documents

Publication Publication Date Title
JP5034517B2 (en) Optical writing type display element driving device and driving method, and optical writing type display device
JP4661406B2 (en) Liquid crystal device driving method and liquid crystal device driving apparatus
JP4175099B2 (en) Optical writable display medium and display device
JP5205766B2 (en) LIGHT MODULATION ELEMENT, ITS DRIVING METHOD AND DRIVE DEVICE
US8384633B2 (en) Optical writing display apparatus, optical writing apparatus and optical writing method
JP2007114278A (en) Driving method of optical address type spatial optical modulator and driving device of optical address type spatial optical modulator
JP2007298818A (en) Method for driving liquid crystal device, and driving device for liquid crystal device
JP4765478B2 (en) Method for driving laminated light modulation element and driving device for laminated light modulation element
JP4666046B2 (en) Optical writing apparatus and program
JP5076593B2 (en) Optical recording apparatus, optical recording method, and image display apparatus
JP4586868B2 (en) Liquid crystal device driving method and liquid crystal device driving apparatus
JP2009258257A (en) Device and method for driving optical writing type display element, and optical writing type display device
JP5044998B2 (en) REFLECTIVE LIQUID CRYSTAL DISPLAY ELEMENT DRIVING METHOD AND REFLECTIVE LIQUID CRYSTAL DISPLAY ELEMENT DRIVE DEVICE
JP2009229903A (en) Driving method of optical modulator, and driving device of optical modulator
JP5151022B2 (en) Light modulation element and driving method thereof
JP4508271B2 (en) Method of applying voltage to optical address type display element, power supply device, and driving device for optical address type display element
JP2007101781A (en) Method and device for driving optically addressed spatial light modulation element
US20090002274A1 (en) Optically writable display medium, optical writing device, and image display apparatus
JP2009237211A (en) Method and apparatus of driving liquid crystal device
JP2009181057A (en) Optically writable display medium and optical writing method
JP5051326B2 (en) REFLECTIVE LIQUID CRYSTAL DISPLAY ELEMENT DRIVE METHOD AND REFLECTIVE LIQUID CRYSTAL DISPLAY ELEMENT DRIVE
JP2008122733A (en) Optical modulation element, method for writing in the same and writing device
JP2007322756A (en) Optical modulation element and its driving method
JP2010008466A (en) Driving method of optical modulator and driving device of optical modulator
JP2010091915A (en) Image playback device, optical writing device, and program

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20110705