JP2008218611A - Semiconductor device - Google Patents

Semiconductor device Download PDF

Info

Publication number
JP2008218611A
JP2008218611A JP2007052411A JP2007052411A JP2008218611A JP 2008218611 A JP2008218611 A JP 2008218611A JP 2007052411 A JP2007052411 A JP 2007052411A JP 2007052411 A JP2007052411 A JP 2007052411A JP 2008218611 A JP2008218611 A JP 2008218611A
Authority
JP
Japan
Prior art keywords
gate
semiconductor device
voltage
semiconductor
resistance
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Revoked
Application number
JP2007052411A
Other languages
Japanese (ja)
Other versions
JP2008218611A5 (en
Inventor
Michio Kano
教夫 加納
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toyota Motor Corp
Original Assignee
Toyota Motor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toyota Motor Corp filed Critical Toyota Motor Corp
Priority to JP2007052411A priority Critical patent/JP2008218611A/en
Publication of JP2008218611A publication Critical patent/JP2008218611A/en
Publication of JP2008218611A5 publication Critical patent/JP2008218611A5/ja
Revoked legal-status Critical Current

Links

Images

Abstract

<P>PROBLEM TO BE SOLVED: To provide a semiconductor device in which a voltage applied to a gate electrode of the semiconductor device is adjusted in autonomous manner according to temperature changes of the semiconductor device. <P>SOLUTION: A semiconductor device 6 comprises a bipolar transistor 30, a gate terminal 4 connected to a gate drive circuit 2 outside the semiconductor device 6, a connection terminal 16 connected to a constant voltage point 20 outside the semiconductor device 6, a first internal wiring 10 which connects the gate terminal 4 to a gate electrode 12 in the transistor 30, and a second internal wiring 14 which connects the gate electrode 12 to the connection terminal 16. A first gate resistor 8 having a positive resistance temperature coefficient is inserted into the first internal wiring 10. As the temperature of the semiconductor device 6 rises, the resistance value of the first gate resistor 8 rises and the applied voltage which is applied to the gate electrode 12 drops. The amount of energized power of the semiconductor device 6 and calorific value are suppressed to avoid overheating of the semiconductor device 6. <P>COPYRIGHT: (C)2008,JPO&INPIT

Description

本発明は、半導体装置の温度変化に対応して半導体装置のゲート電極に印加する電圧が自律的に調整される半導体装置に関する。   The present invention relates to a semiconductor device in which a voltage applied to a gate electrode of a semiconductor device is adjusted autonomously in response to a temperature change of the semiconductor device.

IGBT(Insulated Gate Bipolar Transistor)やMOSFET(Metal Oxide Silicon Field Effect Transistor)などの半導体装置の開発が進められている。これら半導体装置では、ゲート電極に印加する電圧を切り換えることによって、半導体装置を導通状態と非導通状態の間で切り換える。
この種の半導体装置の小型化が進んでおり、半導体装置を高密度に集積して利用することが多くなっている。あるいは、この種の半導体装置でオン・オフする電力量が大きくなっている。このために、この種の半導体装置が過熱する可能性が高まっている。
Development of semiconductor devices such as IGBTs (Insulated Gate Bipolar Transistors) and MOSFETs (Metal Oxide Silicon Field Effect Transistors) is underway. In these semiconductor devices, the semiconductor device is switched between a conductive state and a non-conductive state by switching a voltage applied to the gate electrode.
Miniaturization of this type of semiconductor device is advancing, and semiconductor devices are frequently integrated and used at high density. Alternatively, the amount of power to be turned on / off in this type of semiconductor device is large. For this reason, the possibility that this type of semiconductor device is overheated is increasing.

半導体装置が過熱することを防止するために、半導体装置の導通状態と非導通状態を切り換える回路(ゲート駆動回路)に保護回路を組み込む技術が提案されており、特許文献1に開示されている。この技術では、半導体装置の温度を検出する温度検出回路と、温度検出回路からの出力信号に基づいてゲート駆動回路の出力電圧を増減調整する回路を備えている。ゲート駆動回路は、半導体装置を導通状態とするゲートオン電圧と半導体装置を非導通状態とするゲートオフ電圧の間で変化するパルス電圧を出力する。特許文献1に開示されているゲート駆動回路は、検出温度が上昇するとゲート駆動回路が出力するゲートオン電圧を低下させる。この結果、半導体装置の通電電力量が抑制され、半導体装置の発熱量が抑制され、半導体装置の過熱が避けられる。   In order to prevent the semiconductor device from overheating, a technique for incorporating a protection circuit in a circuit (gate drive circuit) that switches between a conductive state and a non-conductive state of the semiconductor device has been proposed, and is disclosed in Patent Document 1. This technology includes a temperature detection circuit that detects the temperature of the semiconductor device, and a circuit that adjusts the output voltage of the gate drive circuit based on an output signal from the temperature detection circuit. The gate drive circuit outputs a pulse voltage that changes between a gate-on voltage that turns on the semiconductor device and a gate-off voltage that turns the semiconductor device off. The gate drive circuit disclosed in Patent Document 1 reduces the gate-on voltage output from the gate drive circuit when the detection temperature rises. As a result, the amount of energized power of the semiconductor device is suppressed, the amount of heat generated by the semiconductor device is suppressed, and overheating of the semiconductor device is avoided.

特開2000−124781号公報JP 2000-124781 A

従来の技術では、温度検出回路と、その検出結果に基づいてゲート駆動回路が出力するゲートオン電圧を増減調整する回路を別々に用意する必要がある。
本発明は、温度検出回路と、ゲート駆動回路が出力するゲートオン電圧を調整する回路を別々に用意する必要がなく、半導体装置の温度が上昇したことを検知する回路が、ゲート電極に印加するゲートオン電圧を調整する回路を兼用する技術を提案する。
In the conventional technique, it is necessary to separately prepare a temperature detection circuit and a circuit for adjusting the gate-on voltage output from the gate drive circuit based on the detection result.
The present invention eliminates the need to separately provide a temperature detection circuit and a circuit for adjusting the gate-on voltage output from the gate drive circuit, and a circuit for detecting that the temperature of the semiconductor device has risen is applied to the gate-on voltage applied to the gate electrode. We propose a technology that doubles as a circuit to adjust the voltage.

従来の技術では、ゲート電極とゲート端子を内部配線で接続しておき、ゲート駆動回路の出力電圧をゲート端子に入力する。この技術では、過渡的な状態を除くと、ゲート駆動回路が出力するゲートオン電圧と、ゲート端子に入力されるゲートオン電圧と、ゲート電極に印加されるゲートオン電圧が等しい。そのために、ゲート電極に印加するゲートオン電圧を低下させることによって半導体装置の通電電力量を抑制して発熱量を抑制するためには、ゲート駆動回路が出力するゲートオン電圧自体を増減調整する必要があり、ゲート駆動回路が出力するゲートオン電圧を調整する回路が必要とされていた。   In the conventional technique, the gate electrode and the gate terminal are connected by an internal wiring, and the output voltage of the gate drive circuit is input to the gate terminal. In this technique, except for a transient state, the gate-on voltage output from the gate drive circuit, the gate-on voltage input to the gate terminal, and the gate-on voltage applied to the gate electrode are equal. Therefore, it is necessary to increase or decrease the gate-on voltage output from the gate drive circuit in order to suppress the heat generation amount by suppressing the energization amount of the semiconductor device by reducing the gate-on voltage applied to the gate electrode. Therefore, a circuit for adjusting the gate-on voltage output from the gate driving circuit is required.

本発明では、ゲート駆動回路が出力するゲートオン電圧を調整する回路を利用しない。一定のゲートオン電圧を出力するゲート駆動回路であれば足りる。
本発明の半導体装置は、少なくとも、第1半導体領域と、第2半導体領域と、第3半導体領域と、ゲート電極を備えている。第1半導体領域は、第1導電型である。第2半導体領域は、第1半導体領域と第3半導体領域を分離しており、第2導電型である。第3半導体領域は、第1導電型である。ゲート電極は、第1半導体領域から第2半導体領域を経て第3半導体領域に達する範囲に存在している半導体に絶縁膜を介して対向している。
本発明の半導体装置は、さらに、ゲート端子と、接続端子と、第1内部配線と、第2内部配線を備えている。ゲート端子は、半導体装置外に存在するゲート駆動回路に接続される。接続端子は、半導体装置外にあって一定の電圧に維持されている点(定電圧点)に接続される。第1内部配線は、ゲート端子とゲート電極を接続している。第2内部配線は、ゲート電極と接続端子を接続している。本発明の半導体装置では、第1内部配線に正の抵抗温度係数を有する第1ゲート抵抗が挿入されている。あるいは、第2内部配線に負の抵抗温度係数を有する第2ゲート抵抗が挿入されている。あるいは、第1内部配線に正の抵抗温度係数を有する第1ゲート抵抗が挿入されているとともに、第2内部配線に負の抵抗温度係数を有する第2ゲート抵抗が挿入されている。
In the present invention, a circuit for adjusting the gate-on voltage output from the gate driving circuit is not used. Any gate drive circuit that outputs a constant gate-on voltage is sufficient.
The semiconductor device of the present invention includes at least a first semiconductor region, a second semiconductor region, a third semiconductor region, and a gate electrode. The first semiconductor region is a first conductivity type. The second semiconductor region separates the first semiconductor region and the third semiconductor region and is of the second conductivity type. The third semiconductor region is the first conductivity type. The gate electrode is opposed to a semiconductor existing in a range from the first semiconductor region through the second semiconductor region to the third semiconductor region via an insulating film.
The semiconductor device of the present invention further includes a gate terminal, a connection terminal, a first internal wiring, and a second internal wiring. The gate terminal is connected to a gate drive circuit existing outside the semiconductor device. The connection terminal is connected to a point (constant voltage point) outside the semiconductor device and maintained at a constant voltage. The first internal wiring connects the gate terminal and the gate electrode. The second internal wiring connects the gate electrode and the connection terminal. In the semiconductor device of the present invention, a first gate resistor having a positive resistance temperature coefficient is inserted in the first internal wiring. Alternatively, a second gate resistor having a negative resistance temperature coefficient is inserted in the second internal wiring. Alternatively, a first gate resistance having a positive resistance temperature coefficient is inserted into the first internal wiring, and a second gate resistance having a negative resistance temperature coefficient is inserted into the second internal wiring.

図1は、本発明の半導体装置6とそれを利用する場合の回路構成を例示している。図1において、参照番号30はトランジスタであり、直流電源36と接地点22の間に、負荷34とともに直列に接続されている。トランジスタ30が導通状態となると、負荷34に電流が流れる。トランジスタ30が非導通状態となると、負荷34に電流が流れない。トランジスタ30は、負荷34の通電電流をオン・オフ制御する。負荷34を流れる電流はトランジスタ30にも流れる。トランジスタ30は発熱し、過熱する可能性にさらされている。   FIG. 1 illustrates a semiconductor device 6 of the present invention and a circuit configuration when using the semiconductor device 6. In FIG. 1, reference numeral 30 denotes a transistor, which is connected in series with a load 34 between a DC power supply 36 and a ground point 22. When the transistor 30 becomes conductive, a current flows through the load 34. When the transistor 30 is turned off, no current flows through the load 34. The transistor 30 performs on / off control of the energization current of the load 34. The current flowing through the load 34 also flows through the transistor 30. Transistor 30 generates heat and is exposed to the possibility of overheating.

参照番号2はゲート駆動回路であり、(A)に示すように、トランジスタ30を導通状態とするゲートオン電圧と、トランジスタ30を非導通状態とするゲートオフ電圧の間で変化するパルス電圧を出力する。ゲート駆動回路2が出力するゲートオン電圧は一定であって、増減調整されることはない。
参照番号4は、ゲート駆動回路2に接続されるゲート端子であり、第1内部配線10によってトランジスタ30のゲート電極12に接続されている。参照番号16は、一定電圧に維持されている点20に接続される接続端子であり、第2内部配線14によってトランジスタ30のゲート電極12に接続されている。図1では、定電圧点20が接地されている状態が図示されているが、一定電圧に維持されていればよく、必ずしも接地されている必要はない。
Reference numeral 2 denotes a gate drive circuit, which outputs a pulse voltage that changes between a gate-on voltage that makes the transistor 30 conductive and a gate-off voltage that makes the transistor 30 nonconductive, as shown in FIG. The gate-on voltage output from the gate driving circuit 2 is constant and is not adjusted to increase or decrease.
Reference numeral 4 is a gate terminal connected to the gate drive circuit 2, and is connected to the gate electrode 12 of the transistor 30 by the first internal wiring 10. Reference numeral 16 is a connection terminal connected to the point 20 that is maintained at a constant voltage, and is connected to the gate electrode 12 of the transistor 30 by the second internal wiring 14. Although FIG. 1 shows a state where the constant voltage point 20 is grounded, it is only necessary to maintain a constant voltage, and it is not always necessary to be grounded.

本発明では、第1内部配線10に正の抵抗温度係数を有する第1ゲート抵抗8が挿入されている場合、第2内部配線14に第2ゲート抵抗が挿入されていなくてもよいし、第2内部配線14に第2ゲート抵抗が挿入されていてもよい。
(A)に示すように、第2内部配線14に第2ゲート抵抗が挿入されていない場合、接続端子16と定電圧点20の間に第2ゲート抵抗18aを挿入すればよい。この場合、第2ゲート抵抗18aの抵抗温度係数は制約されない。第2内部配線14に第2ゲート抵抗が挿入されている場合、(B)に示すように、第2ゲート抵抗18が、負の抵抗温度係数を有するか、あるいは(C)に示すように、第2ゲート抵抗18bが、第1ゲート抵抗8の抵抗温度係数に比して無視できる程度に小さな抵抗温度係数を持っていればよい。図1において、+は正の抵抗温度係数を有することを示し、−は負の抵抗温度係数を有することを示し、0は抵抗温度係数の絶対値が小さいことを示している。
第2内部配線14に負の抵抗温度係数を有する第2ゲート抵抗18が挿入されている場合、第1内部配線10に第1ゲート抵抗が挿入されていなくてもよいし、第1内部配線10に第1ゲート抵抗が挿入されていてもよい。
(D)に示すように、第1内部配線10に第1ゲート抵抗が挿入されていない場合、ゲート駆動回路2とゲート端子4の間に第1ゲート抵抗8aを挿入すればよい。この場合、第1ゲート抵抗8aの抵抗温度係数は制約されない。第1内部配線14に第1ゲート抵抗が挿入されている場合、(B)に示すように、第1ゲート抵抗8が、正の抵抗温度係数を有するか、あるいは(E)に示すように、第1ゲート抵抗8bが、第2ゲート抵抗18の抵抗温度係数の絶対値に比して無視できる程度に小さいな抵抗温度係数を持っていればよい。
In the present invention, when the first gate resistance 8 having a positive resistance temperature coefficient is inserted in the first internal wiring 10, the second gate resistance may not be inserted in the second internal wiring 14. 2 A second gate resistor may be inserted into the internal wiring 14.
As shown to (A), when the 2nd gate resistance is not inserted in the 2nd internal wiring 14, the 2nd gate resistance 18a should just be inserted between the connection terminal 16 and the constant voltage point 20. In this case, the resistance temperature coefficient of the second gate resistor 18a is not limited. When the second gate resistor is inserted in the second internal wiring 14, as shown in (B), the second gate resistor 18 has a negative resistance temperature coefficient, or as shown in (C), The second gate resistor 18b only needs to have a resistance temperature coefficient that is small enough to be negligible compared to the resistance temperature coefficient of the first gate resistor 8. In FIG. 1, + indicates that it has a positive resistance temperature coefficient, − indicates that it has a negative resistance temperature coefficient, and 0 indicates that the absolute value of the resistance temperature coefficient is small.
When the second gate resistor 18 having a negative resistance temperature coefficient is inserted in the second internal wiring 14, the first gate resistance may not be inserted in the first internal wiring 10, or the first internal wiring 10 The 1st gate resistance may be inserted in.
As shown in (D), when the first gate resistor is not inserted into the first internal wiring 10, the first gate resistor 8 a may be inserted between the gate drive circuit 2 and the gate terminal 4. In this case, the temperature coefficient of resistance of the first gate resistor 8a is not restricted. When the first gate resistor is inserted in the first internal wiring 14, as shown in (B), the first gate resistor 8 has a positive resistance temperature coefficient, or as shown in (E), The first gate resistor 8b only needs to have a resistance temperature coefficient that is small enough to be ignored as compared with the absolute value of the resistance temperature coefficient of the second gate resistor 18.

本発明の場合、ゲート駆動回路2が出力するゲートオン電圧と、ゲート端子4に入力されるゲートオン電圧と、ゲート電極12に印加されるゲートオン電圧が必ずしも等しくならない。そこで、以下では、ゲート駆動回路2が出力するゲートオン電圧を「出力電圧」といい、ゲート端子4に入力されるゲートオン電圧を「入力電圧」といい、ゲート電極12に実際に印加されるゲートオン電圧を「印加電圧」という。   In the case of the present invention, the gate-on voltage output from the gate drive circuit 2, the gate-on voltage input to the gate terminal 4, and the gate-on voltage applied to the gate electrode 12 are not necessarily equal. Therefore, hereinafter, the gate-on voltage output from the gate drive circuit 2 is referred to as “output voltage”, the gate-on voltage input to the gate terminal 4 is referred to as “input voltage”, and the gate-on voltage actually applied to the gate electrode 12 is referred to as “output voltage”. Is called “applied voltage”.

最初に、図1(A)〜(C)に示すように、第1内部配線10に正の抵抗温度係数を有する第1ゲート抵抗8が挿入されている場合を説明する。この場合、ゲート駆動回路2とゲート端子4の間に実質的な電圧降下がなく、出力電圧と入力電圧はほぼ等しい。出力電圧と入力電圧は、半導体装置6の温度によらず、一定である。上記の場合、ゲート端子4と、第1ゲート抵抗8と、ゲート電極12と、第2ゲート抵抗18(または18a,18b)と、定電位点20が直列に接続された回路が形成されるために、ゲート電極12に印加される印加電圧は、入力電圧に等しくならない。すなわち、印加電圧は、入力電圧を第1ゲート抵抗8と第2ゲート抵抗18(または18a,18b)で分圧した電圧に等しくなる。   First, as shown in FIGS. 1A to 1C, the case where the first gate resistor 8 having a positive resistance temperature coefficient is inserted in the first internal wiring 10 will be described. In this case, there is no substantial voltage drop between the gate drive circuit 2 and the gate terminal 4, and the output voltage and the input voltage are substantially equal. The output voltage and the input voltage are constant regardless of the temperature of the semiconductor device 6. In the above case, a circuit is formed in which the gate terminal 4, the first gate resistor 8, the gate electrode 12, the second gate resistor 18 (or 18a, 18b), and the constant potential point 20 are connected in series. In addition, the applied voltage applied to the gate electrode 12 is not equal to the input voltage. That is, the applied voltage becomes equal to the voltage obtained by dividing the input voltage by the first gate resistor 8 and the second gate resistor 18 (or 18a, 18b).

第1ゲート抵抗8は、正の抵抗温度係数を持っているために、半導体装置6の温度が上昇すると、第1ゲート抵抗8の抵抗値が上昇する。第1ゲート抵抗8の抵抗値が上昇すると、第1ゲート抵抗8の抵抗値と第2ゲート抵抗18(または18a,18b)の抵抗値で分圧される電圧が下降し、ゲート電極12に印加される印加電圧が下降する。印加電圧が下降すると、半導体装置6の通電電力量と発熱量が抑制され、半導体装置6の過熱が避けられる。正の抵抗温度係数を有する第1ゲート抵抗8が、半導体装置6の温度を検知する機能と、ゲート電極12に実際に印加される印加電圧を調整する機能の両機能を実現する。ゲート駆動回路2が出力するターンオン電圧を増減調整しないでも、半導体装置6の過熱が避けられる。本発明によると、ゲート駆動回路2が出力するターンオン電圧を増減調整する回路が必要とされない。出力電圧を増減調整しなくて印加電圧は増減調整される。このことを本明細書では、自律的な調整作用という。   Since the first gate resistor 8 has a positive resistance temperature coefficient, when the temperature of the semiconductor device 6 rises, the resistance value of the first gate resistor 8 rises. When the resistance value of the first gate resistor 8 increases, the voltage divided by the resistance value of the first gate resistor 8 and the resistance value of the second gate resistor 18 (or 18a, 18b) decreases and is applied to the gate electrode 12. The applied voltage drops. When the applied voltage decreases, the energization power amount and the heat generation amount of the semiconductor device 6 are suppressed, and overheating of the semiconductor device 6 is avoided. The first gate resistor 8 having a positive resistance temperature coefficient realizes both the function of detecting the temperature of the semiconductor device 6 and the function of adjusting the applied voltage actually applied to the gate electrode 12. Even if the turn-on voltage output from the gate drive circuit 2 is not increased or decreased, overheating of the semiconductor device 6 can be avoided. According to the present invention, a circuit for increasing or decreasing the turn-on voltage output from the gate driving circuit 2 is not required. The applied voltage is adjusted up or down without adjusting the output voltage. This is referred to as an autonomous adjustment action in this specification.

図1(A)に示すように、第2ゲート抵抗18が半導体装置6外にあって半導体装置6の温度の影響を受けない場合、第2ゲート抵抗18aの抵抗温度係数に制約はない。
図1(B)に示すように、第2ゲート抵抗18が半導体装置6内にあって、半導体装置6の温度の影響を受ける場合、第2ゲート抵抗18が負の抵抗温度係数を持っていれば、印加電圧の自律的な調整作用が得られる。第2ゲート抵抗18aが負の抵抗温度係数を持つ場合、印加電圧の自律的な調整作用が強調される。
図1(c)に示すように、第2ゲート抵抗18が半導体装置6内にあって、半導体装置6の温度の影響を受ける場合、第2ゲート抵抗18bの抵抗温度係数が第1ゲート抵抗8の抵抗温度係数よりも格段に小さいものであれば、前記した印加電圧の自律的な調整作用が得られる。
As shown in FIG. 1A, when the second gate resistor 18 is outside the semiconductor device 6 and is not affected by the temperature of the semiconductor device 6, the resistance temperature coefficient of the second gate resistor 18a is not limited.
As shown in FIG. 1B, when the second gate resistor 18 is in the semiconductor device 6 and is affected by the temperature of the semiconductor device 6, the second gate resistor 18 has a negative resistance temperature coefficient. Thus, an autonomous adjustment action of the applied voltage can be obtained. When the second gate resistor 18a has a negative resistance temperature coefficient, the autonomous adjustment of the applied voltage is emphasized.
As shown in FIG. 1C, when the second gate resistor 18 is in the semiconductor device 6 and is affected by the temperature of the semiconductor device 6, the resistance temperature coefficient of the second gate resistor 18 b is the first gate resistor 8. If the temperature coefficient of resistance is much smaller than the above, the above-described autonomous adjustment of the applied voltage can be obtained.

次に、図1(D)(B)(E)に示すように、第2内部配線14に負の抵抗温度係数を有する第2ゲート抵抗18が挿入されている場合を説明する。この場合、接続端子16と定電圧点20の間に実質的な電圧降下がなく、接続端子16の電圧は定電圧に維持される。
上記の場合、ゲート駆動回路2と、第1ゲート抵抗8(または8a,8b)と、ゲート電極12と、第2ゲート抵抗18と、定電位点20が直列に接続された回路が形成されるために、ゲート電極12に印加される印加電圧は、出力電圧に等しくならない。すなわち、印加電圧は、ゲート駆動回路駆動2の出力電圧を第1ゲート抵抗8(または8a,8b)と第2ゲート抵抗18で分圧した電圧に等しくなる。
Next, a case where a second gate resistor 18 having a negative resistance temperature coefficient is inserted in the second internal wiring 14 as shown in FIGS. 1D, 1B, and 1E will be described. In this case, there is no substantial voltage drop between the connection terminal 16 and the constant voltage point 20, and the voltage of the connection terminal 16 is maintained at a constant voltage.
In the above case, a circuit is formed in which the gate drive circuit 2, the first gate resistor 8 (or 8a, 8b), the gate electrode 12, the second gate resistor 18, and the constant potential point 20 are connected in series. Therefore, the applied voltage applied to the gate electrode 12 is not equal to the output voltage. That is, the applied voltage is equal to the voltage obtained by dividing the output voltage of the gate drive circuit drive 2 by the first gate resistor 8 (or 8a, 8b) and the second gate resistor 18.

第2ゲート抵抗18は、負の抵抗温度係数を持っているために、半導体装置6の温度が上昇すると、第2ゲート抵抗18の抵抗値が下降する。第2ゲート抵抗18の抵抗値が下降すると、第1ゲート抵抗8(または8a,8b)の抵抗値と第2ゲート抵抗18の抵抗値で分圧される電圧が下降し、ゲート電極12に印加される印加電圧が下降する。印加電圧が下降すると、半導体装置6の通電電力量と発熱量が抑制され、半導体装置6の過熱が避けられる。負の抵抗温度係数を有する第2ゲート抵抗18が、半導体装置6の温度を検知する機能と、ゲート電極12に実際に印加される印加電圧を調整する機能の両機能を実現する。ゲート駆動回路2が出力するターンオン電圧を増減調整しないでも、半導体装置6の過熱が避けられる。本発明によると、ゲート駆動回路2が出力するターンオン電圧を増減調整する回路が必要とされない。出力電圧を増減調整しなくても印加電圧は増減調整される。このことを本明細書では、自律的な調整作用という。   Since the second gate resistor 18 has a negative resistance temperature coefficient, when the temperature of the semiconductor device 6 increases, the resistance value of the second gate resistor 18 decreases. When the resistance value of the second gate resistor 18 decreases, the voltage divided by the resistance value of the first gate resistor 8 (or 8a, 8b) and the resistance value of the second gate resistor 18 decreases and is applied to the gate electrode 12. The applied voltage drops. When the applied voltage decreases, the energization power amount and the heat generation amount of the semiconductor device 6 are suppressed, and overheating of the semiconductor device 6 is avoided. The second gate resistor 18 having a negative resistance temperature coefficient realizes both the function of detecting the temperature of the semiconductor device 6 and the function of adjusting the applied voltage that is actually applied to the gate electrode 12. Even if the turn-on voltage output from the gate drive circuit 2 is not increased or decreased, overheating of the semiconductor device 6 can be avoided. According to the present invention, a circuit for increasing or decreasing the turn-on voltage output from the gate driving circuit 2 is not required. The applied voltage can be adjusted up or down without adjusting the output voltage. This is referred to as an autonomous adjustment action in this specification.

図1(D)に示すように、第1ゲート抵抗8aが半導体装置6外にあって半導体装置6の温度の影響を受けない場合、第1ゲート抵抗8aの抵抗温度係数に制約はない。
図1(B)に示すように、第1ゲート抵抗8が半導体装置6内にあって、半導体装置6の温度の影響を受ける場合、第1ゲート抵抗8が正の抵抗温度係数を持っていれば、印加電圧の自律的な調整作用が得られる。第1ゲート抵抗8が正の抵抗温度係数を持つ場合、印加電圧の自律的な調整作用が強調される。
図1(E)に示すように、第1ゲート抵抗8bが半導体装置6内にあって、半導体装置6の温度の影響を受ける場合、第1ゲート抵抗8bの抵抗温度係数が第2ゲート抵抗18の抵抗温度係数よりも格段に小さいものであれば、前記した印加電圧の自律的な調整作用が得られる。
As shown in FIG. 1D, when the first gate resistor 8a is outside the semiconductor device 6 and is not affected by the temperature of the semiconductor device 6, the resistance temperature coefficient of the first gate resistor 8a is not limited.
As shown in FIG. 1B, when the first gate resistor 8 is in the semiconductor device 6 and is affected by the temperature of the semiconductor device 6, the first gate resistor 8 has a positive resistance temperature coefficient. Thus, an autonomous adjustment action of the applied voltage can be obtained. When the first gate resistor 8 has a positive resistance temperature coefficient, the autonomous adjustment of the applied voltage is emphasized.
As shown in FIG. 1E, when the first gate resistor 8b is in the semiconductor device 6 and is affected by the temperature of the semiconductor device 6, the resistance temperature coefficient of the first gate resistor 8b is the second gate resistor 18. If the temperature coefficient of resistance is much smaller than the above, the above-described autonomous adjustment of the applied voltage can be obtained.

抵抗温度係数を利用する印加電圧の自律的な調整作用は、バイポーラトランジスタ(例えばIGBT)でも得られるし、ユニポーラトランジスタ(例えばMOSFET)でも得られる。バイポーラトランジスタの場合、第1半導体領域がエミッタ領域であり、第2半導体領域がボディ領域であり、第3半導体領域がドリフト領域となる。ユニポーラトランジスタの場合、第1半導体領域がソース領域であり、第2半導体領域がボディ領域であり、第3半導体領域がドリフト領域(あるいはドレイン領域)となる。   The autonomous adjustment of the applied voltage using the temperature coefficient of resistance can be obtained with a bipolar transistor (for example, IGBT) or a unipolar transistor (for example, MOSFET). In the case of a bipolar transistor, the first semiconductor region is an emitter region, the second semiconductor region is a body region, and the third semiconductor region is a drift region. In the case of a unipolar transistor, the first semiconductor region is a source region, the second semiconductor region is a body region, and the third semiconductor region is a drift region (or drain region).

印加電圧の自律的な調整作用は、ゲート電極がトレンチ型であっても得られるし、プレーナー型であっても得られる。いずれの場合でも、半導体装置の温度に対応してゲート電極に実際に印加される印加電圧が自律的な調整され、半導体装置の過熱が避けられる。   The autonomous adjustment of the applied voltage can be obtained even when the gate electrode is a trench type or a planar type. In either case, the applied voltage actually applied to the gate electrode is autonomously adjusted in accordance with the temperature of the semiconductor device, and overheating of the semiconductor device is avoided.

本発明の半導体装置は、半導体チップ内に集積することができる。この場合、複数個の半導体装置の各々が、共通ゲート端子と共通接続端子に接続されていればよい。   The semiconductor device of the present invention can be integrated in a semiconductor chip. In this case, each of the plurality of semiconductor devices may be connected to the common gate terminal and the common connection terminal.

半導体装置を集積して用いる場合、周辺に配置されている半導体装置は放熱しやすいのに対し、中心近傍にある半導体装置は放熱しづらいために過熱しやすい。従来の技術によると、中心近傍にある半導体装置に対してはゲート駆動回路が出力するゲートオン電圧を下げ、発熱量を低減する必要がある。温度環境が相違する範囲ごとに、温度検出回路とゲート電圧の調整回路を必要とする。
本発明によると、半導体装置の配置位置に無関係に共通ゲート端子と共通接続端子に接続すればよい。中心近傍にあって過熱しやすい半導体装置の温度が上昇すると、その半導体装置に対応する第1ゲート抵抗の抵抗値が上昇するか、あるいは、その半導体装置に対応する第2ゲート抵抗の抵抗値が下降し、その半導体装置のゲート電極に印加される印加電圧が下げられる。個々の半導体装置の温度に対応して印加電圧が自律的に調整される。半導体チップ内の温度のばらつきを小さくすることができる。
When semiconductor devices are used in an integrated manner, the semiconductor devices arranged in the periphery easily dissipate heat, whereas the semiconductor devices near the center are difficult to dissipate and easily overheat. According to the prior art, it is necessary to reduce the amount of heat generated by lowering the gate-on voltage output from the gate drive circuit for a semiconductor device near the center. A temperature detection circuit and a gate voltage adjustment circuit are required for each range where the temperature environment is different.
According to the present invention, the common gate terminal and the common connection terminal may be connected regardless of the arrangement position of the semiconductor device. When the temperature of a semiconductor device that is near the center and easily overheats increases, the resistance value of the first gate resistor corresponding to the semiconductor device increases, or the resistance value of the second gate resistor corresponding to the semiconductor device increases. The voltage applied to the gate electrode of the semiconductor device is lowered. The applied voltage is autonomously adjusted corresponding to the temperature of each semiconductor device. Variations in temperature within the semiconductor chip can be reduced.

第1ゲート抵抗および/または第2ゲート抵抗は、個々の半導体装置に対応して設けてもよいし、チップ内の複数個の半導体装置を温度環境によってグループ化し、各々のグループに対して第1ゲート抵抗および/または第2ゲート抵抗を用意してもよい。温度環境が類似するグループ内の複数個の半導体装置には、共通の第1ゲート抵抗および/または第2ゲート抵抗を利用してもよい。   The first gate resistor and / or the second gate resistor may be provided corresponding to each semiconductor device, or a plurality of semiconductor devices in a chip are grouped according to the temperature environment, and the first gate resistor and the second gate resistor are first provided for each group. A gate resistor and / or a second gate resistor may be provided. A common first gate resistance and / or second gate resistance may be used for a plurality of semiconductor devices in groups having similar temperature environments.

各々の半導体装置の第1ゲート抵抗が、抵抗値を調整可能な抵抗パターンで形成されていることが好ましい。あるいは、各々の半導体装置の第2ゲート抵抗が、抵抗値を調整可能な抵抗パターンで形成されていることが好ましい。
ここでいう調整可能とは、印刷等の技術によって抵抗パターンを作成した後に、例えばレーザなどを照射することによって抵抗値を調整可能なことをいう。
各々の第1ゲート抵抗および/または第2ゲート抵抗を調整することによって、チップ内での不均一な温度分布を抑制することができる。
It is preferable that the first gate resistance of each semiconductor device is formed with a resistance pattern whose resistance value can be adjusted. Or it is preferable that the 2nd gate resistance of each semiconductor device is formed with the resistance pattern which can adjust resistance value.
The term “adjustable” as used herein means that the resistance value can be adjusted by, for example, irradiating a laser or the like after creating a resistance pattern by printing or the like.
By adjusting each first gate resistance and / or second gate resistance, non-uniform temperature distribution in the chip can be suppressed.

本発明は、電界効果型トランジスタの過熱防止機能を有する回路をも提供する。本発明の回路は、電界効果型トランジスタと、一定電圧に調整されているオン電圧とオフ電圧の間で変化する電圧を出力するゲート駆動回路と、電界効果型トランジスタのゲート電極とゲート駆動回路の間に挿入されており、電界効果型トランジスタに熱的に接合されているとともに、正の抵抗温度係数を有するゲート抵抗と、電界効果型トランジスタのゲート電極と定電圧点の間に挿入されている一定の抵抗値を有する抵抗を備えている。   The present invention also provides a circuit having a function of preventing overheating of a field effect transistor. The circuit of the present invention includes a field-effect transistor, a gate driving circuit that outputs a voltage that varies between an on-voltage and an off-voltage that is adjusted to a constant voltage, a gate electrode of the field-effect transistor, and a gate driving circuit. It is inserted between and thermally joined to the field effect transistor, and is inserted between the gate resistance having a positive resistance temperature coefficient and the gate electrode of the field effect transistor and the constant voltage point. A resistor having a certain resistance value is provided.

ゲート抵抗は、正の抵抗温度係数を持っており、電界効果型トランジスタに熱的に接合しているので、電界効果型トランジスタの温度が上昇すると、ゲート抵抗の抵抗値が上昇する。ゲート抵抗の抵抗値が上昇すると、ゲート抵抗の抵抗値と一定の抵抗値を有する抵抗の抵抗値で分圧される電圧が下降し、電界効果型トランジスタのゲート電極に印加される印加電圧が下降する。印加電圧が下降すると、電界効果型トランジスタの通電電力量と発熱量が抑制され、電界効果型トランジスタの過熱が避けられる。正の抵抗温度係数を有するゲート抵抗が、電界効果型トランジスタの温度を検知する機能と、電界効果型トランジスタに実際に印加される印加電圧を調整する機能の両機能を実現する。ゲート駆動回路が出力するオン電圧を増減調整しなくても、電界効果型トランジスタの過熱が避けられる。オン電圧を増減調整する必要がなく、一定のオン電圧を出力するゲート駆動回路を利用すれば足りる。   Since the gate resistance has a positive resistance temperature coefficient and is thermally bonded to the field effect transistor, the resistance value of the gate resistance increases as the temperature of the field effect transistor increases. When the resistance value of the gate resistance increases, the voltage divided by the resistance value of the gate resistance and the resistance value having a certain resistance value decreases, and the applied voltage applied to the gate electrode of the field effect transistor decreases. To do. When the applied voltage decreases, the amount of energized power and the amount of heat generated by the field effect transistor are suppressed, and overheating of the field effect transistor is avoided. A gate resistance having a positive resistance temperature coefficient realizes both a function of detecting the temperature of the field effect transistor and a function of adjusting an applied voltage actually applied to the field effect transistor. The overheating of the field effect transistor can be avoided without increasing or decreasing the ON voltage output from the gate drive circuit. It is not necessary to increase or decrease the on-voltage, and it is sufficient to use a gate drive circuit that outputs a constant on-voltage.

本発明によると、ゲート駆動回路が出力するゲートオン電圧を半導体装置の温度に対応して増減調整する必要がない。すなわち、出力電圧の調整回路が必要とされない。半導体装置の温度が上昇したことを検知する回路が、ゲート電極に実際に印加される印加電圧を調整する回路をも兼用する。ゲート駆動回路の構成を単純化することができる。
本発明は、複数の半導体装置を半導体チップ内に集積する場合に特に有用であり、半導体チップ内の温度のばらつきを小さく抑えることができる。過熱の発生を防止できる範囲内で、各々の半導体装置を駆動することができる。
According to the present invention, it is not necessary to increase or decrease the gate-on voltage output from the gate drive circuit in accordance with the temperature of the semiconductor device. That is, no output voltage adjustment circuit is required. The circuit that detects that the temperature of the semiconductor device has increased also serves as a circuit that adjusts the applied voltage that is actually applied to the gate electrode. The configuration of the gate drive circuit can be simplified.
The present invention is particularly useful when a plurality of semiconductor devices are integrated in a semiconductor chip, and variation in temperature within the semiconductor chip can be suppressed. Each semiconductor device can be driven within a range in which overheating can be prevented.

下記に説明する実施例の好ましい特徴を列記する。
(第1特徴) 第1ゲート抵抗を半導体装置内に設け、第2ゲート抵抗を半導体装置外に設ける。
(第2特長) 第1ゲート抵抗を半導体装置外に設け、第2ゲート抵抗を半導体装置内に設ける。
(第3特徴) 第1ゲート抵抗と第2ゲート抵抗の双方を半導体装置内に設ける。
(第4特長) 第1ゲート抵抗と第2ゲート抵抗の合計抵抗値に対して、温度に対応して変化する抵抗値の変化幅が、5%〜50%の範囲である。
Preferred features of the embodiments described below are listed.
(First Feature) A first gate resistor is provided in the semiconductor device, and a second gate resistor is provided outside the semiconductor device.
(Second Feature) The first gate resistor is provided outside the semiconductor device, and the second gate resistor is provided inside the semiconductor device.
(Third Feature) Both the first gate resistor and the second gate resistor are provided in the semiconductor device.
(Fourth feature) With respect to the total resistance value of the first gate resistance and the second gate resistance, the change width of the resistance value that changes in accordance with the temperature is in the range of 5% to 50%.

図1(A)に、本発明の第1実施例である半導体装置6と、その半導体装置6を利用する場合の回路図を示す。半導体装置6は、半導体チップ56内に形成されているバイポーラトランジスタ30を備えている。図2は、バイポーラトランジスタ30の断面構造を示している。バイポーラトランジスタ30は、n型のエミッタ領域26(第1導電型の第1半導体領域の実施例)と、n型のドレイン領域50(第1導電型の第3半導体領域の実施例)と、エミッタ領域26とドレイン領域50を分離しているp型のボディ領域48(第2導電型の第2半導体領域の実施例)を備えている。バイポーラトランジスタ30は、その他に、p型のボディコンタクト領域40、n型のバッファ領域52、p型のコレクタ領域28を備えている。バイポーラトランジスタ30は、IGBTの構造を備えている。   FIG. 1A shows a semiconductor device 6 according to a first embodiment of the present invention and a circuit diagram in the case of using the semiconductor device 6. The semiconductor device 6 includes a bipolar transistor 30 formed in the semiconductor chip 56. FIG. 2 shows a cross-sectional structure of the bipolar transistor 30. The bipolar transistor 30 includes an n-type emitter region 26 (embodiment of the first conductivity type first semiconductor region), an n-type drain region 50 (embodiment of the first conductivity type third semiconductor region), an emitter A p-type body region 48 (an example of the second semiconductor region of the second conductivity type) separating the region 26 and the drain region 50 is provided. In addition, the bipolar transistor 30 includes a p-type body contact region 40, an n-type buffer region 52, and a p-type collector region 28. The bipolar transistor 30 has an IGBT structure.

バイポーラトランジスタ30は、エミッタ領域26からボディ領域48を経てドレイン領域50に達する範囲に存在している半導体に対して、ゲート絶縁膜44を介して対向しているトレンチゲート電極12を備えている。
またバイポーラトランジスタ30は、エミッタ電極24とコレクタ電極32を備えている。エミッタ電極24は、エミッタ領域26とボディコンタクト領域40に接しており、層間絶縁膜42によってトレンチゲート電極12から絶縁されている。コレクタ電極32は、コレクタ領域28に接している。トレンチゲート電極12は、エミッタ電極24が存在しない位置において半導体チップ56の表面に露出している。
The bipolar transistor 30 includes a trench gate electrode 12 facing a semiconductor existing in a range from the emitter region 26 through the body region 48 to the drain region 50 via a gate insulating film 44.
The bipolar transistor 30 includes an emitter electrode 24 and a collector electrode 32. The emitter electrode 24 is in contact with the emitter region 26 and the body contact region 40 and is insulated from the trench gate electrode 12 by the interlayer insulating film 42. The collector electrode 32 is in contact with the collector region 28. The trench gate electrode 12 is exposed on the surface of the semiconductor chip 56 at a position where the emitter electrode 24 does not exist.

図1(A)に示すように、バイポーラトランジスタ30のエミッタ電極24は、接地されて用いられる。バイポーラトランジスタ30のコレクタ電極32は、負荷34を介して直流電源36に接続されて用いられる。
バイポーラトランジスタ30のゲート電極12は、第1ゲート抵抗8を介して半導体チップ56の表面に形成されているゲート端子4に接続されている。第1ゲート抵抗8は、半導体チップ56の表面に形成されている。第1ゲート抵抗8を介してゲート電極12とゲート端子4を接続する配線10(第1内部配線の実施例)も、半導体チップ56の表面に形成されている。ゲート電極12は、半導体チップ56の表面に形成されている配線14(第2内部配線の実施例)によって、半導体チップ56の表面に形成されている接続端子16にも接続されている。
As shown in FIG. 1A, the emitter electrode 24 of the bipolar transistor 30 is used while being grounded. The collector electrode 32 of the bipolar transistor 30 is used by being connected to a DC power source 36 via a load 34.
The gate electrode 12 of the bipolar transistor 30 is connected to the gate terminal 4 formed on the surface of the semiconductor chip 56 via the first gate resistor 8. The first gate resistor 8 is formed on the surface of the semiconductor chip 56. A wiring 10 (an example of the first internal wiring) that connects the gate electrode 12 and the gate terminal 4 via the first gate resistor 8 is also formed on the surface of the semiconductor chip 56. The gate electrode 12 is also connected to a connection terminal 16 formed on the surface of the semiconductor chip 56 by a wiring 14 (an example of the second internal wiring) formed on the surface of the semiconductor chip 56.

半導体装置6を利用する場合、ゲート端子4にゲート駆動回路2が接続される。接続端子16は第2ゲート抵抗18aを介して定電圧点20に接続されて用いられる。第1ゲート抵抗8は正の抵抗温度係数を有しており、トランジスタ30の温度とほぼ同じ温度をなる位置に配置されている。第2ゲート抵抗18aは、トランジスタ30の温度の影響を受けない位置に配置されており、抵抗温度係数は正であってもよいし、負であってもよい。   When the semiconductor device 6 is used, the gate drive circuit 2 is connected to the gate terminal 4. The connection terminal 16 is used by being connected to the constant voltage point 20 via the second gate resistor 18a. The first gate resistor 8 has a positive resistance temperature coefficient, and is disposed at a position where the temperature is substantially the same as the temperature of the transistor 30. The second gate resistor 18a is arranged at a position not affected by the temperature of the transistor 30, and the resistance temperature coefficient may be positive or negative.

図3に、第1ゲート抵抗8の温度と抵抗値の関係を表しているグラフを示す。横軸はトランジスタ30の温度(℃)を示し、縦軸は第1ゲート抵抗8の抵抗値(Ω)を示している。トランジスタ30の温度が上昇するにつれて、第1ゲート抵抗8の抵抗値は大きくなる。   FIG. 3 is a graph showing the relationship between the temperature of the first gate resistor 8 and the resistance value. The horizontal axis indicates the temperature (° C.) of the transistor 30 and the vertical axis indicates the resistance value (Ω) of the first gate resistor 8. As the temperature of the transistor 30 increases, the resistance value of the first gate resistor 8 increases.

図4のグラフaに、トランジスタ30の温度(℃)と、ゲート電極12に印加される印加電圧の関係を示す。横軸はトランジスタ30の温度であり、左横軸は印加電圧(V)を示している。
印加電圧は、ゲート駆動回路2が出力するゲートオン電圧を、第1ゲート抵抗8の抵抗値と第2ゲート抵抗18の抵抗値で分圧した電圧であり、第1ゲート抵抗8の抵抗値が増大すれば、印加電圧は下降する関係にある。なお、第1ゲート抵抗8の抵抗値が増大すれば印加電圧が下降する関係は、トランジスタ30の温度によって第2ゲート抵抗18の抵抗値が変化しない場合、あるいは、トランジスタ30の温度の上昇によって第2ゲート抵抗18の抵抗値が下降する場合にも得られる。図1(A)の場合、第2ゲート抵抗18は半導体装置6の外部にあり、トランジスタ30の温度が変化しても、第2ゲート抵抗18の温度は変化しない。したがって、トランジスタ30の温度が変化しても、第2ゲート抵抗18の抵抗値は変化しない。図1(B)の場合、トランジスタ30の温度変化に追従して第2ゲート抵抗18の温度も変化する。第2ゲート抵抗18の抵抗値は温度上昇に伴って下降する。トランジスタ30の温度が上昇すると、第2ゲート抵抗18の抵抗値は下降し、印加電圧は下降する。図1(C)の場合、トランジスタ30の温度変化に追従して第2ゲート抵抗18の温度も変化するが、第2ゲート抵抗18の抵抗温度係数は小さいために、温度変化があっても抵抗値はさほど変化しない。トランジスタ30の温度が上昇すると、印加電圧は下降する。
The graph a in FIG. 4 shows the relationship between the temperature (° C.) of the transistor 30 and the applied voltage applied to the gate electrode 12. The horizontal axis represents the temperature of the transistor 30, and the left horizontal axis represents the applied voltage (V).
The applied voltage is a voltage obtained by dividing the gate-on voltage output from the gate drive circuit 2 by the resistance value of the first gate resistor 8 and the resistance value of the second gate resistor 18, and the resistance value of the first gate resistor 8 increases. Then, the applied voltage is in a decreasing relationship. The relationship in which the applied voltage decreases as the resistance value of the first gate resistor 8 increases is that the resistance value of the second gate resistor 18 does not change with the temperature of the transistor 30 or the temperature of the transistor 30 increases. This is also obtained when the resistance value of the two-gate resistor 18 decreases. In the case of FIG. 1A, the second gate resistor 18 is outside the semiconductor device 6, and even if the temperature of the transistor 30 changes, the temperature of the second gate resistor 18 does not change. Therefore, even if the temperature of the transistor 30 changes, the resistance value of the second gate resistor 18 does not change. In the case of FIG. 1B, the temperature of the second gate resistor 18 also changes following the temperature change of the transistor 30. The resistance value of the second gate resistor 18 decreases as the temperature increases. When the temperature of the transistor 30 increases, the resistance value of the second gate resistor 18 decreases and the applied voltage decreases. In the case of FIG. 1C, the temperature of the second gate resistor 18 also changes following the temperature change of the transistor 30. However, since the resistance temperature coefficient of the second gate resistor 18 is small, the resistance even if there is a temperature change. The value does not change much. When the temperature of the transistor 30 increases, the applied voltage decreases.

図4のグラフbに、トランジスタ30の温度と、トランジスタ30のエミッタ電極24とコレクタ電極32間に流れる電流の関係を示す。横軸はトランジスタ30の温度(℃)であり、右横軸はエミッタ−コレクタ間に流れる電流(A)を示している。エミッタ−コレクタ間に流れる電流は、印加電圧に依存して変化し、印加電圧が下降すればエミッタ−コレクタ間に流れる電流も下降する。グラフからわかるように、トランジスタ30の温度が上昇すると、印加される電圧は低下し、エミッタ−コレクタ間の電流も下降し、トランジスタ30の発熱量が絞られる。トランジスタ30の温度が上昇すれば、トランジスタ30の発熱量が絞られるために、トランジスタ30が過熱することがない。   The graph b in FIG. 4 shows the relationship between the temperature of the transistor 30 and the current flowing between the emitter electrode 24 and the collector electrode 32 of the transistor 30. The horizontal axis represents the temperature (° C.) of the transistor 30, and the right horizontal axis represents the current (A) flowing between the emitter and the collector. The current flowing between the emitter and the collector changes depending on the applied voltage, and when the applied voltage decreases, the current flowing between the emitter and the collector also decreases. As can be seen from the graph, when the temperature of the transistor 30 increases, the applied voltage decreases, the current between the emitter and collector also decreases, and the amount of heat generated by the transistor 30 is reduced. If the temperature of the transistor 30 rises, the amount of heat generated by the transistor 30 is reduced, so that the transistor 30 does not overheat.

トランジスタ30の許容上限温度での抵抗値と常温での抵抗値の差と、第1ゲート抵抗と第2ゲート抵抗の合計抵抗値の比率が、5%〜50%の範囲であることが好ましい。この比率にあると、トランジスタ30の温度が上昇すれば、印加電圧が下降し、トランジスタ30の発熱量が絞られるという自律的調整作用が適切に得られる。前記比率が5%以下であると、自律的調整作用が弱すぎ、前記比率が50%以上であると、自律的調整作用が強く働きすぎる。   The ratio between the resistance value at the allowable upper limit temperature of the transistor 30 and the resistance value at normal temperature and the ratio of the total resistance value of the first gate resistance and the second gate resistance is preferably in the range of 5% to 50%. At this ratio, when the temperature of the transistor 30 rises, the applied voltage is lowered, and an autonomous adjustment action in which the heat generation amount of the transistor 30 is reduced is appropriately obtained. When the ratio is 5% or less, the autonomous adjustment action is too weak, and when the ratio is 50% or more, the autonomous adjustment action is too strong.

図5に、エミッタ−コレクタ間に流れる電流と、トランジスタ30の発熱量の関係を示す。横軸はエミッタ−コレクタ間に流れる電流(A)であり、縦軸はトランジスタ30の発熱量を示す。エミッタ−コレクタ間に流れる電流が制限されると、トランジスタ30の発熱量が絞られる。   FIG. 5 shows the relationship between the current flowing between the emitter and the collector and the amount of heat generated by the transistor 30. The horizontal axis represents the current (A) flowing between the emitter and the collector, and the vertical axis represents the amount of heat generated by the transistor 30. When the current flowing between the emitter and the collector is limited, the amount of heat generated by the transistor 30 is reduced.

トランジスタ30の温度が上昇すれば、印加電圧が下降し、トランジスタ30の発熱量が絞られるという自律的調整作用が得られるので、ゲート駆動回路2が出力するゲートオン電圧は一定であれば足りる。温度に対応してゲートオン電圧を調整する回路を設ける必要はない。   If the temperature of the transistor 30 rises, the applied voltage is lowered, and an autonomous adjustment action in which the heat generation amount of the transistor 30 is reduced is obtained. Therefore, it is sufficient that the gate-on voltage output from the gate drive circuit 2 is constant. There is no need to provide a circuit for adjusting the gate-on voltage according to the temperature.

図6に、複数の半導体装置6が同一チップ内に集積されている様子を示す。この場合、図示の明瞭化のために、トランジスタ30のゲート電極12のみを示す。図6は、チップ内に6個のトランジスタ30A〜30Fが集積されている場合を示す。トランジスタの個数は、6個に限られない。
図6の場合、トランジスタ30A〜30Fの各々に対して第1トランジスタ8A〜8Fが形成されており、共通のゲート端子4に接続されている。トランジスタ30A〜30Fの各々のゲート電極12A〜12Fは、共通の接続端子16に接続されている。また、トランジスタ30A〜30Fに対しての共通の第2ゲート抵抗18が接続されている。
FIG. 6 shows a state where a plurality of semiconductor devices 6 are integrated in the same chip. In this case, only the gate electrode 12 of the transistor 30 is shown for clarity of illustration. FIG. 6 shows a case where six transistors 30A to 30F are integrated in the chip. The number of transistors is not limited to six.
In the case of FIG. 6, first transistors 8 </ b> A to 8 </ b> F are formed for each of the transistors 30 </ b> A to 30 </ b> F and are connected to a common gate terminal 4. The gate electrodes 12A to 12F of the transistors 30A to 30F are connected to the common connection terminal 16. A common second gate resistor 18 is connected to the transistors 30A to 30F.

図7に、図6の半導体チップの変形例を示す。この場合、チップ内のトランジスタ30が、熱環境によって3つにグループ化されている。トランジスタ30A,30Fは、チップ6bの外側に位置しており、放熱しやすく、過熱しずらい。トランジスタ30C,30Dは、チップ6bの中心に位置しており、放熱しづらく、過熱しやすい。トランジスタ30B,30Eは、中間的な特性を備えている。この場合、過熱しづらいトランジスタ30A,30Fは、トランジスタ30Aから熱的影響を受けやすい第1ゲート抵抗8Aに共通に接続されている。過熱しやすいトランジスタ30C,30Dは、トランジスタ30Cから熱的影響を受けやすい第1ゲート抵抗8Cに共通に接続されている。トランジスタ30B,30Eは、トランジスタ30Bから熱的影響を受けやすい第1ゲート抵抗8Bに共通に接続されている。
熱的環境によってグループ化し、グループ毎に第1ゲート抵抗を利用してもよい。
FIG. 7 shows a modification of the semiconductor chip of FIG. In this case, the transistors 30 in the chip are grouped into three according to the thermal environment. The transistors 30A and 30F are located outside the chip 6b and are easy to dissipate heat and are difficult to overheat. The transistors 30C and 30D are located at the center of the chip 6b, are difficult to dissipate heat, and easily overheat. The transistors 30B and 30E have intermediate characteristics. In this case, the transistors 30A and 30F that are difficult to overheat are commonly connected to the first gate resistor 8A that is susceptible to thermal influence from the transistor 30A. The transistors 30C and 30D that are likely to overheat are commonly connected to the first gate resistor 8C that is susceptible to thermal influence from the transistor 30C. The transistors 30B and 30E are commonly connected to the first gate resistor 8B that is susceptible to thermal influence from the transistor 30B.
Grouping may be performed according to the thermal environment, and the first gate resistor may be used for each group.

図6、図7では、正の抵抗温度係数を持つ第1ゲート抵抗をチップ内に設ける例を説明している。負の抵抗温度係数を持つ第2ゲート抵抗を利用する場合には、第2ゲート抵抗をチップ内に設ければよい。   6 and 7 illustrate an example in which a first gate resistor having a positive resistance temperature coefficient is provided in the chip. When the second gate resistor having a negative resistance temperature coefficient is used, the second gate resistor may be provided in the chip.

図8に、図6の半導体チップにおいて、第1ゲート抵抗の各々に抵抗値を調整可能な抵抗パターンが形成されている図を示す。第1ゲート抵抗38A〜38Fのそれぞれは、抵抗パターンが形成されている。抵抗パターンは、半導体チップ6aの表面に物理的、化学的堆積法によって形成することができる。半導体チップ6aの表面に形成されている抵抗パターン60a〜60fにレーザを照射することによって切れ目60a〜60fを入れることができる。切れ目60a〜60fの位置および/または大きさを調整することによって、第1ゲート抵抗38A〜38Fのそれぞれの抵抗値を調整することができる。抵抗値の大きさを調整することによって、ゲート電極に印加するゲート電圧の自律的調整作用の大きさを適当なレベルの調整することができる。   FIG. 8 shows a diagram in which a resistance pattern whose resistance value can be adjusted is formed in each of the first gate resistors in the semiconductor chip of FIG. A resistance pattern is formed on each of the first gate resistors 38A to 38F. The resistance pattern can be formed on the surface of the semiconductor chip 6a by physical or chemical deposition. The cut lines 60a to 60f can be formed by irradiating the resistance patterns 60a to 60f formed on the surface of the semiconductor chip 6a with a laser. By adjusting the positions and / or sizes of the cuts 60a to 60f, the resistance values of the first gate resistors 38A to 38F can be adjusted. By adjusting the magnitude of the resistance value, the magnitude of the autonomous adjustment action of the gate voltage applied to the gate electrode can be adjusted to an appropriate level.

負の抵抗温度係数を持つ第2ゲート抵抗を、トリミング可能な抵抗パターンで形成してもよい。グループ化されている半導体装置ごとにゲート抵抗が用意されている場合、各グループのためのゲート抵抗ごとに抵抗値を適値に調整することができる。チップ内の不均一な温度分布を抑制することができる。   The second gate resistor having a negative resistance temperature coefficient may be formed with a trimable resistor pattern. When a gate resistance is prepared for each grouped semiconductor device, the resistance value can be adjusted to an appropriate value for each gate resistance for each group. A non-uniform temperature distribution in the chip can be suppressed.

図9に、本実施例の半導体装置を利用して実現される過熱防止機能を有する回路70の図を示す。回路70は、電界効果型トランジスタ30の過熱を防止する自律的な調整機能を備えている回路である。回路70を実現するためには、電界効果型トランジスタ30のゲート電極12を、正の温度抵抗係数を有するゲート抵抗8を介してゲート駆動回路2に接続する。さらにゲート電極12を、一定の抵抗値を有する抵抗18aを介して定電圧点20に接続する。   FIG. 9 shows a circuit 70 having an overheat prevention function realized by using the semiconductor device of this embodiment. The circuit 70 is a circuit having an autonomous adjustment function for preventing the field effect transistor 30 from overheating. In order to realize the circuit 70, the gate electrode 12 of the field effect transistor 30 is connected to the gate drive circuit 2 via the gate resistor 8 having a positive temperature resistance coefficient. Further, the gate electrode 12 is connected to the constant voltage point 20 through a resistor 18a having a constant resistance value.

ゲート抵抗8は、電界効果型トランジスタ30と熱的に接合しており、ゲート抵抗8の抵抗値は電界効果型トランジスタ30の温度の影響を受ける。抵抗18aは、電界効果型トランジスタ30の温度の影響を受ける位置に配置されていてもよいし、温度の影響を受けない位置に配置されていてもよい。ゲート抵抗8は、正の抵抗温度係数を持っており、電界効果型トランジスタ30に熱的に接合しているので、電界効果型トランジスタ30の温度が上昇すると、ゲート抵抗8の抵抗値が上昇する。ゲート抵抗8の抵抗値が上昇すると、ゲート抵抗8の抵抗値と一定の抵抗値を有する抵抗18aの抵抗値で分圧される電圧が下降し、電界効果型トランジスタ30のゲート電極12に印加される印加電圧が下降する。印加電圧が下降すると、電界効果型トランジスタ30の通電電力量と発熱量が抑制され、電界効果型トランジスタ30の過熱が避けられる。   The gate resistor 8 is thermally joined to the field effect transistor 30, and the resistance value of the gate resistor 8 is affected by the temperature of the field effect transistor 30. The resistor 18a may be disposed at a position affected by the temperature of the field effect transistor 30 or may be disposed at a position not affected by the temperature. Since the gate resistor 8 has a positive temperature coefficient of resistance and is thermally bonded to the field effect transistor 30, the resistance value of the gate resistor 8 increases as the temperature of the field effect transistor 30 increases. . When the resistance value of the gate resistor 8 increases, the voltage divided by the resistance value of the gate resistor 8 and the resistance value of the resistor 18a having a constant resistance value decreases and is applied to the gate electrode 12 of the field effect transistor 30. The applied voltage drops. When the applied voltage decreases, the amount of energized power and the amount of heat generated by the field effect transistor 30 are suppressed, and overheating of the field effect transistor 30 is avoided.

本明細書または図面に説明した技術要素は、単独であるいは各種の組合せによって技術的有用性を発揮するものであり、出願時請求項記載の組合せに限定されるものではない。また、本明細書または図面に例示した技術は複数目的を同時に達成し得るものであり、そのうちの一つの目的を達成すること自体で技術的有用性を持つものである。   The technical elements described in this specification or the drawings exhibit technical usefulness alone or in various combinations, and are not limited to the combinations described in the claims at the time of filing. In addition, the technology exemplified in this specification or the drawings can achieve a plurality of objects at the same time, and has technical usefulness by achieving one of the objects.

(A)〜(E)は、第1実施例の半導体装置6と、それを利用する場合の回路を示す。(A)-(E) show the semiconductor device 6 of the first embodiment and a circuit when using it. バイポーラトランジスタ30の断面構造を示す。The cross-sectional structure of the bipolar transistor 30 is shown. 半導体装置6の第1ゲート抵抗8の温度と抵抗値の関係を表す。The relationship between the temperature and resistance value of the first gate resistor 8 of the semiconductor device 6 is represented. aは、半導体装置6の温度と印加電圧の関係を表し、bは、温度とエミッタ−コレクタ間電流の関係を表す。a represents the relationship between the temperature of the semiconductor device 6 and the applied voltage, and b represents the relationship between the temperature and the emitter-collector current. 半導体装置6のエミッタ−コレクタ間電流と発熱量の関係を表す。The relationship between the emitter-collector current of the semiconductor device 6 and the heat generation amount is shown. 半導体装置6が同一チップ内に集積されている図を示す。The figure which the semiconductor device 6 is integrated in the same chip | tip is shown. 図6の半導体チップの変形例を示す。7 shows a modification of the semiconductor chip of FIG. 図6の半導体チップの第1ゲート抵抗の各々が、抵抗値を調整可能な抵抗パターンで形成されている場合を示す。6 shows a case where each of the first gate resistors of the semiconductor chip of FIG. 6 is formed with a resistance pattern whose resistance value can be adjusted. 電界効果型トランジスタ30の過熱防止機能を有する回路70を示す。A circuit 70 having a function of preventing overheating of the field effect transistor 30 is shown.

符号の説明Explanation of symbols

2:ゲート駆動回路
4:ゲート端子
6:半導体装置
8、8a、8b、8A〜8F、38A〜38F:第1ゲート抵抗
10:第1内部配線
12、12A〜12F:ゲート電極
14:第2内部配線
16:接続端子
18、18a、18b:第2ゲート抵抗
20:定電圧点
22:接地点
24:エミッタ電極
26:エミッタ領域
28:コレクタ領域
30、30A〜30F:トランジスタ
32:コレクタ電極
34:負荷
36:直流電源
40:ボディコンタクト領域
42:層間絶縁膜
44:ゲート絶縁膜
48:ボディ領域
50:ドレイン領域
52:n型バッファ領域
56:半導体チップ
60a〜60e:切れ目
70:回路
2: gate drive circuit 4: gate terminal 6: semiconductor devices 8, 8a, 8b, 8A-8F, 38A-38F: first gate resistor 10: first internal wiring 12, 12A-12F: gate electrode 14: second internal Wiring 16: connection terminals 18, 18a, 18b: second gate resistor 20: constant voltage point 22: grounding point
24: Emitter electrode 26: Emitter region 28: Collector region 30, 30A-30F: Transistor 32: Collector electrode 34: Load 36: DC power supply 40: Body contact region 42: Interlayer insulating film 44: Gate insulating film 48: Body region 50 : Drain region 52: n-type buffer region 56: semiconductor chips 60a to 60e: cut 70: circuit

Claims (4)

過熱防止機能を有する半導体装置であり、
第1導電型の第1半導体領域と、
第1導電型の第3半導体領域と、
前記第1半導体領域と前記第3半導体領域を分離している第2導電型の第2半導体領域と、
前記第1半導体領域から前記第2半導体領域を経て前記第3半導体領域に達する範囲に存在している半導体に絶縁膜を介して対向しているゲート電極と、
半導体装置外のゲート駆動回路に接続されるゲート端子と、
半導体装置外の定電圧点に接続される接続端子と、
前記ゲート端子と前記ゲート電極を接続している第1内部配線と、
前記ゲート電極と前記接続端子を接続している第2内部配線を備えており、
前記第1内部配線に正の抵抗温度係数を有する第1ゲート抵抗が挿入されているか、あるいは、前記第2内部配線に負の抵抗温度係数を有する第2ゲート抵抗が挿入されていることを特徴とする半導体装置。
A semiconductor device having an overheat prevention function,
A first semiconductor region of a first conductivity type;
A third semiconductor region of the first conductivity type;
A second semiconductor region of a second conductivity type separating the first semiconductor region and the third semiconductor region;
A gate electrode opposed to a semiconductor existing in a range from the first semiconductor region through the second semiconductor region to the third semiconductor region via an insulating film;
A gate terminal connected to a gate drive circuit outside the semiconductor device;
A connection terminal connected to a constant voltage point outside the semiconductor device;
A first internal wiring connecting the gate terminal and the gate electrode;
A second internal wiring connecting the gate electrode and the connection terminal;
A first gate resistor having a positive resistance temperature coefficient is inserted into the first internal wiring, or a second gate resistance having a negative resistance temperature coefficient is inserted into the second internal wiring. A semiconductor device.
請求項1に記載の半導体装置の複数個が集積されている半導体チップであり、
複数個の半導体装置の各々が、共通ゲート端子と共通接続端子に接続されていることを特徴とする半導体チップ。
A semiconductor chip in which a plurality of the semiconductor devices according to claim 1 are integrated.
A semiconductor chip, wherein each of a plurality of semiconductor devices is connected to a common gate terminal and a common connection terminal.
請求項2に記載の半導体チップであり、
第1ゲート抵抗の各々、および/または、第2ゲート抵抗の各々が、抵抗値を調整可能な抵抗パターンで形成されていることを特徴とする半導体チップ。
The semiconductor chip according to claim 2,
A semiconductor chip, wherein each of the first gate resistors and / or each of the second gate resistors is formed with a resistance pattern whose resistance value can be adjusted.
電界効果型トランジスタと、
一定電圧に調整されているオン電圧とオフ電圧の間で変化する電圧を出力するゲート駆動回路と、
前記電界効果型トランジスタのゲート電極と前記ゲート駆動回路の間に挿入されており、前記電界効果型トランジスタに熱的に接合されているとともに、正の抵抗温度係数を有するゲート抵抗と、
前記電界効果型トランジスタのゲート電極と定電圧点の間に挿入されている一定の抵抗値を有する抵抗を備えていることを特徴とする電界効果型トランジスタの過熱防止機能を有する回路。
A field effect transistor;
A gate drive circuit that outputs a voltage that varies between an on-voltage and an off-voltage that is adjusted to a constant voltage;
A gate resistor inserted between the gate electrode of the field effect transistor and the gate drive circuit, thermally bonded to the field effect transistor, and having a positive resistance temperature coefficient;
A circuit having a function of preventing overheating of a field effect transistor, comprising a resistor having a constant resistance value inserted between a gate electrode of the field effect transistor and a constant voltage point.
JP2007052411A 2007-03-02 2007-03-02 Semiconductor device Revoked JP2008218611A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007052411A JP2008218611A (en) 2007-03-02 2007-03-02 Semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007052411A JP2008218611A (en) 2007-03-02 2007-03-02 Semiconductor device

Publications (2)

Publication Number Publication Date
JP2008218611A true JP2008218611A (en) 2008-09-18
JP2008218611A5 JP2008218611A5 (en) 2010-03-25

Family

ID=39838316

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007052411A Revoked JP2008218611A (en) 2007-03-02 2007-03-02 Semiconductor device

Country Status (1)

Country Link
JP (1) JP2008218611A (en)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010258233A (en) * 2009-04-24 2010-11-11 Toyota Motor Corp Semiconductor device
JP2013005067A (en) * 2011-06-14 2013-01-07 Hitachi Automotive Systems Ltd Power conversion apparatus
JP2014057007A (en) * 2012-09-13 2014-03-27 Fuji Electric Co Ltd Semiconductor device
WO2016103431A1 (en) * 2014-12-26 2016-06-30 株式会社日立製作所 Semiconductor module and power conversion device having semiconductor module mounted therein
JP2017135818A (en) * 2016-01-27 2017-08-03 株式会社日立製作所 Electric power conversion system
CN110770915A (en) * 2017-07-06 2020-02-07 通用电气公司 Grid network with positive temperature coefficient of resistance (PTC) for semiconductor power conversion devices
JP2021526319A (en) * 2018-07-19 2021-09-30 ミツビシ・エレクトリック・アールアンドディー・センター・ヨーロッパ・ビーヴィMitsubishi Electric R&D Centre Europe B.V. Power semiconductor modules, masks, measurement methods, computer software, and recording media
EP3955463A1 (en) * 2020-08-10 2022-02-16 Siemens Aktiengesellschaft Parallel circuit of semiconductor switches

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010258233A (en) * 2009-04-24 2010-11-11 Toyota Motor Corp Semiconductor device
JP2013005067A (en) * 2011-06-14 2013-01-07 Hitachi Automotive Systems Ltd Power conversion apparatus
JP2014057007A (en) * 2012-09-13 2014-03-27 Fuji Electric Co Ltd Semiconductor device
WO2016103431A1 (en) * 2014-12-26 2016-06-30 株式会社日立製作所 Semiconductor module and power conversion device having semiconductor module mounted therein
JP2017135818A (en) * 2016-01-27 2017-08-03 株式会社日立製作所 Electric power conversion system
CN110770915A (en) * 2017-07-06 2020-02-07 通用电气公司 Grid network with positive temperature coefficient of resistance (PTC) for semiconductor power conversion devices
JP2020526914A (en) * 2017-07-06 2020-08-31 ゼネラル・エレクトリック・カンパニイ Gate network with positive temperature coefficient of resistance (PTC) for semiconductor power conversion devices
JP7317425B2 (en) 2017-07-06 2023-07-31 ゼネラル・エレクトリック・カンパニイ Gate networks with positive temperature coefficient of resistance (PTC) for semiconductor power conversion devices
CN110770915B (en) * 2017-07-06 2023-09-01 通用电气公司 Gate network with positive temperature coefficient of resistance (PTC) for semiconductor power conversion device
JP2021526319A (en) * 2018-07-19 2021-09-30 ミツビシ・エレクトリック・アールアンドディー・センター・ヨーロッパ・ビーヴィMitsubishi Electric R&D Centre Europe B.V. Power semiconductor modules, masks, measurement methods, computer software, and recording media
EP3955463A1 (en) * 2020-08-10 2022-02-16 Siemens Aktiengesellschaft Parallel circuit of semiconductor switches

Similar Documents

Publication Publication Date Title
JP2008218611A (en) Semiconductor device
JP4816182B2 (en) Switching element drive circuit
JP4816139B2 (en) Power semiconductor switching element drive circuit
JP6045611B2 (en) Gate drive circuit
JP5343904B2 (en) Semiconductor device
JP2007215389A (en) Power semiconductor element and semiconductor circuit using same
JP2004014547A (en) Semiconductor device and capacitance regulating circuit
US10236679B2 (en) Circuit apparatus and electronic appliance
US8017996B2 (en) Semiconductor device, and energy transmission device using the same
US10461739B2 (en) Transistor device
JP2008235856A (en) Semiconductor device
US8502304B2 (en) Semiconductor substrate and semiconductor chip
JPWO2014155959A1 (en) Power semiconductor element
JP4971848B2 (en) Power MOS circuit that achieves both low switching loss and low noise
JP2014013798A (en) One-chip igniter, and internal combustion engine ignition device
US10404250B2 (en) Transistor device
JP7047898B2 (en) Switching device and control method of switching device
JP4437655B2 (en) Semiconductor device and drive circuit for semiconductor device
JP2013165498A (en) Drive control device
JP4858253B2 (en) Transistor drive circuit
JP2011108684A (en) Semiconductor device
JP6356904B2 (en) Power module, power conversion device, and vehicle drive device
JP2014013796A (en) One-chip igniter, and internal combustion engine ignition device
JP4830829B2 (en) Insulated gate transistor drive circuit
US8917117B2 (en) Composite semiconductor device reducing malfunctions of power semiconductor element switching operation

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100209

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20100209

A761 Written withdrawal of application

Free format text: JAPANESE INTERMEDIATE CODE: A761

Effective date: 20110322

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120224

AA91 Notification of revocation by ex officio

Free format text: JAPANESE INTERMEDIATE CODE: A971091

Effective date: 20130618