JP2007325140A - Digital camera, and control method thereof - Google Patents

Digital camera, and control method thereof Download PDF

Info

Publication number
JP2007325140A
JP2007325140A JP2006155515A JP2006155515A JP2007325140A JP 2007325140 A JP2007325140 A JP 2007325140A JP 2006155515 A JP2006155515 A JP 2006155515A JP 2006155515 A JP2006155515 A JP 2006155515A JP 2007325140 A JP2007325140 A JP 2007325140A
Authority
JP
Japan
Prior art keywords
analog
digital
digital conversion
video signal
quantization
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2006155515A
Other languages
Japanese (ja)
Other versions
JP4901314B2 (en
Inventor
Yoshihiro Satodate
慶洋 里舘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujifilm Corp
Original Assignee
Fujifilm Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujifilm Corp filed Critical Fujifilm Corp
Priority to JP2006155515A priority Critical patent/JP4901314B2/en
Publication of JP2007325140A publication Critical patent/JP2007325140A/en
Application granted granted Critical
Publication of JP4901314B2 publication Critical patent/JP4901314B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Studio Devices (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To shorten the time required for analog/digital conversion, and to attain power saving. <P>SOLUTION: In a digital camera, an object is imaged and an analog video signal representing an object image is obtained. The obtained analog video signal is inputted to an analog/digital conversion circuit 17 for quantization bit number determination and data corresponding to a peak level of the analog video signal are outputted. The number of quantization bits of an analog/digital conversion circuit 18 for display/recording is determined from the outputted data. The determined number of quantization bits is set to the analog/digital conversion circuit 18 for display/recording. The analog video signal is converted into digital image data in accordance with the set number of quantization bits. Since A/D conversion is not performed with a uselessly high resolution, power saving can be attained. <P>COPYRIGHT: (C)2008,JPO&INPIT

Description

この発明は,ディジタル・カメラおよびその制御方法に関する。   The present invention relates to a digital camera and a control method thereof.

ディジタル・スチル・カメラ,ディジタル・ビデオ・カメラなどのディジタル・カメラにおいては,固体電子撮像素子から出力されたアナログ映像信号がアナログ/ディジタル変換回路においてディジタル画像データに変換される。固体電子撮像素子の高画素化に伴い,アナログ/ディジタル変換された画像データのデータ量が増加し,アナログ/ディジタル変換に要する処理時間の長時間化,アナログ/ディジタル変換の消費電力の増加などが問題となることがある。   In a digital camera such as a digital still camera or a digital video camera, an analog video signal output from a solid-state electronic image sensor is converted into digital image data by an analog / digital conversion circuit. As the number of pixels in solid-state electronic image sensors increases, the amount of analog / digital converted image data increases, the processing time required for analog / digital conversion increases, and the power consumption of analog / digital conversion increases. May be a problem.

このために,撮影者が選択した画質モードに応じてアナログ/ディジタル変換およびディジタル変換処理の量子化ビット数を変更して消費電力を削減する撮像装置(特許文献1),高解像度で撮像が行われる場合には,上位ビットを用いて1画素あたりのビット数を削減して出力されるデータ量を削減する撮像装置(特許文献2),設定された動作モードに応じて,アナログ/ディジタル変換およびディジタル変換処理の量子化ビット数を変更して消費電力を削減する撮像装置(特許文献3)などがある。
特開2001-285700号公報 特開平9-46578号公報 特開2001-136420号公報
For this reason, an imaging device (Patent Document 1) that reduces the power consumption by changing the number of quantization bits for analog / digital conversion and digital conversion processing according to the image quality mode selected by the photographer, performs imaging at high resolution. In this case, the imaging device (Patent Document 2) that reduces the number of data output by reducing the number of bits per pixel using the upper bits, analog / digital conversion, and conversion according to the set operation mode. There is an imaging device (Patent Document 3) that reduces power consumption by changing the number of quantization bits of digital conversion processing.
JP 2001-285700 A Japanese Patent Laid-Open No. 9-46578 JP 2001-136420 A

しかしながら,未だ改善の余地がある。   However, there is still room for improvement.

この発明は,アナログ/ディジタル変換に要する時間を短縮するとともに消費電力を削減することを目的とする。   It is an object of the present invention to reduce the time required for analog / digital conversion and reduce power consumption.

第1の発明は,被写体を撮像し,被写体像を表すアナログ映像信号を出力する固体電子撮像素子を備えたディジタル・カメラ(携帯型情報装置にディジタル・カメラの機能を持たせたものを含む)において,量子化ビット数を変更可能であり,かつ上記固体電子撮像素子から出力されるアナログ映像信号をディジタル画像データに変換するアナログ/ディジタル変換装置,上記固体電子撮像素子から出力されるアナログ映像信号のピーク・レベルにもとづいて,上記アナログ/ディジタル変換装置における量子化ビット数を決定する量子化ビット数決定手段,および上記量子化ビット数決定手段によって決定された量子化ビット数によってアナログ/ディジタル変換を行うように上記アナログ/ディジタル変換装置を制御する制御手段を備えていることを特徴とする。   The first invention is a digital camera including a solid-state electronic image pickup device that picks up a subject and outputs an analog video signal representing the subject image (including a portable information device having a digital camera function). An analog / digital conversion device capable of changing the number of quantization bits and converting an analog video signal output from the solid-state electronic image sensor into digital image data, and an analog video signal output from the solid-state electronic image sensor Quantization bit number determining means for determining the number of quantization bits in the analog / digital conversion device based on the peak level of the analog / digital conversion by the quantization bit number determined by the quantization bit number determination means Control means for controlling the analog / digital conversion device to perform And said that you are.

第1の発明は,上記ディジタル・カメラの制御方法も提供している。すなわち,この方法は,被写体を撮像し,被写体像を表すアナログ映像信号を出力する固体電子撮像素子を備えたディジタル・カメラの制御方法において,量子化ビット数を変更可能なアナログ/ディジタル変換装置が,上記固体電子撮像素子から出力されるアナログ映像信号をディジタル画像データに変換し,量子化ビット数決定手段が,上記固体電子撮像素子から出力されるアナログ映像信号のピーク・レベルにもとづいて,上記アナログ/ディジタル変換装置における量子化ビット数を決定し,制御手段が,上記量子化ビット数決定手段によって決定された量子化ビット数によってアナログ/ディジタル変換を行うように上記アナログ/ディジタル変換装置を制御するものである。   The first invention also provides a control method for the digital camera. That is, this method is an analog / digital conversion device that can change the number of quantization bits in a digital camera control method including a solid-state electronic image pickup device that picks up a subject and outputs an analog video signal representing the subject image. The analog video signal output from the solid-state electronic image sensor is converted into digital image data, and the quantization bit number determining means is based on the peak level of the analog video signal output from the solid-state electronic image sensor. The number of quantization bits in the analog / digital conversion device is determined, and the control means controls the analog / digital conversion device so as to perform analog / digital conversion according to the number of quantization bits determined by the quantization bit number determination means. To do.

第1の発明によると,アナログ/ディジタル変換装置は量子化ビット数が変更可能なものである。固体電子撮像素子から出力されるアナログ映像信号のピーク・レベルにもとづいて,アナログ/ディジタル変換回路の量子化ビット数が決定される。決定された量子化ビット数によってアナログ/ディジタル変換が行われるようにアナログ/ディジタル変換装置が制御される。固体電子撮像素子から出力されるアナログ映像信号のピーク・レベルが低い場合には,少ない量子化ビット数を用いてアナログ/ディジタル変換を行わせることができ,消費電力の削減,アナログ/ディジタル変換の高速化を達成できる。しかも,アナログ映像信号には高いピーク・レベルが存在しないので,高いレベルのアナログ映像信号部分がカットされることがない。固体電子撮像素子を用いて得られる被写体像の画質の低下を未然に防止できる。   According to the first invention, the analog / digital conversion apparatus can change the number of quantization bits. The number of quantization bits of the analog / digital conversion circuit is determined based on the peak level of the analog video signal output from the solid-state electronic image sensor. The analog / digital conversion apparatus is controlled so that analog / digital conversion is performed according to the determined number of quantization bits. When the peak level of an analog video signal output from a solid-state electronic image sensor is low, analog / digital conversion can be performed using a small number of quantization bits, reducing power consumption and reducing analog / digital conversion. High speed can be achieved. Moreover, since there is no high peak level in the analog video signal, the high-level analog video signal portion is not cut. It is possible to prevent the deterioration of the image quality of the subject image obtained using the solid-state electronic image sensor.

第2の発明は,被写体を撮像し,被写体像を表すアナログ映像信号を出力する固体電子撮像素子を備えたディジタル・カメラにおいて,量子化ビット数を変更可能であり,かつ上記固体電子撮像素子から出力されるアナログ映像信号をディジタル画像データに変換するアナログ/ディジタル変換装置,ISO(International Organization for Standardization)感度を設定するISO感度設定手段,上記ISO感度設定手段によって設定されたISO感度にもとづいて,上記アナログ/ディジタル変換装置における量子化ビット数を決定する量子化ビット数決定手段,および上記量子化ビット数決定手段によって決定された量子化ビット数によってアナログ/ディジタル変換を行うように上記アナログ/ディジタル変換装置を制御する制御手段を備えていることを特徴とする。   According to a second aspect of the present invention, in a digital camera including a solid-state electronic image pickup device that picks up a subject and outputs an analog video signal representing the subject image, the number of quantization bits can be changed, and the solid-state electronic image pickup device Based on an analog / digital converter for converting the output analog video signal into digital image data, ISO sensitivity setting means for setting ISO (International Organization for Standardization) sensitivity, and ISO sensitivity set by the ISO sensitivity setting means, Quantization bit number determining means for determining the number of quantization bits in the analog / digital conversion apparatus, and the analog / digital conversion so as to perform analog / digital conversion based on the quantization bit number determined by the quantization bit number determination means. Provided with control means for controlling the conversion device It is characterized by that.

第2の発明は,上記ディジタル・カメラに適した制御方法も提供している。すなわち,この方法は,被写体を撮像し,被写体像を表すアナログ映像信号を出力する固体電子撮像素子を備えたディジタル・カメラの制御方法において,量子化ビット数を変更可能なアナログ/ディジタル変換装置が,上記固体電子撮像素子から出力されるアナログ映像信号をディジタル画像データに変換し,量子化ビット数決定手段が,ISO感度を設定するISO感度設定手段によって設定されたISO感度にもとづいて,上記アナログ/ディジタル変換装置における量子化ビット数を決定し,制御手段が,上記量子化ビット数決定手段によって決定された量子化ビット数によってアナログ/ディジタル変換を行うように上記アナログ/ディジタル変換装置を制御するものである。   The second invention also provides a control method suitable for the digital camera. That is, this method is an analog / digital conversion device that can change the number of quantization bits in a digital camera control method including a solid-state electronic image pickup device that picks up a subject and outputs an analog video signal representing the subject image. The analog video signal output from the solid-state electronic imaging device is converted into digital image data, and the quantization bit number determining means sets the analog sensitivity based on the ISO sensitivity set by the ISO sensitivity setting means for setting the ISO sensitivity. The number of quantization bits in the digital / digital conversion device is determined, and the control means controls the analog / digital conversion device so as to perform analog / digital conversion according to the number of quantization bits determined by the quantization bit number determination means. Is.

第2の発明によると,ISO感度を設定可能である。ISO感度が設定されると,設定されたISO感度に応じて量子化ビット数が決定される。決定された量子化ビット数によってアナログ/ディジタル変換が行われるようにアナログ/ディジタル変換装置が制御される。ISO感度が高く設定される場合には,固体電子撮像素子から出力されるアナログ映像信号のレベルが低い。このため,少ない量子化ビット数を用いてアナログ/ディジタル変換を行わせることができ,消費電力の削減,アナログ/ディジタル変換の高速化を達成できる。この場合も,アナログ映像信号には高いピーク・レベルが存在しないので,高いレベルのアナログ映像信号部分がカットされることがない。固体電子撮像素子を用いて得られる被写体像の画質の低下を未然に防止できる。   According to the second invention, the ISO sensitivity can be set. When the ISO sensitivity is set, the number of quantization bits is determined according to the set ISO sensitivity. The analog / digital conversion apparatus is controlled so that analog / digital conversion is performed according to the determined number of quantization bits. When the ISO sensitivity is set high, the level of the analog video signal output from the solid-state electronic image sensor is low. Therefore, analog / digital conversion can be performed using a small number of quantization bits, and power consumption can be reduced and analog / digital conversion can be speeded up. Also in this case, since there is no high peak level in the analog video signal, the high level analog video signal portion is not cut. It is possible to prevent the deterioration of the image quality of the subject image obtained using the solid-state electronic image sensor.

第3の発明は,被写体を撮像し,被写体像を表すアナログ映像信号を出力する固体電子撮像素子を備えたディジタル・カメラにおいて,量子化ビット数を変更可能であり,かつ上記固体電子撮像素子から出力されるアナログ映像信号をディジタル画像データに変換するアナログ/ディジタル変換装置,ディジタル・カメラの露出量を算出する露出量算出手段,上記露出量算出手段によって算出された露出量にもとづいて,上記アナログ/ディジタル変換装置における量子化ビット数を決定する量子化ビット数決定手段,および上記量子化ビット数決定手段によって決定された量子化ビット数によってアナログ/ディジタル変換を行うように上記アナログ/ディジタル変換装置を制御する制御手段を備えていることを特徴とする。   According to a third aspect of the present invention, in a digital camera including a solid-state electronic image pickup device that picks up an image of a subject and outputs an analog video signal representing the image of the subject, the number of quantization bits can be changed, and the solid-state electronic image pickup device An analog / digital conversion device for converting an output analog video signal into digital image data, an exposure amount calculating means for calculating an exposure amount of a digital camera, and the analog amount based on the exposure amount calculated by the exposure amount calculating means. Bit number determining means for determining the number of quantization bits in the digital / digital conversion apparatus, and the analog / digital conversion apparatus for performing analog / digital conversion based on the number of quantization bits determined by the quantization bit number determination means It has the control means which controls this.

第3の発明は,上記ディジタル・カメラに適した制御方法も提供している。すなわち,被写体を撮像し,被写体像を表すアナログ映像信号を出力する固体電子撮像素子を備えたディジタル・カメラの制御方法において,アナログ/ディジタル変換装置が,量子化ビット数を変更可能であり,かつ上記固体電子撮像素子から出力されるアナログ映像信号をディジタル画像データに変換し,露出量算出手段が,ディジタル・カメラの露出量を算出し,量子化ビット数決定手段が,上記露出量算出手段によって算出された露出量にもとづいて,上記アナログ/ディジタル変換装置における量子化ビット数を決定し,制御手段が,上記量子化ビット数決定手段によって決定された量子化ビット数によってアナログ/ディジタル変換を行うように上記アナログ/ディジタル変換装置を制御するものである。   The third invention also provides a control method suitable for the digital camera. That is, in a control method of a digital camera provided with a solid-state electronic image pickup device that picks up a subject and outputs an analog video signal representing the subject image, the analog / digital conversion device can change the number of quantization bits, and The analog video signal output from the solid-state electronic image sensor is converted into digital image data, the exposure amount calculating means calculates the exposure amount of the digital camera, and the quantization bit number determining means is determined by the exposure amount calculating means. Based on the calculated exposure amount, the number of quantization bits in the analog / digital conversion device is determined, and the control means performs analog / digital conversion based on the number of quantization bits determined by the quantization bit number determination means. Thus, the analog / digital conversion device is controlled.

第3の発明によると,露出量が算出される。算出された露出量にもとづいてアナログ/ディジタル変換装置の量子化ビット数が決定される。決定された量子化ビット数によってアナログ/ディジタル変換が行われる。露出量が少ない場合には,固体電子撮像素子から出力される映像信号のレベルが低いと考えられる。少ない量子化ビット数を用いてアナログ/ディジタル変換を行わせることができ,消費電力の削減,アナログ/ディジタル変換の高速化を達成できる。この場合もアナログ映像信号には高いピーク・レベルが存在しないので,高いレベルのアナログ映像信号部分がカットされることがない。固体電子撮像素子を用いて得られる被写体像の画質の低下を未然に防止できる。   According to the third invention, the exposure amount is calculated. The number of quantization bits of the analog / digital conversion device is determined based on the calculated exposure amount. Analog / digital conversion is performed according to the determined number of quantization bits. When the exposure amount is small, it is considered that the level of the video signal output from the solid-state electronic image sensor is low. Analog / digital conversion can be performed using a small number of quantization bits, thereby reducing power consumption and speeding up analog / digital conversion. Also in this case, since the high peak level does not exist in the analog video signal, the high level analog video signal portion is not cut. It is possible to prevent the deterioration of the image quality of the subject image obtained using the solid-state electronic image sensor.

図1は,この発明の実施例を示すもので,ディジタル・スチル・カメラの電気的構成を示すブロック図である。ディジタル・スチル・カメラに限らず,ディジタル・ムービ・ビデオ・カメラにも,この発明の実施例を適用できるのはいうまでもない。   FIG. 1 shows an embodiment of the present invention and is a block diagram showing an electrical configuration of a digital still camera. It goes without saying that the embodiment of the present invention can be applied not only to a digital still camera but also to a digital movie video camera.

ディジタル・スチル・カメラの全体の動作は,CPU1によって統括される。   The entire operation of the digital still camera is controlled by the CPU 1.

ディジタル・スチル・カメラには,操作器2が含まれている。この操作器2には,電源ボタン,モード設定ダイアル,二段ストローク・タイプのシャッタ・レリーズ・ボタンなどが含まれている。操作器2から出力される操作信号は,CPU1に入力する。モード設定ダイアルによって設定されるモードには撮像モード,再生モードなどがある。   The digital still camera includes an operation unit 2. The operation unit 2 includes a power button, a mode setting dial, a two-stroke type shutter release button, and the like. An operation signal output from the operation device 2 is input to the CPU 1. The mode set by the mode setting dial includes an imaging mode and a playback mode.

ディジタル・スチル・カメラには,ストロボ撮像のための発光装置6および発光装置6からの出射光の反射光を受光するための受光装置7が設けられている。   The digital still camera is provided with a light emitting device 6 for strobe imaging and a light receiving device 7 for receiving reflected light of the emitted light from the light emitting device 6.

CCD15の前方には,撮像レンズ11,絞り12,赤外線カット・フィルタ13および光学的ロウ・パス・フィルタ14が設けられている。レンズ駆動回路5によって撮像レンズ5が位置決めされ,絞り駆動回路4によって絞り12の開口が制御される。   In front of the CCD 15, an imaging lens 11, an aperture 12, an infrared cut filter 13, and an optical low pass filter 14 are provided. The imaging lens 5 is positioned by the lens driving circuit 5, and the aperture of the diaphragm 12 is controlled by the diaphragm driving circuit 4.

撮像モードが設定されると,被写体像を表す光線束は,撮像レンズ11によって集光され,絞り12,赤外線カット・フィルタ13および光学的ロウ・パス・フィルタ15を介してCCD15の受光面上に入射する。CCD15の受光面上に被写体像が結像し,被写体像を表すアナログ映像信号がCCD15から出力する。   When the imaging mode is set, the light beam representing the subject image is collected by the imaging lens 11 and passes through the aperture 12, the infrared cut filter 13 and the optical low pass filter 15 onto the light receiving surface of the CCD 15. Incident. A subject image is formed on the light receiving surface of the CCD 15, and an analog video signal representing the subject image is output from the CCD 15.

アナログ信号処理装置16には,相関二重サンプリング回路,信号増幅回路などが含まれている。CCD15から出力されたアナログ映像信号は,アナログ信号処理装置16に入力し,相関二重サンプリング,信号増幅などが行われる。アナログ信号処理回路16から出力されたアナログ映像信号は,量子化ビット数判定用アナログ/ディジタル変換回路17および表示/記録用アナログ/ディジタル変換回路18に入力する。   The analog signal processing device 16 includes a correlated double sampling circuit, a signal amplification circuit, and the like. The analog video signal output from the CCD 15 is input to the analog signal processing device 16, where correlated double sampling, signal amplification, and the like are performed. The analog video signal output from the analog signal processing circuit 16 is input to the quantization bit number determination analog / digital conversion circuit 17 and the display / recording analog / digital conversion circuit 18.

表示/記録用アナログ/ディジタル変換回路18は,量子化ビットを変更できるもので公知の回路を利用できる。この実施例によるディジタル・スチル・カメラは,被写体像を表すアナログ映像信号のレベルに応じて,表示/記録用アナログ/ディジタル変換回路18の量子化ビット数が変更させられる。アナログ映像信号のレベルを検出する回路が量子化ビット数判定用アナログ/ディジタル変換回路17である。この量子化ビット数判定用アナログ/ディジタル変換回路17は,4種類のディジタル・データを出力する低分解能のアナログ/ディジタル変換回路である。   The display / recording analog / digital conversion circuit 18 can change the quantization bit and can use a known circuit. In the digital still camera according to this embodiment, the number of quantization bits of the analog / digital conversion circuit 18 for display / recording is changed according to the level of the analog video signal representing the subject image. A circuit for detecting the level of the analog video signal is an analog / digital conversion circuit 17 for determining the number of quantization bits. The quantization bit number determination analog / digital conversion circuit 17 is a low-resolution analog / digital conversion circuit that outputs four types of digital data.

図2は,量子化ビット数判定用アナログ/ディジタル変換回路17の出力と表示/記録用アナログ/ディジタル変換回路18の量子化ビット数との対応関係を示すテーブルである。   FIG. 2 is a table showing the correspondence between the output of the quantization bit number determination analog / digital conversion circuit 17 and the number of quantization bits of the display / recording analog / digital conversion circuit 18.

量子化ビット数判定用アナログ/ディジタル変換回路17は,入力したアナログ映像信号レベルに応じて,0から3までの4種類(4段階)の画像データを出力する。入力した一駒分のアナログ映像信号のピーク・レベルが4つのレベルのうちのどのレベルにあるかに応じて0から3までの4種類のうちのいずれかの画像データが出力される。出力される0から3までの4種類の画像データのうち,アナログ映像信号のピーク・レベルが高いものを表しているものほど,表示/記録用アナログ/ディジタル変換回路12の量子化ビット数が多くなり,ピーク・レベルが低いものを表しているものほど,表示/記録用アナログ/ディジタル変換回路12の量子化ビット数が少なくなる。たとえば,アナログ映像信号のピーク・レベルがもっとも小さい場合には,量子化ビット判定用アナログ/ディジタル変換回路17の出力は0となり,表示/記録用アナログ/ディジタル変換回路18の量子化ビット数は,8となる。同様に,アナログ映像信号のピーク・レベルが次に大きい場合,さらに次に大きい場合,もっとも大きい場合には,それぞれ量子化ビット判定用アナログ/ディジタル変換回路17の出力は,それぞれ1,2,3となり,表示/記録用アナログ/ディジタル変換回路18の量子化ビット数は,10,12,14となる。アナログ映像信号のピーク・レベルに応じて表示/記録用アナログ/ディジタル変換回路18の量子化ビット数が決定し,無駄に高い分解能でアナログ/ディジタル変換することが無くなる。アナログ/ディジタル変換の高速化を図りつつ,省電力を実現できる。   The quantization bit number determination analog / digital conversion circuit 17 outputs four types (four stages) of image data from 0 to 3 according to the input analog video signal level. One of four types of image data from 0 to 3 is output according to which of the four levels the peak level of the input analog video signal for one frame is. Of the four types of output image data from 0 to 3, the higher the peak level of the analog video signal, the greater the number of quantization bits of the display / recording analog / digital conversion circuit 12 Thus, the lower the peak level, the smaller the number of quantization bits of the display / recording analog / digital conversion circuit 12. For example, when the peak level of the analog video signal is the smallest, the output of the analog / digital conversion circuit 17 for quantization bit determination is 0, and the number of quantization bits of the analog / digital conversion circuit 18 for display / recording is 8 Similarly, when the peak level of the analog video signal is the next highest, the next highest, or the highest, the output of the analog / digital conversion circuit 17 for quantization bit determination is 1, 2, 3 respectively. Thus, the number of quantization bits of the display / recording analog / digital conversion circuit 18 is 10, 12, and 14. The number of quantization bits of the display / recording analog / digital conversion circuit 18 is determined in accordance with the peak level of the analog video signal, so that analog / digital conversion with high resolution is not wasted. Power saving can be achieved while speeding up analog / digital conversion.

量子化ビット数判定用アナログ/ディジタル変換回路17は,選択できる量子化ビット数が2つの場合にはコンパレータを用いることもできる。   The analog / digital conversion circuit 17 for determining the number of quantization bits can use a comparator when the number of selectable quantization bits is two.

図3および図4は,量子化ビット判定用アナログ/ディジタル変換回路17に入力するアナログ映像信号と出力との関係を示している。これらの図において,アナログ映像信号は,アナログ映像信号によって表される一駒の画像の水平方向と垂直方向とが分かるように,三次元的に表されている。   3 and 4 show the relationship between the analog video signal input to the quantized bit determination analog / digital conversion circuit 17 and the output. In these drawings, the analog video signal is represented three-dimensionally so that the horizontal direction and the vertical direction of one frame image represented by the analog video signal can be understood.

図3を参照して,アナログ映像信号S1のピーク・レベルは高く,量子化ビット数判定用アナログ/ディジタル変換回路17の出力には3の部分が含まれている。このために,アナログ映像信号をディジタル画像データに変換するには高い分解能が必要と考えられる。表示/記録用アナログ/ディジタル変換回路18の量子化ビット数は14とされる。   Referring to FIG. 3, the analog video signal S1 has a high peak level, and the output of the analog / digital conversion circuit 17 for determining the number of quantization bits includes a portion of 3. For this reason, it is considered that a high resolution is required to convert an analog video signal into digital image data. The number of quantization bits of the display / recording analog / digital conversion circuit 18 is 14.

図4を参照して,アナログ映像信号S2のピーク・レベルは比較的高いが量子化ビット判定用アナログ/ディジタル変換回路17の出力には3は無く,2がもっとも大きいものとする。アナログ映像信号をディジタル画像データに変換するために極めて高い分解能が必要では無いと考えられる。表示/記録用アナログ/ディジタル変換回路18の量子化ビット数は12とされる。   Referring to FIG. 4, it is assumed that the peak level of analog video signal S2 is relatively high, but there is no 3 in the output of quantization bit determination analog / digital conversion circuit 17, and 2 is the largest. It is considered that an extremely high resolution is not necessary for converting an analog video signal into digital image data. The number of quantization bits of the display / recording analog / digital conversion circuit 18 is twelve.

図1に戻って,量子化ビット数判定用アナログ/ディジタル変換回路17の出力は,CPU1に与えられる。CPU1に与えられた出力にもとづいて,表示/記録用アナログ/ディジタル変換回路18の量子化ビット数がCPU1において決定される。決定された量子化ビット数となるように,表示/記録用アナログ/ディジタル変換回路18がCPU1によって制御される。   Returning to FIG. 1, the output of the analog / digital conversion circuit 17 for determining the number of quantization bits is given to the CPU 1. Based on the output given to the CPU 1, the number of quantization bits of the display / recording analog / digital conversion circuit 18 is determined in the CPU 1. The display / recording analog / digital conversion circuit 18 is controlled by the CPU 1 so that the determined number of quantization bits is obtained.

表示/記録用アナログ/ディジタル変換回路18に設定された量子化ビット数によって,表示/記録用アナログ/ディジタル変換回路18に入力したアナログ映像信号がディジタル画像データに変換される。変換されたディジタル画像データは,メモリ制御回路19の制御のもとにメイン・メモリ20に一時的に記憶される。   The analog video signal input to the display / recording analog / digital conversion circuit 18 is converted into digital image data according to the number of quantization bits set in the display / recording analog / digital conversion circuit 18. The converted digital image data is temporarily stored in the main memory 20 under the control of the memory control circuit 19.

画像データは,メイン・メモリ20から読み出されてディジタル信号処理回路21に入力する。ディジタル信号処理回路21おいて白バランス調整,ガンマ補正などの所定のディジタル信号処理が行われる。ディジタル信号処理回路21においてディジタル信号処理が行われた画像データは,表示制御回路26に与えられる。表示制御回路26によって表示装置27が制御されることにより,表示装置27の表示画面上に撮像により得られた被写体像が表示される。   Image data is read from the main memory 20 and input to the digital signal processing circuit 21. The digital signal processing circuit 21 performs predetermined digital signal processing such as white balance adjustment and gamma correction. Image data that has undergone digital signal processing in the digital signal processing circuit 21 is supplied to the display control circuit 26. When the display device 27 is controlled by the display control circuit 26, a subject image obtained by imaging is displayed on the display screen of the display device 27.

シャッタ・レリーズ・ボタンの第一段階の押下があると,上述のようにして表示/記録用アナログ/ディジタル変換回路18から出力された画像データは,メイン・メモリ20に記録される。メイン・メモリ20から読み出された画像データは,ディジタル信号処理回路21において輝度データに変換される。変換された輝度データが積算回路23に入力し,積算される。積算値を表すデータがCPU1に与えられ,露出量が算出される。算出された露出量となるように,絞り12の開口およびCCD15のシャッタ速度が制御される。   When the shutter release button is pressed in the first stage, the image data output from the display / recording analog / digital conversion circuit 18 as described above is recorded in the main memory 20. Image data read from the main memory 20 is converted into luminance data in the digital signal processing circuit 21. The converted luminance data is input to the integrating circuit 23 and integrated. Data representing the integrated value is given to the CPU 1 to calculate the exposure amount. The aperture of the diaphragm 12 and the shutter speed of the CCD 15 are controlled so that the calculated exposure amount is obtained.

シャッタ・レリーズ・ボタンの第二段階の押下があると,同様にして表示/記録用アナログ/ディジタル変換回路18から出力された画像データは,メイン・メモリ20に記録される。メイン・メモリ20から読み出された画像データは,上述したのと同様に,ディジタル信号処理回路21において所定のディジタル信号処理が行われる。ディジタル信号処理回路21から出力された画像データは,圧縮伸長処理回路22においてデータ圧縮が行われる。データ圧縮された画像データが外部メモリ制御回路24の制御によりメモリ・カード25に記録される。   When the shutter release button is pressed in the second stage, the image data output from the display / recording analog / digital conversion circuit 18 is recorded in the main memory 20 in the same manner. The image data read from the main memory 20 is subjected to predetermined digital signal processing in the digital signal processing circuit 21 as described above. The image data output from the digital signal processing circuit 21 is compressed in the compression / decompression processing circuit 22. The compressed image data is recorded on the memory card 25 under the control of the external memory control circuit 24.

再生モードが設定されると,メモリ・カード25に記録されている圧縮画像データが読み取られる。読み取られた圧縮画像データは,圧縮伸長処理回路22において伸長される。伸長された画像データが表示制御回路26に与えられることにより,表示装置27の表示画面上に,再生画像が表示される。   When the reproduction mode is set, the compressed image data recorded on the memory card 25 is read. The read compressed image data is expanded in the compression / expansion processing circuit 22. The decompressed image data is given to the display control circuit 26, whereby a reproduced image is displayed on the display screen of the display device 27.

上述の実施例においては,撮像モードが設定されると,表示/記録用アナログ/ディジタル変換回路18における量子化ビット数の判定処理が行われているが,シャッタ・レリーズ・ボタンの押し下げなど,画像データがメモリ・カード25に記録されるときに(ディジタル・ムービ・ビデオ・カメラであれば,記録モード中に)量子化ビット数の判定処理が行われ,表示/記録用アナログ/ディジタル変換回路18における量子化ビット数が設定されるようにしてもよい。   In the above-described embodiment, when the imaging mode is set, the display / recording analog / digital conversion circuit 18 performs the quantization bit number determination process. When data is recorded on the memory card 25 (in the recording mode in the case of a digital movie video camera), the quantization bit number is determined, and the display / recording analog / digital conversion circuit 18 is processed. The number of quantization bits in may be set.

図5は,ディジタル・スチル・カメラの処理手順を示すフローチャートである。   FIG. 5 is a flowchart showing the processing procedure of the digital still camera.

被写体が撮像され,被写体像を表すアナログ映像信号が得られる(ステップ31)。得られたアナログ映像信号に所定のアナログ信号処理が行われ(ステップ32),上述のように量子化ビット数判定用アナログ/ディジタル変換回路17において量子化ビット数判定用アナログ/ディジタル変換が行われる(ステップ33)。量子化ビット数判定用アナログ/ディジタル変換により得られたデータにもとづいて,表示/記録用アナログ/ディジタル変換回路18に必要な量子化ビット数が決定される(ステップ34)。決定された量子化ビット数となるように表示/記録用アナログ/ディジタル変換回路18が設定される(ステップ35)。   The subject is imaged and an analog video signal representing the subject image is obtained (step 31). The obtained analog video signal is subjected to predetermined analog signal processing (step 32), and the quantization bit number determination analog / digital conversion circuit 17 performs analog / digital conversion for quantization bit number determination as described above. (Step 33). Based on the data obtained by the analog / digital conversion for determining the number of quantization bits, the number of quantization bits necessary for the display / recording analog / digital conversion circuit 18 is determined (step 34). The display / recording analog / digital conversion circuit 18 is set so as to obtain the determined number of quantization bits (step 35).

設定された量子化ビット数の分解能によって,表示/記録用アナログ/ディジタル変換回路18を用いてアナログ映像信号がディジタル画像データに変換される(ステップ36)。その後,上述したように,ディジタル信号処理が行われる(ステップ37)。   The analog video signal is converted into digital image data by using the display / recording analog / digital conversion circuit 18 in accordance with the resolution of the set quantization bit number (step 36). Thereafter, digital signal processing is performed as described above (step 37).

図6および図7は,変形例を示すものである。   6 and 7 show a modification.

図6は,ディジタル・スチル・カメラの電気的構成を示すブロック図である。この図において,図1に示すものと同一物については同一符号を付して説明を省略する。   FIG. 6 is a block diagram showing an electrical configuration of the digital still camera. In this figure, the same components as those shown in FIG.

上述した実施例では,表示/記録用アナログ/ディジタル変換回路18は量子化ビット数の変更が可能な回路であったが,図6に示すディジタル・スチル・カメラに含まれている表示/記録用アナログ/ディジタル変換回路44は,量子化ビット数の異なる3つの(3つでなくともよいのはいうまでもない)アナログ/ディジタル変換器41,42,43が含まれている。アナログ/ディジタル変換器41,42,43の前段には,CPU1によって切り換えられる切換スイッチ40が設けられている。   In the above-described embodiment, the display / recording analog / digital conversion circuit 18 is a circuit capable of changing the number of quantization bits, but the display / recording circuit included in the digital still camera shown in FIG. The analog / digital conversion circuit 44 includes three (not necessarily three) analog / digital converters 41, 42, and 43 having different numbers of quantization bits. A changeover switch 40 that is switched by the CPU 1 is provided in the preceding stage of the analog / digital converters 41, 42, and 43.

量子化ビット数判定用アナログ/ディジタル変換回路17からの出力にもとづいて,表示/記録用アナログ/ディジタル変換回路40の量子化ビット数が決定される。アナログ/ディジタル変換器41,42,43のうち,決定された量子化ビット数をもつアナログ/ディジタル変換器にアナログ映像信号が入力するように切換スイッチ40が切り換えられる。このようにしても,無駄に高い分解能を用いてアナログ/ディジタル変換を行わせる必要がないので省電力を図ることができる。   Based on the output from the analog / digital conversion circuit 17 for determining the number of quantization bits, the number of quantization bits of the display / recording analog / digital conversion circuit 40 is determined. Of the analog / digital converters 41, 42, 43, the changeover switch 40 is switched so that the analog video signal is input to the analog / digital converter having the determined number of quantization bits. Even if it does in this way, since it is not necessary to perform analog / digital conversion using uselessly high resolution, power saving can be aimed at.

図7は,ディジタル・スチル・カメラの処理手順を示すフローチャートである。この図において,図5に示す処理と同一の処理については同一符号を付して説明を省略する。   FIG. 7 is a flowchart showing the processing procedure of the digital still camera. In this figure, the same processes as those shown in FIG.

上述のようにして,表示/記録用アナログ/ディジタル変換に必要な量子化ビット数が決定されると(ステップ34),異なる量子化ビット数をもつ複数のアナログ/ディジタル変換器のうち,決定された量子化ビット数をもつアナログ/ディジタル変換器が選択される(ステップ35A)。選択された表示/記録用アナログ/ディジタル変換器を用いてアナログ映像信号がディジタル画像データに変換される(ステップ36)。   When the number of quantization bits necessary for analog / digital conversion for display / recording is determined as described above (step 34), it is determined among a plurality of analog / digital converters having different numbers of quantization bits. An analog / digital converter having the number of quantized bits is selected (step 35A). The analog video signal is converted into digital image data using the selected display / recording analog / digital converter (step 36).

図8から図10は他の実施例を示している。   8 to 10 show another embodiment.

図8は,ディジタル・スチル・カメラの電気的構成を示すブロック図である。この図においても図1に示すものと同一物については同一符号を付して説明を省略する。   FIG. 8 is a block diagram showing an electrical configuration of the digital still camera. Also in this figure, the same components as those shown in FIG.

上述した実施例においては,量子化ビット数判定用アナログ/ディジタル変換回路17がディジタル・スチル・カメラに設けられており,その回路17の出力にもとづいて表示/記録用アナログ/ディジタル変換回路の量子化ビット数が決定されているが,この実施例においてはユーザが設定するISO感度にもとづいて量子化ビット数が決定される。   In the embodiment described above, the analog / digital conversion circuit 17 for determining the number of quantization bits is provided in the digital still camera, and the quantum of the display / recording analog / digital conversion circuit is based on the output of the circuit 17. In this embodiment, the quantization bit number is determined based on the ISO sensitivity set by the user.

この実施例によるディジタル・スチル・カメラにおいては,量子化ビット数判定用アナログ/ディジタル変換回路17は設けられていない。アナログ信号処理回路16から出力されたアナログ映像信号は,表示/記録用アナログ/ディジタル変換回路18に入力する。操作器2を用いてユーザによってISO感度が設定される。設定されたISO感度にもとづいて量子化ビット数が決定される。決定された量子化ビット数となるように表示/記録用アナログ/ディジタル変換回路18が制御される。   In the digital still camera according to this embodiment, the analog / digital conversion circuit 17 for determining the number of quantization bits is not provided. The analog video signal output from the analog signal processing circuit 16 is input to the display / recording analog / digital conversion circuit 18. The ISO sensitivity is set by the user using the controller 2. The number of quantization bits is determined based on the set ISO sensitivity. The display / recording analog / digital conversion circuit 18 is controlled to achieve the determined number of quantization bits.

図9は,ISO感度と量子化ビット数との関係を示すテーブルである。   FIG. 9 is a table showing the relationship between ISO sensitivity and the number of quantization bits.

設定できるISO感度は100,400,1600の3種類とする。他のISO感度が設定できるようにしてもよい。設定されたISO感度が100,400または1600の場合には,量子化ビット数は14,12または10に決定される。ISO感度が大きいほど,量子化ビット数が小さくなるように規定されている。ISO感度が大きいほど,得られるアナログ映像信号のレベルは小さいと考えられ,小さな量子化ビット数でアナログ/ディジタル変換できるからである。この実施例においても無駄な分解能を使わずに済み,省電力を達成できる。   Three ISO sensitivities can be set: 100, 400, and 1600. Other ISO sensitivities may be set. When the set ISO sensitivity is 100, 400 or 1600, the number of quantization bits is determined to be 14, 12 or 10. It is specified that the number of quantization bits decreases as the ISO sensitivity increases. This is because the higher the ISO sensitivity, the lower the level of the obtained analog video signal, and the analog / digital conversion can be performed with a small number of quantization bits. Also in this embodiment, useless resolution can be avoided and power saving can be achieved.

図10は,ディジタル・スチル・カメラの処理手順を示すフローチャートである。   FIG. 10 is a flowchart showing the processing procedure of the digital still camera.

まず,ユーザによってISO感度が設定される(ステップ51)。すると,設定されたISO感度にもとづいて上述したように量子化ビット数が決定される(ステップ52)。決定された量子化ビット数となるように,表示/記録用アナログ/ディジタル変換回路18が設定される(ステップ53)。   First, the ISO sensitivity is set by the user (step 51). Then, the number of quantization bits is determined as described above based on the set ISO sensitivity (step 52). The display / recording analog / digital conversion circuit 18 is set so as to obtain the determined number of quantization bits (step 53).

被写体が撮像され,被写体像を表すアナログ映像信号が得られる(ステップ54)。得られたアナログ映像信号に所定のアナログ信号処理が行われる(ステップ55)。設定された量子化ビット数によって,表示/記録用アナログ/ディジタル変換回路18を用いてアナログ/ディジタル変換が行われる(ステップ56)。その後,画像データについて所定のディジタル変換処理が行われる(ステップ57)。   A subject is imaged and an analog video signal representing the subject image is obtained (step 54). Predetermined analog signal processing is performed on the obtained analog video signal (step 55). Depending on the set number of quantization bits, analog / digital conversion is performed using the display / recording analog / digital conversion circuit 18 (step 56). Thereafter, predetermined digital conversion processing is performed on the image data (step 57).

図11および図12は,変形例を示している。   11 and 12 show a modification.

図11は,ディジタル・スチル・カメラの電気的構成を示すブロック図である。この図においても図1に示すものと同一物については同一符号を付して説明を省略する。   FIG. 11 is a block diagram showing an electrical configuration of the digital still camera. Also in this figure, the same components as those shown in FIG.

図11に示すディジタル・スチル・カメラにおいては,上述したように量子化ビット数の異なる3つのアナログ/ディジタル変換器41,42および43を含むディジタル/アナログ変換回路44が含まれている。変換器41,42および43の前段には切換スイッチ40が設けられている。上述したのと同様に,ユーザによって設定されたISO感度に応じて量子化ビット数が決定される。決定された量子化ビット数をもつアナログ/ディジタル変換器41,42または43によってアナログ/ディジタル変換されるように切換スイッチ40が制御される。   The digital still camera shown in FIG. 11 includes a digital / analog conversion circuit 44 including three analog / digital converters 41, 42 and 43 having different numbers of quantization bits as described above. A changeover switch 40 is provided in front of the converters 41, 42 and 43. As described above, the number of quantization bits is determined according to the ISO sensitivity set by the user. The changeover switch 40 is controlled so that analog / digital conversion is performed by the analog / digital converter 41, 42 or 43 having the determined number of quantization bits.

図12は,ディジタル・スチル・カメラの処理手順を示すフローチャートである。この図において図10に示す処理と同一の処理については同一符号を付して説明を省略する。   FIG. 12 is a flowchart showing the processing procedure of the digital still camera. In this figure, the same processes as those shown in FIG.

上述のように,ユーザによって設定されたISO感度に応じて量子化ビット数が決定される(ステップ52)。すると,複数のアナログ/ディジタル変換器のなかから,決定された量子化ビット数をもつアナログ/ディジタル変換器が選択される(ステップ53A)。選択されたアナログ/ディジタル変換器を用いてアナログ映像信号がディジタル画像データに変換される(ステップ56)。   As described above, the number of quantization bits is determined according to the ISO sensitivity set by the user (step 52). Then, an analog / digital converter having the determined number of quantization bits is selected from a plurality of analog / digital converters (step 53A). The analog video signal is converted into digital image data using the selected analog / digital converter (step 56).

図13から図15は,さらに他の実施例を示すものである。   13 to 15 show still another embodiment.

この実施例は,算出された露出量に応じて量子化ビット数が決定されるものである。   In this embodiment, the number of quantization bits is determined according to the calculated exposure amount.

図13は,SV(Sensitivity Value)等と量子化ビット数との関係を示すテーブルである。   FIG. 13 is a table showing the relationship between SV (Sensitivity Value) and the like and the number of quantization bits.

上述のように,シャッタ・レリーズ・ボタンの第一段階の押下があると露出量が算出される。露出量が算出されると,SV値が得られる。このSV値にもとづいて量子化ビット数が決定する。SV値が大きいほど(露出量が多いほど),得られるアナログ映像信号のレベルは小さいと考えられる。このために,量子化ビット数は少なくなる。SV値が5,7,または9であれば,量子化ビット数は14,12または10に決定される。   As described above, when the shutter release button is pressed in the first stage, the exposure amount is calculated. When the exposure amount is calculated, the SV value is obtained. The number of quantization bits is determined based on this SV value. It can be considered that the higher the SV value (the greater the exposure amount), the lower the level of the obtained analog video signal. For this reason, the number of quantization bits is reduced. If the SV value is 5, 7, or 9, the number of quantization bits is determined to be 14, 12, or 10.

図13に示すテーブルにおいては,量子化ビット数と上述したISO感度およびアナログ信号処理装置16において行われる信号増幅に用いられるゲインとの関係も示されている。信号増幅に用いられるゲインが決定することにより,決定されたゲインに応じて量子化ビット数を決定できるのは理解できよう。   The table shown in FIG. 13 also shows the relationship between the number of quantization bits, the ISO sensitivity described above, and the gain used for signal amplification performed in the analog signal processing device 16. It will be understood that the number of quantization bits can be determined according to the determined gain by determining the gain used for signal amplification.

図14は,ディジタル・スチル・カメラの処理手順を示すフローチャートである。ディジタル・スチル・カメラは,図8に示すものを用いることができる。   FIG. 14 is a flowchart showing the processing procedure of the digital still camera. The digital still camera shown in FIG. 8 can be used.

上述のように,シャッタ・レリーズ・ボタンの第一段階の押下があると自動露光制御が行われ露出量が決定される(ステップ61)。アナログ信号処理回路16に含まれているゲイン・コントロール・アンプリファイアのゲインが露出量に応じて設定される(ステップ62)。設定されたゲインに応じた量子化ビット数が決定される(ステップ63)。SV値に応じて量子化ビット数が決定されてもよいのはいうまでもない。決定された量子化ビット数となるように,表示/記録用アナログ/ディジタル変換回路18が設定される(ステップ64)。   As described above, when the shutter release button is pressed in the first stage, automatic exposure control is performed to determine the exposure amount (step 61). The gain of the gain control amplifier included in the analog signal processing circuit 16 is set according to the exposure amount (step 62). The number of quantization bits corresponding to the set gain is determined (step 63). Needless to say, the number of quantization bits may be determined according to the SV value. The display / recording analog / digital conversion circuit 18 is set so as to obtain the determined number of quantization bits (step 64).

つづいて,被写体が撮像され,アナログ映像信号が得られる(ステップ65)。得られたアナログ映像信号に所定のアナログ信号処理が行われる(上述のように設定されたゲインで信号増幅処理が行われる)(ステップ66)。アナログ信号処理が行われたアナログ映像信号について,表示/記録用アナログ/ディジタル変換回路を用いてアナログ/ディジタル変換が行われる(ステップ67)。その後,変換されたディジタル画像データについてディジタル信号処理が行われる(ステップ68)。   Subsequently, the subject is imaged and an analog video signal is obtained (step 65). Predetermined analog signal processing is performed on the obtained analog video signal (signal amplification processing is performed with the gain set as described above) (step 66). The analog video signal subjected to the analog signal processing is subjected to analog / digital conversion using a display / recording analog / digital conversion circuit (step 67). Thereafter, digital signal processing is performed on the converted digital image data (step 68).

このように,露出量(SV値,ゲイン量)に応じて量子化ビット数を決定することもできる。   Thus, the number of quantization bits can be determined according to the exposure amount (SV value, gain amount).

図15は,変形例を示すもので,ディジタル・スチル・カメラの処理手順を示すフローチャートである。図11に示すディジタル・スチル・カメラを用いることができる。この図において図14に示す処理と同一の処理については同一符号を付して説明を省略する。   FIG. 15 is a flowchart showing a processing procedure of the digital still camera, showing a modification. A digital still camera shown in FIG. 11 can be used. In this figure, the same processes as those shown in FIG. 14 are denoted by the same reference numerals and description thereof is omitted.

上述のように,露出量が決定され,露出量に応じたゲインが設定される(ステップ61,62)。ゲインに応じて量子化ビット数が決定され(ステップ63),複数のアナログ/ディジタル変換器のなかから決定された量子化ビット数をもつディジタル/アナログ変換回路が選択される(ステップ64A)。選択されたディジタル/アナログ変換回路を用いてアナログ映像信号がディジタル画像データに変換される(ステップ67)。   As described above, the exposure amount is determined, and a gain corresponding to the exposure amount is set (steps 61 and 62). The number of quantization bits is determined according to the gain (step 63), and a digital / analog conversion circuit having the determined number of quantization bits is selected from a plurality of analog / digital converters (step 64A). The analog video signal is converted into digital image data using the selected digital / analog conversion circuit (step 67).

ディジタル・スチル・カメラの電気的構成を示すブロック図である。It is a block diagram which shows the electric constitution of a digital still camera. 量子化ビット数判定用アナログ/ディジタル変換回路の出力と量子化ビット数との対応関係を示している。The correspondence relationship between the output of the analog / digital conversion circuit for determining the number of quantization bits and the number of quantization bits is shown. アナログ映像信号と量子化ビット数判定用アナログ/ディジタル変換回路の出力との関係を示している。The relationship between the analog video signal and the output of the analog / digital conversion circuit for determining the number of quantization bits is shown. アナログ映像信号と量子化ビット数判定用アナログ/ディジタル変換回路の出力との関係を示している。The relationship between the analog video signal and the output of the analog / digital conversion circuit for determining the number of quantization bits is shown. ディジタル・スチル・カメラの処理手順を示すフローチャートである。It is a flowchart which shows the process sequence of a digital still camera. ディジタル・スチル・カメラの電気的構成を示すブロック図である。It is a block diagram which shows the electric constitution of a digital still camera. ディジタル・スチル・カメラの処理手順を示すフローチャートである。It is a flowchart which shows the process sequence of a digital still camera. ディジタル・スチル・カメラの電気的構成を示すブロック図である。It is a block diagram which shows the electric constitution of a digital still camera. ISO感度と量子化ビット数との対応関係を示している。The correspondence between ISO sensitivity and the number of quantization bits is shown. ディジタル・スチル・カメラの処理手順を示すフローチャートである。It is a flowchart which shows the process sequence of a digital still camera. ディジタル・スチル・カメラの電気的構成を示すブロック図である。It is a block diagram which shows the electric constitution of a digital still camera. ディジタル・スチル・カメラの処理手順を示すフローチャートである。It is a flowchart which shows the process sequence of a digital still camera. SV値等と量子化ビット数との関係を示している。The relationship between SV value etc. and the number of quantization bits is shown. ディジタル・スチル・カメラの処理手順を示すフローチャートである。It is a flowchart which shows the process sequence of a digital still camera. ディジタル・スチル・カメラの処理手順を示すフローチャートである。It is a flowchart which shows the process sequence of a digital still camera.

符号の説明Explanation of symbols

1 CPU
15 CCD
17 量子化ビット数判定用アナログ/ディジタル変換回路
18,44 表示/記録用アナログ/ディジタル変換回路
1 CPU
15 CCD
17 Analog / digital conversion circuit for determining the number of quantization bits
18, 44 Analog / digital conversion circuit for display / recording

Claims (7)

被写体を撮像し,被写体像を表すアナログ映像信号を出力する固体電子撮像素子を備えたディジタル・カメラにおいて,
量子化ビット数を変更可能であり,かつ上記固体電子撮像素子から出力されるアナログ映像信号をディジタル画像データに変換するアナログ/ディジタル変換装置,
上記固体電子撮像素子から出力されるアナログ映像信号のピーク・レベルにもとづいて,上記アナログ/ディジタル変換装置における量子化ビット数を決定する量子化ビット数決定手段,および
上記量子化ビット数決定手段によって決定された量子化ビット数によってアナログ/ディジタル変換を行うように上記アナログ/ディジタル変換装置を制御する制御手段,
を備えたディジタル・カメラ。
In a digital camera equipped with a solid-state electronic image sensor that images a subject and outputs an analog video signal representing the subject image,
An analog / digital converter capable of changing the number of quantization bits and converting an analog video signal output from the solid-state electronic image sensor into digital image data;
Quantization bit number determining means for determining the number of quantization bits in the analog / digital conversion device based on the peak level of the analog video signal output from the solid-state electronic image sensor, and the quantization bit number determination means Control means for controlling the analog / digital converter so as to perform analog / digital conversion according to the determined number of quantization bits;
With digital camera.
被写体を撮像し,被写体像を表すアナログ映像信号を出力する固体電子撮像素子を備えたディジタル・カメラにおいて,
量子化ビット数を変更可能であり,かつ上記固体電子撮像素子から出力されるアナログ映像信号をディジタル画像データに変換するアナログ/ディジタル変換装置,
ISO感度を設定するISO感度設定手段,
上記ISO感度設定手段によって設定されたISO感度にもとづいて,上記アナログ/ディジタル変換装置における量子化ビット数を決定する量子化ビット数決定手段,および
上記量子化ビット数決定手段によって決定された量子化ビット数によってアナログ/ディジタル変換を行うように上記アナログ/ディジタル変換装置を制御する制御手段,
を備えたディジタル・カメラ。
In a digital camera equipped with a solid-state electronic image sensor that images a subject and outputs an analog video signal representing the subject image,
An analog / digital converter capable of changing the number of quantization bits and converting an analog video signal output from the solid-state electronic image sensor into digital image data;
ISO sensitivity setting means for setting the ISO sensitivity,
Quantization bit number determining means for determining the number of quantization bits in the analog / digital converter based on the ISO sensitivity set by the ISO sensitivity setting means, and the quantization determined by the quantization bit number determination means Control means for controlling the analog / digital converter so as to perform analog / digital conversion according to the number of bits;
With digital camera.
被写体を撮像し,被写体像を表すアナログ映像信号を出力する固体電子撮像素子を備えたディジタル・カメラにおいて,
量子化ビット数を変更可能であり,かつ上記固体電子撮像素子から出力されるアナログ映像信号をディジタル画像データに変換するアナログ/ディジタル変換装置,
ディジタル・カメラの露出量を算出する露出量算出手段,
上記露出量算出手段によって算出された露出量にもとづいて,上記アナログ/ディジタル変換装置における量子化ビット数を決定する量子化ビット数決定手段,および
上記量子化ビット数決定手段によって決定された量子化ビット数によってアナログ/ディジタル変換を行うように上記アナログ/ディジタル変換装置を制御する制御手段,
を備えたディジタル・カメラ。
In a digital camera equipped with a solid-state electronic image sensor that images a subject and outputs an analog video signal representing the subject image,
An analog / digital converter capable of changing the number of quantization bits and converting an analog video signal output from the solid-state electronic image sensor into digital image data;
Exposure amount calculating means for calculating the exposure amount of the digital camera;
Quantization bit number determining means for determining the number of quantization bits in the analog / digital conversion device based on the exposure amount calculated by the exposure amount calculation means, and the quantization determined by the quantization bit number determination means Control means for controlling the analog / digital converter so as to perform analog / digital conversion according to the number of bits;
With digital camera.
上記アナログ/ディジタル変換装置は,量子化ビット数が異なる複数のアナログ/ディジタル変換回路を含み,それぞれのアナログ/ディジタル変換回路が上記固体電子撮像素子から出力されたアナログ映像信号をディジタル画像データに変換するものであり,
上記制御手段は,複数のアナログ/ディジタル変換回路のうち,上記量子化ビット数決定手段によって決定された量子化ビット数をもつアナログ/ディジタル変換回路を用いてアナログ変換を行うように上記アナログ/ディジタル変換装置を制御するものである,
請求項1,2または3に記載のディジタル・カメラ。
The analog / digital conversion device includes a plurality of analog / digital conversion circuits having different numbers of quantization bits, and each analog / digital conversion circuit converts an analog video signal output from the solid-state electronic image sensor into digital image data. To do,
The control means is configured to perform analog conversion using an analog / digital conversion circuit having a quantization bit number determined by the quantization bit number determination means among a plurality of analog / digital conversion circuits. To control the converter,
The digital camera according to claim 1, 2 or 3.
被写体を撮像し,被写体像を表すアナログ映像信号を出力する固体電子撮像素子を備えたディジタル・カメラの制御方法において,
量子化ビット数を変更可能なアナログ/ディジタル変換装置が,上記固体電子撮像素子から出力されるアナログ映像信号をディジタル画像データに変換し,
量子化ビット数決定手段が,上記固体電子撮像素子から出力されるアナログ映像信号のピーク・レベルにもとづいて,上記アナログ/ディジタル変換装置における量子化ビット数を決定し,
制御手段が,上記量子化ビット数決定手段によって決定された量子化ビット数によってアナログ/ディジタル変換を行うように上記アナログ/ディジタル変換装置を制御する,
ディジタル・カメラの制御方法。
In a control method of a digital camera equipped with a solid-state electronic image pickup device that images a subject and outputs an analog video signal representing the subject image,
An analog / digital converter capable of changing the number of quantization bits converts the analog video signal output from the solid-state electronic image sensor into digital image data,
A quantization bit number determining means determines a quantization bit number in the analog / digital conversion device based on a peak level of the analog video signal output from the solid-state electronic image sensor;
A control unit controls the analog / digital conversion device to perform analog / digital conversion according to the number of quantization bits determined by the quantization bit number determination unit;
Digital camera control method.
被写体を撮像し,被写体像を表すアナログ映像信号を出力する固体電子撮像素子を備えたディジタル・カメラの制御方法において,
量子化ビット数を変更可能なアナログ/ディジタル変換装置が,上記固体電子撮像素子から出力されるアナログ映像信号をディジタル画像データに変換し,
量子化ビット数決定手段が,ISO感度を設定するISO感度設定手段によって設定されたISO感度にもとづいて,上記アナログ/ディジタル変換装置における量子化ビット数を決定し,
制御手段が,上記量子化ビット数決定手段によって決定された量子化ビット数によってアナログ/ディジタル変換を行うように上記アナログ/ディジタル変換装置を制御する,
ディジタル・カメラの制御方法。
In a control method of a digital camera equipped with a solid-state electronic image pickup device that images a subject and outputs an analog video signal representing the subject image,
An analog / digital converter capable of changing the number of quantization bits converts the analog video signal output from the solid-state electronic image sensor into digital image data,
The quantization bit number determining means determines the quantization bit number in the analog / digital conversion device based on the ISO sensitivity set by the ISO sensitivity setting means for setting the ISO sensitivity.
A control unit controls the analog / digital conversion device to perform analog / digital conversion according to the number of quantization bits determined by the quantization bit number determination unit;
Digital camera control method.
被写体を撮像し,被写体像を表すアナログ映像信号を出力する固体電子撮像素子を備えたディジタル・カメラの制御方法において,
アナログ/ディジタル変換装置が,量子化ビット数を変更可能であり,かつ上記固体電子撮像素子から出力されるアナログ映像信号をディジタル画像データに変換し,
露出量算出手段が,ディジタル・カメラの露出量を算出し,
量子化ビット数決定手段が,上記露出量算出手段によって算出された露出量にもとづいて,上記アナログ/ディジタル変換装置における量子化ビット数を決定し,
制御手段が,上記量子化ビット数決定手段によって決定された量子化ビット数によってアナログ/ディジタル変換を行うように上記アナログ/ディジタル変換装置を制御する,
ディジタル・カメラの制御方法。

In a control method of a digital camera equipped with a solid-state electronic image pickup device that images a subject and outputs an analog video signal representing the subject image,
An analog / digital conversion device can change the number of quantization bits and converts an analog video signal output from the solid-state electronic image sensor into digital image data;
The exposure amount calculation means calculates the exposure amount of the digital camera,
A quantization bit number determining unit determines a quantization bit number in the analog / digital conversion device based on the exposure amount calculated by the exposure amount calculation unit;
A control unit controls the analog / digital conversion device to perform analog / digital conversion according to the number of quantization bits determined by the quantization bit number determination unit;
Digital camera control method.

JP2006155515A 2006-06-05 2006-06-05 Digital camera and control method thereof Expired - Fee Related JP4901314B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2006155515A JP4901314B2 (en) 2006-06-05 2006-06-05 Digital camera and control method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006155515A JP4901314B2 (en) 2006-06-05 2006-06-05 Digital camera and control method thereof

Publications (2)

Publication Number Publication Date
JP2007325140A true JP2007325140A (en) 2007-12-13
JP4901314B2 JP4901314B2 (en) 2012-03-21

Family

ID=38857520

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006155515A Expired - Fee Related JP4901314B2 (en) 2006-06-05 2006-06-05 Digital camera and control method thereof

Country Status (1)

Country Link
JP (1) JP4901314B2 (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009253556A (en) * 2008-04-03 2009-10-29 Canon Inc Imaging device and its operation method
JP2011015000A (en) * 2009-06-30 2011-01-20 Canon Inc Device and method for transferring image data
JP2014160958A (en) * 2013-02-20 2014-09-04 Canon Inc Signal processor and control method and control program therefor
WO2015125580A1 (en) * 2014-02-20 2015-08-27 オリンパス株式会社 Solid-state imaging device and imaging system

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08298601A (en) * 1995-02-27 1996-11-12 Sony Corp Video signal processor
JP2001285700A (en) * 2000-03-29 2001-10-12 Nec Corp Imaging apparatus
JP2002135651A (en) * 2000-10-18 2002-05-10 Canon Inc Image processor and method for processing image
JP2006020282A (en) * 2004-06-01 2006-01-19 Sanyo Electric Co Ltd Analog-to-digital converter, signal processing system using the same, and imaging device

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08298601A (en) * 1995-02-27 1996-11-12 Sony Corp Video signal processor
JP2001285700A (en) * 2000-03-29 2001-10-12 Nec Corp Imaging apparatus
JP2002135651A (en) * 2000-10-18 2002-05-10 Canon Inc Image processor and method for processing image
JP2006020282A (en) * 2004-06-01 2006-01-19 Sanyo Electric Co Ltd Analog-to-digital converter, signal processing system using the same, and imaging device

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009253556A (en) * 2008-04-03 2009-10-29 Canon Inc Imaging device and its operation method
JP2011015000A (en) * 2009-06-30 2011-01-20 Canon Inc Device and method for transferring image data
JP2014160958A (en) * 2013-02-20 2014-09-04 Canon Inc Signal processor and control method and control program therefor
WO2015125580A1 (en) * 2014-02-20 2015-08-27 オリンパス株式会社 Solid-state imaging device and imaging system
JP2015156558A (en) * 2014-02-20 2015-08-27 オリンパス株式会社 Solid state imaging apparatus and imaging system
US9883123B2 (en) 2014-02-20 2018-01-30 Olympus Corporation Solid-state imaging device and imaging system using a bit reduction method based on a reduced pixel signal

Also Published As

Publication number Publication date
JP4901314B2 (en) 2012-03-21

Similar Documents

Publication Publication Date Title
JP4742242B2 (en) Imaging apparatus and program thereof
JP5230376B2 (en) Imaging apparatus and imaging method
US8208034B2 (en) Imaging apparatus
JP4943721B2 (en) Color noise removal method for image data and imaging apparatus using the method
JP2007019973A (en) Imaging device and imaging method
JP2010130570A (en) Imaging apparatus and imaging method
US20030090577A1 (en) Imaging apparatus that corrects an imbalance in output levels of image data
JP2007082049A (en) Imaging apparatus and program thereof
US20090027514A1 (en) Image pickup apparatus and method
JP2005229144A (en) Imaging apparatus, white balance control method and white balance control program
JP4901314B2 (en) Digital camera and control method thereof
US7710492B2 (en) Imaging device and imaging method for performing automatic focus detection
JP2009017030A (en) Image imaging apparatus, and imaging control method
US7876366B2 (en) Electronic camera
US20080100724A1 (en) Image processing device and imaging device
JP2006245815A (en) Imaging apparatus
JP2009218722A (en) Electronic camera
JP2001359116A (en) Electronic camera and automatic white balance control method
JP2003255429A (en) Exposure controller
JP2007142693A (en) Device and method for image pickup
JP5264541B2 (en) Imaging apparatus and control method thereof
JP2006186796A (en) Photographic apparatus, photographing method, and photographing program
JP2006319465A (en) Imaging device
JP2006148456A (en) Electronic camera
KR100818027B1 (en) Imaging apparatus and imaging method

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20090212

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20101019

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20101221

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110112

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20111206

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20111227

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150113

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees