JP2007188096A - Display drive control device - Google Patents

Display drive control device Download PDF

Info

Publication number
JP2007188096A
JP2007188096A JP2007031532A JP2007031532A JP2007188096A JP 2007188096 A JP2007188096 A JP 2007188096A JP 2007031532 A JP2007031532 A JP 2007031532A JP 2007031532 A JP2007031532 A JP 2007031532A JP 2007188096 A JP2007188096 A JP 2007188096A
Authority
JP
Japan
Prior art keywords
display
data
liquid crystal
gradation
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2007031532A
Other languages
Japanese (ja)
Inventor
Yasuto Kurokawa
康人 黒川
Shigeru Ota
茂 太田
Kunihiko Tani
邦彦 谷
Goro Sakamaki
五郎 坂巻
Yoshikazu Yokota
善和 横田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Renesas Technology Corp
Original Assignee
Renesas Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Renesas Technology Corp filed Critical Renesas Technology Corp
Priority to JP2007031532A priority Critical patent/JP2007188096A/en
Publication of JP2007188096A publication Critical patent/JP2007188096A/en
Pending legal-status Critical Current

Links

Images

Abstract

<P>PROBLEM TO BE SOLVED: To provide a display drive control device which is most suitable for display drive including display with a small amount of change and display with a large amount of change and can realize saving of chip area and reduction of power consumption and cost. <P>SOLUTION: In the display drive control device, memory capacity of an internal display memory (20) is set smaller than the amount of data of one display picture of a display panel (140) as the drive object, and the display data can be transferred with the system in which externally inputted display data is once stored in the display memory (20) and is then sent to a drive circuit (37) to output a drive signal and with the system in which the display data is sent directly to the drive circuit by way of no display memory (20) to output a drive signal. Moreover, both transfer methods can be executed on the time division basis. <P>COPYRIGHT: (C)2007,JPO&INPIT

Description

この発明は、液晶パネルのような表示装置を駆動する表示駆動制御装置に適用して有用な技術に関し、例えば携帯電話機など小型の情報端末の表示パネルの表示駆動制御装置に利用して特に有用な技術に関する。   The present invention relates to a technique that is useful when applied to a display drive control device that drives a display device such as a liquid crystal panel, and is particularly useful when used for a display drive control device of a display panel of a small information terminal such as a mobile phone. Regarding technology.

近年、携帯電話機やPDA(パーソナル・デジタル・アシスタンツ)などの携帯用電子機器の表示装置としては、一般に複数の表示画素がマトリックス状に2次元配列されたドットマトリックス型液晶パネルが用いられており、機器内部にはこの液晶パネルの表示制御を行なう半導体集積回路化された液晶表示制御装置(液晶コントローラ)や液晶パネルを駆動するドライバもしくはドライバを内蔵した液晶表示駆動制御装置(液晶コントローラドライバIC)が搭載されている。   In recent years, as display devices for portable electronic devices such as mobile phones and PDAs (Personal Digital Assistances), a dot matrix type liquid crystal panel in which a plurality of display pixels are two-dimensionally arranged in a matrix is generally used. Inside the device, there is a liquid crystal display control device (liquid crystal controller) integrated into a semiconductor integrated circuit for controlling the display of the liquid crystal panel, a driver for driving the liquid crystal panel, or a liquid crystal display drive control device (liquid crystal controller driver IC) incorporating the driver. It is installed.

かかる携帯用電子機器に設けられている液晶パネルを表示駆動する液晶コントローラドライバICは、携帯端末に搭載されるという性質上、チップ面積が小さく消費電力の低いものが求められる。従来、携帯電話機などの小型の液晶パネルを有するシステムに用いられる液晶コントローラドライバは、一般に、表示パネルの1画面分の表示データ量より大きな容量を有する表示メモリを内蔵し、表示データを一旦この表示メモリに蓄えた後、1水平ライン毎に読み出して階調電圧に変換し表示パネルへ出力するように構成されている。   A liquid crystal controller driver IC for displaying and driving a liquid crystal panel provided in such a portable electronic device is required to have a small chip area and low power consumption due to the nature of being mounted on a portable terminal. Conventionally, a liquid crystal controller driver used in a system having a small liquid crystal panel such as a cellular phone generally has a built-in display memory having a capacity larger than the amount of display data for one screen of the display panel, and the display data is temporarily displayed. After being stored in the memory, it is read out every horizontal line, converted into a gradation voltage and output to the display panel.

なお、表示メモリを内蔵した液晶コントローラドライバに関する発明としては、例えば特許文献1に開示されている発明がある。
特開平9−281933号公報
As an invention relating to a liquid crystal controller driver having a built-in display memory, there is an invention disclosed in Patent Document 1, for example.
Japanese Patent Laid-Open No. 9-281933

ところで、近年、携帯電話機においては、その表示パネルの表示サイズや表示色の数などはますます増加する傾向にある。従って、液晶コントローラドライバをこれまでと同様の構造で液晶パネルに対応させると、内蔵される表示メモリの容量は膨大な量となるため、液晶コントローラドライバのチップ面積や消費電力は著しく増加し、またコストも高騰してしまう。   By the way, in recent years, the display size of the display panel, the number of display colors, and the like are increasing more and more in the mobile phone. Therefore, if the liquid crystal controller driver is adapted to the liquid crystal panel with the same structure as before, the capacity of the built-in display memory becomes enormous, so the chip area and power consumption of the liquid crystal controller driver increase remarkably. Costs will also rise.

また、従来、PDA(パーソナル・デジタル・アシスタンツ)などの携帯情報端末に設けられている液晶パネルは携帯電話機の液晶パネルよりも画面サイズが大きいので、液晶コントローラドライバに1画面分の表示画像データを記憶することができるような大容量の表示メモリを内蔵させることは困難であった。そのため、外付けのフレームバッファと呼ばれる外付けのメモリに画像データを格納しておいて、マイクロプロセッサがその都度フレームバッファから画像データを読み出して液晶コントローラドライバへ転送する方式が一般的であった。   Conventionally, a liquid crystal panel provided in a portable information terminal such as a PDA (Personal Digital Assistance) has a larger screen size than a liquid crystal panel of a cellular phone. It has been difficult to incorporate a large-capacity display memory that can be stored. For this reason, it is common to store image data in an external memory called an external frame buffer, and the microprocessor reads the image data from the frame buffer each time and transfers it to the liquid crystal controller driver.

この発明の目的は、表示サイズや色数が比較的大きな表示パネルの駆動を適宜に行うことが可能であり、且つ、チップ面積の削減、消費電力やコストの低減が図れる表示駆動制御装置を提供することにある。   An object of the present invention is to provide a display drive control apparatus capable of appropriately driving a display panel having a relatively large display size and number of colors, and capable of reducing chip area, power consumption, and cost. There is to do.

この発明の他の目的は、PDAのような比較的サイズの大きな表示パネルを有する電子機器小型化に好適な表示駆動制御装置を提供することにある。   Another object of the present invention is to provide a display drive control device suitable for miniaturization of electronic equipment having a relatively large display panel such as a PDA.

この発明の前記ならびにそのほかの目的と新規な特徴については、本明細書の記述および添附図面から明らかになるであろう。   The above and other objects and novel features of the present invention will become apparent from the description of the present specification and the accompanying drawings.

本願において開示される発明のうち代表的なものの概要を説明すれば、下記のとおりである。
すなわち、内部表示メモリの容量を駆動対象の表示パネルの1画面分のデータ量よりも小さく構成するとともに、表示データの送り方として、外部から入力された表示データを一旦表示メモリに蓄えた後に出力ドライバ側に送って駆動信号を出力する方式と、表示メモリを介さずに直接出力ドライバ側に送って駆動信号を出力する方式との両方を可能とし、さらに、これら両方の方式を時分割で実行することを可能としたものである。
Outlines of representative ones of the inventions disclosed in the present application will be described as follows.
That is, the capacity of the internal display memory is configured to be smaller than the data amount of one screen of the display panel to be driven, and the display data input from the outside is temporarily stored in the display memory and then output as the display data sending method. It is possible to both send the drive signal to the driver and output the drive signal, and send the drive signal directly to the output driver without going through the display memory. It is possible to do.

このような手段によれば、例えば、変化の少ない画像表示の際には表示メモリを使用し、動画のように変化の多い画像表示の際には表示メモリを介さずに表示データを転送するなど、表示内容に適した表示メモリの使い分けが可能となる。その結果、表示メモリの容量を必要以上に大きくする必要がなくなり、これを内蔵する液晶コントローラドライバICのチップサイズを低減することができる。   According to such means, for example, a display memory is used when displaying an image with little change, and display data is transferred without going through the display memory when displaying an image with many changes such as a moving image. The display memory suitable for the display contents can be used properly. As a result, it is not necessary to increase the capacity of the display memory more than necessary, and the chip size of the liquid crystal controller driver IC incorporating the display memory can be reduced.

また、本発明は、1画素のデータのビット数が異なる場合にもビット数に応じた表示駆動を行なえるように階調電圧生成回路を構成するとともに、表示データのビット変換回路等を設けたものである。これにより、1画素のデータのビット数が減ることにより表示可能な色数は減少するものの、フルカラー表示では1画面分の表示データを格納できない内部表示メモリに1画面分の表示データを格納するようなことが可能になる。また、このとき階調電圧生成回路を構成するバッファアンプのうち不要な電圧用のアンプの動作を停止させるようにする。これにより、消費電力を減らすことができる。   In addition, the present invention configures a gradation voltage generation circuit so that display driving according to the number of bits can be performed even when the number of bits of data of one pixel is different, and a bit conversion circuit for display data is provided. Is. As a result, although the number of colors that can be displayed decreases as the number of bits of data of one pixel decreases, the display data for one screen is stored in the internal display memory that cannot store the display data for one screen in full color display. It becomes possible. At this time, the operation of the amplifier for unnecessary voltage among the buffer amplifiers constituting the gradation voltage generation circuit is stopped. Thereby, power consumption can be reduced.

本願において開示される発明のうち代表的なものによって得られる効果を簡単に説明すれば下記のとおりである。
すなわち、本発明に従うと、表示パネルの表示サイズや色数が増加しても、表示メモリの容量を適宜小さくすることが出来るので、それにより、チップサイズやコストの削減ならびに消費電力の低減が図れるという効果がある。この効果は特に小型携帯型の電子機器に採用する場合に有用である。
The effects obtained by the representative ones of the inventions disclosed in the present application will be briefly described as follows.
That is, according to the present invention, even if the display size and the number of colors of the display panel are increased, the capacity of the display memory can be reduced as appropriate, thereby reducing the chip size and cost and the power consumption. There is an effect. This effect is particularly useful when employed in small portable electronic devices.

また、変化の少ない表示と動画のように頻繁に変化する表示との両方が混在された表示を行う場合に、表示メモリを介した表示データの転送方式と、表示メモリを介さない転送方式の2種類の方式を表示内容に応じて使い分けることが可能であるので、それにより無駄な転送処理が省けて消費電力の低減を図れるという効果がある。また、上記効果に付随して透過表示を実現することが可能となるという効果がある。   In addition, when performing a display in which both a display with little change and a display that changes frequently such as a moving image are mixed, a display data transfer method through a display memory and a transfer method without a display memory are used. Since different types of methods can be used according to the display contents, there is an effect that wasteful transfer processing can be omitted and power consumption can be reduced. In addition, there is an effect that it is possible to realize transmissive display accompanying the above effect.

以下、本発明の好適な実施例を図面に基づいて説明する。
図1は、本発明の表示駆動制御装置の実施例である液晶コントローラドライバの概略構成を示すブロック図である。
この実施例の液晶コントローラドライバ100は、特に制限されるものでないが、公知の半導体製造技術によって単結晶シリコンのような一つの半導体チップ上に形成される。
Preferred embodiments of the present invention will be described below with reference to the drawings.
FIG. 1 is a block diagram showing a schematic configuration of a liquid crystal controller driver which is an embodiment of a display drive control apparatus of the present invention.
The liquid crystal controller driver 100 of this embodiment is not particularly limited, but is formed on one semiconductor chip such as single crystal silicon by a known semiconductor manufacturing technique.

図1において、10はチップ外部のベースバンドプロセッサ115やアプリケーションプロセッサ116のような装置と接続され信号の送受信を行う入力インターフェース、20は表示データを格納するSRAMなどからなる表示RAMである。   In FIG. 1, reference numeral 10 denotes an input interface that is connected to devices such as a baseband processor 115 and an application processor 116 outside the chip and transmits / receives signals, and 20 is a display RAM such as an SRAM that stores display data.

入力インターフェース10は、ベースバンドプロセッサ115やアプリケーションプロセッサ116から入力された表示データをラッチするライトデータラッチ回路11や、各種コマンドや表示データの送り先を示すコードなどが設定されるコマンドレジスタ12、表示RAM20の表示データに基づく画面上での表示の位置が設定されるアロケーションレジスタ13などを有する。   The input interface 10 includes a write data latch circuit 11 that latches display data input from the baseband processor 115 and the application processor 116, a command register 12 in which codes indicating various commands and display data destinations are set, and a display RAM 20 And an allocation register 13 in which a display position on the screen based on the display data is set.

15は表示データの書込み先を選択する選択手段としてのセレクタ、21は表示データが格納される表示RAM20の水平方向のデータ書込みアドレスを生成するXアドレスカウンタ、22は生成されたXアドレスをデコードするXアドレスデコーダ、23は表示RAM20の垂直方向のデータ書込みアドレスを生成するYアドレスカウンタ、24はアロケーションレジスタ13の設定値に基づき表示RAM20のデータ読出しタイミングを制御する表示アクセス制御回路、25はこの表示アクセス制御回路の制御を受けてYアドレスカウンタ23からのアドレス値をシフトしたり間引いたりするアドレス制御回路、26はこのYアドレスをデコードするYアドレスデコーダである。上記表示アクセス制御回路24とアドレス制御回路25とにより表示位置制御手段が構成されている。   15 is a selector as a selection means for selecting a display data write destination, 21 is an X address counter for generating a horizontal data write address of the display RAM 20 in which the display data is stored, and 22 is for decoding the generated X address. X address decoder, 23 is a Y address counter for generating a data write address in the vertical direction of the display RAM 20, 24 is a display access control circuit for controlling the data read timing of the display RAM 20 based on the set value of the allocation register 13, and 25 is this display An address control circuit 26 that shifts or thins out the address value from the Y address counter 23 under the control of the access control circuit, and a Y address decoder that decodes the Y address. The display access control circuit 24 and the address control circuit 25 constitute display position control means.

さらに、30はベースバンドプロセッサ115からの表示データの入力タイミングや表示RAM20からの表示データの出力タイミングなどを同期させるタイミング制御回路、31は表示RAM20から読み出された表示データまたは入力インターフェース10から直接送られた表示データのうち何れかのデータを選択するデータセレクタ、32はデータセレクタ31により選択されたデータをラッチ回路33のどのアドレスへラッチするか選択するラッチアドレスセレクタ、33および34は液晶パネル140の1水平ライン分の表示データが保持される第1ラッチ回路および第2ラッチ回路、36は表示データに応じて選択される階調電圧を生成する階調電圧生成回路、35はラッチされた表示データに対応した階調電圧を選択する階調選択回路、37は液晶パネル140の垂直電極(TFT液晶パネルの場合はソース線もしくはデータ線と呼ばれる)を駆動する出力ドライバとしての駆動回路である。これらのうち、上記データセレクタ31とラッチアドレスセレクタ32とによりデータ供給手段が構成されている。   Further, 30 is a timing control circuit for synchronizing the display data input timing from the baseband processor 115 and the display data output timing from the display RAM 20, and 31 is the display data read from the display RAM 20 or directly from the input interface 10. A data selector for selecting any one of the display data sent, 32 is a latch address selector for selecting which address of the latch circuit 33 the data selected by the data selector 31 is latched, and 33 and 34 are liquid crystal panels 140 is a first latch circuit and a second latch circuit that hold display data for one horizontal line, 36 is a gradation voltage generation circuit that generates a gradation voltage selected according to the display data, and 35 is latched Gradation to select gradation voltage corresponding to display data択回 path, 37 is a driving circuit as an output driver for driving the vertical electrodes of the liquid crystal panel 140 (in the case of TFT liquid crystal panel called the source line or the data line). Among these, the data selector 31 and the latch address selector 32 constitute data supply means.

本実施例の液晶コントローラドライバ100は、外部から入力された表示データまたは表示RAM20から読み出された表示データに基づいて液晶パネル140のデータ線駆動信号を1水平ライン分ずつ順次生成し出力するとともに、それに同期して、図示しないコモンドライバ(TFT液晶パネルの場合はゲートドライバとも呼ばれる)が液晶パネル140のコモン線(ゲート線)を、例えば上端から下端に向かって順次選択していくことを繰り返すことで、画像の表示を行う。コモンドライバは、液晶コントローラドライバ100と同一のチップ上に形成されていてもよいし、別個の半導体集積回路として構成されていてもよい。   The liquid crystal controller driver 100 of this embodiment sequentially generates and outputs data line drive signals for the liquid crystal panel 140 for each horizontal line based on display data input from the outside or display data read from the display RAM 20. In synchronism with this, a common driver (not shown) (also called a gate driver in the case of a TFT liquid crystal panel) repeatedly selects the common lines (gate lines) of the liquid crystal panel 140, for example, from the upper end toward the lower end. Thus, the image is displayed. The common driver may be formed on the same chip as the liquid crystal controller driver 100, or may be configured as a separate semiconductor integrated circuit.

この実施例の液晶コントローラドライバ100においては、液晶パネル140を駆動するために用いられる表示データはベースバンドプロセッサ115から送られてくるが、この表示データを一旦表示RAM20に蓄えた後にラッチ回路33に読み出す動作と、入力インターフェース10から表示RAM20を介さずに直接ラッチ回路33に転送する動作とが可能に構成されている。   In the liquid crystal controller driver 100 of this embodiment, the display data used to drive the liquid crystal panel 140 is sent from the baseband processor 115. The display data is temporarily stored in the display RAM 20 and then stored in the latch circuit 33. The read operation and the transfer operation directly from the input interface 10 to the latch circuit 33 without using the display RAM 20 are possible.

表示データを表示RAM20に書き込むか、それともラッチ回路33に供給するかの選択は、コマンドレジスタ12の設定値に基づきセレクタ15が切り換わることで行われる。また、コマンドレジスタ12の設定はベースバンドプロセッサ115により行うことができる。表示RAM20への静止画像のような表示データの書込みはベースバンドプロセッサ115により行い、高速データ転送を必要とする動画像のような表示データのラッチ回路33への転送はアプリケーションプロセッサ116により行うようにすることができる。   Whether the display data is written to the display RAM 20 or supplied to the latch circuit 33 is selected by switching the selector 15 based on the setting value of the command register 12. The command register 12 can be set by the baseband processor 115. Writing of display data such as a still image to the display RAM 20 is performed by the baseband processor 115, and transfer of display data such as a moving image requiring high-speed data transfer to the latch circuit 33 is performed by the application processor 116. can do.

図2は、実施例の液晶コントローラドライバの表示メモリの容量と液晶パネルの表示領域との関係を説明する図である。
表示RAM20は、そのデータ容量が液晶パネル140の1画面分の表示データ量すなわち(全画素数×1画素当りのビット数)よりも少なく、例えば1画面の1/2のデータを記憶可能な容量を有するように構成されている。そのため、表示RAM20の各アドレスに対応づけられた表示領域は、図3に示すように、液晶パネル140の表示領域の一部の領域(以下、固定表示領域と称する)142とされる。
FIG. 2 is a diagram for explaining the relationship between the capacity of the display memory of the liquid crystal controller driver of the embodiment and the display area of the liquid crystal panel.
The display RAM 20 has a data capacity that is smaller than the display data amount of one screen of the liquid crystal panel 140, that is, (total number of pixels × number of bits per pixel), for example, a capacity capable of storing ½ data of one screen. It is comprised so that it may have. Therefore, the display area associated with each address in the display RAM 20 is a partial area (hereinafter referred to as a fixed display area) 142 of the display area of the liquid crystal panel 140, as shown in FIG.

ただし、この表示RAM20に対応づけられる表示領域142は固定されたものではなく、アロケーションレジスタ13の設定値により様々な配置を取ることが出来る。対応づけることのできる表示領域の形は、図2(b)のように、矩形領域や横に長い長方形、縦に長い長方形の領域など種々に変形可能である。また、アロケーションレジスタ13に複数のアドレスを設定可能にすることにより1つのまとまった領域や複数に分断された領域など、種々に設定可能である。   However, the display area 142 associated with the display RAM 20 is not fixed, and various arrangements can be made according to the set value of the allocation register 13. The shape of the display area that can be associated can be variously modified as shown in FIG. 2B, such as a rectangular area, a horizontally long rectangle, and a vertically long rectangular area. Further, by making it possible to set a plurality of addresses in the allocation register 13, various settings can be made such as a single area or an area divided into a plurality of areas.

このような対応付けは、アロケーションレジスタ13の設定値に基づき、液晶パネル140の水平ラインの表示データの読出しタイミングに合わせた表示RAM20のYアドレスのデータの読み出しと云ったYアドレス方向の制御と、その際に、ラッチ回路33のどの位置に表示RAM20から読み出された表示データを格納するかと云ったXアドレス方向の制御とにより実現される。前者の制御は表示アクセス制御回路24とアドレス制御回路25とにより行われ、後者の制御は表示アクセス制御回路24とラッチアドレスセレクタ32およびデータセレクタ31により行われる。   Such association is based on the setting value of the allocation register 13, and the control in the Y address direction, such as reading of the Y address data of the display RAM 20 in accordance with the read timing of the display data of the horizontal line of the liquid crystal panel 140, At that time, this is realized by the control in the X address direction such as in which position of the latch circuit 33 the display data read from the display RAM 20 is stored. The former control is performed by the display access control circuit 24 and the address control circuit 25, and the latter control is performed by the display access control circuit 24, the latch address selector 32, and the data selector 31.

本実施例では、上記表示RAM20の表示データに基づく表示(以下、固定表示と称する)と表示RAM20を介さない直接書込み表示とを混在して動作させることができるようにされている。この機能を利用して、図3の固定表示領域142の周りの領域に直接書込みにより転送した画像データを表示させることができる。   In the present embodiment, the display based on the display data of the display RAM 20 (hereinafter referred to as fixed display) and the direct writing display not via the display RAM 20 can be mixedly operated. By utilizing this function, the image data transferred by direct writing can be displayed in the area around the fixed display area 142 of FIG.

次に、固定表示と直接書込み表示が混在している場合の動作について、図4〜図6を参照しながら説明する。なお、本明細書で固定表示とは、常に固定されている表示のことではなく、あくまでも表示RAM20の表示データに基づく表示のことを意味している。   Next, the operation when the fixed display and the direct writing display are mixed will be described with reference to FIGS. In the present specification, the fixed display means not a display that is always fixed but a display based on display data in the display RAM 20 to the last.

図4(a)〜(d)は、上記固定表示領域142の一部に直接書込み表示が存在している場合の表示動作の説明図である。なお、表示RAM20の表示データに基づく表示を行なう固定表示領域142は、後述のように1画素を示すビット数を減らした場合には液晶パネル140全体に拡大させることができる。図4においては、固定表示領域142が液晶パネル140の画面全体である場合を表している。1画素が何ビットで構成されているかは、コントロールレジスタ12内にビット数指定レジスタもしくは既にあるレジスタの空きフィールドにビット数指定フィールドを設けて、ベースバンドプロセッサ115等が予めそのレジスタを設定しておくことにより指定できるように構成することができる。   4A to 4D are explanatory diagrams of a display operation when a direct writing display is present in a part of the fixed display area 142. FIG. The fixed display area 142 that performs display based on the display data of the display RAM 20 can be enlarged to the entire liquid crystal panel 140 when the number of bits indicating one pixel is reduced as will be described later. FIG. 4 shows a case where the fixed display area 142 is the entire screen of the liquid crystal panel 140. The number of bits in a pixel is determined by providing a bit number designation field in the control register 12 or an empty field of an existing register, and the baseband processor 115 or the like sets the register in advance. It can be configured so that it can be specified by setting.

図4(a),(b)ではベースバンドプロセッサ115からの静止画データがドライバ内の表示RAM20に書き込まれ、そのデータが表示RAM20から読み出されて液晶パネル140に表示される様子を示している。図4(c),(d)では、アプリケーションプロセッサ116から転送された直接書込みデータ(動画像データ)または既に表示RAM20に書き込まれている画像データのいずれかを、セレクタ31で選択して液晶パネル140に表示する様子を示している。   4A and 4B show how still image data from the baseband processor 115 is written to the display RAM 20 in the driver, and the data is read from the display RAM 20 and displayed on the liquid crystal panel 140. FIG. Yes. 4C and 4D, either the direct write data (moving image data) transferred from the application processor 116 or the image data already written in the display RAM 20 is selected by the selector 31 and the liquid crystal panel. 140 shows a state of being displayed.

かかる表示を行なう際には、アプリケーションプロセッサ116からタイミング制御回路30へ水平方向(ライン方向)の表示有効期間を示すイネーブル信号EN(H)と垂直方向の表示有効期間を示すイネーブル信号EN(V)とが出力され、タイミング制御回路30がこれらのイネーブル信号が有効レベル(ハイレベル)を示している間だけ表示アクセス制御回路24を介してデータセレクタ31をセレクタ15側へ切り替えるとともに、ラッチ回路33に対してデータの取り込みを許可する制御信号をラッチアドレスセレクタ回路32へ出力して、ラッチ回路33が許可された期間だけアプリケーションプロセッサ116からの直接表示データをラッチするように制御され、それ以外は表示RAM20から読み出された表示データをラッチするように制御される。   When such a display is performed, an enable signal EN (H) indicating a display effective period in the horizontal direction (line direction) and an enable signal EN (V) indicating a display effective period in the vertical direction from the application processor 116 to the timing control circuit 30. And the timing control circuit 30 switches the data selector 31 to the selector 15 side via the display access control circuit 24 only while these enable signals indicate a valid level (high level), and the latch circuit 33 On the other hand, a control signal permitting data capture is output to the latch address selector circuit 32, and the latch circuit 33 is controlled to latch the direct display data from the application processor 116 only during the permitted period. Display data read from the RAM 20 is It is controlled to switch.

一方、図5および図6には、図3のように、固定表示領域142の外側に直接書込み表示が存在している場合の表示データの転送のタイミングが示されている。このうち、図5は図3の(A)の範囲のように直接書込みのみの表示のときのラッチ回路33,34への表示データのラッチ動作を示すタイムチャート、図6は図3の(B)の範囲のように固定表示と直接書込み表示とが混在しているときのラッチ回路33,34への表示データのラッチ動作を示すタイムチャートである。図5,図6において、ラッチクロッφ1は外部から供給されるドットクロックDOTCLKに同期したクロック信号、ラッチクロックφ2は外部から供給される水平同期信号HSYNCに同期したクロック信号である。   On the other hand, FIG. 5 and FIG. 6 show the display data transfer timing when the direct writing display exists outside the fixed display area 142 as shown in FIG. Among these, FIG. 5 is a time chart showing the latch operation of display data to the latch circuits 33 and 34 when only direct writing is displayed as in the range of FIG. 3A, and FIG. ) Is a time chart showing a display data latching operation to the latch circuits 33 and 34 when the fixed display and the direct write display are mixed as in the range of). 5 and 6, latch clock φ1 is a clock signal synchronized with a dot clock DOTCLK supplied from the outside, and latch clock φ2 is a clock signal synchronized with a horizontal synchronization signal HSYNC supplied from the outside.

図5に示すように、直接書込みのみの表示のときは、1水平期間中に表示パネルの1ライン分の表示データがラッチクロックφ1に同期して順次第1ラッチ回路33に取り込まれ、第1ラッチ回路33に格納された1水平ライン分の表示データは1水平期間毎に1個のラッチクロックφ2に同期して第2ラッチ回路34に一度に移される。そして、第2ラッチ回路34にラッチされた表示データが駆動回路37へ転送されてセグメント駆動信号が生成されて出力される。ラッチクロックφ1,φ2はタイミング制御回路30から供給される。   As shown in FIG. 5, when only direct writing is displayed, display data for one line of the display panel is sequentially taken into the first latch circuit 33 in synchronization with the latch clock φ1 during one horizontal period. The display data for one horizontal line stored in the latch circuit 33 is moved to the second latch circuit 34 at a time in synchronization with one latch clock φ2 every horizontal period. Then, the display data latched by the second latch circuit 34 is transferred to the drive circuit 37, and a segment drive signal is generated and output. The latch clocks φ 1 and φ 2 are supplied from the timing control circuit 30.

なお、図5の直接書込みのみ表示の場合には、コントロールレジスタ12の設定値に基づいてセレクタ15が外部からの表示データをセレクタ31側へ伝達するように、またデータセレクタ31が外部からの表示データを選択する側に切り替えがなされ、表示データはセレクタ15および31を介して順次ラッチ回路33に書き込まれていく。   When only direct writing is displayed in FIG. 5, the selector 15 transmits display data from the outside to the selector 31 side based on the set value of the control register 12, and the data selector 31 displays from the outside. Switching to the data selection side is performed, and the display data is sequentially written into the latch circuit 33 via the selectors 15 and 31.

一方、図6に示すように直接書込み表示と固定表示とが混在する期間の場合には、先ず図5の場合と同様に表示タイミングに同期して外部から表示データが転送されてラッチ回路33に書き込まれていくとともに、アロケーションレジスタ13に設定された1水平ライン上の固定表示位置に来たときに、表示アクセス制御回路24の制御によりデータセレクタ31の選択パスが切り換えられて、内蔵RAM20の表示データがラッチ回路33の固定表示位置に対応するアドレスにラッチされるようになっている。   On the other hand, as shown in FIG. 6, in the period in which the direct writing display and the fixed display are mixed, first, display data is transferred from the outside in synchronism with the display timing as in the case of FIG. As the data is written and the fixed display position on one horizontal line set in the allocation register 13 is reached, the selection path of the data selector 31 is switched under the control of the display access control circuit 24 and the display of the internal RAM 20 is performed. Data is latched at an address corresponding to the fixed display position of the latch circuit 33.

なお、内蔵RAM20への表示データの書込みは、直接書込み表示が行われていない期間に行ったり、直接書込み表示が行われている期間であってもその垂直帰線期間内に行うことができる。   The display data can be written into the internal RAM 20 during a period when the direct writing display is not performed, or even during a period when the direct writing display is performed during the vertical blanking period.

以上のように、この実施例の液晶コントローラドライバ100によれば、表示RAM20の表示データを用いた固定表示と、表示RAM20を介さない直接書込み表示との両方を混在させた表示駆動が可能であるため、液晶パネル140の画面サイズすなわち1画面分の表示データ量が大きくなっても、表示RAM20の容量は適宜小さくすることが出来る。   As described above, according to the liquid crystal controller driver 100 of this embodiment, it is possible to perform display driving in which both fixed display using display data of the display RAM 20 and direct writing display not via the display RAM 20 are mixed. Therefore, even if the screen size of the liquid crystal panel 140, that is, the amount of display data for one screen increases, the capacity of the display RAM 20 can be appropriately reduced.

図8には、実施例の液晶コントローラドライバ100における表示RAM20内の表示データと液晶パネルの表示画面との対応付けのその他の例を示す。
表示RAM20と画面との対応付けの方法は、図2で示したように画面の一部を対応づけると云った方法だけでなく、液晶パネル140の1画素の階調数を下げることで、表示RAM20の表示データを液晶パネルの全画素に対応づけることも可能である。例えば、図7に示すように、液晶パネル140が1画素当たり16(4ビット)階調の表示が可能であり、この16階調表示を標準モードとしたときに、1画素当たり4(2ビット)階調で表示する低階調モードを設けることで、表示RAM20の容量が標準モードの1画面分の表示データ量の半分である場合にも、低階調モードに切り替えることにより表示RAM20に格納されている表示データを液晶パネル140の全画素に対応づけることが出来る。
FIG. 8 shows another example of the correspondence between the display data in the display RAM 20 and the display screen of the liquid crystal panel in the liquid crystal controller driver 100 of the embodiment.
The method of associating the display RAM 20 with the screen is not only the method of associating a part of the screen as shown in FIG. 2, but also by reducing the number of gradations of one pixel of the liquid crystal panel 140. It is also possible to associate the display data of the RAM 20 with all the pixels of the liquid crystal panel. For example, as shown in FIG. 7, the liquid crystal panel 140 can display 16 (4 bits) gradation per pixel. When the 16 gradation display is set to the standard mode, 4 (2 bits per pixel) is displayed. ) By providing a low gradation mode for displaying in gradation, even when the capacity of the display RAM 20 is half of the display data amount for one screen in the standard mode, the display RAM 20 is stored by switching to the low gradation mode. The displayed data can be associated with all the pixels of the liquid crystal panel 140.

但し、このような低階調モードを設ける場合には、表示RAM20から読み出した表示データをラッチ回路33へ書き込む際に、4ビットのリードデータを上位2ビットと下位2ビットに分け、これらの2ビットを例えば各々下位2ビットがマスクされた隣接する2つの4ビットラッチの上位2ビットにそれぞれ書き込むようにして、4ビットデータの書込みから2ビットデータの書込みに切り換える構成が必要となる。   However, when such a low gradation mode is provided, when writing the display data read from the display RAM 20 to the latch circuit 33, the 4-bit read data is divided into upper 2 bits and lower 2 bits. For example, a configuration is required in which the bits are written to the upper 2 bits of two adjacent 4-bit latches each masked with the lower 2 bits to switch from writing 4-bit data to writing 2-bit data.

図7には、1画素が標準で4ビットの場合を示したが、同様にして1画素が18ビットで構成されている表示データに基づく階調表示が可能な液晶パネルを駆動可能な前記実施例の液晶コントローラドライバにおいては、表示RAM20の1画素当たりのデータのビット数を変える事によって、例えば図8の(1)〜(5)のように表示パネル140の表示領域と表示RAM20内の表示データとの関係を変えることができる。   FIG. 7 shows a case where one pixel is a standard of 4 bits. Similarly, the embodiment capable of driving a liquid crystal panel capable of gradation display based on display data in which one pixel is composed of 18 bits. In the liquid crystal controller driver of the example, the display area of the display panel 140 and the display in the display RAM 20 are displayed as shown in (1) to (5) of FIG. You can change the relationship with the data.

図8(1)は1画素が18ビットで表される標準モード、図8(2)は1画素が16ビットで表される準高階調モード、図8(3)は1画素が12ビットで表される中間階調モード、図8(4)は1画素が8ビットで表される中間階調モード、図8(5)は1画素が3ビットで表される低階調モードである。図8(5)の低階調モードを選択することにより、図8(6)に示すように、表示RAM20に2画面分の画像データを記憶させることができる。図8より、1画素あたりの色数が少なくなるにしたがって、対応する表示領域が拡大することが分かる。   8 (1) is a standard mode in which one pixel is represented by 18 bits, FIG. 8 (2) is a quasi-high gradation mode in which one pixel is represented by 16 bits, and FIG. 8 (3) is one pixel is 12 bits. 8 (4) shows an intermediate gradation mode in which one pixel is represented by 8 bits, and FIG. 8 (5) shows a low gradation mode in which one pixel is represented by 3 bits. By selecting the low gradation mode of FIG. 8 (5), the image data for two screens can be stored in the display RAM 20, as shown in FIG. 8 (6). From FIG. 8, it can be seen that the corresponding display area expands as the number of colors per pixel decreases.

図9に、フルカラー表示を行う場合に液晶パネルの1画面の表示データの半分のデータを記憶可能な容量を有する表示RAM20の構成の仕方と該表示RAM20からラッチ回路130(図1では表示RAM20内にある)へのデータの読出し方法並びに1画素当たりの画像データのビット数が切り替わった場合のラッチ回路130へのデータの読出し方法を示す。   FIG. 9 shows a configuration of the display RAM 20 having a capacity capable of storing half of the display data of one screen of the liquid crystal panel when full color display is performed, and the latch circuit 130 (in FIG. 1, in the display RAM 20). And a method for reading data to the latch circuit 130 when the number of bits of image data per pixel is switched.

図9において、垂直期間に合わせたRAM構成とは、例えば垂直方向の画素数が320ドットで水平方向の画素数が240ドットで1画素あたり16ビットすなわち約6万5千色のカラー表示が可能な液晶パネルに表示するデータを記憶する表示RAM20のメモリ行の数を液晶パネルの垂直方向の画素数に合わせて320本とすることを意味する。また、水平期間に合わせたRAM構成とは、同様に縦横320×240ドットの液晶パネルに表示するデータを記憶する表示RAM20のメモリ列の数を液晶パネルの水平方向の画素数に合わせて240本とすることを意味する。   In FIG. 9, the RAM configuration in accordance with the vertical period is, for example, 320 pixels in the vertical direction and 240 dots in the horizontal direction, and 16 bits per pixel, that is, about 65,000 colors can be displayed. This means that the number of memory rows of the display RAM 20 for storing data to be displayed on a liquid crystal panel is 320 in accordance with the number of pixels in the vertical direction of the liquid crystal panel. Similarly, the RAM configuration in accordance with the horizontal period means that the number of memory columns of the display RAM 20 for storing data to be displayed on the liquid crystal panel of 320 × 240 dots in the same manner is 240 in accordance with the number of pixels in the horizontal direction of the liquid crystal panel. Means that

一方、表示RAM20から読み出されたデータを保持するラッチ回路130は、いずれの場合にも液晶パネルの水平方向の全画素の画像データを保持可能な240×16ビットであるとする。この場合、垂直期間に合わせたRAM構成では表示RAM20から読み出された表示データは、図9(A)のように奇数行の120画素分をラッチ回路130の片側半分に格納し、偶数行の120画素分をラッチ回路の残りの半分に格納し、240画素揃ったところでデータセレクタ31へ出力させるようにすればよい。   On the other hand, the latch circuit 130 that holds the data read from the display RAM 20 is assumed to be 240 × 16 bits that can hold the image data of all the pixels in the horizontal direction of the liquid crystal panel in any case. In this case, in the RAM configuration adapted to the vertical period, the display data read from the display RAM 20 stores 120 pixels of odd rows in one half of the latch circuit 130 as shown in FIG. 120 pixels may be stored in the other half of the latch circuit, and output to the data selector 31 when 240 pixels are aligned.

また、水平期間に合わせたRAM構成では表示RAM20から読み出された表示データは、図9(B)のように一行分(240画素)ごとにラッチ回路130に格納し、データセレクタ31へ出力させるようにすればよい。   Further, in the RAM configuration adapted to the horizontal period, the display data read from the display RAM 20 is stored in the latch circuit 130 for each row (240 pixels) as shown in FIG. 9B and is output to the data selector 31. What should I do?

上記のような縦横320×240ドットで6万5千色のカラー表示が可能な液晶パネルを駆動可能な液晶コントローラドライバを用いて縦横320×240ドットで256色(8ビット階調)のカラー表示が可能な液晶パネルを駆動する場合、垂直期間に合わせたRAM構成では、表示RAM20の各行に液晶パネルの1ライン分の240画素×8ビット(ただし外部からの書き込みデータは16ビット単位)の表示データが格納される。従って、この場合には、図9(C)のように表示RAM20から1行分ずつ表示データを読み出し、それをラッチ回路に一括保持させてからデータセレクタ31へ出力させるようにすればよい。   Using the liquid crystal controller driver capable of driving a liquid crystal panel capable of displaying 65,000 colors with vertical and horizontal 320 x 240 dots as described above, color display of 256 colors (8-bit gradation) with vertical and horizontal 320 x 240 dots In the case of driving a liquid crystal panel capable of display, in a RAM configuration adapted to the vertical period, each row of the display RAM 20 displays 240 pixels × 8 bits for one line of the liquid crystal panel (however, external write data is in units of 16 bits) Data is stored. Therefore, in this case, as shown in FIG. 9C, display data for one row may be read from the display RAM 20 and held in the latch circuit at a time before being output to the data selector 31.

また、水平期間に合わせたRAM構成では、表示RAM20の各行に液晶パネルの2ライン分の480画素×8ビットの表示データが格納される。従って、この場合には、図9(D)のように表示RAM20から読み出された一行分の表示データの半分(240画素)を第1ラッチ回路に格納し、その後それを第2ラッチへ転送して残りの半分のデータを第1ラッチ回路に読み出してから順次データセレクタ31へ出力させるようにすればよい。   Further, in the RAM configuration adapted to the horizontal period, display data of 480 pixels × 8 bits for two lines of the liquid crystal panel is stored in each row of the display RAM 20. Therefore, in this case, as shown in FIG. 9D, half of the display data (240 pixels) for one row read from the display RAM 20 is stored in the first latch circuit, and then transferred to the second latch. Then, the remaining half of the data may be read out to the first latch circuit and then output to the data selector 31 sequentially.

このように、液晶パネルのサイズと階調表示に必要な1画素当たりのビット数に応じて表示RAM20の構成とラッチ回路のビット長とを決定することにより、チップコストを最小にするような最適なレイアウトを選択できるようにすることができる。   As described above, by determining the configuration of the display RAM 20 and the bit length of the latch circuit in accordance with the size of the liquid crystal panel and the number of bits per pixel necessary for gradation display, the optimum so as to minimize the chip cost. Different layouts can be selected.

次に、上記実施例の液晶コントローラドライバにおける階調電圧生成回路36の構成例について、図13を用いて説明する。
この実施例の階調電圧生成回路36は、例えば図13のように電源電圧端子Vcc−Vss間に接続されたラダー抵抗361と、該ラダー抵抗361で抵抗分割された任意の電圧をインピーダンス変換して出力する複数のバッファアンプBFF0〜BFF63とからなり、最大64段階の階調電圧V63〜V0を生成して出力できるように構成されている。ラダー抵抗361は、使用する液晶パネルのγ特性を補正するような階調電圧V63〜V0を発生することができるように抵抗比が設定、もしくはγ特性を補正するのに必要な階調電圧が取り出せるようにバッファアンプBFF0〜BFF63の入力端子が接続されるノードが決定されている。
Next, a configuration example of the gradation voltage generation circuit 36 in the liquid crystal controller driver of the above embodiment will be described with reference to FIG.
The gradation voltage generation circuit 36 of this embodiment performs impedance conversion on a ladder resistor 361 connected between the power supply voltage terminals Vcc and Vss and an arbitrary voltage divided by the ladder resistor 361 as shown in FIG. The plurality of buffer amplifiers BFF0 to BFF63 are configured to output and output gradation voltages V63 to V0 having a maximum of 64 levels. The ladder resistor 361 has a resistance ratio set so as to generate gradation voltages V63 to V0 that correct the γ characteristics of the liquid crystal panel to be used, or a gradation voltage necessary to correct the γ characteristics. The nodes to which the input terminals of the buffer amplifiers BFF0 to BFF63 are connected are determined so that they can be taken out.

また、この実施例の階調電圧生成回路36には、コントロールレジスタ12内のビット数指定レジスタに設定された画素ビット数をデコードするデコーダ362が設けられているとともに、バッファアンプBFF0〜BFF63にそれぞれ電源スイッチSW0〜SW63が設けられており、上記デコーダ362の出力により指定画素ビット数に応じてバッファアンプBFF0〜BFF63のうち有効化されるものを切り替えることができるように構成されている。すなわち、例えば指定画素ビット数が6ビットのときはすべてのアンプを活性化させ、指定画素ビット数が6ビットから5ビットになった場合には64個のバッファアンプBFF0〜BFF63のうち半分の32個をオフさせ、指定画素ビット数が4ビットになった場合には64個のバッファアンプBFF0〜BFF63のうち3/4の48個をオフさせることができる。これにより、階調電圧生成回路36の消費電力を大幅に減らすことができる。   Further, the gradation voltage generation circuit 36 of this embodiment is provided with a decoder 362 for decoding the number of pixel bits set in the bit number designation register in the control register 12, and each of the buffer amplifiers BFF0 to BFF63. Power switches SW0 to SW63 are provided, and the output of the decoder 362 is configured to be able to switch one of the buffer amplifiers BFF0 to BFF63 that is activated according to the number of designated pixel bits. That is, for example, when the designated pixel bit number is 6 bits, all amplifiers are activated, and when the designated pixel bit number is changed from 6 bits to 5 bits, 32 of the 64 buffer amplifiers BFF0 to BFF63 are half. When the number of designated pixel bits is 4 bits, 3/4 of the 64 buffer amplifiers BFF0 to BFF63 can be turned off. Thereby, the power consumption of the gradation voltage generation circuit 36 can be significantly reduced.

さらに、上記階調電圧生成回路36は、例えば画素ビット数が5ビットに減ったときはバッファアンプBFF0〜BFF63を一つおきに有効化させ、画素ビット数が4ビットのときバッファアンプを3つおきに有効化させるというようにすることにより出力される電圧を間引くとともに、画素ビット数が減った場合にも最大階調電圧V63と最小階調電圧V0は出力させるように構成されている。このようにV63とV0を出力させることにより、背景色に白色または黒色のいずれを用いた場合にもコントラストが低下するおそれがなくなる。ただしこの場合には、最大階調電圧V63と最小階調電圧V0のほぼ中間では間引きの間隔が他よりも少し広くなる。   Further, the gradation voltage generation circuit 36 enables every other buffer amplifier BFF0 to BFF63 when the number of pixel bits is reduced to 5 bits, for example, and three buffer amplifiers when the number of pixel bits is 4 bits. The output voltage is thinned out by enabling every other, and the maximum gradation voltage V63 and the minimum gradation voltage V0 are output even when the number of pixel bits is reduced. By outputting V63 and V0 in this way, there is no possibility that the contrast is lowered when either white or black is used as the background color. However, in this case, the thinning interval is slightly wider than the others at approximately the middle between the maximum gradation voltage V63 and the minimum gradation voltage V0.

一方、階調選択回路35は、RGBそれぞれに対応して最大6ビットの画像データに基づいて前記階調電圧生成回路36からの階調電圧V63〜V0のいずれかを選択するセレクタ351,352,353から構成されている。さらに、この実施例では、第2ラッチ回路34と階調選択回路35との間に画素データのビットの並びを入れ替えることにより、上記のように生成する階調電圧を減らすのに応じて生成されなくなった電圧を選択させないようにするためのビット変換回路391,392,393が設けられている。   On the other hand, the gradation selection circuit 35 selects selectors 351, 352 for selecting any one of the gradation voltages V63 to V0 from the gradation voltage generation circuit 36 based on image data having a maximum of 6 bits corresponding to RGB. 353. Further, in this embodiment, the pixel data is generated in accordance with the reduction of the gradation voltage generated as described above by exchanging the bit arrangement of the pixel data between the second latch circuit 34 and the gradation selection circuit 35. Bit conversion circuits 391, 392, and 393 are provided to prevent the missing voltage from being selected.

このビット変換回路391〜393は、1画素がRGBそれぞれ6ビットで構成されている場合にはラッチ回路34のデータをそのまま伝達し、1画素がRGBそれぞれ5ビット(例えばB5,B4,B3,B2,B1)で構成されている場合には、無効である最下位ビットB0に最上位ビットB5を入れてB5,B4,B3,B2,B1,B5なるデータに変換する。   The bit conversion circuits 391 to 393 transmit the data of the latch circuit 34 as they are when one pixel is composed of 6 bits for each of RGB, and each pixel has 5 bits for each of RGB (for example, B5, B4, B3, B2). , B1), the most significant bit B5 is inserted into the least significant bit B0 which is invalid and converted to data B5, B4, B3, B2, B1, B5.

これにより、最大電圧V63と最小電圧V0を出力しかつオフ状態になったバッファアンプの出力を選択させないようにすることができる。なお、本実施例では最大階調電圧V63と最小階調電圧V0を出力させることによって、V63とV0の中間で間引きの間隔が他よりも少し広くなっているが、V63とV0の中間の階調電圧を間引かずに残しかつこの電圧が選択されるようにビット変換回路39を構成するようにしてもよい。   As a result, the maximum voltage V63 and the minimum voltage V0 can be output and the output of the buffer amplifier that has been turned off can be prevented from being selected. In this embodiment, by outputting the maximum gradation voltage V63 and the minimum gradation voltage V0, the thinning interval is slightly wider between V63 and V0 than the others, but the intermediate gradation between V63 and V0. The bit conversion circuit 39 may be configured such that the regulated voltage is not thinned out and this voltage is selected.

また、本実施例では1画素がRGBそれぞれ5ビットで構成されている場合のビットの入れ替え方法を説明したが、1画素がRGBそれぞれ4ビットや3ビットで構成されている場合にも同様の考え方で、階調電圧V63〜V0の中から所定の間隔でとびとびに電圧を選択するとともに、最大階調電圧V63と最小階調電圧V0は出力させるようにRGBコードのビット入れ替えを行うとよい。   In this embodiment, the bit replacement method in the case where one pixel is composed of 5 bits for each of RGB has been described. However, the same idea can be applied to the case where one pixel is composed of 4 bits or 3 bits for each of RGB. Thus, it is preferable to select a voltage at a predetermined interval from the gradation voltages V63 to V0 and to replace the RGB code bits so that the maximum gradation voltage V63 and the minimum gradation voltage V0 are output.

また、ラダー抵抗361とバッファアンプBFF0〜BFF63との間にラダー抵抗361が抵抗分割された電圧を選択するセレクタを、またコントロールレジスタ12内には液晶パネルのγ特性を設定するためのレジスタを設け、該レジスタの設定値に応じて各セレクタを切り替えて所望のレベルの電圧を出力させることにより、使用する液晶パネルに応じてそのγ特性を補正するような階調電圧を出力できるように構成しても良い。   Further, a selector for selecting a voltage obtained by dividing the ladder resistor 361 between the ladder resistor 361 and the buffer amplifiers BFF0 to BFF63, and a register for setting the γ characteristic of the liquid crystal panel are provided in the control register 12. By switching each selector according to the set value of the register and outputting a voltage at a desired level, it is possible to output a gradation voltage that corrects the γ characteristic according to the liquid crystal panel to be used. May be.

さらに、実施例では階調電圧生成回路36で64段階の階調電圧V63〜V0を生成しているが、64段階の階調電圧を生成する代わりに32段階の階調電圧V31〜V0を生成させ、生成された32段階の階調電圧V31〜V0を用いて階調選択回路35においていずれか隣接する2つの電圧(例えばV21とV22)を例えば2フレームのうち,1フレーム目にV21,2フレーム目にV22と交互に表示させることで、実効的に中間の電圧(V21+V22)/2が液晶に印加されることにより、実質的に64段階の階調表示を行うことも可能である。   Furthermore, in the embodiment, the gradation voltage generation circuit 36 generates 64 gradation voltages V63 to V0, but instead of generating 64 gradation voltages, 32 gradation voltages V31 to V0 are generated. Using the generated 32 levels of gradation voltages V31 to V0, in the gradation selection circuit 35, any two adjacent voltages (for example, V21 and V22) are V21 and V21 in the first frame of two frames, for example. By alternately displaying V22 in the frame, an intermediate voltage (V21 + V22) / 2 is effectively applied to the liquid crystal, so that it is possible to perform gradation display in 64 stages.

次に、上記実施例の液晶コントローラドライバを応用したシステムについて説明する。図10には、上記実施例の液晶コントローラドライバを採用した携帯電話システムの回路構成の一例を示す。
同図において、100は前述の液晶コントローラドライバ、110は無線信号の送受信と無線信号およびベースバンド信号間の変換とを行う高周波用RFユニット、115は音声信号や送受信信号に係る信号処理やシステム全体の制御等を行なうシステム制御装置としてのベースバンドプロセッサ、116はMPEG方式等に従った動画処理等のマルチメディア処理機能や解像度調整機能、ジャバ高速処理機能等を有するアプリケーションプロセッサ、117は着信音出力や受話音声の信号処理を行う音声処理ユニット、118は住所録データなどユーザの設定データが格納される不揮発性メモリ、119は液晶パネルの1画面分の静止画データを格納するフレームバッファとして使用されたり動画再生時の表示データのバッファメモリなどとして使用されるSRAM(Static Random Access Memory)で、これらの回路はプリント配線基板などからなるシステムボード150に搭載される。
Next, a system to which the liquid crystal controller driver of the above embodiment is applied will be described. FIG. 10 shows an example of a circuit configuration of a mobile phone system that employs the liquid crystal controller driver of the above embodiment.
In the figure, 100 is the above-described liquid crystal controller driver, 110 is a high-frequency RF unit that performs transmission / reception of radio signals and conversion between radio signals and baseband signals, and 115 is a signal processing and overall system related to audio signals and transmission / reception signals. A baseband processor as a system control device for controlling the image, etc. 116 is an application processor having a multimedia processing function such as moving image processing according to the MPEG system, a resolution adjustment function, a Java high-speed processing function, etc. 117 is a ring tone output And a voice processing unit for signal processing of received voice, 118 is a non-volatile memory for storing user setting data such as address book data, and 119 is used as a frame buffer for storing still image data for one screen of the liquid crystal panel. Display data buffer memory during video playback In SRAM, which is used to (Static Random Access Memory), these circuits are mounted on the system board 150 made of a printed wiring board.

ベースバンドプロセッサ115は、自己宛ての受信データを識別して音声データを取り出したり送信データを無線送信用のフォーマットに変換したりするDSP(Digital Signal Processor)121、ユーザの操作内容に基づくシステム制御や送受信データのデータ処理および表示制御などを行うMCU(マイクロコントローラユニット)120などからなる。アプリケーションプロセッサ116は、システム全体の性能に合わせて搭載されることがあるLSIであり、MPEG(Moving Picture Experts Group)データの符号化・復号処理を行うコーデック回路123や、ジャバ言語の処理回路などからなる。また、これを省略したシステムも可能である。140は液晶コントローラドライバ100によって表示駆動されるカラー液晶パネルであり、液晶コントローラドライバ100として前記実施例の液晶コントローラドライバを使用したシステムでは、液晶パネル140として1画面の表示データ量が液晶コントローラドライバ内蔵の表示RAM20の容量よりも大きいサイズのものを使用して全画面表示を行なわせるようにすることができる。   The baseband processor 115 is a DSP (Digital Signal Processor) 121 that identifies received data addressed to itself and extracts audio data, or converts transmission data into a format for wireless transmission, system control based on user operation details, It includes an MCU (microcontroller unit) 120 that performs data processing and display control of transmission / reception data. The application processor 116 is an LSI that may be installed in accordance with the performance of the entire system. The application processor 116 includes a codec circuit 123 that performs encoding / decoding processing of MPEG (Moving Picture Experts Group) data, a Java language processing circuit, and the like. Become. A system in which this is omitted is also possible. Reference numeral 140 denotes a color liquid crystal panel driven by the liquid crystal controller driver 100. In a system using the liquid crystal controller driver of the above embodiment as the liquid crystal controller driver 100, the display data amount of one screen as the liquid crystal panel 140 is built in the liquid crystal controller driver. A display having a size larger than the capacity of the display RAM 20 can be used for full screen display.

なお、液晶コントローラドライバ100と高周波用RFユニット110とベースバンドプロセッサ115とアプリケーションプロセッサ116とメモリ118およびSRAM119は、ボード上に形成されたシステムバスS−BUSにより互いにデータ転送可能に接続される。前記実施例の液晶コントローラドライバを使用したシステムでは、あまり表示が変化しない画像に関してはベースバンドプロセッサ115が液晶コントローラドライバ100内の表示RAM20に画像データを書き込んでおくことにより、従来のように毎回メモリ119から画像データを読み出して液晶コントローラドライバ100へ転送しなくても表示を行わせることが可能であり、これによってベースバンドプロセッサ115の負担を軽減することができる。   The liquid crystal controller driver 100, the high frequency RF unit 110, the baseband processor 115, the application processor 116, the memory 118, and the SRAM 119 are connected to each other via a system bus S-BUS formed on the board so that data can be transferred. In the system using the liquid crystal controller driver of the above-described embodiment, the baseband processor 115 writes image data into the display RAM 20 in the liquid crystal controller driver 100 for the image whose display does not change so much, so that the memory is always stored as before. It is possible to display the image data without reading the image data from 119 and transferring it to the liquid crystal controller driver 100, thereby reducing the burden on the baseband processor 115.

また、前記実施例の液晶コントローラドライバを使用したこの携帯電話システムは、液晶パネル140に通話相手の電話番号や名前などの固定表示の他、受信した動画データをデコーダ回路123で復号して一旦SRAM119に蓄えた後、表示タイミングに合わせてベースバンドプロセッサ115が該復号データを液晶コントローラドライバ100に送ることで、内蔵の表示RAM20を介さない直接書込み表示により動画再生が可能である。   In addition, in this cellular phone system using the liquid crystal controller driver of the above embodiment, the received video data is decoded by the decoder circuit 123 in addition to the fixed display of the telephone number and name of the other party on the liquid crystal panel 140, and the SRAM 119 is temporarily used. Then, the baseband processor 115 sends the decoded data to the liquid crystal controller driver 100 in accordance with the display timing, so that the moving image can be reproduced by direct writing display without using the built-in display RAM 20.

図11には、図10の携帯電話システムにおける液晶パネル140への表示画像の例を示す。
上記携帯電話システムによれば、図11(a)に示すように、上記直接書込み表示による動画表示V1と、表示RAM20の表示データに基づく固定表示V2、V3とを混在して表示出力することが出来る。また、固定表示V2、V3の位置もベースバンドプロセッサ115によるアロケーションレジスタ13の設定値により、図11(b)に示すように適宜の位置に変化させることが出来る。
FIG. 11 shows an example of an image displayed on the liquid crystal panel 140 in the mobile phone system of FIG.
According to the mobile phone system, as shown in FIG. 11A, the moving image display V1 based on the direct writing display and the fixed displays V2 and V3 based on the display data of the display RAM 20 can be mixed and displayed. I can do it. Further, the positions of the fixed displays V2 and V3 can be changed to appropriate positions as shown in FIG. 11B by the set value of the allocation register 13 by the baseband processor 115.

このように、表示RAM20の表示データに基づく固定表示方式を、電源マーク、アンテナマークおよび日時情報の表示など、変化の少ない表示に用いる一方、直接書込みの表示方式を動画再生など頻繁に変化する表示に用いることで、変化の少ない表示データについては同じ表示データを何度も液晶コントローラドライバに転送する処理が省けるとともに、頻繁に変化する表示データについては表示RAM20への迂回が省けるなど、表示内容に適した処理方式の使い分けが可能であり、この表示内容に適した処理により消費電力の低減を図ることが出来る。   As described above, the fixed display method based on the display data of the display RAM 20 is used for a display with little change such as the display of the power mark, the antenna mark, and the date and time information. As a result, it is possible to omit the process of repeatedly transferring the same display data to the liquid crystal controller driver for display data with little change, and to avoid the detour to the display RAM 20 for display data that changes frequently. Appropriate processing methods can be selectively used, and power consumption can be reduced by processing suitable for the display contents.

以上、内蔵RAMのデータと外部からの直接データを選択して表示させる方法を説明してきたが、この方式を利用した応用例として透過表示の方法を図12に示す。透過表示機能とは指定した色をパネル上に表示させたり表示させないようにする機能をいう。構成として、色情報を保持するレジスタ(透過用レジスタ165)と、外部から入力されるデータを保持するラッチ回路(ライトデータラッチ11)と、上記レジスタの出力とラッチ回路の出力を比較する回路(コンペア回路166)とを有する。コンペア回路166の出力により、パネルに表示される色の種類が制御される。色情報は赤R・緑G・青Bの成分に分けて各数ビットのデータとして保持される。   As described above, the method of selecting and displaying the data in the built-in RAM and the direct data from the outside has been described. FIG. 12 shows a transparent display method as an application example using this method. The transparent display function refers to a function for displaying a specified color on a panel or preventing it from being displayed. As a configuration, a register (transmission register 165) that holds color information, a latch circuit (write data latch 11) that holds data input from the outside, and a circuit that compares the output of the register and the output of the latch circuit ( Compare circuit 166). The output of the compare circuit 166 controls the type of color displayed on the panel. The color information is divided into red R, green G, and blue B components and held as several bits of data.

図12(a)は、ライトデータラッチ11のデータがコンペア回路166を経由せず、直接データセレクタ31に出力されるモードでの状態を示す。図12(b)は、ライトデータラッチ11のデータがコンペア回路166を経由し、色情報を保持したレジスタ165との比較により透過制御回路167で特定の色が出力されない(透過される)モードの状態を示す。図12(a)と(b)のモードはチップ外からの制御信号により切り替えるか、あるいは色情報レジスタの値により切り替える構成としてもよい。   FIG. 12A shows a state in which the data of the write data latch 11 is directly output to the data selector 31 without passing through the compare circuit 166. FIG. 12B shows a mode in which the data of the write data latch 11 passes through the compare circuit 166 and is not output (transmitted) by the transmission control circuit 167 by comparison with the register 165 holding the color information. Indicates the state. The modes shown in FIGS. 12A and 12B may be switched by a control signal from outside the chip, or may be switched by the value of the color information register.

図12(a)においては(透過表示を行わないモードにおいて)は、ライトデータラッチ11の出力はコンペア回路166を経由することなく、データセレクタ31に直接出力され、内部RAM20の出力データと重ねてパネル140に表示されるデータセレクタ31の出力タイミングはアクセス制御回路24により制御される。図12(b)では、出力させない任意の表示色(白)が透過用レジスタ165に設定されている。透過用レジスタ165の出力とライトデータラッチ11の出力はコンペア回路166に入力される。   In FIG. 12A (in a mode in which transparent display is not performed), the output of the write data latch 11 is directly output to the data selector 31 without passing through the compare circuit 166, and is overlapped with the output data of the internal RAM 20. The output timing of the data selector 31 displayed on the panel 140 is controlled by the access control circuit 24. In FIG. 12B, an arbitrary display color (white) that is not output is set in the transmission register 165. The output of the transmission register 165 and the output of the write data latch 11 are input to the compare circuit 166.

入力された出力の値はコンペア回路166により比較され、一致・不一致の結果が透過制御回路167に出力される。この透過制御回路167により指定色(例えば白)が透過される(出力されない)ことを示す信号が生成され、その結果がアクセス制御回路24に送られる。パネル140に表示されるデータセレクタ31の出力タイミングはこのアクセス制御回路24により制御され、データセレクタ31で内部RAM20からの読み出しデータと重ねられる。これにより、レジスタ165に入力された色情報がパネル上では透過して、背景の青データがパネル上に写る。尚、透過用レジスタ165に変えて透過させたくない色の情報を非透過用レジスタに設定し、ライトデータラッチ11の出力と一致した色のみを出力させる方式を用いてもよい。比較する対象を減らす構成とした方が有利となる。   The input output value is compared by the compare circuit 166, and a match / mismatch result is output to the transmission control circuit 167. The transmission control circuit 167 generates a signal indicating that a specified color (for example, white) is transmitted (not output), and sends the result to the access control circuit 24. The output timing of the data selector 31 displayed on the panel 140 is controlled by the access control circuit 24 and is superposed on the data read from the internal RAM 20 by the data selector 31. As a result, the color information input to the register 165 is transmitted on the panel, and the background blue data appears on the panel. Instead of the transmissive register 165, information on the color that is not desired to be transmitted may be set in the non-transparent register, and only a color that matches the output of the write data latch 11 may be output. A configuration in which the number of objects to be compared is reduced is advantageous.

以上の方法により、図12(b)のように直接書込みデータで矩形領域にある特定の図形(図では円)を、切り抜いてパネル140に表示させるようなことができる。   By the above method, a specific figure (circle in the figure) in the rectangular area can be cut out and displayed on the panel 140 with the directly written data as shown in FIG.

以上本発明者によってなされた発明を実施例に基づき具体的に説明したが、本発明は上記実施例に限定されるものではなく、その要旨を逸脱しない範囲で種々変更可能であることはいうまでもない。
例えば、実施例では表示RAM(表示メモリ)20をマーク表示や日時表示など変化の少ない表示データを格納するものとして説明したが、例えば、表示メモリを背景色など同一色で塗りつぶす部分の表示データ(色データ)のみ格納して、該表示メモリのデータにより背景表示を行い、その他の部分の表示を表示メモリを介さない直接書込みによる表示とするように構成しても良い。
The invention made by the present inventor has been specifically described based on the embodiments. However, the present invention is not limited to the above embodiments, and various modifications can be made without departing from the scope of the invention. Nor.
For example, in the embodiment, the display RAM (display memory) 20 has been described as storing display data with little change such as mark display and date / time display. However, for example, display data of a portion in which the display memory is filled with the same color as the background color ( It is also possible to store only the color data), display the background using the data in the display memory, and display the other parts by direct writing without using the display memory.

また、表示データを入力インターフェースから表示メモリへ送るか表示メモリを介さずに出力ドライバ側へ送るかを選択する手段としてセレクタ15を例示したが、例えば表示RAM20の書込みコマンドのオン/オフとデータセレクタ31の切り換えにより上記選択手段としての機能を実現できるなど、その構成は種々に変形可能である。また、入力インターフェースに表示データの入力ポートを2つ設け、一方を表示メモリ側、他方を表示メモリを介さずに出力ドライバ側に接続する構成としても良い。   Further, the selector 15 is exemplified as means for selecting whether the display data is sent from the input interface to the display memory or to the output driver without passing through the display memory. For example, the write command on / off of the display RAM 20 and the data selector are selected. The configuration can be variously modified such that the function as the selection means can be realized by switching 31. Alternatively, two input ports for display data may be provided in the input interface, one connected to the display memory side and the other connected to the output driver side without going through the display memory.

以上の説明では主として本発明者によってなされた発明をその背景となった利用分野である携帯電話システムの液晶コントローラドライバについて説明したがこの発明はそれに限定されるものでなく、小型携帯型の電子機器の表示パネルを駆動する表示駆動制御装置に広く利用することができる。   In the above description, the liquid crystal controller driver of the cellular phone system, which is a field of use based on the invention made by the present inventor, has been described, but the present invention is not limited to this, and a small portable electronic device. It can be widely used in a display drive control device for driving the display panel.

本発明の実施例の液晶コントローラドライバの概略構成を示すブロック図である。It is a block diagram which shows schematic structure of the liquid crystal controller driver of the Example of this invention. 実施例の液晶コントローラドライバの表示メモリの容量と液晶パネルの表示領域の関係を説明する図である。It is a figure explaining the relationship between the capacity | capacitance of the display memory of the liquid crystal controller driver of an Example, and the display area of a liquid crystal panel. 表示メモリのデータに基づく固定表示と表示メモリを介さない直接書込み表示とが混合された表示例を示す図である。It is a figure which shows the example of a display mixed with the fixed display based on the data of a display memory, and the direct writing display which does not go through via a display memory. 表示メモリのデータに基づく固定表示と表示メモリを介さない直接書込み表示とが混合された場合の表示動作を示す図である。It is a figure which shows the display operation when the fixed display based on the data of the display memory and the direct writing display not via the display memory are mixed. 図3の水平期間(A)における表示データの転送動作を説明するタイムチャートである。4 is a time chart for explaining a display data transfer operation in the horizontal period (A) of FIG. 3. 図3の水平期間(B)における表示データの転送動作を説明するタイムチャートである。4 is a time chart for explaining a display data transfer operation in the horizontal period (B) of FIG. 3. 表示メモリのその他の使用例を説明する図である。It is a figure explaining the other usage example of a display memory. 1画素の階調数を変えた場合の表示メモリの具体的な使用例を示す図である。It is a figure which shows the specific usage example of the display memory at the time of changing the gradation number of 1 pixel. 表示メモリから第1ラッチ回路への表示データの転送方式について表示メモリのアレイ構成と画素の階調数とを変えた場合のそれぞれの例を説明する図である。It is a figure explaining each example at the time of changing the array structure of a display memory, and the gradation number of a pixel about the transfer method of the display data from a display memory to a 1st latch circuit. 実施例の液晶コントローラドライバを採用した携帯電話システムの構成例を示すブロック図である。It is a block diagram which shows the structural example of the mobile telephone system which employ | adopted the liquid crystal controller driver of the Example. 図10の携帯電話システムにおける表示例を示す画像図である。It is an image figure which shows the example of a display in the mobile telephone system of FIG. 透過制御を可能とする液晶コントローラドライバの主要構成とその動作例を説明する図である。It is a figure explaining the main structure of the liquid crystal controller driver which enables permeation | transmission control, and its operation example. 階調電圧生成回路の構成例を示すブロック図である。It is a block diagram which shows the structural example of a gradation voltage generation circuit.

符号の説明Explanation of symbols

10 入力インターフェース
13 アロケーションレジスタ
15 セレクタ
20 表示RAM(表示メモリ)
23 Yアドレスカウンタ
24 表示アクセス制御回路
25 アドレス制御回路
26 Yアドレスデコーダ
30 タイミング制御回路
31 データセレクタ
32 ラッチアドレスセレクタ
33 第1ラッチ回路
34 第2ラッチ回路
35 階調電圧選択回路
36 階調電圧生成回路
37 駆動回路
110 高周波用RFユニット
115 BBP(ベースバンドプロセッサ)
116 APP(アプリケーションプロセッサ)
117 音声処理ユニット
120 MCU(マイクロコントローラユニット)
140 液晶パネル
BFF0〜BFF63 バッファアンプ
10 Input Interface 13 Allocation Register 15 Selector 20 Display RAM (Display Memory)
23 Y address counter 24 Display access control circuit 25 Address control circuit 26 Y address decoder 30 Timing control circuit 31 Data selector 32 Latch address selector 33 First latch circuit 34 Second latch circuit 35 Gradation voltage selection circuit 36 Gradation voltage generation circuit 37 Drive circuit 110 RF unit for high frequency 115 BBP (baseband processor)
116 APP (Application Processor)
117 Audio processing unit 120 MCU (micro controller unit)
140 LCD panel BFF0 to BFF63 Buffer amplifier

Claims (4)

表示画像データを記憶する表示メモリを備え、前記表示メモリから順次表示画像データを読み出して表示装置の駆動信号を生成し出力する表示駆動制御装置であって、
前記表示メモリの後段には、該表示メモリから読み出された画像データまたは外部から入力された画像データのいずれかを選択して伝達可能なデータ選択手段と、
抵抗分圧回路と該抵抗分圧回路で分割された電圧をインピーダンス変換して出力する複数のバッファアンプとからなり表示駆動信号の生成に必要な複数の階調電圧を生成する階調電圧生成回路と、
上記画像データの画素ビット数を設定するレジスタと、を備え、
上記階調電圧生成回路は上記画像データのビット数に応じて上記複数のバッファアンプをうちいくつかを非活性状態に遷移可能に構成されていることを特徴とする表示駆動制御装置。
A display drive control device comprising a display memory for storing display image data, sequentially reading display image data from the display memory to generate and output a drive signal for the display device,
In the subsequent stage of the display memory, data selection means capable of selecting and transmitting either image data read from the display memory or image data input from the outside,
A grayscale voltage generation circuit for generating a plurality of grayscale voltages necessary for generating a display drive signal, comprising a resistance voltage divider circuit and a plurality of buffer amplifiers that impedance-convert and output the voltage divided by the resistance voltage divider circuit When,
A register for setting the number of pixel bits of the image data,
The display drive control device according to claim 1, wherein the gradation voltage generation circuit is configured to be able to transition some of the plurality of buffer amplifiers to an inactive state according to the number of bits of the image data.
上記階調電圧生成回路は上記レジスタの設定値に応じて上記複数のバッファアンプをうち所定のものを非活性状態させることを特徴とする請求項1記載の表示駆動制御装置。   2. The display drive control device according to claim 1, wherein the gradation voltage generation circuit deactivates a predetermined one of the plurality of buffer amplifiers in accordance with a set value of the register. 上記階調電圧生成回路は上記レジスタの設定値に応じて上記複数のバッファアンプをうち所定のものを非活性状態させる際に、複数の階調電圧のうち少なくとも最大のものと最小のものを出力することを特徴とする請求項2記載の表示駆動制御装置。   The gradation voltage generation circuit outputs at least the maximum and minimum of the plurality of gradation voltages when the predetermined one of the plurality of buffer amplifiers is inactivated according to the set value of the register. The display drive control device according to claim 2, wherein: 上記階調電圧生成回路により生成された電圧の中から上記データ選択手段により選択された画像データに応じた電圧を選択する階調選択回路と、
上記階調電圧生成回路の中の非活性状態にされるバッファアンプに対応して上記画像データのビットを変換して上記階調選択回路へ供給するビット変換回路と、を備えることを特徴とする請求項1記載の表示駆動制御装置。
A gradation selection circuit for selecting a voltage according to the image data selected by the data selection means from among the voltages generated by the gradation voltage generation circuit;
A bit conversion circuit for converting the bit of the image data and supplying the converted bit to the gradation selection circuit corresponding to the buffer amplifier to be deactivated in the gradation voltage generation circuit. The display drive control device according to claim 1.
JP2007031532A 2002-03-06 2007-02-13 Display drive control device Pending JP2007188096A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007031532A JP2007188096A (en) 2002-03-06 2007-02-13 Display drive control device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2002060340 2002-03-06
JP2007031532A JP2007188096A (en) 2002-03-06 2007-02-13 Display drive control device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2003029376A Division JP4127510B2 (en) 2002-03-06 2003-02-06 Display control device and electronic device

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2008284418A Division JP2009080494A (en) 2002-03-06 2008-11-05 Mobile information terminal

Publications (1)

Publication Number Publication Date
JP2007188096A true JP2007188096A (en) 2007-07-26

Family

ID=38343254

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007031532A Pending JP2007188096A (en) 2002-03-06 2007-02-13 Display drive control device

Country Status (1)

Country Link
JP (1) JP2007188096A (en)

Similar Documents

Publication Publication Date Title
JP4127510B2 (en) Display control device and electronic device
TWI375938B (en)
KR100621507B1 (en) Device for driving display apparatus
KR100621506B1 (en) Display apparatus
US7142221B2 (en) Display drive control device and electric device including display device
US8421791B2 (en) Liquid crystal display device
KR100443324B1 (en) Display driver, display unit, and electronic instrument
JP4807938B2 (en) Controller driver and display device
US7742065B2 (en) Controller driver and liquid crystal display apparatus using the same
US20060071893A1 (en) Source driver, electro-optic device, and electronic instrument
US20020018058A1 (en) RAM-incorporated driver, and display unit and electronic equipment using the same
JP5100312B2 (en) Liquid crystal display device and LCD driver
KR101423336B1 (en) Semiconductor integrated circuit device and data processor system
JP2006133551A (en) Color display apparatus and its drive circuit
JP2007017705A (en) Drive circuit, electro-optical device, and electronic device
US20030160748A1 (en) Display control circuit, semiconductor device, and portable device
JP2007188096A (en) Display drive control device
JP2009080494A (en) Mobile information terminal
JP2018136579A (en) Portable information device
JP3944748B2 (en) RAM built-in driver and display unit and electronic device using the same
WO2012070501A1 (en) Display device, and display method therefor

Legal Events

Date Code Title Description
RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20070427

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080401

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080527

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20080924