JP2007041578A - Liquid crystal display device and electronic equipment - Google Patents
Liquid crystal display device and electronic equipment Download PDFInfo
- Publication number
- JP2007041578A JP2007041578A JP2006184184A JP2006184184A JP2007041578A JP 2007041578 A JP2007041578 A JP 2007041578A JP 2006184184 A JP2006184184 A JP 2006184184A JP 2006184184 A JP2006184184 A JP 2006184184A JP 2007041578 A JP2007041578 A JP 2007041578A
- Authority
- JP
- Japan
- Prior art keywords
- display
- layer
- pixel
- transistor
- gate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004973 liquid crystal related substance Substances 0.000 title claims description 20
- 238000000034 method Methods 0.000 abstract description 88
- 239000010408 film Substances 0.000 description 375
- 239000010410 layer Substances 0.000 description 349
- 239000004065 semiconductor Substances 0.000 description 244
- 239000000758 substrate Substances 0.000 description 153
- 238000009832 plasma treatment Methods 0.000 description 81
- 239000000463 material Substances 0.000 description 73
- 238000005401 electroluminescence Methods 0.000 description 54
- 239000012535 impurity Substances 0.000 description 49
- 238000012545 processing Methods 0.000 description 41
- 239000003990 capacitor Substances 0.000 description 40
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 39
- 229910052814 silicon oxide Inorganic materials 0.000 description 34
- 229910052581 Si3N4 Inorganic materials 0.000 description 29
- 230000015572 biosynthetic process Effects 0.000 description 29
- 239000011521 glass Substances 0.000 description 29
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 29
- 238000007740 vapor deposition Methods 0.000 description 24
- 230000006870 function Effects 0.000 description 23
- 230000008020 evaporation Effects 0.000 description 22
- 238000001704 evaporation Methods 0.000 description 22
- 150000004767 nitrides Chemical class 0.000 description 22
- 239000007789 gas Substances 0.000 description 21
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 20
- 230000002093 peripheral effect Effects 0.000 description 20
- 229910052710 silicon Inorganic materials 0.000 description 20
- 239000010703 silicon Substances 0.000 description 20
- 239000012298 atmosphere Substances 0.000 description 19
- 239000002585 base Substances 0.000 description 19
- 238000002425 crystallisation Methods 0.000 description 19
- LIVNPJMFVYWSIS-UHFFFAOYSA-N silicon monoxide Chemical compound [Si-]#[O+] LIVNPJMFVYWSIS-UHFFFAOYSA-N 0.000 description 19
- 238000012546 transfer Methods 0.000 description 16
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 15
- 238000004519 manufacturing process Methods 0.000 description 15
- 238000005121 nitriding Methods 0.000 description 15
- 229910052757 nitrogen Inorganic materials 0.000 description 15
- 229910052760 oxygen Inorganic materials 0.000 description 15
- 239000001301 oxygen Substances 0.000 description 15
- 238000004544 sputter deposition Methods 0.000 description 15
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 14
- 239000000428 dust Substances 0.000 description 13
- 230000001590 oxidative effect Effects 0.000 description 13
- 230000008025 crystallization Effects 0.000 description 12
- 238000007789 sealing Methods 0.000 description 12
- 230000008859 change Effects 0.000 description 11
- 238000005530 etching Methods 0.000 description 11
- 229910052751 metal Inorganic materials 0.000 description 10
- 239000002184 metal Substances 0.000 description 10
- 230000003647 oxidation Effects 0.000 description 10
- 238000007254 oxidation reaction Methods 0.000 description 10
- 239000002356 single layer Substances 0.000 description 10
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 9
- 229910021417 amorphous silicon Inorganic materials 0.000 description 9
- 238000005229 chemical vapour deposition Methods 0.000 description 9
- 239000003086 colorant Substances 0.000 description 9
- 230000007547 defect Effects 0.000 description 9
- 238000010586 diagram Methods 0.000 description 9
- 150000002894 organic compounds Chemical class 0.000 description 9
- 230000008569 process Effects 0.000 description 9
- 238000003860 storage Methods 0.000 description 9
- 229910052782 aluminium Inorganic materials 0.000 description 8
- 238000006243 chemical reaction Methods 0.000 description 8
- 239000010949 copper Substances 0.000 description 8
- 239000001257 hydrogen Substances 0.000 description 8
- 229910052739 hydrogen Inorganic materials 0.000 description 8
- 238000005268 plasma chemical vapour deposition Methods 0.000 description 8
- 150000001875 compounds Chemical class 0.000 description 7
- 239000013078 crystal Substances 0.000 description 7
- 238000002347 injection Methods 0.000 description 7
- 239000007924 injection Substances 0.000 description 7
- 239000011229 interlayer Substances 0.000 description 7
- 238000000206 photolithography Methods 0.000 description 7
- GQPLMRYTRLFLPF-UHFFFAOYSA-N Nitrous Oxide Chemical compound [O-][N+]#N GQPLMRYTRLFLPF-UHFFFAOYSA-N 0.000 description 6
- 229910052786 argon Inorganic materials 0.000 description 6
- 239000000872 buffer Substances 0.000 description 6
- 239000012212 insulator Substances 0.000 description 6
- 238000004518 low pressure chemical vapour deposition Methods 0.000 description 6
- 229910045601 alloy Inorganic materials 0.000 description 5
- 239000000956 alloy Substances 0.000 description 5
- 230000004888 barrier function Effects 0.000 description 5
- 229910052799 carbon Inorganic materials 0.000 description 5
- 239000011651 chromium Substances 0.000 description 5
- 239000011248 coating agent Substances 0.000 description 5
- 238000000576 coating method Methods 0.000 description 5
- 230000005284 excitation Effects 0.000 description 5
- 229910052734 helium Inorganic materials 0.000 description 5
- 229910052741 iridium Inorganic materials 0.000 description 5
- 229910052743 krypton Inorganic materials 0.000 description 5
- 229910052750 molybdenum Inorganic materials 0.000 description 5
- 229910052754 neon Inorganic materials 0.000 description 5
- 239000012299 nitrogen atmosphere Substances 0.000 description 5
- 239000004033 plastic Substances 0.000 description 5
- 229920003023 plastic Polymers 0.000 description 5
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 5
- 239000000843 powder Substances 0.000 description 5
- 239000010453 quartz Substances 0.000 description 5
- 230000005236 sound signal Effects 0.000 description 5
- 229910052715 tantalum Inorganic materials 0.000 description 5
- 239000010409 thin film Substances 0.000 description 5
- 229910052721 tungsten Inorganic materials 0.000 description 5
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 description 4
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 4
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 4
- 230000002159 abnormal effect Effects 0.000 description 4
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 4
- 238000000137 annealing Methods 0.000 description 4
- 239000000919 ceramic Substances 0.000 description 4
- 238000004140 cleaning Methods 0.000 description 4
- 238000001312 dry etching Methods 0.000 description 4
- 238000007667 floating Methods 0.000 description 4
- 238000010438 heat treatment Methods 0.000 description 4
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 4
- 239000011261 inert gas Substances 0.000 description 4
- 229910010272 inorganic material Inorganic materials 0.000 description 4
- 150000002500 ions Chemical class 0.000 description 4
- GKOZUEZYRPOHIO-UHFFFAOYSA-N iridium atom Chemical compound [Ir] GKOZUEZYRPOHIO-UHFFFAOYSA-N 0.000 description 4
- 238000005499 laser crystallization Methods 0.000 description 4
- QGLKJKCYBOYXKC-UHFFFAOYSA-N nonaoxidotritungsten Chemical compound O=[W]1(=O)O[W](=O)(=O)O[W](=O)(=O)O1 QGLKJKCYBOYXKC-UHFFFAOYSA-N 0.000 description 4
- 239000011368 organic material Substances 0.000 description 4
- 229910052698 phosphorus Inorganic materials 0.000 description 4
- 239000011574 phosphorus Substances 0.000 description 4
- 230000001681 protective effect Effects 0.000 description 4
- 239000003870 refractory metal Substances 0.000 description 4
- 239000011347 resin Substances 0.000 description 4
- 229920005989 resin Polymers 0.000 description 4
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 4
- 229910001930 tungsten oxide Inorganic materials 0.000 description 4
- 229910052724 xenon Inorganic materials 0.000 description 4
- POILWHVDKZOXJZ-ARJAWSKDSA-M (z)-4-oxopent-2-en-2-olate Chemical compound C\C([O-])=C\C(C)=O POILWHVDKZOXJZ-ARJAWSKDSA-M 0.000 description 3
- QGZKDVFQNNGYKY-UHFFFAOYSA-N Ammonia Chemical compound N QGZKDVFQNNGYKY-UHFFFAOYSA-N 0.000 description 3
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 3
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 3
- GWEVSGVZZGPLCZ-UHFFFAOYSA-N Titan oxide Chemical compound O=[Ti]=O GWEVSGVZZGPLCZ-UHFFFAOYSA-N 0.000 description 3
- 239000007983 Tris buffer Substances 0.000 description 3
- -1 a-InGaZnO Inorganic materials 0.000 description 3
- NIXOWILDQLNWCW-UHFFFAOYSA-N acrylic acid group Chemical group C(C=C)(=O)O NIXOWILDQLNWCW-UHFFFAOYSA-N 0.000 description 3
- 238000001856 aerosol method Methods 0.000 description 3
- 229910052783 alkali metal Inorganic materials 0.000 description 3
- 150000001340 alkali metals Chemical class 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 3
- 239000002041 carbon nanotube Substances 0.000 description 3
- 229910021393 carbon nanotube Inorganic materials 0.000 description 3
- 230000015556 catabolic process Effects 0.000 description 3
- 229910052804 chromium Inorganic materials 0.000 description 3
- 229910052802 copper Inorganic materials 0.000 description 3
- 238000000151 deposition Methods 0.000 description 3
- 238000009792 diffusion process Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 239000011733 molybdenum Substances 0.000 description 3
- 229960001730 nitrous oxide Drugs 0.000 description 3
- 238000005498 polishing Methods 0.000 description 3
- 230000009467 reduction Effects 0.000 description 3
- 230000004044 response Effects 0.000 description 3
- 239000010935 stainless steel Substances 0.000 description 3
- 229910001220 stainless steel Inorganic materials 0.000 description 3
- 239000000126 substance Substances 0.000 description 3
- 125000001424 substituent group Chemical group 0.000 description 3
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 3
- OGIDPMRJRNCKJF-UHFFFAOYSA-N titanium oxide Inorganic materials [Ti]=O OGIDPMRJRNCKJF-UHFFFAOYSA-N 0.000 description 3
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 3
- 239000010937 tungsten Substances 0.000 description 3
- UHXOHPVVEHBKKT-UHFFFAOYSA-N 1-(2,2-diphenylethenyl)-4-[4-(2,2-diphenylethenyl)phenyl]benzene Chemical group C=1C=C(C=2C=CC(C=C(C=3C=CC=CC=3)C=3C=CC=CC=3)=CC=2)C=CC=1C=C(C=1C=CC=CC=1)C1=CC=CC=C1 UHXOHPVVEHBKKT-UHFFFAOYSA-N 0.000 description 2
- POXIZPBFFUKMEQ-UHFFFAOYSA-N 2-cyanoethenylideneazanide Chemical group [N-]=C=[C+]C#N POXIZPBFFUKMEQ-UHFFFAOYSA-N 0.000 description 2
- ZVFQEOPUXVPSLB-UHFFFAOYSA-N 3-(4-tert-butylphenyl)-4-phenyl-5-(4-phenylphenyl)-1,2,4-triazole Chemical compound C1=CC(C(C)(C)C)=CC=C1C(N1C=2C=CC=CC=2)=NN=C1C1=CC=C(C=2C=CC=CC=2)C=C1 ZVFQEOPUXVPSLB-UHFFFAOYSA-N 0.000 description 2
- PIGFYZPCRLYGLF-UHFFFAOYSA-N Aluminum nitride Chemical compound [Al]#N PIGFYZPCRLYGLF-UHFFFAOYSA-N 0.000 description 2
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 2
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 2
- 229910004298 SiO 2 Inorganic materials 0.000 description 2
- XHCLAFWTIXFWPH-UHFFFAOYSA-N [O-2].[O-2].[O-2].[O-2].[O-2].[V+5].[V+5] Chemical compound [O-2].[O-2].[O-2].[O-2].[O-2].[V+5].[V+5] XHCLAFWTIXFWPH-UHFFFAOYSA-N 0.000 description 2
- CUJRVFIICFDLGR-UHFFFAOYSA-N acetylacetonate Chemical compound CC(=O)[CH-]C(C)=O CUJRVFIICFDLGR-UHFFFAOYSA-N 0.000 description 2
- 229910052784 alkaline earth metal Inorganic materials 0.000 description 2
- 150000001342 alkaline earth metals Chemical class 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- UMIVXZPTRXBADB-UHFFFAOYSA-N benzocyclobutene Chemical compound C1=CC=C2CCC2=C1 UMIVXZPTRXBADB-UHFFFAOYSA-N 0.000 description 2
- 230000000903 blocking effect Effects 0.000 description 2
- 229910052796 boron Inorganic materials 0.000 description 2
- 239000002131 composite material Substances 0.000 description 2
- 238000011109 contamination Methods 0.000 description 2
- 230000008021 deposition Effects 0.000 description 2
- 238000005137 deposition process Methods 0.000 description 2
- 230000006866 deterioration Effects 0.000 description 2
- 125000001153 fluoro group Chemical group F* 0.000 description 2
- 239000001307 helium Substances 0.000 description 2
- SWQJXJOGLNCZEY-UHFFFAOYSA-N helium atom Chemical compound [He] SWQJXJOGLNCZEY-UHFFFAOYSA-N 0.000 description 2
- 230000005525 hole transport Effects 0.000 description 2
- 229910003437 indium oxide Inorganic materials 0.000 description 2
- PJXISJQVUVHSOJ-UHFFFAOYSA-N indium(iii) oxide Chemical compound [O-2].[O-2].[O-2].[In+3].[In+3] PJXISJQVUVHSOJ-UHFFFAOYSA-N 0.000 description 2
- 150000002484 inorganic compounds Chemical class 0.000 description 2
- 239000011147 inorganic material Substances 0.000 description 2
- 239000011810 insulating material Substances 0.000 description 2
- 229910052744 lithium Inorganic materials 0.000 description 2
- 229910052749 magnesium Inorganic materials 0.000 description 2
- 229910000476 molybdenum oxide Inorganic materials 0.000 description 2
- GKAOGPIIYCISHV-UHFFFAOYSA-N neon atom Chemical compound [Ne] GKAOGPIIYCISHV-UHFFFAOYSA-N 0.000 description 2
- 239000001272 nitrous oxide Substances 0.000 description 2
- 230000003287 optical effect Effects 0.000 description 2
- 125000000962 organic group Chemical group 0.000 description 2
- PQQKPALAQIIWST-UHFFFAOYSA-N oxomolybdenum Chemical compound [Mo]=O PQQKPALAQIIWST-UHFFFAOYSA-N 0.000 description 2
- DYIZHKNUQPHNJY-UHFFFAOYSA-N oxorhenium Chemical compound [Re]=O DYIZHKNUQPHNJY-UHFFFAOYSA-N 0.000 description 2
- 238000000059 patterning Methods 0.000 description 2
- 229920002120 photoresistant polymer Polymers 0.000 description 2
- 229920001721 polyimide Polymers 0.000 description 2
- 229910003449 rhenium oxide Inorganic materials 0.000 description 2
- 239000002904 solvent Substances 0.000 description 2
- 229910052719 titanium Inorganic materials 0.000 description 2
- 239000010936 titanium Substances 0.000 description 2
- 229910001935 vanadium oxide Inorganic materials 0.000 description 2
- 238000005406 washing Methods 0.000 description 2
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Chemical compound O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 2
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 2
- 239000011787 zinc oxide Substances 0.000 description 2
- IWZZBBJTIUYDPZ-DVACKJPTSA-N (z)-4-hydroxypent-3-en-2-one;iridium;2-phenylpyridine Chemical compound [Ir].C\C(O)=C\C(C)=O.[C-]1=CC=CC=C1C1=CC=CC=N1.[C-]1=CC=CC=C1C1=CC=CC=N1 IWZZBBJTIUYDPZ-DVACKJPTSA-N 0.000 description 1
- OBMPIWRNYHXYBC-UHFFFAOYSA-N 1-n,1-n,3-n,3-n,5-n,5-n-hexakis(3-methylphenyl)benzene-1,3,5-triamine Chemical compound CC1=CC=CC(N(C=2C=C(C)C=CC=2)C=2C=C(C=C(C=2)N(C=2C=C(C)C=CC=2)C=2C=C(C)C=CC=2)N(C=2C=C(C)C=CC=2)C=2C=C(C)C=CC=2)=C1 OBMPIWRNYHXYBC-UHFFFAOYSA-N 0.000 description 1
- SPDPTFAJSFKAMT-UHFFFAOYSA-N 1-n-[4-[4-(n-[4-(3-methyl-n-(3-methylphenyl)anilino)phenyl]anilino)phenyl]phenyl]-4-n,4-n-bis(3-methylphenyl)-1-n-phenylbenzene-1,4-diamine Chemical compound CC1=CC=CC(N(C=2C=CC(=CC=2)N(C=2C=CC=CC=2)C=2C=CC(=CC=2)C=2C=CC(=CC=2)N(C=2C=CC=CC=2)C=2C=CC(=CC=2)N(C=2C=C(C)C=CC=2)C=2C=C(C)C=CC=2)C=2C=C(C)C=CC=2)=C1 SPDPTFAJSFKAMT-UHFFFAOYSA-N 0.000 description 1
- BFTIPCRZWILUIY-UHFFFAOYSA-N 2,5,8,11-tetratert-butylperylene Chemical group CC(C)(C)C1=CC(C2=CC(C(C)(C)C)=CC=3C2=C2C=C(C=3)C(C)(C)C)=C3C2=CC(C(C)(C)C)=CC3=C1 BFTIPCRZWILUIY-UHFFFAOYSA-N 0.000 description 1
- STTGYIUESPWXOW-UHFFFAOYSA-N 2,9-dimethyl-4,7-diphenyl-1,10-phenanthroline Chemical compound C=12C=CC3=C(C=4C=CC=CC=4)C=C(C)N=C3C2=NC(C)=CC=1C1=CC=CC=C1 STTGYIUESPWXOW-UHFFFAOYSA-N 0.000 description 1
- YLYPIBBGWLKELC-RMKNXTFCSA-N 2-[2-[(e)-2-[4-(dimethylamino)phenyl]ethenyl]-6-methylpyran-4-ylidene]propanedinitrile Chemical compound C1=CC(N(C)C)=CC=C1\C=C\C1=CC(=C(C#N)C#N)C=C(C)O1 YLYPIBBGWLKELC-RMKNXTFCSA-N 0.000 description 1
- UXGDQTFCIRIDBD-UHFFFAOYSA-N 2-ethenyl-4h-pyran Chemical compound C=CC1=CCC=CO1 UXGDQTFCIRIDBD-UHFFFAOYSA-N 0.000 description 1
- HONWGFNQCPRRFM-UHFFFAOYSA-N 2-n-(3-methylphenyl)-1-n,1-n,2-n-triphenylbenzene-1,2-diamine Chemical compound CC1=CC=CC(N(C=2C=CC=CC=2)C=2C(=CC=CC=2)N(C=2C=CC=CC=2)C=2C=CC=CC=2)=C1 HONWGFNQCPRRFM-UHFFFAOYSA-N 0.000 description 1
- VQGHOUODWALEFC-UHFFFAOYSA-N 2-phenylpyridine Chemical compound C1=CC=CC=C1C1=CC=CC=N1 VQGHOUODWALEFC-UHFFFAOYSA-N 0.000 description 1
- OBAJPWYDYFEBTF-UHFFFAOYSA-N 2-tert-butyl-9,10-dinaphthalen-2-ylanthracene Chemical compound C1=CC=CC2=CC(C3=C4C=CC=CC4=C(C=4C=C5C=CC=CC5=CC=4)C4=CC=C(C=C43)C(C)(C)C)=CC=C21 OBAJPWYDYFEBTF-UHFFFAOYSA-N 0.000 description 1
- ZNJRONVKWRHYBF-VOTSOKGWSA-N 4-(dicyanomethylene)-2-methyl-6-julolidyl-9-enyl-4h-pyran Chemical compound O1C(C)=CC(=C(C#N)C#N)C=C1\C=C\C1=CC(CCCN2CCC3)=C2C3=C1 ZNJRONVKWRHYBF-VOTSOKGWSA-N 0.000 description 1
- DWSKWYAKBATHET-UHFFFAOYSA-N 5,12-diphenyltetracene Chemical compound C1=CC=CC=C1C(C1=CC2=CC=CC=C2C=C11)=C(C=CC=C2)C2=C1C1=CC=CC=C1 DWSKWYAKBATHET-UHFFFAOYSA-N 0.000 description 1
- VIZUPBYFLORCRA-UHFFFAOYSA-N 9,10-dinaphthalen-2-ylanthracene Chemical compound C12=CC=CC=C2C(C2=CC3=CC=CC=C3C=C2)=C(C=CC=C2)C2=C1C1=CC=C(C=CC=C2)C2=C1 VIZUPBYFLORCRA-UHFFFAOYSA-N 0.000 description 1
- FCNCGHJSNVOIKE-UHFFFAOYSA-N 9,10-diphenylanthracene Chemical compound C1=CC=CC=C1C(C1=CC=CC=C11)=C(C=CC=C2)C2=C1C1=CC=CC=C1 FCNCGHJSNVOIKE-UHFFFAOYSA-N 0.000 description 1
- 229920000178 Acrylic resin Polymers 0.000 description 1
- 239000004925 Acrylic resin Substances 0.000 description 1
- 241001270131 Agaricus moelleri Species 0.000 description 1
- WYZWJLZUSHFFOR-UHFFFAOYSA-N C1=CC=C2SC(C3=CC=4C=C5CCCN6CCCC(=C56)C=4OC3=O)=NC2=C1 Chemical compound C1=CC=C2SC(C3=CC=4C=C5CCCN6CCCC(=C56)C=4OC3=O)=NC2=C1 WYZWJLZUSHFFOR-UHFFFAOYSA-N 0.000 description 1
- MSDMPJCOOXURQD-UHFFFAOYSA-N C545T Chemical compound C1=CC=C2SC(C3=CC=4C=C5C6=C(C=4OC3=O)C(C)(C)CCN6CCC5(C)C)=NC2=C1 MSDMPJCOOXURQD-UHFFFAOYSA-N 0.000 description 1
- 229910004261 CaF 2 Inorganic materials 0.000 description 1
- 229920000298 Cellophane Polymers 0.000 description 1
- 229910052691 Erbium Inorganic materials 0.000 description 1
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 1
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- 229910052779 Neodymium Inorganic materials 0.000 description 1
- 239000004952 Polyamide Substances 0.000 description 1
- 239000004642 Polyimide Substances 0.000 description 1
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 1
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 1
- 229910052769 Ytterbium Inorganic materials 0.000 description 1
- 230000009471 action Effects 0.000 description 1
- 230000004913 activation Effects 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 239000000443 aerosol Substances 0.000 description 1
- 125000000217 alkyl group Chemical group 0.000 description 1
- 239000005407 aluminoborosilicate glass Substances 0.000 description 1
- 229910021529 ammonia Inorganic materials 0.000 description 1
- 150000004945 aromatic hydrocarbons Chemical class 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- IVHJCRXBQPGLOV-UHFFFAOYSA-N azanylidynetungsten Chemical compound [W]#N IVHJCRXBQPGLOV-UHFFFAOYSA-N 0.000 description 1
- 229910052788 barium Inorganic materials 0.000 description 1
- DSAJWYNOEDNPEQ-UHFFFAOYSA-N barium atom Chemical compound [Ba] DSAJWYNOEDNPEQ-UHFFFAOYSA-N 0.000 description 1
- 235000010290 biphenyl Nutrition 0.000 description 1
- 239000004305 biphenyl Substances 0.000 description 1
- UFVXQDWNSAGPHN-UHFFFAOYSA-K bis[(2-methylquinolin-8-yl)oxy]-(4-phenylphenoxy)alumane Chemical compound [Al+3].C1=CC=C([O-])C2=NC(C)=CC=C21.C1=CC=C([O-])C2=NC(C)=CC=C21.C1=CC([O-])=CC=C1C1=CC=CC=C1 UFVXQDWNSAGPHN-UHFFFAOYSA-K 0.000 description 1
- 239000005388 borosilicate glass Substances 0.000 description 1
- 230000003139 buffering effect Effects 0.000 description 1
- XZCJVWCMJYNSQO-UHFFFAOYSA-N butyl pbd Chemical compound C1=CC(C(C)(C)C)=CC=C1C1=NN=C(C=2C=CC(=CC=2)C=2C=CC=CC=2)O1 XZCJVWCMJYNSQO-UHFFFAOYSA-N 0.000 description 1
- 229910052792 caesium Inorganic materials 0.000 description 1
- 229910052791 calcium Inorganic materials 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 230000008602 contraction Effects 0.000 description 1
- 150000004696 coordination complex Chemical class 0.000 description 1
- XCJYREBRNVKWGJ-UHFFFAOYSA-N copper(II) phthalocyanine Chemical compound [Cu+2].C12=CC=CC=C2C(N=C2[N-]C(C3=CC=CC=C32)=N2)=NC1=NC([C]1C=CC=CC1=1)=NC=1N=C1[C]3C=CC=CC3=C2[N-]1 XCJYREBRNVKWGJ-UHFFFAOYSA-N 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- JRUYYVYCSJCVMP-UHFFFAOYSA-N coumarin 30 Chemical compound C1=CC=C2N(C)C(C=3C4=CC=C(C=C4OC(=O)C=3)N(CC)CC)=NC2=C1 JRUYYVYCSJCVMP-UHFFFAOYSA-N 0.000 description 1
- VBVAVBCYMYWNOU-UHFFFAOYSA-N coumarin 6 Chemical compound C1=CC=C2SC(C3=CC4=CC=C(C=C4OC3=O)N(CC)CC)=NC2=C1 VBVAVBCYMYWNOU-UHFFFAOYSA-N 0.000 description 1
- 238000012864 cross contamination Methods 0.000 description 1
- 238000005520 cutting process Methods 0.000 description 1
- 230000002950 deficient Effects 0.000 description 1
- 238000007872 degassing Methods 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 238000005566 electron beam evaporation Methods 0.000 description 1
- 238000001017 electron-beam sputter deposition Methods 0.000 description 1
- 238000011049 filling Methods 0.000 description 1
- 239000011888 foil Substances 0.000 description 1
- 229910052733 gallium Inorganic materials 0.000 description 1
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 229910052736 halogen Inorganic materials 0.000 description 1
- 150000002367 halogens Chemical class 0.000 description 1
- RBTKNAXYKSUFRK-UHFFFAOYSA-N heliogen blue Chemical compound [Cu].[N-]1C2=C(C=CC=C3)C3=C1N=C([N-]1)C3=CC=CC=C3C1=NC([N-]1)=C(C=CC=C3)C3=C1N=C([N-]1)C3=CC=CC=C3C1=N2 RBTKNAXYKSUFRK-UHFFFAOYSA-N 0.000 description 1
- 239000002784 hot electron Substances 0.000 description 1
- 150000002431 hydrogen Chemical class 0.000 description 1
- 238000005984 hydrogenation reaction Methods 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- DNNSSWSSYDEUBZ-UHFFFAOYSA-N krypton atom Chemical compound [Kr] DNNSSWSSYDEUBZ-UHFFFAOYSA-N 0.000 description 1
- 238000005224 laser annealing Methods 0.000 description 1
- 125000000040 m-tolyl group Chemical group [H]C1=C([H])C(*)=C([H])C(=C1[H])C([H])([H])[H] 0.000 description 1
- 229910052748 manganese Inorganic materials 0.000 description 1
- 150000002736 metal compounds Chemical class 0.000 description 1
- 229910021645 metal ion Inorganic materials 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 1
- IBHBKWKFFTZAHE-UHFFFAOYSA-N n-[4-[4-(n-naphthalen-1-ylanilino)phenyl]phenyl]-n-phenylnaphthalen-1-amine Chemical group C1=CC=CC=C1N(C=1C2=CC=CC=C2C=CC=1)C1=CC=C(C=2C=CC(=CC=2)N(C=2C=CC=CC=2)C=2C3=CC=CC=C3C=CC=2)C=C1 IBHBKWKFFTZAHE-UHFFFAOYSA-N 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 235000013842 nitrous oxide Nutrition 0.000 description 1
- 239000012044 organic layer Substances 0.000 description 1
- RVTZCBVAJQQJTK-UHFFFAOYSA-N oxygen(2-);zirconium(4+) Chemical compound [O-2].[O-2].[Zr+4] RVTZCBVAJQQJTK-UHFFFAOYSA-N 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 238000005192 partition Methods 0.000 description 1
- 230000000149 penetrating effect Effects 0.000 description 1
- 125000001997 phenyl group Chemical group [H]C1=C([H])C([H])=C(*)C([H])=C1[H] 0.000 description 1
- ZUOUZKKEUPVFJK-UHFFFAOYSA-N phenylbenzene Natural products C1=CC=CC=C1C1=CC=CC=C1 ZUOUZKKEUPVFJK-UHFFFAOYSA-N 0.000 description 1
- 238000007747 plating Methods 0.000 description 1
- 229910052697 platinum Inorganic materials 0.000 description 1
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Substances [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 description 1
- 229920002647 polyamide Polymers 0.000 description 1
- 239000009719 polyimide resin Substances 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 125000002924 primary amino group Chemical group [H]N([H])* 0.000 description 1
- 238000007639 printing Methods 0.000 description 1
- 230000001737 promoting effect Effects 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
- 229910052761 rare earth metal Inorganic materials 0.000 description 1
- 150000002910 rare earth metals Chemical class 0.000 description 1
- 239000002994 raw material Substances 0.000 description 1
- YYMBJDOZVAITBP-UHFFFAOYSA-N rubrene Chemical compound C1=CC=CC=C1C(C1=C(C=2C=CC=CC=2)C2=CC=CC=C2C(C=2C=CC=CC=2)=C11)=C(C=CC=C2)C2=C1C1=CC=CC=C1 YYMBJDOZVAITBP-UHFFFAOYSA-N 0.000 description 1
- 229910001925 ruthenium oxide Inorganic materials 0.000 description 1
- WOCIAKWEIIZHES-UHFFFAOYSA-N ruthenium(iv) oxide Chemical compound O=[Ru]=O WOCIAKWEIIZHES-UHFFFAOYSA-N 0.000 description 1
- 239000003566 sealing material Substances 0.000 description 1
- 229910021332 silicide Inorganic materials 0.000 description 1
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 238000009751 slip forming Methods 0.000 description 1
- 239000000243 solution Substances 0.000 description 1
- 125000006850 spacer group Chemical group 0.000 description 1
- 241000894007 species Species 0.000 description 1
- 239000004575 stone Substances 0.000 description 1
- 229910052712 strontium Inorganic materials 0.000 description 1
- 229920003002 synthetic resin Polymers 0.000 description 1
- 239000000057 synthetic resin Substances 0.000 description 1
- 238000002230 thermal chemical vapour deposition Methods 0.000 description 1
- TVIVIEFSHFOWTE-UHFFFAOYSA-K tri(quinolin-8-yloxy)alumane Chemical compound [Al+3].C1=CN=C2C([O-])=CC=CC2=C1.C1=CN=C2C([O-])=CC=CC2=C1.C1=CN=C2C([O-])=CC=CC2=C1 TVIVIEFSHFOWTE-UHFFFAOYSA-K 0.000 description 1
- 125000002023 trifluoromethyl group Chemical group FC(F)(F)* 0.000 description 1
- 230000008016 vaporization Effects 0.000 description 1
- FHNFHKCVQCLJFQ-UHFFFAOYSA-N xenon atom Chemical compound [Xe] FHNFHKCVQCLJFQ-UHFFFAOYSA-N 0.000 description 1
- 229910001928 zirconium oxide Inorganic materials 0.000 description 1
Images
Landscapes
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Control Of El Displays (AREA)
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
Description
本発明は、文字や画像を表示する表示画面を備えた表示装置に関するものであり、表示画面の視認性を改善するための技術に関する。 The present invention relates to a display device having a display screen for displaying characters and images, and relates to a technique for improving the visibility of the display screen.
近年、画素を発光ダイオード(LED)などの発光素子で形成した、いわゆる自発光型の表示装置が注目を浴びている。このような自発光型の表示装置に用いられる発光素子としては、有機発光ダイオード(OLED(Organic Light Emitting Diode)、有機EL素子、エレクトロルミネッセンス(Electro Luminescence:EL)素子などとも言う)が注目を集めており、ELディスプレイ(例えば、有機ELディスプレイなど)に用いられるようになってきている。OLEDなどの発光素子は自発光型であるため、液晶ディスプレイに比べて画素の視認性が高く、バックライトが不要で応答速度が速い等の利点がある。また発光素子の輝度は、そこを流れる電流値によって制御される。 In recent years, so-called self-luminous display devices in which pixels are formed by light-emitting elements such as light-emitting diodes (LEDs) have attracted attention. As a light-emitting element used in such a self-luminous display device, an organic light-emitting diode (also referred to as an OLED (Organic Light Emitting Diode), an organic EL element, or an electroluminescence (EL) element) attracts attention. It has been used for EL displays (for example, organic EL displays). Since light-emitting elements such as OLEDs are self-luminous, there are advantages such as higher pixel visibility than a liquid crystal display, no need for a backlight, and high response speed. The luminance of the light emitting element is controlled by the value of current flowing therethrough.
このような表示装置の発光階調を制御する駆動方式として、デジタル階調方式とアナログ階調方式とがある。デジタル階調方式はデジタル制御で発光素子をオンオフさせ、階調を表現している。一方、アナログ階調方式には、発光素子の発光強度をアナログ制御する方式と発光素子の発光時間をアナログ制御する方式がある。 There are a digital gradation method and an analog gradation method as driving methods for controlling the light emission gradation of such a display device. In the digital gradation method, gradation is expressed by turning on and off the light emitting element by digital control. On the other hand, the analog gray scale method includes a method in which the light emission intensity of the light emitting element is controlled in analog and a method in which the light emission time of the light emitting element is controlled in analog.
デジタル階調方式の場合、発光・非発光の2状態しかないため、このままでは、2階調しか表現できない。そこで、別の手法を組み合わせて、多階調化を図ることが行われている。多階調化のための手法としては、時間階調法を用いられることが多い(特許文献1〜特許文献2参照)。また、面積階調法を用いられることもある(特許文献3参照)
In the digital gradation method, since there are only two states of light emission and non-light emission, only two gradations can be expressed as it is. In view of this, multi-gradation is being achieved by combining different methods. In many cases, a time gray scale method is used as a technique for multi-gradation (see
一方、画像と文字とを両方綺麗に表示するための画素構造が開発されている(特許文献4参照)。通常は、ストライプ配列やデルタ配列であるが、そこでは、6角形の画素構造をしている。
しかしながら、6角形の構造の場合、各々の色の画素を構成することが困難である。特に、有機EL素子の場合、色ごとに有機層を蒸着して形成するため、複雑な構成の場合、うまく蒸着することができない。 However, in the case of a hexagonal structure, it is difficult to configure pixels of each color. In particular, in the case of an organic EL element, since an organic layer is deposited for each color, it cannot be deposited successfully in the case of a complicated configuration.
そこで、本発明は、単純な画素構成をしていながら、表示のさせ方を任意に変更できるような表示装置を提供することを目的する。 Accordingly, an object of the present invention is to provide a display device that can arbitrarily change a display method while having a simple pixel configuration.
本発明は、第1の表示領域と第2の表示領域と第3の表示領域とを有する表示装置であって、第1の表示領域と第2の表示領域と第3の表示領域とは、同じ色で表示し、第1の状態において、画素は、第1の表示領域と第2の表示領域と有しており、第2の状態において、画素は、第2の表示領域と第3の表示領域と有しており、第1の表示領域の面積と第3の表示領域の面積とは、同じであることを特徴としている。 The present invention is a display device having a first display area, a second display area, and a third display area, wherein the first display area, the second display area, and the third display area are: In the first state, the pixel has the first display area and the second display area, and in the second state, the pixel has the second display area and the third display area. The area of the first display area and the area of the third display area are the same.
また本発明は、上記構成の表示装置であって、画素は、画素が有する表示領域のいずれを選択するかによって階調を表現することを特徴としている。 The display device having the above structure according to the present invention is characterized in that a pixel expresses a gray scale depending on which display area the pixel has.
なお、本発明において、トランジスタは、様々な形態のトランジスタを適用させることが出来る。よって、適用可能なトランジスタの種類に限定はない。したがって、例えば、非晶質シリコンや多結晶シリコンに代表される非単結晶半導体膜を有する薄膜トランジスタ(TFT)などを適用することが出来る。これらにより、製造温度が高くなくても製造できたり、低コストで製造できたり、大型基板上に製造できたり、透明基板上に製造できたり、トランジスタで光を透過させたりすることが出来る。また、半導体基板やSOI基板を用いて形成されるMOS型トランジスタ、接合型トランジスタ、バイポーラトランジスタなどを適用することが出来る。これらにより、バラツキの少ないトランジスタを製造できたり、電流供給能力の高いトランジスタを製造できたり、サイズの小さいトランジスタを製造できたり、消費電力の少ない回路を構成したりすることが出来る。また、ZnO、a−InGaZnO、SiGe、GaAsなどの化合物半導体を有するトランジスタや、さらに、それらを薄膜化した薄膜トランジスタなどを適用することが出来る。これらにより、製造温度が高くなくても製造できたり、室温で製造できたり、耐熱性の低い基板、例えばプラスチック基板やフィルム基板に直接トランジスタを形成したりすることが出来る。また、インクジェットや印刷法を用いて作成したトランジスタなどを適用することが出来る。これらにより、室温で製造したり、真空度の低い状態で製造したり、大型基板で製造したりすることができる。また、マスク(レチクル)を用いなくても製造することが可能となるため、トランジスタのレイアウトを容易に変更することが出来る。また、有機半導体やカーボンナノチューブを有するトランジスタ、その他のトランジスタを適用することができる。これらにより、曲げることが可能な基板上にトランジスタを形成することが出来る。なお、非単結晶半導体膜には水素またはハロゲンが含まれていてもよい。また、トランジスタが配置されている基板の種類は、様々なものを用いることができ、特定のものに限定されることはない。従って例えば、単結晶基板、SOI基板、ガラス基板、石英基板、プラスチック基板、紙基板、セロファン基板、石材基板、ステンレス・スチル基板、ステンレス・スチル・ホイルを有する基板などに配置することが出来る。また、ある基板でトランジスタを形成し、その後、別の基板にトランジスタを移動させて、別の基板上に配置するようにしてもよい。これらの基板を用いることにより、特性のよいトランジスタを形成したり、消費電力の小さいトランジスタを形成したり、壊れにくい装置にしたり、耐熱性を持たせたりすることが出来る。 Note that in the present invention, various types of transistors can be used as a transistor. Thus, there is no limitation on the type of applicable transistor. Therefore, for example, a thin film transistor (TFT) including a non-single-crystal semiconductor film typified by amorphous silicon or polycrystalline silicon can be used. As a result, they can be manufactured even at a low manufacturing temperature, can be manufactured at low cost, can be manufactured on a large substrate, can be manufactured on a transparent substrate, and light can be transmitted through a transistor. Alternatively, a MOS transistor, a junction transistor, a bipolar transistor, or the like formed using a semiconductor substrate or an SOI substrate can be used. Accordingly, a transistor with little variation can be manufactured, a transistor with high current supply capability can be manufactured, a transistor with a small size can be manufactured, and a circuit with low power consumption can be configured. In addition, a transistor including a compound semiconductor such as ZnO, a-InGaZnO, SiGe, or GaAs, or a thin film transistor obtained by thinning them can be used. Accordingly, the transistor can be manufactured even at a low manufacturing temperature, can be manufactured at room temperature, or a transistor can be directly formed on a substrate having low heat resistance, such as a plastic substrate or a film substrate. In addition, a transistor formed using an inkjet method or a printing method can be used. By these, it can manufacture at room temperature, can manufacture in a state with a low degree of vacuum, or can manufacture with a large sized board | substrate. Further, since the transistor can be manufactured without using a mask (reticle), the layout of the transistor can be easily changed. In addition, a transistor including an organic semiconductor or a carbon nanotube, or another transistor can be used. Thus, a transistor can be formed over a substrate that can be bent. Note that the non-single-crystal semiconductor film may contain hydrogen or halogen. In addition, various types of substrates on which the transistor is arranged can be used, and the substrate is not limited to a specific type. Therefore, for example, it can be disposed on a single crystal substrate, an SOI substrate, a glass substrate, a quartz substrate, a plastic substrate, a paper substrate, a cellophane substrate, a stone substrate, a stainless steel substrate, a stainless steel substrate, a foil substrate, or the like. Alternatively, a transistor may be formed using a certain substrate, and then the transistor may be moved to another substrate and placed on another substrate. By using these substrates, it is possible to form a transistor with good characteristics, to form a transistor with low power consumption, to make the device hard to break, or to have heat resistance.
なお、トランジスタの構成は、様々な形態をとることができる。特定の構成に限定されない。例えば、ゲート電極が2個以上になっているマルチゲート構造を用いてもよい。マルチゲート構造にすると、チャネル領域が直列に接続されるような構成となるため、複数のトランジスタが直列に接続されたような構成となる。マルチゲート構造にすることにより、オフ電流を低減したり、トランジスタの耐圧を向上させて信頼性を良くしたり、飽和領域で動作する時に、ドレイン・ソース間電圧が変化しても、ドレイン・ソース間電流があまり変化せず、フラットな特性にすることなどができる。また、チャネルの上下にゲート電極が配置されている構造でもよい。チャネルの上下にゲート電極が配置されている構造にすることにより、チャネル領域が増えるため、電流値を大きくしたり、空乏層ができやすくなってS値をよくしたりすることができる。チャネルの上下にゲート電極が配置されると、複数のトランジスタが並列に接続されたような構成となる。また、チャネルの上にゲート電極が配置されている構造でもよいし、チャネルの下にゲート電極が配置されている構造でもよいし、正スタガ構造であってもよいし、逆スタガ構造でもよいし、チャネル領域が複数の領域に分かれていてもよいし、並列に接続されていてもよいし、直列に接続されていてもよい。また、チャネル(もしくはその一部)にソース電極やドレイン電極が重なっていてもよい。チャネル(もしくはその一部)にソース電極やドレイン電極が重なっている構造にすることにより、チャネルの一部に電荷がたまって、動作が不安定になることを防ぐことができる。また、LDD領域があってもよい。LDD領域を設けることにより、オフ電流を低減したり、トランジスタの耐圧を向上させて信頼性を良くしたり、飽和領域で動作する時に、ドレイン・ソース間電圧が変化しても、ドレイン・ソース間電流があまり変化せず、フラットな特性にすることができる。 Note that the structure of the transistor can take a variety of forms. It is not limited to a specific configuration. For example, a multi-gate structure having two or more gate electrodes may be used. When the multi-gate structure is used, the channel regions are connected in series, so that a plurality of transistors are connected in series. The multi-gate structure reduces the off current, improves the breakdown voltage of the transistor to improve reliability, and even when the drain-source voltage changes when operating in the saturation region. The inter-current does not change so much, and flat characteristics can be achieved. Alternatively, a structure in which gate electrodes are arranged above and below the channel may be employed. By adopting a structure in which gate electrodes are arranged above and below the channel, the channel region increases, so that the current value can be increased, and a depletion layer can be easily formed to improve the S value. When gate electrodes are provided above and below a channel, a structure in which a plurality of transistors are connected in parallel is obtained. Further, a structure in which a gate electrode is disposed above a channel, a structure in which a gate electrode is disposed below a channel, a normal staggered structure, or an inverted staggered structure may be employed. The channel region may be divided into a plurality of regions, may be connected in parallel, or may be connected in series. In addition, a source electrode or a drain electrode may overlap with the channel (or a part thereof). By using a structure in which a source electrode or a drain electrode overlaps with a channel (or part of it), it is possible to prevent electric charges from being accumulated in part of the channel and unstable operation. There may also be an LDD region. By providing an LDD region, the off-current can be reduced, the breakdown voltage of the transistor can be improved to improve reliability, or the drain-source voltage can be changed even when the drain-source voltage changes when operating in the saturation region. The current does not change so much, and a flat characteristic can be obtained.
なお、本発明におけるトランジスタは、様々なタイプを用いることができ、様々な基板上に形成させることができる。したがって、回路の全てが、ガラス基板上に形成されていてもよいし、プラスチック基板に形成されていてもよいし、単結晶基板に形成されていてもよいし、SOI基板上に形成されていてもよいし、どのような基板上に形成されていてもよい。回路の全てが形成されていることにより、部品点数を減らしてコストを低減したり、回路部品との接続点数を減らして信頼性を向上させたりすることができる。あるいは、回路の一部が、ある基板に形成されており、回路の別の一部が、別の基板に形成されていてもよい。つまり、回路の全てが同じ基板上に形成されていなくてもよい。例えば、回路の一部は、ガラス基板上にトランジスタを用いて形成し、回路の別の一部は、単結晶基板上に形成し、そのICチップをCOG(Chip On Glass)で接続してガラス基板上に配置してもよい。あるいは、そのICチップをTAB(Tape Automated Bonding)やプリント基板を用いてガラス基板と接続してもよい。このように、回路の一部が同じ基板に形成されていることにより、部品点数を減らしてコストを低減したり、回路部品との接続点数を減らして信頼性を向上させたりすることができる。また、駆動電圧が高い部分や駆動周波数が高い部分は、消費電力が大きくなってしまうので、そのような部分は同じ基板に形成しないようにすれば、消費電力の向上を防ぐことができる。 Note that various types of transistors can be used in the present invention and can be formed over various substrates. Therefore, the entire circuit may be formed on a glass substrate, may be formed on a plastic substrate, may be formed on a single crystal substrate, or may be formed on an SOI substrate. Alternatively, it may be formed on any substrate. Since all the circuits are formed, the number of parts can be reduced to reduce the cost, and the number of connection points with circuit parts can be reduced to improve the reliability. Alternatively, a part of the circuit may be formed on a certain substrate, and another part of the circuit may be formed on another substrate. That is, all of the circuits may not be formed on the same substrate. For example, part of a circuit is formed using a transistor over a glass substrate, another part of the circuit is formed over a single crystal substrate, and the IC chip is connected with COG (Chip On Glass) to form a glass. You may arrange | position on a board | substrate. Alternatively, the IC chip may be connected to the glass substrate using TAB (Tape Automated Bonding) or a printed board. As described above, since a part of the circuit is formed on the same substrate, the number of parts can be reduced to reduce the cost, and the number of connection points with the circuit parts can be reduced to improve the reliability. In addition, since the power consumption increases in a portion where the drive voltage is high or a portion where the drive frequency is high, an improvement in power consumption can be prevented if such a portion is not formed on the same substrate.
なお、トランジスタとは、それぞれ、ゲートと、ドレインと、ソースとを含む少なくとも三つの端子を有する素子であり、ドレイン領域とソース領域の間にチャネル領域を有しており、ドレイン領域とチャネル領域とソース領域とを介して電流を流すことが出来る。ここで、ソースとドレインとは、トランジスタの構造や動作条件等によって変わるため、いずれがソースまたはドレインであるかを限定することが困難である。そこで、本発明においては、ソース及びドレインとして機能する領域を、ソースもしくはドレインと呼ばない場合がある。その場合、一例としては、それぞれを第1端子、第2端子と表記する場合がある。 なお、トランジスタは、ベースとエミッタとコレクタとを含む少なくとも三つの端子を有する素子であってもよい。この場合も同様に、エミッタとコレクタとを、第1端子、第2端子と表記する場合がある。 Note that a transistor is an element having at least three terminals including a gate, a drain, and a source, and has a channel region between the drain region and the source region. Current can flow through the source region. Here, since the source and the drain vary depending on the structure and operating conditions of the transistor, it is difficult to limit which is the source or the drain. Therefore, in the present invention, a region functioning as a source and a drain may not be called a source or a drain. In that case, as an example, there are cases where they are referred to as a first terminal and a second terminal, respectively. Note that the transistor may be an element having at least three terminals including a base, an emitter, and a collector. Similarly in this case, the emitter and the collector may be referred to as a first terminal and a second terminal.
また、例えば、マルチゲートのトランジスタにおいて、1つのトランジスタのゲート電極と、別のトランジスタのゲート電極とは、ゲート電極と同じ材料で形成された導電膜で接続される場合が多い。そのような領域は、ゲート電極とゲート電極とを接続させるための領域であるため、ゲート配線と呼んでも良いが、マルチゲートのトランジスタを1つのトランジスタであると見なすことも出来るため、ゲート電極と呼んでも良い。つまり、ゲート電極やゲート配線と同じ材料で形成され、それらとつながって配置されているものは、ゲート電極やゲート配線と呼んでも良い。
また、例えば、ゲート電極とゲート配線とを接続してさせている部分の導電膜も、ゲート電極と呼んでも良いし、ゲート配線と呼んでも良い。
For example, in a multi-gate transistor, the gate electrode of one transistor and the gate electrode of another transistor are often connected by a conductive film formed using the same material as the gate electrode. Such a region is a region for connecting the gate electrode and the gate electrode, and may be referred to as a gate wiring. However, a multi-gate transistor can be regarded as a single transistor, and thus the gate electrode You can call it. That is, what is formed of the same material as the gate electrode and the gate wiring and is connected to the gate electrode and the gate wiring may be called a gate electrode and a gate wiring.
For example, a portion of the conductive film where the gate electrode and the gate wiring are connected may be called a gate electrode or a gate wiring.
なお、ゲート端子とは、ゲート電極の領域や、ゲート電極と電気的に接続されている領域について、その一部分のことを言う。 Note that a gate terminal refers to a part of a region of a gate electrode or a region electrically connected to the gate electrode.
なお、ソースとは、ソース領域とソース電極とソース配線(ソース線またはソース信号線等とも言う)とを含んだ全体、もしくは、それらの一部のことを言う。ソース領域とは、P型不純物(ボロンやガリウムなど)やN型不純物(リンやヒ素など)が多く含まれる半導体領域のことを言う。従って、少しだけP型不純物やN型不純物が含まれる領域、いわゆる、LDD(Lightly Doped Drain)領域は、ソース領域には含まれない。ソース電極とは、ソース領域とは別の材料で形成され、ソース領域と電気的に接続されて配置されている部分の導電層のことを言う。ただし、ソース電極は、ソース領域も含んでソース電極と呼ぶこともある。ソース配線とは、各画素のソース電極の間を接続したり、ソース電極と別の配線とを接続したりするための配線のことを言う。 Note that a source refers to the whole or part of a source region, a source electrode, and a source wiring (also referred to as a source line, a source signal line, or the like). The source region refers to a semiconductor region containing a large amount of P-type impurities (such as boron and gallium) and N-type impurities (such as phosphorus and arsenic). Therefore, a region containing a little P-type impurity or N-type impurity, that is, a so-called LDD (Lightly Doped Drain) region is not included in the source region. A source electrode refers to a portion of a conductive layer which is formed using a material different from that of a source region and is electrically connected to the source region. However, the source electrode may be referred to as a source electrode including the source region. The source wiring is a wiring for connecting between the source electrodes of each pixel or connecting the source electrode and another wiring.
しかしながら、ソース電極としても機能し、ソース配線としても機能するような部分も存在する。そのような領域は、ソース電極と呼んでも良いし、ソース配線と呼んでも良い。つまり、ソース電極とソース配線とが、明確に区別できないような領域も存在する。例えば、延伸して配置されているソース配線とオーバーラップしてソース領域がある場合、その領域はソース配線として機能しているが、ソース電極としても機能していることになる。よって、そのような領域は、ソース電極と呼んでも良いし、ソース配線と呼んでも良い。 However, there is a portion that functions as a source electrode and also functions as a source wiring. Such a region may be called a source electrode or a source wiring. That is, there is a region where the source electrode and the source wiring cannot be clearly distinguished. For example, when there is a source region that overlaps with an extended source wiring, the region functions as a source wiring, but also functions as a source electrode. Therefore, such a region may be called a source electrode or a source wiring.
また、ソース電極と同じ材料で形成され、ソース電極とつながっている領域や、ソース電極とソース電極とを接続する部分も、ソース電極と呼んでも良い。また、ソース領域とオーバーラップしている部分も、ソース電極と呼んでも良い。同様に、ソース配線と同じ材料で形成され、ソース配線とつながっている領域も、ソース配線と呼んでも良い。このような領域は、厳密な意味では、別のソース電極と接続させる機能を有していたりすることがない場合がある。しかし、製造マージンなどの関係で、ソース電極やソース配線と同じ材料で形成され、ソース電極やソース配線とつながっている領域がある。よって、そのような領域もソース電極やソース配線と呼んでも良い。 A region formed of the same material as the source electrode and connected to the source electrode, or a portion connecting the source electrode and the source electrode may also be referred to as a source electrode. A portion overlapping with the source region may also be called a source electrode. Similarly, a region formed of the same material as the source wiring and connected to the source wiring may be called a source wiring. In a strict sense, such a region may not have a function of connecting to another source electrode. However, there is a region formed of the same material as the source electrode and the source wiring and connected to the source electrode and the source wiring because of a manufacturing margin. Therefore, such a region may also be called a source electrode or a source wiring.
また、例えば、ソース電極とソース配線とを接続してさせている導電膜も、ソース電極と呼んでも良いし、ソース配線と呼んでも良い。 For example, a conductive film in which a source electrode and a source wiring are connected to each other may be called a source electrode or a source wiring.
なお、ソース端子とは、ソース領域の領域や、ソース電極や、ソース電極と電気的に接続されている領域について、その一部分のことを言う。 Note that a source terminal refers to a part of a source region, a source electrode, or a region electrically connected to the source electrode.
なお、ドレインについては、ソースと同様である。 The drain is the same as the source.
なお、本発明において、接続されているとは、電気的に接続されている場合と機能的に接続されている場合と直接接続されている場合とを含むものとする。したがって、本発明が開示する構成において、所定の接続関係以外のものも含むものとする。例えば、ある部分とある部分との間に、電気的な接続を可能とする素子(例えば、スイッチやトランジスタや容量素子やインダクタや抵抗素子やダイオードなど)が1個以上配置されていてもよい。また、機能的な接続を可能とする回路(例えば、論理回路(インバータやNAND回路やNOR回路など)や信号変換回路(DA変換回路やAD変換回路やガンマ補正回路など)や電位レベル変換回路(昇圧回路や降圧回路などの電源回路やH信号やL信号の電位レベルを変えるレベルシフタ回路など)や電圧源や電流源や切り替え回路や増幅回路(オペアンプや差動増幅回路やソースフォロワ回路やバッファ回路など、信号振幅や電流量などを大きく出来る回路など)や信号生成回路や記憶回路や制御回路など)が間に1個以上配置されていてもよい。あるいは、間に他の素子や他の回路を挟まずに、直接接続されて、配置されていてもよい。 なお、素子や回路を間に介さずに接続されている場合のみを含む場合は、直接接続されている、と記載するものとする。また、電気的に接続されている、と記載する場合は、電気的に接続されている場合(つまり、間に別の素子を挟んで接続されている場合)と機能的に接続されている場合(つまり、間に別の回路を挟んで接続されている場合)と直接接続されている場合(つまり、間に別の素子や別の回路を挟まずに接続されている場合)とを含むものとする。 Note that in the present invention, the term “connected” includes the case of being electrically connected, the case of being functionally connected, and the case of being directly connected. Therefore, the configuration disclosed by the present invention includes other than the predetermined connection relationship. For example, one or more elements (for example, a switch, a transistor, a capacitor, an inductor, a resistor, a diode, or the like) that can be electrically connected may be arranged between a certain portion. In addition, a circuit (for example, a logic circuit (an inverter, a NAND circuit, a NOR circuit, etc.), a signal conversion circuit (a DA conversion circuit, an AD conversion circuit, a gamma correction circuit, etc.) or a potential level conversion circuit ( Power supply circuits such as booster circuits and step-down circuits, level shifter circuits that change the potential level of H and L signals, etc., voltage sources, current sources, switching circuits, and amplifier circuits (op amps, differential amplifier circuits, source follower circuits, and buffer circuits) Etc.), or a signal generation circuit, a memory circuit, a control circuit, etc.) may be disposed between them. Alternatively, they may be arranged directly connected without interposing other elements or other circuits therebetween. In addition, when only including the case where it is connected without interposing an element or a circuit, it shall be described as being directly connected. In addition, when it is described as being electrically connected, when it is electrically connected (that is, when connected with another element in between) and when it is functionally connected (That is, connected with another circuit in between) and directly connected (that is, connected without another element or circuit in between). .
なお、本発明においては、一画素とは画像の最小単位を示すものとする。よって、R(赤)G(緑)B(青)の色要素からなるフルカラー表示装置の場合には、一画素とはRの色要素のドットとGの色要素のドットとBの色要素のドットとから構成されるものとする。なお、色要素は、三色に限定されず、それ以上の数を用いても良いし、RGB以外の色を用いても良い。例えば、白色を加えて、RGBW(Wは白)としてもよい。また、RGBに、例えば、イエロー、シアン、マゼンタなどを一色以上追加したものでもよい。また、例えばRGBの中の少なくとも一色について、類似した色を追加してもよい。例えば、R、G、B1、B2としてもよい。B1とB2とは、どちらも青色であるが、少し周波数が異なっている。このような色要素を用いることにより、より実物に近い表示を行うことができたり、消費電力を低減したりすることが出来る。なお、一画素に、ある色の色要素のドットが複数あってもよい。そのとき、その複数の色要素は、各々、表示に寄与する領域の大きさが異なっていても良い。また、複数ある、ある色の色要素のドットを各々制御することによって、階調を表現してもよい。これを、面積階調方式と呼ぶ。あるいは、複数ある、ある色の色要素のドットを用いて、各々のドットに供給する信号を僅かに異ならせるようにして、視野角を広げるようにしてもよい。 In the present invention, one pixel indicates the minimum unit of an image. Therefore, in the case of a full-color display device composed of R (red), G (green), and B (blue) color elements, one pixel is a dot of the R color element, a dot of the G color element, and a B color element. It shall be composed of dots. Note that the color elements are not limited to three colors, and more than that may be used, or colors other than RGB may be used. For example, RGBW (W is white) may be added by adding white. Further, RGB may be obtained by adding one or more colors such as yellow, cyan, magenta, and the like. Further, for example, a similar color may be added for at least one of RGB. For example, R, G, B1, and B2 may be used. B1 and B2 are both blue, but have slightly different frequencies. By using such a color element, it is possible to perform display closer to the real thing or to reduce power consumption. Note that there may be a plurality of dots of a certain color element per pixel. At that time, the plurality of color elements may have different sizes of regions contributing to display. Further, gradation may be expressed by controlling a plurality of dots of a certain color element. This is called an area gradation method. Alternatively, a plurality of dots of a certain color element may be used so that the signal supplied to each dot is slightly different so that the viewing angle is widened.
なお、本発明において、半導体装置とは半導体素子(トランジスタやダイオードなど)を含む回路を有する装置をいう。また、半導体特性を利用することで機能しうる装置全般でもよい。また、表示装置とは、表示素子(液晶素子や発光素子など)を有する装置のことを言う。なお、液晶素子やEL素子などの表示素子を含む複数の画素やそれらの画素を駆動させる周辺駆動回路が基板上に形成された表示パネル本体のことでもよい。また、ワイヤボンディングやバンプなどによって基板上に配置された周辺駆動回路、いわゆるチップオングラス(COG)を含んでいても良い。さらに、フレキシブルプリントサーキット(FPC)やプリント配線基盤(PWB)が取り付けられたもの(ICや抵抗素子や容量素子やインダクタやトランジスタなど)も含んでもよい。さらに、偏光板や位相差板などの光学シートを含んでいても良い。さらに、バックライト(導光板やプリズムシートや拡散シートや反射シートや光源(LEDや冷陰極管など)を含んでいても良い)を含んでいても良い。
また、発光装置とは、特にEL素子やFEDで用いる素子などの自発光型の表示素子を有している表示装置をいう。液晶表示装置とは、液晶素子を有している表示装置をいう。
Note that in the present invention, a semiconductor device refers to a device having a circuit including a semiconductor element (such as a transistor or a diode). In addition, any device that can function by utilizing semiconductor characteristics may be used. A display device refers to a device having a display element (such as a liquid crystal element or a light-emitting element). Note that it may be a display panel body in which a plurality of pixels including display elements such as liquid crystal elements and EL elements, and a peripheral driving circuit for driving these pixels are formed on a substrate. Further, it may include a peripheral drive circuit, so-called chip on glass (COG), which is disposed on the substrate by wire bonding or bumps. Furthermore, a device to which a flexible printed circuit (FPC) or a printed wiring board (PWB) is attached (such as an IC, a resistor, a capacitor, an inductor, or a transistor) may also be included. Furthermore, an optical sheet such as a polarizing plate or a retardation plate may be included. Furthermore, a backlight (which may include a light guide plate, a prism sheet, a diffusion sheet, a reflection sheet, or a light source (such as an LED or a cold cathode tube)) may be included.
A light-emitting device refers to a display device including a self-luminous display element such as an EL element or an element used in an FED. A liquid crystal display device refers to a display device having a liquid crystal element.
なお、本発明において、ある物の上に形成されている、あるいは、〜上に形成されている、というように、〜の上に、あるいは、〜上に、という記載については、ある物の上に直接接していることに限定されない。直接接してはいない場合、つまり、間に別のものが挟まっている場合も含むものとする。従って例えば、層Aの上に(もしくは層A上に)、層Bが形成されている、という場合は、層Aの上に直接接して層Bが形成されている場合と、層Aの上に直接接して別の層(例えば層Cや層Dなど)が形成されていて、その上に直接接して層Bが形成されている場合とを含むものとする。また、〜の上方に、という記載についても同様であり、ある物の上に直接接していることに限定されず、間に別のものが挟まっている場合も含むものとする。従って例えば、層Aの上方に、層Bが形成されている、という場合は、層Aの上に直接接して層Bが形成されている場合と、層Aの上に直接接して別の層(例えば層Cや層Dなど)が形成されていて、その上に直接接して層Bが形成されている場合とを含むものとする。なお、〜の下に、あるいは、〜の下方に、の場合についても、同様であり、直接接している場合と、接していない場合とを含むこととする。 In addition, in the present invention, it is formed on a certain object, or is formed on the top. It is not limited to being in direct contact with. This includes cases where they are not in direct contact, that is, cases where another object is sandwiched between them. Therefore, for example, when the layer B is formed on the layer A (or on the layer A), the case where the layer B is formed in direct contact with the layer A and the case where the layer B is formed In which another layer (for example, layer C or layer D) is formed in direct contact with layer B and layer B is formed in direct contact therewith. The same applies to the description of “above”, and it is not limited to being in direct contact with a certain object, and includes a case where another object is sandwiched therebetween. Therefore, for example, when the layer B is formed above the layer A, the case where the layer B is formed in direct contact with the layer A and the case where another layer is formed in direct contact with the layer A. (For example, the layer C or the layer D) is formed, and the layer B is formed in direct contact therewith. It should be noted that the same applies to the case of below or below, and includes the case of direct contact and the case of no contact.
本発明によれば、画像に応じて、1つの画素を構成する単位を変更することができる。その結果、文字を表示するときには、くっきりと表示でき、画像を表示するときは、なめらかに表示できる。 According to the present invention, a unit constituting one pixel can be changed according to an image. As a result, when characters are displayed, they can be displayed clearly, and when images are displayed, they can be displayed smoothly.
以下、本発明の実施の形態について図面を参照しながら説明する。但し、本発明は多くの異なる態様で実施することが可能であり、本発明の趣旨及びその範囲から逸脱することなくその形態及び詳細を様々に変更し得ることは当業者であれば容易に理解される。従って本実施の形態の記載内容に限定して解釈されるものではない。 Hereinafter, embodiments of the present invention will be described with reference to the drawings. However, the present invention can be implemented in many different modes, and those skilled in the art can easily understand that the modes and details can be variously changed without departing from the spirit and scope of the present invention. Is done. Therefore, the present invention is not construed as being limited to the description of this embodiment mode.
(実施の形態1)
図1に、3画素分の画素の構成図を示す。通常は、領域101が1画素分の画素に相当する。
(Embodiment 1)
FIG. 1 shows a configuration diagram of pixels for three pixels. Usually, the
R1とR2とで、赤色のサブ画素(副画素ともいう)を構成し、G1とG2とで、緑色のサブ画素(副画素ともいう)を構成し、B1とB2とで、青色のサブ画素(副画素ともいう)を構成する。各色のサブ画素が集まって、1画素を構成する。ここで、R1とR2において、発光や表示に関わる部分の面積は、R1:R2=1:2であるとする。G1とG2についても、G1:G2=1:2であるとする。B1とB2についても、B1:B2=1:2であるとする。R1とR2のどれが発光するか(表示に寄与するか)によって、階調を表現することができる。つまり、面積階調法を用いることが出来る。図1において、太線で囲まれた四角の領域(ドット)がサブ画素を構成する表示領域である。なお、この表示領域の形状は図1に図示されたものに限られない。R1というのは赤色のサブ画素を構成する最小の表示領域であり、R2というのは面積がR1の2倍の表示領域である。また、青色のサブ画素を構成するB1及びB2、並びに緑色のサブ画素を構成するG1及びG2についても同様である。また、以下の他の図におけるR1、R2、R4、G1、G2、G4、B1、B2、B4についても同様である。 R1 and R2 constitute a red subpixel (also referred to as a subpixel), G1 and G2 constitute a green subpixel (also referred to as a subpixel), and B1 and B2 constitute a blue subpixel. (Also referred to as a sub-pixel). The sub-pixels for each color gather to constitute one pixel. Here, in R1 and R2, the area of the portion related to light emission and display is assumed to be R1: R2 = 1: 2. Also assume that G1: G2 = 1: 2 for G1 and G2. Also assume that B1: B2 = 1: 2 for B1 and B2. Gradation can be expressed by which of R1 and R2 emits light (which contributes to display). That is, the area gradation method can be used. In FIG. 1, a square area (dot) surrounded by a thick line is a display area constituting a sub-pixel. The shape of the display area is not limited to that shown in FIG. R1 is the smallest display area constituting the red sub-pixel, and R2 is a display area having an area twice that of R1. The same applies to B1 and B2 constituting the blue sub-pixel and G1 and G2 constituting the green sub-pixel. The same applies to R1, R2, R4, G1, G2, G4, B1, B2, and B4 in the following other drawings.
101で囲った部分は、正方形であるので、これを1画素の単位とすると、画面全体では、ストライプ配列を行えることになる。その結果、くっきりとした表示を行うことができる。また、各色ごとに、縦に並んで配置されているため、有機EL素子を形成する場合は、形成しやすくなる。つまり、画素部において、サブ画素がストライプ配置され、さらにサブ画素を構成する表示領域もストライプ配置されている。 Since the portion surrounded by 101 is a square, assuming that this is a unit of one pixel, a stripe arrangement can be performed on the entire screen. As a result, a clear display can be performed. Moreover, since it arrange | positions along with length for every color, when forming an organic EL element, it becomes easy to form. In other words, in the pixel portion, the sub-pixels are arranged in stripes, and the display areas that constitute the sub-pixels are also arranged in stripes.
次に、102で囲った部分で1画素を構成する場合について考える。赤色のサブ画素は、R2、R1という順序で並んでおり、青色のサブ画素も、B2、B1という順序で並んでいる。また、緑色のサブ画素は、G2、G1という順序で並んでいる。よって、101で囲った部分で1画素を構成する場合は、G1、G2という並びで1画素を構成していたが、102で囲った部分で1画素を構成する場合は、G2、G1という並びで1画素を構成する。その結果、1画素を構成する画素の形状が入りくんだものとなる。そのため、ぼやけたような表示にすることができ、ぼやけた分だけ、滑らかな表示をすることができるようになる。これは、サブ画素がデルタ配列を行っているのと似た構造となる。 Next, consider a case where one pixel is formed by a portion surrounded by 102. The red sub-pixels are arranged in the order of R2 and R1, and the blue sub-pixels are also arranged in the order of B2 and B1. The green sub-pixels are arranged in the order of G2 and G1. Therefore, when one pixel is formed by the portion surrounded by 101, one pixel is formed by the arrangement of G1 and G2. However, when one pixel is formed by the portion surrounded by 102, the arrangement of G2, G1 is formed. Constitutes one pixel. As a result, the shape of the pixels constituting one pixel is complicated. Therefore, the display can be made blurry, and the smooth display can be made by the amount of blur. This is a structure similar to that in which the sub-pixels perform a delta arrangement.
また、より入りくんだ形状にして、103で囲った部分で1画素を構成するような感じにしてもよい。このようにすれば、より滑らかな表示をすることができる。 Further, the shape may be more intricate, and a part surrounded by 103 may be made to form one pixel. In this way, a smoother display can be achieved.
このように、どのサブ画素で1画素を構成するか、ということ、つまり、1画素の単位を、適宜変更することにより、表示の見え方を変更することが可能となる。例えば、文字を主体に表示させる場合は、正方形で1画素を構成するようにして、くっきりと表示できるようにし、画像を主体に表示させる場合は、正方形の場合よりも、構成するサブ画素を上下にずらすようにして、非正方形になるようにして、入りくんだ形で1画素を構成するようにする。すると、滑らかに表示させることができる。 In this way, it is possible to change the appearance of the display by appropriately changing which sub-pixel constitutes one pixel, that is, the unit of one pixel. For example, when a character is mainly displayed, one pixel is formed by a square so that the pixel can be clearly displayed. When an image is mainly displayed, the sub-pixels to be formed are moved up and down rather than the square. 1 pixel is formed so as to be a non-square shape. Then, it can be displayed smoothly.
また、各色のサブ画素は、表示領域(表示に寄与する領域、発光領域ともいう)を複数に分割する。そして、その領域の大きさを1:2とする。その結果、面積階調法を適用することが可能となる。 In addition, each color sub-pixel divides a display area (also referred to as a display-contributing area or a light-emitting area) into a plurality of parts. The size of the area is set to 1: 2. As a result, the area gradation method can be applied.
なお、図1では、3画素の1列分について示した。ただし、この構成に限定されない。 In FIG. 1, one column of three pixels is shown. However, it is not limited to this configuration.
例えば、図2に示すように、赤色のサブ画素は、R1、R2という順序で並んでおり、青色のサブ画素も、B1、B2という順序で並んでいて、緑色のサブ画素は、G2、G1という順序で並んでいてもよい。 For example, as shown in FIG. 2, the red sub-pixels are arranged in the order of R1, R2, the blue sub-pixels are arranged in the order of B1, B2, and the green sub-pixels are G2, G1. You may arrange in order.
図2の場合も、図1の場合と同様、201で囲った部分で1画素を構成したり、202で囲った部分で1画素を構成したり、203で囲った部分で1画素を構成したりして、構成を随時変更すればよい。201は、正方形で構成され、202は、正方形よりも少し入りくんだ形で構成され、203は、より入りくんだ形で構成されている。 In the case of FIG. 2, similarly to the case of FIG. 1, one pixel is formed by the portion surrounded by 201, one pixel is formed by the portion surrounded by 202, and one pixel is formed by the portion surrounded by 203. The configuration may be changed as needed. 201 is configured with a square, 202 is configured with a slightly more intrusive shape than the square, and 203 is configured with a more intrusive shape.
また、図1や図2では、1列分の場合について示したが、複数列ある場合は、図1や図2の1列分が複数並列して、配列されていてもよい。あるいは、図1と図2とが交互に配置されて、複数列になっていてもよい。交互に配置されている方が、サブ画素がより入りくんで配置されることになるので、より滑らかに表示することが可能となる。 1 and FIG. 2 show the case of one column, but when there are a plurality of columns, a plurality of one column of FIG. 1 and FIG. 2 may be arranged in parallel. Alternatively, FIG. 1 and FIG. 2 may be arranged alternately to form a plurality of rows. When the pixels are alternately arranged, the sub-pixels are arranged so as to be deeper, so that it is possible to display more smoothly.
なお、図1や図2では、赤(R)、緑(G)、青(B)の順で横方向に並んでいるが、これに限定されない。任意の順序で配置されて良い。 In FIGS. 1 and 2, red (R), green (G), and blue (B) are arranged in the horizontal direction in this order, but the present invention is not limited to this. They may be arranged in any order.
なお、図1や図2では、赤(R)と緑(G)と青(B)とで、表示領域(表示に寄与する領域、発光領域とも言う)の面積を同じであるとしているが、これに限定されない。劣化のしやすさなどを考慮して、色ごとに大きさを変えても良い。 In FIG. 1 and FIG. 2, the areas of the display areas (areas contributing to display, also referred to as light emitting areas) are the same for red (R), green (G), and blue (B). It is not limited to this. The size may be changed for each color in consideration of ease of deterioration.
なお、図1、図2では、赤(R)と緑(G)と青(B)の3色で1画素を構成する場合を示したが、これに限定されない。3色に追加して、白(W)を加えても良いし、全てを別の色で構成させてもよい。 Although FIGS. 1 and 2 illustrate the case where one pixel is configured with three colors of red (R), green (G), and blue (B), the present invention is not limited to this. In addition to the three colors, white (W) may be added, or all may be configured with different colors.
なお、図1や図2では、各色のサブ画素は、2つの表示領域で構成しているが、これに限定されない。さらに多くの表示領域で構成してもよい。例として、各色のサブ画素が、3つの表示領域で構成する場合を図3に示す。各色のサブ画素の発光領域(表示に寄与する領域)の大きさを1:2:4とする。その結果、面積階調法を適用すれば、3ビット分の階調を表現することが可能となる。図3においても同様に、301〜303のようにして、1画素を構成すればよい。 In FIG. 1 and FIG. 2, each color sub-pixel is composed of two display areas, but the present invention is not limited to this. Further, it may be configured with more display areas. As an example, FIG. 3 shows a case in which each color sub-pixel is constituted by three display areas. The size of the light emitting region (region contributing to display) of each color sub-pixel is set to 1: 2: 4. As a result, if the area gradation method is applied, it is possible to express gradations of 3 bits. Similarly, in FIG. 3, one pixel may be configured as 301 to 303.
なお、図1や図2や図3では、各色のサブ画素の発光領域(表示に寄与する領域)の大きさを1:2、または、1:2:4としたが、これに限定されない。1:4でもよいし、1:1でもよい。階調をうまく表現できる大きさになっていればよい。階調を表現する最もよい方法は、2のべき乗にすることであるため、それが好適である。 In FIGS. 1, 2, and 3, the size of the light-emitting area (area that contributes to display) of each color sub-pixel is set to 1: 2 or 1: 2: 4, but is not limited thereto. It may be 1: 4 or 1: 1. It only needs to be a size that can express gradation well. Since the best method for expressing the gradation is to make it a power of 2, it is preferable.
(実施の形態2)
本実施の形態では、各サブ画素への信号の供給について述べる。図4に、各色ごとに信号線を配置し、各色における表示領域ごとにゲート信号線を配置した場合を示す。なお、図4は、図1の構成の場合に対応しているが、これに限定されない。
(Embodiment 2)
In this embodiment mode, signal supply to each subpixel is described. FIG. 4 shows a case where a signal line is arranged for each color and a gate signal line is arranged for each display area in each color. 4 corresponds to the case of the configuration of FIG. 1, but is not limited to this.
信号線421と、選択用トランジスタ401を介して、2行目のR2と接続されている。また、信号線421と、選択用トランジスタ402を介して、2行目のR1と接続されている。つまり、R1とR2とは、同じ信号線に接続されている。3行目のR2も同様に、信号線421と、選択用トランジスタ403を介して接続されている。
The
ゲート信号線については、各選択用トランジスタに接続されている。選択用トランジスタ401には、ゲート信号線411が接続され、選択用トランジスタ402には、ゲート信号線412が接続され、選択用トランジスタ403には、ゲート信号線413が接続されている。各々のゲート信号線を順次選択していくことにより、信号線421を介して、各サブ画素に信号を供給することが出来る。
The gate signal line is connected to each selection transistor. A
ここで、ゲート信号線は、101で囲まれた部分の上辺と下辺とに配置する。これにより、ゲート信号線を直線状に配置することが出来る。 Here, the gate signal lines are arranged on the upper side and the lower side of the portion surrounded by 101. As a result, the gate signal lines can be arranged linearly.
次に、ゲート信号線を共有することにより本数を減らした場合について、図5に示す。 Next, FIG. 5 shows a case where the number is reduced by sharing the gate signal line.
信号線521と、選択用トランジスタ501を介して、2行目のR2と接続されている。また、信号線522と、選択用トランジスタ502を介して、2行目のR1と接続されている。つまり、R1とR2とは、別々の信号線に接続されている。3行目のR2も同様に、信号線521と、選択用トランジスタ503を介して接続されている。
The
ゲート信号線については、上下のサブ画素における選択用トランジスタ2つが1本のゲート信号線に接続されている。つまり、ゲート信号線が共用されている。選択用トランジスタ501には、ゲート信号線511が接続され、選択用トランジスタ502には、ゲート信号線512が接続され、選択用トランジスタ503にも、ゲート信号線512が接続されている。ゲート信号線512が選択されると、選択用トランジスタ502と503が同時にオンする。しかし、信号線が別々になっているので、問題なく信号をサブ画素に供給できる。
With respect to the gate signal line, two selection transistors in the upper and lower subpixels are connected to one gate signal line. That is, the gate signal line is shared. A
なお、本実施の形態は、実施の形態1に関連して詳細に述べたものである。よって、本実施の形態で述べた内容は、実施の形態1で述べた内容と自由に組み合わせることが出来る。
The present embodiment has been described in detail in relation to the first embodiment. Therefore, the contents described in this embodiment can be freely combined with the contents described in
(実施の形態3)
次に、画素回路の例を示す。まず、有機ELの場合の画素を図6に示す。図6は、表示領域1つ当たりの画素回路を示す。
(Embodiment 3)
Next, an example of a pixel circuit is shown. First, a pixel in the case of an organic EL is shown in FIG. FIG. 6 shows a pixel circuit per display area.
第1の配線であるゲート信号線4901を用いて、第1のトランジスタである選択用トランジスタ4904を制御する。選択用トランジスタ4904がオンすると、第2の配線であるソース信号線4902から、保持容量4905にビデオ信号が入力される。すると、ビデオ信号に応じて、第2のトランジスタである駆動用トランジスタ4906がオンオフし、第3の配線である電源線4903から発光素子4907を通って、対向電極4908へ電流が流れる。
A
なお、図6における選択用トランジスタ4904は、図4におけるトランジスタ401〜403に相当し、図5におけるトランジスタ501〜503に相当する。また、図6におけるソース信号線4902は、図4における信号線421に相当し、図5における信号線521又は信号線522に相当する。
Note that the
次に、表示領域が2つの場合の画素回路を図7に示す。発光素子は、2つあり、発光素子4907、4807である。それぞれは、表示領域の大きさが、適宜、適切な大きさとなっている。通常は、1:2の大きさとなっている。図7は、図4の場合に対応するものであるが、図5に対応させることも容易に行うことが出来る。
Next, FIG. 7 shows a pixel circuit in the case of two display areas. There are two light emitting elements, which are light emitting
なお、図7における選択用トランジスタ4904は、図4におけるトランジスタ401に相当し、図7における選択用トランジスタ4804は、図4におけるトランジスタ402に相当する。また、図7におけるソース信号線4902は、図4における信号線421に相当する。図7におけるゲート信号線4901は、図4におけるゲート信号線411に相当し、図7におけるゲート信号線4801は、図4におけるゲート信号線412に相当する。
Note that the
なお、画素構成は、図6、図7に限定されない。例えば、駆動用トランジスタのバラツキを補正するような構成でもよい。 Note that the pixel configuration is not limited to FIGS. 6 and 7. For example, a configuration in which variations in driving transistors are corrected may be employed.
バラツキを補正する画素構成としては、大きく分けて、しきい値電圧のバラツキを補正するタイプと、ビデオ信号として電流を入力するタイプとがある。 The pixel configuration for correcting variation is roughly divided into a type for correcting variation in threshold voltage and a type for inputting current as a video signal.
図8に、しきい値電圧のバラツキを補正する画素構成を示す。スイッチ3106を制御することにより、駆動用トランジスタ3101のしきい値電圧を容量素子3104に保存する。スイッチ3103は、駆動用トランジスタ3101のゲート電位を初期化する機能を果たす。そして、ソース信号線3111からスイッチ3102を通ってビデオ信号を入力する。このビデオ信号が容量素子3105に書き込まれる。スイッチ3107は駆動用トランジスタ3101のソース端子と電源線3116との導通又は非導通を制御する。第1の走査線3113はスイッチ3102のオンオフを制御する。第2の走査線3114はスイッチ3103のオンオフを制御する。第3の走査線3115はスイッチ3107のオンオフを制御する。
FIG. 8 shows a pixel configuration for correcting variations in threshold voltage. By controlling the
図8では、駆動用トランジスタ3101のゲート電位を初期化するための配線3112が必要であったが、それを削除したものを図9に示す。駆動用トランジスタ3101のゲートは、スイッチ3203を介して、駆動用トランジスタ3101のドレインに接続されている。
In FIG. 8, the
なお、しきい値電圧のバラツキを補正する画素構成には、さまざまなものがあり、図8,図9の構成に限定されない。このように、しきい値電圧のバラツキを補正する画素構成を用いると、発光素子に流れる電流のバラツキを低減することができる。 There are various pixel configurations for correcting variations in threshold voltage, and the present invention is not limited to the configurations shown in FIGS. As described above, when a pixel configuration that corrects variation in threshold voltage is used, variation in current flowing in the light-emitting element can be reduced.
次に、ビデオ信号として電流を入力するタイプの画素構成を図10に示す。ソース信号線3311にビデオ信号に応じた電流が供給され、スイッチ3302及びスイッチ3304がオンすると、駆動用トランジスタ3301にその電流が流れ、それに応じて、ゲート・ソース間電圧が発生する。そのゲート・ソース間電圧は、容量素子3305に保存され、その後、スイッチ3302及びスイッチ3304がオフし、スイッチ3306がオンすると電源線3316から発光素子に電流が供給される。第1の走査線3313はスイッチ3302のオンオフを制御する。第2の走査線3314はスイッチ3304のオンオフを制御する。第3の走査線3315はスイッチ3306のオンオフを制御する。図10は、信号電流を供給されるトランジスタと、発光素子に電流を供給するトランジスタとは同一であるが、異なっていても良い。その場合を図11に示す。図11では、信号電流を供給されるトランジスタ3401と、発光素子に電流を供給するトランジスタ3421とは、別である。
Next, FIG. 10 shows a pixel configuration in which a current is input as a video signal. When a current corresponding to a video signal is supplied to the
なお、電流を入力してバラツキを補正する画素構成には、さまざまなものがあり、図10、図11の構成に限定されない。このように、電流を入力してバラツキを補正する画素構成を用いると、発光素子に流れる電流のバラツキを低減することができる。 Note that there are various pixel configurations for correcting variation by inputting current, and the present invention is not limited to the configurations shown in FIGS. As described above, when a pixel configuration in which variation is corrected by inputting a current, variation in current flowing in the light-emitting element can be reduced.
なお、図8〜図11では、表示領域1つ当たりの画素回路を示したが、図6のように、表示領域が複数ある場合にも、容易に展開することが可能である。 8 to 11 show the pixel circuit per display area. However, as shown in FIG. 6, even when there are a plurality of display areas, the pixel circuit can be easily developed.
なお、画素に配置するのは、特定の発光素子に限定されない。なお、発光素子は、様々な形態を用いることが出来る。例えば、EL素子(有機EL素子、無機EL素子又は有機物材料び無機材料を含むEL素子)、電子放出素子、液晶素子、電子インク、光回折素子、放電素子、微小鏡面素子(DMD:Digital Micromirror Device)、圧電素子、カーボンナノチューブなど、電気磁気的作用によりコントラストが変化する表示媒体を適用することができる。なお、EL素子を用いたELパネル方式の表示装置としてはELディスプレイ、電子放出素子を用いた表示装置としてはフィールドエミッションディスプレイ(FED:Field Emission Display)やSED方式平面型ディスプレイ(SED:Surface−conduction Electron−emitter Disply)など、液晶素子を用いた液晶パネル方式の表示装置としては液晶ディスプレイ、電子インクを用いたデジタルペーパー方式の表示装置としては電子ペーパー、光回折素子を用いた表示装置としてはグレーティングライトバルブ(GLV)方式のディスプレイ、放電素子を用いたPDP(Plazma Display Panel)方式のディスプレイとしてはプラズマディスプレイ、微小鏡面素子を用いたDMDパネル方式の表示装置としてはデジタル・ライト・プロセッシング(DLP)方式の表示装置、圧電素子を用いた表示装置としては圧電セラミックディスプレイ、カーボンナノチューブを用いた表示装置としてはナノ放射ディスプレイ(NED:Nano Emissive Display)、などがある。 Note that the pixel is not limited to a specific light-emitting element. Note that various forms of light-emitting elements can be used. For example, EL elements (organic EL elements, inorganic EL elements or EL elements including organic materials and inorganic materials), electron-emitting elements, liquid crystal elements, electronic ink, light diffraction elements, discharge elements, micro-mirror elements (DMD: Digital Micromirror Device) ), A display medium whose contrast is changed by an electromagnetic action, such as a piezoelectric element or a carbon nanotube, can be applied. An EL panel type display device using an EL element is used as an EL display, and a display device using an electron-emitting device is used as a field emission display (FED: Field Emission Display) or an SED type flat display (SED: Surface-conduction). Electron-emitter Display) and the like, a liquid crystal panel type display device using a liquid crystal element, a liquid crystal display, a digital paper type display device using electronic ink, an electronic paper, and a display device using an optical diffraction element as a grating. A light bulb (GLV) type display, a plasma display panel (PDP) type display using a discharge element, a plasma display, A DMD panel type display device using a small mirror surface element is a digital light processing (DLP) type display device, a display device using a piezoelectric element is a piezoelectric ceramic display, and a display device using a carbon nanotube is nano. There is a radiation display (NED: Nano Emissive Display).
なお、保持容量4905等の保持容量は、駆動用トランジスタ4906のゲート電位を保持する役目をしている。よって、駆動用トランジスタ4906のゲートと電源線4903の間に接続されているが、これに限定されない。駆動用トランジスタ4906のゲート電位を保持できるように配置されていればよい。また、駆動用トランジスタ4906のゲート容量などを用いて、駆動用トランジスタ4906のゲート電位を保持できる場合は、保持容量4905を省いても良い。
Note that a storage capacitor such as the
なお、図8〜図11などに示すスイッチは、様々な形態のものを用いることができ、一例として、電気的スイッチや機械的なスイッチなどがある。つまり、電流の流れを制御できるものであればよく、特定のものに限定されず、様々なものを用いることができる。例えば、トランジスタでもよいし、ダイオード(例えば、PNダイオード、PINダイオード、ショットキーダイオード、ダイオード接続のトランジスタなど)でもよいし、サイリスタでもよいし、それらを組み合わせた論理回路でもよい。よって、スイッチとしてトランジスタを用いる場合、そのトランジスタは、単なるスイッチとして動作するため、トランジスタの極性(導電型)は特に限定されない。ただし、オフ電流が少ない方が望ましい場合、オフ電流が少ない方の極性のトランジスタを用いることが望ましい。オフ電流が少ないトランジスタとしては、LDD領域を設けているものやマルチゲート構造にしているもの等がある。また、スイッチとして動作させるトランジスタのソース端子の電位が、低電位側電源(Vss、GND、0Vなど)に近い状態で動作する場合はNチャネル型を、反対に、ソース端子の電位が、高電位側電源(Vddなど)に近い状態で動作する場合はPチャネル型を用いることが望ましい。なぜなら、ゲートソース間電圧の絶対値を大きくできるため、スイッチとして、動作しやすいからである。
なお、Nチャネル型とPチャネル型の両方を用いて、CMOS型のスイッチにしてもよい。CMOS型のスイッチにすると、Pチャネル型かNチャネル型かのどちらかのスイッチが導通すれば電流を流すことができるため、スイッチとして機能しやすくなる。例えば、スイッチへの入力信号の電圧が高い場合でも、低い場合でも、適切に電圧を出力させることが出来る。また、スイッチをオン・オフさせるための信号の電圧振幅値を小さくすることが出来るので、消費電力を小さくすることも出来る。
なお、スイッチとしてトランジスタを用いる場合は、入力端子(ソース端子またはドレイン端子の一方)と、出力端子(ソース端子またはドレイン端子の他方)と、導通を制御する端子(ゲート端子)とを有している。一方、スイッチとしてダイオードを用いる場合は、導通を制御する端子を有していない場合がある。そのため、端子を制御するための配線を少なくすることが出来る。
Note that various types of switches can be used as the switches illustrated in FIGS. 8 to 11, and examples thereof include an electrical switch and a mechanical switch. In other words, any device can be used as long as it can control the current flow, and it is not limited to a specific device, and various devices can be used. For example, it may be a transistor, a diode (for example, a PN diode, a PIN diode, a Schottky diode, a diode-connected transistor, or the like), a thyristor, or a logic circuit that combines them. Therefore, when a transistor is used as a switch, the transistor operates as a mere switch, and thus the polarity (conductivity type) of the transistor is not particularly limited. However, when it is desirable that the off-state current is small, it is desirable to use a transistor having a polarity with a small off-state current. As a transistor with low off-state current, there are a transistor provided with an LDD region and a transistor having a multi-gate structure. Further, when the transistor operated as a switch operates at a source terminal potential close to a low potential power source (Vss, GND, 0 V, etc.), the N-channel type is used. On the contrary, the source terminal potential is a high potential. When operating in a state close to the side power supply (Vdd or the like), it is desirable to use a P-channel type. This is because the absolute value of the voltage between the gate and the source can be increased, so that it can easily operate as a switch.
Note that both N-channel and P-channel switches may be used as CMOS switches. When a CMOS switch is used, a current can flow when either the P-channel switch or the N-channel switch is turned on, so that the switch can easily function as a switch. For example, the voltage can be appropriately output regardless of whether the voltage of the input signal to the switch is high or low. In addition, since the voltage amplitude value of the signal for turning on / off the switch can be reduced, the power consumption can be reduced.
Note that in the case where a transistor is used as a switch, the transistor has an input terminal (one of a source terminal or a drain terminal), an output terminal (the other of the source terminal or the drain terminal), and a terminal (gate terminal) that controls conduction. Yes. On the other hand, when a diode is used as a switch, it may not have a terminal for controlling conduction. Therefore, the wiring for controlling the terminals can be reduced.
スイッチの例を図12に示す。図12(A)は、模式的に記載したスイッチである。図12(B)は、AND回路を用いたスイッチである。制御線1502を使って、入力1501の信号を出力1503に伝えるかどうかを制御する。図12(B)の場合は、出力1503は、入力信号にかかわらず、L信号なる、というような制御は可能である。しかし、出力1503がフローティング状態になることはない。したがって、出力1503が、デジタル回路の入力に接続されている場合などに、図12(B)のスイッチを用いることが好適である。デジタル回路の場合、入力をフローティング状態にすると、出力が不安定になり、望ましくない。よって、デジタル回路の入力に接続されている場合などは、図12(B)のスイッチを用いることが好適である。
An example of the switch is shown in FIG. FIG. 12A is a switch schematically described. FIG. 12B illustrates a switch using an AND circuit. A
なお、図12(B)は、AND回路を用いて構成したが、これに限定されない。OR回路やNAND回路やNOR回路を用いても、同様の機能を果たすことが出来る。 Note that although FIG. 12B is configured using an AND circuit, the present invention is not limited to this. Even if an OR circuit, a NAND circuit, or a NOR circuit is used, the same function can be achieved.
一方、スイッチの出力先の回路の入力をフローティング状態にしたい場合は、図12(C)や図12(D)のスイッチを用いればよい。図12(C)は、トランスミッションゲートもしくはアナログスイッチなどと呼ばれている回路である。図12(C)は、入力1511の電位を、ほぼそのまま出力1513に伝達する。よって、アナログ信号の伝達に好適である。図12(D)は、クロックドインバータなどと呼ばれている回路である。図12(D)は、入力1521の信号を反転させて出力1523に伝達する。よって、デジタル信号の伝達に好適である。 On the other hand, when the input of the output destination circuit of the switch is to be in a floating state, the switch in FIG. 12C or 12D may be used. FIG. 12C illustrates a circuit called a transmission gate or an analog switch. In FIG. 12C, the potential of the input 1511 is transmitted to the output 1513 almost as it is. Therefore, it is suitable for transmitting analog signals. FIG. 12D illustrates a circuit called a clocked inverter or the like. In FIG. 12D, the signal of the input 1521 is inverted and transmitted to the output 1523. Therefore, it is suitable for transmission of digital signals.
なお、図6〜図11では、有機ELの場合の画素回路を示したが、これに限定されない。例として、液晶素子を用いた場合について、図13に示す。液晶素子は、2つあり、液晶素子5907、5807である。それぞれは、表示領域の大きさが、適宜、適切な大きさとなっている。通常は、1:2の大きさとなっている。なお、図13における選択用トランジスタ5904は、図4におけるトランジスタ401に相当し、図13における選択用トランジスタ5804は、図4におけるトランジスタ402に相当する。また、図13におけるソース信号線5902は、図4における信号線421に相当する。図13におけるゲート信号線5901は、図4におけるゲート信号線411に相当し、図13におけるゲート信号線5801は、図4におけるゲート信号線412に相当する。
6 to 11 show the pixel circuit in the case of the organic EL, the invention is not limited to this. As an example, FIG. 13 shows a case where a liquid crystal element is used. There are two liquid crystal elements, which are
なお、本実施の形態は、実施の形態1〜実施の形態2に関連して、詳細に述べたものである。よって、本実施の形態で述べた内容は、実施の形態1〜実施の形態2で述べた内容と自由に組み合わせることが出来る。
The present embodiment has been described in detail in relation to the first to second embodiments. Therefore, the contents described in this embodiment can be freely combined with the contents described in
(実施の形態4)
デジタル階調法の場合、このままでは、表示素子の発光状態(光を透過する状態)と非発光状態(光を透過しない状態)の2値しか表現できない。そこで、他の方法を組み合わせて、多階調化を図ってもよい。そこで、多階調化を図った場合の画素の駆動方法について述べる。
(Embodiment 4)
In the case of the digital gradation method, only two values, that is, a light emitting state (a state in which light is transmitted) and a non-light emitting state (a state in which light is not transmitted) of the display element can be expressed. Therefore, multi-gradation may be achieved by combining other methods. Therefore, a pixel driving method in the case of increasing the number of gradations will be described.
多階調化を図る方法として、時間階調方式と面積階調方式とがある。時間階調方式は、ある期間の中で、発光している時間の長さを変えることにより、階調を表現する方法である。面積階調方式は、発光している面積の大きさを変えることにより、階調を表現する方法である。 There are a time gray scale method and an area gray scale method as a method for increasing the number of gray scales. The time gray scale method is a method of expressing a gray scale by changing the length of time during which light is emitted within a certain period. The area gradation method is a method of expressing gradation by changing the size of a light emitting area.
なお、時間階調方式と面積階調方式とを組み合わせても良い。 Note that the time gray scale method and the area gray scale method may be combined.
面積階調については、図1〜図3に示すように、発光領域(表示に寄与する領域)が複数あり、そのうちのどれを発光させるかにより、階調を表現する。 As for the area gradation, as shown in FIGS. 1 to 3, there are a plurality of light emitting regions (regions contributing to display), and the gradation is expressed by which one of them emits light.
時間階調方式については、デジタル時間階調方式では、1フレーム期間を複数のサブフレーム期間に分割する。そして、各フレーム期間において、点灯するサブフレーム期間の組み合わせを変えることにより、階調を表現する。 As for the time gray scale method, in the digital time gray scale method, one frame period is divided into a plurality of subframe periods. Then, in each frame period, gradation is expressed by changing the combination of the lighting subframe periods.
まず、画素に信号を書き込む期間(以下、書き込み期間)と点灯する期間(以下、
点灯期間)とが分離されている場合のタイミングチャートを図14に示す。まず、信号書き込み期間において、1画面分の信号を全画素に入力する。この間は、画素は点灯しない。信号書き込み期間が終了したのち、点灯期間が始まり、画素が点灯する。次に、次のサブフレームが始まり、信号書き込み期間において、1画面分の信号を全画素に入力する。この間は、画素は点灯しない。信号書き込み期間が終了したのち、点灯期間が始まり、画素が点灯する。
First, a period for writing a signal to a pixel (hereinafter referred to as a writing period) and a period for lighting (hereinafter referred to as a period for writing).
A timing chart in the case where the lighting period is separated is shown in FIG. First, in a signal writing period, a signal for one screen is input to all pixels. During this time, the pixels are not lit. After the signal writing period ends, the lighting period starts and the pixels are lit. Next, the next subframe starts, and a signal for one screen is input to all pixels in the signal writing period. During this time, the pixels are not lit. After the signal writing period ends, the lighting period starts and the pixels are lit.
同様のことを繰り返すことにより、階調を表現することが可能となる。このとき、各サブフレーム期間における点灯期間の長さを、1:2:4:8:・・・というように、2のべき乗にすることにより、様々な階調を表現することが出来る。 By repeating the same thing, it becomes possible to express gradation. At this time, various gradations can be expressed by setting the length of the lighting period in each subframe period to a power of 2, such as 1: 2: 4: 8:.
また、面積階調方式での階調表現と時間諧調方式での階調表現を組み合わせることにより、さらに多くの階調を表現することが出来る。例えば、面積階調部分で2ビット分を表現出来る場合、時間階調部分で6ビット分を表現すると、全体で8ビットの階調を表現することが出来る。 Further, by combining the gradation expression by the area gradation method and the gradation expression by the time gradation method, more gradations can be expressed. For example, when 2 bits can be expressed in the area gradation part, if 6 bits are expressed in the time gradation part, an 8-bit gradation can be expressed as a whole.
この場合の画素構成は、図6,図7の構成を用いればよい。 In this case, the pixel configuration shown in FIGS. 6 and 7 may be used.
なお、信号書き込み期間においては、電源線4903と対向電極4908の電位を制御することにより、発光素子4907には電圧が加わらないようにしておく。例えば、対向電極4908の電位を高くして、発光素子4907に電圧が加わらないようにしたり、対向電極4908に電荷を供給せず、フローティング状態にしてもよい。その結果、信号書き込み期間において、発光素子4907が点灯することを避けることが出来る。
Note that in the signal writing period, voltage is not applied to the light-emitting
次に、画素に信号を書き込む期間(以下、書き込み期間)と点灯する期間(以下
点灯期間)とが分離されていない場合のタイミングチャートを図15に示す。各行において、信号書き込み動作を行うと、すぐに点灯期間が開始する。
Next, FIG. 15 shows a timing chart in the case where a period during which a signal is written to a pixel (hereinafter referred to as a writing period) and a lighting period (hereinafter referred to as a lighting period) are not separated. When a signal writing operation is performed in each row, the lighting period starts immediately.
ある行において、信号を書き込み、所定の点灯期間が終了したのち、次のサブフレームにおける信号の書き込み動作を開始する。これを繰り返すことにより、点灯期間の長さを各々制御することができる。 In a certain row, a signal is written, and after a predetermined lighting period ends, a signal writing operation in the next subframe is started. By repeating this, the length of the lighting period can be controlled.
このようにすることにより、信号の書き込み動作が遅くても、1フレーム内にたくさんのサブフレームを配置することが可能となる。また、1フレーム期間における点灯期間の割合(いわゆるデューティー比)を大きくできるので、消費電力を低減したり、発光素子の劣化を抑制したり、疑似輪郭を抑制することが可能となる。 This makes it possible to arrange many subframes in one frame even if the signal writing operation is slow. Further, since the ratio of the lighting period in one frame period (so-called duty ratio) can be increased, power consumption can be reduced, deterioration of the light emitting element can be suppressed, and pseudo contour can be suppressed.
その場合の画素構成は、図6,図7の構成を用いればよい。その場合、図15において、時刻t0の場合、同時に3行分の画素に信号を入力する必要がある。通常は、同時に複数行の画素に信号を入力することは出来ない。そこで、図16に示すように、1ゲート選択期間を複数(図16では3つ)に分割する。そして、分割された選択期間内で、各々のゲート信号線4901を選択し、その時に対応する信号をソース信号線4902に入力する。例えば、ある1ゲート選択期間において、G1(t0)ではi行目を選択し、G2(t0)ではj行目を選択し、G3(t0)ではk行目を選択する。すると、1ゲート選択期間において、あたかも同時に3行分を選択したかのように動作させることが可能となる。
In this case, the pixel configuration in FIGS. 6 and 7 may be used. In that case, in the case of time t0 in FIG. 15, it is necessary to input signals to the pixels for three rows at the same time. Normally, signals cannot be input to a plurality of rows of pixels at the same time. Therefore, as shown in FIG. 16, one gate selection period is divided into a plurality (three in FIG. 16). Then, each
なお、図15、図16では、同時に3行分の画素に信号を入力する場合について示したが、これに限定されない。さらに多くの行やさらに少ない行に信号を入力してもよい。 Note that although FIGS. 15 and 16 illustrate the case where signals are simultaneously input to pixels for three rows, the present invention is not limited to this. Signals may be input to more or fewer rows.
なお、このような駆動方法の詳細については、例えば、特開2001−324958号公報等に記載されており、その内容を本願と組み合わせて適用することが出来る。 Details of such a driving method are described in, for example, Japanese Patent Application Laid-Open No. 2001-324958, and the contents thereof can be applied in combination with the present application.
次に、画素の信号を消去する動作を行う場合のタイミングチャートを図17に示す。各行において、信号書き込み動作を行い、次の信号書き込み動作が来る前に、画素の信号を消去する。このようにすることにより、点灯期間の長さを容易に制御できるようになる。 Next, FIG. 17 shows a timing chart in the case of performing an operation of erasing the pixel signal. In each row, a signal writing operation is performed, and the pixel signal is erased before the next signal writing operation is performed. In this way, the length of the lighting period can be easily controlled.
ある行において、信号を書き込み、所定の点灯期間が終了したのち、次のサブフレームにおける信号の書き込み動作を開始する。もし、点灯期間が短い場合は、信号消去動作を行い、非点灯状態にする。このようなを繰り返すことにより、点灯期間の長さを制御することが出来る。 In a certain row, a signal is written, and after a predetermined lighting period ends, a signal writing operation in the next subframe is started. If the lighting period is short, a signal erasing operation is performed to turn off the light. By repeating this, the length of the lighting period can be controlled.
このようにすることにより、信号の書き込み動作が遅くても、1フレーム内にたくさんのサブフレームを配置することが可能となる。また、消去動作を行う場合は、消去用のデータはビデオ信号を取得するのと同じ方法で取得する必要がないため、ソースドライバの駆動周波数も低減出来る。 This makes it possible to arrange many subframes in one frame even if the signal writing operation is slow. Further, when performing the erasing operation, it is not necessary to acquire the erasing data by the same method as that for acquiring the video signal, so that the driving frequency of the source driver can be reduced.
その場合の画素構成を図18に示す。消去トランジスタ1104が、駆動用トランジスタ4906のゲートと電源線4903の間に接続されている。
The pixel configuration in that case is shown in FIG. An erasing
ゲート信号線4901を用いて、選択用トランジスタ4904を制御する。選択用トランジスタ4904がオンすると、ソース信号線4902から、保持容量4905にビデオ信号が入力される。すると、ビデオ信号に応じて、駆動用トランジスタ4906がオンオフし、電源線4903から発光素子4907を通って、対向電極4908へ電流が流れる。
The
信号を消去したい場合は、第2ゲート信号線1101を選択して、消去トランジスタ1104をオン状態にして、駆動用トランジスタ4906がオフ状態になるようにする。すると、電源線4903から発光素子4907を通って、対向電極4908へ電流が流れないようになる。その結果、非点灯期間を作ることができ、点灯期間の長さを自由に制御できるようになる。
When the signal is to be erased, the second
図18では、消去トランジスタ1104を用いていたが、別の方法を用いることも出来る。なぜなら、強制的に非点灯期間をつくればよいので、発光素子4907に電流が供給されないようにすればよいからである。よって、電源線4903から発光素子4907を通って、対向電極4908へ電流が流れる経路のどこかに、スイッチを配置して、そのスイッチのオンオフを制御して、非点灯期間を作ればよい。あるいは、駆動用トランジスタ4906のゲート・ソース間電圧を制御して、駆動用トランジスタが強制的にオフになるようにすればよい。
Although the erase
駆動用トランジスタを強制的にオフにする場合の画素構成の例を図19に示す。消去ダイオード1204が、駆動用トランジスタ4906のゲートと第2ゲート信号線1201との間に接続されている。
FIG. 19 shows an example of a pixel configuration when the driving transistor is forcibly turned off. An erasing
信号を消去したい場合は、第2ゲート信号線1201を選択(ここでは、高い電位にする)して、消去ダイオード1204がオンして、第2ゲート信号線1201から駆動用トランジスタ4906のゲートへ電流が流れるようにする。その結果、駆動用トランジスタ4906がオフ状態になる。すると、電源線4903から、発光素子4907を通って、対向電極4908には、電流が流れないようになる。その結果、非点灯期間を作ることができ、点灯期間の長さを自由に制御できるようになる。
When the signal is to be erased, the second
信号を保持しておきたい場合は、第2ゲート信号線1201を非選択(ここでは、低い電位にする)しておく。すると、消去ダイオード1204がオフするので、駆動用トランジスタ4906のゲート電位は保持される。
When it is desired to hold a signal, the second
なお、消去ダイオード1204は、整流性がある素子であれば、なんでもよい。PN型ダイオードでもよいし、PIN型ダイオードでもよいし、ショットキー型ダイオードでもよいし、ツェナー型ダイオードでもよい。
The erasing
また、トランジスタを用いて、ダイオード接続(ゲートとドレインを接続)して、用いても良い。その場合の回路図を図20に示す。消去ダイオード1204として、ダイオード接続したトランジスタ1304を用いている。ここでは、Nチャネル型を用いているが、これに限定されない。Pチャネル型を用いても良い。
Alternatively, a transistor may be used by diode connection (gate and drain connected). A circuit diagram in that case is shown in FIG. As the erasing
なお、さらに別の回路として、図6、図7の回路を用いて、図17のような駆動法を実現することも可能である。その場合のタイミングチャートは、図16と同様にすればよい。図16では、1ゲート選択期間を3つに分割しているが、1ゲート選択期間をここでは、2つに分割する。そして、分割された選択期間内で、各々のゲート信号線を選択し、その時に対応する信号(ビデオ信号と消去するための信号)をソース信号線4902に入力する。例えば、ある1ゲート選択期間において、前半はi行目を選択し、後半はj行目を選択する。そして、i行目が選択されているときは、それようのビデオ信号を入力する。一方、j行目が選択されているときは、駆動トランジスタがオフするような信号を入力する。すると、1ゲート選択期間において、あたかも同時に2行分を選択したかのように動作させることが可能となる。
As another circuit, the driving method as shown in FIG. 17 can be realized by using the circuits shown in FIGS. The timing chart in that case may be the same as that in FIG. In FIG. 16, one gate selection period is divided into three, but here, one gate selection period is divided into two. Then, each gate signal line is selected within the divided selection period, and a signal (a video signal and a signal for erasing) corresponding to that time is input to the
なお、このような駆動方法の詳細については、例えば、特開2001−324958号公報等に記載されており、その内容を本願と組み合わせて適用することが出来る。 Details of such a driving method are described in, for example, Japanese Patent Application Laid-Open No. 2001-324958, and the contents thereof can be applied in combination with the present application.
なお、本実施の形態において示したタイミングチャートや画素構成や駆動方法は、一例であり、これに限定されない。様々なタイミングチャートや画素構成や駆動方法に適用することが可能である。 Note that the timing chart, the pixel configuration, and the driving method shown in this embodiment mode are examples, and the present invention is not limited to this. The present invention can be applied to various timing charts, pixel configurations, and driving methods.
次に、デジタル階調法の場合における、駆動トランジスタの動作領域について述べる。 Next, the operation region of the driving transistor in the case of the digital gradation method will be described.
例えば、飽和領域で動作させる場合は、発光素子の電圧電流特性が劣化しても、そこを流れる電流値が変化しない、という利点がある。そのため、焼き付きの影響を受けにくい。ただし、駆動トランジスタの電流特性がばらつくと、そこを流れる電流もばらついてしまう。そのため、表示ムラを生じてしまう場合がある。 For example, when operating in the saturation region, there is an advantage that even if the voltage-current characteristics of the light emitting element deteriorate, the value of the current flowing therethrough does not change. Therefore, it is not easily affected by image sticking. However, if the current characteristics of the driving transistor vary, the current flowing therethrough also varies. Therefore, display unevenness may occur.
それに対して、線形領域で動作させると、駆動トランジスタの電流特性がばらついても、そこを流れる電流値は影響を受けにくい。そのため、表示ムラが生じにくい。また、駆動トランジスタのゲート・ソース間電圧(の絶対値)が大きくなりすぎないことにより、消費電力も小さくできる。 On the other hand, when operating in the linear region, even if the current characteristics of the driving transistor vary, the value of the current flowing therethrough is not easily affected. For this reason, display unevenness is unlikely to occur. Further, since the gate-source voltage (absolute value) of the driving transistor does not become too large, the power consumption can be reduced.
さらに、駆動トランジスタのゲート・ソース間電圧(の絶対値)を大きくすると、駆動トランジスタの電流特性がばらついても、そこを流れる電流値は影響をほとんど受けなくなる。ただし、発光素子の電圧電流特性が劣化すると、そこを流れる電流値が変化してしまう場合がある。そのため、焼き付きの影響を受けやすくなる。 Furthermore, if the gate-source voltage (the absolute value thereof) of the drive transistor is increased, even if the current characteristics of the drive transistor vary, the value of the current flowing therethrough is hardly affected. However, when the voltage-current characteristics of the light-emitting element deteriorate, the value of current flowing there may be changed. Therefore, it becomes easy to be affected by image sticking.
このように、駆動トランジスタを飽和領域で動作させると、発光素子の特性が変化しても、電流値が変化しない。よって、その場合、駆動トランジスタは、電流源として動作していると見なせる。したがって、このような駆動を定電流駆動と呼ぶことにする。 In this manner, when the driving transistor is operated in the saturation region, the current value does not change even if the characteristics of the light emitting element change. Therefore, in that case, the driving transistor can be regarded as operating as a current source. Therefore, such driving is called constant current driving.
また、駆動トランジスタを線形領域で動作させると、駆動トランジスタの電流特性がばらついても、電流値が変化しない。よって、その場合、駆動トランジスタは、スイッチとして動作していると見なせる。よって、発光素子には、電源線の電圧がそのまま加わっているように見なせる。したがって、このような駆動を定電圧駆動と呼ぶことにする。 Further, when the driving transistor is operated in the linear region, the current value does not change even if the current characteristics of the driving transistor vary. Therefore, in that case, the driving transistor can be regarded as operating as a switch. Therefore, it can be considered that the voltage of the power supply line is applied to the light emitting element as it is. Therefore, such driving is called constant voltage driving.
なお、本実施の形態は、実施の形態1〜実施の形態3に関連して、詳細に述べたものである。よって、本実施の形態で述べた内容は、実施の形態1〜実施の形態3で述べた内容と自由に組み合わせることが出来る。
This embodiment has been described in detail in relation to the first to third embodiments. Therefore, the contents described in this embodiment can be freely combined with the contents described in
(実施の形態5)
次に、本発明の表示装置における画素のレイアウトについて述べる。例としては、図7に示した回路図について、そのレイアウト図を図21に示す。なお、回路図やレイアウト図は、図7や図21に限定されない。
(Embodiment 5)
Next, a pixel layout in the display device of the present invention will be described. As an example, FIG. 21 shows a layout diagram of the circuit diagram shown in FIG. Note that the circuit diagrams and layout diagrams are not limited to those in FIGS.
選択用トランジスタ4904、4804、駆動用トランジスタ4906、4806,発光素子4907、4807の電極が配置されている。選択用トランジスタ4904、4804のソースとドレインは各々、ソース信号線4902と、駆動用トランジスタ4906か4806のゲートとに接続されている。選択用トランジスタ4904のゲートは、ゲート信号線4901に接続され、選択用トランジスタ4804のゲートは、ゲート信号線4801に接続されている。駆動用トランジスタ4906、4806のソースとドレインは各々、電源線4903と、発光素子4907か4807の電極とに接続されている。保持容量4905、4805は、駆動用トランジスタ4906か4806のゲートと、電源線4903との間に接続されている。
Electrodes of the
ソース信号線4902、電源線4903は、第2配線によって形成され、ゲート信号線4901、4801は、第1配線によって形成されている。
The
トップゲート構造の場合は、基板、半導体層、ゲート絶縁膜、第1配線、層間絶縁膜、第2配線、の順で膜が構成される。ボトムゲート構造の場合は、基板、第1配線、ゲート絶縁膜、半導体層、層間絶縁膜、第2配線、の順で膜が構成される。 In the case of the top gate structure, the film is formed in the order of the substrate, the semiconductor layer, the gate insulating film, the first wiring, the interlayer insulating film, and the second wiring. In the case of the bottom gate structure, the film is formed in the order of the substrate, the first wiring, the gate insulating film, the semiconductor layer, the interlayer insulating film, and the second wiring.
次に、図22に、薄膜トランジスタ(TFT)とそれに接続する発光素子で構成される画素の断面図を示す。 Next, FIG. 22 shows a cross-sectional view of a pixel including a thin film transistor (TFT) and a light emitting element connected to the thin film transistor.
図22において、基板700上に、下地層701、TFT750を構成する半導体層702、容量部751の一方の電極を構成する半導体層752が形成されている。その上層には第1絶縁層703が形成され、TFT750にあってはゲート絶縁層として、容量部751にあっては容量を形成するための誘電体層として機能する。
In FIG. 22, a
第1絶縁層703上にはゲート電極704と容量部751の他方の電極を形成する導電層754が形成されている。TFT750に接続する配線707は、発光素子712の第1電極708と接続している。この第1電極708は、第3絶縁層706上に形成されている。第1絶縁層703と第3絶縁層706との間には、第2絶縁層705が形成されていてもよい。発光素子712は、第1電極708、EL層709、第2電極710で構成される。また、第1電極708の周辺端部及び、第1電極708と配線707との接続部を覆うように第4絶縁層711が形成されている。
A
次に、上記に示す構成の詳細を説明する。基板700としては、例えばバリウムホウケイ酸ガラスや、アルミノホウケイ酸ガラスなどのガラス基板、石英基板、セラミック基板等を用いることができる。また、ステンレスを含む金属基板または半導体基板の表面に絶縁膜を形成したものを用いても良い。プラスチック等の可撓性を有する合成樹脂からなる基板を用いても良い。基板700の表面を、化学的機械研磨(CMP)法などの研磨により平坦化しておいても良い。
Next, the detail of the structure shown above is demonstrated. As the
下地層701としては、酸化珪素や、窒化珪素または窒化酸化珪素などの絶縁膜を用いることができる。下地層701によって、基板700に含まれるNaなどのアルカリ金属やアルカリ土類金属が半導体層702に拡散しTFT750の特性に悪影響をおよぼすのを防ぐことができる。図22では、下地層701を単層の構造としているが、2層あるいはそれ以上の複数層で形成してもよい。なお、石英基板など不純物の拡散がさして問題とならない場合は、下地層701を必ずしも設ける必要はない。
As the
また、マイクロ波で励起され、電子温度が2eV以下、イオンエネルギーが5eV以下、電子密度が1011〜1013/cm3程度である高密度プラズマで、ガラス基板の表面を直接処理しても良い。プラズマの生成はラジアルスロットアンテナを用いたマイクロ波励起のプラズマ処理装置を用いることができる。このとき、窒素(N2)、またはアンモニア(NH3)、亜酸化窒素(N2O)などの窒化物気体を導入すると、ガラス基板の表面を窒化することができる。このガラス基板の表面に形成された窒化物層は、窒化珪素を主成分とするので、ガラス基板側から拡散してくる不純物のブロッキング層として利用することができる。この窒化物層の上に酸化珪素膜または酸窒化珪素膜をプラズマCVD法で形成して下地層701としても良い。
Alternatively, the surface of the glass substrate may be directly treated with high-density plasma excited by microwaves, having an electron temperature of 2 eV or less, an ion energy of 5 eV or less, and an electron density of about 10 11 to 10 13 / cm 3. . Plasma generation can be performed using a microwave-excited plasma processing apparatus using a radial slot antenna. At this time, when a nitride gas such as nitrogen (N 2 ), ammonia (NH 3 ), or nitrous oxide (N 2 O) is introduced, the surface of the glass substrate can be nitrided. Since the nitride layer formed on the surface of the glass substrate contains silicon nitride as a main component, it can be used as a blocking layer for impurities diffused from the glass substrate side. A silicon oxide film or a silicon oxynitride film may be formed on the nitride layer by a plasma CVD method to form the
他にも、酸化珪素や、酸窒化珪素などによる下地層701の表面に対し同様なプラズマ処理を行うことにより、その表面及び表面から1〜10nmの深さを窒化処理をすることができる。このきわめて薄い窒化珪素の層により、その上に形成する半導体層へ応力の影響を与えることなくブロッキング層とすることができる。
In addition, by performing similar plasma treatment on the surface of the
半導体層702及び半導体層752としては、パターニングされた結晶性半導体膜を用いることが好ましい。なお、パターニングとは、膜を形状加工することをいい、フォトリソグラフィー技術によって膜のパターンを形成すること(例えば、感光性アクリルにコンタクトホールを形成することや、感光性アクリルをスペーサとなるように形状加工することも含む)や、フォトリソグラフィー技術によってマスクパターンを形成し、当該マスクパターンを用いてエッチング加工を行うことなどをいう。結晶性半導体膜は非晶質半導体膜を結晶化して得ることができる。結晶化方法としては、レーザ結晶化法、RTA又はファーネスアニール炉を用いる熱結晶化法、結晶化を助長する金属元素を用いる熱結晶化法等を用いることができる。半導体層702は、チャネル形成領域と、一導電型を付与する不純物元素が添加された一対の不純物領域とを有する。なお、チャネル形成領域と一対の不純物領域との間に、該不純物元素が低濃度で添加された不純物領域を有していてもよい。半導体層752には、全体に一導電型若しくはそれと逆の導電型を付与する不純物元素が添加された構成とすることができる。
As the
第1絶縁層703としては、酸化珪素、窒化珪素または窒化酸化珪素等を用い、単層または複数の膜を積層させて形成することができる。この場合において、当該絶縁膜の表面を、前述と同様に、マイクロ波で励起され、電子温度が2eV以下、イオンエネルギーが5eV以下、電子密度が1011〜1013/cm3程度である高密度プラズマ処理によって酸化又は窒化処理して緻密化しても良い。この処理は第1絶縁層703の成膜に先立って行っても良い。すなわち、半導体層702の表面に対してプラズマ処理を行う。このとき、基板温度を300〜450℃とし、酸化雰囲気(O2、N2Oなど)又は窒化雰囲気(N2、NH3など)で処理することにより、その上に堆積するゲート絶縁層と良好な界面を形成することができる。
The first insulating
ゲート電極704及び導電層754としては、Ta、W、Ti、Mo、Al、Cu、Cr、Ndから選ばれた一種の元素または該元素を複数含む合金若しくは化合物からなる単層または積層構造を用いることができる。
As the
TFT750は、半導体層702と、ゲート電極704と、半導体層702とゲート電極704との間の第1絶縁層703とによって構成される。図22では、画素を構成するTFT750として、発光素子712の第1電極708に接続されるものを示している。このTFT750は、ゲート電極704を半導体層702上に複数配置したマルチゲート型の構成を示している。すなわち、複数のTFTが直列に接続された構成を有している。このような構成により、不用意なオフ電流の増加を抑制することができる。なお、また、図22では、TFT750をトップゲート型のTFTとして示したが、半導体層の下方にゲート電極を有するボトムゲート型のTFTであっても良いし、半導体層の上下にゲート電極を有するデュアルゲート型のTFTであっても良い。
The
容量部751は、第1絶縁層703を誘電体とし、第1絶縁層703を挟んで対向する半導体層752と導電層754とを一対の電極として構成される。なお、図22では、画素に設ける容量素子として、一対の電極の一方をTFT750の半導体層702と同時に形成される半導体層752とし、他方の導電層754をゲート電極704と同時に形成される層とする例を示したが、この構成に限定されない。
The
第2絶縁層705は窒化珪素膜などイオン性不純物をブロッキングするバリア性の絶縁膜であることが望ましい。この第2絶縁層705は窒化シリコンまたは酸窒化シリコンで形成する。この第2絶縁層705は、半導体層702の汚染を防ぐ保護膜としての機能を含んでいる。この第2絶縁層705を堆積した後に、水素ガスを導入して前述のようにマイクロ波で励起された高密プラズマ処理をすることで、第2絶縁層705の水素化を行っても良い。または、アンモニアガスを導入して、第2絶縁層705の窒化と水素化を行っても良い。または、酸素、N2Oガスなどと水素ガスを導入して、酸化窒化処理と水素化処理を行っても良い。この方法により、窒化処理、酸化処置若しくは酸化窒化処理を行うことにより第2絶縁層705の表面を緻密化することができる。それにより保護膜としての機能を強化することができる。この第2絶縁層705に導入された水素は、その後400〜450℃の熱処理をすることにより、第2絶縁層705を形成する窒化シリコンから水素を放出させて、半導体層702の水素化をすることができる。
The second
第3絶縁層706としては、無機絶縁膜や有機絶縁膜を用いることができる。無機絶縁膜としては、CVD法により形成された酸化シリコン膜や、SOG(Spin On Glass)膜(塗布酸化珪素膜)などを用いることができる。有機絶縁膜としてはポリイミド、ポリアミド、BCB(ベンゾシクロブテン)、アクリルまたはポジ型感光性有機樹脂、ネガ型感光性有機樹脂等の膜を用いることができる。また、第3絶縁層706として、シリコン(Si)と酸素(O)との結合で骨格構造が構成される材料を用いることができる。この材料の置換基として、少なくとも水素を含む有機基(例えばアルキル基、芳香族炭化水素)が用いられる。置換基として、フルオロ基を用いてもよい。または置換基として、少なくとも水素を含む有機基と、フルオロ基とを用いてもよい。
As the third insulating
配線707としては、Al、Ni、C、W、Mo、Ti、Pt、Cu、Ta、Au、Mnから選ばれた一種の元素または該元素を複数含む合金からなる単層または積層構造を用いることができる。
As the
第1電極708及び第2電極710の一方もしくは両方を透明電極とすることができる。透明電極としては、酸化タングステンを含むインジウム酸化物(IWO)、酸化タングステンを含むインジウム亜鉛酸化物(IWZO)、酸化チタンを含むインジウム酸化物(ITiO)、酸化チタンを含むインジウム錫酸化物(ITTiO)、モリブデン含む酸化インジウムスズ(ITMO)などを用いることができる。勿論、インジウム錫酸化物(ITO)、インジウム亜鉛酸化物(IZO)、酸化ケイ素を添加したインジウム錫酸化物(ITSO)なども用いることができる。
One or both of the
第1電極708及び第2電極710の少なくとも一方は、透光性を有さない材料で形成されていてもよい。例えば、LiやCs等のアルカリ金属、およびMg、Ca、Sr等のアルカリ土類金属、これらを含む合金(Mg:Ag、Al:Li、Mg:Inなど)、およびこれらの化合物(CaF2、Ca3N2)の他、YbやEr等の希土類金属を用いることができる。
At least one of the
第4絶縁層711としては、第3絶縁層706と同様の材料を用いて形成することができる。
The fourth insulating
発光素子712は、EL層709と、それを挟む第1電極708及び第2電極710とによって構成される。第1電極708及び第2電極710の一方が陽極に相当し、他方が陰極に相当する。発光素子712は、陽極と陰極の間にしきい値電圧より大きい電圧が順バイアスで印加されると、陽極から陰極に電流が流れて発光する。
The
EL層709は、単数または複数の層で構成されている。複数の層で構成されている場合、これらの層は、キャリア輸送特性の観点から正孔注入層、正孔輸送層、発光層、電子輸送層、電子注入層などに分類することができる。なお各層の境目は必ずしも明確である必要はなく、互いの層を構成している材料が一部混合し、界面が不明瞭になっている場合もある。各層には、有機系の材料、無機系の材料を用いることが可能である。有機系の材料として、高分子系、中分子系、低分子系のいずれの材料も用いることが可能である。
The
EL層709は、正孔注入輸送層、発光層、電子注入輸送層など、機能の異なる複数の層を用いて構成することが好ましい。正孔注入輸送層は、ホール輸送性の有機化合物材料と、その有機化合物材料に対して電子受容性を示す無機化合物材料とを含む複合材料で形成することが好ましい。このような構成とすることで、本来内在的なキャリアをほとんど有さない有機化合物に多くのホールキャリアが発生し、極めて優れたホール注入性・輸送性が得られる。この効果により、従来よりも駆動電圧を低くすることができる。また、駆動電圧の上昇を招くことなく正孔注入輸送層を厚くすることができるため、ゴミ等に起因する発光素子の短絡も抑制することができる。
The
ホール輸送性の有機化合物材料としては、例えば、銅フタロシアニン(略称:CuPc)、4,4’,4’’−トリス[N−(3−メチルフェニル)−N−フェニルアミノ]トリフェニルアミン(略称:MTDATA)、1,3,5−トリス[N,N−ジ(m−トリル)アミノ]ベンゼン(略称:m−MTDAB)、N,N’−ジフェニル−N,N’−ビス(3−メチルフェニル)−1,1’−ビフェニル−4,4’−ジアミン(略称:TPD)、4,4’−ビス[N−(1−ナフチル)−N−フェニルアミノ]ビフェニル(略称:NPB)、4,4’−ビス{N−[4−ジ(m−トリル)アミノ]フェニル−N−フェニルアミノ}ビフェニル(略称:DNTPD)、などが挙げられるが、これらに限定されることはない。 Examples of the hole transporting organic compound material include copper phthalocyanine (abbreviation: CuPc), 4,4 ′, 4 ″ -tris [N- (3-methylphenyl) -N-phenylamino] triphenylamine (abbreviation). : MTDATA), 1,3,5-tris [N, N-di (m-tolyl) amino] benzene (abbreviation: m-MTDAB), N, N′-diphenyl-N, N′-bis (3-methyl) Phenyl) -1,1′-biphenyl-4,4′-diamine (abbreviation: TPD), 4,4′-bis [N- (1-naphthyl) -N-phenylamino] biphenyl (abbreviation: NPB), 4 , 4′-bis {N- [4-di (m-tolyl) amino] phenyl-N-phenylamino} biphenyl (abbreviation: DNTPD), and the like, but is not limited thereto.
電子受容性を示す無機化合物材料としては、酸化チタン、酸化ジルコニウム、酸化バナジウム、酸化モリブデン、酸化タングステン、酸化レニウム、酸化ルテニウム、酸化亜鉛などが挙げられる。特に酸化バナジウム、酸化モリブデン、酸化タングステン、酸化レニウムは真空蒸着が可能で扱いやすいため、好適である。 Examples of the inorganic compound material that exhibits electron acceptability include titanium oxide, zirconium oxide, vanadium oxide, molybdenum oxide, tungsten oxide, rhenium oxide, ruthenium oxide, and zinc oxide. Vanadium oxide, molybdenum oxide, tungsten oxide, and rhenium oxide are particularly preferable because they can be vacuum-deposited and are easy to handle.
電子注入輸送層は、電子輸送性の有機化合物材料を用いて形成する。具体的には、トリス(8−キノリノラト)アルミニウム(略称:Alq3)、トリス(4−メチル−8−キノリノラト)アルミニウム(略称:Almq3)、ビス(2−メチル−8−キノリノラト)(4−フェニルフェノラト)アルミニウム(略称:BAlq)、バソキュプロイン(略称:BCP)、2−(4−ビフェニリル)−5−(4−tert−ブチルフェニル)−1,3,4−オキサジアゾール(略称:PBD)、3−(4−ビフェニリル)−4−フェニル−5−(4−tert−ブチルフェニル)−1,2,4−トリアゾール(略称:TAZ)、などが挙げられるが、これらに限定されることはない。 The electron injecting and transporting layer is formed using an organic compound material having an electron transporting property. Specifically, tris (8-quinolinolato) aluminum (abbreviation: Alq 3 ), tris (4-methyl-8-quinolinolato) aluminum (abbreviation: Almq 3 ), bis (2-methyl-8-quinolinolato) (4- Phenylphenolato) aluminum (abbreviation: BAlq), bathocuproine (abbreviation: BCP), 2- (4-biphenylyl) -5- (4-tert-butylphenyl) -1,3,4-oxadiazole (abbreviation: PBD) ), 3- (4-biphenylyl) -4-phenyl-5- (4-tert-butylphenyl) -1,2,4-triazole (abbreviation: TAZ), and the like. There is no.
EL層709は、9,10−ジ(2−ナフチル)アントラセン(略称:DNA)、9,10−ジ(2−ナフチル)−2−tert−ブチルアントラセン(略称:t−BuDNA)、4,4’−ビス(2,2−ジフェニルビニル)ビフェニル(略称:DPVBi)、クマリン30、クマリン6、クマリン545、クマリン545T、ルブレン、2,5,8,11−テトラ(tert−ブチル)ペリレン(略称:TBP)、9,10−ジフェニルアントラセン(略称:DPA)、5,12−ジフェニルテトラセン (略称:DPT)、4−(ジシアノメチレン)−2−メチル−6−[p−(ジメチルアミノ)スチリル]−4H−ピラン(略称:DCM1)、4−(ジシアノメチレン)−2−メチル−6−[2−(ジュロリジン−9−イル)エテニル]−4H−ピラン(略称:DCM2)などが挙げられる。また、ビス{2−[3’,5’−ビス(トリフルオロメチル)フェニル]ピリジナト−N,C2’}イリジウム(ピコリナート)(略称:Ir(CF3ppy)2(pic))、トリス(2−フェニルピリジナト−N,C2’)イリジウム(略称:Ir(ppy)3)、ビス(2−フェニルピリジナト−N,C2’)イリジウム(アセチルアセトナート)(略称:Ir(ppy)2(acac))、ビス[2−(2’−チエニル)ピリジナト−N,C3’]イリジウム(アセチルアセトナート)(略称:Ir(thp)2(acac))、ビス(2−フェニルキノリナト−N,C2’)イリジウム(アセチルアセトナート)(略称:Ir(pq)2(acac))、などの燐光を放出できる化合物用いることもできる。
The
また、EL層709は一重項励起発光材料と金属錯体などを含む三重項励起材料を用いても良い。例えば、赤色の発光性の画素、緑色の発光性の画素及び青色の発光性の画素のうち、輝度半減時間が比較的短い赤色の発光性の画素を三重項励起発光材料で形成し、他を一重項励起発光材料で形成する。三重項励起発光材料は発光効率が良いので、同じ輝度を得るのに消費電力が少なくて済むという特徴がある。すなわち、赤色画素に適用した場合、発光素子に流す電流量が少なくて済むので、信頼性を向上させることができる。低消費電力化として、赤色の発光性の画素と緑色の発光性の画素とを三重項励起発光材料で形成し、青色の発光性の画素を一重項励起発光材料で形成しても良い。人間の視感度が高い緑色の発光素子も三重項励起発光材料で形成することで、より低消費電力化を図ることができる。
The
EL層709は、発光波長帯の異なる発光層を画素毎に形成して、カラー表示を行う構成としても良い。典型的には、R(赤)、G(緑)、B(青)の各色に対応した発光層を形成する。この場合にも、画素の光放射側にその発光波長帯の光を透過するフィルターを設けた構成とすることで、色純度の向上や、画素部の鏡面化(映り込み)の防止を図ることができる。フィルターを設けることで、従来必要であるとされていた円偏光板などを省略することが可能となり、発光層から放射される光の損失を無くすことができる。さらに、斜方から画素部(表示画面)を見た場合に起こる色調の変化を低減することができる。
The
なお、トランジスタとして、半導体層にポリシリコンを用いたものだけでなく、アモルファスシリコンを用いたものでもよい。 Note that the transistor is not limited to the one using polysilicon for the semiconductor layer, but may be one using amorphous silicon.
そこで、次に、トランジスタの半導体層にアモルファスシリコン(a−Si:H)膜を用いた場合について説明する。図23にはトップゲートのトランジスタ、図24及び図25にはボトムゲートのトランジスタの場合について示す。 Therefore, the case where an amorphous silicon (a-Si: H) film is used for the semiconductor layer of the transistor will be described next. FIG. 23 shows the case of a top gate transistor, and FIGS. 24 and 25 show the case of a bottom gate transistor.
アモルファスシリコンを半導体層に用いたトップゲート構造のトランジスタの断面を図23(a)に示す。に示すように、基板2801上に下地膜2802が形成されている。さらに下地膜2802上に画素電極2803が形成されている。また、画素電極2803と同層に同じ材料からなる第1の電極2804が形成されている。
FIG. 23A shows a cross section of a top-gate transistor using amorphous silicon as a semiconductor layer. As shown, a
基板はガラス基板、石英基板、セラミック基板などを用いることができる。また、下地膜2802としては、窒化アルミニウム(AlN)や酸化シリコン(SiO2)、酸化窒化シリコン(SiOxNy)などの単層やこれらの積層を用いることができる。
As the substrate, a glass substrate, a quartz substrate, a ceramic substrate, or the like can be used. As the
また、下地膜2802上に配線2805及び配線2806が形成され、画素電極2803の端部が配線2805で覆われている。配線2805及び配線2806の上部にN型の導電型を有するN型半導体層2807及びN型半導体層2808が形成されている。また、配線2806と配線2805の間であって、下地膜2802上に半導体層2809が形成されている。そして、半導体層2809の一部はN型半導体層2807及びN型半導体層2808上にまで延長されている。なお、この半導体層はアモルファスシリコン(a−Si:H)、微結晶半導体(μ−Si:H)等の非結晶性を有する半導体膜で形成されている。また、半導体層2809上にゲート絶縁膜2810が形成されている。また、ゲート絶縁膜2810と同層の同じ材料からなる絶縁膜2811が第1の電極2804上にも形成されている。なお、ゲート絶縁膜2810としては酸化シリコン膜や窒化シリコン膜などが用いられる。
In addition, a
また、ゲート絶縁膜2810上に、ゲート電極2812が形成されている。また、ゲート電極と同層に同じ材料でなる第2の電極2813が第1の電極2804上に絶縁膜2811を介して形成されている。第1の電極2804及び第2の電極2813で絶縁膜2811を挟まれた容量素子2819が形成されている。また、画素電極2803の端部、駆動トランジスタ2818及び容量素子2819を覆い、絶縁物2814が形成されている。
A
絶縁物2814及びその開口部に位置する画素電極2803上に有機化合物を含む層2815及び対向電極2816が形成され、画素電極2803と対向電極2816とで有機化合物を含む層2815が挟まれた領域では発光素子2817が形成されている。
In the region where the
また、図23(a)に示す第1の電極2804を図23(b)に示すように第1の電極2820で形成してもよい。第1の電極2820は配線2805及び2806と同層の同一材料で形成されている。
Alternatively, the
また、アモルファスシリコンを半導体層に用いたボトムゲート構造のトランジスタを用いた表示装置のパネルの部分断面を図24に示す。 FIG. 24 shows a partial cross section of a panel of a display device using a bottom-gate transistor using amorphous silicon as a semiconductor layer.
基板2901上に下地膜2902が形成されている。さらに下地膜2902上にゲート電極2903が形成されている。また、ゲート電極2903と同層に同じ材料からなる第1の電極2904が形成されている。ゲート電極2903の材料にはリンが添加された多結晶シリコンを用いることができる。多結晶シリコンの他に、金属とシリコンの化合物であるシリサイドでもよい。
A
また、ゲート電極2903及び第1の電極2904を覆うようにゲート絶縁膜2905が形成されている。ゲート絶縁膜2905としては酸化シリコン膜や窒化シリコン膜などが用いられる。
A
また、ゲート絶縁膜2905上に、半導体層2906が形成されている。また、半導体層2906と同層に同じ材料からなる半導体層2907が形成されている。
A
基板はガラス基板、石英基板、セラミック基板などを用いることができる。また、下地膜2902としては、窒化アルミニウム(AlN)や酸化シリコン(SiO2)、酸化窒化シリコン(SiOxNy)などの単層やこれらの積層を用いることができる。
As the substrate, a glass substrate, a quartz substrate, a ceramic substrate, or the like can be used. As the
半導体層2906上にはN型の導電性を有するN型半導体層2908、2909が形成され、半導体層2907上にはN型半導体層2910が形成されている。
N-
N型半導体層2908、2909、上にはそれぞれ配線2911、2912が形成され、N型半導体層2910上には配線2911及び2912と同層の同一材料からなる導電層2913が形成されている。
半導体層2907、N型半導体層2910及び導電層2913からなる第2の電極が構成される。なお、この第2の電極と第1の電極2904でゲート絶縁膜2905を挟み込んだ構造の容量素子2920が形成されている。
A second electrode including the
また、配線2911の一方の端部は延在し、その延在した配線2911上部に接して画素電極2914が形成されている。
One end of the
また、画素電極2914の端部、駆動トランジスタ2919及び容量素子2920を覆うように絶縁物2915が形成されている。
An
画素電極2914及び絶縁物2915上には有機化合物を含む層2916及び対向電極2917が形成され、画素電極2914と対向電極2917とで有機化合物を含む層2916が挟まれた領域では発光素子2918が形成されている。
A
容量素子の第2の電極の一部となる半導体層2907及びN型半導体層2910は設けなくても良い。つまり第2の電極は導電層2913とし、第1の電極2904と導電層2913でゲート絶縁膜2905が挟まれた構造の容量素子としてもよい。
The
なお、図24(a)において、配線2911を形成する前に画素電極2914を形成することで、図24(b)に示すような、画素電極2914と同じ材料からなる第2の電極2921と第1の電極2904でゲート絶縁膜2905が挟まれた構造の容量素子2920を形成することができる。
Note that in FIG. 24A, by forming the
なお、図24では、逆スタガ型のチャネルエッチ構造のトランジスタについて示したが、もちろんチャネル保護構造のトランジスタでも良い。チャネル保護構造のトランジスタの場合について、図25(a)、(b)を用いて説明する。 Note that although an inverted staggered channel-etched transistor is shown in FIG. 24, a channel-protective transistor may of course be used. The case of a transistor with a channel protective structure will be described with reference to FIGS.
図25(a)に示すチャネル保護型構造のトランジスタは図24(a)に示したチャネルエッチ構造の駆動トランジスタ2919の半導体層2906のチャネルが形成される領域上にエッチングのマスクとなる絶縁物3001が設けられている点が異なり、他の共通しているところは共通の符号を用いている。
A transistor with a channel protection structure illustrated in FIG. 25A is an
また、同様に、図25(b)に示すチャネル保護型構造のトランジスタは図24(b)に示したチャネルエッチ構造の駆動トランジスタ2919の半導体層2906のチャネルが形成される領域上にエッチングのマスクとなる絶縁物3001が設けられている点が異なり、他の共通しているところは共通の符号を用いている。
Similarly, in the channel protection type transistor shown in FIG. 25B, an etching mask is formed over a region where the channel of the
本発明の画素を構成するトランジスタの半導体層(チャネル形成領域やソース領域やドレイン領域など)に非晶質半導体膜を用いることで、製造コストを削減することができる。例えば、図6や図7に示す画素構成を用いることで非晶質半導体膜を適用することが可能である。 By using an amorphous semiconductor film for a semiconductor layer (a channel formation region, a source region, a drain region, or the like) of a transistor included in the pixel of the present invention, manufacturing cost can be reduced. For example, an amorphous semiconductor film can be applied by using the pixel structure shown in FIGS.
なお、本発明の画素構成の適用することができるトランジスタの構造や、容量素子の構造は上述した構成に限られず、さまざまな構成のトランジスタの構造や、容量素子の構造のものを用いることができる。 Note that the structure of the transistor to which the pixel structure of the present invention can be applied and the structure of the capacitor are not limited to those described above, and transistors having various structures and structures of capacitors can be used. .
なお、本実施の形態で述べた内容は、実施の形態1〜4で述べた内容と自由に組み合わせて実施することができる。
Note that the contents described in this embodiment can be implemented by being freely combined with the contents described in
(実施の形態6)
本発明の表示装置における画素と駆動回路の構成を図45〜図47を参照して説明する。
(Embodiment 6)
The structure of the pixel and the driver circuit in the display device of the present invention will be described with reference to FIGS.
図45に本発明に係る表示パネルの構成を示す。この表示パネルは基板20上に、サブ画素を構成する表示領域30が複数配列された画素部21、走査線33の信号を制御する走査線駆動回路22、データ線31の信号を制御するデータ線駆動回路23を有している。また、サブ画素を構成する表示領域30に含まれる発光素子37の輝度変化を補正するためのモニタ回路24が設けられていても良い。発光素子37とモニタ回路24に含まれる発光素子は同じ構造を有している。発光素子37の構造は一対の電極間にエレクトロルミネセンスを発現する材料を含む層を挟んだ形となっている。
FIG. 45 shows a configuration of a display panel according to the present invention. The display panel includes a
基板20の周辺部には、走査線駆動回路22に外部回路から信号を入力する入力端子25、データ線駆動回路23に外部回路から信号を入力する入力端子26、モニタ回路24に信号を入力する入力端子29を有している。
In the peripheral portion of the
サブ画素を構成する表示領域30には、データ線31に接続するトランジスタ34と、電源線32と発光素子37との間に直列に挿入されて接続するトランジスタ35を含んでいる。トランジスタ34のゲートは走査線33の接続し、走査信号で選択されたとき、データ線31の信号を、サブ画素を構成する表示領域30に入力する。入力された信号はトランジスタ35のゲートに与えられ、また、保持容量部36を充電する。この信号に応じて、電源線32と発光素子37は導通状態となり、発光素子37が発光する。
The
サブ画素を構成する表示領域に設けた発光素子37を発光させるためには外部回路から電力を供給する必要がある。画素部21に設けられる電源線32は、入力端子27で外部回路と接続される。電源線32は引き回す配線の長さにより抵抗損失が生じるので、入力端子27は基板20の周辺部に複数箇所設けることが好ましい。入力端子27は基板20の両端部に設け、画素部21の面内で輝度ムラが目立たないように配置されている。すなわち、画面の中で片側が明るく、反対側が暗くなってしまうことを防いでいる。また、一対の電極を備えた発光素子37であって、電源線32と接続する電極とは反対側の電極は、複数のサブ画素を構成する表示領域30で共有する共通電極として形成されるが、この電極の抵抗損失も低くするために、端子28を複数個備えている。
In order to cause the
次に、サブ画素を構成する表示領域30の一例を、図46、図47を参照して詳細に説明する。なお、図46はサブ画素を構成する表示領域30の上面図を示し、その図中に示す切断線A−B、C−D、E−Fに対応する縦断面図を図47に示す。以下の説明では、図46と図47の両者を参照して説明する。
Next, an example of the
走査線33とデータ線31は異なる層で形成され、絶縁層57を挟んで交差している。走査線33は、ゲート絶縁層55を挟んで半導体層40と交差する部分で、トランジスタのゲート電極として機能する。この場合、トランジスタ34を、半導体層40の配置に合わせて、走査線33を分岐させて複数箇所で半導体層40と交差部を設けると、一対のソースとドレイン間に複数のチャネル形成領域が直列に配列する所謂マルチゲートトランジスタとすることができる。
The
トランジスタ35と接続する電源線32は抵抗が低いことが望まれるので、特に抵抗率の低いAlやCuなどを用いることが好ましい。Cu配線を形成する場合は、バリア層と組み合わせて絶縁層中に形成することができる。図47では、基板20上であって、半導体層41よりも下層に形成する一例を示している。基板20の表面にはバリア層50が形成され、基板20に含まれるアルカリ金属などの不純物のしみ出しを防いでいる。電源線32は、絶縁層51に形成された開孔にバリア層52とCu層59によって形成されている。バリア層52は、タンタル(Ta)、窒化タンタル(TaN)、窒化タングステン(WN)、窒化チタン(TiN)などによって形成されている。Cu層59は、シード層をスパッタリングで形成した後、メッキにより1〜5μmの厚さに堆積され、化学的機械研磨により平坦化処理がされている。すなわち、ダマシンプロセスを用いることにより絶縁層51に埋め込まれた形状にすることができる。
Since it is desired that the
絶縁層51上には、半導体層40、41にとっての下地絶縁層が形成されている。下地絶縁層の構成は限定されないが、窒化シリコン層53と酸化シリコン層54で形成されていることが好ましい。その他、絶縁層の構成として、半導体層40、41の上層には、ゲート絶縁層55の他に、絶縁層56が、窒化シリコンなどで形成され、保護膜として用いられている。
A base insulating layer for the semiconductor layers 40 and 41 is formed on the insulating
電源線32とトランジスタ35の接続は、上記した絶縁層を貫通するコンタクトホールを開けて、配線45により接続されている。また、ゲート電極42は、配線44によって、トランジスタ34と接続している。トランジスタ34、35のゲート電極は、複数の層を積層して形成しても良い。例えば、第1の導電層と第2の導電層の組み合わせは、ゲート絶縁層との密着性と抵抗率を考慮して組み合わせても良いし、上下の層の形状を変えて(例えば、ひさしの付いた帽子型の形状として)自己整合的に半導体層にソース領域、ドレイン領域及び低濃度不純物(LDD)領域を形成することができる構造としても良い。
The
また、ゲート電極42が延長されることによって設けられる保持容量部36の電極43は、第1の導電層と第2の導電層の組み合わせを利用して、第1の導電層による薄膜部を設け、その下層にある半導体層に一導電型の不純物を添加して、低抵抗化しておくことが好ましい。すなわち、保持容量部36は、ゲート電極42が延長されることによって設けられる保持容量部36の電極43と、トランジスタ35の半導体層41が延長された半導体層60と、それらに挟まれるゲート絶縁層55によって形成されるが、半導体層60に一導電型の不純物を添加して、低抵抗化しておくことで、有効に機能させることができる。
In addition, the
発光素子の画素電極はトランジスタ35の半導体層41と直接コンタクトを形成しても良いが、図47に図示するように、配線46を介して接続することができる。この場合、配線46の端部に複数の段差形状を設けることにより、画素電極47との接触面積を増やすことが出来るので好ましい。このような段差形状は、スリットや半透過膜などの減光手段を用いたフォトマスクを用いることにより形成することができる。
The pixel electrode of the light emitting element may be in direct contact with the
本実施の形態で示す表示パネルは、電源線がCuなどの低抵抗材料で形成されているので、特に画面サイズが大型化したときに有効である。例えば、画面サイズが13インチクラスの場合対角線の長さは340mmであるが、60インチクラスの場合には1500mm以上となる。このような場合には、配線抵抗を無視することが出来ないので、Cuなどの低抵抗材料を配線に用いることが好ましい。また、配線遅延を考慮すると、同様にしてデータ線や走査線を形成しても良い。 In the display panel described in this embodiment mode, the power supply line is formed using a low-resistance material such as Cu. Therefore, the display panel is particularly effective when the screen size is increased. For example, when the screen size is the 13-inch class, the length of the diagonal line is 340 mm, but when the screen size is the 60-inch class, the length is 1500 mm or more. In such a case, since the wiring resistance cannot be ignored, it is preferable to use a low resistance material such as Cu for the wiring. In consideration of wiring delay, data lines and scanning lines may be formed in the same manner.
なお、本実施の形態で述べた内容は、実施の形態1〜5で述べた内容と自由に組み合わせて実施することができる。
Note that the contents described in this embodiment mode can be implemented by being freely combined with the contents described in
(実施の形態7)
本実施の形態は、表示パネルを製造するときに用いる蒸着装置について図面を参照して説明する。
(Embodiment 7)
In this embodiment, a vapor deposition apparatus used when manufacturing a display panel will be described with reference to the drawings.
表示パネルは、トランジスタによって画素回路及び/又は駆動回路が形成された素子基板に、EL層を形成して製造される。EL層はエレクトロルミネセンスを発現する材料を少なくとも一部に含んで形成される。EL層は機能の異なる複数の層で構成されても良い。その場合、EL層は、正孔注入輸送層、発光層、電子注入輸送層などとも呼ばれる機能の異なる層を組み合わせて構成する場合がある。 A display panel is manufactured by forming an EL layer on an element substrate on which a pixel circuit and / or a drive circuit are formed using transistors. The EL layer is formed including at least a part of a material that exhibits electroluminescence. The EL layer may be composed of a plurality of layers having different functions. In that case, the EL layer may be configured by combining layers having different functions, which are also called a hole injection transport layer, a light emitting layer, an electron injection transport layer, and the like.
トランジスタが形成された素子基板に、EL層を形成するための蒸着装置の構成を図48に示す。この蒸着装置は、搬送室60、61に複数の処理室を連結している。処理室には、基板を供給するロード室62、基板を回収するアンロード室63、その他、加熱処理室68、プラズマ処理室72、EL材料を蒸着する成膜処理室69〜71、73〜75、EL素子の一方の電極として、アルミニウム若しくはアルミニウムを主成分とする導電膜を形成する成膜処理室76を含んでいる。また、搬送室と各処理室の間にはゲートバルブ77a〜77mが設けられていて、各処理室の圧力は独立して制御可能とされており、処理室間の相互汚染を防いでいる。
FIG. 48 shows a configuration of a vapor deposition apparatus for forming an EL layer on an element substrate over which a transistor is formed. In this vapor deposition apparatus, a plurality of processing chambers are connected to transfer
ロード室62から搬送室60に導入された基板は、回転自在に設けられたアーム方式の搬送手段66により、所定の処理室へ搬入される。また、基板は搬送手段66により、ある処理室から他の処理室へ搬送される。搬送室60と搬送室61とは成膜処理室70で連結され、ここで搬送手段66と搬送手段67により基板の受け渡しが行う。
The substrate introduced from the
搬送室60及び搬送室61に連結する各処理室は減圧状態に保持されている。従って、この蒸着装置では、基板は大気に触れることなく連続してEL層の成膜処理が行われる。EL層の成膜処理が終わった表示パネルは、水蒸気などにより劣化する場合があるので、この蒸着装置では、品質を保持するために大気に触れさせる前に封止処理を行うための封止処理室65が搬送室61に連結されている。封止処理室65は大気圧若しくはそれに近い減圧下におかれているので、搬送室61と封止処理室65の間にも中間処理室64が備えられている。中間処理室64は基板の受け渡しと、室間の圧力を緩衝するために設けられている。
Each processing chamber connected to the
ロード室、アンロード室、搬送室及び成膜処理室には室内を減圧に保持するための排気手段が備えられている。排気手段としては、ドライポンプ、ターボ分子ポンプ、拡散ポンプなど各種の真空ポンプを用いることができる。 The load chamber, the unload chamber, the transfer chamber, and the film forming chamber are provided with exhaust means for maintaining the chamber at a reduced pressure. As the exhaust means, various vacuum pumps such as a dry pump, a turbo molecular pump, and a diffusion pump can be used.
図48の蒸着装置において、搬送室60及び搬送室61に連結される処理室の数やその構成は、EL素子の積層構造に応じて適宜組み合わせることができる。以下に、その組み合わせの一例を示す。
In the vapor deposition apparatus of FIG. 48, the number of processing chambers connected to the
加熱処理室68は、最初に下部電極や絶縁隔壁等が形成された基板を加熱して脱ガス処理を行う。プラズマ処理室72は、下地電極表面を希ガスや酸素プラズマ処理を行う。このプラズマ処理は、表面を清浄化、表面状態の安定化、表面の物理的若しくは化学的状態(例えば、仕事関数など)を安定化させるために行う。
The
成膜処理室69は、EL素子の一方の電極と接触する電極バッファ層を形成する処理室である。電極バッファ層はキャリア注入性(正孔注入若しくは電子注入)があり、EL素子の短絡や暗点欠陥の発生を抑制する層である。代表的には、電極バッファ層は、有機無機混合材料であって、抵抗率が5×104〜1×106Ωcmであり、30〜300nmの厚さに形成される。また、成膜処理室71は正孔輸送層を成膜する処理室である。
The film
EL素子における発光層は、単色発光をする場合と白色発光をする場合とで、その構成が異なる。蒸着装置において成膜処理室も発光色に応じて配置することが好ましい。例えば、表示パネルに発光色が異なる三種類のEL素子を形成する場合には、各発光色に対応した発光層を成膜する必要がある。この場合、成膜処理室70を第1の発光層の成膜用として、成膜処理室73を第2の発光層の成膜用として、成膜処理室74を第3の発光層の成膜用として用いることができる。発光層ごとに成膜処理室を分けることで、異なる発光材料による相互汚染を防止することが出来、成膜処理のスループットを向上させることが出来る。
The structure of the light emitting layer in the EL element differs depending on whether the light emission is monochromatic or white. In the vapor deposition apparatus, the film formation chamber is also preferably arranged according to the emission color. For example, when three types of EL elements having different emission colors are formed on the display panel, it is necessary to form a light emitting layer corresponding to each emission color. In this case, the
また、成膜処理室70、成膜処理室73、成膜処理室74のそれそれで、発光色が異なる三種類のEL材料を順次蒸着しても良い。この場合、シャドーマスクを使い、蒸着する領域に応じて当該マスクをずらして蒸着を行うことになる。
Further, three types of EL materials having different emission colors may be sequentially deposited in the film
白色発光するEL素子を形成する場合には、異なる発光色の発光層を縦積みにして形成する。その場合にも、素子基板が成膜処理室を順次移動して、発光層ごとに成膜することができる。また、同じ成膜処理室で異なる発光層を連続して成膜することもできる。 In the case of forming an EL element that emits white light, light emitting layers having different light emission colors are stacked vertically. Also in that case, the element substrate can be sequentially moved through the film formation chamber to form a film for each light emitting layer. In addition, different light emitting layers can be successively formed in the same film formation chamber.
成膜処理室76では、EL層の上に電極を成膜する。電極の形成は、電子ビーム蒸着法やスパッタリング法を適用することもできるが、好ましくは抵抗加熱蒸着法を用いることが好ましい。
In the
電極の形成まで終了した素子基板は、中間処理室64を経て封止処理室65に搬入される。封止処理室65は、ヘリウム、アルゴン、ネオン、若しくは窒素などの不活性な気体が充填されており、その雰囲気下で素子基板のEL層が形成された側に封止板を貼り付けて封止する。封止された状態において、素子基板と封止板との間の空間には、不活性気体が充填されていても良いし、樹脂材料を充填しておいても良い。封止処理室65には、シール材を描画するディスペンサーや、素子基板に対向して封止板を固定する固定ステージやアームなどの機械的要素、樹脂材料を充填するディスペンサー若しくはスピンコーターなどが備えられている。
The element substrate that has been completed up to the formation of the electrode is carried into the sealing
図49は、成膜処理室の内部構成を示す。成膜処理室は減圧下に保たれていて、図49では天板91と底板92で挟まれる内側が室内であり、減圧状態に保たれる室内を示している。
FIG. 49 shows the internal structure of the film forming chamber. The film formation chamber is kept under reduced pressure, and in FIG. 49, the inside sandwiched between the
処理室内には、一つ又は複数個の蒸発源が備えられている。組成の異なる複数の層を成膜する場合や、異なる材料を共蒸着する場合は、複数個の蒸発源を設けることが好ましいからである。図49では、蒸発源81a、81b、81cが蒸発源ホルダ80に装着されている。蒸発源ホルダ80は多関節アーム83によって保持されている。多関節アーム83は関節の伸縮によって、蒸発源ホルダ80の位置をその可動範囲内で自在に移動可能としている。また、蒸発源ホルダ80に距離センサー82を設け、蒸発源81a〜81cと基板89との間隔をモニターして、蒸着時における最適な間隔を制御しても良い。その場合には、多関節アームに上下方向(Z方向)にも変位する多関節アームとしても良い。
One or a plurality of evaporation sources are provided in the processing chamber. This is because it is preferable to provide a plurality of evaporation sources when a plurality of layers having different compositions are formed or when different materials are co-evaporated. In FIG. 49, the
基板ステージ86と基板チャック87は一対となって基板89を固定する。基板ステージ86はヒータを内蔵させて基板89を加熱できるように構成しても良い。基板89は、基板チャック87により、基板ステージ86に固定されまた搬出入される。蒸着に際しては、必要に応じて蒸着するパターンに対応して開口部を備えたシャドーマスク90を用いることもできる。その場合、シャドーマスク90は、基板89と蒸発源81a〜81cの間に配置されるようにする。シャドーマスク90はマスクチャック88により、基板89と密着若しくは一定の間隔を持って固定される。シャドーマスク90のアライメントが必要な場合には、処理室内にカメラを配置し、マスクチャック88にX−Y−θ方向に微動する位置決め手段を備えることで、その位置合わせを行う。
The
蒸発源81には、蒸着材料を蒸発源に連続して供給する蒸着材料供給手段が付加されている。蒸着材料供給手段は、蒸発源81と離れた位置に配置される蒸着材料供給源85a、85b、85cと、その両者の間を繋ぐ材料供給管84を有している。典型的には、材料供給源85a、85b、85cは蒸発源81に対応して設けられている。図49の場合は、材料供給源85aと蒸発源81aが対応している。材料供給源85bと蒸発源81b、材料供給源85cと蒸発源81cについても同様である。
The evaporation source 81 is provided with a deposition material supply means for continuously supplying the deposition material to the evaporation source. The vapor deposition material supply means includes vapor deposition
蒸着材料の供給方式には、気流搬送方式、エアロゾル方式などが適用できる。気流搬送方式は、蒸着材料の微粉末を気流に乗せて搬送するもので、不活性ガスなどを用いて蒸発源81に搬送する。エアロゾル方式は、蒸着材料を溶剤中に溶解または分散させた原料液を搬送し、噴霧器によりエアロゾル化し、エアロゾル中の溶媒を気化させながら行う蒸着である。いずれの場合にも、蒸発源81には加熱手段が設けられ、搬送された蒸着材料を蒸発させて基板89に成膜する。図49の場合、材料供給管84は柔軟に曲げることができ、減圧状態下においても変形しない程度の剛性を持った細管で構成されている。
As an evaporation material supply method, an air current conveyance method, an aerosol method, or the like can be applied. In the air current conveyance method, fine powder of vapor deposition material is carried on an air current and is conveyed to the evaporation source 81 using an inert gas or the like. The aerosol method is vapor deposition performed by conveying a raw material solution in which a vapor deposition material is dissolved or dispersed in a solvent, aerosolizing it with a sprayer, and vaporizing the solvent in the aerosol. In any case, the evaporation source 81 is provided with a heating unit, and the conveyed vapor deposition material is evaporated to form a film on the
気流搬送方式やエアロゾル方式を適用する場合には、成膜処理室内を大気圧若しくはそれ以下であって、好ましくは133Pa〜13300Paの減圧下で成膜を行えば良い。成膜処理室内にはヘリウム、アルゴン、ネオン、クリプトン、キセノン、若しくは窒素などの不活性気体を充填し、または当該気体を供給しながら(同時に排気しながら)、圧力の調節を行うことができる。また、酸化膜を形成する成膜処理室では、酸素、亜酸化窒素などの気体を導入して酸化雰囲気としておいても良い。また、有機材料を蒸着する成膜処理室内には水素などの気体を導入して還元雰囲気にしておいても良い。 In the case of applying an air current conveyance method or an aerosol method, the film formation may be performed under a reduced pressure of 133 Pa to 13300 Pa in the film formation treatment chamber at atmospheric pressure or lower. The film formation chamber can be filled with an inert gas such as helium, argon, neon, krypton, xenon, or nitrogen, or the pressure can be adjusted while supplying the gas (while exhausting the gas). Further, in the film formation treatment chamber in which an oxide film is formed, a gas such as oxygen or nitrous oxide may be introduced to form an oxidizing atmosphere. Alternatively, a reducing atmosphere may be formed by introducing a gas such as hydrogen into a film formation chamber in which an organic material is deposited.
その他の蒸着材料の供給方法として、材料供給管84の中にスクリューを設け蒸着材料を蒸発源に向けて連続的に押し出す構成としても良い。
As another vapor deposition material supply method, a screw may be provided in the
本実施の形態の蒸着装置によれば、大画面の表示パネルであっても、均一性良く、連続して成膜することができる。また、蒸発源に蒸着材料が無くなる度に、その都度蒸着材料を補給する必要がないので、スループットを向上することができる。 According to the vapor deposition apparatus of this embodiment, even a large display panel can be continuously formed with good uniformity. Further, it is not necessary to replenish the vapor deposition material each time the vapor deposition material runs out of the evaporation source, so that the throughput can be improved.
なお、本実施の形態で述べた内容は、実施の形態1〜6で述べた内容と自由に組み合わせて実施することができる。
Note that the contents described in this embodiment can be implemented by being freely combined with the contents described in
(実施の形態8)
本実施の形態では、実施の形態1から実施の形態5までで述べた表示装置を制御するハードウェアについて述べる。
(Embodiment 8)
In this embodiment, hardware for controlling the display device described in
大まかな構成図を図26に示す。基板2701の上に、画素配列2704が配置されている。ソースドライバ2706やゲートドライバ2705が配置されている場合が多い。それ以外にも、電源回路やプリチャージ回路やタイミング生成回路などが配置されていることもある。また、ソースドライバ2706やゲートドライバ2705が配置されていない場合もある。その場合は、基板2701に配置されていないものは、ICに形成されることが多い。そのICは、基板2701の上に、COG(Chip On Glass)によって配置されている場合も多い。あるいは、周辺回路基板2702と基板2701とを接続する接続基板2707の上に、ICが配置される場合もある。
A rough block diagram is shown in FIG. A
つまり、本発明におけるトランジスタは、どのようなタイプのトランジスタでもよいし、どのような基板上に形成されていてもよい。したがって、回路が、全てガラス基板上に形成されていてもよいし、プラスチック基板に形成されていてもよいし、単結晶基板に形成されていてもよいし、SOI基板上に形成されていてもよいし、どのような基板上に形成されていてもよい。あるいは、駆動回路の一部が、ある基板に形成されており、の別の一部が、別の基板に形成されていてもよい。つまり、回路の全てが同じ基板上に形成されていなくてもよい。例えば、図26などにおいて、画素配列とゲートドライバとは、ガラス基板上にTFTを用いて形成し、ソースドライバ(もしくはその一部)は、単結晶基板上に形成し、そのICチップをCOG(Chip On Glass)で接続してガラス基板上に配置してもよい。あるいは、そのICチップをTAB(Tape Auto Bonding)やプリント基板を用いてガラス基板と接続してもよい。 That is, the transistor in the present invention may be any type of transistor, and may be formed on any substrate. Therefore, the circuit may be formed entirely on a glass substrate, may be formed on a plastic substrate, may be formed on a single crystal substrate, or may be formed on an SOI substrate. It may be formed on any substrate. Alternatively, a part of the driving circuit may be formed on a certain substrate, and another part of the driving circuit may be formed on another substrate. That is, all of the circuits may not be formed on the same substrate. For example, in FIG. 26 and the like, the pixel array and the gate driver are formed using a TFT on a glass substrate, the source driver (or part thereof) is formed on a single crystal substrate, and the IC chip is formed by COG ( You may connect by Chip On Glass and arrange | position on a glass substrate. Alternatively, the IC chip may be connected to the glass substrate using TAB (Tape Auto Bonding) or a printed board.
周辺回路基板2702には、信号2703が入力される。そして、コントローラ2708が制御して、メモリ2709やメモリ2710などに信号が保存される。信号2703がアナログ信号の場合は、アナログ・デジタル変換を行った後、そして、メモリ2709やメモリ2710などに保存されることが多い。そして、コントローラ2708がメモリ2709やメモリ2710などに保存された信号を用いて、基板2701に信号を出力する。
A
実施の形態1から実施の形態5までで述べた駆動方法を実現するために、コントローラ2708が、各種のパルス信号などを制御して、基板2701に信号を出力する。
In order to realize the driving method described in
なお、本実施の形態で述べた内容は、実施の形態1〜7で述べた内容と自由に組み合わせて実施することができる。
Note that the contents described in this embodiment can be implemented by being freely combined with the contents described in
(実施の形態9)
本発明の表示装表示部に有する携帯電話の構成例について図27を用いて説明する。
(Embodiment 9)
A structural example of a mobile phone included in the display device display portion of the present invention will be described with reference to FIG.
表示パネル5410はハウジング5400に脱着自在に組み込まれる。ハウジング5400は表示パネル5410のサイズに合わせて、形状や寸法を適宜変更することができる。表示パネル5410を固定したハウジング5400はプリント基板5401に嵌入されモジュールとして組み立てられる。 The display panel 5410 is incorporated in a housing 5400 so as to be detachable. The shape and dimensions of the housing 5400 can be changed as appropriate in accordance with the size of the display panel 5410. A housing 5400 to which the display panel 5410 is fixed is fitted into a printed board 5401 and assembled as a module.
表示パネル5410はFPC5411を介してプリント基板5401に接続される。プリント基板5401には、スピーカ5402、マイクロフォン5403、送受信回路5404、CPU及びコントローラなどを含む信号処理回路5405が形成されている。このようなモジュールと、入力手段5406、バッテリ5407を組み合わせ、筐体5409に収納する。表示パネル5410の画素部は筐体5412に形成された開口窓から視認できように配置する。
The display panel 5410 is connected to the printed board 5401 through the
表示パネル5410は、画素部と一部の周辺駆動回路(複数の駆動回路のうち動作周波数の低い駆動回路)を基板上にTFTを用いて一体形成し、一部の周辺駆動回路(複数の駆動回路のうち動作周波数の高い駆動回路)をICチップ上に形成し、そのICチップをCOG(Chip On Glass)で表示パネル5410に実装しても良い。あるいは、そのICチップをTAB(Tape Auto Bonding)やプリント基板を用いてガラス基板と接続してもよい。なお、一部の周辺駆動回路を基板上に画素部と一体形成し、他の周辺駆動回路を形成したICチップをCOG等で実装した表示パネルの構成は図28(a)に一例を示してある。なお、図28(a)の表示パネルは、基板5300、信号線駆動回路5301、画素部5302、第1の走査線駆動回路5303、第2の走査線駆動回路5304、FPC5305、ICチップ5306、ICチップ5307、封止基板5308、シール材5309を有し、ICチップに形成された信号線駆動回路5301がCOG等で実装されている。このような構成とすることで、表示装置の低消費電力を図り、携帯電話機の一回の充電による使用時間を長くすることができる。また、携帯電話機の低コスト化を図ることができる。
In the display panel 5410, a pixel portion and some peripheral driver circuits (a driver circuit having a low operating frequency among a plurality of driver circuits) are formed over a substrate using TFTs, and some peripheral driver circuits (a plurality of driver circuits) are formed. A driving circuit having a high operating frequency among the circuits) may be formed over the IC chip, and the IC chip may be mounted on the display panel 5410 by COG (Chip On Glass). Alternatively, the IC chip may be connected to the glass substrate using TAB (Tape Auto Bonding) or a printed board. Note that FIG. 28A shows an example of the configuration of a display panel in which some peripheral drive circuits are formed integrally with a pixel portion on a substrate and an IC chip on which other peripheral drive circuits are formed is mounted by COG or the like. is there. Note that the display panel in FIG. 28A includes a
また、走査線や信号線に設定する信号をバッファによりインピーダンス変換することで、1行毎の画素の書き込み時間を短くすることができる。よって高精細な表示装置を提供することができる。 In addition, by performing impedance conversion of a signal set to the scanning line or the signal line using a buffer, the pixel writing time for each row can be shortened. Therefore, a high-definition display device can be provided.
また、さらに消費電力の低減を図るため、基板上にTFTを用いて画素部を形成し、全ての周辺駆動回路をICチップ上に形成し、そのICチップをCOG(Chip On Glass)などで表示パネルに実装しても良い。 In order to further reduce power consumption, a pixel portion is formed on a substrate using TFTs, all peripheral drive circuits are formed on an IC chip, and the IC chip is displayed by COG (Chip On Glass) or the like. It may be mounted on a panel.
そして、本発明の表示装置を用いることにより、コントラストの高い綺麗な画像で見ることが出来る。 By using the display device of the present invention, a clear image with high contrast can be seen.
また、本実施の形態に示した構成は携帯電話の一例であって、本発明の表示装置はこのような構成の携帯電話に限られず様々な構成の携帯電話に適用することができる。 The structure described in this embodiment is an example of a mobile phone, and the display device of the present invention is not limited to the mobile phone having such a structure, and can be applied to mobile phones having various structures.
なお、本実施の形態で述べた内容は、実施の形態1〜8で述べた内容と自由に組み合わせて実施することができる。
Note that the contents described in this embodiment can be implemented by being freely combined with the contents described in
(実施の形態10)
図29は表示パネル5701と、回路基板5702を組み合わせたELモジュールを示している。表示パネル5701は画素部5703、走査線駆動回路5704及び信号線駆動回路5705を有している。回路基板5702には、例えば、コントロール回路5706や信号分割回路5707などが形成されている。表示パネル5701と回路基板5702は接続配線5708によって接続されている。接続配線にはFPC等を用いることができる。
(Embodiment 10)
FIG. 29 shows an EL module in which a
コントロール回路5706が、実施の形態8における、コントローラ2708やメモリ2709やメモリ2710などに相当する。主に、コントロール回路5706において、サブフレームの出現順序などを制御している。
The
表示パネル5701は、画素部と一部の周辺駆動回路(複数の駆動回路のうち動作周波数の低い駆動回路)を基板上にTFTを用いて一体形成し、一部の周辺駆動回路(複数の駆動回路のうち動作周波数の高い駆動回路)をICチップ上に形成し、そのICチップをCOG(Chip On Glass)などで表示パネル5701に実装するとよい。あるいは、そのICチップをTAB(Tape Auto Bonding)やプリント基板を用いて表示パネル5701に実装しても良い。なお、一部の周辺駆動回路を基板上に画素部と一体形成し、他の周辺駆動回路を形成したICチップをCOG等で実装した構成は図28(a)に一例を示してある。このような構成とすることで、表示装置の低消費電力を図り、携帯電話機の一回の充電による使用時間を長くすることができる。また、携帯電話機の低コスト化を図ることができる。
In the
また、走査線や信号線に設定する信号をバッファによりインピーダンス変換することで、1行毎の画素の書き込み時間を短くすることができる。よって高精細な表示装置を提供することができる。 In addition, by performing impedance conversion of a signal set to the scanning line or the signal line using a buffer, the pixel writing time for each row can be shortened. Therefore, a high-definition display device can be provided.
また、さらに消費電力の低減を図るため、ガラス基板上にTFTを用いて画素部を形成し、全ての信号線駆動回路をICチップ上に形成し、そのICチップをCOG(Chip On Glass)表示パネルに実装してもよい。 In order to further reduce power consumption, a pixel portion is formed using a TFT on a glass substrate, all signal line driver circuits are formed on an IC chip, and the IC chip is displayed on a COG (Chip On Glass) display. It may be mounted on a panel.
なお、基板上にTFTを用いて画素部を形成し、全ての周辺駆動回路をICチップ上に形成し、そのICチップをCOG(Chip On Glass)で表示パネルに実装するとよい。なお、基板上に画素部を形成し、その基板上に信号線駆動回路を形成したICチップをCOG等で実装した構成は図28(b)に一例を示してある。なお、図28(b)の表示パネルは、基板5310、信号線駆動回路5311、画素部5312、第1の走査線駆動回路5313、第2の走査線駆動回路5314、FPC5315、ICチップ5316、ICチップ5317、封止基板5318、シール材5319を有し、ICチップに形成された信号線駆動回路5311、第1の走査線駆動回路5313及び第2の走査線駆動回路5314がCOG等で実装されている。
Note that a pixel portion is formed using a TFT over a substrate, all peripheral driver circuits are formed over an IC chip, and the IC chip is mounted on a display panel by COG (Chip On Glass). FIG. 28B shows an example of a configuration in which an IC chip in which a pixel portion is formed over a substrate and a signal line driver circuit is formed over the substrate is mounted by COG or the like. Note that the display panel in FIG. 28B includes a
このELモジュールによりELテレビ受像機を完成させることができる。図30は、ELテレビ受像機の主要な構成を示すブロック図である。チューナ5801は映像信号と音声信号を受信する。映像信号は、映像信号増幅回路5802と、そこから出力される信号を赤、緑、青の各色に対応した色信号に変換する映像信号処理回路5803と、その映像信号を駆動回路の入力仕様に変換するためのコントロール回路5706により処理される。コントロール回路5706は、走査線側と信号線側にそれぞれ信号が出力する。デジタル駆動する場合には、信号線側に信号分割回路5707を設け、入力デジタル信号をm個に分割して供給する構成としても良い。
With this EL module, an EL television receiver can be completed. FIG. 30 is a block diagram illustrating a main configuration of an EL television receiver. A
チューナ5801で受信した信号のうち、音声信号は音声信号増幅回路5804に送られ、その出力は音声信号処理回路5805を経てスピーカー5806に供給される。制御回路5807は受信局(受信周波数)や音量の制御情報を入力部5808から受け、チューナ5801や音声信号処理回路5805に信号を送出する。
Of the signals received by the
ELモジュールを筐体に組みこんで、テレビ受像機を完成させることができる。ELモジュールにより、表示部が形成される。また、スピーカー、ビデオ入力端子などが適宜備えられている。 A television receiver can be completed by incorporating an EL module into a housing. A display portion is formed by the EL module. In addition, speakers, video input terminals, and the like are provided as appropriate.
勿論、本発明はテレビ受像機に限定されず、パーソナルコンピュータのモニタをはじめ、鉄道の駅や空港などにおける情報表示盤や、街頭における広告表示盤など特に大面積の表示媒体として様々な用途に適用することができる。 Of course, the present invention is not limited to a television receiver, and is applied to various uses as a display medium of a particularly large area such as a monitor of a personal computer, an information display board in a railway station or airport, an advertisement display board in a street, etc. can do.
このように、本発明の表示装置を用いることにより、コントラストの高い綺麗な画像で見ることが出来る。 Thus, by using the display device of the present invention, a clear image with high contrast can be seen.
なお、本実施の形態で述べた内容は、実施の形態1〜9で述べた内容と自由に組み合わせて実施することができる。
Note that the contents described in this embodiment can be implemented by being freely combined with the contents described in
(実施の形態11)
本実施形態では、トランジスタを始めとする半導体装置を作製する方法として、プラズマ処理を用いて半導体装置を作製する方法について説明する。
(Embodiment 11)
In this embodiment mode, a method for manufacturing a semiconductor device using plasma treatment will be described as a method for manufacturing a semiconductor device including a transistor.
図32は、トランジスタを含む半導体装置の構造例を示した図である。なお、図32において、図32(B)は図32(A)のa−b間の断面図に相当し、図32(C)は図32(A)のc−d間の断面図に相当する。 FIG. 32 is a diagram illustrating a structure example of a semiconductor device including a transistor. Note that in FIG. 32, FIG. 32B corresponds to a cross-sectional view taken along line ab in FIG. 32A, and FIG. 32C corresponds to a cross-sectional view taken along line cd in FIG. To do.
図32に示す半導体装置は、基板4601上に絶縁膜4602を介して設けられた半導体膜4603a、4603bと、当該半導体膜4603a、4603b上にゲート絶縁膜4604を介して設けられたゲート電極4605と、ゲート電極を覆って設けられた絶縁膜4606、4607と、半導体膜4603a、4603bのソース領域またはドレイン領域と電気的に接続し且つ絶縁膜4607上に設けられた導電膜4608とを有している。なお、図32においては、半導体膜4603aの一部をチャネル領域として用いたNチャネル型トランジスタ4610aと半導体膜4603bの一部をチャネル領域として用いたPチャネル型トランジスタ4610bとを設けた場合を示しているが、この構成に限られない。例えば、図32では、Nチャネル型トランジスタ4610aにLDD領域を設け、Pチャネル型トランジスタ4610bにはLDD領域を設けていないが、両方に設けた構成としてもよいし両方に設けない構成とすることも可能である。
32 includes
なお、本実施の形態では、上記基板4601、絶縁膜4602、半導体膜4603aおよび4603b、ゲート絶縁膜4604、絶縁膜4606または絶縁膜4607のうち少なくともいずれか一層に、プラズマ処理を用いて酸化または窒化を行うことにより半導体膜または絶縁膜を酸化または窒かすることによって、図32に示した半導体装置を作製する。このように、プラズマ処理を用いて半導体膜または絶縁膜を酸化または窒化することによって、当該半導体膜または絶縁膜の表面を改質し、CVD法やスパッタ法により形成した絶縁膜と比較してより緻密な絶縁膜を形成することができるため、ピンホール等の欠陥を抑制し半導体装置の特性等を向上させることが可能となる。
Note that in this embodiment, at least one of the
なお、本実施形態では、上記図32における半導体膜4603aおよび4603bまたはゲート絶縁膜4604にプラズマ処理を行い、当該半導体膜4603aおよび4603bまたはゲート絶縁膜4604を酸化または窒化することによって半導体装置を作製する方法について図面を参照して説明する。
Note that in this embodiment, the
はじめに、基板上に設けられた島状の半導体膜において、当該島状の半導体膜の端部を直角に近い形状で設ける場合について示す。 First, the case where an island-shaped semiconductor film provided over a substrate is provided with an end portion of the island-shaped semiconductor film having a shape close to a right angle is described.
まず、基板4601上に島状の半導体膜4603a、4603bを形成する(図33(A))。島状の半導体膜4603a、4603bは、基板4601上にあらかじめ形成された絶縁膜4602上にスパッタ法、LPCVD法、プラズマCVD法等を用いてシリコン(Si)を主成分とする材料(例えばSixGe1−x等)等を用いて非晶質半導体膜を形成し、当該非晶質半導体膜を結晶化させ、半導体膜を選択的にエッチングすることにより設けることができる。なお、非晶質半導体膜の結晶化は、レーザ結晶化法、RTA又はファーネスアニール炉を用いる熱結晶化法、結晶化を助長する金属元素を用いる熱結晶化法またはこれら方法を組み合わせた方法等の結晶化法により行うことができる。なお、図33では、島状の半導体膜4603a、4603bの端部を直角に近い形状(θ=85〜100°)で設ける。
First, island-shaped
次に、プラズマ処理を行い半導体膜4603a、4603bを酸化または窒化することによって、当該半導体膜4603a、4603bの表面にそれぞれ絶縁膜4621a、絶縁膜4621bを形成する(図33(B))。なお、絶縁膜4621a、絶縁膜4621bには酸化膜または窒化膜を用いることができる。例えば、半導体膜4603a、4603bとしてSiを用いた場合、絶縁膜4621aおよび絶縁膜4621bとして、酸化シリコン(SiOx)または窒化シリコン(SiNx)が形成される。また、プラズマ処理により半導体膜4603a、4603bを酸化させた後に、再度プラズマ処理を行うことによって窒化させてもよい。この場合、半導体膜4603a、4603bに接して酸化シリコン(SiOx)が形成され、当該酸化シリコンの表面に窒化酸化シリコン(SiNxOy)(x>y)が形成される。なお、プラズマ処理により半導体膜を酸化する場合には、酸素雰囲気下(例えば、酸素(O2)と希ガス(He、Ne、Ar、Kr、Xeの少なくとも一つを含む)雰囲気下または酸素と水素(H2)と希ガス雰囲気下または一酸化二窒素と希ガス雰囲気下)でプラズマ処理を行う。一方、プラズマ処理により半導体膜を窒化する場合には、窒素雰囲気下(例えば、窒素(N2)と希ガス(He、Ne、Ar、Kr、Xeの少なくとも一つを含む)雰囲気下または窒素と水素と希ガス雰囲気下またはNH3と希ガス雰囲気下)でプラズマ処理を行う。希ガスとしては、例えばArを用いることができる。また、ArとKrを混合したガスを用いてもよい。そのため、絶縁膜4621a、4621bは、プラズマ処理に用いた希ガス(He、Ne、Ar、Kr、Xeの少なくとも一つを含む)を含んでおり、Arを用いた場合には絶縁膜4621a、4621bにArが含まれている。
Next, plasma treatment is performed to oxidize or nitride the
また、プラズマ処理は、上記ガスの雰囲気中において、電子密度が1×1011cm−3以上1×1013cm−3以下であり、プラズマの電子温度が0.5eV以上1.5eV以下で行う。プラズマの電子密度が高密度であり、基板4601上に形成された被処理物(ここでは、半導体膜4603a、4603b)付近での電子温度が低いため、被処理物に対するプラズマによる損傷を防止することができる。また、プラズマの電子密度が1×1011cm−3以上と高密度であるため、プラズマ処理を用いて、被照射物を酸化または窒化することよって形成される酸化物または窒化膜は、CVD法やスパッタ法等により形成された膜と比較して膜厚等が均一性に優れ、且つ緻密な膜を形成することができる。また、プラズマの電子温度が1eV以下と低いため、従来のプラズマ処理や熱酸化法と比較して低温度で酸化または窒化処理を行うことができる。たとえば、ガラス基板の歪点温度よりも100度以上低い温度でプラズマ処理を行っても十分に酸化または窒化処理を行うことができる。なお、プラズマを形成するための周波数としては、マイクロ波(2.45GHz)等の高周波を用いることができる。なお、以下に特に断らない場合は、プラズマ処理として上記条件を用いて行うものとする。
In addition, the plasma treatment is performed in the above gas atmosphere at an electron density of 1 × 10 11 cm −3 or more and 1 × 10 13 cm −3 or less and an electron temperature of plasma of 0.5 eV or more and 1.5 eV or less. . Since the electron density of plasma is high and the electron temperature in the vicinity of the object to be processed (here, the
次に、絶縁膜4621a、4621bを覆うようにゲート絶縁膜4604を形成する(図33(C))。ゲート絶縁膜4604は、スパッタ法、LPCVD法、プラズマCVD法等を用いて、酸化シリコン(SiOx)、窒化シリコン(SiNx)、酸化窒化シリコン(SiOxNy)(x>y)、窒化酸化シリコン(SiNxOy)(x>y)等の酸素または窒素を有する絶縁膜の単層構造、またはこれらの積層構造で設けることができる。例えば、半導体膜4603a、4603bとしてSiを用い、プラズマ処理により当該Siを酸化させることによって当該半導体膜4603a、4603b表面に絶縁膜4621a、4621bとして酸化シリコンを形成した場合、当該絶縁膜4621a、4621b上にゲート絶縁膜として酸化シリコン(SiOx)を形成する。また、上記図33(B)において、プラズマ処理により半導体膜4603a、4603bを酸化または窒化することによって形成された絶縁膜4621a、4621bの膜厚が十分である場合には、当該絶縁膜4621a、4621bをゲート絶縁膜として用いることも可能である。
Next, a
次に、ゲート絶縁膜4604上にゲート電極4605等を形成することによって、島状の半導体膜4603a、4603bをチャネル領域として用いたNチャネル型トランジスタ4610a、Pチャネル型トランジスタ4610bを有する半導体装置を作製することができる(図33(D))。
Next, a
このように、半導体膜4603a、4603b上にゲート絶縁膜4604を設ける前に、プラズマ処理により半導体膜4603a、4603bの表面を酸化または窒化することによって、チャネル領域の端部4651a、4651b等におけるゲート絶縁膜4604の被覆不良に起因するゲート電極と半導体膜のショート等を防止することができる。つまり、島状の半導体膜の端部が直角に近い形状(θ=85〜100°)を有する場合には、CVD法やスパッタ法等により半導体膜を覆うようにゲート絶縁膜を形成した際に、半導体膜の端部においてゲート絶縁膜の段切れ等による被覆不良の問題が生じる恐れがあるが、あらかじめ半導体膜の表面にプラズマ処理を用いて酸化または窒化しておくことによって、半導体膜の端部におけるゲート絶縁膜の被覆不良等を防止することが可能となる。
As described above, before the
また、上記図33において、ゲート絶縁膜4604を形成した後にプラズマ処理を行うことによって、ゲート絶縁膜4604を酸化または窒化させてもよい。この場合、半導体膜4603a、4603bを覆うように形成されたゲート絶縁膜4604(図34(A))にプラズマ処理を行い、ゲート絶縁膜4604を酸化または窒化することによって、ゲート絶縁膜4604の表面に絶縁膜4623を形成する(図34(B))。なお、絶縁膜4623には酸化膜または窒化膜を用いることができる。以下、プラズマ処理の条件は、上記図33(B)と同様に行うことができる。また、絶縁膜4623は、プラズマ処理に用いた希ガスを含んでおり、例えばArを用いた場合には絶縁膜4623にArが含まれている。
In FIG. 33, the
また、図34(B)において、一旦酸素雰囲気下でプラズマ処理を行うことによりゲート絶縁膜4604を酸化させた後に、再度窒素雰囲気下でプラズマ処理を行うことにより窒化させてもよい。この場合、半導体膜4603a、4603bに酸化シリコン(SiOx)または酸化窒化シリコン(SiOxNy)(x>y)が形成され、ゲート電極4605に接して窒化酸化シリコン(SiNxOy)(x>y)が形成される。その後、絶縁膜4623上にゲート電極4605等を形成することによって、島状の半導体膜4603a、4603bをチャネル領域として用いたNチャネル型トランジスタ4610a、Pチャネル型トランジスタ4610bを有する半導体装置を作製することができる(図34(C))。このように、ゲート絶縁膜にプラズマ処理を行うことにより、当該ゲート絶縁膜の表面を酸化または窒化することによって、ゲート絶縁膜の表面を改質し緻密な膜を形成することができる。プラズマ処理を行うことによって得られた絶縁膜は、CVD法やスパッタ法で形成された絶縁膜と比較して緻密でピンホール等の欠陥も少ないため、トランジスタの特性を向上させることができる。
In FIG. 34B, the
なお、図34においては、あらかじめ半導体膜4603a、4603bにプラズマ処理を行うことによって、当該半導体膜4603a、4603bの表面を酸化または窒化させた場合を示したが、半導体膜4603a、4603bにプラズマ処理を行わずにゲート絶縁膜4604を形成した後にプラズマ処理を行う方法を用いてもよい。このように、ゲート電極を形成する前にプラズマ処理を行うことによって、半導体膜の端部においてゲート絶縁膜の段切れ等による被覆不良が生じた場合であっても、被覆不良により露出した半導体膜を酸化または窒化することができるため、半導体膜の端部におけるゲート絶縁膜の被覆不良に起因するゲート電極と半導体膜のショート等を防止することができる。
Note that FIG. 34 shows the case where the surfaces of the
このように、島状の半導体膜の端部を直角に近い形状で設けた場合であっても、半導体膜またはゲート絶縁膜にプラズマ処理を行い、当該半導体膜またはゲート絶縁膜を酸化または窒化することによって、半導体膜の端部におけるゲート絶縁膜の被覆不良に起因するゲート電極と半導体膜のショート等を防止することができる。 In this manner, even when the end portion of the island-shaped semiconductor film is provided in a shape that is nearly perpendicular, plasma treatment is performed on the semiconductor film or the gate insulating film to oxidize or nitride the semiconductor film or the gate insulating film. As a result, a short circuit between the gate electrode and the semiconductor film due to poor coverage of the gate insulating film at the end of the semiconductor film can be prevented.
次に、基板上に設けられた島状の半導体膜において、当該島状の半導体膜の端部をテーパー形状(θ=30〜85°未満)で設ける場合について示す。 Next, in the island-shaped semiconductor film provided over the substrate, the case where the end portion of the island-shaped semiconductor film is provided in a tapered shape (θ = 30 to less than 85 °) is described.
まず、基板4601上に島状の半導体膜4603a、4603bを形成する(図35(A))。島状の半導体膜4603a、4603bは、基板4601上にあらかじめ形成された絶縁膜4602上にスパッタ法、LPCVD法、プラズマCVD法等を用いてシリコン(Si)を主成分とする材料(例えばSixGe1−x等)等を用いて非晶質半導体膜を形成し、当該非晶質半導体膜をレーザ結晶化法、RTA又はファーネスアニール炉を用いる熱結晶化法、結晶化を助長する金属元素を用いる熱結晶化法などの結晶化法により結晶化させ、選択的に半導体膜をエッチングして除去することにより設けることができる。なお、図35では、島状の半導体膜の端部をテーパー形状(θ=30〜85°未満)で設ける。
First, island-shaped
次に、半導体膜4603a、4603bを覆うようにゲート絶縁膜4604を形成する(図35(B))。ゲート絶縁膜4604は、スパッタ法、LPCVD法、プラズマCVD法等を用いて、酸化シリコン(SiOx)、窒化シリコン(SiNx)、酸化窒化シリコン(SiOxNy)(x>y)、窒化酸化シリコン(SiNxOy)(x>y)等の酸素または窒素を有する絶縁膜の単層構造、またはこれらの積層構造で設けることができる。
Next, a
次に、プラズマ処理を行いゲート絶縁膜4604を酸化または窒化することによって、当該ゲート絶縁膜4604の表面に絶縁膜4624を形成する(図35(C))。なお、ゲート絶縁膜4604に酸化膜または窒化膜を用いることができる。以下、なお、プラズマ処理の条件は上記と同様に行うことができる。例えば、ゲート絶縁膜4604として酸化シリコン(SiOx)または酸化窒化シリコン(SiOxNy)(x>y)を用いた場合、酸素雰囲気下でプラズマ処理を行いゲート絶縁膜4604を酸化することによって、ゲート絶縁膜の表面にはCVD法やスパッタ法等により形成されたゲート絶縁膜と比較してピンホール等の欠陥の少ない緻密な膜を形成することができる。一方、窒素雰囲気下でプラズマ処理を行いゲート絶縁膜4604を窒化することによって、ゲート絶縁膜4604の表面に絶縁膜4624として窒化酸化シリコン(SiNxOy)(x>y)を設けることができる。また、一旦酸素雰囲気下でプラズマ処理を行うことによりゲート絶縁膜4604を酸化させた後に、再度窒素雰囲気下でプラズマ処理を行うことにより窒化させてもよい。また、絶縁膜4624は、プラズマ処理に用いた希ガスを含んでおり、例えばArを用いた場合には絶縁膜4624中にArが含まれている。
Next, an insulating
次に、ゲート絶縁膜4604上にゲート電極4605等を形成することによって、島状の半導体膜4603a、4603bをチャネル領域として用いたNチャネル型トランジスタ4610a、Pチャネル型トランジスタ4610bを有する半導体装置を作製することができる(図35(D))。
Next, a
このように、ゲート絶縁膜にプラズマ処理を行うことにより、ゲート絶縁膜の表面に酸化膜または窒化膜からなる絶縁膜を設け、ゲート絶縁膜の表面の改質をすることができる。プラズマ処理を行うことによって酸化または窒化された絶縁膜は、CVD方やスパッタ法で形成されたゲート絶縁膜と比較して緻密でピンホール等の欠陥も少ないため、トランジスタの特性を向上させることができる。また、半導体膜の端部をテーパー形状とすることによって、半導体膜の端部におけるゲート絶縁膜の被覆不良に起因するゲート電極と半導体膜のショート等を抑制することができるが、ゲート絶縁膜を形成した後にプラズマ処理を行うことによって、より一層ゲート電極と半導体膜のショート等を防止することができる。 Thus, by performing plasma treatment on the gate insulating film, an insulating film made of an oxide film or a nitride film can be provided on the surface of the gate insulating film, and the surface of the gate insulating film can be modified. An insulating film oxidized or nitrided by plasma treatment is denser and has fewer defects such as pinholes than a gate insulating film formed by a CVD method or a sputtering method, so that transistor characteristics can be improved. it can. In addition, by forming the end portion of the semiconductor film in a tapered shape, a short circuit between the gate electrode and the semiconductor film due to poor coverage of the gate insulating film at the end portion of the semiconductor film can be suppressed. By performing plasma treatment after the formation, a short circuit between the gate electrode and the semiconductor film can be further prevented.
次に、図35とは、異なる半導体装置の作製方法に関して図面を参照して説明する。具体的には、テーパー形状を有する半導体膜の端部に選択的にプラズマ処理を行う場合に関して示す。 Next, a method for manufacturing a semiconductor device which is different from that in FIG. 35 is described with reference to drawings. Specifically, a case where plasma treatment is selectively performed on an end portion of a semiconductor film having a tapered shape is described.
まず、基板4601上に島状の半導体膜4603a、4603bを形成する(図36(A))。島状の半導体膜4603a、4603bは、基板4601上にあらかじめ形成された絶縁膜4602上にスパッタ法、LPCVD法、プラズマCVD法等を用いてシリコン(Si)を主成分とする材料(例えばSixGe1−x等)等を用いて非晶質半導体膜を形成し、当該非晶質半導体膜を結晶化させ、レジスト4625a、4625bをマスクとして半導体膜を選択的にエッチングすることにより設けることができる。なお、非晶質半導体膜の結晶化は、レーザ結晶化法、RTA又はファーネスアニール炉を用いる熱結晶化法、結晶化を助長する金属元素を用いる熱結晶化法またはこれら方法を組み合わせた方法等の結晶化法により行うことができる。
First, island-shaped
次に、半導体膜のエッチングのために使用したレジスト4625a、4625bを除去する前に、プラズマ処理を行い島状の半導体膜4603a、4603bの端部を選択的に酸化または窒化することによって、当該半導体膜4603a、4603bの端部にそれぞれ絶縁膜4626を形成する(図36(B))。なお、絶縁膜4626には酸化膜または窒化膜を用いることができる。以下、プラズマ処理は、上述した条件下で行う。また、絶縁膜4626は、プラズマ処理に用いた希ガスを含んでいる。
Next, before removing the resists 4625a and 4625b used for etching the semiconductor film, plasma treatment is performed to selectively oxidize or nitride the end portions of the island-shaped
次に、半導体膜4603a、4603bを覆うようにゲート絶縁膜4604を形成する(図36(C))。ゲート絶縁膜4604は、上記と同様に設けることができる。
Next, a
次に、ゲート絶縁膜4604上にゲート電極4605等を形成することによって、島状の半導体膜4603a、4603bをチャネル領域として用いたNチャネル型トランジスタ4610a、Pチャネル型トランジスタ4610bを有する半導体装置を作製することができる(図36(D))。
Next, a
半導体膜4603a、4603bの端部をテーパー形状に設けた場合、半導体膜4603a、4603bの一部に形成されるチャネル領域の端部4652a、4652bもテーパー形状となり半導体膜の膜厚やゲート絶縁膜の膜厚が中央部分と比較して変化するため、トランジスタの特性に影響を及ぼす場合がある。そのため、ここではプラズマ処理によりチャネル領域の端部を選択的に酸化または窒化して、当該チャネル領域の端部となる半導体膜に絶縁膜を形成することによって、チャネル領域の端部に起因するトランジスタへの影響を低減することができる。
In the case where the end portions of the
なお、図36では、半導体膜4603a、4603bの端部に限ってプラズマ処理により酸化または窒化を行った例を示したが、もちろん上記図35で示したようにゲート絶縁膜4604にもプラズマ処理を行って酸化または窒化させることも可能である(図38(A))。
Note that FIG. 36 shows an example in which oxidation or nitridation is performed by plasma treatment only on the end portions of the
次に、上記とは異なる半導体装置の作製方法に関して図面を参照して説明する。具体的には、テーパー形状を有する半導体膜にプラズマ処理を行う場合に関して示す。 Next, a method for manufacturing a semiconductor device different from the above is described with reference to drawings. Specifically, a case where plasma treatment is performed on a semiconductor film having a tapered shape is described.
まず、基板4601上に上記と同様に島状の半導体膜4603a、4603bを形成する(図37(A))。
First, island-shaped
次に、プラズマ処理を行い半導体膜4603a、4603bを酸化または窒化することによって、当該半導体膜4603a、4603bの表面にそれぞれ絶縁膜4627a、絶縁膜4627bを形成する(図37(B))。なお、絶縁膜4627a、絶縁膜4627bには酸化膜または窒化膜を用いることができる。プラズマ処理は上述した条件下で同様に行うことができる。例えば、半導体膜4603a、4603bとしてSiを用いた場合、絶縁膜4627aおよび絶縁膜4627bとして、酸化シリコン(SiOx)または窒化シリコン(SiNx)が形成される。また、プラズマ処理により半導体膜4603a、4603bを酸化させた後に、再度プラズマ処理を行うことによって窒化させてもよい。この場合、半導体膜4603a、4603bに接して酸化シリコン(SiOx)または酸化窒化シリコン(SiOxNy)(x>y)が形成され、当該酸化シリコンの表面に窒化酸化シリコン(SiNxOy)(x>y)が形成される。そのため、絶縁膜4627a、4627bは、プラズマ処理に用いた希ガスを含んでいる。なお、プラズマ処理を行うことにより半導体膜4603a、4603bの端部も同時に酸化または窒化される。
Next, plasma treatment is performed to oxidize or nitride the
次に、絶縁膜4627a、4627bを覆うようにゲート絶縁膜4604を形成する(図37(C))。ゲート絶縁膜4604は、スパッタ法、LPCVD法、プラズマCVD法等を用いて、酸化シリコン(SiOx)、窒化シリコン(SiNx)、酸化窒化シリコン(SiOxNy)(x>y)、窒化酸化シリコン(SiNxOy)(x>y)等の酸素または窒素を有する絶縁膜の単層構造、またはこれらの積層構造で設けることができる。例えば、半導体膜4603a、4603bとしてSiを用いてプラズマ処理により酸化させることによって、当該半導体膜4603a、4603b表面に絶縁膜4627a、4627bとして酸化シリコンを形成した場合、当該絶縁膜4627a、4627b上にゲート絶縁膜として酸化シリコン(SiOx)を形成する。
Next, a
次に、ゲート絶縁膜4604上にゲート電極4605等を形成することによって、島状の半導体膜4603a、4603bをチャネル領域として用いたNチャネル型トランジスタ4610a、Pチャネル型トランジスタ4610bを有する半導体装置を作製することができる(図37(D))。
Next, a
半導体膜の端部をテーパー形状に設けた場合、半導体膜の一部に形成されるチャネル領域の端部4603a、4603bもテーパー形状となるため、半導体素子の特性に影響を及ぼす場合がある。そのため、プラズマ処理により半導体膜を酸化または窒化することによって、結果的にチャネル領域の端部も酸化または窒化されるため半導体素子への影響を低減することができる。
When the end portion of the semiconductor film is provided in a tapered shape, the
なお、図37では、半導体膜4603a、4603bに限ってプラズマ処理により酸化または窒化を行った例を示したが、もちろん上記図35で示したようにゲート絶縁膜4604にプラズマ処理を行って酸化または窒化させることも可能である(図38(B))。この場合、一旦酸素雰囲気下でプラズマ処理を行うことによりゲート絶縁膜4604を酸化させた後に、再度窒素雰囲気下でプラズマ処理を行うことにより窒化させてもよい。この場合、半導体膜4603a、4603bに酸化シリコン(SiOx)または酸化窒化シリコン(SiOxNy)(x>y)が形成され、ゲート電極4605に接して窒化酸化シリコン(SiNxOy)(x>y)が形成される。
Note that although FIG. 37 shows an example in which oxidation or nitridation is performed by plasma treatment only on the
また、上述したようにプラズマ処理を行うことによって、半導体膜や絶縁膜に付着したゴミ等の不純物の除去を容易に行うことができる。一般的に、CVD法やスパッタ法等により形成された膜にはゴミ(パーティクルともいう)が付着していることがある。例えば、図39(A)に示すように、絶縁膜または導電膜または半導体膜等の膜4671上にCVD法やスパッタ法等により形成された絶縁膜4672上にゴミ4673が形成される場合がある。このような場合であっても、プラズマ処理を行い絶縁膜4672を酸化または窒化することによって、絶縁膜4672の表面に絶縁膜4674が形成される。なお、絶縁膜4674には酸化膜または窒化膜を用いることができる。ゴミ4673が存在しない部分のみならず、ゴミ4673の下側の部分にも回り込むように酸化または窒化されることによって、絶縁膜4674の体積が増加する。一方、ゴミ4673の表面もプラズマ処理によって酸化または窒化され絶縁膜4675が形成され、その結果ゴミ4673の体積も増加する図39(B)。
Further, by performing plasma treatment as described above, impurities such as dust attached to the semiconductor film and the insulating film can be easily removed. In general, dust (also referred to as particles) may be attached to a film formed by a CVD method, a sputtering method, or the like. For example, as illustrated in FIG. 39A,
このとき、ゴミ4673は、ブラシ洗浄等の簡単な洗浄により、絶縁膜4674の表面から容易に除去される状態になる。このように、プラズマ処理を行うことによって、当該絶縁膜または半導体膜に付着した微細なゴミであっても当該ゴミの除去が容易になる。なお、これはプラズマ処理を行うことによって得られる効果であり、本実施の形態のみならず、他の実施の形態においても同様のことがいえる。
At this time, the
このように、プラズマ処理を行い半導体膜またはゲート絶縁膜を酸化または窒化して表面を改質することにより、緻密で膜質のよい絶縁膜を形成することができる。また、絶縁膜の表面に付着したゴミ等を洗浄によって、容易に除去することが可能となる。その結果、絶縁膜を薄く形成する場合であってもピンホール等の欠陥を防止し、トランジスタ等の半導体素子の微細化および高性能化を実現することが達成できる。 In this manner, by performing plasma treatment to oxidize or nitride the semiconductor film or the gate insulating film to modify the surface, a dense insulating film with good film quality can be formed. In addition, dust or the like attached to the surface of the insulating film can be easily removed by cleaning. As a result, even when the insulating film is formed thin, defects such as pinholes can be prevented, and miniaturization and high performance of semiconductor elements such as transistors can be achieved.
なお、本実施形態では、上記図32における半導体膜4603aおよび4603bまたはゲート絶縁膜4604にプラズマ処理を行い、当該半導体膜4603aおよび4603bまたはゲート絶縁膜4604を酸化または窒化を行ったが、プラズマ処理を用いて酸化または窒化を行う層は、これに限定されない。例えば、基板4601または絶縁膜4602にプラズマ処理を行ってもよいし、絶縁膜4606または絶縁膜4607にプラズマ処理を行ってもよい。
Note that in this embodiment, the
なお、本実施の形態で述べた内容は、実施の形態1〜実施の形態10で述べた内容と自由に組み合わせて実施することができる。
Note that the description in this embodiment can be implemented in free combination with the contents described in
(実施の形態12)
本実施形態では、トランジスタを始めとする半導体装置を作製するプロセスとして、ハーフトーン方式について説明する。
(Embodiment 12)
In this embodiment, a halftone method will be described as a process for manufacturing a semiconductor device including a transistor.
図40はトランジスタ、容量素子、抵抗素子を含む半導体装置の断面構造を示す図である。図40は、Nチャネル型トランジスタ4001、Nチャネル型トランジスタ4002、容量素子4004、抵抗素子4005、Pチャネル型トランジスタ4003が示されている。各トランジスタは半導体層5505、ゲート絶縁層5508、ゲート電極5509を備えている。ゲート電極5509は、第1導電層5503と第2導電層5502の積層構造で形成されている。また、図41(A)〜(E)は、図40で示すトランジスタ、容量素子、抵抗素子に対応する上面図であり、合わせて参照することができる。
FIG. 40 illustrates a cross-sectional structure of a semiconductor device including a transistor, a capacitor, and a resistor. FIG. 40 illustrates an N-
図40において、Nチャネル型トランジスタ4001は、チャネル長方向(キャリアの流れる方向)において、チャネル形成領域の両側に低濃度ドレイン(LDD)とも呼ばれ、配線5504とコンタクトを形成するソース及びドレイン領域を形成する不純物領域5506の不純物濃度よりも低濃度にドープされた不純物領域5507が半導体層5505に形成されている。不純物領域5506と不純物領域5507には、Nチャネル型トランジスタ4001を構成する場合、N型を付与する不純物としてリンなどが添加されている。LDDはホットエレクトロン劣化や短チャネル効果を抑制する手段として形成される。
In FIG. 40, an N-
図41(A)で示すように、Nチャネル型トランジスタ4001のゲート電極5509において、第1導電層5503は、第2導電層5502の両側に広がって形成されている。この場合において、第1導電層5503の膜厚は、第2導電層の膜厚よりも薄く形成されている。第1導電層5503の厚さは、10〜100kVの電界で加速されたイオン種を通過させることが可能な厚さに形成されている。不純物領域5507はゲート電極5509の第1導電層5503と重なるように形成されている。すなわち、ゲート電極5509とオーバーラップするLDD領域を形成している。この構造は、ゲート電極5509において、第2導電層5502をマスクとして、第1導電層5503を通して一導電型の不純物を添加することにより、自己整合的に不純物領域5507を形成している。すなわち、ゲート電極とオーバーラップするLDDを自己整合的に形成している。
As shown in FIG. 41A, in the
図40において、Nチャネル型トランジスタ4002は、ゲート電極の片側に不純物領域5506の不純物濃度よりも低濃度にドープされた不純物領域5507が半導体層5505に形成されている。図41(B)で示すように、Nチャネル型トランジスタ4002のゲート電極5509において、第1導電層5503は、第2導電層5502の片側に広がって形成されている。この場合も同様に、第2導電層5502をマスクとして、第1導電層5503を通して一導電型の不純物を添加することにより、自己整合的にLDDを形成することができる。
In FIG. 40, an N-
片側にLDDを有するトランジスタは、ソース及びドレイン電極間に正電圧のみ、もしくは負電圧のみが印加されるトランジスタに適用すればよい。具体的には、インバータ回路、NAND回路、NOR回路、ラッチ回路といった論理ゲートを構成するトランジスタや、センスアンプ、定電圧発生回路、VCOといったアナログ回路を構成するトランジスタに適用すればよい。 A transistor having an LDD on one side may be applied to a transistor to which only a positive voltage or only a negative voltage is applied between the source and drain electrodes. Specifically, it may be applied to a transistor constituting a logic gate such as an inverter circuit, a NAND circuit, a NOR circuit, or a latch circuit, or a transistor constituting an analog circuit such as a sense amplifier, a constant voltage generation circuit, or a VCO.
図40において、容量素子4004は、第1導電層5503と半導体層5505とでゲート絶縁層5508を挟んで形成されている。容量素子4004を形成する半導体層5505には、不純物領域5510と不純物領域5511を備えている。不純物領域5511は、半導体層5505において第1導電層5503と重なる位置に形成される。また、不純物領域5510は配線5504とコンタクトを形成する。不純物領域5511は、第1導電層5503を通して一導電型の不純物を添加することができるので、不純物領域5510と不純物領域5511に含まれる不純物濃度は同じにすることもできるし、異ならせることも可能である。いずれにしても、容量素子4004において、半導体層5505は電極として機能させるので、一導電型の不純物を添加して低抵抗化しておくことが好ましい。また、第1導電層5503は、図41(C)に示すように、第2導電層5502を補助的な電極として利用することにより、電極として十分に機能させることができる。このように、第1導電層5503と第2導電層5502を組み合わせた複合的な電極構造とすることにより、容量素子4004を自己整合的に形成することができる。
In FIG. 40, the
図40において、抵抗素子4005は、第1導電層5503によって形成されている。第1導電層5503は30〜150nm程度の厚さに形成されるので、その幅や長さを適宜設定して抵抗素子を構成することができる。
In FIG. 40, the
抵抗素子は、高濃度に不純物元素を含む半導体層や、膜厚の薄い金属層によって構成すればよい。抵抗値が膜厚、膜質、不純物濃度、活性化率などに依存する半導体層に対して、金属層は、膜厚、膜質で抵抗値が決定するため、ばらつきが小さく好ましい。抵抗素子4005の上面図を図41(D)に示す。
The resistance element may be formed using a semiconductor layer containing an impurity element at a high concentration or a thin metal layer. In contrast to a semiconductor layer whose resistance value depends on the film thickness, film quality, impurity concentration, activation rate, and the like, a metal layer is preferable because the resistance value is determined by the film thickness and film quality, so that variation is small. A top view of the
図40において、Pチャネル型トランジスタ4003は、半導体層5505に不純物領域5512を備えている。この不純物領域5512は、配線5504とコンタクトを形成するソース及びドレイン領域を形成する。ゲート電極5509の構成は第1導電層5503と第2導電層5502が重畳した構成となっている。Pチャネル型トランジスタ4003はLDDを設けないシングルドレイン構造のトランジスタである。Pチャネル型トランジスタ4003を形成する場合、不純物領域5512にはP型を付与する不純物として硼素などが添加される。一方、不純物領域5512にリンを添加すればシングルドレイン構造のNチャネル型トランジスタとすることもできる。Pチャネル型トランジスタ4003の上面図を図41(E)に示す。
In FIG. 40, a P-
半導体層5505及びゲート絶縁層5508の一方若しくは双方に対してマイクロ波で励起され、電子温度が2eV以下、イオンエネルギーが5eV以下、電子密度が1011〜1013/cm3程度である高密度プラズマ処理によって酸化又は窒化処理してもよい。このとき、基板温度を300〜450℃とし、酸化雰囲気(O2、N2Oなど)又は窒化雰囲気(N2、NH3など)で処理することにより、半導体層5505とゲート絶縁層5508の界面の欠陥準位を低減することができる。ゲート絶縁層5508対してこの処理を行うことにより、この絶縁層の緻密化を図ることができる。すなわち、荷電欠陥の生成を抑えトランジスタのしきい値電圧の変動を抑えることができる。また、トランジスタを3V以下の電圧で駆動させる場合には、このプラズマ処理により酸化若しくは窒化された絶縁層をゲート絶縁層5508として適用することができる。また、トランジスタの駆動電圧が3V以上の場合には、このプラズマ処理で半導体層5505の表面に形成した絶縁層とCVD法(プラズマCVD法若しくは熱CVD法)で堆積した絶縁層とを組み合わせてゲート絶縁層5508を形成することができる。また、同様にこの絶縁層は、容量素子4004の誘電体層としても利用することができる。この場合、このプラズマ処理で形成された絶縁層は、1〜10nmの厚さで形成され、緻密な膜であるので、大きな電荷容量を持つ容量素子を形成することができる。
One or both of the
図40及び図41を参照して説明したように、膜厚の異なる導電層を組み合わせることにより、さまざまな構成の素子を形成することができる。第1導電層のみが形成される領域と、第1導電層と第2導電層が積層されている領域は、回折格子パターン或いは半透膜からなる光強度低減機能を有する補助パターンを設置したフォトマスクまたはレチクルを用いて形成することができる。すなわち、フォトリソグラフィー工程において、フォトレジストを露光する際に、フォトマスクの透過光量を調節して、現像されるレジストマスクの厚さを異ならせる。この場合、フォトマスクまたはレチクルに解像度限界以下のスリットを設けて上記複雑な形状を有するレジストを形成してもよい。また、現像後に約200℃のベークを行ってフォトレジスト材料で形成されるマスクパターンを変形させてもよい。 As described with reference to FIGS. 40 and 41, elements having various structures can be formed by combining conductive layers having different film thicknesses. The region where only the first conductive layer is formed and the region where the first conductive layer and the second conductive layer are laminated are a photo provided with an auxiliary pattern having a light intensity reducing function consisting of a diffraction grating pattern or a semi-transmissive film. It can be formed using a mask or a reticle. That is, in the photolithography process, when the photoresist is exposed, the amount of light transmitted through the photomask is adjusted to vary the thickness of the resist mask to be developed. In this case, a resist having a complicated shape may be formed by providing a slit having a resolution limit or less in a photomask or a reticle. Alternatively, the mask pattern formed of the photoresist material may be deformed by baking at about 200 ° C. after development.
また、回折格子パターン或いは半透膜からなる光強度低減機能を有する補助パターンを設置したフォトマスクまたはレチクルを用いることにより、第1導電層のみが形成される領域と、第1導電層と第2導電層が積層されている領域を連続して形成することができる。図41(A)に示すように、第1導電層のみが形成される領域を半導体層上に選択的に形成することができる。このような領域は、半導体層上において有効であるが、それ以外の領域(ゲート電極と連続する配線領域)では必要がない。このフォトマスク若しくはレチクルを用いることにより、配線部分は、第1導電層のみの領域を作らないで済むので、配線密度を実質的に高めることができる。 Further, by using a photomask or a reticle provided with an auxiliary pattern having a light intensity reduction function consisting of a diffraction grating pattern or a semi-transmissive film, a region where only the first conductive layer is formed, the first conductive layer and the second conductive layer A region where the conductive layer is stacked can be formed continuously. As shown in FIG. 41A, a region where only the first conductive layer is formed can be selectively formed over the semiconductor layer. Such a region is effective on the semiconductor layer, but is not necessary in other regions (a wiring region continuous with the gate electrode). By using this photomask or reticle, it is not necessary to form a region of only the first conductive layer in the wiring portion, so that the wiring density can be substantially increased.
図40及び図41の場合には、第1導電層はタングステン(W)、クロム(Cr)、タンタル(Ta)、窒化タンタル(TaN)またはモリブデン(Mo)などの高融点金属、又は高融点金属を主成分とする合金もしくは化合物を30〜50nmの厚さで形成する。また、第2導電層はタングステン(W)、クロム(Cr)、タンタル(Ta)、窒化タンタル(TaN)またはモリブデン(Mo)などの高融点金属、又は高融点金属を主成分とする合金もしくは化合物で300〜600nmの厚さに形成する。例えば、第1導電層と第2導電層をそれぞれ異なる導電材料を用い、後に行うエッチング工程でエッチングレートの差が生じるようにする。一例として、第1導電層をTaNを用い、第2導電層としてタングステン膜を用いることができる。 40 and 41, the first conductive layer is a refractory metal such as tungsten (W), chromium (Cr), tantalum (Ta), tantalum nitride (TaN), or molybdenum (Mo), or a refractory metal. An alloy or a compound mainly composed of is formed with a thickness of 30 to 50 nm. The second conductive layer is made of a refractory metal such as tungsten (W), chromium (Cr), tantalum (Ta), tantalum nitride (TaN), or molybdenum (Mo), or an alloy or compound containing a refractory metal as a main component. To a thickness of 300 to 600 nm. For example, different conductive materials are used for the first conductive layer and the second conductive layer, and a difference in etching rate is caused in an etching process performed later. As an example, TaN can be used for the first conductive layer, and a tungsten film can be used for the second conductive layer.
本実施形態では、回折格子パターン或いは半透膜からなる光強度低減機能を有する補助パターンを設置したフォトマスクまたはレチクルを用いて、電極構造の異なるトランジスタ、容量素子、抵抗素子を、同じパターニング工程によって作り分けることができることを示している。これにより、回路の特性に応じて、形態の異なる素子を、工程を増やすことなく作り込み、集積化することができる。 In this embodiment, transistors, capacitors, and resistors having different electrode structures are formed by the same patterning process using a photomask or a reticle provided with an auxiliary pattern having a light intensity reduction function consisting of a diffraction grating pattern or a semi-transmissive film. It shows that it can be made separately. Thus, elements having different forms can be formed and integrated without increasing the number of steps in accordance with circuit characteristics.
なお、本実施の形態で述べた内容は、実施の形態1〜実施の形態11で述べた内容と自由に組み合わせて実施することができる。
Note that the contents described in this embodiment can be implemented in free combination with the contents described in
(実施の形態13)
本実施形態では、トランジスタを始めとする半導体装置を作製する際のマスクパターンの例について、図42〜図44を参照して説明する。
(Embodiment 13)
In this embodiment, an example of a mask pattern when manufacturing a semiconductor device including a transistor will be described with reference to FIGS.
図42(A)で示す半導体層5610、5611はシリコン若しくはシリコンを成分とする結晶性の半導体で形成することが好ましい。例えば、シリコン膜をレーザアニールなどによって結晶化された多結晶シリコン、単結晶シリコンなどが適用される。その他にも半導体特性を示す、金属酸化物半導体、アモルファスシリコン、有機半導体を適用することも可能である。 The semiconductor layers 5610 and 5611 shown in FIG. 42A are preferably formed using silicon or a crystalline semiconductor containing silicon as a component. For example, polycrystalline silicon or single crystal silicon obtained by crystallizing a silicon film by laser annealing or the like is applied. In addition, a metal oxide semiconductor, amorphous silicon, or an organic semiconductor that exhibits semiconductor characteristics can be used.
いずれにしても、最初に形成する半導体層は絶縁表面を有する基板の全面若しくは一部(トランジスタの半導体領域として確定されるよりも広い面積を有する領域)に形成する。そして、フォトリソグラフィー技術によって、半導体層上にマスクパターンを形成する。そのマスクパターンを利用して半導体層をエッチング処理することにより、トランジスタのソース及びドレイン領域及びチャネル形成領域を含む特定形状の島状の半導体層5610、5611を形成する。その半導体層5610、5611はレイアウトの適切さを考慮して決められる。
In any case, the semiconductor layer to be formed first is formed over the entire surface or part of the substrate having an insulating surface (a region having a larger area than that determined as a semiconductor region of the transistor). Then, a mask pattern is formed on the semiconductor layer by photolithography. By etching the semiconductor layer using the mask pattern, island-shaped
図42(A)で示す半導体層5610、5611を形成するためのフォトマスクは、図42(B)に示すマスクパターン5630を備えている。このマスクパターン5630は、フォトリソグラフィー工程で用いるレジストがポジ型かネガ型かで異なる。ポジ型レジストを用いる場合には、図42(B)で示すマスクパターン5630は、遮光部として作製される。マスクパターン5630は、多角形の頂部Aを削除した形状となっている。また、屈曲部Bにおいては、その角部が直角とならないように複数段に渡って屈曲する形状となっている。このフォトマスクのパターンは、角部を有し、この角部において、斜辺が10μm以下で、線幅の1/5以上1/2以下の長さの直角三角形のパターンが除去されている。
A photomask for forming the
図42(B)で示すマスクパターン5630は、その形状が、図42(A)で示す半導体層5610、5611に反映される。その場合、マスクパターン5630と相似の形状が転写されてもよいが、マスクパターン5630の角部がさらに丸みを帯びるように転写されていてもよい。すなわち、マスクパターン5630よりもさらにパターン形状をなめらかにした、丸みを設けてもよい。
The shape of the
半導体層5610、5611の上には、酸化シリコン若しくは窒化シリコンを少なくとも一部に含む絶縁層が形成される。この絶縁層を形成する目的の一つはゲート絶縁層である。そして、図43(A)で示すように、半導体層と一部が重なるようにゲート配線5712、5713、5714を形成する。ゲート配線5712は半導体層5610に対応して形成される。ゲート配線5713は半導体層5610、5611に対応して形成される。また、ゲート配線5714は半導体層5610、5611に対応して形成される。ゲート配線は、金属層又は導電性の高い半導体層を成膜し、フォトリソグラフィー技術によってその形状を絶縁層上に作り込む。
Over the
このゲート配線を形成するためのフォトマスクは、図43(B)に示すマスクパターン5731を備えている。このマスクパターン5731は、角部を有し、この角部において、斜辺が10μm以下、または、配線の線幅の1/2以下で、線幅の1/5以上の長さの直角三角形のパターンが除去されている。図43(B)で示すマスクパターン5731は、その形状が、図43(A)で示すゲート配線5712、5713、5714に反映される。その場合、マスクパターン5731と相似の形状が転写されてもよいが、マスクパターン5731の角部がさらに丸みを帯びるように転写されていてもよい。すなわち、マスクパターン5731よりもさらにパターン形状をなめらかにした、丸みを設けてもよい。すなわち、ゲート配線5712、5713、5714の角部は、斜辺が線幅の1/2以下であって1/5以上である直角三角形のパターンを除去することで角部に丸みをおびさせる。凸部はプラズマによるドライエッチの際、異常放電による微粉の発生を抑えることができる。凹部では、プラズマによるドライエッチの際、異常放電によってたとえできた微粉であっても、それが角に集まるのを防ぐことができ、洗浄のときに、容易に洗い流すことができる。結果として歩留まり向上が甚だしく期待できるという効果を有する。
A photomask for forming this gate wiring is provided with a
層間絶縁層はゲート配線5712、5713、5714の次に形成される層である。層間絶縁層は酸化シリコンなどの無機絶縁材料若しくポリイミドやアクリル樹脂などを使った有機絶材料を使って形成する。この層間絶縁層とゲート配線5712、5713、5714の間には窒化シリコン若しくは窒化酸化シリコンなどの絶縁層を介在させてもよい。また、層間絶縁層上にも窒化シリコン若しくは窒化酸化シリコンなどの絶縁層を設けてもよい。この絶縁層は、外因性の金属イオンや水分などトランジスタにとっては良くない不純物により半導体層やゲート絶縁層を汚染するのを防ぐことができる。
The interlayer insulating layer is a layer formed next to the
層間絶縁層には所定の位置に開孔が形成されている。例えば、下層にあるゲート配線や半導体層に対応して設けられる。金属若しくは金属化合物の一層若しくは複数層で形成される配線層は、フォトリソグラフィー技術によってマスクパターンが形成され、エッチング加工により所定のパターンに形成される。そして、図44(A)で示すように、半導体層と一部が重なるように配線5815〜5820を形成する。配線はある特定の素子間を連結する。配線は特定の素子と素子の間を直線で結ぶのではなく、レイアウトの制約上屈曲部が含まれる。また、コンタクト部やその他の領域において配線幅が変化する。コンタクト部では、コンタクトホールが配線幅と同等若しくは大きい場合には、その部分で配線幅が広がるように変化する。
Openings are formed in predetermined positions in the interlayer insulating layer. For example, it is provided corresponding to the gate wiring or semiconductor layer in the lower layer. A wiring layer formed of one or more layers of metal or metal compound is formed with a mask pattern by a photolithography technique and formed into a predetermined pattern by etching. Then, as illustrated in FIG. 44A,
この配線5815〜5820を形成するためのフォトマスクは、図44(B)に示すマスクパターン5832を備えている。この場合においても、配線は、L字に折れ曲がった各角部であって直角三角形の一辺が10μm以下、または、配線の線幅の1/2以下で、線幅の1/5以上の大きさに角部を削除し、角部に丸みをおびるパターンを有せしめる。具体的には、角部の外周縁に丸みを帯びさせるため、角部を挟む互いに垂直な2つの第1直線と、これら2つの第1直線と約45度の角度をなす一つの第2直線と、で形成される直角2等辺三角形の部分に相当する配線の一部を除去する。除去すると新たに2つの鈍角の部分が配線に形成されるが、エッチング条件を適宜設定することにより、各鈍角部分に第1直線と第2直線との両方に接する曲線が形成されるように配線層をエッチングすることが好ましい。なお、前記直角2等辺三角形の互いに等しい2辺の長さは、配線幅の1/5以上1/2以下とする。また、角部の内周縁についても、角部の外周縁に沿って内周縁が丸みをお帯びるよう形成する。このような配線は、凸部はプラズマによるドライエッチの際、異常放電による微粉の発生を抑え、凹部では、プラズマによるドライエッチの際、異常放電によってたとえできた微粉であっても、それが角に集まるのを防ぐことができ、洗浄のときに、容易に洗い流すことができる。結果として歩留まり向上が甚だしく期待できるという効果を有する。配線の角部がラウンドをとることにより、電気的にも伝導させることが期待できる。また、多数の平行配線では、ゴミを洗い流すのにはきわめて好都合である。
A photomask for forming the
図44(A)には、Nチャネル型トランジスタ5821〜5824、Pチャネル型トランジスタ5825、5826が形成されている。Nチャネル型トランジスタ5823とPチャネル型トランジスタ5825及びNチャネル型トランジスタ5824とPチャネル型トランジスタ5826はインバータ5827、5828を構成している。なお、この6つのトランジスタを含む回路はSRAMを形成している。これらのトランジスタの上層には、窒化シリコンや酸化シリコンなどの絶縁層が形成されていてもよい。
In FIG. 44A, N-
なお、本実施の形態で述べた内容は、実施の形態1〜実施の形態12で述べた内容と自由に組み合わせて実施することができる。
Note that the description in this embodiment can be implemented by being freely combined with the contents described in
(実施の形態14)
本発明は様々な電子機器に適用することができる。具体的には電子機器の表示部に適用することができる。そのような電子機器として、ビデオカメラ、デジタルカメラ、ゴーグル型ディスプレイ、ナビゲーションシステム、音響再生装置(カーオーディオ、オーディオコンポ等)、コンピュータ、ゲーム機器、携帯情報端末(モバイルコンピュータ、携帯電話、携帯型ゲーム機又は電子書籍等)、記録媒体を備えた画像再生装置(具体的にはDigital Versatile Disc(DVD)等の記録媒体を再生し、その画像を表示しうる発光装置を備えた装置)などが挙げられる。
(Embodiment 14)
The present invention can be applied to various electronic devices. Specifically, it can be applied to a display portion of an electronic device. Such electronic devices include video cameras, digital cameras, goggles-type displays, navigation systems, sound playback devices (car audio, audio components, etc.), computers, game devices, portable information terminals (mobile computers, mobile phones, portable games) And an image reproducing device (specifically, a device having a light emitting device capable of reproducing a recording medium such as a digital versatile disc (DVD) and displaying the image). It is done.
図31(A)は発光装置であり、筐体35001、支持台35002、表示部35003、スピーカー部35004、ビデオ入力端子35005等を含む。本発明の表示装置を表示部35003に用いることができる。なお、発光装置は、パーソナルコンピュータ用、テレビジョン放送受信用、広告表示用などの全ての情報表示用発光装置が含まれる。本発明の表示装置を表示部35003に用いた発光装置は、コントラストの高い綺麗な画像で見ることが可能となる。
FIG. 31A illustrates a light-emitting device, which includes a
図31(B)はカメラであり、本体35101、表示部35102、受像部35103、操作キー35104、外部接続ポート35105、シャッター35106等を含む。
FIG. 31B illustrates a camera, which includes a main body 35101, a
本発明を表示部35102に用いたデジタルカメラは、コントラストの高い綺麗な画像で見ることが可能となる。
A digital camera using the present invention for the
図31(C)はコンピュータであり、本体35201、筐体35202、表示部35203、キーボード35204、外部接続ポート35205、ポインティングマウス35206等を含む。本発明を表示部35203に用いたコンピュータは、コントラストの高い綺麗な画像で見ることが可能となる。
FIG. 31C illustrates a computer, which includes a
図31(D)はモバイルコンピュータであり、本体35301、表示部35302、スイッチ35303、操作キー35304、赤外線ポート35305等を含む。本発明を表示部35302に用いたモバイルコンピュータは、コントラストの高い綺麗な画像で見ることが可能となる。
FIG. 31D illustrates a mobile computer, which includes a
図31(E)は記録媒体を備えた携帯型の画像再生装置(具体的にはDVD再生装置)であり、本体35401、筐体35402、表示部A35403、表示部B35404、記録媒体(DVD等)読み込み部35405、操作キー35406、スピーカー部35407等を含む。表示部A35403は主として画像情報を表示し、表示部B35404は主として文字情報を表示することができる。本発明を表示部A35403や表示部B35404に用いた画像再生装置は、コントラストの高い綺麗な画像で見ることが可能となる。
FIG. 31E shows a portable image reproducing device (specifically, a DVD reproducing device) provided with a recording medium, which includes a
図31(F)はゴーグル型ディスプレイであり、本体35501、表示部35502、アーム部35503を含む。本発明を表示部35502に用いたゴーグル型ディスプレイは、コントラストの高い綺麗な画像で見ることが可能となる。
FIG. 31F illustrates a goggle type display including a
図31(G)はビデオカメラであり、本体35601、表示部35602、筐体35603、外部接続ポート35604、リモコン受信部35605、受像部35606、バッテリー35607、音声入力部35608、操作キー35609、接眼部35610等を含む。本発明を表示部35602に用いたビデオカメラは、コントラストの高い綺麗な画像で見ることが可能となる。
FIG. 31G illustrates a video camera, which includes a main body 35601, a
図31(H)は携帯電話機であり、本体35701、筐体35702、表示部35703、音声入力部35704、音声出力部35705、操作キー35706、外部接続ポート35707、アンテナ35708等を含む。本発明を表示部35703に用いた携帯電話機は、コントラストの高い綺麗な画像で見ることが可能となる。
FIG. 31H illustrates a mobile phone, which includes a
以上の様に、本発明の適用範囲は極めて広く、あらゆる分野の電子機器に用いることが可能である。また本実施の形態の電子機器は、実施の形態1〜11に示したいずれの構成の表示装置を用いても良い。
As described above, the applicable range of the present invention is so wide that it can be used for electronic devices in various fields. In addition, the electronic device of this embodiment may use the display device having any structure described in
Claims (7)
複数の画素のそれぞれには各色を構成する副画素を有し、
前記副画素には、面積の異なる複数の表示領域がストライプに配置されていることを特徴とする液晶表示装置。 A display device having a plurality of pixels,
Each of the plurality of pixels has sub-pixels constituting each color,
The liquid crystal display device, wherein a plurality of display areas having different areas are arranged in stripes in the sub-pixel.
複数の画素のそれぞれには各色を構成する副画素を有し、
前記副画素は複数の表示領域を一組とし、前記一組には面積の異なる複数の表示領域が含まれ、
前記副画素はストライプに配置され、
第1の状態と第2の状態とで前記副画素を構成する表示領域の組み合わせが異なり、前記副画素を構成する表示領域の総面積が等しいことを特徴とする液晶表示装置。 A display device having a plurality of pixels,
Each of the plurality of pixels has sub-pixels constituting each color,
The sub-pixel includes a plurality of display areas, and the set includes a plurality of display areas having different areas.
The sub-pixels are arranged in a stripe;
A liquid crystal display device, wherein a combination of display areas constituting the sub-pixel differs between the first state and the second state, and a total area of the display areas constituting the sub-pixel is equal.
前記第1の表示領域と前記第2の表示領域と前記第3の表示領域とは、同じ色で表示し、
第1の状態において、画素は、前記第1の表示領域と前記第2の表示領域と有しており、
第2の状態において、前記画素は、前記第2の表示領域と前記第3の表示領域と有しており、
前記第1の表示領域の面積と前記第3の表示領域の面積とは、同じであることを特徴とする液晶表示装置。 A display device having a first display area, a second display area, and a third display area,
The first display area, the second display area, and the third display area are displayed in the same color,
In the first state, the pixel has the first display area and the second display area,
In the second state, the pixel has the second display area and the third display area,
The liquid crystal display device, wherein an area of the first display region and an area of the third display region are the same.
前記画素は、前記画素が有する表示領域のいずれを表示させるかによって階調を表現することを特徴とする液晶表示装置。 In claim 3,
The liquid crystal display device according to claim 1, wherein the pixel expresses a gray scale depending on which display area of the pixel is displayed.
画素部は、複数の表示領域を有し、
前記複数の表示領域には、複数種の面積の矩形型の表示領域が含まれ、
色毎に複数の表示領域がストライプに配置され、
前記複数の表示領域のうち最大の面積の表示領域は、
ストライプ方向と直交する方向の一辺が、隣り合う列の最小の面積の表示領域の一辺とそろい、
ストライプ方向と直交する方向の他辺が、隣り合う列の最大の面積の表示領域の他辺とずれて配置されていることを特徴とする液晶表示装置。 A display device having a plurality of pixels in a pixel portion,
The pixel portion has a plurality of display areas,
The plurality of display areas include a rectangular display area having a plurality of types of areas,
Multiple display areas are arranged in stripes for each color,
The display area of the largest area among the plurality of display areas is
One side of the direction perpendicular to the stripe direction is aligned with one side of the display area of the smallest area of the adjacent column,
A liquid crystal display device characterized in that the other side in the direction orthogonal to the stripe direction is shifted from the other side of the display area having the maximum area in the adjacent column.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006184184A JP5613360B2 (en) | 2005-07-04 | 2006-07-04 | Display device, display module, and electronic device |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005194668 | 2005-07-04 | ||
JP2005194668 | 2005-07-04 | ||
JP2006184184A JP5613360B2 (en) | 2005-07-04 | 2006-07-04 | Display device, display module, and electronic device |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012052573A Division JP2012113324A (en) | 2005-07-04 | 2012-03-09 | Liquid crystal display device |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2007041578A true JP2007041578A (en) | 2007-02-15 |
JP2007041578A5 JP2007041578A5 (en) | 2009-07-30 |
JP5613360B2 JP5613360B2 (en) | 2014-10-22 |
Family
ID=37799561
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006184184A Active JP5613360B2 (en) | 2005-07-04 | 2006-07-04 | Display device, display module, and electronic device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5613360B2 (en) |
Cited By (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009250994A (en) * | 2008-04-01 | 2009-10-29 | Epson Imaging Devices Corp | Electrooptical device |
JP2010054555A (en) * | 2008-08-26 | 2010-03-11 | Seiko Epson Corp | Electro-optical apparatus and electronic instrument |
JP2012150517A (en) * | 2012-04-27 | 2012-08-09 | Semiconductor Energy Lab Co Ltd | Liquid crystal display device, and electronic apparatus |
JP2013231976A (en) * | 2008-06-09 | 2013-11-14 | Semiconductor Energy Lab Co Ltd | Liquid crystal display device |
US8723901B2 (en) | 2007-07-13 | 2014-05-13 | Samsung Display Co., Ltd. | Liquid crystal display and method of driving the same |
KR20140068614A (en) * | 2012-11-28 | 2014-06-09 | 삼성디스플레이 주식회사 | Organic light emittign display device |
US8767159B2 (en) | 2007-05-18 | 2014-07-01 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device |
JP2015108835A (en) * | 2014-12-25 | 2015-06-11 | 株式会社半導体エネルギー研究所 | Liquid crystal display device, display module and electronic apparatus |
JP2015161945A (en) * | 2014-02-25 | 2015-09-07 | 三星ディスプレイ株式會社Samsung Display Co.,Ltd. | display device |
US9195107B2 (en) | 2009-05-29 | 2015-11-24 | Samsung Display Co., Ltd. | Liquid crystal display |
KR20150132003A (en) * | 2014-05-16 | 2015-11-25 | 가부시키가이샤 재팬 디스프레이 | Display device |
JP2016076623A (en) * | 2014-10-07 | 2016-05-12 | 株式会社Joled | Method for manufacturing thin film transistor |
US9483973B2 (en) | 2007-05-18 | 2016-11-01 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device, driving method of the liquid crystal display device, and electronic device employing the same device and the same method |
JP2016206634A (en) * | 2014-09-12 | 2016-12-08 | 株式会社半導体エネルギー研究所 | Display device |
KR101787238B1 (en) | 2015-03-05 | 2017-10-18 | 가부시키가이샤 재팬 디스프레이 | Display device |
JP2018049292A (en) * | 2017-12-01 | 2018-03-29 | 株式会社ジャパンディスプレイ | Display device |
JP2018534611A (en) * | 2015-10-12 | 2018-11-22 | 深▲セン▼市華星光電技術有限公司 | Structure of OLED gate electrode drive circuit |
US10268088B2 (en) | 2013-10-18 | 2019-04-23 | Japan Display Inc. | Display device |
JP2019117384A (en) * | 2013-11-27 | 2019-07-18 | 株式会社半導体エネルギー研究所 | Display device |
US10573667B2 (en) | 2015-12-11 | 2020-02-25 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
JP2021096474A (en) * | 2019-12-17 | 2021-06-24 | エルジー ディスプレイ カンパニー リミテッド | Light-emitting display device |
Citations (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS58172085A (en) * | 1982-04-02 | 1983-10-08 | Fujitsu Ten Ltd | Displaying method for color picture |
JPS59225683A (en) * | 1983-06-07 | 1984-12-18 | Seiko Epson Corp | Driving method of display for television receiver |
JPS59230378A (en) * | 1983-06-14 | 1984-12-24 | Seiko Epson Corp | Liquid crystal video display device |
JPH0432383A (en) * | 1990-05-29 | 1992-02-04 | Sony Corp | Liquid crystal display device |
JPH0682617A (en) * | 1992-08-31 | 1994-03-25 | Fujitsu Ltd | Pixel dividing method of color filter |
JPH0772824A (en) * | 1993-09-07 | 1995-03-17 | Fujitsu Ltd | Image display device |
JP2001337317A (en) * | 2000-05-25 | 2001-12-07 | Casio Comput Co Ltd | Color liquid crystal display device |
JP2003132797A (en) * | 2001-10-29 | 2003-05-09 | Mitsubishi Electric Corp | Substrate for alternate current type plasma display, alternate current type plasma display panel, and alternate current type plasma display equipment |
JP2004117689A (en) * | 2002-09-25 | 2004-04-15 | Hitachi Ltd | Display device |
WO2004073356A1 (en) * | 2003-02-13 | 2004-08-26 | Fujitsu Limited | Display apparatus and manufacturing method thereof |
JP2005062416A (en) * | 2003-08-11 | 2005-03-10 | Seiko Epson Corp | Pixel structure, optoelectronic apparatus, and electronic equipment |
JP2005164814A (en) * | 2003-12-01 | 2005-06-23 | Sony Corp | Display device and method for driving the same |
JP2005300579A (en) * | 2004-04-06 | 2005-10-27 | Sony Corp | Display apparatus and layout method in display apparatus |
JP2005352408A (en) * | 2004-06-14 | 2005-12-22 | Sanyo Electric Co Ltd | Display device |
-
2006
- 2006-07-04 JP JP2006184184A patent/JP5613360B2/en active Active
Patent Citations (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS58172085A (en) * | 1982-04-02 | 1983-10-08 | Fujitsu Ten Ltd | Displaying method for color picture |
JPS59225683A (en) * | 1983-06-07 | 1984-12-18 | Seiko Epson Corp | Driving method of display for television receiver |
JPS59230378A (en) * | 1983-06-14 | 1984-12-24 | Seiko Epson Corp | Liquid crystal video display device |
JPH0432383A (en) * | 1990-05-29 | 1992-02-04 | Sony Corp | Liquid crystal display device |
JPH0682617A (en) * | 1992-08-31 | 1994-03-25 | Fujitsu Ltd | Pixel dividing method of color filter |
JPH0772824A (en) * | 1993-09-07 | 1995-03-17 | Fujitsu Ltd | Image display device |
JP2001337317A (en) * | 2000-05-25 | 2001-12-07 | Casio Comput Co Ltd | Color liquid crystal display device |
JP2003132797A (en) * | 2001-10-29 | 2003-05-09 | Mitsubishi Electric Corp | Substrate for alternate current type plasma display, alternate current type plasma display panel, and alternate current type plasma display equipment |
JP2004117689A (en) * | 2002-09-25 | 2004-04-15 | Hitachi Ltd | Display device |
WO2004073356A1 (en) * | 2003-02-13 | 2004-08-26 | Fujitsu Limited | Display apparatus and manufacturing method thereof |
JP2005062416A (en) * | 2003-08-11 | 2005-03-10 | Seiko Epson Corp | Pixel structure, optoelectronic apparatus, and electronic equipment |
JP2005164814A (en) * | 2003-12-01 | 2005-06-23 | Sony Corp | Display device and method for driving the same |
JP2005300579A (en) * | 2004-04-06 | 2005-10-27 | Sony Corp | Display apparatus and layout method in display apparatus |
JP2005352408A (en) * | 2004-06-14 | 2005-12-22 | Sanyo Electric Co Ltd | Display device |
Cited By (47)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9645461B2 (en) | 2007-05-18 | 2017-05-09 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device |
US10012880B2 (en) | 2007-05-18 | 2018-07-03 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device |
US11940697B2 (en) | 2007-05-18 | 2024-03-26 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device |
US9483973B2 (en) | 2007-05-18 | 2016-11-01 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device, driving method of the liquid crystal display device, and electronic device employing the same device and the same method |
US8767159B2 (en) | 2007-05-18 | 2014-07-01 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device |
US9360722B2 (en) | 2007-05-18 | 2016-06-07 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device |
US11300841B2 (en) | 2007-05-18 | 2022-04-12 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device |
US8723901B2 (en) | 2007-07-13 | 2014-05-13 | Samsung Display Co., Ltd. | Liquid crystal display and method of driving the same |
JP2009250994A (en) * | 2008-04-01 | 2009-10-29 | Epson Imaging Devices Corp | Electrooptical device |
US9142179B2 (en) | 2008-06-09 | 2015-09-22 | Semiconductor Energy Laboratory Co., Ltd. | Display device, liquid crystal display device and electronic device including the same |
JP2013231976A (en) * | 2008-06-09 | 2013-11-14 | Semiconductor Energy Lab Co Ltd | Liquid crystal display device |
US9570032B2 (en) | 2008-06-09 | 2017-02-14 | Semiconductor Energy Laboratory Co., Ltd. | Display device, liquid crystal display device and electronic device including the same |
JP2010054555A (en) * | 2008-08-26 | 2010-03-11 | Seiko Epson Corp | Electro-optical apparatus and electronic instrument |
US8372471B2 (en) | 2008-08-26 | 2013-02-12 | Seiko Epson Corporation | Electro-optical device and electronic instrument |
US9195107B2 (en) | 2009-05-29 | 2015-11-24 | Samsung Display Co., Ltd. | Liquid crystal display |
US9411206B2 (en) | 2009-05-29 | 2016-08-09 | Samsung Display Co., Ltd. | Liquid crystal display |
JP2012150517A (en) * | 2012-04-27 | 2012-08-09 | Semiconductor Energy Lab Co Ltd | Liquid crystal display device, and electronic apparatus |
KR20140068614A (en) * | 2012-11-28 | 2014-06-09 | 삼성디스플레이 주식회사 | Organic light emittign display device |
KR101999560B1 (en) * | 2012-11-28 | 2019-07-15 | 삼성디스플레이 주식회사 | Organic light emittign display device |
US10268088B2 (en) | 2013-10-18 | 2019-04-23 | Japan Display Inc. | Display device |
JP2022070929A (en) * | 2013-11-27 | 2022-05-13 | 株式会社半導体エネルギー研究所 | Display device |
JP7265658B2 (en) | 2013-11-27 | 2023-04-26 | 株式会社半導体エネルギー研究所 | Display device |
KR102493175B1 (en) | 2013-11-27 | 2023-01-27 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | Display device |
KR20210036899A (en) * | 2013-11-27 | 2021-04-05 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | Display device |
JP2019117384A (en) * | 2013-11-27 | 2019-07-18 | 株式会社半導体エネルギー研究所 | Display device |
JP2015161945A (en) * | 2014-02-25 | 2015-09-07 | 三星ディスプレイ株式會社Samsung Display Co.,Ltd. | display device |
KR101698671B1 (en) * | 2014-05-16 | 2017-01-20 | 가부시키가이샤 재팬 디스프레이 | Display device |
KR20150132003A (en) * | 2014-05-16 | 2015-11-25 | 가부시키가이샤 재팬 디스프레이 | Display device |
TWI556031B (en) * | 2014-05-16 | 2016-11-01 | 日本顯示器股份有限公司 | Display device |
US9835909B2 (en) | 2014-05-16 | 2017-12-05 | Japan Display Inc. | Display device having cyclically-arrayed sub-pixels |
US9558700B2 (en) | 2014-05-16 | 2017-01-31 | Japan Display Inc. | Display device having cyclically-arrayed sub-pixels |
US9954011B2 (en) | 2014-09-12 | 2018-04-24 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
JP2016206634A (en) * | 2014-09-12 | 2016-12-08 | 株式会社半導体エネルギー研究所 | Display device |
US10217772B2 (en) | 2014-09-12 | 2019-02-26 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
JP2022132358A (en) * | 2014-09-12 | 2022-09-08 | 株式会社半導体エネルギー研究所 | Display device |
JP2020098791A (en) * | 2014-09-12 | 2020-06-25 | 株式会社半導体エネルギー研究所 | Organic EL display device |
US9525017B2 (en) | 2014-09-12 | 2016-12-20 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
JP2016076623A (en) * | 2014-10-07 | 2016-05-12 | 株式会社Joled | Method for manufacturing thin film transistor |
JP2015108835A (en) * | 2014-12-25 | 2015-06-11 | 株式会社半導体エネルギー研究所 | Liquid crystal display device, display module and electronic apparatus |
KR101787238B1 (en) | 2015-03-05 | 2017-10-18 | 가부시키가이샤 재팬 디스프레이 | Display device |
JP2018534611A (en) * | 2015-10-12 | 2018-11-22 | 深▲セン▼市華星光電技術有限公司 | Structure of OLED gate electrode drive circuit |
US10573667B2 (en) | 2015-12-11 | 2020-02-25 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
US11552107B2 (en) | 2015-12-11 | 2023-01-10 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
US11881489B2 (en) | 2015-12-11 | 2024-01-23 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
JP2018049292A (en) * | 2017-12-01 | 2018-03-29 | 株式会社ジャパンディスプレイ | Display device |
JP2021096474A (en) * | 2019-12-17 | 2021-06-24 | エルジー ディスプレイ カンパニー リミテッド | Light-emitting display device |
US11839126B2 (en) | 2019-12-17 | 2023-12-05 | Lg Display Co., Ltd. | Light emitting display apparatus |
Also Published As
Publication number | Publication date |
---|---|
JP5613360B2 (en) | 2014-10-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7295313B2 (en) | light emitting device | |
JP5613360B2 (en) | Display device, display module, and electronic device | |
JP5779670B2 (en) | Semiconductor device and display device | |
JP5487269B2 (en) | Display device | |
US9972647B2 (en) | Display device having pixel including transistors | |
US9318053B2 (en) | Semiconductor device and driving method thereof | |
JP2023015059A (en) | Semiconductor device | |
KR101278205B1 (en) | Display device and driving method of display device | |
JP5656321B2 (en) | Semiconductor device, display device, display module, and electronic apparatus | |
JP5057731B2 (en) | Display device, module, and electronic device | |
JP2007041571A (en) | Semiconductor device, display device, and electronic equipment | |
JP2007041574A (en) | Semiconductor device and its driving method | |
JP2007041560A (en) | Display device and driving method of the same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090615 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090615 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120124 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120312 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130226 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130425 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140107 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140129 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140902 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140908 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5613360 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |