JP2006092218A - グラフィックプロセッサ、制御用プロセッサおよび情報処理装置 - Google Patents
グラフィックプロセッサ、制御用プロセッサおよび情報処理装置 Download PDFInfo
- Publication number
- JP2006092218A JP2006092218A JP2004276237A JP2004276237A JP2006092218A JP 2006092218 A JP2006092218 A JP 2006092218A JP 2004276237 A JP2004276237 A JP 2004276237A JP 2004276237 A JP2004276237 A JP 2004276237A JP 2006092218 A JP2006092218 A JP 2006092218A
- Authority
- JP
- Japan
- Prior art keywords
- task
- processor
- processing
- graphic processor
- graphic
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T15/00—3D [Three Dimensional] image rendering
- G06T15/005—General purpose rendering architectures
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/461—Saving or restoring of program or task context
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/48—Program initiating; Program switching, e.g. by interrupt
- G06F9/4806—Task transfer initiation or dispatching
- G06F9/4843—Task transfer initiation or dispatching by program, e.g. task dispatcher, supervisor, operating system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/54—Interprogram communication
- G06F9/544—Buffers; Shared memory; Pipes
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2209/00—Indexing scheme relating to G06F9/00
- G06F2209/50—Indexing scheme relating to G06F9/50
- G06F2209/509—Offload
Abstract
【解決手段】メインプロセッサの管理プロセッサはステップS2において制御側通信部よりグラフィックプロセッサの画像処理側通信部に対し、切換え後のタスクに関する情報を含むタスク切換え要求の信号を送信する。グラフィックプロセッサのメモリ制御部はステップS4において、当該タスクに関連した画像関連データをグラフィックメモリから読出し、ステップS6においてメインメモリへ退避させる。ステップS8において、メインメモリに以前退避しておいた画像関連データから切換え後のタスクに関連するデータを読出し、ステップS10においてグラフィックメモリへ復帰させる。ステップS12において、画像処理側通信部より制御側通信部に対し、タスク切換えの準備が整った旨の受入れ許可信号を送信する。メインプロセッサは受入れ許可信号を確認後、管理プロセッサのタスク切換えを行う。
【選択図】 図3
Description
図1は、本発明の第1の実施の形態に係る情報処理装置1000の構成を示すブロック図である。情報処理装置1000は、グラフィックプロセッサ100とメインプロセッサ200、メインメモリ50を含む。情報処理装置1000は、表示装置500と接続されており、メインプロセッサ200およびグラフィックプロセッサ100の処理の結果得られた画像、映像を出力する。図1などにおいて、様々な処理を行う機能ブロックとして記載される各要素は、ハードウェア的には、CPU、メモリ、その他のLSIで構成することができ、ソフトウェア的には、メモリにロードされた予約管理機能のあるプログラムなどによって実現される。したがって、これらの機能ブロックがハードウェアのみ、ソフトウェアのみ、またはそれらの組合せによっていろいろな形で実現できることは当業者には理解されるところであり、いずれかに限定されるものではない。
第一の実施の形態では、メインプロセッサ200の管理プロセッサ32がタスクの切換えを行う際、図3のステップS2において、制御側タスク切換え部64が画像処理側タスク切換え部74に対し、タスク切換え要求信号を送信したが、本実施の形態では当該ステップに代わりメインプロセッサ200とグラフィックプロセッサ100との共有レジスタを利用したステップとする。情報処理装置1000の構成は図1および図2と同様である。ここでは第一の実施の形態における図2の機能および図3の手順と異なる点を説明する。
第一の実施の形態では、メインプロセッサ200からグラフィックプロセッサ100への描画データの転送は、その画像処理を必要とするタスクを処理している個々のサブプロセッサ30または、メインメモリ50に退避されたデータを管理している管理プロセッサ32によって行われた。
第一から第三の実施の形態では、メインプロセッサ200がデータ転送の主体となっていたが、本実施の形態ではグラフィックプロセッサ100が主体となりデータ転送を行う。従って、グラフィックプロセッサ100にとって好適なタイミングでの描画データ転送が実現される。グラフィックプロセッサ100、メインプロセッサ200、メインメモリ50などの構成は図1および図2と同様であり、メインプロセッサ200とグラフィックプロセッサ100が行う強調的なタスクの切換えは、第一の実施の形態において図3を参照した説明、または第二の実施の形態での説明と同様の手順で行ってよい。
本実施の形態では第三の実施の形態と同様、画像処理に必要なデータの転送を一のサブプロセッサ30が制御し、かつ第四の実施の形態と同様、グラフィックプロセッサ100内の画像処理側DMAコントローラ22によって転送処理を行う。グラフィックプロセッサ100、メインプロセッサ200、メインメモリ50などの構成は図1および図2と同様であり、メインプロセッサ200とグラフィックプロセッサ100が行う強調的なタスクの切換えは、第一の実施の形態において図3を参照した説明、または第二の実施の形態での説明と同様の手順で行ってよい。
また、グラフィックプロセッサ100とメインプロセッサ200との強調動作に関して、例えば処理対象となる複数のアプリケーションに対して、タスク切換えのスケジューリングがあらかじめ決定でき、処理途中で変動のないことが明確な場合などは、メインプロセッサ200およびグラフィックプロセッサ100の双方において当初決定された一のスケジューリングに基づきそれぞれタスクを切換えることにより、強調動作を行ってもよい。
Claims (21)
- 装置全体を統括的に制御するメインプロセッサと、画像処理演算を行うグラフィックプロセッサとを備え、前記メインプロセッサが処理対象のタスクを変更する際、前記グラフィックプロセッサは変更後のタスクに対応する処理を行うことを特徴とする情報処理装置。
- 装置全体を統括的に制御するメインプロセッサと、画像処理演算を行うグラフィックプロセッサとを備え、
前記メインプロセッサは処理対象のタスクを変更するための処理を行う制御側タスク切換え部を備え、前記グラフィックプロセッサは前記メインプロセッサにおける変更後のタスクに対応する処理を可能とするための処理を行う画像処理側タスク切換え部を備え、
前記画像処理側タスク切換え部は、前記制御側タスク切換え部が発行したタスク変更情報を取得し、前記グラフィックプロセッサにおいて前記変更後のタスクに対応する処理が可能となった際、その旨を示す切替え許可信号を前記制御側タスク切換え部に対して送信し、
前記制御側タスク切換え部は、前記切換え許可信号を受信した後に、前記メインプロセッサに変更後のタスク処理を開始させることを特徴とする情報処理装置。 - 前記制御側タスク切換え部が発行したタスク変更情報を、前記制御側タスク切換え部から前記画像処理側タスク切換え部へ送信することを特徴とする請求項2に記載の情報処理装置。
- 前記メインプロセッサと前記グラフィックプロセッサとが書込みおよび読出し可能な変更情報記憶部をさらに備え、
前記制御側タスク切換え部が発行したタスク変更情報を、前記制御側タスク切換え部によって前記変更情報記憶部に書き込み、前記画像処理側タスク切換え部によって読み出すことを特徴とする請求項2に記載の情報処理装置。 - 前記切替え許可信号は、割り込み信号であることを特徴とする請求項2から4のいずれかに記載の情報処理装置。
- 前記グラフィックプロセッサが書込み可能な主記憶部と、前記グラフィックプロセッサが管理する画像処理記憶部をさらに備え、前記画像処理側タスク切換え部は、前記制御側タスク切換え部が発行したタスク変更情報を取得した後、変更前のタスクに関連するデータを前記画像処理記憶部より前記主記憶部に退避し、その後、前記切替え許可信号を送信することを特徴とする請求項2から5のいずれかに記載の情報処理装置。
- 前記画像処理側タスク切替え部は、変更前のタスクに関連するデータを前記主記憶部に退避した後、前記主記憶部より、以前に退避されたタスクに関連するデータのうち、変更後のタスクに関連するデータを読出し、前記画像処理記憶部へ格納し、その後、前記切替え許可信号を送信することを特徴とする請求項6に記載の情報処理装置。
- 処理対象となるタスクの変更要求を受付け、その要求に従ってタスク変更処理を行うタスク切替え部を備えることを特徴とするグラフィックプロセッサ。
- 前記タスク切替え部は、前記タスクの変更要求を受付けるために、外部からのタスク変更要求信号を受信することを特徴とする請求項8に記載のグラフィックプロセッサ。
- 前記タスク切替え部は、前記タスクの変更要求を受付けるために、外部のプロセッサから書込み可能な記憶ユニットに書き込まれた情報を読出すことを特徴とする請求項8に記載のグラフィックプロセッサ。
- 前記タスク切換え部が前記タスクの変更要求を受付けた後、タスク変更処理が完了するまで、外部からのタスクに関連するデータの転送を不可とすることを特徴とする請求項8から10のいずれかに記載のグラフィックプロセッサ。
- 管理する内部記憶部をさらに備え、前記タスク切替え部は、前記タスクの変更要求を受付けた後、変更前のタスクに関連するデータを前記内部記憶部から外部の記憶ユニットに退避させた後、前記グラフィックプロセッサに変更後のタスク処理を開始させることを特徴とする請求項8から11のいずれかに記載のグラフィックプロセッサ。
- 前記タスクに関連するデータは、前記グラフィックプロセッサにより描画される画像フレームデータを含むことを特徴とする請求項12に記載のグラフィックプロセッサ。
- 前記タスクに関連するデータは、前記グラフィックプロセッサにより描画される画像フレームデータを作成する際に参照する基本データを含むことを特徴とする請求項12に記載のグラフィックプロセッサ。
- 前記タスク切替え部は、変更前のタスクに関連するデータを前記内部記憶部から外部の記憶ユニットに退避した後、前記外部の記憶ユニットより、以前に退避したタスクに関連するデータのうち、変更後のタスクに関連するデータを読出し、前記内部記憶部へ格納し、その後、グラフィックプロセッサに変更後のタスク処理を開始させることを特徴とする請求項12から14のいずれかに記載のグラフィックプロセッサ。
- 前記タスク切換え部が前記タスクの変更要求を受付けた時点ですでに依頼を受付けた変更前のタスクの処理を完了させてから、変更後のタスク処理を開始することを特徴とする請求項11に記載のグラフィックプロセッサ。
- 処理対象のタスクを変更する際、タスク変更要求信号を連携するグラフィックプロセッサに送信するタスク切換え部を備えることを特徴とする制御用プロセッサ。
- 処理対象のタスクを変更する際、連携するグラフィックプロセッサが読出し可能な記憶ユニットにタスク変更情報を書込むタスク切換え部を備えることを特徴とする制御用プロセッサ。
- 前記連携するグラフィックプロセッサにおいて変更後のタスクに対応する処理が可能となったことを前記タスク切換え部が確認した後、変更後のタスク処理を開始することを特徴とする請求項17または18に記載の制御用プロセッサ。
- 装置全体を統括的に制御するメインプロセッサと、画像処理演算を行うグラフィックプロセッサとを備え、
前記メインプロセッサは、複数のタスクを処理する複数の処理ユニットを備え、前記メインプロセッサが複数のタスクに関する処理を内部で実行しているとき、前記グラフィックプロセッサは前記複数のタスクのうちいずれかひとつのタスクに対応する処理を内部で実行するように協調制御されることを特徴とする情報処理装置。 - 前記グラフィックプロセッサが実行する処理は、前記複数の処理ユニットのうち他の処理ユニットを管理する機能を含むひとつの処理ユニットが実行しているタスクに対応していることを特徴とする請求項20に記載の情報処理装置。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004276237A JP4244028B2 (ja) | 2004-09-22 | 2004-09-22 | グラフィックプロセッサ、制御用プロセッサおよび情報処理装置 |
US11/189,121 US20060061579A1 (en) | 2004-09-22 | 2005-07-25 | Information processing apparatus for efficient image processing |
EP05017246A EP1647887A3 (en) | 2004-09-22 | 2005-08-08 | Apparatus for efficient image processing |
CNB2005100991700A CN100338629C (zh) | 2004-09-22 | 2005-09-09 | 高效地进行图像处理的信息处理装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004276237A JP4244028B2 (ja) | 2004-09-22 | 2004-09-22 | グラフィックプロセッサ、制御用プロセッサおよび情報処理装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006092218A true JP2006092218A (ja) | 2006-04-06 |
JP4244028B2 JP4244028B2 (ja) | 2009-03-25 |
Family
ID=35746006
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004276237A Active JP4244028B2 (ja) | 2004-09-22 | 2004-09-22 | グラフィックプロセッサ、制御用プロセッサおよび情報処理装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US20060061579A1 (ja) |
EP (1) | EP1647887A3 (ja) |
JP (1) | JP4244028B2 (ja) |
CN (1) | CN100338629C (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2011135759A1 (ja) * | 2010-04-30 | 2011-11-03 | 日本電気株式会社 | 情報処理装置及びタスク切り替え方法 |
JP2015097112A (ja) * | 2015-01-05 | 2015-05-21 | 富士通株式会社 | マルチコアプロセッサシステム、マルチコアプロセッサシステムの制御方法、およびマルチコアプロセッサシステムの制御プログラム |
KR102116072B1 (ko) * | 2019-11-26 | 2020-05-27 | 주식회사 지오유 | 화면을 제어하는 사용자 단말 및 방법 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101520067B1 (ko) * | 2008-10-02 | 2015-05-13 | 삼성전자 주식회사 | 윈도우 시스템을 구현한 그래픽 처리 방법 및 그 장치 |
WO2015194133A1 (ja) * | 2014-06-19 | 2015-12-23 | 日本電気株式会社 | 演算装置、演算装置の制御方法、及び、演算装置の制御プログラムが記録された記憶媒体 |
CN104408064A (zh) * | 2014-10-29 | 2015-03-11 | 中国建设银行股份有限公司 | 一种数据存储方法及装置 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5167028A (en) * | 1989-11-13 | 1992-11-24 | Lucid Corporation | System for controlling task operation of slave processor by switching access to shared memory banks by master processor |
US5146558A (en) * | 1990-01-19 | 1992-09-08 | Canon Kabushiki Kaisha | Data processing system and apparatus |
US5613114A (en) * | 1994-04-15 | 1997-03-18 | Apple Computer, Inc | System and method for custom context switching |
EP0693737A3 (en) * | 1994-07-21 | 1997-01-08 | Ibm | Method and apparatus for managing tasks in a multiprocessor system |
US5896141A (en) * | 1996-07-26 | 1999-04-20 | Hewlett-Packard Company | System and method for virtual device access in a computer system |
US6061711A (en) * | 1996-08-19 | 2000-05-09 | Samsung Electronics, Inc. | Efficient context saving and restoring in a multi-tasking computing system environment |
US6075546A (en) * | 1997-11-10 | 2000-06-13 | Silicon Grahphics, Inc. | Packetized command interface to graphics processor |
US6614438B1 (en) * | 2000-05-30 | 2003-09-02 | Koninlijke Philips Electronics N.V. | Data-processing arrangement for processing different types of data |
US6674841B1 (en) * | 2000-09-14 | 2004-01-06 | International Business Machines Corporation | Method and apparatus in a data processing system for an asynchronous context switching mechanism |
US6731288B2 (en) * | 2002-03-01 | 2004-05-04 | 3Dlabs Inc., Ltd. | Graphics engine with isochronous context switching |
US6862027B2 (en) * | 2003-06-30 | 2005-03-01 | Microsoft Corp. | System and method for parallel execution of data generation tasks |
US20050237329A1 (en) * | 2004-04-27 | 2005-10-27 | Nvidia Corporation | GPU rendering to system memory |
-
2004
- 2004-09-22 JP JP2004276237A patent/JP4244028B2/ja active Active
-
2005
- 2005-07-25 US US11/189,121 patent/US20060061579A1/en not_active Abandoned
- 2005-08-08 EP EP05017246A patent/EP1647887A3/en not_active Ceased
- 2005-09-09 CN CNB2005100991700A patent/CN100338629C/zh active Active
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2011135759A1 (ja) * | 2010-04-30 | 2011-11-03 | 日本電気株式会社 | 情報処理装置及びタスク切り替え方法 |
US9043806B2 (en) | 2010-04-30 | 2015-05-26 | Nec Corporation | Information processing device and task switching method |
JP2015097112A (ja) * | 2015-01-05 | 2015-05-21 | 富士通株式会社 | マルチコアプロセッサシステム、マルチコアプロセッサシステムの制御方法、およびマルチコアプロセッサシステムの制御プログラム |
KR102116072B1 (ko) * | 2019-11-26 | 2020-05-27 | 주식회사 지오유 | 화면을 제어하는 사용자 단말 및 방법 |
Also Published As
Publication number | Publication date |
---|---|
CN100338629C (zh) | 2007-09-19 |
EP1647887A3 (en) | 2006-08-02 |
CN1753027A (zh) | 2006-03-29 |
JP4244028B2 (ja) | 2009-03-25 |
US20060061579A1 (en) | 2006-03-23 |
EP1647887A2 (en) | 2006-04-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4755172B2 (ja) | Pciエクスプレスを用いたグラフィックデバイスのクラスタリング | |
EP1880277B1 (en) | Command execution controlling apparatus, command execution instructing apparatus and command execution controlling method | |
US7760205B2 (en) | Information processing apparatus for efficient image processing | |
JP4416694B2 (ja) | データ転送調停装置およびデータ転送調停方法 | |
EP2495665B1 (en) | Command transfer controlling apparatus and command transfer controlling method | |
US7612781B2 (en) | Memory control method of graphic processor unit | |
JP4425177B2 (ja) | グラフィックプロセッサ、情報処理装置 | |
JP4836491B2 (ja) | 情報処理装置、システム、方法およびプロセッサ | |
EP1647887A2 (en) | Apparatus for efficient image processing | |
JP4318664B2 (ja) | 情報処理装置およびタスク実行方法 | |
JP4011082B2 (ja) | 情報処理装置、グラフィックプロセッサ、制御用プロセッサおよび情報処理方法 | |
JP4046716B2 (ja) | 情報処理装置およびデータ伝送方法 | |
JP4409561B2 (ja) | イベント通知方法および情報処理装置ならびにプロセッサ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080624 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080820 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080916 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20081113 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20081224 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20081224 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4244028 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120116 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120116 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130116 Year of fee payment: 4 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130116 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140116 Year of fee payment: 5 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |