JP2002122671A - Scintillation camera - Google Patents

Scintillation camera

Info

Publication number
JP2002122671A
JP2002122671A JP2000315114A JP2000315114A JP2002122671A JP 2002122671 A JP2002122671 A JP 2002122671A JP 2000315114 A JP2000315114 A JP 2000315114A JP 2000315114 A JP2000315114 A JP 2000315114A JP 2002122671 A JP2002122671 A JP 2002122671A
Authority
JP
Japan
Prior art keywords
circuit
signal
output
integration
scintillator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2000315114A
Other languages
Japanese (ja)
Inventor
Masatoshi Tanaka
正敏 田中
Tokiaki Kawaguchi
常昭 川口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Healthcare Manufacturing Ltd
Original Assignee
Hitachi Medical Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Medical Corp filed Critical Hitachi Medical Corp
Priority to JP2000315114A priority Critical patent/JP2002122671A/en
Publication of JP2002122671A publication Critical patent/JP2002122671A/en
Pending legal-status Critical Current

Links

Landscapes

  • Measurement Of Radiation (AREA)
  • Nuclear Medicine (AREA)

Abstract

PROBLEM TO BE SOLVED: To reduce the adjusting manhour, to improve the precision, and to provide a high picture quality image by digitally removing effects of superimposition (pile-up) of signals without using a clipping circuit by a delay line and differentiating and integrating circuits. SOLUTION: An output signal of a photomultiplier 4 is converted into a digital signal by an A/D converting circuit 5 and cumulatively added by an integrating circuit 7. This scintillation camera is provided with a shifter, which makes a prescribed time delay by shifting the output signal of the A/D converting circuit to a rear step synchronously with a reference clock signal outputted by an oscillation circuit 13, and a digital clipping circuit 6, which comprises a divider reducing the signal time-delayed by the shifter at a prescribed rate and a subtracter subtracting the signal of the divider from the output signal of the A/D converter, between the A/D converter and the integrating circuit.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明が属する技術分野】本発明は、シンチレーション
カメラに係り、特に信号の重なり(パイルアップ)の影
響を除去して、調整工数の低減、調整精度の向上および
高画質の画像を得るに好適なシンチレーションカメラに
関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a scintillation camera, and more particularly to a scintillation camera which eliminates the influence of signal overlap (pile-up) to reduce adjustment man-hours, improve adjustment accuracy, and obtain high-quality images. It relates to a scintillation camera.

【0002】[0002]

【従来の技術】従来のシンチレーションカメラは、図4
に示すように、被検体内の放射性同位元素から放射され
るガンマ線のうち検出器面に直角方向に入射するガンマ
線のみを通過させるコリメータ1と、このコリメータ1
を通って入射するガンマ線により発光するシンチレータ
2と、このシンチレータ2の光を伝達するライトガイド
3と、このライトガイド3を介して上記シンチレータ2
に光学的に結合されその光を電気信号に変換する光電子
増倍管(以下「PMT」と省略する)4と、このPMT4
からの出力信号をデジタル信号に変換するA/D変換回
路5と、A/D変換回路5から出力される信号を累積加
算して、積分を行なう積分回路7と、各積分回路7の出
力信号の大きさの違いにより上記シンチレータ2上での
ガンマ線の入射位置を算出する位置計算回路8(CAL)
と、この位置計算回路8の出力する位置信号を累積して
記憶し、シンチグラム(ガンマ線イメージ)として蓄え
るメモリ回路9(Memory)と、このメモリ回路9に蓄え
られたシンチグラムを表示する表示回路10(CRT)
と、上記A/D変換回路5と積分回路7を制御するため
に、上記PMT4全ての電気信号を加算する加算回路1
1(Summing)と、この加算回路11の出力信号で上記
シンチレータ2にガンマ線が入射したことを判定し、上
記積分回路7での累積加算の開始・停止を制御するタイ
ミング回路12(Timing)と、積分回路7の積分時間に
比して十分短い時間で発振して上記A/D変換回路5、
積分回路7、タイミング回路12の同期を得るための基
準クロック信号を出力する発振回路13(Clock)とを
有してなっている。
2. Description of the Related Art A conventional scintillation camera is shown in FIG.
As shown in FIG. 1, a collimator 1 that passes only gamma rays that are incident on a detector surface in a direction perpendicular to the gamma rays emitted from a radioisotope in a subject, and the collimator 1
A scintillator 2 that emits light by gamma rays incident therethrough, a light guide 3 that transmits light of the scintillator 2, and the scintillator 2 through the light guide 3.
A photomultiplier tube (hereinafter abbreviated as “PMT”) 4 that is optically coupled to the PMT 4 and converts the light into an electric signal;
Conversion circuit 5 for converting an output signal from the A / D converter into a digital signal, integration circuits 7 for accumulatively adding the signals output from the A / D conversion circuit 5 to perform integration, and an output signal of each integration circuit 7 Calculation circuit 8 (CAL) for calculating the gamma ray incident position on the scintillator 2 according to the difference in the size of
And a memory circuit 9 (Memory) for accumulating and storing the position signals output from the position calculation circuit 8 and storing it as a scintigram (gamma ray image), and a display circuit for displaying the scintigram stored in the memory circuit 9 10 (CRT)
And an addition circuit 1 for adding the electric signals of all the PMTs 4 to control the A / D conversion circuit 5 and the integration circuit 7
1 (Summing), and a timing circuit 12 (Timing) for judging that a gamma ray has entered the scintillator 2 based on the output signal of the adding circuit 11 and controlling start / stop of the cumulative addition in the integrating circuit 7. Oscillation occurs in a sufficiently short time as compared with the integration time of the integration circuit 7, and the A / D conversion circuit 5,
An oscillation circuit 13 (Clock) for outputting a reference clock signal for obtaining synchronization of the integration circuit 7 and the timing circuit 12 is provided.

【0003】ここで、シンチレータ2の発光は、図5
(a)に示すように、ガンマ線の入射から指数関数ex
p(-t/τ)で減衰する波形をとる。τは発光減衰時定数
で、シンチレーションカメラに使用される沃化ナトリウ
ム(Nal)シンチレータの場合、約250ns(ナノ秒)であ
る。このシンチレータ2の発光は、元々微弱であり、さ
らにライトガイド3を介してガンマ線入射位置周辺の各
PMT4に分配されるので、PMT4の出力は図5
(b)に示すような統計雑音による揺らぎが加わった波
形となる。前記のシンチレーションカメラの構成におい
てA/D変換回路5の出力信号を積分回路7で積分する
理由は、この統計雑音による揺らぎを除去(S/N比を
大きく)した信号を位置計算回路8に入力し、シンチレ
ータ2上でのガンマ線の入射位置を高い精度で求めるた
めである。
Here, the light emission of the scintillator 2 is shown in FIG.
As shown in (a), an exponential function ex
Take a waveform that attenuates with p (-t / τ). τ is an emission decay time constant, which is about 250 ns (nanosecond) in the case of a sodium iodide (Nal) scintillator used in a scintillation camera. The light emitted from the scintillator 2 is originally weak, and is further distributed via the light guide 3 to each of the PMTs 4 around the gamma ray incident position.
The waveform has fluctuations due to statistical noise as shown in FIG. The reason that the output signal of the A / D conversion circuit 5 is integrated by the integration circuit 7 in the configuration of the scintillation camera described above is that a signal from which fluctuation due to this statistical noise is removed (S / N ratio is increased) is input to the position calculation circuit 8. This is because the position of the gamma ray incident on the scintillator 2 is determined with high accuracy.

【0004】この積分回路7の積分時間は、通常、発光
減衰時定数τの3〜4倍の時間、すなわち750ns〜
1μs(マイクロ秒)をとる。
Normally, the integration time of the integration circuit 7 is 3 to 4 times the emission decay time constant τ, that is, 750 ns to
It takes 1 μs (microsecond).

【0005】以下に、この積分動作の詳細を説明する。
A/D変換回路5は、ガンマ線の入射とは無関係にPM
T4の出力をデジタル信号に連続して変換し、発振回路
13のクロック毎に出力する。図5(c)は、A/D変
換回路5のデジタル信号出力を時系列的に示したもので
ある。ここでは見やすくするために統計雑音による揺ら
ぎを除いて表示しており、以降の図でも同様に統計雑音
による揺らぎを除いて表示する。一方、タイミング回路
12は、全てのPMT4の信号を加算する加算回路11
からの信号によりガンマ線の入射を判定し、発振回路1
3からのクロックを内蔵するカウンタで計数して一定時
間の積分を指示する制御信号を積分回路7に出力する。
積分回路7は、この制御信号によりA/D変換回路5か
らデジタル信号を、図5(d)に示すように、発振回路
13のクロック毎に累積加算して出力する。位置計算回
路8は、この累積加算された最後の信号データ、すなわ
ち積分データを用いることにより、シンチレータ2上で
のガンマ線の入射位置を高い精度で求めている。
The details of this integration operation will be described below.
The A / D conversion circuit 5 outputs the PM signal irrespective of the incidence of the gamma ray.
The output of T4 is continuously converted to a digital signal, and is output for each clock of the oscillation circuit 13. FIG. 5C shows the digital signal output of the A / D conversion circuit 5 in a time-series manner. Here, in order to make it easier to see, fluctuations due to statistical noise are displayed, and in the following figures, fluctuations due to statistical noise are also displayed. On the other hand, the timing circuit 12 adds the signals of all the PMTs 4 to each other.
From the gamma ray based on the signal from the
Then, a control signal for instructing integration for a certain period of time is output to the integration circuit 7 after counting by a built-in counter.
The integration circuit 7 accumulates and outputs the digital signal from the A / D conversion circuit 5 according to the control signal for each clock of the oscillation circuit 13 as shown in FIG. The position calculating circuit 8 obtains the gamma ray incident position on the scintillator 2 with high accuracy by using the last signal data that has been cumulatively added, that is, the integrated data.

【0006】[0006]

【発明が解決しようとする課題】このような従来のシン
チレーションカメラにおいては、複数のガンマ線が短い
時間間隔でシンチレータ2に入射した場合、信号の重な
り(以下、パイルアップと呼ぶ)によって位置計算の精
度が低下したり擬像を生じたりする問題が起こる。
In such a conventional scintillation camera, when a plurality of gamma rays are incident on the scintillator 2 at short time intervals, the accuracy of position calculation is caused by signal overlap (hereinafter referred to as pile-up). Problems such as reduced image quality and the formation of false images occur.

【0007】この場合のA/D変換回路5の出力を図6
(a)に、積分回路7の出力を図6(b)に示す。図6
(a)において、2番目以降の信号の基底部分には前の
信号の後尾部分が残っているので、これを積分した積分
回路7の時系列的出力は、図6(b)の2番目以降の信
号では、破線で示す単独のガンマ線で得られるものより
も大きくなってしまう。
The output of the A / D conversion circuit 5 in this case is shown in FIG.
FIG. 6A shows the output of the integration circuit 7 in FIG. FIG.
In (a), since the tail part of the previous signal remains in the base part of the second and subsequent signals, the time-series output of the integrating circuit 7 that integrates this is the second and subsequent signals in FIG. Signal is larger than that obtained by a single gamma ray indicated by a broken line.

【0008】位置計算回路8でこの信号に基づく位置計
算を行なうと、算出位置のずれによる精度低下や擬像を
生じる。上記のパイルアップ現象はシンチレータ2に入
射するガンマ線の数が増加する(入射計数率が高くな
る)と起こりやすくなり、ガンマ線計測分野で古くから
計測精度向上の障害となっていたものである。
When the position calculation circuit 8 calculates a position based on this signal, the accuracy of the calculated position is degraded and a pseudo image is generated. The pile-up phenomenon described above becomes more likely to occur when the number of gamma rays incident on the scintillator 2 increases (incidence count rate increases), and has been an obstacle to improving the measurement accuracy in the field of gamma ray measurement for a long time.

【0009】そこで、ガンマ線計測分野では、従来から
このパイルアップの除去に遅延線(ディレーライン)や
微積分回路(CR)を使用してパルス幅を短縮するクリ
ッピング回路(波形整形回路)が採用されている。シン
チレーションカメラにおいて、このクリッピング回路を
A/D変換回路5の前におけば、A/D変換回路5の出
力を図6(c)のように短縮してパイルアップの影響を
除去することができる。
Therefore, in the field of gamma ray measurement, a clipping circuit (waveform shaping circuit) for shortening a pulse width by using a delay line (delay line) or a calculus circuit (CR) for removing this pile-up has conventionally been employed. I have. In the scintillation camera, if this clipping circuit is placed before the A / D conversion circuit 5, the output of the A / D conversion circuit 5 can be shortened as shown in FIG. .

【0010】しかし、遅延線(ディレーライン)や微積
分回路(CR)によるクリッピング回路は寸法的にかな
り大きく、シンチレーションカメラのように多数のPM
T4に対して適用することは検出器構造上困難であっ
た。また、遅延線(ディレーライン)や微積分回路(C
R)によるクリッピング回路は個々に時定数やゲインの
調整が必要であり、各PMT4毎にその調整を行なうこ
とは、手間や調整作業精度の面でも問題がある。このた
め、効果は認められながらも、従来のシンチレーション
カメラではクリッピング回路の適用は困難であった。
However, a clipping circuit using a delay line (delay line) or a calculus circuit (CR) is considerably large in size, and a large number of PMs such as a scintillation camera are used.
It was difficult to apply to T4 due to the structure of the detector. In addition, a delay line (delay line) or a calculus circuit (C
The clipping circuit according to R) needs to individually adjust a time constant and a gain, and performing the adjustment for each PMT 4 has problems in terms of labor and adjustment work accuracy. For this reason, although the effect is recognized, it is difficult to apply the clipping circuit with the conventional scintillation camera.

【0011】そこで、本発明の目的は、従来の遅延線や
微積分回路によるクリッピング回路を用いることなく、
デジタル的に信号の重なり(パイルアップ)の影響を除
去して、調整工数の低減、調整精度の向上および高画質
の画像を得ることができるシンチレーションカメラを提
供することにある。
Therefore, an object of the present invention is to provide a clipping circuit using a conventional delay line or a calculus circuit without using a conventional clipping circuit.
It is an object of the present invention to provide a scintillation camera capable of reducing the number of adjustment steps, improving adjustment accuracy, and obtaining a high-quality image by digitally eliminating the influence of signal overlap (pile-up).

【0012】[0012]

【課題を解決するための手段】上記目的は、入射ガンマ
線により発光するシンチレータと、該シンチレータに光
学的に結合されその光を電気信号に変換する光電子増倍
管と、該光電子増倍管の出力信号をデジタル信号に変換
するA/D変換回路と、該A/D変換回路の出力信号を
累積加算する積分回路と、前記光電子増倍管全ての電気
信号を加算する加算回路と、該加算回路の出力信号で前
記積分回路の累積加算の開始・停止を制御するタイミン
グ回路と、該タイミング回路およびA/D変換回路と前
記積分回路の同期を得るための基準クロック信号を出力
する発振回路と、前記積分回路の出力するデジタル信号
を用いて前記シンチレータに入射したガンマ線の入射位
置を算出する位置計算回路と、該位置計算回路の出力す
る位置信号を記憶するメモリ回路と、該メモリ回路に蓄
えられたシンチグラムを表示する表示回路とを有して成
るシンチレーションカメラにおいて、前記A/D変換回
路と前記積分回路の間に、前記A/D変換回路の出力信
号を前記発振回路が出力する基準クロック信号に同期し
て後段にシフトさせて指定の時遅れを作るシフタと、該
シフタにより時遅れした信号を一定の割合で小さくする
除算器と、前記A/D変換回路の出力信号から該除算器
の信号を減算する減算器から構成されるデジタルクリッ
ピング回路を設けるこによって達成される。
SUMMARY OF THE INVENTION An object of the present invention is to provide a scintillator which emits light by an incident gamma ray, a photomultiplier tube optically coupled to the scintillator and converting the light into an electric signal, and an output of the photomultiplier tube. An A / D conversion circuit for converting a signal into a digital signal, an integration circuit for cumulatively adding the output signals of the A / D conversion circuit, an addition circuit for adding the electric signals of all the photomultiplier tubes, and the addition circuit A timing circuit for controlling the start / stop of the cumulative addition of the integration circuit with the output signal of the integration circuit; an oscillation circuit for outputting a reference clock signal for synchronizing the timing circuit and the A / D conversion circuit with the integration circuit; A position calculating circuit for calculating an incident position of a gamma ray incident on the scintillator using a digital signal output from the integrating circuit; and a position signal output from the position calculating circuit. A scintillation camera having a memory circuit and a display circuit for displaying a scintigram stored in the memory circuit, wherein the A / D conversion circuit is connected between the A / D conversion circuit and the integration circuit. A shifter that shifts an output signal to a subsequent stage in synchronization with a reference clock signal output from the oscillation circuit to create a designated time delay, a divider that reduces a signal delayed by the shifter at a fixed rate, This is achieved by providing a digital clipping circuit including a subtractor for subtracting the signal of the divider from the output signal of the / D conversion circuit.

【0013】このように構成されたシンチレーションカ
メラは、デジタルクリッピング回路の減算器により連続
して入射してきたガンマ線信号から直前の信号の影響が
除去されるので、パイルアップによる積分回路の出力信
号の変動をなくすることができる。
In the scintillation camera thus configured, the influence of the immediately preceding signal is removed from the continuously incident gamma ray signal by the subtractor of the digital clipping circuit, so that the fluctuation of the output signal of the integration circuit due to pile-up. Can be eliminated.

【0014】[0014]

【発明の実施の形態】以下、本発明の実施例を図1,図
2および図3を用いて詳細に説明する。図1は本発明に
よるシンチレーションカメラの実施例を示す回路構成ブ
ロック図である。図1において、被検体内の放射性同位
元素から放射されるガンマ線のうち検出器面に直角方向
に入射するガンマ線のみを通過させるコリメータ1と、
このコリメータ1を通って入射するガンマ線により発光
するシンチレータ2と、このシンチレータ2に光学的に
結合されその光を電気信号に変換するPMT4と、この
PMT4の出力信号をデジタル信号に変換するA/D変
換回路5と、このA/D変換回路5の出力信号を一定ク
ロック信号数のシフトと除算および減算により時系列的
に短縮するデジタルクリッピング回路6を(Clip)と、
このデジタルクリッピング回路6の出力信号を累積加算
する積分回路7と、上記PMT4全ての電気信号を加算
する加算回路11(Summing)と、この加算回路11の
出力信号で上記積分回路7の累積加算の開始・停止を制
御するタイミング回路12(Timing)と、このタイミン
グ回路12および上記A/D変換回路5とデジタルクリ
ッピング回路6と積分回路7の同期を得るための基準ク
ロック信号を出力する発振回路13(Clock)と、上記
積分回路7の出力するデジタル信号を用いて上記シンチ
レータ4に入射したガンマ線の入射位置を算出する位置
計算回路8(CAL)と、この位置計算回路8の出力する
位置信号を記憶するメモリ回路9(Memory)と、このメ
モリ回路9に蓄えられたシンチグラムを表示する表示回
路10(CRT)とから構成される。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described below in detail with reference to FIGS. 1, 2 and 3. FIG. FIG. 1 is a circuit block diagram showing an embodiment of a scintillation camera according to the present invention. In FIG. 1, a collimator 1 that passes only gamma rays that are incident on a detector surface in a direction perpendicular to the gamma rays emitted from a radioisotope in a subject,
A scintillator 2 that emits light by gamma rays incident through the collimator 1, a PMT 4 that is optically coupled to the scintillator 2 and converts the light into an electric signal, and an A / D that converts an output signal of the PMT 4 into a digital signal. (Clip) a conversion circuit 5 and a digital clipping circuit 6 for shortening the output signal of the A / D conversion circuit 5 in time series by shifting, dividing and subtracting a fixed number of clock signals;
An integrating circuit 7 for cumulatively adding the output signals of the digital clipping circuit 6, an adding circuit 11 (Summing) for adding all the electric signals of the PMT 4, and a cumulative addition of the integrating circuit 7 using the output signals of the adding circuit 11; A timing circuit 12 (Timing) for controlling start / stop, an oscillation circuit 13 for outputting a reference clock signal for synchronizing the timing circuit 12, the A / D conversion circuit 5, the digital clipping circuit 6, and the integration circuit 7; (Clock), a position calculation circuit 8 (CAL) for calculating the incident position of the gamma ray incident on the scintillator 4 using the digital signal output from the integration circuit 7, and a position signal output from the position calculation circuit 8 It comprises a memory circuit 9 (Memory) for storing and a display circuit 10 (CRT) for displaying scintigrams stored in the memory circuit 9.

【0015】図2は本発明によるデジタルクリッピング
回路6の内部構成を示す回路ブロック図である。図2に
おいて、シフタ21(Shift)はA/D変換回路5の出
力信号を前記発振回路11が出力する基準クロック信号
に同期して後段にシフトさせて指定の時遅れを作る。
FIG. 2 is a circuit block diagram showing the internal configuration of the digital clipping circuit 6 according to the present invention. In FIG. 2, a shifter 21 (Shift) shifts an output signal of the A / D conversion circuit 5 to a subsequent stage in synchronization with a reference clock signal output from the oscillation circuit 11 to create a specified time delay.

【0016】この時遅れは、通常、前記積分回路7の積
分時間と同じか、やや短く設定する。これはA/D変換
回路5からの出力信号を必要最小限に短縮して、後段の
積分回路7の出力のS/N比を大きく保つためである。
次に、除算器22(Divide)で上記シフタ21により時
遅れした信号を一定の割合で小さくする。図3(a)に
A/D変換回路5の出力を、図3(b)に除算器22の
出力を示す。A/D変換回路5の出力は指数関数exp
(-t/τ)で減衰するので、除算器22は前記シフタ21
の時遅れ時間で減衰する分の除算を行なう。減算器23
(Sub)は、前記A/D変換回路5の出力からこの除算
器22の出力を減算する。その結果を、図3(c)に示
す。図3(c)の出力は、時系列的に短縮されており、
積分回路7の出力は図3(d)のようにパイルアップの
影響が除去されたものとなる。
The time delay is usually set to be equal to or slightly shorter than the integration time of the integration circuit 7. This is to reduce the output signal from the A / D conversion circuit 5 to a necessary minimum and keep the S / N ratio of the output of the integration circuit 7 at the subsequent stage large.
Next, the signal delayed by the shifter 21 is reduced at a fixed rate by the divider 22 (Divide). FIG. 3A shows the output of the A / D conversion circuit 5, and FIG. 3B shows the output of the divider 22. The output of the A / D conversion circuit 5 is an exponential function exp
(−t / τ), so that the divider 22
Is divided by the time lag time. Subtractor 23
(Sub) subtracts the output of the divider 22 from the output of the A / D conversion circuit 5. The result is shown in FIG. The output of FIG. 3C is shortened in time series,
The output of the integration circuit 7 is such that the effect of pile-up has been removed as shown in FIG.

【0017】[0017]

【発明の効果】以上に説明したように、本発明はデジタ
ルクリッピング回路6の減算器23により連続して入射
してきたガンマ線信号から前の信号の影響が除去されて
パイルアップによる積分回路7の出力信号の変動を無く
することができるので、シンチレータ2に入射するガン
マ線の数が増加(入射計数率が高くなった)した場合で
も、パイルアップによる位置計算精度の低下や擬像の発
生しないシンチレーションカメラを提供できる。
As described above, according to the present invention, the influence of the previous signal is removed from the continuously incident gamma ray signal by the subtracter 23 of the digital clipping circuit 6, and the output of the integration circuit 7 by pile-up is obtained. Since the signal fluctuation can be eliminated, even if the number of gamma rays incident on the scintillator 2 increases (incident count rate increases), a scintillation camera that does not cause a decrease in position calculation accuracy due to pile-up or a pseudo image is generated. Can be provided.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明によるシンチレーションカメラの回路ブ
ロック図。
FIG. 1 is a circuit block diagram of a scintillation camera according to the present invention.

【図2】本発明によるシンチレーションカメラのデジタ
ルクリッピング回路ブロック図。
FIG. 2 is a block diagram of a digital clipping circuit of the scintillation camera according to the present invention.

【図3】デジタルクリッピング回路を用いた本発明のA
/D変換回路および積分回路の出力波形図。
FIG. 3 shows A of the present invention using a digital clipping circuit.
FIG. 4 is an output waveform diagram of a / D conversion circuit and an integration circuit.

【図4】従来のシンチレーションカメラの回路ブロック
図。
FIG. 4 is a circuit block diagram of a conventional scintillation camera.

【図5】従来のシンチレーションカメラにおける光電子
増倍管、A/D変換回路および積分回路の出力波形図。
FIG. 5 is an output waveform diagram of a photomultiplier tube, an A / D conversion circuit, and an integration circuit in a conventional scintillation camera.

【図6】従来のシンチレーションカメラにおけるパイル
アップ発生時のA/D変換回路および積分回路の出力波
形図。
FIG. 6 is an output waveform diagram of an A / D conversion circuit and an integration circuit when a pile-up occurs in a conventional scintillation camera.

【符号の説明】[Explanation of symbols]

1 コリメータ 2 シンチレータ 3 ライトガイド 4 光電子増倍管(PMT) 5 A/D変換回路 6 デジタルクリッピング回路(Clip) 7 積分回路 8 位置計算回路(CAL) 9 メモリ回路(Memory) 10 表示回路(CRT) 11 加算回路(Summing) 12 タイミング回路(Timing) 13 発振回路(Clock) 21 シフタ(Shift) 22 除算器(Divide) 23 減算器(Sub) REFERENCE SIGNS LIST 1 collimator 2 scintillator 3 light guide 4 photomultiplier tube (PMT) 5 A / D conversion circuit 6 digital clipping circuit (Clip) 7 integration circuit 8 position calculation circuit (CAL) 9 memory circuit (Memory) 10 display circuit (CRT) Reference Signs List 11 Addition circuit (Summing) 12 Timing circuit (Timing) 13 Oscillation circuit (Clock) 21 Shifter 22 Divider (Divide) 23 Subtractor (Sub)

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】入射ガンマ線により発光するシンチレータ
と、該シンチレータに光学的に結合されその光を電気信
号に変換する光電子増倍管と、該光電子増倍管の出力信
号をデジタル信号に変換するA/D変換回路と、該A/
D変換回路の出力信号を累積加算する積分回路と、前記
光電子増倍管全ての電気信号を加算する加算回路と、該
加算回路の出力信号で前記積分回路の累積加算の開始・
停止を制御するタイミング回路と、該タイミング回路お
よび前記A/D変換回路と前記積分回路の同期を得るた
めの基準クロック信号を出力する発振回路と、前記積分
回路の出力するデジタル信号を用いて前記シンチレータ
に入射したガンマ線の入射位置を算出する位置計算回路
と、該位置計算回路の出力する位置信号を記憶するメモ
リ回路と、該メモリ回路に蓄えられたシンチグラムを表
示する表示回路とを有して成るシンチレーションカメラ
において、前記A/D変換回路と前記積分回路の間に、
前記A/D変換回路の出力信号を前記発振回路が出力す
る基準クロック信号に同期して後段にシフトさせて指定
の時遅れを作るシフタと、該シフタにより時遅れした信
号を一定の割合で小さくする除算器と、前記A/D変換
回路の出力信号から該除算器の信号を減算する減算器か
ら構成されるデジタルクリッピング回路を設けたことを
特徴とするシンチレーションカメラ。
1. A scintillator which emits light by an incident gamma ray, a photomultiplier tube which is optically coupled to the scintillator and converts the light into an electric signal, and an A which converts an output signal of the photomultiplier tube into a digital signal. / D conversion circuit;
An integration circuit for cumulatively adding the output signals of the D conversion circuit, an addition circuit for adding the electric signals of all the photomultiplier tubes, and a start of the cumulative addition of the integration circuit with the output signal of the addition circuit;
A timing circuit for controlling stop, an oscillation circuit for outputting a reference clock signal for synchronizing the timing circuit and the A / D conversion circuit with the integration circuit, and a digital signal output from the integration circuit. A position calculating circuit for calculating an incident position of a gamma ray incident on the scintillator, a memory circuit for storing a position signal output from the position calculating circuit, and a display circuit for displaying a scintigram stored in the memory circuit. In the scintillation camera comprising: the A / D conversion circuit and the integration circuit;
A shifter that shifts an output signal of the A / D conversion circuit to a subsequent stage in synchronization with a reference clock signal output by the oscillation circuit to create a designated time delay, and reduces a signal delayed by the shifter at a fixed rate. And a digital clipping circuit comprising a subtractor for subtracting the signal of the divider from the output signal of the A / D conversion circuit.
JP2000315114A 2000-10-16 2000-10-16 Scintillation camera Pending JP2002122671A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000315114A JP2002122671A (en) 2000-10-16 2000-10-16 Scintillation camera

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000315114A JP2002122671A (en) 2000-10-16 2000-10-16 Scintillation camera

Publications (1)

Publication Number Publication Date
JP2002122671A true JP2002122671A (en) 2002-04-26

Family

ID=18794263

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000315114A Pending JP2002122671A (en) 2000-10-16 2000-10-16 Scintillation camera

Country Status (1)

Country Link
JP (1) JP2002122671A (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013506822A (en) * 2009-10-01 2013-02-28 コミッサリア ア レネルジー アトミーク エ オ ゼネルジ ザルタナテイヴ Device for processing signals supplied by radiation detectors
JP2015509200A (en) * 2012-01-31 2015-03-26 ユーティー−バッテル・エルエルシー Neutron camera using row and column addition
JP2017086901A (en) * 2015-11-02 2017-05-25 東芝メディカルシステムズ株式会社 Data collection device, x-ray ct apparatus, and nuclear medicine diagnostic apparatus
JP2020197540A (en) * 2014-10-23 2020-12-10 ブリッジポート インストゥルメンツ, リミテッド ライアビリティー カンパニーBridgeport Instruments, Llc Performance stabilization for scintillator-based radiation detector

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013506822A (en) * 2009-10-01 2013-02-28 コミッサリア ア レネルジー アトミーク エ オ ゼネルジ ザルタナテイヴ Device for processing signals supplied by radiation detectors
JP2015509200A (en) * 2012-01-31 2015-03-26 ユーティー−バッテル・エルエルシー Neutron camera using row and column addition
JP2020197540A (en) * 2014-10-23 2020-12-10 ブリッジポート インストゥルメンツ, リミテッド ライアビリティー カンパニーBridgeport Instruments, Llc Performance stabilization for scintillator-based radiation detector
JP2017086901A (en) * 2015-11-02 2017-05-25 東芝メディカルシステムズ株式会社 Data collection device, x-ray ct apparatus, and nuclear medicine diagnostic apparatus
JP7019286B2 (en) 2015-11-02 2022-02-15 キヤノンメディカルシステムズ株式会社 Data acquisition device and X-ray CT device

Similar Documents

Publication Publication Date Title
US6901337B2 (en) Method and apparatus for measuring signal pulse energy
US9945965B2 (en) Universal readout for silicon photomultiplier based detectors
US5237173A (en) Gain calibration in a scintillation camera
JP2008528996A (en) Timing calibration using radiation sources
US5276615A (en) Nuclear detection device especially a gamma-camera type device, with deconvolution filters having an inverse transfer function
EP0131478B1 (en) Process and gamma camera for treating localization pulses delivered by that camera
JP2007256191A (en) Distance measuring method and range finder
US4612443A (en) Method and device to overcome the pile-up effect in scintillation counters
US6252232B1 (en) Digital integrator
JPH10253760A (en) Range finder
JP2002122671A (en) Scintillation camera
US11381806B2 (en) Detection device and detection method using avalanche diode array and calibration matrix generating method thereof
US10250824B2 (en) Camera sensor with event token based image capture and reconstruction
JP3283053B2 (en) Digital phase shifter and ultrasonic diagnostic equipment
Li et al. A new pileup-prevention front-end electronic design for high resolution PET and gamma camera
WO2023139916A1 (en) Measurement device
CN115951388A (en) Method and device for improving dynamic range of detector in real time in trigger mode
JP2001148868A (en) Three-dimensional image detector
US4742230A (en) X-ray image detecting apparatus
JP2729276B2 (en) Scintillation camera
JPH0447793B2 (en)
JPS6042426B2 (en) scintillation camera
JPH0462493A (en) Scintillation camera
WO2023120012A1 (en) Measurement device
JPH05281360A (en) X-ray ct scanner