JP2001272651A - Liquid crystal display device - Google Patents

Liquid crystal display device

Info

Publication number
JP2001272651A
JP2001272651A JP2000087244A JP2000087244A JP2001272651A JP 2001272651 A JP2001272651 A JP 2001272651A JP 2000087244 A JP2000087244 A JP 2000087244A JP 2000087244 A JP2000087244 A JP 2000087244A JP 2001272651 A JP2001272651 A JP 2001272651A
Authority
JP
Japan
Prior art keywords
liquid crystal
crystal display
reset
display element
writing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2000087244A
Other languages
Japanese (ja)
Inventor
Kenji Kamiya
建史 神谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Priority to JP2000087244A priority Critical patent/JP2001272651A/en
Publication of JP2001272651A publication Critical patent/JP2001272651A/en
Pending legal-status Critical Current

Links

Abstract

PROBLEM TO BE SOLVED: To provide a field sequential liquid crystal display device capable of displaying a complete image by performing sufficient writing to each pixel of a liquid crystal display element in each sub-frame, and displaying a color image of excellent quality without color irregularity by equalizing display color density of pixels in each row of the liquid crystal display element. SOLUTION: The liquid crystal display device is configured by connecting source electrodes of a pair of TFTs 6a, 6b with plural pixel electrodes 5 each, connecting a write gate line 12a and a drain line 13a with the gate electrode and drain electrode of one TFT 6a respectively, and connecting a reset gate line 12b and a drain line 13b with the gate electrode and drain electrode of the other TFT 6b. After the display data are written to the pixels of each row and light emission from the backlight is finished, the written state of the pixels in each row is reset once before writing the next display data to the pixels in each row, and thereafter the next display data are written to the pixels in each row, and also the light is emitted from the backlight in each sub-frame after the display data have been written.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】この発明は、フィールドシー
ケンシャル方式の液晶表示装置に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a field sequential liquid crystal display device.

【0002】[0002]

【従来の技術】最近、カラー画像を表示する液晶表示装
置として、対向する内面それぞれに電極が形成された一
対の基板間に液晶を挟持した液晶素子を有し、光の透過
を制御して画像を表示する液晶表示素子と、前記液晶表
示素子の背後に配置され、複数の色の光を所定の周期で
順次前記液晶表示素子に向けて出射するバックライト
と、1つのカラー画像を表示するための1フレームを前
記バックライトが出射する光の色の数で分割した複数の
サブフレーム毎に、前記液晶表示素子への前記複数の色
のうちの1つの色に対応する表示データの書込みと、前
記バックライトからの前記表示データに対応する色の光
の出射とを行なわせる制御手段とを備え、前記複数のサ
ブフレーム毎の複数の色の表示の合成により1つのカラ
ー画像を表示する方式のものが研究されている。
2. Description of the Related Art Recently, a liquid crystal display device for displaying a color image has a liquid crystal element in which a liquid crystal is sandwiched between a pair of substrates having electrodes formed on opposing inner surfaces, and controls transmission of light to form an image. And a backlight that is disposed behind the liquid crystal display element and that sequentially emits light of a plurality of colors toward the liquid crystal display element at a predetermined cycle to display one color image. For each of a plurality of subframes obtained by dividing one frame by the number of colors of light emitted from the backlight, writing display data corresponding to one of the plurality of colors to the liquid crystal display element; Control means for emitting light of a color corresponding to the display data from the backlight, and displaying one color image by combining display of a plurality of colors for each of the plurality of subframes. It has been studied ones.

【0003】この方式は、一般にフィールドシーケンシ
ャル方式と呼ばれており、従来のフィールドシーケンシ
ャル液晶表示装置は、前記複数のサブフレーム毎に、前
記バックライトから1つの色の光をサブフレーム期間中
出射させ、その状態で前記液晶表示素子に前記1つの色
に対応する表示データを書込むようにした構成となって
いる。
[0003] This system is generally called a field sequential system, and a conventional field sequential liquid crystal display device emits one color light from the backlight during a subframe for each of the plurality of subframes. In such a state, display data corresponding to the one color is written in the liquid crystal display element.

【0004】このフィールドシーケンシャル液晶表示装
置は、液晶表示素子がカラーフィルタを備えなていない
ため、カラーフィルタによる光の吸収が無く、また、1
フレームをバックライトが出射する光の色の数で分割し
た複数のサブフレーム毎の複数の色の明るい光の合成に
より1つのカラー画像を表示するため、複数の画素にそ
れぞれ対応する複数の色のカラーフィルタを備えた液晶
表示素子を用いる液晶表示装置に比べて、明るく、しか
も高精細なカラー画像を表示することができる。
[0004] In this field sequential liquid crystal display device, since the liquid crystal display element is not provided with a color filter, light is not absorbed by the color filter.
In order to display one color image by synthesizing bright light of a plurality of colors for each of a plurality of subframes obtained by dividing a frame by the number of colors of light emitted from a backlight, a plurality of colors corresponding to a plurality of pixels are displayed. Compared to a liquid crystal display device using a liquid crystal display element provided with a color filter, a bright and high-definition color image can be displayed.

【0005】[0005]

【発明が解決しようとする課題】ところで、液晶表示素
子としては、薄膜トランジスタ(以下、TFTと記す)
を能動素子とするアクティブマトリックス型のものが用
いられているが、このアクティブマトリックス液晶表示
素子は、複数のゲートラインにそれぞれ前記TFTをオ
ンさせるゲート信号を供給するとともに、これらのゲー
ト信号と同期させて複数のドレインラインにそれぞれ表
示データに応じた書込みデータ信号を供給することによ
り書込み駆動されるる。そのため、各画素への書込みを
十分に行なうためには、その駆動デューティ、つまり各
ゲートラインの選択期間を、画素電極と対向電極とその
間の液晶とからなる画素容量に前記書込み電圧を十分に
充電できるように設定する必要がある。
By the way, as a liquid crystal display element, a thin film transistor (hereinafter, referred to as TFT) is used.
An active matrix liquid crystal display device using an active element as an active element is used. This active matrix liquid crystal display element supplies a gate signal for turning on the TFT to each of a plurality of gate lines and synchronizes with the gate signals. The write driving is performed by supplying a write data signal corresponding to the display data to each of the plurality of drain lines. Therefore, in order to sufficiently perform writing to each pixel, the drive duty, that is, the selection period of each gate line, is sufficiently charged to the pixel capacitance composed of the pixel electrode, the counter electrode, and the liquid crystal therebetween by the writing voltage. You need to set it up.

【0006】しかし、上記フィールドシーケンシャル液
晶表示装置は、1フレームをバックライトが出射する光
の色の数で分割した複数のサブフレーム毎に、液晶表示
素子への表示データの書込みと前記バックライトからの
光の出射とを行なうものであるため、複数の色のカラー
フィルタを備えた液晶表示素子を用いる液晶表示装置に
比べて、かなり高い駆動デューティで液晶表示素子を駆
動しなければならない。
However, the above-described field sequential liquid crystal display device writes display data to the liquid crystal display element and writes the display data from the backlight for each of a plurality of subframes obtained by dividing one frame by the number of colors of light emitted from the backlight. Therefore, the liquid crystal display element must be driven with a considerably higher drive duty than a liquid crystal display device using a liquid crystal display element having a plurality of color filters.

【0007】そのため、このフィールドシーケンシャル
液晶表示装置は、液晶表示素子の各ゲートラインの選択
期間が極く短く、したがって、この短い期間の前記各サ
ブフレーム毎に各画素への書込み(書込み電圧の充電)
を完了させ、完全な画像を表示させることが困難であっ
た。
Therefore, in this field sequential liquid crystal display device, the selection period of each gate line of the liquid crystal display element is extremely short, and therefore, writing to each pixel (charging of a writing voltage) is performed for each of the subframes during this short period. )
Was completed, and it was difficult to display a complete image.

【0008】しかも、従来のフィールドシーケンシャル
液晶表示装置は、上述したように、複数のサブフレーム
毎に、バックライトから1つの色の光をサブフレーム期
間中出射させ、その状態で液晶表示素子に前記1つの色
に対応する表示データを書込むようにしたものであるた
め、前記液晶表示素子の各行のうちの書込み時期が早い
行の画素の光の出射時間が長く、書込み時期が遅い行の
画素の光の出射時間が短く、そのために、各行の画素の
表示色の濃さに差があり、表示されるカラー画像に色む
らを生じるという問題ももっている。
In addition, as described above, the conventional field-sequential liquid crystal display device emits one color light from the backlight for each of a plurality of sub-frames during the sub-frame period. Since the display data corresponding to one color is written, the light emission time of the pixel in the row of the liquid crystal display element where the writing time is early is long, and the pixel in the row where the writing time is late is long. The light emission time is short, and therefore, there is a difference in the display color density of the pixels in each row, which causes a problem that color unevenness occurs in a displayed color image.

【0009】この発明は、各サブフレーム毎の液晶表示
素子の各画素への書込みを十分に行なって完全な画像を
表示し、しかも前記液晶表示素子の各行の画素の表示色
の濃さを均等にして色むらの無い良好な品質のカラー画
像を表示することができるフィールドシーケンシャル方
式の液晶表示装置を提供することを目的としたものであ
る。
According to the present invention, a complete image is displayed by sufficiently writing to each pixel of the liquid crystal display element for each subframe, and the display color density of the pixels in each row of the liquid crystal display element is made uniform. It is an object of the present invention to provide a field sequential type liquid crystal display device capable of displaying a good quality color image without color unevenness.

【0010】[0010]

【課題を解決するための手段】この発明は、対向する内
面それぞれに電極が形成された一対の基板間に液晶を挟
持した液晶素子を有し、光の透過を制御して画像を表示
する液晶表示素子と、前記液晶表示素子の背後に配置さ
れ、複数の色の光を所定の周期で順次前記液晶表示素子
に向けて出射するバックライトと、1つのカラー画像を
表示するための1フレームを前記バックライトが出射す
る光の色の数で分割した複数のサブフレーム毎に、前記
液晶表示素子への前記複数の色のうちの1つの色に対応
する表示データの書込みと、前記バックライトからの前
記表示データに対応する色の光の出射とを行なわせる制
御手段とを備え、前記複数のサブフレーム毎の複数の色
の表示の合成により1つのカラー画像を表示する液晶表
示装置において、前記液晶表示素子は、前記一対の基板
のうちの一方の基板の内面に行方向および列方向にマト
リックス状に配列させて設けられた複数の画素電極と、
前記複数の画素電極にそれぞれ対応させて一対ずつ配置
され、それぞれのソース電極が対応する前記画素電極に
接続された複数のTFTと、各画素電極行にそれぞれ対
応させて配線され、前記一対のTFTの一方のゲート電
極に接続された複数の第1のゲートラインと、前記各画
素電極行にそれぞれ対応させて配線され、前記一対のT
FTの他方のゲート電極に接続された複数の第2のゲー
トラインと、各画素電極列にそれぞれ対応させて配線さ
れ、前記一対のTFTの一方のドレイン電極に接続され
た複数の第1のドレインラインと、前記各画素電極列に
それぞれ対応させて配線され、前記一対のTFTの他方
のドレイン電極に接続された複数の第2のドレインライ
ンと、他方の基板の内面に設けられ、前記複数の画素電
極に対向する対向電極とからなっており、前記制御手段
は、前記複数のサブフレーム毎に、前記液晶表示素子の
前記複数の第1のゲートラインにそれぞれ前記一方のT
FTをオンさせる書込み用ゲート信号を供給するととも
に、これらの書込み用ゲート信号と同期させて前記複数
の第1のドレインラインにそれぞれ前記複数の色のうち
の1つの色に対応する表示データに応じた書込みデータ
信号を供給し、前記液晶表示素子の各行の画素に前記表
示データを順次書込む書込み手段と、前記複数のサブフ
レーム毎に、前記液晶表示素子の各行の画素への前記表
示データの書込み後に前記バックライトから前記表示デ
ータに対応する色の光を所定時間出射させるバックライ
ト点灯手段と、前記バックライトからの前記光の出射を
終了した後、前記液晶表示素子の前記各行の画素への次
の表示データの書込みに先立って、前記液晶表示素子の
前記第2のゲートラインに前記他方のTFTをオンさせ
るリセット用ゲート信号を供給するとともに、そのリセ
ット用ゲート信号と同期させて前記第2のドレインライ
ンに前記液晶表示素子の透過率が最小となる電圧と前記
透過率が最大となる電圧との間の予め定めた値の電圧が
得られるリセット信号を供給し、前記各行の画素の書込
み状態をリセットするリセット手段とを備えていること
を特徴とするものである。
According to the present invention, there is provided a liquid crystal device having a liquid crystal element sandwiching a liquid crystal between a pair of substrates having electrodes formed on opposing inner surfaces, and displaying an image by controlling light transmission. A display element, a backlight disposed behind the liquid crystal display element, and a backlight for sequentially emitting light of a plurality of colors toward the liquid crystal display element at a predetermined cycle, and one frame for displaying one color image; For each of a plurality of sub-frames divided by the number of colors of light emitted from the backlight, writing of display data corresponding to one of the plurality of colors to the liquid crystal display element; Control means for emitting light of a color corresponding to the display data, and displaying a single color image by combining the display of a plurality of colors for each of the plurality of sub-frames, Serial liquid crystal display device, a plurality of pixel electrodes provided one of the row direction and the column direction on the inner surface of the substrate are arranged in a matrix of the pair of substrates,
A plurality of TFTs arranged in a pair corresponding to the plurality of pixel electrodes, respectively, and a plurality of TFTs each having a source electrode connected to the corresponding pixel electrode; A plurality of first gate lines connected to one of the gate electrodes, and a wiring line corresponding to each of the pixel electrode rows.
A plurality of second gate lines connected to the other gate electrode of the FT; and a plurality of first drains wired in correspondence with the respective pixel electrode columns and connected to one drain electrode of the pair of TFTs. A plurality of second drain lines connected to the other drain electrode of the pair of TFTs, and a plurality of second drain lines connected to the other drain electrode of the pair of TFTs; A control electrode, and the control means controls the one of the plurality of first gate lines of the liquid crystal display element for each of the plurality of subframes.
A write gate signal for turning on the FT is supplied, and the plurality of first drain lines are synchronized with these write gate signals in accordance with display data corresponding to one of the plurality of colors. Writing means for supplying a write data signal, and sequentially writing the display data to the pixels of each row of the liquid crystal display element; and for each of the plurality of subframes, the display data of the display data to the pixels of each row of the liquid crystal display element. A backlight lighting means for emitting light of a color corresponding to the display data from the backlight for a predetermined time after writing, and after ending the emission of the light from the backlight, to a pixel in each row of the liquid crystal display element. Prior to writing the next display data, a reset gate for turning on the other TFT to the second gate line of the liquid crystal display element. A signal is supplied, and a predetermined voltage between a voltage at which the transmittance of the liquid crystal display element is minimized and a voltage at which the transmittance is maximized is supplied to the second drain line in synchronization with the reset gate signal. Reset means for supplying a reset signal for obtaining a voltage of a value and resetting a writing state of the pixels in each row.

【0011】すなわち、この発明の液晶表示装置は、液
晶表示素子を、複数の画素電極にそれぞれ一対のTFT
のソース電極を接続し、その一方のTFTのゲート電極
およびドレイン電極に、表示データの書込みを行なうた
めの第1のゲートラインおよびドレインラインを接続
し、他方のTFTのゲート電極およびドレイン電極に、
前記表示データの書込みをリセットするための第2のゲ
ートラインおよびドレインラインを接続した構成とし、
1つのカラー画像を表示するための1フレームをバック
ライトが出射する光の色の数で分割した複数のサブフレ
ーム毎の前記液晶表示素子への表示データの書込みを、
先ず、前記第2のゲートラインへのリセット用ゲート信
号の供給および前記第2のドレインラインへの液晶表示
素子の透過率が最小となる電圧と前記透過率が最大とな
る電圧との間の予め定めた値の電圧が得られるリセット
信号の供給により、前記液晶表示素子の各行の画素の書
込み状態を一旦リセットし、その後、前記第1のゲート
ラインへの書込み用ゲート信号の供給および前記第1の
ドレインラインへの書込みデータ信号の供給により、前
記液晶表示素子の各行の画素に次の表示データを書込む
ことによって行なうようにするとともに、前記複数のサ
ブフレーム毎の前記バックライトからの光の出射を、前
記液晶表示素子の各行の画素に表示データを書込んだ後
に行なうようにしたものである。
That is, in the liquid crystal display device according to the present invention, a liquid crystal display element is provided with a pair of TFTs on each of a plurality of pixel electrodes.
, A first gate line and a drain line for writing display data are connected to a gate electrode and a drain electrode of one of the TFTs, and a gate electrode and a drain electrode of the other TFT are connected to a gate electrode and a drain electrode of the other TFT.
A configuration in which a second gate line and a drain line for resetting the writing of the display data are connected,
Writing display data to the liquid crystal display element for each of a plurality of subframes obtained by dividing one frame for displaying one color image by the number of colors of light emitted from the backlight,
First, a reset gate signal is supplied to the second gate line and a voltage between the voltage at which the transmittance of the liquid crystal display element to the second drain line is minimum and the voltage at which the transmittance is maximum is determined in advance. By supplying a reset signal for obtaining a voltage having a predetermined value, the write state of the pixels in each row of the liquid crystal display element is reset once, and thereafter, the supply of the write gate signal to the first gate line and the supply of the first gate line are performed. Supply of a write data signal to the drain line of the liquid crystal display device, the next display data is written to the pixels of each row of the liquid crystal display element, and the light from the backlight for each of the plurality of subframes is transmitted. The emission is performed after the display data is written in the pixels of each row of the liquid crystal display element.

【0012】この液晶表示装置によれば、各サブフレー
ム毎の液晶表示素子の各行の画素への表示データの書込
みを、その前の書込み状態を前記リセット信号の供給に
よりリセットした後に行なうようにしているため、次の
表示データの書込みを短い時間で行なうことができる。
According to this liquid crystal display device, the writing of the display data to the pixels of each row of the liquid crystal display element for each subframe is performed after the previous writing state is reset by supplying the reset signal. Therefore, the next display data can be written in a short time.

【0013】また、この液晶表示装置は、前の書込み状
態をリセットするときにも、前記画素容量を、前の書込
み状態における電圧から前記リセット状態の電圧に充電
し直すだけでよく、したがって、前の書込み状態のリセ
ットも、短い時間で行なうことができる。
Further, in the liquid crystal display device, when resetting the previous writing state, it is only necessary to recharge the pixel capacitor from the voltage in the previous writing state to the voltage in the reset state. Can be reset in a short time.

【0014】前記液晶表示素子の各行の画素の書込み状
態のリセットは、前記複数の第2のゲートラインに同時
にリセット用ゲート信号を供給し、そのリセット用ゲー
ト信号と同期させて前記複数の第2のドレインラインに
同時に前記リセット信号を供給することによる一括リセ
ットでも、前記複数の第2のゲートラインにそれぞれリ
セット用ゲート信号を供給し、そのリセット用ゲート信
号と同期させて前記複数の第2のドレインラインにそれ
ぞれ前記リセット信号を供給することによる順次リセッ
トでもよい。
The reset of the writing state of the pixels in each row of the liquid crystal display element is performed by simultaneously supplying a reset gate signal to the plurality of second gate lines and synchronizing the reset gate signals with the plurality of second gate lines. In a batch reset by simultaneously supplying the reset signal to the drain lines, a reset gate signal is supplied to each of the plurality of second gate lines, and the plurality of second gate lines are synchronized with the reset gate signal. Sequential reset may be performed by supplying the reset signal to each drain line.

【0015】前記一括リセットによれば、前のサブフレ
ームにおけるバックライト点灯終了後から次のサブフレ
ームにおける表示データ書込み開始前までの間に、1本
の第2のゲートラインの選択期間に相当する極く短いリ
セット期間を確保するだけでよい。
According to the batch reset, the period from the end of the backlight lighting in the previous sub-frame to the start of display data writing in the next sub-frame corresponds to a selection period of one second gate line. It is only necessary to secure a very short reset period.

【0016】また、前記順次リセットの場合は、表示デ
ータの書込み開始前に、液晶表示素子の少なくとも最初
の行の画素の書込み状態をリセットし、その後、前記液
晶表示素子の各行の画素に順次表示データを書込みなが
ら、その書込みに先立って前記各行の画素の書込み状態
を順次リセットして行けばよく、したがって、この順次
リセットでも、前のサブフレームにおけるバックライト
点灯終了後から次のサブフレームにおける表示データ書
込み開始前までの間に、極く短いリセット期間を確保す
るだけでよい。
In the case of the sequential reset, before starting the writing of the display data, the writing state of the pixels of at least the first row of the liquid crystal display element is reset, and then the display is sequentially performed on the pixels of each row of the liquid crystal display element. It is sufficient to sequentially reset the writing state of the pixels in each row before writing the data while writing the data. Therefore, even in this sequential resetting, the display in the next subframe is completed after the backlight is turned on in the previous subframe. It is only necessary to secure an extremely short reset period before the start of data writing.

【0017】このように、この液晶表示装置は、液晶表
示素子の各行の画素への表示データの書込みを短い時間
で行なうことができ、また前記書込み状態のリセット期
間も極く短い期間でよいため、液晶表示素子の各ゲート
ラインの選択期間が極く短くても、液晶表示素子の各画
素への書込みを十分に行ない、完全な画像を表示するこ
とができる。
As described above, in this liquid crystal display device, display data can be written to the pixels in each row of the liquid crystal display element in a short time, and the reset period of the writing state can be an extremely short period. Even if the selection period of each gate line of the liquid crystal display element is extremely short, writing to each pixel of the liquid crystal display element can be sufficiently performed and a complete image can be displayed.

【0018】しかも、この液晶表示装置は、前記複数の
サブフレーム毎のバックライトからの光の出射を、前記
液晶表示素子の各行の画素に表示データを書込んだ後に
行なうようにしているため、前記液晶表示素子の各行の
うちの書込み時期が早い行の画素からも、書込み時期が
遅い行の画素からも同じ時間だけ光を出射させ、各行の
画素の表示色の濃さを均等にすることができる。
Moreover, in this liquid crystal display device, light is emitted from the backlight for each of the plurality of sub-frames after display data is written to pixels in each row of the liquid crystal display element. Light is emitted for the same amount of time from the pixels in the row where the writing time is early in the rows of the liquid crystal display element and the pixels in the row where the writing time is late, and the display color density of the pixels in each row is equalized. Can be.

【0019】したがって、この液晶表示装置によれば、
前記液晶表示素子の各行の画素の表示色の濃さを均等に
して色むらの無い良好な品質のカラー画像を表示するこ
とができる。
Therefore, according to this liquid crystal display device,
By making the display colors of the pixels of each row of the liquid crystal display element uniform, a color image of good quality without color unevenness can be displayed.

【0020】[0020]

【発明の実施の形態】この発明の液晶表示装置は、上記
のように、液晶表示素子を、複数の画素電極にそれぞれ
一対のTFTのソース電極を接続し、その一方のTFT
のゲート電極およびドレイン電極に、表示データの書込
みを行なうための第1のゲートラインおよびドレインラ
インを接続し、他方のTFTのゲート電極およびドレイ
ン電極に、前記表示データの書込みをリセットするため
の第2のゲートラインおよびドレインラインを接続した
構成とし、前記液晶表示素子の各行の画素への表示デー
タの書込みとバックライトからの光の出射を終了した
後、前記液晶表示素子の前記各行の画素への次の表示デ
ータの書込みに先立って、前記第2のゲートラインへの
リセット用ゲート信号の供給および前記第2のドレイン
ラインへの液晶表示素子の透過率が最小となる電圧と前
記透過率が最大となる電圧との間の予め定めた値の電圧
が得られるリセット信号の供給により、前記液晶表示素
子の各行の画素の書込み状態を一旦リセットし、その後
に、前記第1のゲートラインへの書込み用ゲート信号の
供給および前記第1のドレインラインへの書込みデータ
信号の供給により、前記液晶表示素子の各行の画素に次
の表示データを書込むことによって行なうようにすると
ともに、前記複数のサブフレーム毎の前記バックライト
からの光の出射を、前記液晶表示素子の各行の画素に表
示データを書込んだ後に行なうようにすることにより、
各サブフレーム毎の液晶表示素子の各画素への書込みを
十分に行なって完全な画像を表示し、しかも前記液晶表
示素子の各行の画素の表示色の濃さを均等にして色むら
の無い良好な品質のカラー画像を表示することができる
ようにしたものである。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS As described above, in a liquid crystal display device of the present invention, a liquid crystal display element is connected to a plurality of pixel electrodes by connecting the source electrodes of a pair of TFTs to one of the TFTs.
A first gate line and a drain line for writing display data are connected to the gate electrode and the drain electrode of the TFT, and a first gate line and a drain electrode for resetting the writing of the display data to the gate electrode and the drain electrode of the other TFT. 2 is connected to the gate line and the drain line, and after the writing of display data to the pixels of each row of the liquid crystal display element and the emission of light from the backlight are completed, the liquid crystal display element is connected to the pixels of each row. Prior to the writing of the next display data, the supply of the reset gate signal to the second gate line and the voltage at which the transmittance of the liquid crystal display element to the second drain line is minimized and the transmittance become By supplying a reset signal for obtaining a voltage of a predetermined value between the maximum voltage and the maximum voltage, the writing of pixels in each row of the liquid crystal display element is performed. The liquid crystal display element is reset once, and then the write gate signal is supplied to the first gate line and the write data signal is supplied to the first drain line. And writing light from the backlight for each of the plurality of sub-frames after writing display data to pixels in each row of the liquid crystal display element. By doing
Writing to each pixel of the liquid crystal display element for each sub-frame is sufficient to display a complete image, and moreover, uniformity of the display colors of the pixels in each row of the liquid crystal display element is uniform so that there is no color unevenness. This makes it possible to display a high quality color image.

【0021】この発明の液晶表示装置において、前記液
晶表示素子は、強誘電性液晶または反強誘電性液晶を一
対の基板間に挟持した液晶素子と、前記液晶素子の一方
と他方の外面に、いずれか一方の光学軸を、最大値また
は最小値のいずれかの書込みデータ信号が印加されたと
きの液晶分子の配向状態における前記液晶分子の平均的
な配向方向に向けて配置された一対の偏光板とを備えた
強誘電性または反強誘電性液晶表示素子が好ましく、前
記強誘電性液晶または反強誘電性液晶は、印加電圧に対
する応答反応が速いため、より高い駆動デューティで駆
動することができる。
In the liquid crystal display device according to the present invention, the liquid crystal display element includes a liquid crystal element in which a ferroelectric liquid crystal or an antiferroelectric liquid crystal is sandwiched between a pair of substrates, and one of the liquid crystal elements and the other outer surface. A pair of polarized lights arranged so that one of the optical axes is oriented toward the average alignment direction of the liquid crystal molecules in the alignment state of the liquid crystal molecules when a write data signal of either the maximum value or the minimum value is applied. And a ferroelectric or antiferroelectric liquid crystal display device having a plate, and the ferroelectric liquid crystal or antiferroelectric liquid crystal can be driven at a higher driving duty because of a quick response to an applied voltage. it can.

【0022】前記強誘電性または反強誘電性液晶表示素
子を用いる場合は、前記制御手段を、前記液晶表示素子
の複数の第1のドレインラインにそれぞれ、液晶分子を
透過率が最小になる配向状態と前記透過率が最大になる
配向状態との間のいずれかの配向状態に配向させる書込
みデータ信号を供給する書込み手段と、前記液晶表示素
子の複数の第2のドレインラインに、前記液晶分子を前
記液晶表示素子の透過率が最小になる配向状態と前記透
過率が最大になる配向状態との中間付近の配向状態に配
向させるリセット信号を供給するリセット手段とを備え
た構成とするのが望ましく、このようにすることによ
り、前記リセット状態と書込み状態との電圧差を小さく
し、前記強誘電性または反強誘電性液晶表示素子の電圧
―透過率特性のヒステリシスを小さくして、前記ヒステ
リシスによる表示のちらつきを防ぐことができる。
In the case where the ferroelectric or antiferroelectric liquid crystal display element is used, the control means controls the plurality of first drain lines of the liquid crystal display element so that the liquid crystal molecules are aligned so as to minimize the transmittance. Writing means for supplying a writing data signal for aligning the liquid crystal molecules in any one of an alignment state between the liquid crystal display element and the liquid crystal molecules. And a reset means for supplying a reset signal for aligning the liquid crystal display element to an alignment state near the middle between the alignment state in which the transmittance of the liquid crystal display element is minimum and the alignment state in which the transmittance is maximum. Desirably, by doing so, the voltage difference between the reset state and the written state is reduced, and the voltage-transmittance characteristic of the ferroelectric or antiferroelectric liquid crystal display element is reduced. By reducing the lysis, it is possible to prevent display flicker due to the hysteresis.

【0023】その場合、前記リセット信号は、前記対向
電極の電位に対し、強誘電性液晶または反強誘電性液晶
が速い応答速度を示す向きの電界とは逆向きの電界が得
られる方向に異ならせた電位の信号であるのがより好ま
しく、このようにすることにより、前記リセット後の次
の表示データの書込みを応答性良く行なうことができ
る。
In this case, if the reset signal is different from the potential of the counter electrode in a direction in which an electric field in a direction opposite to the direction in which the ferroelectric liquid crystal or the antiferroelectric liquid crystal exhibits a fast response speed is obtained. It is more preferable that the signal has a given potential. By doing so, writing of the next display data after the reset can be performed with good responsiveness.

【0024】[0024]

【実施例】以下、この発明の一実施例を図1〜図6を参
照して説明する。図1はフィールドシーケンシャル液晶
表示装置の基本構成図であり、図2は前記液晶表示装置
によるカラー画像の表示原理を示す図である。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS One embodiment of the present invention will be described below with reference to FIGS. FIG. 1 is a basic configuration diagram of a field sequential liquid crystal display device, and FIG. 2 is a diagram showing a principle of displaying a color image by the liquid crystal display device.

【0025】この実施例のフィールドシーケンシャル液
晶表示装置は、図1のように、光の透過を制御して画像
を表示する液晶表示素子1と、前記液晶表示素子1の背
後に配置され、複数の色の光を所定の周期で順次前記液
晶表示素子1に向けて出射するバックライト22と、1
つのカラー画像を表示するための1フレームを前記バッ
クライト22が出射する光の色の数で分割した複数のサ
ブフレーム毎に、前記液晶表示素子1への前記複数の色
のうちの1つの色に対応する表示データの書込みと、前
記バックライト22からの前記表示データに対応する色
の光の出射とを行なわせる制御手段23とを備えてい
る。なお、前記バックライト22は、その前面全体から
前記複数の色の光を順次出射する面光源である。
As shown in FIG. 1, the field sequential liquid crystal display device of this embodiment has a liquid crystal display element 1 for controlling transmission of light to display an image, and a plurality of liquid crystal display elements 1 arranged behind the liquid crystal display element 1. A backlight 22 that sequentially emits color light toward the liquid crystal display element 1 at a predetermined cycle;
For each of a plurality of subframes obtained by dividing one frame for displaying one color image by the number of colors of light emitted from the backlight 22, one of the plurality of colors to the liquid crystal display element 1 And control means 23 for writing display data corresponding to the display data and emitting light of a color corresponding to the display data from the backlight 22. The backlight 22 is a surface light source that sequentially emits the light of the plurality of colors from the entire front surface.

【0026】この液晶表示装置は、前記複数のサブフレ
ーム毎に、前記液晶表示素子1に前記1つの色に対応す
る表示データを書込みむとともに、前記バックライト2
2から前記表示データに対応する色の光を出射させるこ
とにより、前記複数のサブフレーム毎の複数の色の表示
の合成により1つのカラー画像を表示する。
In this liquid crystal display device, display data corresponding to the one color is written into the liquid crystal display element 1 for each of the plurality of subframes.
By emitting light of a color corresponding to the display data from 2, a single color image is displayed by combining display of a plurality of colors for each of the plurality of subframes.

【0027】なお、この実施例では、前記バックライト
22として赤、緑、青の3色の光を順次出射する面光源
を用いるとともに、前記1フレームを3つのサブフレー
ムに分割し、前記3つのサブフレームのうち、第1のサ
ブフレームに、図2の(a)のように液晶表示素子1へ
の赤に対応する表示データの書込みと、バックライト2
2からの赤の光の出射により赤の画像Rを表示し、第2
のサブフレームに、図2の(b)のように液晶表示素子
1への緑に対応する表示データの書込みとバックライト
22からの緑の光の出射により緑の画像Gを表示し、第
3のサブフレームに、図2の(c)のように液晶表示素
子1への青に対応する表示データの書込みとバックライ
ト22からの青の光の出射により青の画像Bを表示し、
これらのサブフレーム毎の赤、緑、青の表示画像R,
G,Bの合成により1つのフルカラー画像を表示するよ
うにしている。
In this embodiment, a surface light source for sequentially emitting light of three colors of red, green and blue is used as the backlight 22, and the one frame is divided into three sub-frames. In the first sub-frame of the sub-frames, writing of display data corresponding to red to the liquid crystal display element 1 as shown in FIG.
The red image R is displayed by the emission of the red light from
2B, a green image G is displayed by writing display data corresponding to green into the liquid crystal display element 1 and emitting green light from the backlight 22, as shown in FIG. In the sub-frame, a blue image B is displayed by writing display data corresponding to blue into the liquid crystal display element 1 and emitting blue light from the backlight 22, as shown in FIG.
These red, green, and blue display images R,
One full-color image is displayed by combining G and B.

【0028】図3は前記液晶表示素子の一方の基板に設
けられた画素電極とTFTとゲートラインおよびドレイ
ンラインの等価回路的平面図、図4は図3のIV−IV線に
沿う液晶表示素子の断面図である。
FIG. 3 is a plan view of an equivalent circuit of a pixel electrode, a TFT, a gate line and a drain line provided on one substrate of the liquid crystal display element, and FIG. 4 is a liquid crystal display element taken along line IV-IV in FIG. FIG.

【0029】この実施例で用いた液晶表示素子1は、強
誘電性または反強誘電性液晶表示素子であり、図4のよ
うに、対向する内面それぞれに透明な電極5,16が形
成された一対の透明基板3,4間に強誘電性液晶または
反強誘電性液晶液晶19を挟持した液晶素子2と、前記
液晶素子2の一方と他方の外面に配置された一対の偏光
板20,21とを備えている。
The liquid crystal display element 1 used in this embodiment is a ferroelectric or antiferroelectric liquid crystal display element, and transparent electrodes 5 and 16 are formed on opposing inner surfaces as shown in FIG. A liquid crystal element 2 having a ferroelectric liquid crystal or an antiferroelectric liquid crystal liquid crystal 19 interposed between a pair of transparent substrates 3 and 4; and a pair of polarizing plates 20 and 21 disposed on one and the other outer surfaces of the liquid crystal element 2. And

【0030】この液晶表示素子1は、TFTを能動素子
とするアクティブマトリックス型のものであり、前記液
晶素子2の一対の透明基板3,4のうち、一方の基板、
例えば表示の観察側とは反対側の基板である後基板3の
内面に、行方向(図2において左右方向)および列方向
(図2において上下方向)にマトリックス状に配列する
複数の透明な画素電極5と、前記複数の画素電極5にそ
れぞれ対応させて一対ずつ配置された複数のTFT6
a,6bと、各画素電極行にそれぞれ対応させて配線さ
れた複数の第1および第2のゲートライン12a,12
bと、各画素電極列にそれぞれ対応させて配線された複
数の第1および第2のドレインライン13a,13bと
が設けられている。
The liquid crystal display element 1 is of an active matrix type using a TFT as an active element.
For example, a plurality of transparent pixels arranged in a matrix in a row direction (horizontal direction in FIG. 2) and a column direction (vertical direction in FIG. 2) on an inner surface of a rear substrate 3 which is a substrate on a side opposite to a display observation side. An electrode 5 and a plurality of TFTs 6 arranged in pairs corresponding to the plurality of pixel electrodes 5, respectively.
a, 6b and a plurality of first and second gate lines 12a, 12 wired in correspondence with the respective pixel electrode rows.
b, and a plurality of first and second drain lines 13a and 13b wired in correspondence with the respective pixel electrode columns.

【0031】前記複数の画素電極5にそれぞれ対応する
前記一対のTFT6a,6bは、いずれも、後基板3上
に形成されたゲート電極7と、このゲート電極7を覆っ
て後基板3のほぼ全面に形成されたゲート絶縁膜(透明
膜)8と、前記ゲート絶縁膜8の上に前記ゲート電極7
と対向させて形成されたi型半導体膜9と、このi型半
導体膜9の両側部の上に図示しないn型半導体膜を介し
て形成されたソース電極10およびドレイン電極11と
からなっており、その一方のTFT(以下、書込み用T
FTという)6aは、前記画素電極5の一側縁の外側の
領域に設けられ、他方のTFT(以下、リセット用TF
Tという)6bは、前記画素電極5の他側縁の外側の領
域に設けられている。
Each of the pair of TFTs 6a and 6b corresponding to each of the plurality of pixel electrodes 5 includes a gate electrode 7 formed on the rear substrate 3 and a substantially entire surface of the rear substrate 3 covering the gate electrode 7. A gate insulating film (transparent film) 8 formed on the substrate and the gate electrode 7 on the gate insulating film 8
And a source electrode 10 and a drain electrode 11 formed on both sides of the i-type semiconductor film 9 via an n-type semiconductor film (not shown). , One of the TFTs (hereinafter referred to as a writing T
An FT 6a is provided in a region outside one side edge of the pixel electrode 5, and the other TFT (hereinafter, reset TF) is provided.
6b is provided in a region outside the other side edge of the pixel electrode 5.

【0032】前記一対のTFT6a,6bは、ソース電
極10の形成側とドレイン電極11の形成側とを互いに
逆にした形状、つまり、画素電極5に隣接する側にソー
ス電極10を有する形状に形成されている。
The pair of TFTs 6 a and 6 b are formed in a shape in which the side on which the source electrode 10 is formed and the side on which the drain electrode 11 is formed are reversed, that is, in a shape having the source electrode 10 on the side adjacent to the pixel electrode 5. Have been.

【0033】そして、前記複数の画素電極5は、前記ゲ
ート絶縁膜8の上に形成されており、前記一対のTFT
6a,6bのソース電極10がそれぞれ、この一対のT
FT6a,6bが対応する1つの画素電極5に接続され
ている。
Further, the plurality of pixel electrodes 5 are formed on the gate insulating film 8 and the pair of TFTs
The source electrodes 10 of the pair 6a and 6b respectively
The FTs 6a and 6b are connected to one corresponding pixel electrode 5.

【0034】また、各画素電極行にそれぞれ対応する前
記第1および第2のゲートライン12a,12bのう
ち、第1のゲートライン(以下、書込み用ゲートライン
という)12aは、前記各画素電極行の上下の領域のう
ちの一方の領域(図3では上側の領域)に配線され、第
2のゲートライン(以下、リセット用ゲートラインとい
う)12bは、前記各画素電極行の上下の領域のうちの
他方の領域(図3では下側の領域)に配線されており、
前記書込み用ゲートライン12aは、前記一対のTFT
6a,6bのうちの書込み用TFT6aのゲート電極7
に接続され、前記リセット用ゲートライン12bは、前
記一対のTFT6a,6bのうちのリセット用TFT6
bのゲート電極7に接続されている。
Further, of the first and second gate lines 12a and 12b respectively corresponding to each pixel electrode row, a first gate line (hereinafter referred to as a writing gate line) 12a is connected to each pixel electrode row. The second gate line (hereinafter, referred to as a reset gate line) 12b is arranged in one of the upper and lower regions (the upper region in FIG. 3) of the pixel electrode rows. Is wired to the other area (the lower area in FIG. 3),
The write gate line 12a is connected to the pair of TFTs.
Gate electrode 7 of writing TFT 6a of 6a and 6b
And the reset gate line 12b is connected to the reset TFT 6 of the pair of TFTs 6a and 6b.
b is connected to the gate electrode 7.

【0035】なお、この書込み用ゲートライン12aお
よびリセット用ゲートライン12bはそれぞれ、前記後
基板3上に、前記書込み用TFT6aのゲート電極7お
よび前記リセット用TFT6bのゲート電極7と一体に
形成されている。
The write gate line 12a and the reset gate line 12b are formed integrally with the gate electrode 7 of the write TFT 6a and the gate electrode 7 of the reset TFT 6b on the rear substrate 3, respectively. I have.

【0036】また、各画素電極列にそれぞれ対応する第
1および第2のドレインライン13a,13bのうち、
第1のドレインライン(以下、書込み用ドレインライン
という)13aは、前記各画素電極列の左右の領域のう
ちの前記書込み用TFT6aが設けられた領域に配線さ
れ、第2のドレインライン(以下、リセット用ドレイン
ラインという)13bは、前記各画素電極列の上下の領
域のうちの他方の領域(図3では下側の領域)に配線さ
れており、前記書込み用ドレインライン13aは、前記
一対のTFT6a,6bのうちの書込み用TFT6aの
ドレイン電極11に接続され、前記リセット用ドレイン
ライン13bは、前記一対のTFT6a,6bのうちの
リセット用TFT6bのドレイン電極11に接続されて
いる。
Further, of the first and second drain lines 13a and 13b corresponding to the respective pixel electrode columns,
A first drain line (hereinafter, referred to as a writing drain line) 13a is wired to a region where the writing TFT 6a is provided among left and right regions of each pixel electrode row, and a second drain line (hereinafter, referred to as a drain line). The reset drain line 13b is wired to the other region (the lower region in FIG. 3) of the upper and lower regions of each pixel electrode row, and the write drain line 13a is connected to the pair of pixel electrodes. The drain line 11b of the reset TFT 6b is connected to the drain electrode 11 of the reset TFT 6b of the pair of TFTs 6a, 6b.

【0037】なお、この実施例では、図4のように、前
記複数のTFT6a,6bを前記複数の画素電極5それ
ぞれ対応する領域に開口を有する保護絶縁膜14により
覆い、この保護絶縁膜14の上に前記書込み用ドレイン
ライン13aおよびリセット用ドレインライン13bを
配線して、これらのドレインライン13a,13bを前
記保護絶縁膜14に設けたコンタクト孔において前記書
込み用TFT6aおよびリセット用TFT6bのドレイ
ン電極12に接続しているが、前記ドレインライン13
a,13bは、前記ゲート絶縁膜8の上に、前記書込み
用TFT6aおよびリセット用TFT6bのドレイン電
極12と一体に形成してもよい。
In this embodiment, as shown in FIG. 4, the plurality of TFTs 6a and 6b are covered with a protective insulating film 14 having openings in regions corresponding to the plurality of pixel electrodes 5, respectively. The write drain line 13a and the reset drain line 13b are wired thereon, and these drain lines 13a and 13b are formed in the contact holes provided in the protective insulating film 14 through the drain electrodes 12 of the write TFT 6a and the reset TFT 6b. To the drain line 13
a and 13b may be formed on the gate insulating film 8 integrally with the drain electrodes 12 of the writing TFT 6a and the reset TFT 6b.

【0038】一方、他方の基板、つまり表示の観察側の
基板である前基板4の内面には、前記後基板3に設けら
れた前記複数の画素電極5に対向する一枚膜状の透明な
対向電極17が設けられている。
On the other hand, on the inner surface of the other substrate, that is, the front substrate 4 which is a substrate on the display observation side, a transparent film-like single film facing the plurality of pixel electrodes 5 provided on the rear substrate 3 is provided. A counter electrode 17 is provided.

【0039】さらに、前記一対の基板3,4の最も内面
にはそれぞれ、前記複数の画素電極5および前記対向電
極16を覆って配向膜17,18が設けられており、こ
れらの配向膜17,18は、互いにほぼ平行な方向、ま
たは若干斜めにずれた方向に配向処理されている。
Further, alignment films 17 and 18 are provided on the innermost surfaces of the pair of substrates 3 and 4 so as to cover the plurality of pixel electrodes 5 and the counter electrode 16, respectively. 18 are oriented in directions substantially parallel to each other or slightly obliquely shifted.

【0040】そして、前記一対の基板3,4は、その周
縁部において、図示しない枠状シール材を介して接合さ
れており、これらの基板3,4間の前記シール材で囲ま
れた領域に強誘電性液晶または反強誘電性液晶19が充
填されている。
The pair of substrates 3 and 4 are joined at their peripheral edges via a frame-shaped sealing material (not shown), and are formed in a region between the substrates 3 and 4 surrounded by the sealing material. A ferroelectric liquid crystal or an antiferroelectric liquid crystal 19 is filled.

【0041】また、前記液晶素子2の一方と他方の外面
に配置された一対の偏光板20,21のうち、いずれか
一方の偏光板、例えば後側偏光板20は、その光学軸
(透過軸または吸収軸)を、前記画素電極5に最大値ま
たは最小値のいずれかの書込みデータ信号が印加された
ときの前記強誘電性液晶または反強誘電性液晶19の液
晶分子の配向状態における前記液晶分子の平均的な配向
方向に向けて設けられ、他方の前側偏光板21は、その
透過軸を前記後側偏光板20の透過軸とほぼ直交させる
か、あるいはほぼ平行にして設けられている。
One of the pair of polarizing plates 20 and 21 disposed on the outer surface of one of the liquid crystal elements 2 and the other, for example, the rear polarizing plate 20 has an optical axis (transmission axis). Or the absorption axis) of the liquid crystal in the alignment state of the liquid crystal molecules of the ferroelectric liquid crystal or the antiferroelectric liquid crystal 19 when either the maximum or minimum write data signal is applied to the pixel electrode 5. The other front polarizing plate 21 is provided so as to face the average orientation direction of the molecules, and the transmission axis of the other front polarizing plate 21 is provided to be substantially orthogonal to or substantially parallel to the transmission axis of the rear polarizing plate 20.

【0042】すなわち、この液晶表示素子1は、最大値
または最小値のいずれかの書込みデータ信号が印加され
たときに透過率が最大または最小になるものであり、例
えば、一方の偏光板20の光学軸(透過軸または吸収
軸)が、最小値の書込みデータ信号が印加されたときの
液晶分子の配向状態における前記液晶分子の平均的な配
向方向に向いており、他方の偏光板21の透過軸が前記
一方の偏光板20の透過軸とほぼ直交している場合は、
前記最小値の書込みデータ信号が印加されたときに透過
率が最小(黒表示)となり、前記書込みデータ信号を大
きくして行くのにともなって透過率が大きくなる。
That is, the liquid crystal display element 1 has a transmittance that becomes maximum or minimum when a write data signal of either the maximum value or the minimum value is applied. The optical axis (transmission axis or absorption axis) is oriented in the average alignment direction of the liquid crystal molecules in the alignment state of the liquid crystal molecules when the minimum write data signal is applied. When the axis is substantially orthogonal to the transmission axis of the one polarizing plate 20,
When the minimum write data signal is applied, the transmittance becomes minimum (black display), and as the write data signal increases, the transmittance increases.

【0043】次に、前記制御手段23について説明する
と、この制御手段23は、1つのカラー画像を表示する
ための1フレームを前記バックライト22が出射する光
の色の数(赤、緑、青の3色)で分割した前記3つのサ
ブフレーム毎に、前記液晶表示素子1の複数の書込み用
ゲートライン12aにそれぞれ前記書込み用TFT6a
をオンさせる書込み用ゲート信号を供給するとともに、
これらの書込み用ゲート信号と同期させて前記複数の書
込み用ドレインライン13aにそれぞれ前記複数の色の
うちの1つの色に対応する表示データに応じた書込みデ
ータ信号を供給し、前記液晶表示素子1の各行の画素に
前記表示データを順次書込む書込み手段と、前記複数の
サブフレーム毎に、前記液晶表示素子1の各行の画素へ
の前記表示データの書込み後に前記バックライト22か
ら前記表示データに対応する色の光を所定時間出射させ
るバックライト点灯手段と、前記バックライト22から
の前記光の出射を終了した後、前記液晶表示素子1の各
行の画素への次の表示データの書込みに先立って、前記
液晶表示素子1の前記リセット用ゲートライン12bに
前記リセット用TFT6bをオンさせるリセット用ゲー
ト信号を供給するとともに、そのリセット用ゲート信号
と同期させて前記リセット用ドレインライン13bに前
記液晶表示素子1の透過率が最小となる電圧と前記透過
率が最大となる電圧との間の予め定めた値の電圧が得ら
れるリセット信号を供給し、前記各行の画素の書込み状
態をリセットするリセット手段とを備えている。
Next, the control means 23 will be described. The control means 23 converts one frame for displaying one color image into the number of colors of light emitted from the backlight 22 (red, green, blue). In each of the three sub-frames divided by the three colors (3 colors), the writing TFTs 6 a
Supply a write gate signal to turn on
In synchronization with these write gate signals, write data signals corresponding to display data corresponding to one of the plurality of colors are supplied to the plurality of write drain lines 13a, respectively, and the liquid crystal display element 1 Writing means for sequentially writing the display data to the pixels of each row, and for each of the plurality of sub-frames, after writing the display data to the pixels of each row of the liquid crystal display element 1, the display data is written from the backlight 22 to the display data. A backlight lighting means for emitting light of a corresponding color for a predetermined time; and after finishing the emission of the light from the backlight 22, prior to writing the next display data to the pixels of each row of the liquid crystal display element 1. A reset gate signal for turning on the reset TFT 6b is supplied to the reset gate line 12b of the liquid crystal display element 1. In both cases, a voltage having a predetermined value between a voltage at which the transmittance of the liquid crystal display element 1 is minimum and a voltage at which the transmittance is maximum is applied to the reset drain line 13b in synchronization with the reset gate signal. And reset means for supplying a reset signal to obtain the write state of the pixels in each row.

【0044】この制御手段23は、図1のように、前記
液晶表示素子1への表示データの書込みおよび前記書込
み状態のリセットを行なうための表示駆動部24と、前
記バックライト22を点灯するためのバックライト駆動
部25と、前記表示駆動部24およびバックライト駆動
部25の制御部26とを備えている。
As shown in FIG. 1, the control means 23 includes a display driving section 24 for writing display data to the liquid crystal display element 1 and resetting the writing state, and for turning on the backlight 22. And a control unit 26 of the display drive unit 24 and the backlight drive unit 25.

【0045】図5は前記表示駆動部24の構成を示して
おり、この表示駆動部24は、前記液晶表示素子1の複
数の書込み用ゲートライン12aに前記書込み用ゲート
信号を供給し、また、複数のリセット用ゲートライン1
2bに前記リセット用ゲート信号を供給するゲートドラ
イバ24Gと、前記液晶表示素子1の複数の書込み用ド
レインライン13aに前記書込みデータ信号を供給し、
また、複数のリセット用ドレインライン13bに前記リ
セット信号を供給するドレインドライバ24Dとからな
っている。
FIG. 5 shows the configuration of the display drive unit 24. The display drive unit 24 supplies the write gate signal to a plurality of write gate lines 12a of the liquid crystal display element 1, and Multiple reset gate lines 1
A gate driver 24G for supplying the reset gate signal to the gate 2b, and a write data signal to a plurality of write drain lines 13a of the liquid crystal display element 1;
The drain driver 24D supplies the reset signal to the plurality of reset drain lines 13b.

【0046】なお、この実施例では、図5に示したよう
に、前記液晶表示素子1の複数のリセット用ゲートライ
ン12bを前記液晶素子2の後基板3上において共通接
続し、前記複数のリセット用ゲートライン12bのうち
の所定のライン(図5では上端の1本のリセット用ゲー
トライン)をゲートドライバ24Gに接続することによ
り、前記リセット用ゲート信号を前記複数のリセット用
ゲートライン12bに一括して供給するようにするとと
もに、複数のリセット用ドレインライン13bを前記後
基板3上において共通接続し、前記複数のリセット用ド
レインライン13bのうちの所定のライン(図5では右
端の1本のリセット用ドレインライン)をドレインドラ
イバ24Dに接続することにより、前記リセット信号を
前記複数のリセット用ドレインライン13bに一括して
供給するようにしている。
In this embodiment, as shown in FIG. 5, a plurality of reset gate lines 12b of the liquid crystal display element 1 are connected in common on the rear substrate 3 of the liquid crystal element 2, and the plurality of reset gate lines 12b are connected. By connecting a predetermined line (one upper reset gate line in FIG. 5) of the reset gate lines 12b to the gate driver 24G, the reset gate signals are collectively transmitted to the plurality of reset gate lines 12b. In addition, a plurality of reset drain lines 13b are connected in common on the rear substrate 3, and a predetermined line of the plurality of reset drain lines 13b (one right end in FIG. 5). By connecting a reset drain line to the drain driver 24D, the reset signal is transmitted to the plurality of reset lines. It is to be supplied in bulk to use drain line 13b.

【0047】そのため、この液晶表示素子1は、ゲート
ライン数とドレインライン数がそれぞれ、リセット用ゲ
ートライン12bおよびリセット用ドレインライン13
bの無い同画素数のものに比べて2倍であるが、ゲート
ドライバ接続端子数とドレインドライバ接続端子数はそ
れぞれ、前記書込み用ゲートライン12aの数に前記リ
セット用ゲートライン12bのうちの前記所定のライン
の数(図5では1本)を加えた数と、前記書込み用ドレ
インライン13aの数に前記リセット用ドレインライン
13bのうちの前記所定のラインの数(図5では1本)
を加えた数であり、したがって、前記ゲートドライバ2
4Gおよびドレインドライバ24Dは、出力端子数の少
ないものでよい。
Therefore, in the liquid crystal display element 1, the number of gate lines and the number of drain lines are respectively set to the reset gate line 12b and the reset drain line 13
The number of gate driver connection terminals and the number of drain driver connection terminals are twice the number of the write gate lines 12a and the number of the reset gate lines 12b, respectively. The number obtained by adding the number of predetermined lines (one in FIG. 5), the number of the drain lines for writing 13a, and the number of the predetermined lines in the drain line for reset 13b (one in FIG. 5)
And therefore, the gate driver 2
The 4G and the drain driver 24D may have a small number of output terminals.

【0048】図6は前記ゲートドライバ24Gから前記
液晶表示素子1に供給される書込み用ゲート信号および
書込データ信号と、前記ドレインドライバ24Dから前
記液晶表示素子1に供給されるリセット用ゲート信号お
よびリセット信号と、前記バックライト駆動部25から
前記バックライト22に供給されるバックライト点灯信
号を示している。
FIG. 6 shows a write gate signal and a write data signal supplied from the gate driver 24G to the liquid crystal display element 1, and a reset gate signal supplied from the drain driver 24D to the liquid crystal display element 1. 3 shows a reset signal and a backlight lighting signal supplied from the backlight driving unit 25 to the backlight 22.

【0049】図6において、G1,G2…Gnは、第1
行,第2行…最終行(n行)の書込み用ゲートライン1
2bにそれぞれ供給される書込み用ゲート信号、Dは、
第1〜最終列のいずれかの書込み用ドレインライン13
aに供給される書込みデータ信号である。
In FIG. 6, G1, G2,.
Row, 2nd row ... Gate line 1 for writing in the last row (n rows)
The write gate signal D supplied to each of 2b is
Drain line 13 for writing in one of first to last columns
This is a write data signal supplied to a.

【0050】前記書込み用ゲート信号G1,G2…Gn
は、1つのカラー画像を表示するための1フレームをバ
ックライト22が出射する赤、緑、青の光の色数で分割
した第1,第2,第3の各サブフレームの書込み期間毎
に、各書込み用ゲートライン12bの選択期間に前記書
込み用TFT6aをオンさせる信号であり、前記書込み
データ信号Dは、前記書込み用ゲート信号G1,G2…
Gnにそれぞれ同期して、前記赤、緑、青の3色のうち
の1つの色に対応する表示データの階調に応じた電位に
なる信号である。
The write gate signals G1, G2... Gn
Is defined for each writing period of the first, second, and third subframes obtained by dividing one frame for displaying one color image by the number of colors of red, green, and blue light emitted from the backlight 22. The write data signal D is a signal for turning on the write TFT 6a during the selection period of each write gate line 12b, and the write data signal D is the write gate signals G1, G2.
A signal that becomes a potential corresponding to the gray scale of display data corresponding to one of the three colors of red, green, and blue in synchronization with Gn.

【0051】なお、前記書込みデータ信号Dは、例えば
対向電極16の電位に対して±5Vの範囲で電位が変化
する信号であり、前記強誘電性または反強誘電性液晶表
示素子1の透過率は、前記書込み用TFT6aを介して
画素電極5に供給される前記書込みデータ信号Dの電位
に応じて変化し、例えば、対向電極16の電位に対して
−5Vの書込みデータ信号が供給されたときに透過率が
最大になり、+5Vの書込みデータ信号が供給されたと
きに透過率が最小になる。
The write data signal D is a signal whose potential changes within a range of ± 5 V with respect to the potential of the counter electrode 16, for example, and the transmittance of the ferroelectric or antiferroelectric liquid crystal display element 1 Changes according to the potential of the write data signal D supplied to the pixel electrode 5 via the write TFT 6a. For example, when a write data signal of -5V with respect to the potential of the counter electrode 16 is supplied. The transmittance becomes maximum, and the transmittance becomes minimum when a + 5V write data signal is supplied.

【0052】また、図6において、PGは、複数のリセ
ット用ゲートライン12bに一括して供給されるリセッ
ト用ゲート信号、PDは、複数のリセット用ドレインラ
イン13bに一括して供給されるリセット信号である。
In FIG. 6, PG is a reset gate signal supplied collectively to a plurality of reset gate lines 12b, and PD is a reset signal supplied collectively to a plurality of reset drain lines 13b. It is.

【0053】前記リセット用ゲート信号PGは、前記第
1,第2,第3の各サブフレームのリセット期間(複数
のリセット用ゲートライン12bの一括選択期間)毎に
前記リセット用TFT6bをオンさせる信号であり、前
記リセット信号PDは、前記リセット用ゲート信号PG
に同期した、前記液晶表示素子1の透過率が最小となる
電圧と前記透過率が最大となる電圧との間の予め定めた
値の電圧が得られる電位の信号である。このリセット信
号PDは、前記透過率が最大透過率と最小透過率とのほ
ぼ中間の値になる電圧が得られる電位の信号が好まし
い。
The reset gate signal PG is a signal for turning on the reset TFT 6b in each reset period of the first, second, and third subframes (collectively selecting a plurality of reset gate lines 12b). And the reset signal PD is the reset gate signal PG
And a potential signal that is synchronized with the voltage at which a voltage having a predetermined value between the voltage at which the transmittance of the liquid crystal display element 1 becomes minimum and the voltage at which the transmittance becomes maximum is obtained. The reset signal PD is preferably a signal having a potential at which a voltage at which the transmittance has a value substantially intermediate between the maximum transmittance and the minimum transmittance is obtained.

【0054】なお、前記液晶表示素子1は、上述したよ
うに、最大値または最小値のいずれかの書込みデータ信
号が印加されたときに透過率が最大または最小になる強
誘電性または反強誘電性液晶表示素子であり、前記書込
みデータ信号が、上記のように例えば対向電極16の電
位に対して±5Vの範囲で電位が変化する信号であるた
め、前記ほぼ中間の値の透過率が得られるリセット信号
PDは、対向電極16の電位(例えば0V)付近の電位
の信号である。
As described above, the liquid crystal display element 1 has a ferroelectric or antiferroelectric property whose transmittance becomes maximum or minimum when a write data signal of either the maximum value or the minimum value is applied. Since the write data signal is a signal whose potential changes within a range of ± 5 V with respect to the potential of the counter electrode 16 as described above, the transmittance of the intermediate value can be obtained. The reset signal PD is a signal having a potential near the potential of the counter electrode 16 (for example, 0 V).

【0055】さらに、図6において、BLは、バックラ
イト22に供給されるバックライト点灯信号である。こ
のバックライト点灯信号BLは、前記第1,第2,第3
の各サブフレームのバックライト点灯期間毎に、前記バ
ックライト22を点灯させる信号であり、前記バックラ
イト22は、第1サブフレームのバックライト点灯期間
に、赤、緑、青のうちの1つの色、例えば赤の光を出射
し、第2サブフレームのバックライト点灯期間に、他の
1つの色、例えば緑の光を出射し、第3サブフレームの
バックライト点灯期間に、他の1つの色、例えば青の光
を出射する。
Further, in FIG. 6, BL is a backlight lighting signal supplied to the backlight 22. The backlight lighting signal BL is generated by the first, second, and third signals.
Is a signal for turning on the backlight 22 for each backlight lighting period of each sub-frame, and the backlight 22 emits one of red, green, and blue light during the backlight lighting period of the first sub-frame. A color, for example, red light is emitted, and another color, for example, green light is emitted during the backlight lighting period of the second sub-frame. The other light is emitted during the backlight lighting period of the third sub-frame. Emit a color, for example, blue light.

【0056】また、この実施例では、図6のように、前
記第1,第2,第3の各サブフレームの初期をそれぞ
れ、前記液晶表示素子1の各行の画素の書込み状態を一
括してリセットするためのリセット期間とし、前記各サ
ブフレームの前記リセット期間の後に、前記液晶表示素
子1の各行の画素に前記赤、緑、青のうちの1つの色に
対応する表示データの書込を順次書込むための書込み期
間を確保するとともに、前記各サブフレームの終期に、
前記バックライト22から前記表示データに対応する色
の光の出射させるバックライト点灯期間を確保してい
る。
In this embodiment, as shown in FIG. 6, the initial state of each of the first, second, and third sub-frames is set at a time, and the writing state of the pixels in each row of the liquid crystal display element 1 is collectively determined. A reset period for resetting, and after the reset period of each sub-frame, writing of display data corresponding to one of the red, green, and blue colors to pixels of each row of the liquid crystal display element 1 is performed. While securing a writing period for sequentially writing, at the end of each sub-frame,
A backlight lighting period in which light of a color corresponding to the display data is emitted from the backlight 22 is secured.

【0057】なお、前記バックライト22の点灯タイミ
ングが前記書込み期間内に重なると、バックライト点灯
前に書込み状態になった画素と、バックライト点灯後に
リセット状態から書込み状態になった画素との表示色の
濃さに差が生じ、また、前記バックライト22の消灯タ
イミングが次のサブフレームに重なると、前のサブフレ
ームの表示色が次のサブフレームの表示色に影響して色
混ざりを生じる。
If the lighting timing of the backlight 22 overlaps within the writing period, the display of the pixels which are in the writing state before the backlight is turned on and the pixels which have been changed from the reset state to the writing state after the backlight is turned on are displayed. If there is a difference in color density and the timing of turning off the backlight 22 overlaps with the next sub-frame, the display color of the previous sub-frame affects the display color of the next sub-frame, causing color mixing. .

【0058】そのため、この実施例では、バックライト
点灯期間を、前記書込み期間の終端からサブフレーム終
端までの期間よりも僅かに短く設定し、前記液晶表示素
子の全ての画素への書込み終了した後、若干の余裕時間
をとって前記バックライト22を点灯させるとともに、
サブフレーム終端よりも若干前に前記バックライト22
を消灯させるようにし、各行の画素の表示色の濃さをバ
ランスさせるとともに、次のサブフレームの表示色との
色混ざりを無くすようにしている。
Therefore, in this embodiment, the backlight lighting period is set slightly shorter than the period from the end of the writing period to the end of the subframe, and after the writing to all the pixels of the liquid crystal display element is completed. While taking a little extra time to light the backlight 22,
The backlight 22 slightly before the end of the subframe.
Are turned off, the display colors of the pixels in each row are balanced, and the color mixture with the display color of the next sub-frame is eliminated.

【0059】この液晶表示装置は、液晶表示素子1を、
複数の画素電極5にそれぞれ書込み用とリセット用の一
対のTFT6a,6bのソース電極10を接続し、その
書込み用TFT6aのゲート電極7およびドレイン電極
11に書込み用ゲートライン12aおよびドレインライ
ン13aを接続し、リセット用TFT6bのゲート電極
7およびドレイン電極11にリセット用ゲートライン1
2bおよびドレインライン13bを接続した構成とし、
1つのカラー画像を表示するための1フレームをバック
ライト22が出射する赤、緑、青の光の色数で分割した
3つのサブフレーム毎の前記液晶表示素子1への表示デ
ータの書込みを、先ず、複数のリセット用ゲートライン
12bへのリセット用ゲート信号PGの供給および複数
のリセット用ドレインライン13bへのリセット信号P
Dの供給により、前記液晶表示素子1の各行の画素の書
込み状態を一旦リセットし、その後、複数の書込み用ゲ
ートライン12aへの書込み用ゲート信号G1,G2…
Gnの供給および複数の書込み用ドレインライン13a
への書込みデータ信号Dの供給により、前記液晶表示素
子1の各行の画素に次の表示データを書込むことによっ
て行なうようにするとともに、前記複数のサブフレーム
毎の前記バックライト22からの光の出射を、前記液晶
表示素子1の各行の画素に表示データを書込んだ後に行
なうようにしたものである。
In this liquid crystal display device, the liquid crystal display element 1 is
Source electrodes 10 of a pair of writing and resetting TFTs 6a and 6b are connected to a plurality of pixel electrodes 5, respectively, and a writing gate line 12a and a drain line 13a are connected to a gate electrode 7 and a drain electrode 11 of the writing TFT 6a. The reset gate line 1 is connected to the gate electrode 7 and the drain electrode 11 of the reset TFT 6b.
2b and the drain line 13b are connected,
Writing of display data to the liquid crystal display element 1 for each of three sub-frames obtained by dividing one frame for displaying one color image by the number of colors of red, green, and blue light emitted from the backlight 22 includes: First, supply of the reset gate signal PG to the plurality of reset gate lines 12b and reset signal P to the plurality of reset drain lines 13b
By supplying D, the write state of the pixels in each row of the liquid crystal display element 1 is once reset, and thereafter, the write gate signals G1, G2,.
Supply of Gn and a plurality of write drain lines 13a
By supplying the write data signal D to the pixels, the next display data is written to the pixels of each row of the liquid crystal display element 1 and the light from the backlight 22 for each of the plurality of sub-frames is written. The emission is performed after the display data is written into the pixels of each row of the liquid crystal display element 1.

【0060】この液晶表示装置によれば、前記各サブフ
レーム毎の液晶表示素子1の各行の画素への表示データ
の書込みを、その前の書込み状態を前記リセット信号P
Dの供給によりリセットした後に行なうようにしている
ため、次の表示データの書込みを短い時間で行なうこと
ができる。
According to this liquid crystal display device, the writing of the display data to the pixels of each row of the liquid crystal display element 1 for each of the sub-frames is performed by changing the previous writing state to the reset signal P.
Since the reset operation is performed after the supply of D, the next display data can be written in a short time.

【0061】すなわち、例えば、前の書込み状態が、画
素電極5と対向電極16とその間の液晶19とからなる
画素容量に透過率が最小となる電圧が充電された状態で
あり、次の書込みにおいて、前記画素容量に透過率が最
大となる電圧を充電しようとする場合、前記リセットを
行なわずに次の書込みを行なうのでは、前記画素容量
を、透過率が最小となる電圧から前記透過率が最大とな
る電圧に充電し直さなければならないため、書込みに時
間がかかる。
That is, for example, the previous writing state is a state in which a pixel capacitance composed of the pixel electrode 5, the counter electrode 16 and the liquid crystal 19 therebetween is charged with a voltage that minimizes the transmittance, and the next writing state is performed. When the pixel capacitance is charged with a voltage at which the transmittance becomes maximum, if the next writing is performed without performing the reset, the pixel capacitance is changed from the voltage at which the transmittance becomes minimum to the transmittance at which the transmittance becomes minimum. It takes a long time to write because it must be recharged to the maximum voltage.

【0062】その点、この液晶表示装置は、液晶表示素
子1の各行の画素の前の書込み状態を、液晶表示素子1
の透過率が最小となる電圧と前記透過率が最大となる電
圧との間の予め定めた値の電圧が得られるリセット信号
PDを供給することによりリセットし、その後に次の書
込みを行なうようにしているため、例えば上記のように
前の書込み状態が画素容量に透過率が最小となる電圧が
充電された状態であり、次の書込みにおいて前記画素容
量に透過率が最大となる電圧を充電しようとする場合で
も、前記次の書込みは、前記画素容量を、前記リセット
状態の電圧(透過率が最小となる電圧と前記透過率が最
大となる電圧との間の予め定めた値の電圧)から前記透
過率が最大となる電圧に充電し直すだけでよく、したが
って、短い時間で書込みを行なうことができる。
In this respect, the liquid crystal display device changes the writing state before the pixels in each row of the liquid crystal display element 1 by the liquid crystal display element 1.
Is reset by supplying a reset signal PD for obtaining a voltage having a predetermined value between the voltage at which the transmittance becomes minimum and the voltage at which the transmittance becomes maximum, and then the next writing is performed. Therefore, for example, as described above, the previous writing state is a state in which the pixel capacitance is charged with a voltage that minimizes the transmittance, and in the next writing, the pixel capacitance is charged with the voltage that maximizes the transmittance. In the following writing, the next writing is performed by changing the pixel capacitance from the voltage in the reset state (a voltage having a predetermined value between a voltage at which the transmittance becomes minimum and a voltage at which the transmittance becomes maximum). It is only necessary to recharge to the voltage at which the transmittance becomes maximum, and therefore, writing can be performed in a short time.

【0063】また、この液晶表示装置は、前の書込み状
態をリセットするときにも、前記画素容量を、前の書込
み状態における電圧から前記リセット状態の電圧に充電
し直すだけでよく、したがって、前の書込み状態のリセ
ットも、短い時間で行なうことができる。
Also, in this liquid crystal display device, when resetting the previous write state, it is only necessary to recharge the pixel capacitor from the voltage in the previous write state to the voltage in the reset state. Can be reset in a short time.

【0064】なお、この実施例では、上記のように、前
記液晶表示素子1の各行の画素の書込み状態のリセット
を、前記複数のリセット用ゲートライン12bに同時に
リセット用ゲート信号PGを供給し、そのリセット用ゲ
ート信号PGと同期させて前記複数のリセット用ドレイ
ンライン13bに同時にリセット信号PDを供給するこ
とにより一括して行なうようにしており、この一括リセ
ットによれば、液晶表示素子1の全ての行の画素の書込
み状態を一括してリセットするため、前のサブフレーム
におけるバックライト点灯終了後から次のサブフレーム
における表示データ書込み開始前までの間に、1本のリ
セット用ゲートライン13aの選択期間に相当する極く
短いリセット期間を確保するだけでよい。
In this embodiment, as described above, the reset of the writing state of the pixels in each row of the liquid crystal display element 1 is performed by simultaneously supplying a reset gate signal PG to the plurality of reset gate lines 12b. The reset signal PD is simultaneously supplied to the plurality of reset drain lines 13b in synchronization with the reset gate signal PG so that the reset signal PD is simultaneously supplied. In order to reset the write state of the pixels of the row at a time, one reset gate line 13a is connected between the end of backlight lighting in the previous subframe and the start of display data writing in the next subframe. It is only necessary to secure an extremely short reset period corresponding to the selection period.

【0065】前記書込み期間における各書込み用ゲート
ライン12aの選択期間と、前記リセット期間はそれぞ
れ、各画素が持つ画素容量と、ゲートライン12a,1
2bおよび各ドレインライン13a,13bの電気的抵
抗により定められるものであり、各ラインの抵抗値を小
さくすることにより、短くすることが可能である。この
実施例では、余裕をとって、前記各書込み用ゲートライ
ン12aの選択期間と前記リセット期間とをそれぞれ1
60μ秒に設定している。
In the write period, the selection period of each write gate line 12a and the reset period are respectively the pixel capacity of each pixel and the gate lines 12a, 1a.
The resistance is determined by the electrical resistance of the drain line 2b and the drain lines 13a and 13b, and can be shortened by reducing the resistance value of each line. In this embodiment, the selection period of each of the write gate lines 12a and the reset period are each set to 1 for a margin.
It is set to 60 μs.

【0066】一方、液晶表示装置に人間の眼にちらつき
を感じさせない表示を行なわせるための1フレーム当り
の駆動周波数は、50Hz以上(1フレーム期間が20
m秒以下)であり、この実施例のフィールドシーケンシ
ャル液晶表示素子は、1フレームを第1,第2,第3の
3つのサブフレームに分割し、その各サブフレーム毎に
赤、緑、青の画像を表示するものであるため、1サブフ
レーム当りの駆動周波数が150Hz以上、つまり1つ
のサブフレーム期間が約6.6m秒以下であれば、ちら
つきの無い表示が得られる。
On the other hand, the driving frequency per frame for causing the liquid crystal display device to perform a display in which the human eyes do not feel flickering is 50 Hz or more (one frame period is 20 Hz).
msec or less), and the field sequential liquid crystal display element of this embodiment divides one frame into first, second, and third sub-frames, and each of the sub-frames includes red, green, and blue sub-frames. Since an image is displayed, if the driving frequency per sub-frame is 150 Hz or more, that is, if one sub-frame period is about 6.6 msec or less, flicker-free display can be obtained.

【0067】したがって、この液晶表示装置では、前記
約6.6m秒のサブフレーム期間を、前記リセット期間
と、書込み期間と、バックライト点灯期間とに割り振れ
ばよい。
Therefore, in this liquid crystal display device, the sub-frame period of about 6.6 ms may be allocated to the reset period, the writing period, and the backlight lighting period.

【0068】例えば、前記液晶表示素子1が220行×
160列の35200画素の縦長画面のものである場
合、この実施例では、上記のように各書込み用ゲートラ
イン12aの選択期間を160μ秒に設定し、全ての書
込み用ゲートライン12aを順次選択するのに必要な書
込み期間を、160μ秒×220=3.52m秒として
いる。
For example, the liquid crystal display element 1 has 220 rows ×
In the case of a vertically long screen of 35200 pixels in 160 columns, in this embodiment, the selection period of each writing gate line 12a is set to 160 μsec as described above, and all the writing gate lines 12a are sequentially selected. Is set to 160 μs × 220 = 3.52 msec.

【0069】そして、この実施例では、前記書込み期間
の前のリセット期間を160μ秒に設定しているため、
前記サブフレームの終期に、前記サブフレーム期間(約
6.6m秒)から前記リセット期間(160μ秒)と前
記書込み期間(3.52m秒)とを差し引いた期間をバ
ックライト点灯期間として利用することができる。
In this embodiment, since the reset period before the write period is set to 160 μsec,
At the end of the subframe, a period obtained by subtracting the reset period (160 μsec) and the writing period (3.52 msec) from the subframe period (about 6.6 msec) is used as a backlight lighting period. Can be.

【0070】このバックライト点灯期間は、上述したよ
うに、各行の画素の表示色の濃さをバランスさせるとと
もに、次のサブフレームの表示色との色混ざりを無くた
めに、液晶表示素子1の全ての画素への書込み終了した
後、若干の余裕時間をとってバックライト22を点灯さ
せ、サブフレーム終端よりも若干前に前記バックライト
22を消灯させるようにする場合、バックライト点灯期
間の前後の余裕時間をそれぞれ30μ秒〜40μ秒とし
たときで約3m秒である。
During the backlight lighting period, as described above, the display colors of the pixels in each row are balanced and the display colors of the next sub-frame are not mixed. After writing to all the pixels is completed, the backlight 22 is turned on with a slight margin time, and the backlight 22 is turned off slightly before the end of the subframe. Is about 3 msec when the margin time is 30 μsec to 40 μsec.

【0071】なお、前記バックライト点灯期間は、約3
m秒よりも短くてもよく、その場合でも、バックライト
22からの出射光の輝度を調整することにより、各サブ
フレームの赤、緑、青の画像を十分な輝度で表示するこ
とができる。
The backlight lighting period is about 3 hours.
The time may be shorter than m seconds, and even in that case, by adjusting the luminance of the light emitted from the backlight 22, the red, green, and blue images of each subframe can be displayed with sufficient luminance.

【0072】このように、この液晶表示装置は、液晶表
示素子1の各行の画素への表示データの書込みを短い時
間で行なうことができ、また前記書込み状態のリセット
期間も極く短い期間でよいため、液晶表示素子の各ゲー
トラインの選択期間が極く短くても、液晶表示素子の各
画素への書込みを十分に行ない、完全な画像を表示する
ことができる。
As described above, in this liquid crystal display device, display data can be written to the pixels of each row of the liquid crystal display element 1 in a short time, and the reset period of the written state can be extremely short. Therefore, even if the selection period of each gate line of the liquid crystal display element is extremely short, writing to each pixel of the liquid crystal display element can be sufficiently performed, and a complete image can be displayed.

【0073】しかも、この液晶表示装置は、前記複数の
サブフレーム毎のバックライト22からの光の出射を、
前記液晶表示素子1の各行の画素に表示データを書込ん
だ後に行なうようにしているため、前記液晶表示素子1
の各行のうちの書込み時期が早い行の画素からも、書込
み時期が遅い行の画素からも同じ時間だけ光を出射さ
せ、各行の画素の表示色の濃さを均等にすることができ
る。
Further, this liquid crystal display device emits light from the backlight 22 for each of the plurality of sub-frames.
Since the writing is performed after the display data is written to the pixels of each row of the liquid crystal display element 1, the liquid crystal display element 1
In each row, light is emitted for the same amount of time from the pixels in the row with the earlier writing time and the pixels in the row with the later writing time, and the display colors of the pixels in each row can be made uniform.

【0074】したがって、この液晶表示装置によれば、
前記液晶表示素子1の各行の画素の表示色の濃さを均等
にして色むらの無い良好な品質のカラー画像を表示する
ことができる。
Therefore, according to this liquid crystal display device,
By making the display colors of the pixels in each row of the liquid crystal display element 1 uniform, a color image of good quality without color unevenness can be displayed.

【0075】さらに、この液晶表示装置は、液晶表示素
子1として、強誘電性液晶または反強誘電性液晶19を
一対の基板3,4間に挟持した液晶素子2と、前記液晶
素子2の一方と他方の外面に、いずれか一方の光学軸
を、最大値または最小値のいずれかの書込みデータ信号
が印加されたときの液晶分子の配向状態における前記液
晶分子の平均的な配向方向に向けて配置された一対の偏
光板20,21とを備えた強誘電性または反強誘電性液
晶表示素子を用いており、前記強誘電性液晶または反強
誘電性液晶19は、印加電圧に対する応答反応が速いた
め、より高い駆動デューティで駆動することができる。
Further, in this liquid crystal display device, as the liquid crystal display element 1, a liquid crystal element 2 in which a ferroelectric liquid crystal or an antiferroelectric liquid crystal 19 is sandwiched between a pair of substrates 3 and 4, and one of the liquid crystal elements 2 On the other outer surface, one of the optical axes is directed toward the average alignment direction of the liquid crystal molecules in the alignment state of the liquid crystal molecules when a write data signal of either the maximum value or the minimum value is applied. A ferroelectric or antiferroelectric liquid crystal display element having a pair of polarizing plates 20 and 21 disposed is used. The ferroelectric liquid crystal or antiferroelectric liquid crystal 19 has a response response to an applied voltage. Since it is fast, it can be driven with a higher drive duty.

【0076】ただし、前記強誘電性または反強誘電性液
晶表示素子1は、その電圧―透過率特性にヒステリシス
があるため、そのヒステリシスによる表示のちらつきを
防ぐ必要がある。
However, since the ferroelectric or antiferroelectric liquid crystal display element 1 has a hysteresis in the voltage-transmittance characteristic, it is necessary to prevent the display from flickering due to the hysteresis.

【0077】そのため、この実施例では、上述したよう
に、前記制御手段23を、前記液晶表示素子1の複数の
書込み用ドレインライン13aにそれぞれ、液晶分子を
透過率が最小になる配向状態と前記透過率が最大になる
配向状態との間のいずれかの配向状態に配向させる書込
みデータ信号Dを供給する書込み手段と、前記液晶表示
素子1の複数のリセット用ドレインライン13bに、前
記液晶分子を前記液晶表示素子1の透過率が最小になる
配向状態と前記透過率が最大になる配向状態との中間付
近の配向状態に配向させるリセット信号を供給するリセ
ット手段とを備えた構成としており、このようにするこ
とにより、前記リセット状態と書込み状態との電圧差を
小さくし、前記強誘電性または反強誘電性液晶表示素子
1の電圧―透過率特性のヒステリシスを小さくして、前
記ヒステリシスによる表示のちらつきを防ぐことができ
る。
Therefore, in this embodiment, as described above, the control means 23 controls the plurality of writing drain lines 13a of the liquid crystal display element 1 so that the liquid crystal molecules are aligned with the alignment state in which the transmittance is minimized. The liquid crystal molecules are supplied to writing means for supplying a writing data signal D for aligning the liquid crystal molecules to any one of the alignment states between the transmittance maximum state and the plurality of reset drain lines 13b of the liquid crystal display element 1. Reset means for supplying a reset signal for aligning the liquid crystal display element 1 to an alignment state near an intermediate between an alignment state in which the transmittance of the liquid crystal display element is minimum and an alignment state in which the transmittance is maximum. By doing so, the voltage difference between the reset state and the write state is reduced, and the voltage-transmittance of the ferroelectric or antiferroelectric liquid crystal display element 1 is reduced. To reduce the sexual hysteresis, it is possible to prevent display flicker due to the hysteresis.

【0078】なお、前記リセット信号PDは、上述した
ように、対向電極16の電位付近の電位の信号が好まし
いが、前記強誘電性または反強誘電性液晶表示素子1の
強誘電性液晶または反強誘電性液晶19の応答速度は、
画素電極5と対向電極16との間に印加される電界の向
きによって異なるため、前記リセット信号PDは、対向
電極16の電位付近で、しかも前記対向電極16の電位
に対し、強誘電性液晶または反強誘電性液晶19が速い
応答速度を示す向きの電界とは逆向きの電界が得られる
方向に異ならせた電位の信号であるのがより好ましく、
このようにすることにより、前記リセット後の次の表示
データの書込みを応答性良く行なうことができる。
As described above, the reset signal PD is preferably a signal having a potential near the potential of the counter electrode 16, but the ferroelectric liquid crystal or the antiferroelectric liquid crystal of the ferroelectric or antiferroelectric liquid crystal display element 1 is preferably used. The response speed of the ferroelectric liquid crystal 19 is
Since the reset signal PD is different depending on the direction of the electric field applied between the pixel electrode 5 and the counter electrode 16, the reset signal PD is close to the potential of the counter electrode 16, and moreover, the reset signal PD is higher than the potential of the counter electrode 16. It is more preferable that the potential of the antiferroelectric liquid crystal 19 is a signal having a potential different from a direction in which an electric field in a direction opposite to the direction in which the antiferroelectric liquid crystal 19 exhibits a high response speed is obtained.
By doing so, writing of the next display data after the reset can be performed with good responsiveness.

【0079】すなわち、前記画素電極5の電位(書込み
用TFT6aを介して画素電極5に供給される書込みデ
ータ信号の電位)が対向電極16の電位に対して高いと
きの電界を+電界、前記画素電極5の電位が対向電極1
6の電位に対して低いときの電界を−電界とすると、前
記強誘電性液晶または反強誘電性液晶19は、印加電界
が前記+電界と−電界の一方の電界であるときよりも、
他方の電界であるときの方が、やや速い応答速度を示
す。
That is, the electric field when the potential of the pixel electrode 5 (the potential of the write data signal supplied to the pixel electrode 5 via the writing TFT 6a) is higher than the potential of the counter electrode 16 is defined as + electric field. The potential of the electrode 5 is equal to the counter electrode 1
Assuming that the electric field when the electric field is lower than the electric potential of No. 6 is a negative electric field, the ferroelectric liquid crystal or the antiferroelectric liquid crystal 19 has a larger electric field than when the applied electric field is one of the positive electric field and the negative electric field.
The other electric field shows a slightly faster response speed.

【0080】この印加電界の向きによる応答速度の違い
は、強誘電性液晶または反強誘電性液晶19と配向膜1
7,18との相互作用、前記配向膜17,18の膜厚お
よび配向規制力等によって決まる。
The difference in response speed depending on the direction of the applied electric field is determined by the difference between the ferroelectric liquid crystal or antiferroelectric liquid crystal 19 and the alignment film 1.
It is determined by the interaction with the alignment films 7 and 18, the thickness of the alignment films 17 and 18, the alignment regulating force, and the like.

【0081】したがって、例えば前記強誘電性液晶また
は反強誘電性液晶19の応答速度が、印加電界が+電界
であるときよりも−電界であるときの方が速い場合は、
前記リセット信号PDの電位を、前記対向電極16の電
位に対して若干高い電位に設定し、前記強誘電性液晶ま
たは反強誘電性液晶19の応答速度が、印加電界が−電
界であるときよりも+電界であるときの方が速い場合
は、前記リセット信号PDの電位を、前記対向電極16
の電位に対して若干低い電位に設定するのが理想的であ
る。
Therefore, for example, when the response speed of the ferroelectric liquid crystal or the antiferroelectric liquid crystal 19 is higher when the applied electric field is − electric field than when the applied electric field is + electric field,
The potential of the reset signal PD is set to a potential slightly higher than the potential of the counter electrode 16, and the response speed of the ferroelectric liquid crystal or the antiferroelectric liquid crystal 19 is higher than when the applied electric field is-electric field. In the case where the voltage is also faster when the electric field is positive, the potential of the reset signal PD is changed to
Ideally, the potential is set to be slightly lower than the potential of.

【0082】前記リセット信号PDの電位をこのように
設定すれば、前記リセット信号PDの電位に対して液晶
19の応答速度が遅い方向の電位の書込みデータ信号の
供給による書込み時間を短くし、前記リセット後の次の
表示データの書込みを応答性良く行なうことができる。
By setting the potential of the reset signal PD in this way, the writing time by supplying a writing data signal of a potential in the direction in which the response speed of the liquid crystal 19 is slower than the potential of the reset signal PD is shortened. Writing of the next display data after reset can be performed with good responsiveness.

【0083】なお、上記実施例では、各サブフレームの
初期にリセット期間を確保しているが、前記リセット期
間は、各サブフレームのバックライト点灯期間の後に確
保してもよい。
In the above embodiment, the reset period is secured at the beginning of each subframe. However, the reset period may be secured after the backlight lighting period of each subframe.

【0084】また、上記実施例では、液晶表示素子1の
各行の画素の書込み状態を一括してリセットするように
しているが、前記書込み状態のリセットは、複数のリセ
ット用ゲートライン12bにそれぞれリセット用ゲート
信号を供給し、そのリセット用ゲート信号と同期させて
複数のリセット用ドレインライン13bにそれぞれリセ
ット信号を供給することによる順次リセットとしてもよ
い。
In the above embodiment, the writing state of the pixels in each row of the liquid crystal display element 1 is reset collectively. However, the resetting of the writing state is performed by resetting the reset gate lines 12b respectively. A reset signal may be supplied by supplying a reset gate signal to each of the plurality of reset drain lines 13b in synchronization with the reset gate signal.

【0085】この順次リセットの場合は、表示データの
書込み開始前に、液晶表示素子1の少なくとも最初の行
の画素の書込み状態をリセットし、その後、前記液晶表
示素子1の各行の画素に順次表示データを書込みなが
ら、その書込みに先立って前記各行の画素の書込み状態
を順次リセットして行けばよく、したがって、この順次
リセットでも、前のサブフレームにおけるバックライト
点灯終了後から次のサブフレームにおける表示データ書
込み開始前までの間に、極く短いリセット期間を確保す
るだけでよい。
In the case of the sequential reset, before starting the writing of the display data, the writing state of the pixels of at least the first row of the liquid crystal display element 1 is reset, and thereafter, the display is sequentially performed on the pixels of each row of the liquid crystal display element 1. It is sufficient to sequentially reset the writing state of the pixels in each row before writing the data while writing the data. Therefore, even in this sequential resetting, the display in the next subframe is completed after the backlight is turned on in the previous subframe. It is only necessary to secure an extremely short reset period before the start of data writing.

【0086】すなわち、前記順次リセットは、1行ずつ
のリセットでも、数行(好ましくは2〜5行)ずつのリ
セットでもよく、1行ずつリセットする場合は、最初の
行のリセットを次のサブフレームにおける表示データ書
込み開始前に行なえばよいため、前のサブフレームにお
けるバックライト点灯終了後から次のサブフレームにお
ける表示データ書込み開始前までの間に、1本のリセッ
ト用ゲートライン12bの選択期間に相当する極く短い
リセット期間を確保するだけでよい。
That is, the sequential reset may be reset for each row or reset for several rows (preferably 2 to 5 rows). In the case of resetting for each row, reset of the first row is performed in the next sub-row. Since it is sufficient to perform the operation before the start of display data writing in the frame, the selection period of one resetting gate line 12b is between the end of backlight lighting in the previous subframe and the start of display data writing in the next subframe. It is only necessary to secure a very short reset period corresponding to.

【0087】また、前記順次リセットを、数行ずつのリ
セットとする場合は、最初の数行のリセットを次のサブ
フレームにおける表示データ書込み開始前に行なえばよ
く、したがって、前のサブフレームにおけるバックライ
ト点灯終了後から次のサブフレームにおける表示データ
書込み開始前までの間に、数本のリセット用ゲートライ
ン12bを順次選択する期間に相当する極く短いリセッ
ト期間を確保するだけでよい。
When the sequential reset is performed for every several rows, the first few rows may be reset before the start of display data writing in the next subframe. It is only necessary to secure an extremely short reset period corresponding to a period in which several reset gate lines 12b are sequentially selected from the end of light lighting to before the start of display data writing in the next subframe.

【0088】[0088]

【発明の効果】この発明の液晶表示装置は、液晶表示素
子を、複数の画素電極にそれぞれ一対のTFTのソース
電極を接続し、その一方のTFTのゲート電極およびド
レイン電極に、表示データの書込みを行なうための第1
のゲートラインおよびドレインラインを接続し、他方の
TFTのゲート電極およびドレイン電極に、前記表示デ
ータの書込みをリセットするための第2のゲートライン
およびドレインラインを接続した構成とし、前記液晶表
示素子の各行の画素への表示データの書込みとバックラ
イトからの光の出射を終了した後、前記液晶表示素子の
前記各行の画素への次の表示データの書込みに先立っ
て、前記第2のゲートラインへのリセット用ゲート信号
の供給および前記第2のドレインラインへの液晶表示素
子の透過率が最小となる電圧と前記透過率が最大となる
電圧との間の予め定めた値の電圧が得られるリセット信
号の供給により、前記液晶表示素子の各行の画素の書込
み状態を一旦リセットし、その後に、前記第1のゲート
ラインへの書込み用ゲート信号の供給および前記第1の
ドレインラインへの書込みデータ信号の供給により、前
記液晶表示素子の各行の画素に次の表示データを書込む
ことによって行なうようにするとともに、前記複数のサ
ブフレーム毎の前記バックライトからの光の出射を、前
記液晶表示素子の各行の画素に表示データを書込んだ後
に行なうようにしたものであるため、各サブフレーム毎
の液晶表示素子の各画素への書込みを十分に行なって完
全な画像を表示し、しかも前記液晶表示素子の各行の画
素の表示色の濃さを均等にして色むらの無い良好な品質
のカラー画像を表示することができるようにしたもので
ある。
According to the liquid crystal display device of the present invention, a liquid crystal display element has a plurality of pixel electrodes each connected to a source electrode of a pair of TFTs, and display data is written to a gate electrode and a drain electrode of one of the TFTs. The first to do
And a second gate line and a drain line for resetting the writing of the display data are connected to the gate electrode and the drain electrode of the other TFT, respectively. After the writing of the display data to the pixels of each row and the emission of light from the backlight are completed, prior to the writing of the next display data to the pixels of each row of the liquid crystal display element, the second gate line is connected to the second gate line. And a reset for obtaining a voltage having a predetermined value between a voltage at which the transmittance of the liquid crystal display element to the second drain line is minimized and a voltage at which the transmittance is maximized. By the supply of the signal, the writing state of the pixels in each row of the liquid crystal display element is once reset, and thereafter, the writing state to the first gate line is reset. And by supplying the next display data to the pixels of each row of the liquid crystal display element by supplying a write signal to the first drain line and supplying the write data signal to the first drain line. Since light is emitted from the backlight for each sub-frame after display data is written to pixels in each row of the liquid crystal display element, the light is emitted to each pixel of the liquid crystal display element for each subframe. A sufficient image can be displayed by sufficiently writing, and a color image of good quality without color unevenness can be displayed by equalizing the display colors of the pixels in each row of the liquid crystal display element. It was done.

【0089】この発明の液晶表示装置において、前記液
晶表示素子は、強誘電性液晶または反強誘電性液晶を一
対の基板間に挟持した液晶素子と、前記液晶素子の一方
と他方の外面に、いずれか一方の光学軸を、最大値また
は最小値のいずれかの書込みデータ信号が印加されたと
きの液晶分子の配向状態における前記液晶分子の平均的
な配向方向に向けて配置された一対の偏光板とを備えた
強誘電性または反強誘電性液晶表示素子が好ましく、前
記強誘電性液晶または反強誘電性液晶は、印加電圧に対
する応答反応が速いため、より高い駆動デューティで駆
動することができる。
In the liquid crystal display device according to the present invention, the liquid crystal display element includes a liquid crystal element in which a ferroelectric liquid crystal or an antiferroelectric liquid crystal is sandwiched between a pair of substrates; A pair of polarized lights arranged so that one of the optical axes is oriented toward the average alignment direction of the liquid crystal molecules in the alignment state of the liquid crystal molecules when a write data signal of either the maximum value or the minimum value is applied. And a ferroelectric or antiferroelectric liquid crystal display device having a plate, and the ferroelectric liquid crystal or antiferroelectric liquid crystal can be driven at a higher driving duty because of a quick response to an applied voltage. it can.

【0090】前記強誘電性または反強誘電性液晶表示素
子を用いる場合は、前記制御手段を、前記液晶表示素子
の複数の第1のドレインラインにそれぞれ、液晶分子を
透過率が最小になる配向状態と前記透過率が最大になる
配向状態との間のいずれかの配向状態に配向させる書込
みデータ信号を供給する書込み手段と、前記液晶表示素
子の複数の第2のドレインラインに、前記液晶分子を前
記液晶表示素子の透過率が最小になる配向状態と前記透
過率が最大になる配向状態との中間付近の配向状態に配
向させるリセット信号を供給するリセット手段とを備え
た構成とするのが望ましく、このようにすることによ
り、前記リセット状態と書込み状態との電圧差を小さく
し、前記強誘電性または反強誘電性液晶表示素子の電圧
―透過率特性のヒステリシスを小さくして、前記ヒステ
リシスによる表示のちらつきを防ぐことができる。
When the ferroelectric or anti-ferroelectric liquid crystal display device is used, the control means controls the plurality of first drain lines of the liquid crystal display device so that the liquid crystal molecules are oriented to minimize the transmittance. Writing means for supplying a writing data signal for aligning the liquid crystal molecules in any one of an alignment state between the liquid crystal display element and the liquid crystal molecules. And a reset means for supplying a reset signal for aligning the liquid crystal display element to an alignment state near the middle between the alignment state in which the transmittance of the liquid crystal display element is minimum and the alignment state in which the transmittance is maximum. Desirably, by doing so, the voltage difference between the reset state and the written state is reduced, and the voltage-transmittance characteristic of the ferroelectric or antiferroelectric liquid crystal display element is reduced. By reducing the lysis, it is possible to prevent display flicker due to the hysteresis.

【0091】その場合、前記リセット信号は、前記対向
電極の電位に対し、強誘電性液晶または反強誘電性液晶
が速い応答速度を示す向きの電界とは逆向きの電界が得
られる方向に異ならせた電位の信号であるのがより好ま
しく、このようにすることにより、前記リセット後の次
の表示データの書込みを応答性良く行なうことができ
る。
In this case, if the reset signal is different from the potential of the counter electrode in a direction in which an electric field in a direction opposite to the direction in which the ferroelectric liquid crystal or the antiferroelectric liquid crystal exhibits a fast response speed is obtained. It is more preferable that the signal has a given potential. By doing so, writing of the next display data after the reset can be performed with good responsiveness.

【図面の簡単な説明】[Brief description of the drawings]

【図1】この発明の一実施例を示すフィールドシーケン
シャル液晶表示装置の基本構成図。
FIG. 1 is a basic configuration diagram of a field sequential liquid crystal display device according to an embodiment of the present invention.

【図2】前記液晶表示装置によるカラー画像の表示原理
を示す図である。
FIG. 2 is a diagram showing a principle of displaying a color image by the liquid crystal display device.

【図3】前記液晶表示装置の液晶表示素子の一方の基板
に設けられた画素電極とTFTとゲートラインおよびド
レインラインの等価回路的平面図。
FIG. 3 is an equivalent circuit plan view of a pixel electrode, a TFT, a gate line, and a drain line provided on one substrate of a liquid crystal display element of the liquid crystal display device.

【図4】図3のIV−IV線に沿う液晶表示素子の断面図。FIG. 4 is a cross-sectional view of the liquid crystal display device along the line IV-IV in FIG.

【図5】液晶表示装置の表示駆動部の構成図。FIG. 5 is a configuration diagram of a display drive unit of the liquid crystal display device.

【図6】書込み用ゲート信号および書込データ信号と、
リセット用ゲート信号およびリセット信号と、バックラ
イト点灯信号を示す図。
FIG. 6 shows a write gate signal and a write data signal;
FIG. 4 is a diagram showing a reset gate signal, a reset signal, and a backlight lighting signal.

【符号の説明】[Explanation of symbols]

1…液晶表示素子 2…液晶素子 3,4…基板 5…画素電極 6a…書込み用TFT 6b…リセット用TFT 7…ゲート電極 10…ソース電極 11…ドレイン電極 12a…書込み用ゲートライン 12b…リセット用ゲートライン 13a…書込み用ドレインライン 13b…リセット用ドレインライン 16…対向電極 17,18…配向膜 19…強誘電性液晶または反強誘電性液晶 20,21…偏光板 22…バックライト 23…制御手段 DESCRIPTION OF SYMBOLS 1 ... Liquid crystal display element 2 ... Liquid crystal element 3, 4 ... Substrate 5 ... Pixel electrode 6a ... Writing TFT 6b ... Reset TFT 7 ... Gate electrode 10 ... Source electrode 11 ... Drain electrode 12a ... Writing gate line 12b ... Reset Gate line 13a Write drain line 13b Reset drain line 16 Counter electrode 17, 18 Alignment film 19 Ferroelectric liquid crystal or antiferroelectric liquid crystal 20, 21 Polarizer 22 Backlight 23 Control means

───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) G09F 9/00 337 G09F 9/00 337B 9/30 338 9/30 338 G09G 3/20 641 G09G 3/20 641E 642 642J 3/36 3/36 Fターム(参考) 2H093 NA14 NA15 NA16 NA43 NA65 NC16 NC34 NC43 NC44 ND05 ND09 ND10 ND17 ND34 NE06 NF19 NF20 5C006 AA22 AC02 AC24 AC25 AF44 AF71 BA12 BA13 BB16 BC06 BC13 BF34 EA01 FA25 FA56 5C080 AA10 BB05 CC03 CC10 DD05 DD30 EE28 EE32 FF09 JJ02 JJ04 JJ06 KK43 5C094 AA00 AA02 AA03 BA03 BA43 CA19 DA09 EA04 HA08 5G435 AA00 AA01 BB12 DD11 LL08──────────────────────────────────────────────────続 き Continued on the front page (51) Int.Cl. 7 Identification symbol FI Theme coat ゛ (Reference) G09F 9/00 337 G09F 9/00 337B 9/30 338 9/30 338 G09G 3/20 641 G09G 3/20 641E 642 642J 3/36 3/36 F term (reference) 2H093 NA14 NA15 NA16 NA43 NA65 NC16 NC34 NC43 NC44 ND05 ND09 ND10 ND17 ND34 NE06 NF19 NF20 5C006 AA22 AC02 AC24 AC25 AF44 AF71 BA12 BA13 BB16 BC06 ACA13 BF16 BC06 A08022 BB05 CC03 CC10 DD05 DD30 EE28 EE32 FF09 JJ02 JJ04 JJ06 KK43 5C094 AA00 AA02 AA03 BA03 BA43 CA19 DA09 EA04 HA08 5G435 AA00 AA01 BB12 DD11 LL08

Claims (4)

【特許請求の範囲】[Claims] 【請求項1】対向する内面それぞれに電極が形成された
一対の基板間に液晶を挟持した液晶素子を有し、光の透
過を制御して画像を表示する液晶表示素子と、前記液晶
表示素子の背後に配置され、複数の色の光を所定の周期
で順次前記液晶表示素子に向けて出射するバックライト
と、1つのカラー画像を表示するための1フレームを前
記バックライトが出射する光の色の数で分割した複数の
サブフレーム毎に、前記液晶表示素子への前記複数の色
のうちの1つの色に対応する表示データの書込みと、前
記バックライトからの前記表示データに対応する色の光
の出射とを行なわせる制御手段とを備え、前記複数のサ
ブフレーム毎の複数の色の表示の合成により1つのカラ
ー画像を表示する液晶表示装置において、 前記液晶表示素子は、 前記一対の基板のうちの一方の基板の内面に行方向およ
び列方向にマトリックス状に配列させて設けられた複数
の画素電極と、 前記複数の画素電極にそれぞれ対応させて一対ずつ配置
され、それぞれのソース電極が対応する前記画素電極に
接続された複数の薄膜トランジスタと、 各画素電極行にそれぞれ対応させて配線され、前記一対
の薄膜トランジスタの一方のゲート電極に接続された複
数の第1のゲートラインと、 前記各画素電極行にそれぞれ対応させて配線され、前記
一対の薄膜トランジスタの他方のゲート電極に接続され
た複数の第2のゲートラインと、 各画素電極列にそれぞれ対応させて配線され、前記一対
の薄膜トランジスタの一方のドレイン電極に接続された
複数の第1のドレインラインと、 前記各画素電極列にそれぞれ対応させて配線され、前記
一対の薄膜トランジスタの他方のドレイン電極に接続さ
れた複数の第2のドレインラインと、 他方の基板の内面に設けられ、前記複数の画素電極に対
向する対向電極とからなっており、 前記制御手段は、 前記複数のサブフレーム毎に、前記液晶表示素子の前記
複数の第1のゲートラインにそれぞれ前記一方の薄膜ト
ランジスタをオンさせる書込み用ゲート信号を供給する
とともに、これらの書込み用ゲート信号と同期させて前
記複数の第1のドレインラインにそれぞれ前記複数の色
のうちの1つの色に対応する表示データに応じた書込み
データ信号を供給し、前記液晶表示素子の各行の画素に
前記表示データを順次書込む書込み手段と、 前記複数のサブフレーム毎に、前記液晶表示素子の各行
の画素への前記表示データの書込み後に前記バックライ
トから前記表示データに対応する色の光を所定時間出射
させるバックライト点灯手段と、 前記バックライトからの前記光の出射を終了した後、前
記液晶表示素子の前記各行の画素への次の表示データの
書込みに先立って、前記液晶表示素子の前記第2のゲー
トラインに前記他方の薄膜トランジスタをオンさせるリ
セット用ゲート信号を供給するとともに、そのリセット
用ゲート信号と同期させて前記第2のドレインラインに
前記液晶表示素子の透過率が最小となる電圧と前記透過
率が最大となる電圧との間の予め定めた値の電圧が得ら
れるリセット信号を供給し、前記各行の画素の書込み状
態をリセットするリセット手段とを備えていることを特
徴とする液晶表示装置。
1. A liquid crystal display element having a liquid crystal element sandwiching liquid crystal between a pair of substrates having electrodes formed on opposing inner surfaces thereof, and controlling the transmission of light to display an image, and the liquid crystal display element. And a backlight that sequentially emits a plurality of colors of light toward the liquid crystal display element at a predetermined cycle and a frame for displaying one color image by the light emitted by the backlight. For each of a plurality of sub-frames divided by the number of colors, writing of display data corresponding to one of the plurality of colors to the liquid crystal display element and color corresponding to the display data from the backlight A liquid crystal display device, comprising: a control unit for emitting light of a plurality of colors, and displaying one color image by combining display of a plurality of colors for each of the plurality of subframes. A plurality of pixel electrodes arranged in a matrix on the inner surface of one of the substrates in the row direction and the column direction, and a pair of the pixel electrodes are arranged corresponding to the plurality of pixel electrodes, respectively. A plurality of thin film transistors whose electrodes are connected to the corresponding pixel electrode; a plurality of first gate lines connected to one gate electrode of the pair of thin film transistors, wired in correspondence with each pixel electrode row; A plurality of second gate lines connected to each of the pixel electrode rows and connected to the other gate electrode of the pair of thin film transistors; and a plurality of second gate lines connected to each of the pixel electrode columns; A plurality of first drain lines connected to one drain electrode of the thin film transistor; A plurality of second drain lines wired and connected to the other drain electrode of the pair of thin film transistors; and a counter electrode provided on the inner surface of the other substrate and facing the plurality of pixel electrodes. The control means supplies a write gate signal for turning on the one thin film transistor to each of the plurality of first gate lines of the liquid crystal display element for each of the plurality of subframes. Supplies a write data signal corresponding to display data corresponding to one of the plurality of colors to each of the plurality of first drain lines in synchronization with the plurality of first drain lines, and supplies the display data to pixels in each row of the liquid crystal display element. Writing means for sequentially writing data; and for each of the plurality of subframes, the display data of the display data to the pixels of each row of the liquid crystal display element. Backlight lighting means for emitting light of a color corresponding to the display data from the backlight for a predetermined period of time after the backlighting, after ending the emission of the light from the backlight, to the pixels in each row of the liquid crystal display element Prior to the writing of the next display data, a reset gate signal for turning on the other thin film transistor is supplied to the second gate line of the liquid crystal display element, and the second gate line is synchronized with the reset gate signal. And supplying a reset signal for obtaining a voltage having a predetermined value between a voltage at which the transmittance of the liquid crystal display element is minimized and a voltage at which the transmittance is maximized, to the drain line of the second pixel, A liquid crystal display device comprising: reset means for resetting a write state.
【請求項2】液晶表示素子は、強誘電性液晶または反強
誘電性液晶を一対の基板間に挟持した液晶素子と、前記
液晶素子の一方と他方の外面に、いずれか一方の光学軸
を、最大値または最小値のいずれかの書込みデータ信号
が印加されたときの液晶分子の配向状態における前記液
晶分子の平均的な配向方向に向けて配置された一対の偏
光板とを備え、 制御手段は、前記液晶表示素子の複数の第1のドレイン
ラインにそれぞれ、前記液晶分子を透過率が最小になる
配向状態と前記透過率が最大になる配向状態との間のい
ずれかの配向状態に配向させる書込みデータ信号を供給
する書込み手段と、前記液晶表示素子の複数の第2のド
レインラインに、前記液晶分子を前記液晶表示素子の透
過率が最小になる配向状態と前記透過率が最大になる配
向状態との中間付近の配向状態に配向させるリセット信
号を供給するリセット手段とを備えていることを特徴と
する請求項1に記載の液晶表示装置。
2. A liquid crystal display device, comprising: a liquid crystal element in which a ferroelectric liquid crystal or an antiferroelectric liquid crystal is sandwiched between a pair of substrates; and one of the optical axes on one and the other outer surface of the liquid crystal element. A pair of polarizing plates arranged in an average alignment direction of the liquid crystal molecules in an alignment state of the liquid crystal molecules when a write data signal of any of a maximum value and a minimum value is applied; Aligning the liquid crystal molecules in one of a plurality of first drain lines of the liquid crystal display element in one of an alignment state between a minimum transmittance state and a maximum transmittance state. Writing means for supplying a write data signal to be written; and a plurality of second drain lines of the liquid crystal display element, the liquid crystal molecules being aligned in an alignment state in which the transmittance of the liquid crystal display element is minimized and the transmittance is maximized. Orientation 2. The liquid crystal display device according to claim 1, further comprising: reset means for supplying a reset signal for orienting the liquid crystal in an alignment state near an intermediate state.
【請求項3】リセット信号は、対向電極の電位付近の電
位の信号であることを特徴とする請求項2に記載の液晶
表示装置。
3. The liquid crystal display device according to claim 2, wherein the reset signal is a signal having a potential near the potential of the counter electrode.
【請求項4】リセット信号は、対向電極の電位に対し、
強誘電性液晶または反強誘電性液晶が速い応答速度を示
す向きの電界とは逆向きの電界が得られる方向に異なら
せた電位の信号であることを特徴とする請求項3に記載
の液晶表示装置。
4. A reset signal according to the potential of a counter electrode,
The liquid crystal according to claim 3, wherein the ferroelectric liquid crystal or the antiferroelectric liquid crystal is a signal having a potential different from a direction in which an electric field in a direction opposite to a direction in which a fast response speed is obtained is obtained. Display device.
JP2000087244A 2000-03-27 2000-03-27 Liquid crystal display device Pending JP2001272651A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000087244A JP2001272651A (en) 2000-03-27 2000-03-27 Liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000087244A JP2001272651A (en) 2000-03-27 2000-03-27 Liquid crystal display device

Publications (1)

Publication Number Publication Date
JP2001272651A true JP2001272651A (en) 2001-10-05

Family

ID=18603282

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000087244A Pending JP2001272651A (en) 2000-03-27 2000-03-27 Liquid crystal display device

Country Status (1)

Country Link
JP (1) JP2001272651A (en)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003228340A (en) * 2002-02-04 2003-08-15 Casio Comput Co Ltd Device and method for driving liquid crystal
JP2003280600A (en) * 2002-03-20 2003-10-02 Hitachi Ltd Display device, and its driving method
JP2005234545A (en) * 2004-02-19 2005-09-02 Samsung Sdi Co Ltd Driving method of liquid crystal display
JP2007183613A (en) * 2005-12-30 2007-07-19 Lg Phillips Lcd Co Ltd Electroluminescence light emitting display and method of driving thereof
JP2008015466A (en) * 2006-06-30 2008-01-24 Lg Phillips Lcd Co Ltd Liquid crystal display device and method for driving the same
JP2008268904A (en) * 2007-03-29 2008-11-06 Nec Lcd Technologies Ltd Liquid crystal display device
JP2010002542A (en) * 2008-06-19 2010-01-07 Funai Electric Advanced Applied Technology Research Institute Inc Liquid crystal projector
US8493302B2 (en) 2007-03-29 2013-07-23 Nlt Technologies, Ltd. Liquid crystal display device with correction voltage different from video signal applied to data line in display period
JP2018120024A (en) * 2017-01-23 2018-08-02 株式会社ジャパンディスプレイ Display device

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003228340A (en) * 2002-02-04 2003-08-15 Casio Comput Co Ltd Device and method for driving liquid crystal
JP2003280600A (en) * 2002-03-20 2003-10-02 Hitachi Ltd Display device, and its driving method
JP2005234545A (en) * 2004-02-19 2005-09-02 Samsung Sdi Co Ltd Driving method of liquid crystal display
US7502004B2 (en) 2004-02-19 2009-03-10 Samsung Mobile Display Co., Ltd. Driving method of FS-LCD
JP2007183613A (en) * 2005-12-30 2007-07-19 Lg Phillips Lcd Co Ltd Electroluminescence light emitting display and method of driving thereof
JP2008015466A (en) * 2006-06-30 2008-01-24 Lg Phillips Lcd Co Ltd Liquid crystal display device and method for driving the same
JP4579899B2 (en) * 2006-06-30 2010-11-10 エルジー ディスプレイ カンパニー リミテッド Liquid crystal display device and driving method thereof
US8581819B2 (en) 2006-06-30 2013-11-12 Lg Display Co., Ltd. Apparatus and method for driving liquid crystal display device
JP2008268904A (en) * 2007-03-29 2008-11-06 Nec Lcd Technologies Ltd Liquid crystal display device
US8493302B2 (en) 2007-03-29 2013-07-23 Nlt Technologies, Ltd. Liquid crystal display device with correction voltage different from video signal applied to data line in display period
JP2010002542A (en) * 2008-06-19 2010-01-07 Funai Electric Advanced Applied Technology Research Institute Inc Liquid crystal projector
JP2018120024A (en) * 2017-01-23 2018-08-02 株式会社ジャパンディスプレイ Display device

Similar Documents

Publication Publication Date Title
US6873311B2 (en) Liquid crystal display unit and display control method therefor
US7492345B2 (en) Liquid crystal display for performing time divisional color display, method of driving the same backlight unit for liquid crystal display
US8169556B2 (en) Liquid crystal display and method for driving same
JP4530632B2 (en) Liquid crystal display
JP4169589B2 (en) Display device and display method
JP2002251175A (en) Time-sharing system liquid crystal display device and its color video display method
US20050140636A1 (en) Method and apparatus for driving liquid crystal display
JPH1152327A (en) Liquid crystal display device and its display control method
JP2001133746A (en) Liquid crystal display device
JP3533475B2 (en) Liquid crystal display
JP2007093651A (en) Liquid crystal display device
WO2015192386A1 (en) Field sequential color display and color control method therefor
JP2000180825A (en) Liquid crystal display device
JP2003107426A (en) Method of driving liquid crystal display device
JP2000028984A (en) Display control method for liquid crystal display device and liquid crystal display device
JPH10254390A (en) Liquid crystal device
JP2001272651A (en) Liquid crystal display device
US7292220B2 (en) Ferroelectric liquid crystal display and method of driving the same
JPH11237608A (en) Color liquid crystal display device
US6847345B2 (en) Liquid crystal optical device
JP2003270669A (en) Liquid crystal display device
JP2004206003A (en) Driving method for field sequential liquid crystal display device
JP2000321549A (en) Back light type color display device
KR101035925B1 (en) Field sequential color liquid crystal display device and method for operating the same
JP2001091922A (en) Color liquid crystal display device of rgb field sequential display system