JP2000187984A - Semiconductor memory and sub-word line drive signal generating circuit - Google Patents

Semiconductor memory and sub-word line drive signal generating circuit

Info

Publication number
JP2000187984A
JP2000187984A JP10366852A JP36685298A JP2000187984A JP 2000187984 A JP2000187984 A JP 2000187984A JP 10366852 A JP10366852 A JP 10366852A JP 36685298 A JP36685298 A JP 36685298A JP 2000187984 A JP2000187984 A JP 2000187984A
Authority
JP
Japan
Prior art keywords
word line
sub
sense amplifier
memory blocks
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10366852A
Other languages
Japanese (ja)
Inventor
Hironori Akamatsu
寛範 赤松
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP10366852A priority Critical patent/JP2000187984A/en
Publication of JP2000187984A publication Critical patent/JP2000187984A/en
Pending legal-status Critical Current

Links

Landscapes

  • Dram (AREA)

Abstract

PROBLEM TO BE SOLVED: To enable adoption of a hierarchical type word line constitution even in a DRAM in which memory blocks being adjacent holding a sense amplifier array between them in a memory array is defined as a bank. SOLUTION: Each memory block MA1-MA4 operates as a bank. Each sense amplifier array SL2-SL4 is positioned between tow adjacent memory blocks, and it is shared by these two memory blocks. Plural main word lines being not illustrated are arranged in each memory block MA1-MA4 in parallel to sense amplifier trains SL2-SL4, also driven by main word line driving circuits RDEC1-RDEC4. Sub-word line drive signal lines SWCL1-SWCL5 are arranged at each sense amplifier array SL1-SL5 respectively. The sub-word line drive signal lines SWCL2-SWCL4 are shared by adjacent memory blocks MA1-MA4 respectively. The sub-word line drive signal lines (SWCL2, SWCL3), (SWCL3, SWCL4) arranged separately to sense amplifier arrays (SL2, SL3), (SL3, SL4) being positioned at the both sides are connected to the memory blocks MA2, MA3 respectively.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は半導体記憶装置、特
に、ワード線が主ワード線と副ワード線とに階層化され
た階層型ワード線構成を持つ半導体記憶装置、及び副ワ
ード線駆動信号発生回路に関する。
The present invention relates to a semiconductor memory device, and more particularly to a semiconductor memory device having a hierarchical word line structure in which word lines are hierarchized into a main word line and a sub word line, and a sub word line driving signal generation. Circuit.

【0002】[0002]

【従来の技術】近年、ダイナミックランダムアクセスメ
モリ(以下、DRAMという)は、3年で4倍というレ
ートで高集積化が行われており、製品レベルでは64M
bitDRAMが本格的に量産され、研究レベルでは4Gb
itDRAMが開発されている。高集積化と共に高速動作
をも要求されるDRAMでは、そのランダムアクセス速
度の向上と、微細化プロセス技術の遅れをカバーするた
めに、階層型ワード線構成を64Mbit以降から採用す
るようになってきている。この階層型ワード線構成は、
例えば、1995 IEEE INTERNATIONAL SOLID-STATE CIRCUI
TS CONFERENCE, DIGEST OF TECHNICAL PAPERS pp246-24
7 "A 29ns 64Mb DRAM with Hierarchical Array Archit
ecture, M. Nakamura etc.."に記載されている。
2. Description of the Related Art In recent years, a dynamic random access memory (hereinafter referred to as DRAM) has been highly integrated at a rate of four times in three years.
bit DRAM is mass-produced in earnest, and at research level 4Gb
itDRAM has been developed. In DRAMs that are required to operate at high speeds in addition to high integration, hierarchical word line configurations have been adopted from 64 Mbit onwards in order to improve the random access speed and cover delays in miniaturization process technology. I have. This hierarchical word line configuration
For example, 1995 IEEE INTERNATIONAL SOLID-STATE CIRCUI
TS CONFERENCE, DIGEST OF TECHNICAL PAPERS pp246-24
7 "A 29ns 64Mb DRAM with Hierarchical Array Archit
ecture, M. Nakamura etc. ".

【0003】また、高速のデータ伝送レートを実現する
ために、回路技術に対して種々の改良がなされており、
例えば”RAMBUS”社製のPURODUCT CATALOGに示されてい
るように、Direct Rambus DRAMのような高速DRA
Mの開発が行われている。
In order to realize a high data transmission rate, various improvements have been made to circuit technology.
For example, as shown in PURODUCT CATALOG manufactured by “RAMBUS”, a high-speed DRA such as a Direct Rambus DRAM
M is under development.

【0004】[0004]

【発明が解決しようとする課題】しかしながら、前記Di
rect Rambus DRAMでは、メモリアレイにおけるセン
スアンプ列を挟んで隣接するメモリブロックをバンクと
して定義しており、一方、前記M. Nakamuta etcが示す
階層型ワード線構成では、副ワード線駆動信号線を主ワ
ード線に直交する構成で配置する構成を採用している。
このため、隣接ブロック間での副ワード線駆動信号線を
前記M. Nakamura etcが示すような主ワード線に直交す
る構成で配置することが不可能であり、階層型ワード線
構成を前記Direct Rambus DRAMに直ちに適用するこ
とができない。
However, the aforementioned Di
In a rect Rambus DRAM, memory blocks adjacent to each other across a sense amplifier row in a memory array are defined as banks, while in the hierarchical word line configuration shown by M. Nakamuta etc., a sub-word line drive signal line is mainly used. A configuration in which the components are arranged in a configuration orthogonal to the word lines is employed.
For this reason, it is impossible to arrange the sub-word line drive signal lines between adjacent blocks in a configuration orthogonal to the main word line as shown by the above M. Nakamura etc. It cannot be applied immediately to DRAM.

【0005】本発明は前記問題点に鑑み、その目的は、
センスアンプ列を挟んで隣接するメモリブロックをバン
クと定義する半導体記憶装置において、階層型ワード線
構成を採用することにある。
[0005] In view of the above problems, the present invention has as its object:
A semiconductor memory device that defines a memory block adjacent to a sense amplifier row as a bank is to adopt a hierarchical word line configuration.

【0006】[0006]

【課題を解決するための手段】前記目的を達成するた
め、本発明では、2個のメモリブロックに挟まれて位置
するセンスアンプ列上に副ワード線駆動信号線を配置す
る構成を採用することとする。
In order to achieve the above object, the present invention employs a configuration in which a sub-word line drive signal line is arranged on a sense amplifier row positioned between two memory blocks. And

【0007】即ち、請求項1記載の発明の半導体記憶装
置は、メモリセルアレイより成り、各々がバンクとして
動作する複数のメモリブロックと、前記複数のメモリブ
ロックの相互に挟まれて配置され、両側に位置するメモ
リブロックで共有されるセンスアンプ列と、前記センス
アンプ列に平行して前記各メモリブロック上に配置され
る複数の主ワード線と、前記複数の主ワード線を駆動す
る主ワード線駆動回路と、前記センスアンプ列上に配置
される副ワード線駆動信号線とを備えると共に、前記各
メモリブロックは複数の副メモリブロックに分割され、
前記各副メモリブロックには、複数の副ワード線と、こ
の複数の副ワード線のうち何れかを活性化する副ワード
線駆動回路とを有し、前記各副ワード線駆動回路は、前
記主ワード線と、前記副ワード線駆動信号線とにより制
御されることを特徴とする。
In other words, the semiconductor memory device according to the first aspect of the present invention comprises a memory cell array, a plurality of memory blocks each operating as a bank, and arranged between the plurality of memory blocks. A sense amplifier array shared by the located memory blocks, a plurality of main word lines arranged on each of the memory blocks in parallel with the sense amplifier array, and a main word line drive for driving the plurality of main word lines A circuit and a sub word line drive signal line arranged on the sense amplifier row, and each of the memory blocks is divided into a plurality of sub memory blocks,
Each of the sub-memory blocks includes a plurality of sub-word lines and a sub-word line drive circuit for activating any of the plurality of sub-word lines. It is controlled by a word line and the sub-word line drive signal line.

【0008】請求項2記載の発明は、前記請求項1項記
載の半導体記憶装置において、前記センスアンプ列上に
配置される副ワード線駆動信号線は、前記センスアンプ
列の両側に位置するメモリブロックで共有され、この両
メモリブロックの各々のバンクアドレスに対応して活性
化されることを特徴とする。
According to a second aspect of the present invention, in the semiconductor memory device according to the first aspect, the sub word line drive signal lines arranged on the sense amplifier row are located on both sides of the sense amplifier row. The memory blocks are shared and are activated corresponding to the respective bank addresses of the two memory blocks.

【0009】請求項3記載の発明は、前記請求項1項記
載の半導体記憶装置において、1個のメモリブロック内
の副ワード線駆動回路に接続される副ワード線駆動信号
線は、前記メモリブロックの両側に位置するセンスアン
プ列に分散して配置されることを特徴とする。
According to a third aspect of the present invention, in the semiconductor memory device according to the first aspect, the sub-word line driving signal line connected to the sub-word line driving circuit in one memory block is connected to the memory block. Are arranged in a distributed manner in sense amplifier rows located on both sides.

【0010】請求項4記載の発明は、前記請求項2記載
の半導体記憶回路において、前記複数のメモリブロック
上を横断して配置される複数のコラム選択信号線と、前
記複数のコラム選択信号線のうち何れかを駆動するコラ
ム選択信号線駆動回路と、前記複数のメモリブロックの
うち何れかを選択するバンク選択信号線と、前記センス
アンプ列内の各センスアンプ回路に対応して配置され、
対応するセンスアンプ回路とデータ線対とを接続するス
イッチ素子と、前記スイッチ素子に対応して配置され、
前記コラム選択信号線及びバンク選択信号線の各信号に
応じて前記対応するスイッチ素子の開閉を制御するデー
タスイッチ制御回路とを備えたことを特徴とする。
According to a fourth aspect of the present invention, in the semiconductor memory circuit according to the second aspect, a plurality of column selection signal lines and a plurality of column selection signal lines are arranged across the plurality of memory blocks. A column selection signal line driving circuit that drives any of the plurality of memory blocks, a bank selection signal line that selects any of the plurality of memory blocks, and a corresponding one of the sense amplifier circuits in the sense amplifier row.
A switch element for connecting the corresponding sense amplifier circuit and the data line pair, and arranged corresponding to the switch element;
A data switch control circuit that controls opening and closing of the corresponding switch element in accordance with each signal of the column selection signal line and the bank selection signal line.

【0011】請求項5記載の発明の副ワード線駆動信号
発生回路は、ワード線が主ワード線と副ワード線とに階
層化されると共に、副ワード線駆動信号線が2つのメモ
リブロックで共用される半導体記憶装置におおける副ワ
ード線駆動信号発生回路であって、前記メモリブロック
の一方のバンクアドレスを判定する第1のバンクアドレ
ス判定部と、前記メモリブロックの他方のバンクアドレ
スを判定する第2のバンクアドレス判定部と、前記第1
及び第2のバンクアドレス判定部の両判定結果を足し合
わす論理和回路部とを備えて、前記両メモリブロックの
何れか一方の選択時に副ワード線駆動信号の発生を可能
にしたことを特徴とする。
According to a fifth aspect of the present invention, a sub-word line driving signal generating circuit has a structure in which word lines are hierarchized into a main word line and a sub-word line, and the sub-word line driving signal line is shared by two memory blocks. A sub-word line drive signal generation circuit in a semiconductor memory device, comprising: a first bank address determination unit that determines one bank address of the memory block; and a second bank address determination unit that determines another bank address of the memory block. A second bank address determining unit, the first bank address determining unit;
And an OR circuit for adding the results of the two judgments by the second bank address judging unit, so that a sub-word line drive signal can be generated when any one of the two memory blocks is selected. I do.

【0012】請求項6記載の発明は、前記請求項5項記
載の副ワード線駆動信号発生回路において、前記論理和
回路部の出力は、バンク選択信号として出力されること
を特徴とする。
According to a sixth aspect of the present invention, in the sub word line drive signal generating circuit according to the fifth aspect, an output of the OR circuit is output as a bank selection signal.

【0013】以上の構成により、請求項1ないし請求項
4記載の発明の半導体記憶装置では、センスアンプ列上
には主ワード線と平行して副ワード線駆動信号線が配置
され、この信号線がメモリブロック内の複数の副メモリ
ブロック毎の副ワード線駆動回路に分配される。従っ
て、前記センスアンプ列に隣接するメモリブロックで
は、このメモリブロック(バンク)に対応して副ワード
線駆動信号線が配置されることになって、このバンク構
成の半導体記憶装置に階層型ワード線構成が組み合わさ
れたことになる。
With the above arrangement, in the semiconductor memory device according to the first to fourth aspects of the present invention, a sub word line drive signal line is arranged on the sense amplifier row in parallel with the main word line. Are distributed to the sub-word line driving circuits for a plurality of sub-memory blocks in the memory block. Therefore, in a memory block adjacent to the sense amplifier row, a sub-word line drive signal line is arranged corresponding to the memory block (bank). The configuration has been combined.

【0014】特に、請求項2及び請求項3記載の発明の
半導体記憶装置では、隣接する2個のメモリブロックで
その間に位置するセンスアンプ列を共有する構成では、
その隣接するメモリブロックは同時に活性化することが
ない関係から、前記センスアンプ列上に配置される副ワ
ード線駆動信号線を前記隣接する2個のメモリブロック
で共用される。従って、副ワード線駆動信号線の本数が
制限されると共にその配置面積が縮小されて、センスア
ンプ列の面積増加が少なくなる。
In particular, in the semiconductor memory device according to the second and third aspects of the present invention, two adjacent memory blocks share a sense amplifier array located therebetween.
Since the adjacent memory blocks are not activated at the same time, the sub-word line drive signal lines arranged on the sense amplifier row are shared by the two adjacent memory blocks. Therefore, the number of sub-word line drive signal lines is limited, and the layout area is reduced, so that the increase in the area of the sense amplifier row is reduced.

【0015】また、請求項4記載の発明の半導体記憶装
置では、コラムアドレスの選択にバンク選択信号が加入
されるので、選択されたバンクからのデータのみがデー
タ線に取り出されることが確保される。
Further, in the semiconductor memory device according to the present invention, since the bank selection signal is added to the selection of the column address, it is ensured that only data from the selected bank is taken out to the data line. .

【0016】更に、請求項5及び請求項6記載の発明の
副ワード線駆動信号発生回路では、副ワード線駆動信号
線を2個のメモリブロックで共用する場合に、この両メ
モリブロックのうち一方が選択されれば、必ず、前記共
用する副ワード線駆動信号線を活性化させることができ
る。
Further, in the sub-word line drive signal generating circuit according to the present invention, when the sub-word line drive signal line is shared by two memory blocks, one of the two memory blocks is used. Is selected, the shared sub-word line drive signal line can be always activated.

【0017】[0017]

【発明の実施の形態】以下、本発明の実施の形態の半導
体記憶装置を図面を参照しながら説明する。
DESCRIPTION OF THE PREFERRED EMBODIMENTS A semiconductor memory device according to an embodiment of the present invention will be described below with reference to the drawings.

【0018】図1は、本発明の実施の形態の半導体記憶
装置の概略を示す。同図において、1は半導体基板、MA
1〜MA4はメモリアレイ、SL1〜SL5はセンスアンプ列、YD
ECはコラムデコーダ回路、RDEC1〜RDEC4は主ワード線駆
動回路、SWC1〜SWC5は副ワード線駆動信号発生回路、SW
CL1〜SWCL5は副ワード線駆動信号線、DOはデータ入出力
回路、DBはデータバス、CABはコラムアドレス入力回
路、RABはロウアドレス入力回路、CAはコラムアドレス
バス、RAはロウアドレスバス、BABはバンクアドレス入
力回路、BAはバンクアドレスバスである。
FIG. 1 schematically shows a semiconductor memory device according to an embodiment of the present invention. In the figure, 1 is a semiconductor substrate, MA
1 to MA4 are memory arrays, SL1 to SL5 are sense amplifier rows, YD
EC is a column decoder circuit, RDEC1 to RDEC4 are main word line drive circuits, SWC1 to SWC5 are sub word line drive signal generation circuits, SW
CL1 to SWCL5 are sub word line drive signal lines, DO is a data input / output circuit, DB is a data bus, CAB is a column address input circuit, RAB is a row address input circuit, CA is a column address bus, RA is a row address bus, and BAB Is a bank address input circuit, and BA is a bank address bus.

【0019】図1において、前記メモリアレイMA1〜MA4
の各々は、バンクとして動作するブロックである。セン
スアンプ列SL2〜SL4は、両側に位置するメモリアレイで
共有される。各メモリアレイMA1〜MA4は階層型ワード線
構成をとっており、その内部構成は同一である。メモリ
アレイMA3の内部構成の概略を図2に例示する。
In FIG. 1, the memory arrays MA1 to MA4
Are blocks operating as banks. The sense amplifier rows SL2 to SL4 are shared by the memory arrays located on both sides. Each of the memory arrays MA1 to MA4 has a hierarchical word line configuration, and the internal configuration is the same. FIG. 2 illustrates an outline of the internal configuration of the memory array MA3.

【0020】図2において、メモリアレイMA3は、複数
(同図では4個)の副メモリブロックSMB1〜SMB4に分割
され、各副メモリブロックSMB1〜SMB4には副ワード線駆
動回路SWLDRが備えられる。MWL1〜MWL4は主ワード線、S
WL11〜SWL48は副ワード線、SWCL3、SWCL4は副ワード線
駆動信号線である。副ワード線駆動回路SWLDRは、主ワ
ード線と副ワード線駆動信号線の2つの入力から、複数
の副ワード線のうち1本を確定する。例えば、主ワード
線MWL3が活性化され、副ワード線駆動信号線SWCL4が活
性化された場合には、各副メモリブロックSMB1〜SMB4で
1本の副ワード線SWL35〜SWL38が選択的に活性化され
る。
In FIG. 2, the memory array MA3 is divided into a plurality of (four in the figure) sub memory blocks SMB1 to SMB4, and each of the sub memory blocks SMB1 to SMB4 is provided with a sub word line drive circuit SWLDR. MWL1 to MWL4 are main word lines, S
WL11 to SWL48 are sub-word lines, and SWCL3 and SWCL4 are sub-word line drive signal lines. The sub-word line drive circuit SWLDR determines one of a plurality of sub-word lines from two inputs of a main word line and a sub-word line drive signal line. For example, when the main word line MWL3 is activated and the sub word line drive signal line SWCL4 is activated, one sub word line SWL35 to SWL38 is selectively activated in each of the sub memory blocks SMB1 to SMB4. Is done.

【0021】図2のメモリアレイMA3において、前記副
ワード線駆動信号線SWCL3は図中左側に位置するセンス
アンプ列SL3から延びて入り込み、副ワード線駆動信号
線SWCL4は図中右側に位置するセンスアンプ列SL4から延
びて入り込む。この構成により、副ワード線駆動信号線
SWCL3は隣接する2個のメモリアレイMA2、MA3で共用で
き、また副ワード線駆動信号線SWCL4は隣接する2個の
メモリアレイMA3、MA4で共有できる。従って、副ワード
線駆動信号線の本数を削減でき、副ワード線駆動信号線
SWCL1〜SWCL4をセンスアンプ列SL1〜SL5上に配置して
も、センスアンプ列の面積増加は少なくなる。
In the memory array MA3 shown in FIG. 2, the sub-word line drive signal line SWCL3 extends from the sense amplifier row SL3 located on the left side in the figure, and enters the sub-word line drive signal line SWCL4. It extends from the amplifier row SL4 and enters. With this configuration, the sub word line drive signal line
SWCL3 can be shared by the two adjacent memory arrays MA2 and MA3, and the sub word line drive signal line SWCL4 can be shared by the two adjacent memory arrays MA3 and MA4. Therefore, the number of sub-word line drive signal lines can be reduced, and
Even if SWCL1 to SWCL4 are arranged on the sense amplifier rows SL1 to SL5, an increase in the area of the sense amplifier rows is reduced.

【0022】前記図1において、主ワード線駆動回路RD
EC1〜RDEC4は、入力されたロウアドレスの一部を受けて
主ワード線を活性化させる。副ワード線駆動信号発生回
路SWC1〜SWC5も、入力されたロウアドレスの一部を受け
て副ワード線駆動信号を発生させる。主ワード線駆動回
路RDEC1〜RDEC4及び副ワード線駆動信号発生回路SWC1〜
SWC5は、共に、活性化されるバンクアドレスに対応して
活性化される。例えば、メモリアレイMA3がバンクとし
て選択された場合には、主ワード線駆動回路RDEC3が動
作して、メモリアレイMA3内の主ワード線MWL1〜MWL4の
うち一本を活性化させると共に、副ワード線駆動信号発
生回路SWC3、SWC4は各々、隣接するセンスアンプブロッ
クSL3、SL4上に配置された副ワード線駆動信号線SWCL
3、SWCL4に副ワード線駆動信号を出力し、これにより、
前記活性化された主ワード線(例えばMWL3)と、副ワー
ド線駆動信号線SWCL3、SWCL4上の副ワード線駆動信号と
により、メモリアレイMA3内の副ワード線SWL31〜SWL38
を活性化して,メモリセルからデータをセンスアンプに
読み出して増幅する。
In FIG. 1, main word line drive circuit RD
EC1 to RDEC4 receive a part of the input row address and activate the main word line. The sub-word line drive signal generation circuits SWC1 to SWC5 also generate a sub-word line drive signal upon receiving a part of the input row address. Main word line drive circuits RDEC1 to RDEC4 and sub word line drive signal generation circuits SWC1 to
SWC5 is activated in accordance with the activated bank address. For example, when the memory array MA3 is selected as a bank, the main word line drive circuit RDEC3 operates to activate one of the main word lines MWL1 to MWL4 in the memory array MA3, and The drive signal generation circuits SWC3 and SWC4 are respectively connected to the sub-word line drive signal lines SWCL arranged on the adjacent sense amplifier blocks SL3 and SL4.
3.Output the sub-word line drive signal to SWCL4.
By the activated main word line (for example, MWL3) and the sub word line drive signal on the sub word line drive signal lines SWCL3 and SWCL4, the sub word lines SWL31 to SWL38 in the memory array MA3 are provided.
Is activated, data is read from the memory cell to the sense amplifier and amplified.

【0023】ここで、副ワード線駆動信号線SWCL3、SWC
L4は、各々、各バンクに独立した副ワード線駆動信号が
必要であるので、従来とは異なり、センスアンプ列SL1
〜SL5に対して直交して配置できない。このため、副ワ
ード線駆動信号線SWCL3、SWCL4は、センスアンプ列SL1
〜SL5上に、主ワード線MWL1〜MWL4と平行な方向に配置
されて、各副ワード線駆動回路SWLDRに分配される。
Here, the sub-word line drive signal lines SWCL3, SWC
L4 requires an independent sub-word line drive signal for each bank.
~ Cannot be arranged perpendicular to SL5. For this reason, the sub-word line drive signal lines SWCL3 and SWCL4 are connected to the sense amplifier train SL1.
Are arranged in a direction parallel to the main word lines MWL1 to MWL4 and distributed to the sub word line drive circuits SWLDR.

【0024】但し、このように隣接した2個のメモリア
レイ間でセンスアンプ列を共有する構成のチップでは、
隣接するメモリブロック同志が異なるバンクであるにも
拘わらず、同時に活性化することが無いので、図1に示
すように、隣接する2個のメモリアレイ(例えば、MA2
とMA3)間で副ワード線駆動信号線(SWCL3)を共有し、余
分な面積を副ワード線駆動信号線が占めないレイアウト
とすることが可能である。
However, in such a chip having a configuration in which a sense amplifier array is shared between two adjacent memory arrays,
Although adjacent memory blocks are not activated at the same time even though they are in different banks, as shown in FIG. 1, two adjacent memory arrays (for example, MA2
And MA3) can share a sub-word line driving signal line (SWCL3), so that the layout is such that the sub-word line driving signal line does not occupy an extra area.

【0025】図3は、図1に示した副ワード線駆動信号
発生回路SWC2の内部構成の一例を示す。他の副ワード線
駆動信号発生回路SWC1,SWC3〜SWC5も図3の内部構成と
同一構成を持つ。同図において、NAND1〜NAND4はナンド
回路、INVはインバータ回路、SWCLは副ワード線駆動信
号線、ENは副ワード線駆動信号発生回路への制御信号
(図1には図示せず)、CNTは副ワード線駆動信号タイ
ミング制御信号(図1には図示せず)、BAはバンクアド
レスバス、BANKはバンク選択信号線である。
FIG. 3 shows an example of the internal configuration of the sub-word line drive signal generation circuit SWC2 shown in FIG. Other sub-word line drive signal generating circuits SWC1, SWC3 to SWC5 have the same configuration as the internal configuration of FIG. In the figure, NAND1 to NAND4 are NAND circuits, INV is an inverter circuit, SWCL is a sub-word line drive signal line, EN is a control signal to a sub-word line drive signal generation circuit (not shown in FIG. 1), and CNT is A sub word line drive signal timing control signal (not shown in FIG. 1), BA is a bank address bus, and BANK is a bank selection signal line.

【0026】図3の副ワード線駆動信号発生回路SWC2
は、隣接する2個のメモリブロックMA1,MA2のバンクア
ドレスの入力に対して、何れのバンクアドレスでも活性
化されることを実現する回路である。同図において、副
ワード線駆動信号発生回路への制御信号ENが”H”に
なって、回路が動作可能な状態になると、バンクアドレ
スの入力を受け付ける。2個のナンド回路(第1及び第
2のバンクアドレス判定部)NAND1、NAND2は、隣接する
2個のメモリブロックMA1,MA2の一方及び他方のバンク
アドレスBA1,BA2を判定するように、バンクアドレスバ
スBAのアドレス信号線に接続される。ナンド回路NAND
1、NAND2の何れかにバンクアドレスBA1又はBA2が入力さ
れると、ナンド回路(論理和回路部)NAND3は、その両
入力を足し合わせて、何れか一方の入力が"L"になっ
て、”H”レベルの信号BANKをナンド回路NAND4に出力
する。ナンド回路NAND4は、入力されるタイミング信号C
NTのタイミングに合わせて活性化して、副ワード線駆動
信号線SWCL上に副ワード線駆動信号を発生させる。前記
ナンド回路NAND3の出力信号BANKは、バンク選択信号と
して、データスイッチ制御回路(後述)に出力される。
The sub-word line drive signal generation circuit SWC2 shown in FIG.
Is a circuit for realizing activation of any of the bank addresses with respect to the input of the bank addresses of two adjacent memory blocks MA1 and MA2. In the figure, when the control signal EN to the sub-word line drive signal generation circuit becomes "H" and the circuit becomes operable, the input of the bank address is accepted. The two NAND circuits (first and second bank address determination units) NAND1 and NAND2 determine the bank addresses BA1 and BA2 of the two adjacent memory blocks MA1 and MA2 so as to determine one and the other bank addresses BA1 and BA2. It is connected to the address signal line of the bus BA. NAND circuit NAND
1, when the bank address BA1 or BA2 is input to either of the NAND2, the NAND circuit (OR circuit unit) NAND3 adds both of the inputs, and one of the inputs becomes “L”. An "H" level signal BANK is output to the NAND circuit NAND4. The NAND circuit NAND4 receives the input timing signal C
The sub word line drive signal is activated on the sub word line drive signal line SWCL in synchronization with the timing of NT. The output signal BANK of the NAND circuit NAND3 is output to a data switch control circuit (described later) as a bank selection signal.

【0027】尚、本実施の形態では、タイミング信号CN
Tにロウアドレスを含ませるが、副ワード線駆動信号を
発生させるために複数本のロウアドレス信号の入力が必
要な場合には、タイミング信号CNTに複数本のロウアド
レス信号からのデコード信号を含ませれば良い。また、
ロウアドレスを含ませるのは、副ワード線駆動信号発生
回路への制御信号ENでもよい。
In the present embodiment, the timing signal CN
Include row address in T, but if multiple row address signals need to be input to generate sub word line drive signal, timing signal CNT includes decode signal from multiple row address signals I can do it. Also,
The control signal EN to the sub-word line drive signal generation circuit may include the row address.

【0028】図1に戻って、コラムデコーダ回路(コラ
ム選択信号線駆動回路)YDECは、入力されたコラムアド
レスに対応してコラムデコード信号を発生し、選択され
ているバンクに対応するセンスアンプ列の中から対応す
るセンスアンプを選択して、データバスDBにデータを出
力させ、入出力回路DO を介してデータをチップ外に読
み出す動作を行う。
Returning to FIG. 1, a column decoder circuit (column selection signal line driving circuit) YDEC generates a column decode signal corresponding to the input column address, and outputs a sense amplifier row corresponding to the selected bank. , A corresponding sense amplifier is selected, the data is output to the data bus DB, and the data is read out of the chip via the input / output circuit DO.

【0029】図4は図1に示すセンスアンプ列SL3の一
部を示す。同図において、BL Pairはビット線対、DL Pa
irはデータ線対、SA1〜SA4はセンスアンプ回路、SW1は
前記ビット線対BL Pairに配置された第1のスイッチ素
子である。また、Y1〜Y4はコラムデコード信号線(コラ
ム選択信号線)、SH1、SH2はビット線切り替え信号であ
って、この切り替え信号SH1、SH2は、前記第1のスイッ
チ素子SW1を開閉制御して、入力される左右何れかの
バンクのビット線対BL Pairをセンスアンプ回路SA1〜SA
4に接続するかを制御する。センスアンプ回路SA1〜SA4
は、入力されたビット線対BL Pair上のデータを増幅す
る。
FIG. 4 shows a part of the sense amplifier row SL3 shown in FIG. In the figure, BL Pair is a bit line pair, DL Pa
ir is a data line pair, SA1 to SA4 are sense amplifier circuits, and SW1 is a first switch element arranged in the bit line pair BL Pair. Y1 to Y4 are column decode signal lines (column selection signal lines), and SH1 and SH2 are bit line switching signals. The switching signals SH1 and SH2 control opening and closing of the first switch element SW1, The input bit line pair BL Pair of either the left or right bank is connected to the sense amplifier circuits SA1 to SA.
Controls whether to connect to 4. Sense amplifier circuits SA1 to SA4
Amplifies the data on the input bit line pair BL Pair.

【0030】更に、図4において、SW2は前記センス
アンプ回路SA1〜SA4に対応して配置され、対応するセン
スアンプ回路をデータ線対DL Pairに接続する第2のス
イッチ素子、YD1〜YD4はデータスイッチ制御回路であっ
て、この制御回路YD1〜YD4は、前記センスアンプ回路SA
1〜SA4及び第2のスイッチ素子SW2に対応し、対応す
る2個のスイッチ素子SW2を制御して、対応するセン
スアンプ回路をデータ線対DL Pairに接続し、前記増幅
されたデータをデータ線対DL Pairに出力する。
Further, in FIG. 4, SW2 is arranged corresponding to the sense amplifier circuits SA1 to SA4, a second switch element for connecting the corresponding sense amplifier circuit to the data line pair DL Pair, and YD1 to YD4 are data. Switch control circuit, the control circuits YD1 to YD4
1 to SA4 and the second switch element SW2, control the corresponding two switch elements SW2, connect the corresponding sense amplifier circuit to the data line pair DL Pair, and connect the amplified data to the data line Output to DL Pair.

【0031】前記データスイッチ制御回路YD1〜YD4は、
前記コラムデコード信号線Y1〜Y4の信号と、バンク選択
信号線BANKとにより、対応する第2のスイッチ素子SW
2の開閉を制御する。前記バンク選択信号線BANKには、
前記図3に示した副ワード線駆動信号発生回路SWC1〜SW
C5のナンド回路NAND3からのバンク選択信号が与えられ
る。このようにコラムアドレスの選択にバンク選択信号
BANKを加入する構成では、選択されたバンクからのデー
タのみをデータ線対DL Pairに出力できて、非選択バン
クからのデータと選択されたバンクからのデータとの出
力衝突がなくなり、誤動作を防止することが可能にな
る。尚、データスイッチ制御回路YD1〜YD4は、上述の機
能を満たすのであれば、如何なる回路構成を採用しても
構わない。
The data switch control circuits YD1 to YD4 are:
The signals of the column decode signal lines Y1 to Y4 and the bank select signal line BANK are used to control the corresponding second switch element SW.
2 is controlled to open and close. The bank selection signal line BANK includes:
The sub-word line drive signal generation circuits SWC1-SW shown in FIG.
A bank selection signal is supplied from the NAND circuit NAND3 of C5. Thus, the bank selection signal is used to select the column address.
With the configuration that adds a bank, only data from the selected bank can be output to the data line pair DL Pair, eliminating output collision between data from the unselected bank and data from the selected bank, preventing malfunction. It becomes possible to do. Note that the data switch control circuits YD1 to YD4 may employ any circuit configuration as long as the above functions are satisfied.

【0032】[0032]

【発明の効果】以上説明したように、請求項1ないし請
求項4記載の発明の半導体記憶装置によれば、副ワード
線駆動信号線をセンスアンプ列上に主ワード線と平行し
て配置したので、Direct Rambus DRAMに代表されるよう
にセンスアンプ列を挟んで隣接するメモリブロックをバ
ンクと定義するDRAMにおいて、階層型ワード線構成
を採用することが可能である。
As described above, according to the semiconductor memory device of the first to fourth aspects of the present invention, the sub word line drive signal lines are arranged on the sense amplifier row in parallel with the main word lines. Therefore, it is possible to adopt a hierarchical word line configuration in a DRAM in which a memory block adjacent to a sense amplifier row is defined as a bank as represented by a Direct Rambus DRAM.

【0033】特に、請求項2及び請求項3記載の発明の
半導体記憶装置によれば、センスアンプ列をその両側に
位置する2個のメモリブロックで共有する構成におい
て、前記センスアンプ列上に配置される副ワード線駆動
信号線をも前記2個のメモリブロックで共有したので、
副ワード線駆動信号線の本数及びその配置面積を削減し
て、センスアンプ列の面積増加を少なくできる。
In particular, according to the semiconductor memory device of the second and third aspects of the present invention, in a configuration in which a sense amplifier array is shared by two memory blocks located on both sides of the sense amplifier array, the sense amplifier array is arranged on the sense amplifier array. Since the sub-word line drive signal line to be used is also shared by the two memory blocks,
By reducing the number of sub-word line drive signal lines and their layout area, an increase in the area of the sense amplifier array can be reduced.

【0034】また、請求項4記載の発明の半導体記憶装
置によれば、コラムアドレスの選択にバンク選択信号を
含めたので、出力の要求されるデータのみをデータ線に
取り出すことを確保できる。
According to the semiconductor memory device of the present invention, since the selection of the column address includes the bank selection signal, it is possible to ensure that only the data required to be output is taken out to the data line.

【0035】更に、請求項5及び請求項6記載の発明の
副ワード線駆動信号発生回路によれば、副ワード線駆動
信号線を2個のメモリブロックで共用する場合に、その
ように共用する副ワード線駆動信号線に供給する副ワー
ド線駆動信号を、前記共用する2個のメモリブロックの
何れの選択時であっても、確実に発生させることが可能
である。
Further, according to the sub-word line driving signal generating circuit of the invention according to the fifth and sixth aspects, when the sub-word line driving signal line is shared by two memory blocks, it is so shared. The sub-word line drive signal supplied to the sub-word line drive signal line can be reliably generated regardless of which of the two shared memory blocks is selected.

【0036】の発生回路を提供できる。It is possible to provide a generating circuit.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の実施の形態の半導体記憶装置の全体概
略構成を示す図である。
FIG. 1 is a diagram showing an overall schematic configuration of a semiconductor memory device according to an embodiment of the present invention;

【図2】同実施の形態の半導体記憶装置における1個の
メモリブロックの概略内部構成を示す図である。
FIG. 2 is a diagram showing a schematic internal configuration of one memory block in the semiconductor memory device of the embodiment;

【図3】本発明の実施の形態の副ワード線駆動信号発生
回路の回路構成を示す図である。
FIG. 3 is a diagram illustrating a circuit configuration of a sub-word line drive signal generation circuit according to the embodiment of the present invention;

【図4】本発明の実施の形態の半導体記憶装置における
センスアンプ列周辺の概略構成を示す図である。
FIG. 4 is a diagram showing a schematic configuration around a sense amplifier array in the semiconductor memory device according to the embodiment of the present invention;

【符号の説明】[Explanation of symbols]

MA1〜MA4 メモリアレイ(メモリブロック) SL1〜SL5 センスアンプ列 YDEC コラムデコーダ回路(コラム選択信号
線駆動回路) RDEC1〜RDEC4 主ワード線駆動回路 SWC1〜SWC5 副ワード線駆動信号発生回路 BAB バンクアドレス入力回路 SMB1〜SMB4 副メモリブロック SWLDR 副ワード線駆動回路 MWL1〜MWL4 主ワード線 SWL11〜SWL48 副ワード線 SWCL1〜SWCL5 副ワード線駆動信号線 NAND1 ナンド回路(第1のバンクアドレス判
定部) NAND2 ナンド回路(第2のバンクアドレス判
定部) NAND3 ナンド回路(論理和回路部) BANK バンク選択信号線 BL Pair ビット線対 DL Pair データ線対 SA1〜SA4 センスアンプ回路 YD1〜YD4 データスイッチ制御回路 SW2 第2のスイッチ素子(スイッチ素子) Y1〜Y4 コラムデコード信号線(コラム選択信
号線)
MA1 to MA4 Memory array (memory block) SL1 to SL5 Sense amplifier row YDEC Column decoder circuit (column selection signal line drive circuit) RDEC1 to RDEC4 Main word line drive circuit SWC1 to SWC5 Sub word line drive signal generation circuit BAB Bank address input circuit SMB1 to SMB4 Sub memory block SWLDR Sub word line drive circuit MWL1 to MWL4 Main word line SWL11 to SWL48 Sub word line SWCL1 to SWCL5 Sub word line drive signal line NAND1 NAND circuit (first bank address determination unit) NAND2 NAND circuit (first 2 Bank address determination section) NAND3 NAND circuit (OR circuit section) BANK Bank selection signal line BL Pair Bit line pair DL Pair Data line pair SA1 to SA4 Sense amplifier circuit YD1 to YD4 Data switch control circuit SW2 Second switch element (Switch element) Y1 to Y4 Column decode signal line (column select signal line)

Claims (6)

【特許請求の範囲】[Claims] 【請求項1】 メモリセルアレイより成り、各々がバン
クとして動作する複数のメモリブロックと、 前記複数のメモリブロックの相互に挟まれて配置され、
両側に位置するメモリブロックで共有されるセンスアン
プ列と、 前記センスアンプ列に平行して前記各メモリブロック上
に配置される複数の主ワード線と、 前記複数の主ワード線を駆動する主ワード線駆動回路
と、 前記センスアンプ列上に配置される副ワード線駆動信号
線とを備えると共に、 前記各メモリブロックは複数の副メモリブロックに分割
され、 前記各副メモリブロックには、複数の副ワード線と、こ
の複数の副ワード線のうち何れかを活性化する副ワード
線駆動回路とを有し、 前記各副ワード線駆動回路は、前記主ワード線と、前記
副ワード線駆動信号線とにより制御されることを特徴と
する半導体記憶装置。
A plurality of memory blocks each comprising a memory cell array, each of which operates as a bank; and a plurality of memory blocks arranged between the plurality of memory blocks.
A sense amplifier array shared by the memory blocks located on both sides, a plurality of main word lines arranged on each of the memory blocks in parallel with the sense amplifier array, and a main word for driving the plurality of main word lines A line drive circuit, and a sub-word line drive signal line disposed on the sense amplifier row. Each of the memory blocks is divided into a plurality of sub-memory blocks. A word line, and a sub-word line drive circuit for activating any of the plurality of sub-word lines, wherein each of the sub-word line drive circuits comprises a main word line and a sub-word line drive signal line. A semiconductor memory device controlled by:
【請求項2】 前記センスアンプ列上に配置される副ワ
ード線駆動信号線は、 前記センスアンプ列の両側に位置するメモリブロックで
共有され、この両メモリブロックの各々のバンクアドレ
スに対応して活性化されることを特徴とする請求項1項
記載の半導体記憶装置。
2. A sub-word line drive signal line arranged on the sense amplifier row is shared by memory blocks located on both sides of the sense amplifier row, and corresponds to each bank address of both memory blocks. 2. The semiconductor memory device according to claim 1, wherein the semiconductor memory device is activated.
【請求項3】 1個のメモリブロック内の副ワード線駆
動回路に接続される副ワード線駆動信号線は、 前記メモリブロックの両側に位置するセンスアンプ列に
分散して配置されることを特徴とする請求項1項記載の
半導体記憶装置。
3. A sub-word line driving signal line connected to a sub-word line driving circuit in one memory block is distributed and arranged in sense amplifier rows located on both sides of the memory block. 2. The semiconductor memory device according to claim 1, wherein:
【請求項4】 前記複数のメモリブロック上を横断して
配置される複数のコラム選択信号線と、 前記複数のコラム選択信号線のうち何れかを駆動するコ
ラム選択信号線駆動回路と、 前記複数のメモリブロックのうち何れかを選択するバン
ク選択信号線と、 前記センスアンプ列内の各センスアンプ回路に対応して
配置され、対応するセンスアンプ回路とデータ線対とを
接続するスイッチ素子と、 前記スイッチ素子に対応して配置され、前記コラム選択
信号線及びバンク選択信号線の各信号に応じて前記対応
するスイッチ素子の開閉を制御するデータスイッチ制御
回路とを備えたことを特徴とする請求項2記載の半導体
記憶回路。
4. A plurality of column selection signal lines traversing over the plurality of memory blocks, a column selection signal line driving circuit driving any one of the plurality of column selection signal lines, and A bank selection signal line for selecting any one of the memory blocks, a switch element arranged corresponding to each sense amplifier circuit in the sense amplifier row, and connecting a corresponding sense amplifier circuit and a data line pair; A data switch control circuit arranged corresponding to the switch element and controlling opening and closing of the corresponding switch element according to each signal of the column selection signal line and the bank selection signal line. Item 3. A semiconductor memory circuit according to item 2.
【請求項5】 ワード線が主ワード線と副ワード線とに
階層化されると共に、副ワード線駆動信号線が2つのメ
モリブロックで共用される半導体記憶装置におおける副
ワード線駆動信号発生回路であって、 前記メモリブロックの一方のバンクアドレスを判定する
第1のバンクアドレス判定部と、 前記メモリブロックの他方のバンクアドレスを判定する
第2のバンクアドレス判定部と、 前記第1及び第2のバンクアドレス判定部の両判定結果
を足し合わす論理和回路部とを備えて、 前記両メモリブロックの何れか一方の選択時に副ワード
線駆動信号の発生を可能にしたことを特徴とする副ワー
ド線駆動信号発生回路。
5. A sub-word line driving signal generation in a semiconductor memory device in which word lines are hierarchized into a main word line and a sub-word line, and a sub-word line driving signal line is shared by two memory blocks. A first bank address determination unit that determines one bank address of the memory block; a second bank address determination unit that determines the other bank address of the memory block; And an OR circuit for adding the two determination results of the two bank address determination units, and enabling the generation of the sub word line drive signal when any one of the two memory blocks is selected. Word line drive signal generation circuit.
【請求項6】 前記論理和回路部の出力は、バンク選択
信号として出力されることを特徴とする請求項5項記載
の副ワード線駆動信号発生回路。
6. The sub-word line drive signal generation circuit according to claim 5, wherein an output of said OR circuit is output as a bank selection signal.
JP10366852A 1998-12-24 1998-12-24 Semiconductor memory and sub-word line drive signal generating circuit Pending JP2000187984A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10366852A JP2000187984A (en) 1998-12-24 1998-12-24 Semiconductor memory and sub-word line drive signal generating circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10366852A JP2000187984A (en) 1998-12-24 1998-12-24 Semiconductor memory and sub-word line drive signal generating circuit

Publications (1)

Publication Number Publication Date
JP2000187984A true JP2000187984A (en) 2000-07-04

Family

ID=18487844

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10366852A Pending JP2000187984A (en) 1998-12-24 1998-12-24 Semiconductor memory and sub-word line drive signal generating circuit

Country Status (1)

Country Link
JP (1) JP2000187984A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100558561B1 (en) 2004-10-28 2006-03-10 삼성전자주식회사 Semiconductor memory apparatus

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08339687A (en) * 1995-05-12 1996-12-24 Samsung Electron Co Ltd Multibank-type semiconductor memory device
JPH0969287A (en) * 1995-08-31 1997-03-11 Hitachi Ltd Semiconductor integrated circuit device
JPH10275468A (en) * 1997-03-31 1998-10-13 Hitachi Ltd Dynamic ram

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08339687A (en) * 1995-05-12 1996-12-24 Samsung Electron Co Ltd Multibank-type semiconductor memory device
JPH0969287A (en) * 1995-08-31 1997-03-11 Hitachi Ltd Semiconductor integrated circuit device
JPH10275468A (en) * 1997-03-31 1998-10-13 Hitachi Ltd Dynamic ram

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100558561B1 (en) 2004-10-28 2006-03-10 삼성전자주식회사 Semiconductor memory apparatus

Similar Documents

Publication Publication Date Title
EP1223583B1 (en) High-speed cycle clock-synchronous memory device
US6421294B2 (en) Semiconductor memory device having large data I/O width and capable of speeding up data input/output and reducing power consumption
US6717879B2 (en) Semiconductor memory device requiring refresh operation
US5970019A (en) Semiconductor memory device with row access in selected column block
US6442078B1 (en) Semiconductor memory device having structure implementing high data transfer rate
JPH1040682A (en) Semiconductor memory
KR100605573B1 (en) Multi-port memory device
KR100670707B1 (en) Multi-port memory device
EP0829880B1 (en) Semiconductor memory device with an increased band width
US6067271A (en) Semiconductor memory device and a driving method of the same
KR100200889B1 (en) Dynamic semiconductor memory device using sense amplifier as cache memory
US6552959B2 (en) Semiconductor memory device operable for both of CAS latencies of one and more than one
US6084819A (en) Multi-bank memory with word-line banking
US8355270B2 (en) Semiconductor device having open bit line architecture
JPH09204774A (en) Semiconductor memory
JP4740737B2 (en) Multi-port memory device
US5517442A (en) Random access memory and an improved bus arrangement therefor
US6507533B2 (en) Semiconductor memory device having a word line activation block
US5936909A (en) Static random access memory
US6868030B2 (en) Semiconductor memory apparatus simultaneously accessible via multi-ports
JPS6350998A (en) Semiconductor memory device
JP2000187984A (en) Semiconductor memory and sub-word line drive signal generating circuit
KR100599444B1 (en) Multi-port memory device having global data bus connection circuit
US6665228B2 (en) Integrated memory having a memory cell array with a plurality of segments and method for operating the integrated memory
US6278647B1 (en) Semiconductor memory device having multi-bank and global data bus

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20040323