FR3134205A1 - Dispositif logique et architecture de calcul logique - Google Patents

Dispositif logique et architecture de calcul logique Download PDF

Info

Publication number
FR3134205A1
FR3134205A1 FR2202874A FR2202874A FR3134205A1 FR 3134205 A1 FR3134205 A1 FR 3134205A1 FR 2202874 A FR2202874 A FR 2202874A FR 2202874 A FR2202874 A FR 2202874A FR 3134205 A1 FR3134205 A1 FR 3134205A1
Authority
FR
France
Prior art keywords
arm
logic
conversion
channel
logic device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
FR2202874A
Other languages
English (en)
Inventor
Manuel Bibes
Julien Bréhin
Laurent VILA
Jean-Philippe ATTANE
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Centre National de la Recherche Scientifique CNRS
Thales SA
Universite Grenoble Alpes
Commissariat a lEnergie Atomique et aux Energies Alternatives CEA
Original Assignee
Centre National de la Recherche Scientifique CNRS
Commissariat a lEnergie Atomique CEA
Thales SA
Universite Grenoble Alpes
Commissariat a lEnergie Atomique et aux Energies Alternatives CEA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Centre National de la Recherche Scientifique CNRS, Commissariat a lEnergie Atomique CEA, Thales SA, Universite Grenoble Alpes, Commissariat a lEnergie Atomique et aux Energies Alternatives CEA filed Critical Centre National de la Recherche Scientifique CNRS
Priority to FR2202874A priority Critical patent/FR3134205A1/fr
Priority to PCT/EP2023/058167 priority patent/WO2023186995A1/fr
Publication of FR3134205A1 publication Critical patent/FR3134205A1/fr
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/18Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using galvano-magnetic devices, e.g. Hall-effect devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/201Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds including two or more compounds, e.g. alloys
    • H01L29/205Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds including two or more compounds, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66984Devices using spin polarized carriers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/78391Field effect transistors with field effect produced by an insulated gate the gate comprising a layer which is used for its ferroelectric properties
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/10Magnetoresistive devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/24Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only semiconductor materials not provided for in groups H01L29/16, H01L29/18, H01L29/20, H01L29/22

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • General Engineering & Computer Science (AREA)
  • Computing Systems (AREA)
  • Logic Circuits (AREA)
  • Hall/Mr Elements (AREA)

Abstract

Dispositif logique et architecture de calcul logique La présente invention un dispositif logique (10) comprenant : - un premier et un deuxième bras (12) parcourus par un courant de charge, - un canal (16) reliant les bras (12, 14) et comportant une première zone de contact avec le premier bras (12), une deuxième zone de contact avec le deuxième bras (14), les bras (12, 14) et le canal (16) étant propres à réaliser, dans la première zone de contact, une conversion d’un courant de charge en un courant de spin et, dans la deuxième zone de contact, une conversion d’un courant de spin en courant de charge, et - une unité de contrôle (20) de la direction du courant de charge dans le deuxième bras (14), l’unité de contrôle (20) comportant une sous-unité de contrôle électrique (22) d’une conversion. Figure pour l'abrégé : figure 1

Description

Dispositif logique et architecture de calcul logique
La présente invention concerne un dispositif logique et une architecture de calcul logique.
La présente invention se situe dans le domaine des architectures de calcul et de logique booléenne.
Pour réaliser le traitement d’informations binaires, il est favorable que les dispositifs logiques puissent présenter une sortie qui est soit positive soit négative. Dans la mesure où la sortie est en général un courant, on peut qualifier cette propriété de « bidirectionnalité », de sorte qu’un tel dispositif logique peut être qualifié de dispositif logique bidirectionnel.
Le traitement des informations binaires est actuellement réalisé par des composants CMOS dont le niveau de tension de sortie, faible ou élevé, correspond à un 0 ou à un 1. L’abréviation CMOS renvoie à la dénomination de « Complementary Metal Oxide Semiconductor » qui signifie littéralement semiconducteur à oxyde de métal complémentaire. Toutefois, selon la terminologie introduite précédemment, ces composants peuvent être qualifiés d’« unidirectionnels » car, étant donné que ces composants ne fonctionnent qu’avec des tensions positives, le courant circule toujours dans le même sens.
Il existe donc un intérêt pour des dispositifs logiques bidirectionnels permettant notamment une concaténation de plusieurs dispositifs
A cet effet, la description décrit un dispositif logique comprenant :
- un premier bras, le premier bras s’étendant selon une première direction, le premier bras étant propre à être parcouru par un courant de charge,
- un deuxième bras, le deuxième bras s’étendant selon la première direction, le deuxième bras étant également propre à être parcouru par un courant de charge,
- un canal reliant le premier bras au deuxième bras, le canal étant selon une deuxième direction, la deuxième direction étant perpendiculaire à la première direction, le canal comportant trois zones, une première zone de contact avec le premier bras, une deuxième zone de contact avec le deuxième bras et une zone centrale reliant les deux zones de contact, le premier bras, le deuxième bras et le canal étant propres à réaliser une première conversion dans la première zone de contact et une deuxième conversion dans la deuxième zone de contact, la première conversion étant la conversion d’un courant de charge circulant dans le premier bras en un courant de spin circulant dans le canal, et la deuxième conversion étant la conversion d’un courant de spin circulant dans le canal en courant de charge circulant dans le deuxième bras, et
- une unité de contrôle de direction du courant de charge circulant dans le deuxième bras, l’unité de contrôle comportant au moins une sous-unité de contrôle électrique d’une des deux conversions.
Cela permet de réaliser une concaténation différente de celle possible avec des dispositifs unidirectionnels tels que les composants CMOS.
De plus, un tel dispositif permet de diminuer la consommation électrique des architectures de calculs par rapport à celles basées sur des composants CMOS, en introduisant de nouveaux paradigmes de calculs et des éléments ferroïques conférant un caractère non-volatil.
Selon des modes de réalisation particuliers, le dispositif logique présente une ou plusieurs des caractéristiques suivantes, prise(s) isolément ou selon toutes les combinaisons techniquement possibles :
- une sous-unité de contrôle est une sous-unité de contrôle de la première conversion et est propre à contrôler la direction du courant de charge circulant dans le deuxième bras en contrôlant le sens des spins du courant de spin par un contrôle électrique de la première conversion.
- la sous-unité de contrôle de la première conversion comporte une source de tension et un contact électrique, le contact électrique étant en contact avec la première zone de contact, la source de tension contrôlant le potentiel du contact électrique.
- une sous-unité de contrôle est une sous-unité de contrôle de la deuxième conversion et est propre à contrôler la direction du courant de charge par un contrôle électrique de la deuxième conversion.
- la sous-unité de contrôle de la deuxième conversion comporte une source de tension et un contact électrique, le contact électrique étant en contact avec la deuxième zone de contact, la source de tension contrôlant le potentiel du contact électrique.
- le contact électrique est une multicouche formée au moins d’une couche isolante et d’une couche métallique, la couche isolante reposant sur le bras et le canal et étant, de préférence, réalisée en un matériau ferroélectrique, le matériau ferroélectrique étant avantageusement choisi dans la liste constitué de BaTiO3, de Pb(Zr,Ti)O3, de BiFeO3, de (Hf,Zr)O2, et du poly(fluorure de vinylidène).
- le contact électrique repose sur la partie de canal et la partie de bras.
- les bras et le canal forment un H.
- les bras et le canal sont réalisés dans un même matériau.
- les bras sont réalisés dans un premier matériau, les zones de contact étant réalisées dans un deuxième matériau et le canal étant réalisé dans un troisième matériau distinct du premier matériau et du deuxième matériau.
- chaque matériau est choisi parmi :
- un oxyde, en particulier SrTiO3ou KTaO3,
- un matériau semiconducteur III-V, de préférence InAs ou InSb,
- un matériau semiconducteur II-VI, de préférence HgTe ou CdTe,
- les dichalcogénures de métaux de transition, de préférence WS2, WSe2, PtSe2, MoTe2ou MoSe2 ,et
- des isolants topologiques, de préférence (Bi,Sb)2(Se,Te)3.
- le dispositif logique est propre à réaliser une opération logique sur deux entrées logiques pour obtenir une sortie logique, l’état de la sortie logique étant le sens du courant circulant dans le deuxième bras, l’état logique d’une première entrée étant la valeur d’un potentiel appliqué sur une sous-unité de contrôle et l’état logique d’une deuxième entrée étant le sens du courant circulant dans le premier bras ou l’état logique d’une première entrée étant la valeur d’un courant appliqué sur une sous-unité de contrôle et l’état logique d’une deuxième entrée étant la valeur d’un autre courant appliqué sur une sous-unité de contrôle, ou l’état logique d’une première entrée étant la valeur du potentiel appliqué à la sous-unité de contrôle de la première conversion et l’état logique d’une deuxième entrée étant la valeur du potentiel appliqué à la sous-unité de contrôle de la deuxième conversion.
La description se rapporte également à une architecture de calcul logique comportant au moins deux dispositifs logiques tels que précédemment décrits, l’architecture de calcul logique vérifiant au moins l’une des propriétés suivantes :
- une première propriété selon laquelle le premier bras d’un des deux dispositifs logiques est confondu avec le deuxième bras de l’autre dispositif logique, et
- une deuxième propriété selon laquelle le deuxième bras d’un des deux dispositifs logiques est connecté avec une sous-unité de contrôle électrique d’une des deux conversions.
Des caractéristiques et avantages de l’invention apparaîtront à la lecture de la description qui va suivre, donnée uniquement à titre d’exemple non limitatif, et faite en référence aux dessins annexés, sur lesquels :
- la est une représentation schématique d’un exemple de dispositif logique avec les sens de courant indiqués pour deux cas distincts (respectivement à gauche et à droite),
- la est un graphe montrant l’évolution de la variation de résistance en fonction de l’angle formé par le champ par rapport au courant dans le cas de gaz bidimensionnels de SrTiO3,
- la est une représentation schématique des différents cas correspondant aux différentes valeurs possibles lorsque le dispositif logique de la réalise une fonction XNOR,
- la est une représentation schématique des différents cas correspondant aux différentes valeurs possibles lorsqu’un autre dispositif logique réalise une fonction XNOR,
- la est une représentation schématique des différents cas correspondant aux différentes valeurs possibles lorsqu’un autre dispositif logique réalise une fonction NOR, et
- la est une représentation d’un exemple d’architecture logique comprenant plusieurs dispositifs logiques concaténés.
Un dispositif logique 10 est illustré sur la pour deux cas distincts.
Le dispositif logique 10 est propre à réaliser une opération logique sur deux entrées logiques pour obtenir une sortie logique, la sortie logique étant alors le résultat de l’opération logique appliquée sur les deux entrées logiques.
Le dispositif logique 10 comporte un premier bras 12, un deuxième bras 14 et un canal 16 reliant le premier bras 12 au deuxième bras 14.
Le premier bras 12 s’étend selon une première direction X.Le premier bras 12 est propre à être parcouru par un courant de charge noté JB1. Ce courant de charge JB1est indiqué dans les deux cas représentés dans la , chaque cas correspondant à un sens de parcours du courant de charge identique.
Par convention, ici, lorsqu’un courant de charge se déplace dans la direction X vers le haut sur la , le courant de charge est positif (on adoptera la notation selon +X dans la suite) alors que lorsqu’un courant de charge se déplace vers le bas sur la , le courant de charge est négatif (on adoptera la notation selon -X dans la suite).
Le deuxième bras 14 s’étend selon la première direction X et est donc parallèle au premier bras 12.
Le deuxième bras 14 est également propre à être parcouru par un courant de charge noté JB2. Ce courant de charge est indiqué dans les deux cas représentés dans la , chaque cas correspondant à un sens de parcours du courant de charge (selon -X ou +X).
Le canal 16 est selon une deuxième direction Y, la deuxième direction Y étant perpendiculaire à la première direction X.
Le canal 16 comporte trois zones, une première zone de contact avec le premier bras 12, une deuxième zone de contact avec le deuxième bras 14 et une zone centrale reliant les deux zones de contact.
Comme les bras de la ont la même étendue selon la deuxième direction Y, les bras et le canal 16 forment un H.
Néanmoins, il est possible que les bras ne présentent pas la même étendue selon la deuxième direction Y comme notamment visible sur la .
Le premier bras 12 et le canal 16 sont propres à réaliser une première conversion.
La première conversion est la conversion d’un courant de charge JB1circulant dans le premier bras 12 en un courant de spin noté JScirculant dans le canal 16.
La première conversion est donc une conversion charge-spin au niveau de l’intersection entre le premier bras 12 et le canal 16, c’est-à-dire dans la première zone de contact.
Le courant de spin généré est représenté pour chacun des cas et présente le même sens. Toutefois, comme cela sera détaillé ultérieurement, la direction des spins est opposée dans les deux cas.
Le deuxième bras 14 et le canal 16 sont propres à réaliser une deuxième conversion.
La deuxième conversion est la conversion d’un courant de spin JScirculant dans le canal 16 en courant de charge JB2circulant dans le deuxième bras 14. La deuxième conversion est donc une conversion spin-charge au niveau de l’intersection entre le canal 16 et le deuxième bras 14, c’est-à-dire dans la deuxième zone de contact.
Pour réaliser ces deux conversions, le canal 16 présente une longueur de diffusion de spin suffisante.
Typiquement, une longueur comprise entre 10 nanomètres et 10 microns (µm) est une longueur de diffusion de spin suffisante.
En ce qui concerne les matériaux, plusieurs cas peuvent être envisagés.
Selon un premier exemple, les bras 12 et 14 et le canal 16 sont réalisés dans un même matériau.
Selon un autre exemple, les bras 12 et 14 sont réalisés dans un premier matériau , les zones de contact sont réalisées dans le premier matériau et la zone centrale est réalisée dans un deuxième matériau distinct du premier matériau.
L’avantage d’un tel exemple est qu’il devient possible d’optimiser séparément l’efficacité de conversion et la longueur de diffusion de spin, ceci au prix d’une optimisation des interfaces entre les deux matériaux mis en jeu et notamment leur transparence aux courants de spin.
Chacun des matériaux précités sont choisis avantageusement dans la liste suivante :
- un oxyde, en particulier SrTiO3ou KTaO3,
- un matériau semiconducteur III-V, de préférence InAs ou InSb,
- un matériau semiconducteur II-VI, de préférence HgTe ou CdTe,
- les dichalcogénures de métaux de transition, de préférence WS2, WSe2, PtSe2, MoTe2ou MoSe2, éventuellement combinés avec une couche de graphène ou d’un autre matériau bidimensionnel.
- des isolants topologiques, de préférence (Bi,Sb)2(Se,Te)3ou (Bi,Sb).
Dans cette liste, les gaz d’électrons bidimensionnel à base d’oxydes tels que SrTiO3ou KTaO3, ou à base de semiconducteurs III-V tel que InAs ou InSb sont des exemples particulièrement intéressants.
Le dispositif logique 10 comprend, en outre, une unité de contrôle 20 de direction du courant de charge circulant dans le deuxième bras 14.
L’unité de contrôle 20 comporte une sous-unité de contrôle électrique de la première conversion 22.
La sous-unité de contrôle 22 est propre à contrôler la direction du courant de charge circulant dans le deuxième bras 14 en contrôlant le sens des spins du courant de spin par un contrôle électrique de la première conversion.
Pour cela, selon l’exemple de la , la sous-unité de contrôle 22 comporte une source de tension non représentée et un contact électrique 24.
Le contact 24 est en contact avec la première zone de contact et la source de tension contrôle le potentiel du contact 24.
Le contact 24 est une multicouche formée au moins d’une couche isolante et d’une couche métallique, la couche isolante reposant sur le bras 12, et plus précisément la première zone de contact.
On peut envisager que le matériau isolant réalisant la couche isolante soit un simple matériau diélectrique ou un matériau ferroélectrique, ce qui apporte un caractère non volatil au fonctionnement du dispositif.
Lorsque le matériau isolant est un matériau ferroélectrique, le contact 24 peut être qualifié de contact ferroélectrique. Le matériau ferroélectrique peut être avantageusement choisi dans la liste constituée de BaTiO3, de Pb(Zr,Ti)O3, de BiFeO3, de (Hf,Zr)O2, et du poly(fluorure de vinylidène) (également désigné par l’acronyme PVDF).
La sous-unité de contrôle 22 est ainsi une grille électrostatique ou ferroélectrique positionnée à l’intersection entre le premier bras 12 et le canal 16.
Il est maintenant expliqué comment la sous-unité de contrôle 22 permet de contrôler le sens des spins du courant de spin par un contrôle électrique de la première conversion.
Comme visible sur la , le dispositif logique 10 comprend une structure de base qui est ici une barre de Hall en forme de H.
Lors de l’application d’un courant de charge JB1dans le bras d’entrée, le couplage spin-orbite induit la conversion (partielle ou totale) du courant de charge en un courant de spin transverse JSqui va circuler dans le canal 16. Le mécanisme de conversion peut être typiquement de type effet Hall de spin ou de type effet Edelstein.
Selon le cas, l’orientation des spins dans le canal 16 peut varier (généralement les spins sont perpendiculaires au plan de la couche dans le cas de l’effet Hall de spin et dans le plan et parallèle à JSdans le cas de l’effet Edelstein), mais dans les deux cas, un courant de spin JScircule dans le canal 16. Arrivé à l’intersection avec le bras de sortie, le courant de spin JSest reconverti en un courant de charge par l’effet Hall de spin inverse ou par l’effet Edelstein inverse.
En prenant pour exemple le cas des effets Edelstein direct et inverse, le sens des spins (planaires) véhiculés par JSdans le canal 16 dépend du signe du courant de charge dans le premier bras 12. La conversion du courant de spin en courant de charge au niveau du deuxième bras 14 dépendant du sens de ces spins, le courant de sortie changeant de signe avec le signe du courant dans le premier bras 12.
Pour un signe donné du courant dans le premier bras 12, le sens des spins générés dans le canal 16 dépend du signe du coefficient de conversion, c’est-à-dire de l’angle de spin Hall θSHEdans le cas effet Hall de spin, ou de la longueur d’Edelstein λIEEdans le cas de l’effet Edelstein inverse. Généralement, l’amplitude et le signe de ce coefficient de conversion sont fixés par la structure électronique et sont donc spécifiques à chaque matériau. Par exemple, le Pt présente un angle de spin Hall θSHEpositif et le Ta un angle de spin Hall θSHEnégatif.
La demanderesse a pu montrer que l’amplitude et le signe du coefficient de conversion peut être modifié par l’application d’une tension de grille. Ceci conduit à une accumulation ou à une déplétion du nombre de porteurs et à une variation de la position du niveau de Fermi dans la structure de bandes. Le niveau de Fermi peut ainsi être positionné comme il est souhaité au niveau de bandes de caractères orbitaux différents, possédant des propriétés de conversion d’un signe ou d’un autre.
La présente des résultats de magnétotransport illustrant la modulation de l’amplitude et du signe de la conversion charge-spin par l’effet Edelstein dans des gaz bidimensionnels de SrTiO3.
Dans un tel cas, l’application d’un courant de charge génère via l’effet Edelstein une densité de spin transverse qui conduit à l’observation d’un effet de magnétorésistance unidirectionnel : la résistance sous un champ magnétique appliqué de façon transverse au courant est différente selon que ce champ transverse est parallèle ou antiparallèle à la densité de spin générée par l’effet Edelstein.
Si la résistance est mesurée en fonction de l’angle formé par le champ par rapport au courant, on obtient donc une dépendance sinusoïdale, avec des extrema à 90 et 270 degrés correspondant aux deux directions du champ transverse par rapport au courant.
Comme cela apparaît sur la , le signe de la dépendance change lors de l’application d’une tension de grille par utilisation d’une grille arrière.
Ce changement de signe reflète le changement de signe du coefficient de conversion charge-spin.
Cet effet rend possible un contrôle de la conversion spin-charge et/ou charge-spin par des grilles électrostatiques ou ferroélectriques.
L’application d’une tension de grille VGconduit à un changement du coefficient de conversion charge-spin. En conséquence, sans modifier le courant d’entrée, le sens des spins dans le canal 16 est modifié, et le courant de sortie change de signe.
C’est ce principe qui permet à la sous-unité de contrôle de la première conversion 22 de fonctionner.
Comme le contrôle est très simple, cela permet d’envisager des consommations énergétiques très faibles pour réaliser tout type de fonctions logiques comme cela sera montré en décrivant les figures 3 à 5.
De plus, le fonctionnement devient bidirectionnel de sorte que la concaténation de dispositifs logiques 10 est possible comme l’illustrera la .
Avec une telle sous-unité de contrôle, le dispositif logique 10 peut, par exemple, être utilisé pour réaliser une porte logique XNOR. La fonction XNOR est le complément logique de la porte OU Exclusif comme cela est représenté schématiquement sur la qui montre les différents cas I à IV.
Dans cet exemple, les deux entrées logiques sont d’une part le sens du courant de charge dans le premier bras 12 et d’autre part la tension VGappliquée sur le contact. La sortie logique est le sens du courant de charge dans le deuxième bras 14.
Cela correspond à la table logique qui suit.
Etats logiques en entrée JB1<0
(état logique 0)
JB1>0
(état logique 1)
VG=0
(état logique 0)
Cas III
JB2>0 (état logique 1)
Cas I
JB2<0 (état logique 0)
VG>0
(état logique 1)
Cas IV
JB2<0 (état logique 0)
Cas II
JB2>0 (état logique 1)
Dans la configuration qui vient d’être décrite, le premier bras 12 est un bras d’entrée et le deuxième bras 14 est un bras de sortie.
En référence à la , il est proposé un autre exemple de dispositif logique 10.
En plus des éléments du dispositif logique 10 de la , le dispositif logique 10 comporte une sous-unité de contrôle de la deuxième conversion 26 (plus simplement deuxième sous-unité de contrôle 26 dans la suite)
La deuxième sous-unité de contrôle 26 est propre à contrôler la direction du courant de charge par un contrôle électrique de la deuxième conversion.
D’un point de vue structurel, la deuxième sous-unité de contrôle 26 est similaire à la première sous-unité de contrôle (la sous-unité de contrôle de la première conversion) sauf que le contact est positionné sur l’autre intersection (celle du canal 16 et du deuxième bras 14).
Cela permet de réaliser une fonction XNOR d’une manière différente.
Dans un tel cas, les deux entrées logiques sont d’une part la tension VG1appliquée sur le contact de la première sous-unité de contrôle 22 et d’autre part la tension VG2appliquée sur le contact de la deuxième sous-unité de contrôle 26 et la sortie logique est le sens du courant de charge dans le deuxième bras 14.
Cela correspond à la table logique qui suit :
Etats logiques en entrée VG2=0
(état logique 0)
VG2>0
(état logique 1)
VG1=0
(état logique 0)
Cas I
JB2>0 (état logique 1)
Cas III
JB2<0 (état logique 0)
VG1>0
(état logique 1)
Cas II
JB2<0 (état logique 0)
Cas IV
JB2>0 (état logique 1)
En référence à la , il est proposé un autre exemple de dispositif logique 10.
Dans cet exemple, au lieu d’avoir une seule source de tension, la sous-unité de contrôle de la première conversion 22 comporte deux sources de courant distinctes reliées au contact.
Il n’y a pas de deuxième sous-unité de contrôle dans cet exemple.
Dans ce cas de figure, les deux entrées logiques sont d’une part le courant IG1appliqué sur le contact et d’autre part le courant IG2appliqué sur le même contact. La sortie est le sens du courant de charge dans le deuxième bras 14. Il est supposé que l’application d’au moins un des deux courants d’entrée induit un changement de signe de la conversion.
Cela permet de réaliser une fonction NOR, c’est-à-dire une fonction « non-OU ».
Cela correspond à la table logique qui suit :
Etats logiques en entrée IG2=0
(état logique 0)
IG2>0
(état logique 1)
IG1=0
(état logique 0)
Cas I
JB 2>0 (état logique 1)
Cas III
JB 2<0 (état logique 0)
IG1>0
(état logique 1)
Cas II
JB 2<0 (état logique 0)
Cas IV
JB 2>0 (état logique 1)
Il est à noter qu’une telle porte NOR est une porte universelle. De fait, il est possible de réaliser toutes les autres portes de logique booléenne en combinant des portes NOR.
La montre un exemple d’architecture de calcul logique 28 pouvant être obtenue grâce à l’emploi de trois dispositifs logiques 10 concaténés, distingués dans la par un signe de référence _1, _2 et _3.
Le premier dispositif logique 10_1 est un dispositif selon la comportant une deuxième sous-unité de conversion 26_1 en remplacement de la première sous-unité de conversion.
Les deuxième et troisième dispositifs logiques sont également des dispositifs selon la comportant une deuxième sous-unité de conversion 26_2 ou 26_3 en remplacement de la première sous-unité de conversion mais dans lesquels le premier bras 12_2 ou 12_3 s’étend uniquement d’un seul côté par rapport au canal 16 de sorte que ces dispositifs présentent une forme de H auquel il manque une branche.
Dans cet exemple, le premier bras 12-2 et 12-3 des deuxième et troisième dispositifs logiques est confondu avec le deuxième bras 14_1 du premier dispositif logique 10_1.
Il est également possible de concaténer les dispositifs en connectant le deuxième bras 14 d’un premier dispositif 10 au contact électrique 24 d’un deuxième dispositif 10. Ceci peut permettre de réaliser d’autres fonctions logiques, la sortie du premier dispositif 10 contrôlant le signe de la conversion dans le deuxième dispositif 10.
La concaténation de dispositifs logiques 10 permet ainsi de réaliser des opérations logiques tout en conservant une faible consommation énergétique.

Claims (13)

  1. Dispositif logique (10) comprenant :
    - un premier bras (12), le premier bras (12) s’étendant selon une première direction (X), le premier bras (12) étant propre à être parcouru par un courant de charge,
    - un deuxième bras (14), le deuxième bras (14) s’étendant selon la première direction (X), le deuxième bras (14) étant également propre à être parcouru par un courant de charge,
    - un canal (16) reliant le premier bras (12) au deuxième bras (14), le canal (16) étant selon une deuxième direction (Y), la deuxième direction (Y) étant perpendiculaire à la première direction (X), le canal (16) comportant trois zones, une première zone de contact avec le premier bras (12), une deuxième zone de contact avec le deuxième bras (14) et une zone centrale reliant les deux zones de contact, le premier bras (12), le deuxième bras (14) et le canal (16) étant propres à réaliser une première conversion dans la première zone de contact et une deuxième conversion dans la deuxième zone de contact, la première conversion étant la conversion d’un courant de charge circulant dans le premier bras (12) en un courant de spin circulant dans le canal (16), et la deuxième conversion étant la conversion d’un courant de spin circulant dans le canal (16) en courant de charge circulant dans le deuxième bras (14), et
    - une unité de contrôle (20) de la direction du courant de charge circulant dans le deuxième bras (14), l’unité de contrôle (20) comportant au moins une sous-unité de contrôle électrique (22, 26) d’une des deux conversions.
  2. Dispositif logique selon la revendication 1, dans lequel une sous-unité de contrôle est une sous-unité de contrôle de la première conversion (22) et est propre à contrôler la direction du courant de charge circulant dans le deuxième bras (14) en contrôlant le sens des spins du courant de spin par un contrôle électrique de la première conversion.
  3. Dispositif logique selon la revendication 2, dans lequel la sous-unité de contrôle de la première conversion (22) comporte une source de tension et un contact électrique (24), le contact électrique (24) étant en contact avec la première zone de contact, la source de tension contrôlant le potentiel du contact électrique.
  4. Dispositif logique selon l’une quelconque des revendications 1 à 3, dans lequel une sous-unité de contrôle est une sous-unité de contrôle de la deuxième conversion (26) et est propre à contrôler la direction du courant de charge par un contrôle électrique de la deuxième conversion.
  5. Dispositif logique selon la revendication 4, dans lequel la sous-unité de contrôle de la deuxième conversion (26) comporte une source de tension et un contact électrique (24), le contact électrique (24) étant en contact avec la deuxième zone de contact, la source de tension contrôlant le potentiel du contact électrique.
  6. Dispositif logique selon la revendication 3 ou 5, dans lequel le contact électrique (24) est une multicouche formée au moins d’une couche isolante et d’une couche métallique, la couche isolante reposant sur le bras (12, 14) et le canal (16) et étant, de préférence, réalisée en un matériau ferroélectrique, le matériau ferroélectrique étant avantageusement choisi dans la liste constitué de BaTiO3, de Pb(Zr,Ti)O3, de BiFeO3, de (Hf,Zr)O2, et du poly(fluorure de vinylidène).
  7. Dispositif logique selon la revendication 3 ou 5, dans lequel le contact électrique (24) repose sur la partie de canal (16) et la partie de bras (12, 14).
  8. Dispositif logique selon l’une quelconque des revendications 1 à 7, dans lequel les bras (12, 14) et le canal (16) forment un H.
  9. Dispositif logique selon l’une quelconque des revendications 1 à 8, dans lequel les bras (12, 14) et le canal (16) sont réalisés dans un même matériau.
  10. Dispositif logique selon l’une quelconque des revendications 1 à 8, dans lequel les bras (12, 14) sont réalisés dans un premier matériau, les zones de contact étant réalisées dans un deuxième matériau et le canal (16) étant réalisé dans un troisième matériau distinct du premier matériau et du deuxième matériau.
  11. Dispositif logique selon la revendication 9 ou 10, dans lequel chaque matériau est choisi parmi :
    - un oxyde, en particulier SrTiO3ou KTaO3,
    - un matériau semiconducteur III-V, de préférence InAs ou InSb,
    - un matériau semiconducteur II-VI, de préférence HgTe ou CdTe,
    - les dichalcogénures de métaux de transition, de préférence WS2, WSe2, PtSe2, MoTe2ou MoSe2 ,et
    - des isolants topologiques, de préférence (Bi,Sb)2(Se,Te)3.
  12. Dispositif logique selon l’une quelconque des revendications 1 à 11, dans lequel le dispositif logique (10) est propre à réaliser une opération logique sur deux entrées logiques pour obtenir une sortie logique, l’état de la sortie logique étant le sens du courant circulant dans le deuxième bras (14),
    - l’état logique d’une première entrée étant la valeur d’un potentiel appliqué sur une sous-unité de contrôle (22, 26) et l’état logique d’une deuxième entrée étant le sens du courant circulant dans le premier bras (12) ou
    - l’état logique d’une première entrée étant la valeur d’un courant appliqué sur une sous-unité de contrôle (22) et l’état logique d’une deuxième entrée étant la valeur d’un autre courant appliqué sur une sous-unité de contrôle (22), ou
    - l’état logique d’une première entrée étant la valeur du potentiel appliqué à la sous-unité de contrôle de la première conversion (22) et l’état logique d’une deuxième entrée étant la valeur du potentiel appliqué à la sous-unité de contrôle de la deuxième conversion (26).
  13. Architecture de calcul logique (28) comportant au moins deux dispositifs logiques (10) selon l’une quelconque des revendications 1 à 12, l’architecture de calcul logique (28) vérifiant au moins l’une des propriétés suivantes :
    - une première propriété selon laquelle le premier bras (12) d’un des deux dispositifs logiques (10) est confondu avec le deuxième bras (14) de l’autre dispositif logique (10), et
    - une deuxième propriété selon laquelle le deuxième bras (14) d’un des deux dispositifs logiques (10) est connecté avec une sous-unité de contrôle électrique (22, 26) d’une des deux conversions.
FR2202874A 2022-03-30 2022-03-30 Dispositif logique et architecture de calcul logique Pending FR3134205A1 (fr)

Priority Applications (2)

Application Number Priority Date Filing Date Title
FR2202874A FR3134205A1 (fr) 2022-03-30 2022-03-30 Dispositif logique et architecture de calcul logique
PCT/EP2023/058167 WO2023186995A1 (fr) 2022-03-30 2023-03-29 Dispositif logique et architecture de calcul logique

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR2202874A FR3134205A1 (fr) 2022-03-30 2022-03-30 Dispositif logique et architecture de calcul logique
FR2202874 2022-03-30

Publications (1)

Publication Number Publication Date
FR3134205A1 true FR3134205A1 (fr) 2023-10-06

Family

ID=82694009

Family Applications (1)

Application Number Title Priority Date Filing Date
FR2202874A Pending FR3134205A1 (fr) 2022-03-30 2022-03-30 Dispositif logique et architecture de calcul logique

Country Status (2)

Country Link
FR (1) FR3134205A1 (fr)
WO (1) WO2023186995A1 (fr)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020136267A1 (fr) * 2018-12-28 2020-07-02 Thales Dispositif électronique, porte numérique, composant analogique et procédé de génération d'une tension
US20200365652A1 (en) * 2019-05-17 2020-11-19 Industry-Academic Cooperation Foundation, Yonsei University Spin logic device based on spin-charge conversion and spin logic array using the same

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020136267A1 (fr) * 2018-12-28 2020-07-02 Thales Dispositif électronique, porte numérique, composant analogique et procédé de génération d'une tension
US20200365652A1 (en) * 2019-05-17 2020-11-19 Industry-Academic Cooperation Foundation, Yonsei University Spin logic device based on spin-charge conversion and spin logic array using the same

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
SASIKANTH MANIPATRUNI ET AL: "Spin-Orbit Logic with Magnetoelectric Switching: A Multi-Generation Scalable Charge Mediated Nonvolatile Spintronic Logic", ARXIV:1512.05428, 17 December 2015 (2015-12-17), pages 1 - 60, XP055559479, Retrieved from the Internet <URL:https://arxiv.org/ftp/arxiv/papers/1512/1512.05428.pdf> [retrieved on 20190220] *

Also Published As

Publication number Publication date
WO2023186995A1 (fr) 2023-10-05

Similar Documents

Publication Publication Date Title
EP0406060B1 (fr) Capteur à effet magnétorésistif
WO2003094250A2 (fr) Dispositif de bit quantique supraconducteur a jonctions josephson
WO2006064022A1 (fr) Dispositif a electronique de spin
EP0153251B1 (fr) Capteur d&#39;images à barettes multilinéaires à transfert de charges
FR2889348A1 (fr) Dispositif magnetoresistif
FR2559323A1 (fr) Circuit logique elementaire realise a l&#39;aide de transistors a effet de champ en arseniure de gallium et compatible avec la technologie ecl 100 k
WO2020136267A1 (fr) Dispositif électronique, porte numérique, composant analogique et procédé de génération d&#39;une tension
EP1925079B1 (fr) Commutateur de courant a paire differentielle de transistors alimente par une faible tension vcc
FR3134205A1 (fr) Dispositif logique et architecture de calcul logique
WO2013057444A1 (fr) Element magneto-plasmonique a non-reciprocite modifiee, exaltee ou inversee, composant integrant de tels elements, et procede de fabrication.
Huy et al. Large inverse spin Hall effect in BiSb topological insulator for 4 Tb/in2 magnetic recording technology
WO2022085190A1 (fr) Dispositif neuromorphique
FR2978311A1 (fr) Circuit logique a faible consommation et circuit integre comportant au moins un tel circuit logique
FR2550671A1 (fr) Circuit convertisseur analogique-numerique et demodulateur de signaux video modules en argument
EP4224477A1 (fr) Structure tridimensionnelle de mémoires pour le calcul dans la mémoire
FR2648643A1 (fr) Circuit d&#39;interface entre deux circuits numeriques de natures differentes
EP1570526A2 (fr) Transistor a vanne de spin a haut rendement
EP0149948B1 (fr) Perfectionnement aux dispositifs photosensibles à l&#39;état solide
WO2022153366A1 (fr) Réseau magnétique, procédé de commande pour réseau magnétique, et programme de commande pour réseau magnétique
EP3143694B1 (fr) Circuit logique à base de vannes de spin du type à supercourant polarisé en spin et circuit intégrant de telles portes logiques
WO2021149242A1 (fr) Élément de spin et élément de réservoir
WO2020239957A1 (fr) Procédé de conception d&#39;un composant supraconducteur et dispositifs associés
EP0187572B1 (fr) Circuit limiteur d&#39;excursion des tensions logiques, et circuit logique comportant un tel limiteur d&#39;excursion
EP0021908A1 (fr) Dispositif inverseur de phase à transfert de charges et amplificateur différentiel comportant un tel dispositif
FR2967534A1 (fr) Porte logique dynamique programmable

Legal Events

Date Code Title Description
PLFP Fee payment

Year of fee payment: 2

PLSC Publication of the preliminary search report

Effective date: 20231006

PLFP Fee payment

Year of fee payment: 3