FR2973617A1 - Systeme et procede de traitement d'un symbole de preambule d'un signal de television numerique terrestre - Google Patents

Systeme et procede de traitement d'un symbole de preambule d'un signal de television numerique terrestre Download PDF

Info

Publication number
FR2973617A1
FR2973617A1 FR1152818A FR1152818A FR2973617A1 FR 2973617 A1 FR2973617 A1 FR 2973617A1 FR 1152818 A FR1152818 A FR 1152818A FR 1152818 A FR1152818 A FR 1152818A FR 2973617 A1 FR2973617 A1 FR 2973617A1
Authority
FR
France
Prior art keywords
signal
duration
suffix
prefix
symbol
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR1152818A
Other languages
English (en)
Other versions
FR2973617B1 (fr
Inventor
Yann Mulero
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics Grenoble 2 SAS
Original Assignee
STMicroelectronics Grenoble 2 SAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by STMicroelectronics Grenoble 2 SAS filed Critical STMicroelectronics Grenoble 2 SAS
Priority to FR1152818A priority Critical patent/FR2973617B1/fr
Priority to DE102012006453A priority patent/DE102012006453A1/de
Publication of FR2973617A1 publication Critical patent/FR2973617A1/fr
Application granted granted Critical
Publication of FR2973617B1 publication Critical patent/FR2973617B1/fr
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • H04L27/2605Symbol extensions, e.g. Zero Tail, Unique Word [UW]
    • H04L27/2607Cyclic extensions
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2656Frame synchronisation, e.g. packet synchronisation, time division duplex [TDD] switching point detection or subframe synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2649Demodulators
    • H04L27/265Fourier transform demodulators, e.g. fast Fourier transform [FFT] or discrete Fourier transform [DFT] demodulators
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2662Symbol synchronisation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)

Abstract

Procédé de traitement d'un signal de télévision véhiculant un symbole de préambule par exemple un symbole P1 selon la norme DVB-T2 ayant un suffixe, un préfixe et une partie utile, comprenant : -une double détection du préfixe (BP1, BP2), au moins une corrélation (MP, *, FRIIP1, FRIIP2) entre ledit signal et le signal retardé de la durée du préfixe, un premier décalage fréquentiel (FRIIP2) et un deuxième décalage fréquentiel opposé (FRIIP1) au premier ; -une double détection du suffixe (BS1, BS2), au moins une corrélation (MS, *, FRIIS1, FRIIS2) entre ledit signal et le signal retardé de la durée du suffixe, un troisième décalage fréquentiel (FRIIS2) et un quatrième décalage fréquentiel opposé (FRIIS1) au troisième ; -une double multiplication finale (MF1, MF2) des résultats des doubles détections de façon à délivrer deux informations de sortie (SS1, SS2) respectivement représentatives des détections du symbole de préambule lors d'une inversion de spectre et lors d'une non inversion de spectre.

Description

B 10-4937FR 1 Système et procédé de traitement d'un symbole de préambule d'un signal de télévision numérique terrestre L'invention concerne la télévision numérique terrestre et plus particulièrement la détection d'un symbole de préambule, par exemple le symbole Pl défini dans la norme DVB-T2, qu'il y ait ou non inversion de spectre.
Dans les systèmes de communication transportant des données numériques, des trames de données sont généralement utilisées. Ces trames comportent en général un ou plusieurs préambules qui sont utilisés par l'équipement de réception pour décoder ou traiter la partie restante de la trame.
Dans les systèmes de communication, il est également prévu de transmettre les données en utilisant un format de modulation. Parmi ces systèmes, une grande partie (par exemple les systèmes de modulation multi-porteuses bien connus de l'homme du métier) utilise pour coder les données à transmettre une composante en phase dite I pour « in phase » selon un terme anglo saxon bien connu de l'homme du métier et une composante en quadrature de phase dite Q pour « quadrature » selon un autre terme anglo-saxon bien connu de l'homme du métier. Dans les systèmes de communication, une inversion de spectre peut entraîner de sérieux problèmes lors de la démodulation. Cette inversion de spectre peut intervenir entre l'étage de mixage à l'émission et le syntoniseur à la réception (également appelé tuner selon un terme anglo saxon bien connu de l'homme du métier). Cette inversion de spectre peut également être provoquée au niveau du récepteur par une inversion des composantes I et Q ou par une erreur de signe sur l'une des deux composantes (le signe de la composante I ou de la composante Q est inversé). Dans le cas du standard DVB-T2 (Digital Video Broadcasting - Second Generation Terrestrial), un des symboles en préambules utilisé 35 est le symbole Pl. Lors d'une inversion de spectre, le pic de corrélation pour la détection du symbole Pl est déformé et atténué. Ainsi, l'extraction de l'information contenue dans le symbole Pl est actuellement impossible. Sans les informations transportées dans le symbole Pl la démodulation du reste de la trame DVB T2 devient alors impossible. Dans le cas de l'application DVB T2, une inversion de spectre peut intervenir entre l'étage de mixage à l'émission et le syntoniseur à la réception. I1 n'est donc pas toujours possible avant la réception des signaux de savoir côté récepteur si le spectre est inversé.
Selon un mode de mise en oeuvre et de réalisation, il est proposé un procédé et un système de traitement visant à permettre la détection du symbole Pl que le spectre soit inversé ou pas. Selon un aspect, il est proposé un procédé de traitement d'un signal de télévision numérique terrestre susceptible d'avoir subi une inversion de spectre véhiculant un symbole de préambule, le symbole comportant un préfixe et un suffixe, encadrant une partie utile, le préfixe et le suffixe étant respectivement des copies fréquentiellement décalées d'une première et d'une deuxième portion de ladite partie utile, ledit procédé comprenant : -une double détection du préfixe effectuée sur ledit signal comprenant au moins une application d'un retard temporel correspondant à la durée du préfixe, au moins une corrélation entre ledit signal et le signal retardé de la durée du préfixe, un premier décalage fréquentiel correspondant au décalage fréquentiel appliqué à ladite première portion du symbole et un deuxième décalage fréquentiel opposé au premier; -une double détection du suffixe effectuée sur ledit signal comprenant au moins une application d'un retard temporel correspondant à la durée du suffixe, au moins une corrélation entre ledit signal et le signal retardé de la durée du suffixe, un troisième décalage fréquentiel correspondant au décalage fréquentiel appliqué à ladite deuxième portion du symbole et un quatrième décalage fréquentiel opposé au troisième; -une double multiplication finale des résultats des doubles détections de façon à délivrer deux informations de sortie respectivement représentatives des détections du symbole de préambule lors d'une inversion de spectre et lors d'une non inversion de spectre. Ainsi, les doubles détections de préfixe et de suffixe ainsi que la double multiplication finale permettent de détecter le symbole de préambule véhiculé par le signal qu'il y ait ou non inversion de spectre. Ces doubles détections peuvent être effectuées en parallèle ou séquentiellement. Cela étant lorsque les doubles détections sont effectuées en parallèle, il est particulièrement avantageux que la double détection du préfixe comprenne une application du retard correspondant à la durée du préfixe et que les premier et deuxième décalages fréquentiels soient effectués postérieurement à ladite application du retard correspondant à la durée du préfixe. De même, la double détection du suffixe comprend une application du retard correspondant à la durée du suffixe et les troisième et quatrième décalages fréquentiels sont effectués postérieurement à ladite application du retard correspondant à la durée du suffixe. Ainsi il n'est pas nécessaire de doubler toutes les étapes de détection de préfixe et de suffixe pour couvrir le cas où il y a inversion de spectre et le cas où il n'y a pas inversion de spectre.
Seule l'étape de décalage fréquentiel est sensible à l'inversion du spectre, et en basculant cette étape vers la fin, les étapes précédentes peuvent être mises en commun. Notamment, les applications de retards qui ne sont pas sensibles à l'inversion ne sont pas doublées, cela permet une économie des cellules mémoire généralement utilisées dans des mémoires tampons pour réaliser les décalages temporelles. C'est d'autant plus avantageux que la surface occupée par les opérateurs logiques effectuant les étapes de calcul est faible en comparaison de la grande quantité de cellule mémoire nécessaire aux étapes de détection de préfixe et de suffixe.
Selon un autre aspect, il est proposé un système de traitement d'un signal de télévision numérique terrestre susceptible d'avoir subi une inversion de spectre et véhiculant un symbole de préambule, le symbole comportant un préfixe et un suffixe, encadrant une partie utile, le préfixe et le suffixe étant respectivement des copies fréquentiellement décalées d'une première et d'une deuxième portion de ladite partie utile, ledit système comprend : - des premiers moyens de traitement configurés pour effectuer une double détection de préfixe, comportant au moins un retardateur de préfixe configuré pour appliquer un retard temporel correspondant à la durée du préfixe, au moins un corrélateur configuré pour effectuer une corrélation entre ledit signal et le signal retardé de la durée du préfixe, un premier étage de décalage fréquentiel configuré pour appliquer un premier décalage fréquentiel correspondant au décalage fréquentiel appliqué à ladite première portion du symbole et un deuxième étage de décalage fréquentiel opposé configuré pour appliquer un deuxième décalage fréquentiel opposé au premier décalage fréquentiel ; - des deuxièmes moyens de traitement configurés pour effectuer une double détection de suffixe, comportant au moins un retardateur de suffixe configuré pour appliquer un retard temporel correspondant à la durée du suffixe, au moins un corrélateur configuré pour effectuer une corrélation entre ledit signal et le signal retardé de la durée du suffixe, un troisième étage de décalage fréquentiel configuré pour appliquer un troisième décalage fréquentiel correspondant au décalage fréquentiel appliqué à ladite deuxième portion du symbole et un quatrième étage de décalage fréquentiel opposé configuré pour appliquer un quatrième décalage fréquentiel opposé au troisième décalage fréquentiel ; - deux multiplicateurs des résultats des moyens de traitement de façon à délivrer deux informations de sortie respectivement représentatives des détections du symbole de préambule lors d'une inversion de spectre et lors d'une non inversion de spectre. Selon un mode de réalisation, les premiers moyens de traitement comportent un retardateur de préfixe, et le premier et le deuxième étages de décalage fréquentiel sont situés en aval du retardateur de préfixe. Selon un mode de réalisation, les deuxièmes moyens de traitement comportent un retardateur de suffixe, et le troisième et le quatrième étages de décalage fréquentiel sont situés en aval du retardateur de suffixe. Selon un autre mode de réalisation, le retardateur de suffixe est commun aux premiers et deuxièmes moyens de traitement et le retardateur de préfixe comprend le retardateur de suffixe et un retardateur additionnel. Ainsi, il est possible d'économiser dans les retardateurs, l'emplacement mémoire correspondant à la durée du préfixe. Selon un mode de réalisation supplémentaire, les premiers moyens de traitement comportent un premier et un deuxième filtre à réponse impulsionnelle infinie, le premier filtre formant le deuxième étage de décalage fréquentiel et un moyenneur mobile apte à calculer une moyenne glissante d'échantillons sur une durée correspondant à la durée de ladite partie utile du symbole et le deuxième filtre formant le premier étage de décalage fréquentiel et le moyenneur mobile.
Selon un mode de réalisation supplémentaire, les deuxièmes moyens de traitement comportent un premier et un deuxième filtre à réponse impulsionnelle infinie, le premier filtre formant le quatrième étage de décalage fréquentiel et un moyenneur mobile apte à calculer une moyenne glissante d'échantillons sur une durée correspondant à la durée de ladite partie utile du symbole et le deuxième filtre formant le troisième étage de décalage fréquentiel et le moyenneur mobile. Ainsi, les moyens de traitement peuvent être facilement réalisés. Selon un autre mode de réalisation, les premiers et deuxième filtres à réponse impulsionnelle infinie des premiers moyens de traitement ont conjointement un bloc commun, ledit bloc commun comprenant un retardateur reliée à l'entré du bloc et configuré pour appliquer un retard égal à la durée de ladite partie utile du signal et un soustracteur relié à la sortie du retardateur et à l'entrée du bloc.
Selon un autre mode de réalisation, les premiers et deuxième filtres à réponse impulsionnelle infinie des deuxièmes moyens de traitement ont conjointement un bloc commun, ledit bloc commun comprenant un retardateur configuré pour appliquer un retard égal à la durée de ladite partie utile du signal relié à l'entré du bloc et un soustracteur relié à la sortie du retardateur et à l'entrée du bloc. Ainsi pour chaque moyen de traitement, seule une partie filtre à réponse impulsionnelle est doublée. Selon un autre mode de réalisation, les retardateurs de préfixe, de suffixe et du bloc commun comprennent une chaine de retardateurs connectée à l'entrée du système. I1 est ainsi possible d'utiliser une seule mémoire, cette mémoire pouvant par ailleurs être réutilisée. De plus, grâce à la mise en commun, la capacité de cette mémoire est inférieure à la somme des mémoires des blocs de décalage temporel. Selon un autre aspect, il est proposé un dispositif de réception d'un signal DVB-T2 comportant un système de détection tel que défini précédemment. D'autres avantages et caractéristiques de l'invention apparaîtront à l'examen de la description détaillée de modes de mise en oeuvre et de réalisation, nullement limitatifs, et des dessins annexés, sur lesquels : - la figure 1 illustre le principe de fonctionnement d'un récepteur DVB-T2, - la figure 2 illustre la structure d'un symbole Pl, - la figure 3 illustre un principe de détection d'un symbole Pl conforme à la norme ETSI TR 102 831, - la figure 4 illustre l'amplitude en sortie du système de détection lorsqu'un symbole Pl est détecté, - la figure 5 illustre de manière schématique un mode de réalisation du système de détection d'un symbole Pl selon l'invention, - la figure 6 illustre de manière schématique un mode de réalisation du système de détection d'un symbole Pl selon l'invention, - la figure 7 illustre de manière schématique un deuxième mode de réalisation du système de détection d'un symbole Pl selon l'invention ; et La figure 1 représente un dispositif SYS de réception de signaux de réception numérique terrestre, par exemple conforme à la norme DVB-T2 défini notamment dans le document ETSI TR 102831 V0.9.6 (2009-01). L'homme du métier pourra se référer à toutes fins utiles à cette norme. Il comprend des moyens de prétraitement MREC du signal, des moyens de démodulation MDEM, et des moyens de traitement MT. Les moyens MREC de structure classique et connue en soi, comprennent par exemple des amplificateurs, des filtres et des moyens de transposition de fréquence. Ils sont configurés pour recevoir le signal de télévision numérique terrestre STV et réaliser des prétraitements tels que la transposition de fréquence en bande de base, et délivrent un signal prétraité SR en bande de base comportant une composante en phase I et une composante en quadrature de phase Q. La sortie des moyens de MREC comporte donc deux voies I et Q que l'on a représentées à des fins de simplifications sur cette figure par un seul trait. Pour les calculs de détection de symbole des figures suivantes (figures 3, 4, 5, 6, 7), le signal SR peut être assimilé à un signal complexe dont la composante I forme la partie réelle et la composante Q la partie imaginaire. La voie physique I est censée véhiculer effectivement la composante I du signal SR et la voie physique Q est censée véhiculer effectivement la composante Q du signal SR. Cependant il peut arriver qu'il y ait une inversion de spectre, à la réception. Dans ce cas cela peut se traduire par le fait que la voie physique I véhicule la composante Q du signal tandis que la voie physique Q véhicule la composante I du signal. Comme on le verra plus en détail ci après, il est important de pouvoir détecter cette inversion de spectre.
Le système de traitement du signal SR pouvant avoir subi une inversion de spectre, comprend essentiellement les moyens de démodulation MDEM configurés pour démoduler ce signal SR. Le signal SR est en fait ici un signal OFDM (Orthogonal Frequency Division Multiplexing selon un acronyme anglo-saxon bien connu de l'homme du métier) comportant des symboles véhiculés au sein de trames appelées trames T2 dans la norme ETSI TR 102 831 V0.9.6 (2009-01). La démodulation du signal SR comprend notamment l'application d'une transformée de Fourier rapide. Cela étant, pour réaliser cette transformée de Fourier rapide FFT (Fast Fourrier Transform selon un acronyme anglo saxon bien connu de l'homme du métier), il est nécessaire de supprimer des intervalles de garde et de connaitre la taille de FFT. Chacun des symboles OFDM du signal SR est en effet espacé du symbole OFDM suivant d'un intervalle de garde de manière à éviter l'interférence inter symbole après la démodulation. I1 est nécessaire de supprimer cette intervalle de garde pour réaliser correctement la transformée de Fourrier. Par ailleurs, les symboles OFDM nécessitent une taille de FFT qui est variable ; il est nécessaire avant de réaliser la transformée de Fourier de disposer de cette information. Cette information est contenue dans un symbole particulier de la trame T2, appelé le symbole Pl. Pour réaliser la démodulation, les moyens de démodulation MDEM comprennent donc des moyens DetPl de détection du symbole Pl, des moyens DecPl de décodage du symbole Pl, des moyens DecaFreq d'application d'un décalage fréquentiel, des moyens DetGI de détection de la taille des intervalles de garde, des moyens SuppGl de suppression des intervalles de garde et des moyens App1iFFT d'application d'une transformée de Fourier rapide. Les moyens DetPl délivrent aux moyens DecaFreq la valeur fine Fine_freq du décalage de fréquence. Les moyens DecP1 informent les moyens DecaFreq de la valeur grossière Coarse_freq de la correction de fréquence à appliquer, les moyens de décodage DecPl délivrent une information EnableGID pour marquer les échantillons du signal SRA appartenant à un symbole OFDM classique et ceux appartenant à un symbole Pl afin que la détection d'intervalle prenne en compte le symbole Pl et une information FFT_size correspondant à la taille de la transformée de Fourier FFT. Les moyens de décalage fréquentiel DecaFreq appliquent un décalage fréquentiel sur le signal SR de manière à obtenir un signal SRA aligné fréquentiellement pour la transformée de Fourrier. Les moyens de décalage fréquentiel DecaFreq ont besoin des deux informations Fine_freq et Coarse_freq pour réaliser le décalage fréquentiel.
I1 apparaît donc que dans le système conforme à la norme DVB-T2 défini notamment dans le document ETSI TR 102831, les moyens de décalage fréquentiel DecaFreq ne peuvent pas appliquer le décalage fréquentiel sur la trame dans laquelle le symbole P1 a été détecté mais sur la trame suivante. En effet, comme cela va être illustré ci après le temps de détection DDetPl du symbole P1 est déjà supérieur à la durée du symbole P1, les informations contenues dans la trame à la suite du symbole P1 ne peuvent donc pas être traitées par les moyens de décalage fréquentiel DecaFreq. C'est préjudiciable car l'étape de détection et de décodage du symbole P1 de manière à déterminer la fréquence (Fine_freq et Coarse_freq) doit notamment être réalisée à chaque changement de canal ou zapping selon un terme anglo-saxon bien connu de l'homme du métier. Plus généralement, l'étape de détection et de décodage du symbole P1 doit être réalisée à chaque capture du canal RF par le démodulateur (ou « lock » selon un terme anglo-saxon bien connu de l'homme du métier). Les moyens DetGI déterminent le cas échéant la valeur de la taille de l'intervalle de garde GIsize ainsi que la synchronisation symbole Synchrosymbol.
Les moyens de suppression SuppGl peuvent à partir de ces informations transmises par les moyens DetGI et de la synchronisation trame Synchro_Frame transmise par les moyens DetPl supprimer les intervalles de garde sur le signal SRA de manière à obtenir le signal SRAS.
Finalement, avec l'information de taille de FFT les moyens App1iFFT peuvent appliquer sur le signal SRAS une transformée de Fourrier rapide de manière à obtenir un signal SAT. Pour cela les moyens App1iFFT utilisent une mémoire tampon CIRCBUFF de taille 32 kbit par exemple dans le cas de symboles OFDM ayant une taille de FFT maximum de 32kbit. Cette mémoire est située dans les moyens SuppGI. Les moyens de traitements MT comprennent notamment des mémoires, des multiplexeurs, des démultiplexeurs et des calculateurs.
Ils sont notamment configurés pour effectuer des traitements finaux de démodulation tels que des corrections de phases et d'amplitudes sur les porteuses OFDM, des affectations des symboles des porteuses OFDM (demapping OFDM selon un terme anglo-saxon bien connu de l'homme du métier), des désentrelacements, des corrections d'erreur et des traitements vidéos tel qu'un décodage du type MPEG sur le signal SAT de façon à délivrer des images destinées à être affichées sur un écran de télévision. Les moyens DetPl, DecPl, DetGI, SuppGI, DecaFreq et App1iFFT sont préférentiellement réalisés sous la forme de blocs logiciels ou matériels (hardware selon un terme anglo-saxon bien connu de l'homme du métier), autonomes ou contrôlés par un microprocesseur. Selon un aspect de l'invention, il est proposé d'améliorer la détection du symbole P1 mise en oeuvre par les moyens DetPl en détectant automatiquement une éventuelle inversion de spectre. Sur la figure 2 est représenté un symbole P1 en fonction du temps. I1 comprend trois parties ou trois champs C, A, B ayant respectivement une durée TC, TA et TB, avec selon un mode de réalisation : TA+TB+TC = 1024 . T, T étant une période élémentaire TC = 542 . T TB = 484 . T On définit également un paramètre K tel que 2K = TC- TB Le symbole Pl se situe en début de trame DVB-T2. Le champ A correspond à une partie utile comprenant les informations qui servent notamment à décoder le reste de la trame. Les champs C et B sont respectivement un préfixe et un suffixe résultant des copies fréquentiellement décalées d'une fréquence fSH d'une portion du champ A. Plus précisément, le champ C est une copie du début (les 542 premiers échantillons) du champ A et le champ B est une copie de la fin (les 482 derniers échantillons) du champ A. La fréquence fSH peut être exprimée en fonction de la période élémentaire : fSH = 1 1024- T
On peut décrire le symbole Pl sous la forme des équations suivantes : j.27c t Pi (t)= P1A(t) - e 1024T lorsque 0 <- t /T 542
P l (t)= P1A(t -542.T) lorsque 542 t / T 1566 J2t P 1(t)= P1A(t -1024.T) - e 1024T lorsque 1566 <- t / T 2048 t P l (t)= 0 dans les autres cas. où P 1 A (t) l'expression de la valeur de A en fonction du temps t. Sur la figure 3, est représenté le principe de fonctionnement d'un système de détection de ce symbole Pl conforme à la norme ETSI TR 102 831. Le système de détection comprend un bloc de décalage fréquentiel DF, une branche de détection du préfixe PC et une branche de détection du suffixe SC, un retardateur RTA et des moyens de multiplication.
Le bloc de décalage fréquentiel DF applique sur le signal SR comprenant une composante I et Q, un décalage de fréquence correspondant à une diminution de la fréquence du signal reçu. La valeur de la diminution de fréquence est égale à la valeur de la fréquence fSH.
La branche PC de détection du préfixe, ou partie C du symbole Pl, comprend un retardateur RTC configuré pour appliquer un retard de la durée TC au signal décalé fréquentiellement et un bloc de conjugaison * configuré pour appliquer au signal retardé une opération de conjugaison complexe de manière à obtenir un signal intermédiaire. La branche de détection PC comprend en outre un multiplieur Ml configuré pour multiplier le résultat intermédiaire et le signal SR, et un bloc de moyenne mobile MM configuré pour réaliser une moyenne mobile sur les résultats de la multiplication pendant la durée TA de la multiplication. La sortie du bloc de moyenne mobile MM correspond à la sortie de la branche de détection du préfixe. A cette sortie est également appliqué par le retardateur RTA un retard de la valeur TA de manière à réaligner la sortie de la branche de détection du préfixe avec la sortie de la branche de détection du suffixe. La branche SC de détection du suffixe, ou partie B du symbole Pl, comprend un retardateur RTB configuré pour appliquer un retard de la durée TB au signal SR et un bloc de conjugaison * configuré pour appliquer au signal retardé une opération de conjugaison complexe de manière à obtenir un signal intermédiaire. La branche de détection SC comprend en outre un multiplieur M2 configuré pour multiplier le résultat intermédiaire et le signal décalé fréquentiellement, et un bloc de moyenne mobile MM configuré pour réaliser une moyenne mobile sur les résultats de la multiplication pendant la durée TA. La sortie du bloc de moyenne mobile correspond à la sortie de la branche de détection du suffixe. La sortie de la branche de détection du suffixe et la sortie de la branche de détection du préfixe sont alors multipliées après réalignement par le retardateur RTA par les moyens de multiplication pour former la sortie du système de détection du symbole Pl. La figure 4 représente 5 courbes Cl, C2, C3, C4, C5 et trois signaux représentés sous la forme d'une succession de champs. La première courbe Cl correspond à l'amplitude en fonction du temps du signal en sortie de la branche de détection du préfixe. La deuxième courbe C2 correspond à l'amplitude en sortie de la branche de détection du suffixe. Les courbes C3 et C4 correspondent aux courbes Cl et C2 réalignées. La courbe C5 correspond au résultat de la multiplication des courbes C3 et C4.
Le premier signal est un signal S1 comprenant un symbole Pl. Le deuxième signal S2 correspond au signal à la sortie du retardateur RTC dans la branche de détection du préfixe. Le troisième signal S3 correspond au signal à la sortie du retardateur RTB dans la branche de détection du suffixe. Les courbes Cl et C2 correspondent aux amplitudes des signaux au niveau respectivement de la sortie de la branche de détection du préfixe et de la sortie de la branche de détection du suffixe.
Concernant la courbe Cl, pour le temps compris entre 0 et Tl, le signal S2 ne contient plus le symbole Pl, et la courbe Cl représentant le produit de corrélation de S1 et S2 est minimum. Pour le temps compris entre Tl et T2, le champ du signal S1 est A et le champ du signal S2 est C. Or ces deux champs sont corrélés puisque le champ C est une copie du début du champ A. Ainsi, l'amplitude de la courbe Cl qui correspond au produit de corrélation de S1 et S2 augmente et atteint un palier au temps T2 lorsque l'ensemble du champ C du signal S2 est multiplié avec le signal S1. A partir du temps T3, ce sont respectivement le champ B et le début du champ A qui sont présents dans les signaux S1 et S2. Ainsi, la courbe Cl diminue étant donné que le champ B est une copie de la fin du champ A. Concernant la courbe C2, pour le temps avant T3, ce sont respectivement la fin du champ A et le début du champ A qui sont présents dans les signaux S1 et S3. La courbe C2 représentant le produit de corrélation des signaux S1 et S3 est donc minimum. A partir de T3, c'est le début du champ B qui est présent dans le signal S1 et la fin du champ A qui est présent dans le signal S3. La corrélation représentée par C2 augmente donc pour atteindre un palier.
A partir de T5, le signal S1 ne contient plus le symbole Pl et la moyenne mobile ne permet plus que d'atteindre une partie du champ B qui diminue, donc au fur et à mesure la corrélation représentée par C2 diminue.
A partir de T6, la moyenne mobile réalisée sur les derniers résultats pendant un temps TA ne permet plus d'atteindre le champ B dans le signal S1, la corrélation est donc minimum. On observe deux différences entre les deux courbes C l et C2.
D'une part, Cl a un palier plus étroit que C2 (cela est dû au temps TB du suffixe qui est moins important que celui du préfixe TC). D'autre part, l'augmentation de C2 intervient après celle de Cl (cela est dû au fait que le champ C copie le début du champ A tandis que le champ B copie la fin du champ A).
La multiplication des courbes C3 et C4 donne la forme représentée dans la courbe C5 lorsque une partie C et une partie B sont détectées c'est-à-dire lorsqu'un symbole Pl est détecté. En d'autres termes, pour détecter le symbole Pl, on doit identifier en sortie du système illustré sur la figure 3 un signal ayant la forme de la courbe C5. I1 apparait donc que la durée de détection d'un symbole Pl est donc la durée allant de l'instant de réception du symbole Pl jusqu'au temps T5. C'est-à-dire avec les valeurs suivantes: Tl-T2 = TC T3-T2 = TA-TC = TB T4-T3 = TB T5-T4 = TA-TB = TC T6-T5 = TB TC- TB = 2K avec K = 30. la durée de détection est la durée du symbole Pl additionnée de la durée du préfixe C. Lors d'une inversion de spectre, même si le signal SR est un symbole Pl, la courbe C5 ne peut pas être détectée en sortie du système illustré figure 3. Selon un aspect, l'invention propose de détecter le symbole P l qu'il y ait ou pas une inversion de spectre. Pour cela on réalise une double détection de préfixe et de suffixe, une pour le cas où il y a inversion de spectre, une autre pour le cas où il n'y a pas inversion de spectre.
Cette double détection peut être réalisée séquentiellement. En d'autres termes, dans un premier temps on applique un décalage fréquentiel puis on essaye de détecter le symbole Pl en utilisant par exemple les deux branches PC et SC du système de la figure 3, puis dans un deuxième temps on applique un décalage fréquentiel opposé et on essaye de détecter le symbole Pl de la même façon. Ainsi, qu'il y ait ou pas inversion de spectre, si un symbole Pl est présent, une des deux détections l'indiquera. Cette double détection peut être aussi réalisée en parallèle simplement en doublant le système de la figure 3 (une première copie du système effectuant un décalage fréquentiel et une deuxième copie du système effectuant un décalage fréquentiel opposé, les deux copies étant en parallèle). Cette double détection peut également être réalisée de façon plus avantageuse en mettant en commun une partie des opérations doublées. Ainsi, pour la double détection du préfixe on peut appliquer une seule fois les retards qui sont en amont des décalages fréquentiels. De même pour la double détection du suffixe on peut appliquer une seule fois les retards qui sont en amont des décalages fréquentiels.
Cette dernière variante va faire l'objet d'une description plus détaillée dans les figures 5 à 7 ci après. La figure 5 représente de manière schématique un système de détection de signal P l qui est doublé avec un décalage fréquentiel opposé ou pas pour détecter le symbole Pl qu'il y ait ou non inversion de spectre dans le signal SR. Le système comprend donc deux sorties, une pour le cas avec inversion et une autre pour le cas sans inversion et quatre branches de détection : - une première branche BP1 pour détecter le préfixe lorsqu'il y a inversion de spectre, - une deuxième branche BP2 pour détecter le préfixe lorsqu'il n'y a pas inversion de spectre, - une première branche BS1 pour détecter le préfixe lorsqu'il y a inversion de spectre, - une deuxième branche BS2 pour détecter le préfixe lorsqu'il n'y a pas inversion de spectre. Les branches BP1 et BP2 ont une partie commune BP, ayant une sortie BPS et deux entrées EP1 et EP2 par lesquelles entre le signal prétraité, SR. Les branches BP1 et BP2 comprennent dans leur partie commune BP, un premier bloc retardateur RTC configuré pour appliquer un décalage temporel égal à TC. La partie commune BP comprend en aval du bloc retardateur RTC un bloc de conjugaison * configuré pour appliquer une opération de conjugaison et des moyens de multiplication MP reliés en entrée au premier bloc de conjugaison * et à la deuxième entrée EP2. La partie BP des branches BPI et BP2 comprend en outre un premier bloc retardateur RTA configuré pour appliquer un décalage temporel égal à TA de manière à réaligner les résultats en sortie des branches BP1 et BP2 avec ceux en sortie des branches BS1 et BS2. Chacune des branches BPI et BP2 comprend en outre un filtre à réponse impulsionnelle infinie respectivement FRIIP1 et FRIIP2. Le filtre à réponse impulsionnelle infinie FRIIP1 comprend un premier bloc B1 situé sur la partie commune BP. Le premier bloc B1 comprend un bloc retardateur RTA et un soustracteur SM dont la sortie est reliée à la sortie du bloc B1. L'entrée du bloc B1 est reliée au bloc RTA et au soustracteur qui est configuré pour réaliser la différence entre la sortie du bloc RTA et l'entrée du bloc B1. Le filtre FRIIP1 comprend en outre un deuxième bloc B21 comprenant un sommateur SO ayant une première entrée reliée à la sortie du premier bloc et une sortie rebouclée reliée à une deuxième entrée du sommateur SO. La sortie rebouclée étant multipliée par l'intermédiaire d'un multiplicateur fixe (c'est-à-dire un multiplicateur dont l'un des deux opérandes est fixé) par une exponentielle complexe négative avec en exposant la fréquence fSH. Le filtre à réponse impulsionnelle infinie FRIIP2 comprend le premier bloc B1 et un deuxième bloc B22. Le bloc B22 diffère du bloc B21 en ce que l'exponentielle complexe ayant en exposant la fréquence fSH est positive. Comme on peut le voir, selon l'invention, le premier bloc est commun aux deux filtres à réponse impulsionnelle infinie FRIIP1 et FRIIP2, seul le deuxième bloc est doublé. Les deuxièmes blocs B21 et B22 des filtres FRIIP1 et FRIIP2 respectivement sont des filtres résonateurs du premier ordre, stable avec une fréquence de résonnance fSH. Comme on va le montrer ci après par exemple pour le filtre à réponse impulsionnelle infinie FRIIP1, les filtres à réponse impulsionnelle infinie réalisent une opération de décalage fréquentiel correspondant à une diminution ou une augmentation de la fréquence d'une valeur fSH suivie d'une opération de moyenne mobile pendant le temps TA.
En effet, les transformées en z des opérations précitées sont respectivement : H0(z) = 1 pour le décalage fréquentiel 1-z -e-j.2c/1024 correspondant à une diminution de la fréquence H1(z)=1-z-1024 pour la moyenne mobile pendant le temps TA La transformée en z de l'ensemble est donc : s(z) = H(z) = 1 1 z loza e(z) 1- z .e ;27c,1024 avec s(z) et e(z) la sortie et l'entrée Cette transformé peut s'écrire sous la forme s(z)=s(z).z-l.e-j27c/1°24+e(z).(1-z-1024 ), c'est-à-dire : s = s _ .e '27c~1024 + en - e _ qui correspond au filtre à réponse n n l n 1024 25 impulsionnelle FRIIP1. Plus précisément, le filtre FRIIP1 réalise le décalage fréquentiel correspondant à une diminution de la fréquence d'une valeur fSH suivi d'une moyenne mobile pendant le temps TA. Le filtre FRIIP2 réalise le décalage fréquentiel correspondant à une 30 augmentation de la fréquence d'une valeur fSH suivi d'une moyenne mobile pendant le temps TA.
L'opération de moyenne mobile pendant le temps TA combinée avec en amont les opérations de conjugaison du bloc de conjugaison * et de multiplication des moyens de multiplications MP correspondent à une corrélation entre le signal prétraité SR et le signal SR retardé d'une durée TC. De manière analogue aux deux branches BP1 et BP2, les branches BS1 et BS2 ont une partie commune BS, ayant une sortie BSS et deux entrées ES1 et ES2 par lesquelles entre le signal prétraité SR. La structure de la partie commune BS diffère de la structure de la partie commune BP en ce que le bloc retardateur RTC est remplacé par bloc retardateur RTB, appliquant le retard TB et en ce que le premier bloc retardateur RTA situé en aval des moyens de multiplication MP est supprimé. Chacune des branches BS1 et BS2 comprend en outre un filtre à réponse impulsionnelle infinie respectivement FRIIS1 et FRIIS2, respectivement identiques aux filtres FRIIP1 et FRIIP2. Les filtres FRIIS1, FRIIS2, FRIIP1 et FRIIP2 utilisent des multiplicateurs fixes, cela permet de réduire la taille du multiplicateur. Enfin, de manière symétrique aux branches BPI et BP2, l'opération de moyenne mobile pendant le temps TA combinée avec en amont les opérations de conjugaison du bloc de conjugaison * et de multiplication des moyens de multiplications MS correspondent à une opération de corrélation entre le signal SR et le signal SR retardé d'une durée TB.
Le système comprend en outre des premiers moyens de multiplication finale MF1 reliés à la première branche de détection du préfixe BP1 et à la deuxième branche de détection du suffixe BS2, et des deuxièmes moyens de multiplication finale MF2 reliés à la deuxième branche de détection du préfixe BP2 et à la première branche de détection du suffixe BS1. Les branches de détection comprennent chacune en aval des moyens de multiplication finale un bloc de décalage de phase réalisé sous la forme d'une multiplication fixe avec une exponentielle complexe positive ou négative ayant en exposant la valeur 27c 542 1024 Le résultat des moyens MF1 est multiplié par une exponentielle négative et le résultat des moyens MF2 est multiplié par une exponentielle positive. Les sorties SS1 et SS2 du système de la figure 5 correspondent respectivement à une sortie sans inversion et à une sortie avec inversion. Chacune de ces deux sorties est régulièrement analysée. La présence d'une courbe analogue à la courbe C5 de la figure 4, indique la présence du symbole Pl en ayant pris en compte automatiquement l'inversion éventuelle de spectre. La figure 6 présente une variante du mode de réalisation de la figure 5 dans lequel le bloc retardateur RTC de la branche BP est séparé en un premier bloc retardateur RTB pour appliquer un retard TB et un deuxième bloc retardateur R2K pour appliquer un retard 2K, la somme 2K + TB étant égal à TC. Le même bloc RTB peut alors être utilisé dans la partie BS, ce qui conduit à un gain de mémoire. La figure 7 représente de manière schématique un système de détection de signal P 1 avec des résultats au niveau des deux sorties (SS1, sortie sans inversion de spectre et SS2, sortie avec inversion de spectre) identiques à ceux du système illustré dans la figure 5. L'architecture des deuxièmes blocs des filtres à réponse impulsionnelle et des moyens de multiplication finaux MF1, MF2 est également identique. La différence se situe dans les multiplications et les blocs de décalage temporels qui sont tous situés en série de l'entrée recevant le signal prétraité SR. Les multiplications sont dédoublées. En fait les moyens de multiplication MP1 et MP2 correspondent aux moyens de multiplication MP de la figure 5 et les moyens de multiplication MS1 et MS2 correspondent aux moyens de multiplication MS de la figure 5. Dans les modes de réalisation des figures 5 à 7, les blocs de décalage temporel sont avantageusement réalisés sous la forme de retardateurs comprenant des mémoires tampon.
Dans le mode de réalisation illustré figure 7, il est possible étant donné que tous les retards sont en série de réaliser les blocs de décalage temporel sous la forme d'une mémoire tampon d'une taille plus importante et unique.
Cette mémoire aura par ailleurs une taille inférieure à la somme des blocs mémoires utilisés dans la figure 5. En effet une grande parte des blocs de mémoire dans le mode de réalisation illustré figure 5 sont mis en commun dans le mode de réalisation de la figure 7. Par exemple, dans le mode de la figure 5, un retard RTA est nécessaire sur la partie BS, alors que le mode de réalisation de la figure 6 le retard RTA est réalisé par deux bloc retardateurs RTC et RTB, ce dernier étant par ailleurs utilisé séparément pour appliquer le retard RTB. Des tests ont permis de mettre en évidence les avantages suivants de l'invention : - Un système selon la figure 3 qui réaliserait la détection du symbole Pl de manière séquentielle une fois en supposant qu'il n'y a pas d'inversion de spectre, une fois en supposant qu'il y a inversion de spectre, nécessite : 4096 cellules mémoire, 4 multiplieurs, 4 additionneurs et requiert un temps supplémentaire de (du fait de la détection séquentielle) 250 à 500ms ; - Un système selon la figure 3 qui serait doublé pour détecter en parallèle le symbole Pl dans le cas d'une inversion et dans le cas où il n'y a pas d'inversion nécessite : 8092 cellules mémoire, 8 multiplieurs, 8 additionneurs ; - Un système selon le mode de réalisation de la figure 6 nécessite : 3614 cellules mémoire, entre 8 et 10 multiplieurs et 6 additionneurs ; - Un système selon le mode de réalisation de la figure 7 nécessite : 2560 cellules mémoire, entre 10 et 12 multiplieurs et 6 additionneurs. Les modes de réalisation des figures 5 et 6 présentent l'inconvénient de nécessiter de poursuivre le traitement des moyens DecaFreq sur la trame suivant celle dans laquelle le symbole Pl a été détecté. I1 est donc nécessaire d'attendre la durée d'une trame T2, c'est-à-dire environ 250 ms. I1 est proposé selon un autre aspect de l'invention d'éviter d'attendre la trame suivante pour poursuivre la démodulation du signal.
Cela est possible en transmettant comme indiqué sur la figure 7 le signal retardé par l'ensemble de la chaine de retard RTB, RTC, RTB, R2K, RTB, RTC vers les moyens DecaFreq. Ainsi, la chaine de retard est utilisée comme une ligne à retard de manière à appliquer au signal SR un premier retard.
La durée de ce premier retard est TB+TC+TB+T2K+TB+TC c'est-à-dire (TA+TB+TC) + TC étant donné que TB+TC= TA et T2K+TB= TC, et TA+TB+TC correspond à la durée du symbole Pl. (TA+TB+TC) + TC correspond à la durée de détection d'un symbole Pl par le bloc DetPl. On retarde donc le signal d'un retard au moins égal à la durée de détection du symbole Pl. Par ailleurs, étant donné que la durée de décodage du symbole Pl par les moyens DecPl est inférieure à la durée du symbole Pl et que le symbole Pl n'est pas concerné par le décalage fréquentiel, les moyens DecaFreq après avoir reçu le symbole Pl disposent des informations des moyens DecPl et DetPl (Coarse_freq, Fine freq). Ils peuvent donc réaliser le décalage fréquentiel sans attendre la trame suivante. Le décalage fréquentiel est utilisé dans le cas de la recherche de canaux et du changement de canal, ces deux étapes peuvent donc être accélérées. En outre, le mode de réalisation de la figure 1 présente l'inconvénient que les moyens de suppression SuppGl doivent également attendre la trame qui suit celle dans laquelle a été détecté le symbole Pl pour réaliser la suppression des intervalles de garde. I1 est proposé selon un autre aspect de l'invention d'éviter d'attendre une trame suivante avant de réaliser la suppression des intervalles. Pour cela la mémoire tampon CIRCBUFF des moyens SuppGl normalement utilisée par les moyens App1iFFT pour retarder le signal SRA d'un seul symbole OFDM est utilisée pour retarder le signal SRA de plusieurs symboles OFDM. Plus précisément, la mémoire tampon CIRC BUFF est configurée pour retarder d'un nombre de symbole OFDM correspondant à d'un deuxième retard au moins égal à la durée de l'opération des moyens DetGI. Ainsi, après l'application du deuxième retard l'opération des moyens DetGI est réalisée et les moyens SuppGl disposent de la synchronisation trame (Synchro_Frame), de la synchronisation symbole (SynchroSymbol) et de la taille de l'intervalle de garde (GIsize). I1 n'est donc plus nécessaire d'attendre la trame T2 suivante. Cela n'est possible que pour des symboles OFDM ayant une taille de FFT inférieure ou égale à 8kbits dans le cas par exemple d'une mémoire CIRC BUFF de 32kbits. En effet la durée de l'opération des moyens DetGI correspond à 3 symboles OFDM, ce qui représente (dans le cas d'un intervalle de garde de 1/4 la taille de FFT) 3.(8+2) = 30 kbits. L'étape de suppression des intervalles de garde est réalisée pour chaque recherche de canaux. La durée de recherche de canaux pourra donc être améliorée sans adaptation matérielle (conservation de la taille de 32kbit de la mémoire tampon circulaire CIRC BUFF) pour des symboles OFDM ayant une taille inférieure à l6kbits. Bien entendu, il est possible de prévoir une taille de mémoire CIRC BUFFER de manière à obtenir l'amélioration de la durée de recherche de canaux pour toutes les tailles de symboles OFDM prévues par la norme DVB-T2.

Claims (20)

  1. REVENDICATIONS1. Procédé de traitement d'un signal de télévision (SR) numérique terrestre susceptible d'avoir subi une inversion de spectre véhiculant un symbole de préambule (Pl), le symbole comportant un préfixe (C) et un suffixe (B), encadrant une partie utile (A), le préfixe et le suffixe étant respectivement des copies fréquentiellement décalées d'une première et d'une deuxième portion de ladite partie utile, ledit procédé comprenant : -une double détection du préfixe (BPI, BP2) effectuée sur ledit signal comprenant au moins une application d'un retard temporel (RTC) correspondant à la durée du préfixe, au moins une corrélation (MP, *, FRIIPI, FRIIP2) entre ledit signal et le signal retardé de la durée du préfixe, un premier décalage fréquentiel (FRIIP2) correspondant au décalage fréquentiel appliqué à ladite première portion du symbole et un deuxième décalage fréquentiel opposé (FRIIP 1) au premier ; -une double détection du suffixe (BS1, BS2) effectuée sur ledit signal comprenant au moins une application d'un retard temporel (RTB) correspondant à la durée du suffixe, au moins une corrélation (MS, *, FRIISI, FRIIS2) entre ledit signal et le signal retardé de la durée du suffixe, un troisième décalage fréquentiel (FRIIS2) correspondant au décalage fréquentiel appliqué à ladite deuxième portion du symbole et un quatrième décalage fréquentiel opposé (FRII S l) au troisième ; -une double multiplication finale (MF 1, MF2) des résultats des doubles détections de façon à délivrer deux informations de sortie (SS1, SS2) respectivement représentatives des détections du symbole de préambule lors d'une inversion de spectre et lors d'une non inversion de spectre.
  2. 2. Procédé selon la revendication 1, dans lequel la double détection du préfixe comprend une application du retard (RTC) correspondant à la durée du préfixe et les premier et deuxièmedécalages fréquentiels (FRIIP1, FRIIP2) sont effectués postérieurement à ladite application du retard correspondant à la durée du préfixe.
  3. 3. Procédé selon la revendication 1, dans lequel la double détection du suffixe comprend une application du retard (RTB) correspondant à la durée du suffixe et les troisième et quatrième décalages fréquentiels (FRIIS1, FRIIS2) sont effectués postérieurement à ladite application du retard correspondant à la durée du suffixe.
  4. 4. Procédé selon l'une des revendications précédentes, comprenant en outre l'application sur le signal de télévision (SR) d'un premier retard temporel d'une durée au moins égale à la durée de détection du symbole de préambule.
  5. 5. Procédé selon l'une des revendications précédentes, dans lequel le signal comprend des intervalles de garde séparant les différents symboles, et ledit traitement comprend en outre une détection et une suppression des intervalles de garde, et on applique sur le signal un deuxième retard temporel d'une durée au moins égale à la durée de détection de la taille des intervalles de garde.
  6. 6. Procédé selon la revendication 5, comprenant en outre une opération de transformée de Fourier sur le signal débarrassé des intervalles de garde utilisant une mémoire, et on utilise également ladite mémoire pour ladite application du deuxième retard temporel.
  7. 7. Système de traitement d'un signal (SR) de télévision numérique terrestre susceptible d'avoir subi une inversion de spectre et véhiculant un symbole de préambule (Pl), le symbole comportant un préfixe (C) et un suffixe (B), encadrant une partie utile (A), le préfixe et le suffixe étant respectivement des copies fréquentiellement décalées d'une première et d'une deuxième portion de ladite partie utile, ledit système comprend : -des premiers moyens de traitement (BPI, BP2) configurés pour effectuer une double détection de préfixe, comportant au moins un retardateur de préfixe (RTC) configuré pour appliquer un retard temporel correspondant à la durée du préfixe, au moins un corrélateur(MP, *, FRIIPl, FRIIP2) configuré pour effectuer une corrélation entre ledit signal et le signal retardé de la durée du préfixe, un premier étage de décalage fréquentiel (FRIIP2) configuré pour appliquer un premier décalage fréquentiel correspondant au décalage fréquentiel appliqué à ladite première portion du symbole et un deuxième étage de décalage fréquentiel opposé (FRIIPl) configuré pour appliquer un deuxième décalage fréquentiel opposé au premier décalage fréquentiel ; -des deuxièmes moyens de traitement (BS1, BS2) configurés pour effectuer une double détection de suffixe, comportant au moins un retardateur de suffixe (RTB) configuré pour appliquer un retard correspondant à la durée du suffixe, au moins un corrélateur (MS, *, FRIISl, FRIIS2) configuré pour effectuer une corrélation entre ledit signal et le signal retardé de la durée du suffixe, un troisième étage de décalage fréquentiel (FRIIS2) configuré pour appliquer un troisième décalage fréquentiel correspondant au décalage fréquentiel appliqué à ladite deuxième portion du symbole et un quatrième étage de décalage fréquentiel opposé (FRIISl) configuré pour appliquer un quatrième décalage fréquentiel opposé au troisième décalage ; -deux multiplicateurs (MF1, MF2) des résultats des moyens de traitement de façon à délivrer deux informations de sortie (SS1, SS2) respectivement représentatives des détections du symbole de préambule lors d'une inversion de spectre et lors d'une non inversion de spectre.
  8. 8. Système selon la revendication 7, dans lequel les premiers moyens de traitement comportent un retardateur de préfixe (RTC), et le premier et le deuxième étages de décalage fréquentiel (FRIIP2, FRIIPl) sont situés en aval du retardateur de préfixe.
  9. 9. Système selon la revendication 7 ou 8, dans lequel les deuxièmes moyens de traitement comportent un retardateur de suffixe (RTB), et le troisième et le quatrième étages de décalage fréquentiel (FRIIS2, FRIISl) sont situés en aval du retardateur de suffixe.
  10. 10. Système selon la revendication 8 ou 9, dans lequel le retardateur de suffixe (RTB) est commun aux premiers et deuxièmesmoyens de traitement et le retardateur de préfixe (RTC) comprend le retardateur de suffixe (RTB) et un retardateur additionnel (R2K).
  11. 11. Système selon l'une quelconque des revendications 8 à 10, dans lequel les premiers moyens de traitement comportent un premier et un deuxième filtre à réponse impulsionnelle infinie (FRIIPl, FRIIP2), le premier filtre (FRIIPl) formant le deuxième étage de décalage fréquentiel et un moyenneur mobile apte à calculer une moyenne glissante d'échantillons sur une durée (TA) correspondant à la durée de ladite partie utile du symbole et le deuxième filtre (FRIIP2) formant le premier étage de décalage fréquentiel et le moyenneur mobile.
  12. 12. Système selon l'une quelconque des revendications 8 à 11, dans lequel les deuxièmes moyens de traitement comportent un premier et un deuxième filtre à réponse impulsionnelle infinie (FRIISl, FRIIS2), le premier filtre (FRIISl) formant le quatrième étage de décalage fréquentiel et un moyenneur mobile apte à calculer une moyenne glissante d'échantillons sur une durée (TA) correspondant à la durée de ladite partie utile du symbole et le deuxième filtre (FRIIS2) formant le troisième étage de décalage fréquentiel et le moyenneur mobile.
  13. 13. Système selon la revendication 11 ou 12, dans lequel les premiers et deuxième filtres à réponse impulsionnelle infinie (FRIIP1, FRIIP2) des premiers moyens de traitement ont conjointement un bloc commun (B1), ledit bloc commun comprenant un retardateur (RTA) relié à l'entrée du bloc et configuré pour appliquer un retard égal à la durée de ladite partie utile du signal et un soustracteur relié à la sortie du retardateur et à l'entrée du bloc.
  14. 14. Système selon l'une des revendications 1l à 13, dans lequel les premiers et deuxième filtres à réponse impulsionnelle infinie (FRIISl, FRIIS2) des deuxièmes moyens de traitement ont conjointement un bloc commun (B1), ledit bloc commun comprenant un retardateur (RTA) configuré pour appliquer un retard égal à la durée de ladite partie utile du signal relié à l'entré du bloc et un soustracteur relié à la sortie du retardateur et à l'entrée du bloc.
  15. 15. Système selon la revendication 13 ou 14, dans lequel les retardateurs de préfixe, de suffixe et du bloc commun (RTB, RTC, RTA) comprennent une chaine de retardateurs connectée à l'entrée du système.
  16. 16. Système selon l'un des revendications 7 à 15, comprenant en outre des premiers moyens de retard temporel aptes à retarder le signal d'une durée au moins égale à la durée de détection du symbole de préambule.
  17. 17. Système selon la revendication 16 prise en combinaison avec la revendication 15, dans lequel les premiers moyens de retard comprennent ladite chaine de retardateurs.
  18. 18. Système selon l'une des revendications 7 à 17, dans lequel le signal (SR) comprend des intervalles de garde séparant les différents symboles, le système comprenant en outre des moyens de détection de la taille des intervalles de garde et des moyens de suppression des intervalles de garde, lesdits moyens de suppression des intervalles de garde comprennent des deuxièmes moyens de retard temporel pour retarder le signal à son entrée pendant une durée au moins égale à la durée de détection de la taille des intervalles de garde.
  19. 19. Système selon la revendication 18, comprenant en outre en aval des moyens de suppression des intervalles de garde, des moyens (App1iFFT) d'application d'une transformée de Fourier rapide qui utilisent une mémoire, dont une partie au moins forme les deuxièmes moyens de retard temporel.
  20. 20. Dispositif de réception d'un signal DVB-T2 comportant un système tel que défini dans l'une des revendications 7 à 19.
FR1152818A 2011-04-01 2011-04-01 Systeme et procede de traitement d'un symbole de preambule d'un signal de television numerique terrestre Expired - Fee Related FR2973617B1 (fr)

Priority Applications (2)

Application Number Priority Date Filing Date Title
FR1152818A FR2973617B1 (fr) 2011-04-01 2011-04-01 Systeme et procede de traitement d'un symbole de preambule d'un signal de television numerique terrestre
DE102012006453A DE102012006453A1 (de) 2011-04-01 2012-03-30 System und Verfahren zur Verarbeitung eines Präambelsymbols eines terrestrischen Digitalfernsehsignals

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR1152818A FR2973617B1 (fr) 2011-04-01 2011-04-01 Systeme et procede de traitement d'un symbole de preambule d'un signal de television numerique terrestre

Publications (2)

Publication Number Publication Date
FR2973617A1 true FR2973617A1 (fr) 2012-10-05
FR2973617B1 FR2973617B1 (fr) 2013-11-01

Family

ID=44514797

Family Applications (1)

Application Number Title Priority Date Filing Date
FR1152818A Expired - Fee Related FR2973617B1 (fr) 2011-04-01 2011-04-01 Systeme et procede de traitement d'un symbole de preambule d'un signal de television numerique terrestre

Country Status (2)

Country Link
DE (1) DE102012006453A1 (fr)
FR (1) FR2973617B1 (fr)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100296002A1 (en) * 2009-05-20 2010-11-25 Mstar Semiconductor, Inc. Circuit for Detecting a Digital Data Stream and Associated Method
EP2259526A2 (fr) * 2009-06-03 2010-12-08 Sony Corporation Récepteur et procédé de détection et récupération de symboles OFDM
EP2290891A2 (fr) * 2009-08-13 2011-03-02 Sony Corporation Appareil et procédé de réception

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100296002A1 (en) * 2009-05-20 2010-11-25 Mstar Semiconductor, Inc. Circuit for Detecting a Digital Data Stream and Associated Method
EP2259526A2 (fr) * 2009-06-03 2010-12-08 Sony Corporation Récepteur et procédé de détection et récupération de symboles OFDM
EP2290891A2 (fr) * 2009-08-13 2011-03-02 Sony Corporation Appareil et procédé de réception

Also Published As

Publication number Publication date
DE102012006453A1 (de) 2012-11-15
FR2973617B1 (fr) 2013-11-01

Similar Documents

Publication Publication Date Title
EP0879523B1 (fr) Procédé et dispositif de synchronisation temporelle d&#39;un récepteur d&#39;un signal multiporteuse
EP1302016B1 (fr) Synchronisation, dans une station de base, de signaux emis par plusieurs terminaux, pour des systemes de communication fdma
FR2973187A1 (fr) Procede de traitement d&#39;un signal multiporteuses a bancs de filtre pour la synchronisation par preambule
EP2484075B1 (fr) Systèmes de transmission multiporteuse de données numériques et procédés de transmission utilisant de tels systèmes
EP2974194B1 (fr) Récepteur fbmc utilisant une méthode de synchronisation dans le domaine fréquentiel
EP1661348B1 (fr) Procede et dispositif pour ameliorer l&#39;estimation d&#39;un canal de propagation d&#39;un signal multiporteuse
WO2010029225A1 (fr) Systeme de transmission numerique multiporteuse d&#39;un signal utilisant des bancs de filtres et le prechargement de memoires pour l&#39;initialisation
EP2904754B1 (fr) Procede de transmission d&#39;un signal multiporteuse, dispositif de transmission et programme d&#39;ordinateur correspondants
WO2015177468A1 (fr) Procede de transmission d&#39;un signal avec preambule et dispositifs correspondants, signal avec preambule correspondant pour synchronisation d&#39;un recepteur
EP1482648B1 (fr) Récepteur de signal ultra large bande et procédé de réception associé
EP2039102B1 (fr) Procédés de réception et d&#39;émission d&#39;un signal multiporteuse comprenant un préambule comprenant des éléments de données, dispositifs et produits programme d&#39;ordinateur correspondants
EP2975815B1 (fr) Procede de reduction du facteur de crete d&#39;un signal large-bande
EP1074128A1 (fr) Recepteur de signaux multiporteuse a correction de defauts d&#39;egalisation provoques par les deplacement de la fenetre trf
EP3202077A1 (fr) Procédé d&#39;émission d&#39;un signal multi-porteuses, procédé de réception, dispositifs, et programmes d&#39;ordinateurs associés mettant en oeuvre une modulation de type oqam
EP1130861A1 (fr) Méthode d&#39;estimation d&#39;un canal de transmission ou de télécommunications
FR2973617A1 (fr) Systeme et procede de traitement d&#39;un symbole de preambule d&#39;un signal de television numerique terrestre
EP2201735B1 (fr) Synchronisation trame dans un systeme de communication ofdm
FR2840475A1 (fr) Procede de determination de decalage temporel et/ou de puissance d&#39;un signal, circuit et dispositif de reception
EP2146457A1 (fr) Procédé de synchronisation temporelle d&#39;un signal numérique, dispositif et produit programme d&#39;ordinateur correspondants
FR2973616A1 (fr) Systeme et procede de demodulation de symboles d&#39;un signal de television numerique terrestre
EP2153601B1 (fr) Procédé de synchronisation d&#39;un signal multiporteuse, procédé d&#39;émission, dispositifs et programmes d&#39;ordinateur correspondants
FR2830389A1 (fr) Procede et dispositif combinant estimation de canal et synchronisation temporelle pour la reception
FR3022419A1 (fr) Procede d&#39;estimation d&#39;un canal de propagation radioelectrique
FR2821702A1 (fr) Procede et dispositif de reception optimisee
EP2063595A1 (fr) Procédé de generation d&#39;un retard dans le cadre de la transmission d&#39;un signal multiporteuse, produit programme d&#39;ordinateur, moyen de stockage et dispositif correspondant

Legal Events

Date Code Title Description
ST Notification of lapse

Effective date: 20141231