FR2951577A1 - Device for providing high voltage to integrated circuit for erasing and/or programming memory in electronic system, has application unit to apply high voltage to terminals when writing command is detected by monitoring unit - Google Patents
Device for providing high voltage to integrated circuit for erasing and/or programming memory in electronic system, has application unit to apply high voltage to terminals when writing command is detected by monitoring unit Download PDFInfo
- Publication number
- FR2951577A1 FR2951577A1 FR0905026A FR0905026A FR2951577A1 FR 2951577 A1 FR2951577 A1 FR 2951577A1 FR 0905026 A FR0905026 A FR 0905026A FR 0905026 A FR0905026 A FR 0905026A FR 2951577 A1 FR2951577 A1 FR 2951577A1
- Authority
- FR
- France
- Prior art keywords
- voltage
- integrated circuit
- terminal
- high voltage
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
- G11C16/14—Circuits for erasing electrically, e.g. erase voltage switching circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/30—Power supply circuits
Landscapes
- Read Only Memory (AREA)
Abstract
Description
DISPOSITIF POUR FOURNIR UNE HAUTE TENSION D'EFFACEMENT PROGRAMMATION A UN CIRCUIT INTEGRE DEVICE FOR PROVIDING A HIGH VOLTAGE DELEGATION PROGRAMMING TO AN INTEGRATED CIRCUIT
La présente invention concerne un circuit intégré à mémoire comprenant une mémoire effaçable et/ou programmable électriquement au moyen d'une seconde tension supérieure à la tension d'alimentation. The present invention relates to a memory integrated circuit comprising an erasable memory and / or electrically programmable by means of a second voltage greater than the supply voltage.
La présente invention concerne également un dispositif pour fournir une haute tension d'effacement programmation à un circuit intégré. Sur le marché des circuits intégrés à mémoire, il existe actuellement une demande pour des circuits intégrés programmables à très bas coût, de très faible encombrement et ayant un nombre de bornes d'interconnexion minimal (plages de contact). De tels circuits intégrés offrent généralement une mémoire de taille limitée, parfois de quelques dizaines ou centaines de bits. Ils peuvent être reprogrammables par l'utilisateur, ou être programmés en usine une fois pour toutes. La mémoire est généralement du type effaçable et programmable électriquement (EEPROM). Il existe en effet de nombreuses applications pour de tels circuits intégrés à mémoire, comme la réalisation d'étiquettes électroniques ("tags") contenant un numéro de série programmé en usine, la réalisation de circuits de calibration de composants divers (capteurs, éclairages à diode DEL,...) contenant des données de calibration programmées en usine et éventuellement reprogrammables en cours d'utilisation, etc. Pour écrire des données dans leur mémoire, de tels circuits intégrés ont besoin d'une tension d'effacement programmation de forte valeur, classiquement comprise entre 10V et 15V, nettement supérieure à leur tension d'alimentation, de l'ordre de 3 à 5 V. The present invention also relates to a device for providing a high erase programming voltage to an integrated circuit. In the integrated memory IC market, there is currently a demand for programmable ICs at very low cost, very small footprint and having a minimum number of interconnection terminals (contact pads). Such integrated circuits generally offer a memory of limited size, sometimes of a few tens or hundreds of bits. They can be reprogrammable by the user, or be programmed in the factory once and for all. The memory is generally of the electrically erasable and programmable type (EEPROM). There are indeed many applications for such integrated memory circuits, such as the production of electronic tags ("tags") containing a serial number programmed in the factory, the realization of calibration circuits of various components (sensors, lighting, etc.). LED, ...) containing calibration data programmed at the factory and possibly reprogrammable during use, etc. To write data in their memory, such integrated circuits need a high value of erasure voltage programming, typically between 10V and 15V, significantly greater than their supply voltage, of the order of 3 to 5 V.
Dans les années 1980-1990, cette haute tension d'effacement programmation était fournie aux circuits intégrés par l'intermédiaire d'une borne de connexion dédiée. Cette borne de connexion fut ensuite supprimée et remplacée par une pompe de charge embarquée, capable de fournir la tension d'effacement programmation à partir de la tension d'alimentation des circuits intégrés. Il n'est plus envisageable à l'heure actuelle de revenir à cette solution ancienne, car l'ajout d'une telle borne de connexion serait contraire à l'exigence actuelle de réduction du nombre de bornes de connexion des circuits intégrés. L'architecture d'un circuit intégré classique du type considéré ici est représentée schématiquement sur la figure 1. Le circuit intégré ICI comprend une mémoire MEM1 de type EEPROM, un circuit de contrôle CCT1, une pompe de charges CP, un circuit PPCT, une borne de masse PO (GND), une borne Pl recevant une tension d'alimentation Vdd, une borne de connexion P2 pour recevoir et/ou émettre un signal de données ou d'horloge S1, et une borne de connexion P3 pour recevoir ou émettre un signal de données ou d'horloge S2. Le circuit de contrôle CCT1 est configuré pour exécuter des commandes de lecture ou d'écriture de la mémoire reçues par l'intermédiaire des bornes P2, P3. A titre d'exemple, les figures 2A, 2B représentent la forme des signaux S1, S2 lors de la réception d'une commande d'écriture via un bus I2C. Le signal S1 est dans ce cas le signal de données "SDA" ("Serial DAta") prévu par le protocole I2C et le signal S2 est le signal d'horloge "SCL" ("Serial CLock") prévu par ce protocole. La commande est reçue au cours d'une phase El, par l'intermédiaire du signal S1 qui véhicule des bits à 1 et à 0. Le circuit CCT1 déclenche ensuite une phase E2 d'effacement d'une zone cible de la mémoire désignée par In the years 1980-1990, this high erase voltage programming was provided to the integrated circuits via a dedicated connection terminal. This connection terminal was then removed and replaced by an on-board charge pump, capable of supplying the programming erase voltage from the supply voltage of the integrated circuits. It is no longer feasible at this time to return to this old solution, since the addition of such a connection terminal would be contrary to the current requirement to reduce the number of connection terminals of the integrated circuits. The architecture of a conventional integrated circuit of the type considered here is shown schematically in FIG. 1. The integrated circuit ICI comprises an EEPROM memory MEM1, a control circuit CCT1, a charge pump CP, a circuit PPCT, a ground terminal PO (GND), a terminal P1 receiving a supply voltage Vdd, a connection terminal P2 for receiving and / or transmitting a data or clock signal S1, and a connection terminal P3 for receiving or transmitting a data or clock signal S2. The control circuit CCT1 is configured to execute commands for reading or writing the memory received via the terminals P2, P3. By way of example, FIGS. 2A, 2B show the form of the signals S1, S2 when receiving a write command via an I2C bus. The signal S1 is in this case the "SDA" ("Serial DAta") data signal provided by the I2C protocol and the signal S2 is the "SCL" ("Serial CLock") clock signal provided by this protocol. The command is received during a phase E1, via the signal S1 which conveys bits at 1 and 0. The circuit CCT1 then triggers an erase phase E2 of a target zone of the memory designated by
la commande, puis une phase E3 de programmation de cellules mémoire dans la zone cible effacée. A cet effet, le circuit CCT1 active la pompe de charge CP et le circuit PPCT. La pompe de charge CP fournit une haute tension HV au circuit PPCT. Ce dernier met en forme cette haute tension HV et fournit à la mémoire MEM1 une haute tension Vpp d'effacement programmation d'amplitude régulée et de durée contrôlée, par exemple une rampe de tension suivie d'un plateau de tension de valeur proche de la tension HV. Le signal rampe-plateau peut être fourni deux fois à la mémoire, d'abord pendant la phase El et ensuite pendant la phase E2. La prévision d'une pompe de charges embarquée représente toutefois un handicap en termes de prix de revient et de surface de silicium occupée par le circuit intégré. Une pompe de charge nécessite plusieurs condensateurs de l'ordre de quelques pF chacun, occupant une surface de silicium non négligeable. La régulation de la tension HV au moyen du circuit PPCT, pour obtenir la tension Vpp, nécessite par ailleurs une référence de tension stable et une circuiterie spécifique qui occupe une surface de silicium non négligeable. Ainsi, il peut être souhaité de simplifier la structure d'un circuit intégré à mémoire nécessitant une haute tension d'effacement programmation pour écrire des données dans sa mémoire. Indépendamment de cela, il peut également être souhaité de prévoir un dispositif pour fournir une haute tension d'effacement programmation à un ou plusieurs circuits intégrés. Des modes de réalisation de l'invention concernent un dispositif pour fournir à au moins un circuit intégré une haute tension d'effacement et/ou programmation d'une mémoire. Le dispositif comprend au moins une borne de contact destinée à être reliée à au moins une borne de the control, then a phase E3 memory cell programming in the target area erased. For this purpose, the circuit CCT1 activates the charge pump CP and the circuit PPCT. The charge pump CP supplies a high voltage HV to the circuit PPCT. The latter formats this high voltage HV and supplies the memory MEM1 with a high voltage Vpp of programmed amplitude-controlled amplitude erasure of controlled duration, for example a voltage ramp followed by a voltage plateau of value close to the HV voltage. The ramp-plateau signal can be supplied twice to the memory, first during phase E1 and then during phase E2. The prediction of an on-board charge pump, however, represents a handicap in terms of cost and silicon surface occupied by the integrated circuit. A charge pump requires several capacitors of the order of a few pF each, occupying a significant silicon surface. The regulation of the voltage HV by means of the circuit PPCT, to obtain the voltage Vpp, also requires a stable voltage reference and a specific circuitry that occupies a significant silicon area. Thus, it may be desirable to simplify the structure of a memory integrated circuit requiring a high erase programming voltage to write data into its memory. Independently of this, it may also be desired to provide a device for providing a high erase programming voltage to one or more integrated circuits. Embodiments of the invention provide a device for providing at least one integrated circuit with a high erase and / or programming voltage of a memory. The device comprises at least one contact terminal intended to be connected to at least one terminal of
contact du circuit intégré, des moyens pour espionner un signal de données reçu par le circuit intégré, et détecter dans le signal de données une commande d'écriture de la mémoire, et des moyens pour appliquer la haute tension à une borne du circuit intégré lorsqu'une commande d'écriture de la mémoire a été détectée par les moyens de surveillance. Selon un mode de réalisation, le dispositif comprend au moins une borne de contact de données destinée à être reliée à une borne de contact de données du circuit intégré recevant le signal de données, et une unité centrale espion reliée à ladite borne de contact de données et configurée pour surveiller des données apparaissant, sur cette borne et détecter une commande d'écriture. Selon un mode de réalisation, les moyens pour appliquer la haute tension sont configurés pour appliquer la haute tension à la borne de contact de données du dispositif. contact of the integrated circuit, means for spying on a data signal received by the integrated circuit, and detecting in the data signal a write command of the memory, and means for applying the high voltage to a terminal of the integrated circuit when a write command of the memory has been detected by the monitoring means. According to one embodiment, the device comprises at least one data contact terminal intended to be connected to a data contact terminal of the integrated circuit receiving the data signal, and a spy central unit connected to said data contact terminal. and configured to monitor data appearing on this terminal and detect a write command. According to one embodiment, the means for applying the high voltage are configured to apply the high voltage to the data contact terminal of the device.
Selon un mode de réalisation, le dispositif comprend une borne de contact d'alimentation électrique destinée à être reliée à une borne de contact d'alimentation électrique du circuit intégré, et les moyens pour appliquer la haute tension sont configurés pour appliquer la haute tension à la borne de contact d'alimentation électrique du dispositif. Selon un mode de réalisation, le dispositif comprend une borne d'horloge destinée à être reliée à une borne d'horloge du circuit intégré, et les moyens pour appliquer la haute tension sont configurés pour appliquer la haute tension à la borne d'horloge du dispositif. Selon un mode de réalisation, le dispositif comprend une première borne de contact, une seconde borne de contact, un moyen interrupteur agencé entre des première et seconde bornes de contact, et est configuré According to one embodiment, the device comprises a power supply contact terminal intended to be connected to a power supply contact terminal of the integrated circuit, and the means for applying the high voltage are configured to apply the high voltage to the power supply contact terminal of the device. According to one embodiment, the device comprises a clock terminal intended to be connected to a clock terminal of the integrated circuit, and the means for applying the high voltage are configured to apply the high voltage to the clock terminal of the device. According to one embodiment, the device comprises a first contact terminal, a second contact terminal, a switch means arranged between first and second contact terminals, and is configured
pour présenter un état transparent dans lequel le moyen interrupteur relie la première et la seconde borne de contact, et un état non transparent dans lequel le moyen interrupteur déconnecte les première et seconde bornes de contact et relie la première borne de contact à un point de fourniture de la haute tension. Des modes de réalisation de l'invention concernent également un système électronique comprenant au moins un circuit intégré à mémoire comprenant une borne de contact pour la réception d'une haute tension d'effacement et/ou de programmation d'une mémoire, un bus de données connecté au circuit intégré à mémoire, et un dispositif connecté au bus de données et agencé pour espionner des données circulant sur le bus de données, et fournir la haute tension au circuit intégré par l'intermédiaire d'un fil du bus de données lorsque le circuit intégré a reçu une commande d'écriture de la mémoire. Selon un mode de réalisation, le dispositif est configuré pour injecter la haute tension sur un fil du 20 bus de données véhiculant des données. Selon un mode de réalisation, le dispositif est configuré pour injecter la haute tension sur un fil du bus de données véhiculant une tension d'alimentation électrique du circuit intégré. 25 Selon un mode de réalisation, le dispositif est configuré pour injecter la haute tension sur un fil du bus de données véhiculant un signal d'horloge Des modes de réalisation de l'invention concernent également un procédé pour fournir à au moins un circuit 30 intégré une haute tension d'effacement et/ou programmation d'une mémoire supérieure à une tension d'alimentation du circuit intégré, comprenant les étapes consistant à espionner un signal de données reçu par le circuit intégré, détecter dans le signal de données une 35 commande d'écriture de la mémoire, et appliquer la haute for presenting a transparent state in which the switch means connects the first and the second contact terminal, and a non-transparent state in which the switching means disconnects the first and second contact terminals and connects the first contact terminal to a supply point of high voltage. Embodiments of the invention also relate to an electronic system comprising at least one memory integrated circuit comprising a contact terminal for receiving a high erase and / or programming voltage of a memory, a bus of data connected to the memory integrated circuit, and a device connected to the data bus and arranged to spy on data flowing over the data bus, and provide the high voltage to the integrated circuit via a data bus wire when the integrated circuit has received a write command from the memory. According to one embodiment, the device is configured to inject high voltage onto a wire of the data bus carrying data. According to one embodiment, the device is configured to inject the high voltage on a wire of the data bus carrying a power supply voltage of the integrated circuit. According to one embodiment, the device is configured to inject the high voltage onto a data bus wire carrying a clock signal. Embodiments of the invention also relate to a method for providing at least one integrated circuit. a high erase and / or programming voltage of a memory greater than a supply voltage of the integrated circuit, comprising the steps of spying on a data signal received by the integrated circuit, detecting in the data signal a command write memory, and apply the high
tension à une borne du circuit intégré lorsqu'une commande d'écriture de la mémoire a été détectée. Selon un mode de réalisation, le procédé comprend les étapes consistant à connecter ou relier une borne de contact de données d'un dispositif externe à une borne de contact de données du circuit intégré recevant le signal de données, espionner les données apparaissant sur la borne de contact de données du dispositif externe pour détecter une commande d'écriture, et appliquer la haute tension à une borne de contact du circuit intégré. Selon un mode de réalisation, le procédé comprend l'étape consistant à appliquer la haute tension à la borne de contact de données du dispositif. Selon un mode de réalisation, le procédé comprend l'étape consistant à appliquer la haute tension sur borne de contact d'alimentation électrique du circuit intégré. Selon un mode de réalisation, le procédé comprend l'étape consistant à appliquer la haute tension à une borne d'horloge du circuit intégré. voltage at a terminal of the integrated circuit when a write command of the memory has been detected. According to one embodiment, the method comprises the steps of connecting or connecting a data contact terminal of an external device to a data contact terminal of the integrated circuit receiving the data signal, spying on the data appearing on the terminal contacting data of the external device for detecting a write command, and applying the high voltage to a contact terminal of the integrated circuit. According to one embodiment, the method comprises the step of applying the high voltage to the data contact terminal of the device. According to one embodiment, the method comprises the step of applying the high voltage to the power supply contact terminal of the integrated circuit. According to one embodiment, the method comprises the step of applying the high voltage to a clock terminal of the integrated circuit.
Ces différents aspects de la présente invention seront mieux compris à la lecture de la description suivante de modes de réalisation de l'invention, faite à titre non limitatif en référence aux dessins annexés parmi lesquels - la figure 1 précédemment décrite représente un circuit intégré à mémoire classique, - les figures 2A, 2B précédemment décrites représentent des signaux de données et d'horloge reçus par le circuit intégré en relation avec la réception d'une commande d'écriture de données, la figure 3 représente un mode de réalisation d'un circuit intégré à mémoire selon l'invention, - les figures 4A, 4B représentent des signaux de données et d'horloge et une haute tension reçus par le circuit These various aspects of the present invention will be better understood on reading the following description of embodiments of the invention, given without limitation with reference to the appended drawings among which: FIG. 1 previously described represents a memory integrated circuit; 2A, 2B previously described represent data and clock signals received by the integrated circuit in connection with the reception of a data write command, FIG. 3 represents an embodiment of a memory integrated circuit according to the invention, - Figures 4A, 4B show data and clock signals and a high voltage received by the circuit
intégré de la figure 3 en relation avec la réception et l'exécution d'une commande d'écriture de données, - la figure 5 est le schéma électrique d'un mode de réalisation d'un circuit à décalage de tension représenté sous forme de bloc sur la figure 3, - la figure 6 représente un autre mode de réalisation d'un circuit intégré à mémoire selon l'invention, - la figure 7 représente un signal de données et une haute tension reçus par le circuit intégré de la figure 6 en relation avec la réception et l'exécution d'une commande d'écriture, - la figure 8 est le schéma électrique d'un mode de réalisation d'un circuit de découplage représenté sous forme de bloc sur la figure 6, - la figure 9 représente un autre mode de réalisation d'un circuit intégré à mémoire selon l'invention, - la figure 10 est le schéma électrique d'un mode de réalisation d'un régulateur de tension représenté sous forme de bloc sur la figure 9, - la figure 11 représente un système électronique comprenant des circuits intégrés selon l'invention et un dispositif de gestion de tension selon l'invention, - la figure 12 représente une variante de réalisation du système électronique représenté sur la figure 11, - la figure 13 représente un mode de réalisation d'une mémoire représentée sous forme de bloc sur les figures 3, 6 et 9, et - la figure 14 représente un mode de réalisation d'une cellule mémoire de la mémoire de la figure 13. FIG. 3 is a circuit diagram of an embodiment of a voltage shift circuit represented in the form of FIG. FIG. 6 shows another embodiment of a memory integrated circuit according to the invention; FIG. 7 represents a data signal and a high voltage received by the integrated circuit of FIG. 6; in connection with the reception and execution of a write command, - Figure 8 is the circuit diagram of one embodiment of a decoupling circuit shown in block form in Figure 6, - Figure 9 shows another embodiment of a memory integrated circuit according to the invention; FIG. 10 is the electrical diagram of one embodiment of a voltage regulator represented in the form of a block in FIG. 9; Figure 11 shows a system An electronic circuit comprising integrated circuits according to the invention and a voltage management device according to the invention; FIG. 12 represents an alternative embodiment of the electronic system represented in FIG. 11; FIG. 13 represents an embodiment of FIG. a memory represented as a block in FIGS. 3, 6 and 9, and FIG. 14 represents an embodiment of a memory cell of the memory of FIG. 13.
Premier mode de réalisation La figure 3 représente un premier mode de réalisation d'un circuit intégré à mémoire IC2 selon l'invention. Le circuit intégré IC2 comprend des bornes de connexion PO, P1, P2, P3, une mémoire MEM2, un circuit de contrôle CCT2, un circuit minuteur-séquenceur TSCT et First Embodiment FIG. 3 represents a first embodiment of an IC2 integrated circuit according to the invention. The integrated circuit IC2 comprises connection terminals PO, P1, P2, P3, a memory MEM2, a control circuit CCT2, a timer-sequencer circuit TSCT and
un circuit élévateur de tension LSCT ("Level Shifter"). La borne PO est une borne de connexion de masse (GND). La borne P1 est une borne d'alimentation reliée à une ligne d'alimentation interne PSL du circuit intégré, et reçoit une tension d'alimentation Vdd. Les bornes P2, P3 sont des bornes de communication permettant au circuit intégré de recevoir ou d'émettre des signaux de données ou d'horloge S1(Vdd), S2(Vdd) dont la tension maximale n'excède généralement pas la tension Vdd dans des conditions normales de fonctionnement. Le circuit minuteur-séquenceur TSCT est prévu pour recevoir une haute tension HV à l'état brut et la transformer en une tension Vpp d'effacement programmation de la mémoire MEM2 de forme et de durée contrôlée. Le circuit TSCT comprend par exemple un circuit générateur de rampe RG et une minuterie TM ("timer"). Le circuit RG fournit une tension comprenant une rampe de tension suivie d'un plateau de tension Vpp de valeur régulée. La minuterie TM ("timer") désactive le circuit RG et remet la tension Vpp à zéro lorsqu'un laps de temps déterminé est écoulé. Le circuit élévateur de tension LSCT comprend une première entrée connectée à la sortie du circuit TSCT, recevant la tension Vpp, une seconde entrée connectée à la ligne d'alimentation PSL, recevant la tension Vdd, et une sortie fournissant la tension Vpp ou la tension Vdd en l'absence de la tension Vpp. La mémoire MEM2 est par exemple une mémoire effaçable et programmable électriquement EEPROM. Elle présente un noeud d'alimentation N1 prévu pour recevoir la tension Vdd et un noeud d'alimentation N2 prévu pour recevoir la tension Vpp ou la tension Vdd en l'absence de la tension Vpp. Le noeud N1 est connecté à la ligne d'alimentation PSL tandis que le noeud N2 est connecté à la sortie du circuit élévateur de tension LSCT. an LSCT ("Level Shifter") voltage booster circuit. The PO terminal is a ground connection terminal (GND). The terminal P1 is a power supply terminal connected to an internal PSL power supply line of the integrated circuit, and receives a supply voltage Vdd. The terminals P2, P3 are communication terminals allowing the integrated circuit to receive or transmit data or clock signals S1 (Vdd), S2 (Vdd) whose maximum voltage generally does not exceed the voltage Vdd in normal operating conditions. The timer-sequencer circuit TSCT is designed to receive a high voltage HV in the raw state and transform it into a programming clearing voltage Vpp of the memory MEM2 of shape and controlled duration. The TSCT circuit comprises for example a ramp generator circuit RG and a timer TM ("timer"). The circuit RG provides a voltage comprising a voltage ramp followed by a voltage plateau Vpp of regulated value. The timer TM deactivates the RG circuit and resets the voltage Vpp to zero when a certain period of time has elapsed. The voltage boost circuit LSCT comprises a first input connected to the output of the TSCT circuit, receiving the voltage Vpp, a second input connected to the PSL supply line, receiving the voltage Vdd, and an output supplying the voltage Vpp or the voltage Vdd in the absence of the voltage Vpp. The memory MEM2 is for example an erasable and electrically programmable EEPROM memory. It has a supply node N1 provided to receive the voltage Vdd and a supply node N2 provided to receive the voltage Vpp or the voltage Vdd in the absence of the voltage Vpp. The node N1 is connected to the PSL supply line while the node N2 is connected to the output of the voltage booster circuit LSCT.
Le circuit CCT2 assure la gestion d'un protocole de communication pour l'échange de données via un bus de données connecté aux bornes P2, P3 (non représenté). I1 assure également le décodage et l'exécution de commandes de lecture et d'écriture de la mémoire MEM reçues par l'intermédiaire des bornes P2, P3. Le circuit CCT2 peut être réalisé sous forme de machine d'état à logique câblée ("state machine"), de circuit microprogrammé, de microprocesseur, etc. On supposera dans ce qui suit que le circuit CCT2 est configuré pour recevoir les commandes de lecture ou d'écriture de la mémoire via un bus I2C connecté aux bornes P2, P3. Selon l'invention, le circuit intégré IC2 est dépourvu de pompe de charges ou autre moyen permettant de générer la haute tension HV partir de la tension d'alimentation Vdd, et reçoit la haute tension HV par l'intermédiaire de la borne P2. Ainsi, un conducteur WPP relie l'entrée du circuit TSCT à la borne P2. Une opération d'écriture de données dans la mémoire MEM2 comprend d'abord une étape d'envoi d'une commande d'écriture au circuit intégré IC2 puis une étape d'application de la tension HV à la borne P2. Le circuit CCT2 doit attendre que la tension HV apparaisse sur la borne P2 avant d'exécuter la commande. Diverses méthodes peuvent être prévues pour synchroniser l'exécution de la commande d'écriture avec l'apparition de la tension HV. Selon une première méthode, la tension HV est appliquée à la borne P2 après un temps déterminé suivant l'application de la commande. Le circuit CCT2 comporte une minuterie interne qui lui indique que ce temps déterminé est écoulé et qu'il peut activer le circuit TSCT. La minuterie est par exemple un compteur qui compte les cycles du signal d'horloge S2 reçu sur la borne P3. Une telle méthode de synchronisation par comptage présente certaines contraintes et implique notamment une The circuit CCT2 manages a communication protocol for the exchange of data via a data bus connected to terminals P2, P3 (not shown). I1 also decodes and executes memory read and write commands received via terminals P2, P3. The circuit CCT2 can be implemented in the form of a state machine with wired logic ("state machine"), microprogrammed circuit, microprocessor, etc. It will be assumed in the following that the circuit CCT2 is configured to receive the commands for reading or writing the memory via an I2C bus connected to the terminals P2, P3. According to the invention, the integrated circuit IC2 is devoid of a charge pump or other means for generating the high voltage HV from the supply voltage Vdd, and receives the high voltage HV via the terminal P2. Thus, a WPP conductor connects the input of the TSCT circuit to the terminal P2. A data write operation in the memory MEM2 first comprises a step of sending a write command to the integrated circuit IC2 and then a step of applying the voltage HV to the terminal P2. The circuit CCT2 must wait for the voltage HV to appear on the terminal P2 before executing the command. Various methods can be provided for synchronizing the execution of the write command with the appearance of the voltage HV. According to a first method, the voltage HV is applied to the terminal P2 after a determined time following the application of the command. The circuit CCT2 has an internal timer which indicates that this determined time has elapsed and that it can activate the TSCT circuit. The timer is for example a counter which counts the cycles of the clock signal S2 received on the terminal P3. Such a method of synchronization by counting has certain constraints and notably involves a
programmation correspondante de l'organe externe qui applique la tension HV. En effet, afin de fournir la tension HV au bon instant, celui-ci doit lui-même compter le nombre de cycles d'horloge qu'il émet. corresponding programming of the external member which applies the voltage HV. Indeed, in order to provide the HV voltage at the right time, it must itself count the number of clock cycles it emits.
Une seconde méthode prévoit une détection de la tension HV par le circuit intégré et est mise en oeuvre dans le mode de réalisation représenté sur la figure 3. Le circuit intégré IC2 comprend un détecteur de la tension HV, ici un comparateur CMP. Le comparateur CMP a une première entrée recevant la tension Vdd et une seconde entrée reliée à la borne P2 par l'intermédiaire du point milieu d'un pont diviseur de tension. Le pont diviseur de tension comprend par exemple deux résistances Ra, Rb en série connectées entre la borne P2 et la masse. A second method provides for detection of the voltage HV by the integrated circuit and is implemented in the embodiment shown in FIG. 3. The integrated circuit IC2 comprises a voltage detector HV, here a comparator CMP. The comparator CMP has a first input receiving the voltage Vdd and a second input connected to the terminal P2 via the midpoint of a voltage divider bridge. The voltage divider bridge comprises for example two resistors Ra, Rb in series connected between the terminal P2 and ground.
La seconde entrée du comparateur reçoit ainsi une fraction K*V(Sl) de la tension V(Sl) du signal S1 présente sur la borne P2, K étant inférieur à 1 et par exemple égal à 0,6. La sortie du comparateur CMP fournit au circuit CCT2 un signal de détection DET qui est par exemple à "1" (Vdd) quand la tension HV est présente sur la borne P2, et égal à 0 quand la tension Vdd est présente sur la borne P2. Plus particulièrement, quand la tension V(Sl) varie entre 0 et Vdd, la seconde entrée du comparateur CMP reçoit une tension qui varie entre 0 et 0,6*Vdd tandis que la première entrée du comparateur reçoit la tension Vdd. Dans ce cas le signal de détection DET est égal à 0. Quand la tension du signal S1 devient égale à HV, la seconde entrée du comparateur CMP reçoit une tension égale à 0,6*HV, supérieure à la tension Vdd, et le signal DET passe à 1 (Vdd). Les figures 4A, 4B représentent la forme des signaux S1, S2 lors de la réception de la commande d'écriture et lors de son exécution. Comme indiqué plus haut, on suppose que la commande est reçue via un bus I2C, les signaux S1, S2 formant respectivement un signal The second input of the comparator thus receives a fraction K * V (Sl) of the voltage V (Sl) of the signal S1 present on the terminal P2, K being less than 1 and for example equal to 0.6. The output of the comparator CMP provides the circuit CCT2 with a detection signal DET which is for example "1" (Vdd) when the voltage HV is present on the terminal P2, and equal to 0 when the voltage Vdd is present on the terminal P2 . More particularly, when the voltage V (Sl) varies between 0 and Vdd, the second input of the comparator CMP receives a voltage which varies between 0 and 0.6 * Vdd while the first input of the comparator receives the voltage Vdd. In this case the detection signal DET is equal to 0. When the voltage of the signal S1 becomes equal to HV, the second input of the comparator CMP receives a voltage equal to 0.6 * HV, higher than the voltage Vdd, and the signal DET goes to 1 (Vdd). FIGS. 4A, 4B show the shape of the signals S1, S2 during the reception of the write command and during its execution. As indicated above, it is assumed that the command is received via an I2C bus, the signals S1, S2 respectively forming a signal
de données (SDA) et un signal d'horloge (SCL) au sens du protocole I20. On distingue une phase El de réception de la commande d'écriture, une phase E2 d'effacement d'une zone cible et une phase E3 de programmation de cellules mémoire de la zone cible effacée. Phase El : Le signal S1 comprend des bits de protocole de communication "Start", "Ack" ("accusé de réception") et "Stop", et des bits formant la commande d'écriture proprement dite. Celle-ci comprend un code opération, une partie de l'adresse de la zone cible à écrire, par exemple une adresse de colonne, les données à écrire, puis le reste de l'adresse de la zone cible, par exemple une adresse de ligne. Les données l'adresse de colonne et l'adresse de ligne sont appliquées à la mémoire MEM2 par le circuit CCT2, par exemple dans des verrous de programmation, dans un décodeur de colonne et dans un décodeur de ligne de la mémoire, décrits plus loin. Lorsque la phase El est terminée et que la commande d'écriture complète a été reçue, le signal S1 n'oscille plus et reste par exemple égal à 1 (Vdd) tandis que le signal d'horloge S2 continue d'être appliqué au circuit intégré pendant les phases suivantes E2, E3. Phase E2 . - le signal Sl est porté à la haute tension HV ; - le signal de détection DET passe à 1, informant le circuit CCT2 de la présence de la tension HV ; - le circuit CCT2 applique la commande d'activation ACT au circuit TSCT ; le circuit TSCT fournit la tension Vpp sous forme de rampe suivi d'un plateau de tension d'amplitude contrôlée, puis remet la tension Vpp à zéro après un laps de temps déterminé - le signal S1 est ramené à la tension Vdd ; - le signal de détection DET passe à 0, informant le circuit CCT2 de la fin de la phase E2. Phase E3 : - le signal S1 est porté à la haute tension HV ; 5 - le signal de détection DET passe à 1 ; - le circuit CCT2, applique une commande de programmation à la mémoire MEM2 et applique la commande d'activation ACT au circuit TSCT ; - le circuit TSCT fournit la tension Vpp, puis la remet à 10 zéro après un laps de temps déterminé ; - le signal S1 est ramené à la tension Vdd ; - le signal de détection DET passe à 0. Il va de soi que la durée d'application de la tension HV au cours des phases E2, E3 doit être au moins 15 égale et de préférence supérieure au temps nécessaire à l'effacement et la programmation de la zone cible. Par ailleurs, le fait que la tension sur la borne P2 repasse à Vdd entre les deux phases E2, E3 est optionnel et permet seulement de resynchroniser le circuit intégré 20 relativement à la tension HV avant le déclenchement de la phase de programmation E3. Alternativement, un seul créneau de tension HV pourrait être appliqué au circuit intégré pendant les phases E2, E3. Un exemple simple de réalisation du circuit 25 élévateur de tension LSCT est représenté sur la figure 5. Celui-ci comprend deux transistors TP1, TP2 de type PMOS en série et deux transistors TN1, TN2 de type NMOS en série. Chaque groupe de transistors en série est agencé en parallèle entre l'entrée du circuit LSCT recevant la 30 tension Vdd et l'entrée recevant la tension Vpp. Les transistors TN1, TN2 sont montés en diodes. Le point milieu du groupe de transistors TP1, TP2 est connecté au point milieu du groupe de transistors TN1, TN2 et forme la sortie du circuit élévateur de tension. La source du 35 transistor TP1 est reliée à la première entrée du circuit of data (SDA) and a clock signal (SCL) within the meaning of the I20 protocol. There is a reception phase El of the write command, an erase phase E2 of a target zone and a memory cell programming phase E3 of the erased target zone. Phase E1: The signal S1 comprises communication protocol bits "Start", "Ack" ("acknowledgment") and "Stop", and bits forming the actual write command. This includes an operation code, a part of the address of the target area to be written, for example a column address, the data to be written, and the remainder of the address of the target area, for example an address of line. The data column address and line address are applied to the memory MEM2 by the circuit CCT2, for example in programming locks, in a column decoder and in a line decoder of the memory, described later. . When the phase E1 is complete and the complete write command has been received, the signal S1 no longer oscillates and remains for example equal to 1 (Vdd) while the clock signal S2 continues to be applied to the circuit integrated during the following phases E2, E3. Phase E2. the signal S1 is brought to the high voltage HV; the detection signal DET goes to 1, informing the circuit CCT2 of the presence of the voltage HV; the circuit CCT2 applies the activation command ACT to the circuit TSCT; the TSCT circuit supplies the voltage Vpp in the form of a ramp followed by a plateau of controlled amplitude voltage, then resets the voltage Vpp to zero after a determined lapse of time - the signal S1 is brought back to the voltage Vdd; the detection signal DET goes to 0, informing the circuit CCT2 of the end of the phase E2. Phase E3: the signal S1 is brought to the high voltage HV; The detection signal DET goes to 1; the circuit CCT2 applies a programming command to the memory MEM2 and applies the activation command ACT to the circuit TSCT; the circuit TSCT supplies the voltage Vpp and then resets it to zero after a determined period of time; the signal S1 is brought back to the voltage Vdd; the detection signal DET goes to 0. It goes without saying that the duration of application of the voltage HV during the phases E2, E3 must be at least equal to and preferably greater than the time required for the erasure and the programming of the target area. Moreover, the fact that the voltage on the terminal P2 goes back to Vdd between the two phases E2, E3 is optional and only makes it possible to resynchronize the integrated circuit 20 relative to the voltage HV before the triggering of the programming phase E3. Alternatively, a single HV voltage slot could be applied to the integrated circuit during phases E2, E3. A simple example of embodiment of the voltage booster circuit LSCT is shown in FIG. 5. This comprises two PMOS-type transistors TP1, TP2 in series and two NMOS-type transistors TN1, TN2 in series. Each group of series transistors is arranged in parallel between the input of the circuit LSCT receiving the voltage Vdd and the input receiving the voltage Vpp. The transistors TN1, TN2 are mounted in diodes. The mid-point of the group of transistors TP1, TP2 is connected to the midpoint of the group of transistors TN1, TN2 and forms the output of the voltage booster circuit. The source of the transistor TP1 is connected to the first input of the circuit
LSCT tandis que sa grille est reliée à la seconde entrée du circuit LSCT. La source du transistor TP2 est reliée à la seconde entrée du circuit LSCT tandis que sa grille est reliée à la première entrée du circuit LSCT. Le circuit LSCT fonctionne comme un multiplexeur de tension à diodes sans perte de tension grâce aux transistors TP1, TP2, et fournit sur sa sortie la tension qui est la plus élevée, c'est-à-dire la tension Vpp ou la tension Vdd quand la tension Vpp est absente, la sortie du circuit TSCT étant supposée ici maintenir la tension Vpp à 0 en l'absence de la tension HV, pour que le transistor TP2 soit passant. Deuxième mode de réalisation Un deuxième mode de réalisation d'un circuit intégré à mémoire IC3 selon l'invention est représenté sur la figure 6. Le circuit intégré diffère du circuit IC2 en ce qu'il ne comporte pas le circuit minuteur-séquenceur TSCT. L'entrée haute tension du circuit élévateur de tension LSCT est donc reliée directement à la borne de connexion P2 du circuit IC3, ou est reliée à la borne P2 par l'intermédiaire d'un circuit de découplage DCT décrit plus loin. Les entrées du comparateur CMP reçoivent comme précédemment la tension Vdd et une faction K de la tension V(S1) du signal S1, fournie par le pont diviseur Ra, Rb. Comme illustré sur la figure 7, la haute tension appliquée à la borne P2 pendant les phases E2, E3 est de préférence la tension Vpp mise en forme, ayant par exemple la forme d'une rampe suivie d'un plateau de tension régulé, plutôt qu'une haute tension HV à l'état brut sous forme de créneau de tension comme celle appliquée au circuit IC2 (Fig. 4B). Toutefois, l'application de la haute tension HV sans rampe et sans régulation pourrait être envisagée dans certaines applications, en fonction de la robustesse des cellules LSCT while its gate is connected to the second input of the circuit LSCT. The source of the transistor TP2 is connected to the second input of the circuit LSCT while its gate is connected to the first input of the circuit LSCT. The circuit LSCT operates as a diode voltage multiplexer without loss of voltage through the transistors TP1, TP2, and provides at its output the voltage which is the highest, that is to say the voltage Vpp or the voltage Vdd when the voltage Vpp is absent, the output of the TSCT circuit being assumed here to maintain the voltage Vpp at 0 in the absence of the voltage HV, so that the transistor TP2 is conducting. Second Embodiment A second embodiment of an integrated memory circuit IC3 according to the invention is shown in FIG. 6. The integrated circuit differs from the circuit IC2 in that it does not include the timer-sequencer circuit TSCT. The high voltage input of the voltage boost circuit LSCT is therefore connected directly to the connection terminal P2 of the circuit IC3, or is connected to the terminal P2 via a decoupling circuit DCT described below. The inputs of the comparator CMP receive as previously the voltage Vdd and a fraction K of the voltage V (S1) of the signal S1, provided by the divider bridge Ra, Rb. As illustrated in FIG. 7, the high voltage applied to the terminal P2 during the phases E2, E3 is preferably the shaped voltage Vpp, having for example the shape of a ramp followed by a regulated voltage plateau, rather as a high voltage HV in the form of a voltage slot like that applied to the circuit IC2 (FIG 4B). However, the application of high voltage HV without ramp and without regulation could be considered in certain applications, depending on the robustness of the cells
mémoire et de la durée de vie souhaitée pour la mémoire MEM2. Par ailleurs, comme la durée de la tension Vpp n'est plus contrôlée par le circuit intégré, la durée d'application de la tension Vpp doit également être contrôlée par l'organe externe qui fournit cette tension. Comme précédemment, la synchronisation des phases E2, E3 avec la tension Vpp est faite au moyen du comparateur CMP utilisé en tant que détecteur de la tension Vpp, mais pourrait également être faite par comptage de cycles d'horloge. La figure 8 illustre un mode de réalisation simple et de faible encombrement du circuit de découplage DCT. Le circuit DCT isole l'entrée haute tension du circuit élévateur de tension LSCT, et par conséquent le noeud d'alimentation N2 de la mémoire, du bruit causé par les fluctuations du signal S1 en dehors des phases d'effacement E2 et de programmation E3. Il comprend par exemple une diode Zener DZ1, une résistance R1, un transistor PMOS TP3 et une résistance R2. La diode DZ1 et la résistance Ri sont agencées en série entre la borne P2 et la masse. Le transistor TP3 a sa source connectée à la borne P2, son drain connecté à l'entrée haute tension du circuit LSCT et sa grille connectée entre la résistance R1 et la diode DZ1. La résistance R2 est agencée entre le drain du transistor TP3 et la masse. Tant que la tension sur la borne P2 est inférieure à la tension Zener, par exemple 5 V, la diode DZ1 est bloquée, la grille du transistor TP3 est maintenue au même potentiel que sa source S par la résistance R1, tandis que le drain D du transistor est tiré à la masse par la résistance R2. Le transistor TP3 est bloqué. Lorsque la tension Vpp apparaît sur la borne P2 et devient supérieure à la tension Zener, la diode DZ1 devient passante, la résistance Rl est traversée par un courant. Lorsque la tension Vpp devient égale à la somme memory and the desired lifetime for the memory MEM2. Moreover, since the duration of the voltage Vpp is no longer controlled by the integrated circuit, the duration of application of the voltage Vpp must also be controlled by the external member which supplies this voltage. As before, the synchronization of the phases E2, E3 with the voltage Vpp is done by means of the comparator CMP used as a detector of the voltage Vpp, but could also be done by counting clock cycles. FIG. 8 illustrates a simple and compact embodiment of the decoupling circuit DCT. The DCT circuit isolates the high voltage input of the voltage booster circuit LSCT, and therefore the supply node N2 of the memory, the noise caused by the fluctuations of the signal S1 outside the erase phases E2 and E3 programming . It comprises, for example, a zener diode DZ1, a resistor R1, a PMOS transistor TP3 and a resistor R2. The diode DZ1 and the resistor Ri are arranged in series between the terminal P2 and the ground. The transistor TP3 has its source connected to the terminal P2, its drain connected to the high voltage input of the circuit LSCT and its gate connected between the resistor R1 and the diode DZ1. The resistor R2 is arranged between the drain of the transistor TP3 and the ground. As long as the voltage at the terminal P2 is smaller than the voltage Zener, for example 5 V, the diode DZ1 is off, the gate of the transistor TP3 is kept at the same potential as its source S by the resistor R1 while the drain D of the transistor is pulled to ground by the resistor R2. Transistor TP3 is off. When the voltage Vpp appears on the terminal P2 and becomes greater than the Zener voltage, the diode DZ1 becomes conductive, the resistor R1 is crossed by a current. When the voltage Vpp becomes equal to the sum
de la tension Zener et de la tension de seuil du transistor TP3, la tension aux bornes de la résistance R1 est alors égale à la tension de seuil du transistor TP3 et celui-ci devient passant. La tension Vpp est appliquée au noeud d'alimentation N2 de la mémoire par l'intermédiaire du circuit LSCT. Troisième mode de réalisation La figure 9 représente un circuit intégré à mémoire IC4 qui se distingue du circuit IC2 précédemment décrit en ce que la borne d'alimentation Pl est ici utilisée pour fournir la tension HV au circuit intégré. Ainsi, la tension V(Pl) appliquée à la borne Pl est égale à Vdd en dehors des périodes d'effacement ou de programmation et est égale à la tension HV pendant ces périodes. of the Zener voltage and the threshold voltage of the transistor TP3, the voltage across the resistor R1 is then equal to the threshold voltage of the transistor TP3 and the latter becomes on. The voltage Vpp is applied to the supply node N2 of the memory via the circuit LSCT. Third Embodiment FIG. 9 represents a memory integrated circuit IC4 which differs from the circuit IC2 previously described in that the supply terminal P1 is used here to supply the voltage HV to the integrated circuit. Thus, the voltage V (Pl) applied to the terminal Pl is equal to Vdd outside the erasure or programming periods and is equal to the voltage HV during these periods.
L'entrée du circuit minuteur-séquenceur TSCT est connectée à la borne P1 au lieu d'être connectée à la borne P2. Le circuit intégré IC4 comprend en outre un circuit régulateur limiteur de tension LREG agencé entre la borne P1 et la ligne d'alimentation interne PSL qui véhicule la tension Vdd. Comme précédemment, le noeud d'alimentation N2 de la mémoire est connecté à la sortie du circuit minuteur-séquenceur TSCT par l'intermédiaire du circuit élévateur de tension LSCT et le noeud d'alimentation N1 de la mémoire est connecté à la ligne PSL. Le comparateur CMP fournissant le signal de détection DET a ici sa première entrée connectée à la sortie du circuit régulateur limiteur LREG. Sa seconde entrée est reliée à la borne Pl par l'intermédiaire du point milieu d'un pont diviseur de tension comprenant par exemple deux résistances en série Rc, Rd agencées entre la borne Pl et la masse. La seconde entrée du comparateur CMP reçoit ainsi une tension K*V(Pl) qui peut être égale à K*Vdd ou à K*HV, K étant inférieur à 1 et par exemple égal à 0,6. Lorsque V(Pl)=Vdd, le régulateur limiteur The input of the timer-sequencer circuit TSCT is connected to the terminal P1 instead of being connected to the terminal P2. The integrated circuit IC4 furthermore comprises a voltage limiting regulator circuit LREG arranged between the terminal P1 and the internal supply line PSL which carries the voltage Vdd. As before, the supply node N2 of the memory is connected to the output of the timer-sequencer circuit TSCT via the voltage booster circuit LSCT and the supply node N1 of the memory is connected to the line PSL. The comparator CMP providing the detection signal DET here has its first input connected to the output of the limiting regulator circuit LREG. Its second input is connected to the terminal Pl via the midpoint of a voltage divider bridge comprising for example two series resistors Rc, Rd arranged between the terminal Pl and ground. The second input of the comparator CMP thus receives a voltage K * V (P1) which may be equal to K * Vdd or K * HV, K being less than 1 and for example equal to 0.6. When V (Pl) = Vdd, the limiter regulator
LREG fournit à la ligne PSL une tension égale à ou proche de la tension Vdd (à la perte de tension dans le régulateur limiteur près). Dans ce cas, la tension K*Vdd est inférieure à la tension Vdd et le signal DET est égal à 0. Lorsqu'une commande d'écriture de données a été appliquée au circuit intégré IC4 par l'intermédiaire de la borne P2, la tension V(Pl) est portée à la haute tension HV pour permettre au circuit de contrôle CCT2 de conduire les phases d'effacement E2 et de programmation E3. Lorsque V(Pl) passe de Vdd à HV, le régulateur limiteur LREG continue de fournir une tension égale à Vdd ou proche de celle-ci. La tension K*HV devient supérieure à la tension Vdd et le signal DET passe à 1 (Vdd). Le circuit de contrôle CCT2 déclenche le circuit minuteur-séquenceur TSCT de la manière précédemment décrite. Dans une variante de réalisation inspirée du deuxième mode de réalisation décrit plus haut, le circuit intégré IC4 ne comporte pas le circuit TSCT et reçoit la tension Vpp sur la borne Pl, dont la forme et durée sont contrôlées par l'organe externe qui fournit cette tension. La figure 10 représente un mode de réalisation simple et de faible encombrement du circuit régulateur limiteur de tension LREG. Celui-ci comprend une diode Zener DZ2, une résistance R3 et un transistor TN3 de type NMOS. La diode DZ2 et la résistance R3 sont agencées en série entre l'entrée du régulateur (borne P1) et la masse. Le drain D du transistor TN3 est connecté à l'entrée du régulateur, sa source S forme la sortie du régulateur et est connectée à la ligne d'alimentation interne PSL, sa grille G est connectée entre la résistance R3 et la diode DZ2. Tant que la tension sur la borne Pl est égale à Vdd 35 et est inférieure à une tension Zener VZ, par exemple 5 LREG supplies the PSL line with a voltage equal to or close to the voltage Vdd (at the voltage loss in the limiting regulator). In this case, the voltage K * Vdd is lower than the voltage Vdd and the signal DET is equal to 0. When a data write command has been applied to the integrated circuit IC4 via the terminal P2, the Voltage V (Pl) is raised to the high voltage HV to allow the control circuit CCT2 to conduct the erase phases E2 and E3 programming. When V (Pl) goes from Vdd to HV, the limiter regulator LREG continues to supply a voltage equal to or close to Vdd. The voltage K * HV becomes greater than the voltage Vdd and the signal DET goes to 1 (Vdd). The control circuit CCT2 triggers the timer-sequencer circuit TSCT as previously described. In an alternative embodiment inspired by the second embodiment described above, the integrated circuit IC4 does not include the TSCT circuit and receives the voltage Vpp on the terminal P1, the shape and duration of which are controlled by the external device that provides this voltage. FIG. 10 represents a simple and compact embodiment of the LREG voltage limiting regulator circuit. This comprises a Zener diode DZ2, a resistor R3 and a TN3 transistor NMOS type. The diode DZ2 and the resistor R3 are arranged in series between the input of the regulator (terminal P1) and the ground. The drain D of the transistor TN3 is connected to the input of the regulator, its source S forms the output of the regulator and is connected to the internal supply line PSL, its gate G is connected between the resistor R3 and the diode DZ2. As long as the voltage on terminal P1 is equal to Vdd 35 and is less than a Zener voltage VZ, for example 5
V, la grille G du transistor TN3 est maintenue au même potentiel que son drain D par la résistance R3. Le transistor TN3 fonctionne en diode et transfère la tension Vdd sur sa source, avec une perte de tension égale à sa tension de seuil Vt. Quand la tension appliquée à la borne P1 croît et devient supérieure à la tension Vdd, la diode DZ2 devient conductrice. La tension de grille G du transistor est égale à la tension Zener et la tension fournie par la source du transistor est égale à VZ-Vt. En conséquence, le régulateur fournit au circuit intégré une tension d'alimentation égale à Vdd-Vt lorsque la tension Vdd est appliquée à la borne Pl ou égale à VZVt lorsque la tension Vpp est appliquée à la borne Pl. Si la tension Vdd est proche de la tension VZ, la tension d'alimentation Vdd-Vt sur la ligne PSL reste sensiblement constante. Il va de soi que l'homme de l'art pourra prévoir diverses autres structures de régulateur, notamment une structure sans perte de tension. Autres modes de réalisation Un circuit intégré à mémoire selon l'invention est susceptible de divers autres modes de réalisation. Dans un mode de réalisation, la haute tension HV ou Vpp est appliquée au circuit intégré sous forme pulsée par l'intermédiaire de la borne d'horloge P2, en portant la valeur crête du signal d'horloge à la tension HV ou Vpp. Dans ce cas, le circuit intégré comprend un circuit limiteur de tension ou un comparateur pour fournir un signal d'horloge ayant une tension crête qui soit égale ou proche de la tension Vdd lorsque la tension Vpp est appliquée à la borne P2. Il comprend d'autre part un circuit de redressement (par exemple une diode) suivi d'un circuit de filtrage (par exemple un condensateur) pour transformer le signal d'horloge en tension continue HV ou Vpp. Alternativement, la haute tension HV ou Vpp peut être superposée au signal d'horloge. Dans ce cas, le V, the gate G of the transistor TN3 is maintained at the same potential as its drain D by the resistor R3. The transistor TN3 operates as a diode and transfers the voltage Vdd to its source, with a voltage loss equal to its threshold voltage Vt. When the voltage applied to the terminal P1 increases and becomes greater than the voltage Vdd, the diode DZ2 becomes conductive. The gate voltage G of the transistor is equal to the Zener voltage and the voltage supplied by the transistor source is equal to VZ-Vt. Consequently, the regulator supplies the integrated circuit with a supply voltage equal to Vdd-Vt when the voltage Vdd is applied to the terminal P1 or equal to VZVt when the voltage Vpp is applied to the terminal P1. If the voltage Vdd is close of the voltage VZ, the supply voltage Vdd-Vt on the line PSL remains substantially constant. It goes without saying that those skilled in the art can provide various other regulator structures, including a structure without loss of voltage. Other embodiments A memory integrated circuit according to the invention is capable of various other embodiments. In one embodiment, the high voltage HV or Vpp is applied to the pulsed-form integrated circuit through the clock terminal P2, raising the peak value of the clock signal to the voltage HV or Vpp. In this case, the integrated circuit comprises a voltage limiting circuit or a comparator for providing a clock signal having a peak voltage which is equal to or close to the voltage Vdd when the voltage Vpp is applied to the terminal P2. It further comprises a rectifying circuit (for example a diode) followed by a filtering circuit (for example a capacitor) for transforming the clock signal into a direct voltage HV or Vpp. Alternatively, the high voltage HV or Vpp can be superimposed on the clock signal. In this case, the
circuit intégré peut comprendre un circuit passe-haut ou un comparateur pour extraire le signal d'horloge du signal reçu par la borne P2, et un circuit de redressement et de filtrage pour extraire la tension HV ou Vpp de ce signal. Ce mode de réalisation est applicable également à un circuit intégré ayant une borne de connexion recevant un signal de données incluant un signal d'horloge, notamment un circuit intégré n'ayant que deux bornes de connexion, une borne de masse et une borne de signal de données et d'horloge. Un tel circuit intégré reçoit à la fois la tension Vdd et la tension HV ou Vpp par l'intermédiaire de la borne de réception du signal de données et d'horloge. Un circuit de filtrage et de lissage du signal de données et d'horloge extrait une première tension qui peut être la tension Vdd en dehors des phases d'effacement ou de programmation E2, E3 ou la tension Vpp pendant les phases E2, E3. Pendant les phases E2, E3, un circuit limiteur connecté à la sortie du circuit de filtrage et de lissage reçoit la tension HV ou Vpp et fournit la tension Vdd au circuit intégré. La haute tension HV ou Vpp peut également être appliquée à la borne P2 sans le signal d'horloge S2 pendant les phases E2, E3, si le circuit intégré comporte un générateur de signal d'horloge interne ou simplement une base de temps interne déterminant le temps d'effacement et le temps de programmation. Dans un mode de réalisation, le circuit intégré est dépourvu de moyen de mise en forme de la haute tension Vpp, tel le générateur de rampe ou le régulateur de la tension de plateau, mais comporte une minuterie lui permettant de contrôler la durée d'application de la tension Vpp à la mémoire MEM2. Dans ce cas, l'organe externe qui fournit la tension Vpp assure la mise en forme et la régulation de cette tension. integrated circuit may comprise a high-pass circuit or a comparator for extracting the clock signal from the signal received by the terminal P2, and a rectifying and filtering circuit for extracting the voltage HV or Vpp of this signal. This embodiment is also applicable to an integrated circuit having a connection terminal receiving a data signal including a clock signal, in particular an integrated circuit having only two connection terminals, a ground terminal and a signal terminal. data and clock. Such an integrated circuit receives both the voltage Vdd and the voltage HV or Vpp through the receiving terminal of the data signal and clock. A filtering and smoothing circuit of the data and clock signal extracts a first voltage which may be the voltage Vdd outside the erasing or programming phases E2, E3 or the voltage Vpp during the phases E2, E3. During the phases E2, E3, a limiting circuit connected to the output of the filtering and smoothing circuit receives the voltage HV or Vpp and supplies the voltage Vdd to the integrated circuit. The high voltage HV or Vpp can also be applied to the terminal P2 without the clock signal S2 during the phases E2, E3, if the integrated circuit comprises an internal clock signal generator or simply an internal time base determining the erasure time and programming time. In one embodiment, the integrated circuit is devoid of means for shaping the high voltage Vpp, such as the ramp generator or the plateau voltage regulator, but includes a timer for controlling the duration of application. from the voltage Vpp to the memory MEM2. In this case, the external member that supplies the voltage Vpp ensures the shaping and regulation of this voltage.
Par ailleurs, l'invention est également applicable à des circuits intégrés comprenant une mémoire programmable électriquement mais non effaçable, ou à des circuits intégrés comprenant une mémoire effaçable électriquement mais non programmable. Un circuit intégré selon l'invention peut également comprendre un plus grand nombre de bornes de communication. Par exemple, le circuit intégré peut être conçu pour être connecté à un bus SPI ("Serial Peripheral Interface Bus") comprenant quatre bornes de connexion "SCLK" (Horloge, signal généré par un circuit maître externe), "MOSI" ("Master Output, Slave Input", signaux générés par le circuit maître), "MISO" ("Master Input, Slave Output", signaux générés par le circuit intégré) et "SS" ("Slave Select", signaux générés par le circuit maître). Dans ce cas, la tension Vpp peut être fournie au circuit intégré par l'intermédiaire de sa borne d'émission de données ou par l'intermédiaire de sa borne de réception de données. Moreover, the invention is also applicable to integrated circuits comprising an electrically programmable but non-erasable memory, or to integrated circuits comprising an electrically erasable but non-programmable memory. An integrated circuit according to the invention may also comprise a larger number of communication terminals. For example, the integrated circuit may be designed to be connected to a Serial Peripheral Interface Bus (SPI) bus comprising four "SCLK" connection terminals (Clock, signal generated by an external master circuit), "MOSI" ("Master Output, Slave Input ", signals generated by the master circuit)," MISO "(" Master Input, Slave Output ", signals generated by the integrated circuit) and" SS "(" Slave Select ", signals generated by the master circuit) . In this case, the voltage Vpp can be supplied to the integrated circuit via its data transmission terminal or via its data receiving terminal.
Par ailleurs, bien que l'on ait considéré dans ce qui précède l'exemple d'un circuit intégré à mémoire recevant des commandes d'écriture et exécutant de telles commandes en conduisant un cycle d'effacement suivi d'un cycle de programmation, la présente invention peut circuit intégré configuré pour recevoir d'effacement et de programmation commandes peuvent être des de données, de pages ou de voire une commande d'effacement mémoire, des commandes de dans des blocs, dans des pages ou dans des secteurs de la mémoire. Il peut s'agir également de commandes d'écriture qui ne sont pas accompagnées de données. Par exemple, une commande 35 spécifique peut être prévue pour demander au circuit s'appliquer à un des commandes telles commandes d'effacement secteurs de la mémoire, de l'ensemble de la programmation de données distinctes. De Moreover, although in the foregoing we have considered the example of a memory integrated circuit receiving write commands and executing such commands by conducting an erase cycle followed by a programming cycle, The present invention can integrated circuit configured to receive erasing and programming commands can be data, pages or even a memory erase command, commands from in blocks, in pages or in sectors of the memory. It can also be write commands that are not accompanied by data. For example, a specific command may be provided to request the circuit to apply to one of the commands such as memory sector erase commands, all of the separate data programming. Of
intégré de coder une suite de 0 et de 1 en alternance dans la mémoire pendant une phase de test. Une telle commande ne nécessite pas la fourniture des données 0 et 1 au circuit intégré. integrated to code a sequence of 0 and 1 alternately in the memory during a test phase. Such a command does not require the supply of data 0 and 1 to the integrated circuit.
De manière générale, et dans un souci de simplification du langage, le terme "commande d'écriture" désigne donc dans la présente demande tout type de commande dont l'exécution nécessite de fournir à la mémoire une tension supérieure à la tension d'alimentation du circuit intégré. Réalisation d'un dispositif pour fournir la haute tension externe HV ou Vpp à un ou plusieurs circuits intégrés On a décrit dans ce qui précède des modes de réalisation d'un circuit intégré recevant une haute tension externe HV ou Vpp par l'intermédiaire d'une borne de connexion non dédiée, pendant des phases d'écriture de données dans sa mémoire. Un tel circuit intégré peut être destiné à être utilisé comme une étiquette électronique contenant des données préenregistrées lors de sa mise en service. Le processus d'écriture de données avant la mise en service du circuit intégré est appelé "personnalisation". Ce processus est généralement mis en oeuvre au moyen d'un circuit maître qui est relié à une pluralité de circuits intégrés à mémoire par l'intermédiaire d'un bus de données, par exemple un bus I2C, et qui personnalise les circuits intégrés les uns après les autres. Afin de fournir la haute tension HV ou Vpp aux circuits intégrés pendant le processus de personnalisation, il peut être prévu de modifier la structure du circuit maitre pour qu'il fournisse lui-même cette tension. Toutefois, il peut aussi être souhaité de ne pas modifier la structure du circuit maître. In general, and for the sake of simplification of the language, the term "write command" therefore designates in the present application any type of command whose performance requires to provide the memory with a voltage greater than the supply voltage. of the integrated circuit. Embodiment of a device for supplying the HV or Vpp external high voltage to one or more integrated circuits In the foregoing, embodiments of an integrated circuit receiving an external HV or Vpp high voltage are described by means of FIG. a non-dedicated connection terminal during data writing phases in its memory. Such an integrated circuit may be intended to be used as an electronic tag containing prerecorded data when it is put into service. The process of writing data before commissioning the integrated circuit is called "personalization". This process is generally implemented by means of a master circuit which is connected to a plurality of memory integrated circuits via a data bus, for example an I2C bus, and which customises the integrated circuits with one another. after others. In order to provide the high voltage HV or Vpp to the integrated circuits during the customization process, it may be provided to modify the structure of the master circuit so that it itself provides this voltage. However, it may also be desired not to modify the structure of the master circuit.
Notamment, il peut être souhaité de personnaliser des In particular, it may be desirable to customize
circuits intégrés selon l'invention au moyen d'un système de personnalisation existant, équipé d'un circuit maître qui n'est pas conçu pour fournir une telle tension aux circuits intégrés. integrated circuits according to the invention by means of an existing personalization system, equipped with a master circuit which is not designed to provide such a voltage to the integrated circuits.
Un mode de réalisation de l'invention concerne un dispositif de gestion de tension VMCT1 dont la structure est représentée sur la figure 11. Le dispositif VMCT1 est dédié à la fourniture de la tension HV ou Vpp. Il peut être réalisé sous la forme de circuit intégré sur microplaquette de semi-conducteur ou sous forme de circuit à composants discrets sur circuit imprimé. Le dispositif VMCT1 est connecté à un bus de données reliant un circuit maître MCT à des circuits intégrés à mémoire IC31,...IC3n selon l'invention. One embodiment of the invention relates to a voltage management device VMCT1 whose structure is shown in FIG. 11. The device VMCT1 is dedicated to supplying the voltage HV or Vpp. It can be realized as an integrated circuit on a semiconductor chip or as a circuit with discrete components on a printed circuit. The device VMCT1 is connected to a data bus connecting a master circuit MCT to integrated memory circuits IC31, ... IC3n according to the invention.
Le bus de données comprend des fils W0, W1, W2, W2', W3 (le terme "fil" couvre tout type de conducteur utilisable pour relier le circuit maître aux circuits intégrés, y compris une carte à pointes si la personnalisation est faite sur wafer de silicium, avant découpe des circuits intégrés). Le dispositif VMCT1 comporte des bornes de connexion P20, P21, P22, P22', P23. Le circuit maître comprend des bornes de connexion P40, P41, P42, P43. Chaque circuit intégré comprend les bornes PO (masse), Pl (Vdd), P2 (signal Si) et P3 (signal S2) précédemment décrites. Le fil WO relie la borne PO de chaque circuit intégré IC3 à la borne P40. Le fil W1 relie la borne Pl (Vdd) de chaque circuit intégré IC3 à la borne P41. Le fil W3 relie la borne P3 de chaque circuit intégré IC3 à la borne P43. La borne P20 du dispositif VMCT1 est connectée au fil W0, la borne P21 est connectée au fil Wl et la borne P23 est connectée au fil W3. Enfin, la borne P2 de chaque circuit intégré IC3 est connectée à la borne P22 du dispositif VMCT1. La borne P22' du dispositif VMCT1 est connectée à la borne P42 du circuit maître MCT. Le dispositif VMCT1 The data bus comprises wires W0, W1, W2, W2 ', W3 (the term "wire" covers any type of conductor that can be used to connect the master circuit to the integrated circuits, including a spiked card if the customization is done on silicon wafer, before cutting of integrated circuits). The device VMCT1 comprises connection terminals P20, P21, P22, P22 ', P23. The master circuit comprises connection terminals P40, P41, P42, P43. Each integrated circuit comprises the terminals PO (ground), Pl (Vdd), P2 (signal Si) and P3 (signal S2) previously described. The wire WO connects the terminal PO of each integrated circuit IC3 to the terminal P40. The wire W1 connects the terminal Pl (Vdd) of each integrated circuit IC3 to the terminal P41. The wire W3 connects the terminal P3 of each integrated circuit IC3 to the terminal P43. The terminal P20 of the device VMCT1 is connected to the wire W0, the terminal P21 is connected to the wire W1 and the terminal P23 is connected to the wire W3. Finally, the terminal P2 of each integrated circuit IC3 is connected to the terminal P22 of the device VMCT1. The terminal P22 'of the device VMCT1 is connected to the terminal P42 of the master circuit MCT. The VMCT1 device
s'interpose ainsi entre les circuits intégrés et le circuit maître sur le fil de données W2, W2' véhiculant le signal S1. Le dispositif VMCT1 est conçu pour fournir une tension Vpp de forme, d'amplitude et de durée contrôlées. Il comprend ici une pompe de charge CP pour fournir la tension HV et un circuit minuteur-séquenceur TSCT du type déjà décrit, pour fournir la tension Vpp à partir de la tension HV. is thus interposed between the integrated circuits and the master circuit on the data wire W2, W2 'carrying the signal S1. The VMCT1 device is designed to provide a Vpp voltage of controlled shape, amplitude and duration. It comprises here a charge pump CP for supplying the voltage HV and a timer-sequencer circuit TSCT of the type already described, to supply the voltage Vpp from the voltage HV.
Le dispositif VMCT1 comporte également une unité centrale espion CU, de type séquenceur à logique câblée ou de type microprocesseur, et un interrupteur SW1. L'interrupteur SW1 comporte une borne il connectée à la borne P22', une borne i2 connectée à la sortie du circuit TSCT et une borne i3 connectée à la borne P22. L'interrupteur comporte également une entrée de contrôle i4 pilotée par l'unité centrale, au moyen de laquelle l'unité centrale peut placer l'interrupteur dans un état transparent où la borne 11 est reliée à la borne i3, ou dans un état non transparent où la borne i2 est reliée à la borne i3. Dans l'état transparent, la borne P22 est reliée à la borne P22' et le signal S1 peut circuler entre le circuit maître MCT et les circuits intégrés IC3. Dans l'état non transparent, la borne P22 est reliée à la sortie du circuit TSCT et la tension Vpp est appliquée à la borne P2 de chaque circuit intégré IC3. L'unité centrale espion CU est configurée pour initialement placer l'interrupteur SW1 dans l'état transparent, surveiller les données véhiculées par le signal S1 et circulant sur le fil W2, W2', et détecter l'émission d'une commande d'écriture par le circuit maître MCT, sans nécessairement déterminer à quel circuit intégré IC3 elle est destinée. A cet effet, l'unité centrale espion CU surveille et analyse les signaux de données circulant sur le fil W2, W2', identifie les The device VMCT1 also comprises a spy central unit CU, of the wired or microprocessor type sequencer type, and a switch SW1. The switch SW1 comprises a terminal 11 connected to the terminal P22 ', a terminal i2 connected to the output of the circuit TSCT and a terminal i3 connected to the terminal P22. The switch also comprises a control input i4 controlled by the central unit, by means of which the central unit can place the switch in a transparent state where the terminal 11 is connected to the terminal i3, or in a non-state. transparent where the terminal i2 is connected to the terminal i3. In the transparent state, the terminal P22 is connected to the terminal P22 'and the signal S1 can flow between the master circuit MCT and the integrated circuits IC3. In the non-transparent state, the terminal P22 is connected to the output of the circuit TSCT and the voltage Vpp is applied to the terminal P2 of each integrated circuit IC3. The spy central unit CU is configured to initially set the switch SW1 in the transparent state, monitor the data conveyed by the signal S1 and traveling on the wire W2, W2 ', and detect the transmission of a command of written by the master circuit MCT, without necessarily determining which integrated circuit IC3 it is intended. For this purpose, the spy central unit CU monitors and analyzes the data signals circulating on the wire W2, W2 ', identifies the
formats de commandes suivant le protocole dans lequel ces données sont formatées, et identifie les commandes d'écriture. Comme indiqué plus haut, le terme "commande d'écriture" inclut tout type de commande dont l'exécution nécessite de fournir la tension HV ou Vpp aux circuits intégrés. Lorsqu'une commande d'écriture complète a été détectée, l'unité centrale applique un signal d'activation "ON" à la pompe de charge CP, applique la commande d'activation ACT au circuit TSCT puis place l'interrupteur SW1 dans l'état non transparent. Le circuit TSCT fournit alors la tension Vpp aux circuits intégrés IC31r...IC3n. Le circuit intégré IC3 visé par la commande utilise cette tension pour exécuter la commande. Dans une variante de réalisation du dispositif VMCT1, non représentée, la tension Vpp est appliquée à la borne d'alimentation Pl des circuits intégrés par l'intermédiaire du fil Wl. Les circuits intégrés sont alors réalisés conformément au troisième mode de réalisation représenté sur la figure 9. Dans ce cas, le dispositif VMCT1 comprend une borne supplémentaire P21' connectée à la borne P41 du circuit maître par l'intermédiaire d'un fil Wl' (non représenté). La borne P21 est connectée à la borne Pl des circuits intégrés par l'intermédiaire du fil W1, et les bornes i3, il de l'interrupteur SW1 sont connectées respectivement aux bornes P21 et P21'. La borne P22' et le fil W2' sont supprimés et la borne P42 du circuit MCT est reliée à la borne P2 des circuits intégrés IC3 au moyen du fil W2. La borne P22 est connectée au fil W2 pour permettre au dispositif VMCT1 de surveiller les commandes circulant sur le bus. Dans encore une autre variante de réalisation du 35 dispositif de gestion de tension, non représentée, la command formats according to the protocol in which these data are formatted, and identifies the write commands. As indicated above, the term "write command" includes any type of control whose execution requires supplying the HV or Vpp voltage to the integrated circuits. When a complete write command has been detected, the central unit applies an "ON" activation signal to the charge pump CP, applies the ACT activation command to the TSCT circuit and then places the switch SW1 in the non-transparent state. The circuit TSCT then supplies the voltage Vpp to the integrated circuits IC31r ... IC3n. The integrated circuit IC3 targeted by the command uses this voltage to execute the command. In an alternative embodiment of the device VMCT1, not shown, the voltage Vpp is applied to the supply terminal P1 of the integrated circuits via the wire W1. The integrated circuits are then made in accordance with the third embodiment shown in FIG. 9. In this case, the device VMCT1 comprises an additional terminal P21 'connected to the terminal P41 of the master circuit via a wire W1' (FIG. not shown). The terminal P21 is connected to the terminal P1 of the integrated circuits via the wire W1, and the terminals i3, it of the switch SW1 are respectively connected to the terminals P21 and P21 '. The terminal P22 'and the wire W2' are removed and the terminal P42 of the circuit MCT is connected to the terminal P2 of the integrated circuits IC3 by means of the wire W2. The terminal P22 is connected to the wire W2 to allow the device VMCT1 to monitor the commands circulating on the bus. In yet another alternative embodiment of the voltage management device, not shown, the
tension Vpp est appliquée à la borne P3 (signal d'horloge S2) des circuits intégrés par l'intermédiaire du fil W3. Ces derniers sont dans ce cas réalisés conformément au mode de réalisation décrit plus haut, pour extraire du signal d'horloge survolté qui leur est fourni un signal d'horloge de tension proche de Vdd, et d'autre part la tension Vpp. Dans encore une autre variante de réalisation, non représentée, le dispositif VMCT1 est réalisé à partir de composants discrets sur support d'interconnexion et reçoit de l'extérieur une tension de 15 à 20V formant la tension HV, générée par exemple au moyen de la tension alternative du secteur. La génération de la rampe de tension Vpp est faite au moyen d'amplificateurs opérationnels ou de transistors discrets. La tension d'alimentation "Vdd" du dispositif VMCT1 peut par ailleurs être indépendante de celle du circuit MCT. Dans ce cas, la connexion à la borne Pl des circuits intégrés pour recevoir la tension Vdd n'est pas nécessaire, à l'exception d'un mode de réalisation où les circuits intégrés reçoivent la tension HV par l'intermédiaire de la borne Pl. Par ailleurs, l'interrupteur SW1 peut être remplacé par tout autre moyen d'injection de la tension Vpp sur le bus de données, tel un amplificateur suiveur configuré en élévateur de tension et connecté entre les bornes P22' et P22. L'amplificateur suiveur est alimenté par la tension Vdd quand le dispositif VMCT1 est dans l'état transparent et est alimenté par la tension Vpp pendant les phases E2, E3. Des portes inverseuses alimentées par la tension Vdd quand le dispositif VMCT1 est dans l'état transparent et alimentées par la tension Vpp pendant les phases E2, E3 pourraient également être utilisées. Ce mode de réalisation est envisageable si le signal S1 est maintenu Voltage Vpp is applied to the terminal P3 (clock signal S2) of the integrated circuits via the wire W3. The latter are in this case made in accordance with the embodiment described above, for extracting from the boosted clock signal supplied to them a voltage clock signal close to Vdd, and secondly the voltage Vpp. In yet another variant embodiment, not shown, the device VMCT1 is made from discrete components on interconnection support and receives from the outside a voltage of 15 to 20V forming the voltage HV, generated for example by means of the AC mains voltage. The generation of the voltage ramp Vpp is done by means of operational amplifiers or discrete transistors. The supply voltage "Vdd" of the device VMCT1 may moreover be independent of that of the MCT circuit. In this case, the connection to the terminal P1 of the integrated circuits for receiving the voltage Vdd is not necessary, with the exception of one embodiment in which the integrated circuits receive the voltage HV via the terminal P1. Furthermore, the switch SW1 can be replaced by any other means for injecting the voltage Vpp onto the data bus, such as a follower amplifier configured as a voltage booster and connected between the terminals P22 'and P22. The follower amplifier is powered by the voltage Vdd when the device VMCT1 is in the transparent state and is powered by the voltage Vpp during the phases E2, E3. Inverting gates powered by the voltage Vdd when the device VMCT1 is in the transparent state and powered by the voltage Vpp during the phases E2, E3 could also be used. This embodiment can be envisaged if the signal S1 is maintained
à 1 (Vdd) par le circuit maître MCT pendant les phases E2, E3. Une autre variante VMCT2 du dispositif de gestion de tension selon l'invention est représentée sur la figure 12. Le dispositif VMCT2 se distingue du dispositif VMCT1 en ce qu'il ne comporte pas la borne P22'. La borne P22 est reliée à la fois à la borne P42 du circuit maître MCT et aux bornes P2 des circuits intégrés IC3 par l'intermédiaire du fil W2. La borne P22 est également reliée à la borne i4 de l'interrupteur SW1. L'entrée i1 de l'interrupteur n'est connectée à rien et l'entrée i2 est reliée à la sortie du circuit TSCT par l'intermédiaire d'une résistance Rpu de polarisation à l'état haut (résistance de "pull-up"). Ainsi, lorsque l'unité centrale CUI place l'interrupteur SW1 dans l'état non transparent (borne i2 connectée à la borne i3), la tension Vpp est appliquée sur le fil de données W2. Ce mode de réalisation est par exemple applicable à un circuit maître MCT qui met le signal S1 à haute impédance pendant les phases E2, E3. L'homme de l'art notera que le surcoût qu'implique la prévision du dispositif VMCT1 ou VMCT2 est compensé par la réduction du coût de chacun des circuits intégrés à mémoire à qui il fournit la tension HV ou Vpp, puisqu'un seul dispositif de gestion de tension permet de réduire le coût de milliers de circuits intégrés qu'il permet de personnaliser. Pour fixer les idées, un circuit intégré ayant 128 bits de mémoire, de type étiquette électronique, équipé d'un circuit d'interface I2C, réalisé en technologie 0,5 micromètres, nécessite à l'heure actuelle une microplaquette de semi-conducteur d'une surface de l'ordre de 0,6 mm2. Un circuit intégré à mémoire selon l'invention, ayant une mémoire similaire mais dépourvu de moyen de génération de la haute tension HV ou Vpp, réalisé également en technologie 0,5 at 1 (Vdd) by the master circuit MCT during the phases E2, E3. Another variant VMCT2 of the voltage management device according to the invention is shown in FIG. 12. The device VMCT2 differs from the device VMCT1 in that it does not include the terminal P22 '. The terminal P22 is connected both to the terminal P42 of the master circuit MCT and to the terminals P2 of the integrated circuits IC3 via the wire W2. The terminal P22 is also connected to the terminal i4 of the switch SW1. The input i1 of the switch is connected to nothing and the input i2 is connected to the output of the TSCT circuit via a resistor Rpu of polarization in the high state (resistance of "pull-up "). Thus, when the central unit CUI places the switch SW1 in the non-transparent state (terminal i2 connected to the terminal i3), the voltage Vpp is applied on the data wire W2. This embodiment is for example applicable to a master circuit MCT which puts the high impedance signal S1 during the phases E2, E3. Those skilled in the art will note that the additional cost involved in the prediction of the device VMCT1 or VMCT2 is offset by the reduction in the cost of each of the integrated memory circuits to which it provides the voltage HV or Vpp, since only one device Voltage management reduces the cost of thousands of integrated circuits that can be customized. For the sake of clarity, an integrated circuit having 128 bits of memory, of electronic tag type, equipped with an I2C interface circuit, made in 0.5 micrometer technology, currently requires a semiconductor chip. a surface of the order of 0.6 mm 2. A memory integrated circuit according to the invention, having a similar memory but devoid of means for generating HV or Vpp high voltage, also produced in 0.5 technology
micromètres, peut être intégré sur une microplaquette de semi-conducteur d'une surface de l'ordre de 0,35 mm2. L'homme de l'art notera également que le dispositif VMCT1 ou VMCT2 peut être utilisé avec des circuits intégrés classiques comprenant une borne de contact spécifiquement dédiée à la réception de la tension HV ou Vpp. Ainsi, la prévision du dispositif VMCT1 ou VMCT2 forme un aspect de l'invention qui est indépendant des caractéristiques des circuits intégrés auxquels la tension HV ou Vpp est fournie, en ce qui concerne la borne recevant cette tension. L'homme de l'art notera enfin que le système représenté sur la figure 11 ou 12, comprenant les circuits intégrés IC31r...IC3n, le circuit maître MCT et le dispositif VMCT1, peut être autre chose qu'un système de personnalisation de circuits intégrés avant leur mise en service. Les circuits intégrés IC3 peuvent par exemple être des étiquettes électroniques embarquées dans des cartouches d'encre et le circuit maître MCT peut être un processeur d'imprimante prévu pour gérer de telles cartouches d'encre. Exemple de réalisation de la mémoire MEM2 La figure 13 représente un mode de réalisation de la mémoire MEM2. La mémoire comprend un plan mémoire MA, des lignes de mot WL, des lignes de bit BL, un décodeur de ligne RDEC, un décodeur de colonne CDEC, des verrous de contrôle de grille CGLT ("Control Gate Latches"), des verrous de programmation PLT ("Program Latches"), un groupe CT de transistors de sélection de colonne et un groupe d'amplificateur de lecture SA ("Sense Amplifier"). La figure 14 un mode de réalisation d'une cellule mémoire MC du plan mémoire MA. La cellule mémoire MC comprend un transistor à grille flottante FGT et un transistor de sélection TS de type MOS. La grille du transistor de sélection TS est pilotée par le décodeur de micrometers, can be integrated on a semiconductor chip of a surface of the order of 0.35 mm2. Those skilled in the art will also note that the device VMCT1 or VMCT2 can be used with conventional integrated circuits comprising a contact terminal specifically dedicated to receiving the HV or Vpp voltage. Thus, the prediction of the device VMCT1 or VMCT2 forms an aspect of the invention which is independent of the characteristics of the integrated circuits to which the voltage HV or Vpp is supplied, as regards the terminal receiving this voltage. Those skilled in the art will finally note that the system shown in FIG. 11 or 12, comprising the integrated circuits IC31r... IC3n, the master circuit MCT and the device VMCT1, may be anything other than a system for customizing integrated circuits before being put into service. The integrated circuits IC3 may for example be on-board electronic tags in ink cartridges and the master circuit MCT may be a printer processor designed to handle such ink cartridges. MEM2 memory embodiment example Figure 13 shows an embodiment of the memory MEM2. The memory includes an MA memory array, WL word lines, BL bit lines, an RDEC line decoder, a CDEC column decoder, CGLT (Control Gate Latches) gate locks, programming PLT ("Program Latches"), a CT group of column selection transistors and a group of sense amplifier SA ("Sense Amplifier"). Figure 14 an embodiment of a memory cell MC of the memory plane MA. The memory cell MC comprises a floating gate transistor FGT and a selection transistor TS of the MOS type. The gate of the selection transistor TS is driven by the decoder of
ligne RDEC par l'intermédiaire d'une ligne de mot WL, le drain du transistor est relié à une ligne de bit BL et sa source est reliée au drain du transistor à grille flottante FGT. La source du transistor FGT est reliée à une ligne de source SL et sa borne de contrôle de grille est reliée à un verrou de contrôle de grille CGLT par l'intermédiaire d'un transistor de contrôle de grille CGT et d'une ligne de contrôle de grille CG, la grille du transistor CGT étant connectée à la ligne de mot WL. RDEC line via a word line WL, the drain of the transistor is connected to a bit line BL and its source is connected to the drain of the floating gate transistor FGT. The source of the transistor FGT is connected to a source line SL and its gate control terminal is connected to a gate control gate CGLT via a gate control transistor CGT and a control line. gate CG, the gate of the CGT transistor being connected to the word line WL.
Le plan mémoire MA comprend des groupes de cellules mémoires MC formant ensemble des mots effaçables et programmables individuellement (non représenté), chaque cellule mémoire recevant un bit. Chaque groupe de cellule mémoire formant un mot est contrôlé en effacement par un transistor de contrôle de grille CGT et un verrou CGLT. Chaque ligne de bit BL est connectée à la sortie d'un verrou de programmation PLT. Les lignes de bits BL sont également reliées aux amplificateurs de lecture SA par l'intermédiaire du groupe CT de transistors de sélection de colonne. Les décodeurs RDEC, CDEC sont reliés au circuit de contrôle CCT2 par l'intermédiaire d'un bus d'adresse AB et reçoivent respectivement une adresse de ligne RAD et une adresse de colonne CAD formant l'adresse d'un mot dans le plan mémoire. Le décodeur CDEC fournit des signaux de sélection de colonne CSEL au groupe CT de transistors de sélection de colonne ainsi qu'aux verrous de contrôle de grille CGLT et aux verrous de programmation PLT. Les verrous de programmation PLT et les amplificateurs de lecture SA sont reliés au circuit de contrôle CCT2 par l'intermédiaire d'un bus de données DB. Des données à écrire DIN dans le plan mémoire sont enregistrées dans des verrous de programmation sélectionnés par le décodeur CDEC au moyen des signaux CSEL. En lecture, des lignes de bit BL sont reliées aux amplificateurs de lecture SA par l'intermédiaire de The memory plane MA comprises groups of memory cells MC forming individually erasable and programmable words (not shown), each memory cell receiving a bit. Each memory cell group forming a word is erasively controlled by a CGT gate control transistor and a CGLT lock. Each bit line BL is connected to the output of a PLT programming lock. The bit lines BL are also connected to the sense amplifiers SA via the group CT of column selection transistors. The decoders RDEC, CDEC are connected to the control circuit CCT2 via an address bus AB and respectively receive a line address RAD and a column address CAD forming the address of a word in the memory plane . The CDEC decoder provides CSEL column select signals to the CT group of column select transistors as well as CGLT gate control latches and PLT program locks. The PLT programming locks and the read amplifiers SA are connected to the control circuit CCT2 via a data bus DB. Data to be written to DIN in the memory plane is recorded in programming locks selected by the decoder CDEC by means of the CSEL signals. In readout, bit lines BL are connected to the sense amplifiers SA via
transistors du groupe CT sélectionnés par le décodeur CDEC au moyen des signaux CSEL. Des données DOUT sont lues dans des cellules mémoire par les amplificateurs de lecture SA et sont fournies sur le bus DB. Enfin, un bus de contrôle CB relie également le circuit CCT2 à ces différents éléments, pour commander des opérations d'effacement, de programmation, et de lecture du plan mémoire. Dans cet exemple de réalisation de la mémoire MEM2, certains éléments comme les amplificateurs de lecture SA ne nécessitent que la tension Vdd pour fonctionner et sont donc reliés au noeud d'alimentation N1. D'autres éléments nécessitent la tension Vdd et la tension Vpp et sont reliés au noeud d'alimentation N2. Par exemple les décodeurs de ligne RDEC et de colonne CDEC nécessitent la tension Vdd pour la sélection de cellules mémoire en mode lecture du plan mémoire puis la tension Vpp pour l'effacement ou la programmation de cellules mémoire. Les verrous CGLT nécessitent la tension Vdd pour sélectionner la colonne contenant le mot à effacer ou à programmer (zone cible) puis la tension Vpp pour effacer le mot. Les verrous PLT nécessitent la tension Vdd pour recevoir les données à écrire DIN puis la tension Vpp pour programmer ces données dans les cellules mémoire sélectionnées par les décodeurs RDEC, CDEC. Enfin, il sera noté que les divers organes de la mémoire, à l'exception du plan mémoire, pourraient en pratique être intégrés dans le circuit de contrôle CCT2, la mémoire proprement dite étant essentiellement formée par le plan mémoire MA. Ainsi, le noeud d'alimentation N2 de la mémoire, recevant la tension Vpp, pourrait également être un noeud d'alimentation du circuit de contrôle CCT2. transistors of the CT group selected by the CDEC decoder by means of the CSEL signals. DOUT data are read into memory cells by the sense amplifiers SA and are provided on the DB bus. Finally, a control bus CB also connects the circuit CCT2 to these different elements, to control erasing operations, programming, and reading of the memory plane. In this exemplary embodiment of the memory MEM2, certain elements such as the sense amplifiers SA require only the voltage Vdd to operate and are therefore connected to the supply node N1. Other elements require the voltage Vdd and the voltage Vpp and are connected to the supply node N2. For example, the RDEC line and CDEC column decoders require the voltage Vdd for the selection of memory cells in read mode of the memory plane and then the voltage Vpp for erasing or programming memory cells. The CGLT locks require the voltage Vdd to select the column containing the word to be erased or programmed (target zone) then the voltage Vpp to erase the word. The PLT latches require the voltage Vdd to receive the data to write DIN and then the voltage Vpp to program these data in the memory cells selected by the decoders RDEC, CDEC. Finally, it will be noted that the various members of the memory, with the exception of the memory plane, could in practice be integrated in the control circuit CCT2, the memory itself being essentially formed by the memory plane MA. Thus, the supply node N2 of the memory, receiving the voltage Vpp, could also be a supply node of the control circuit CCT2.
Claims (15)
Priority Applications (8)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR0905026A FR2951577A1 (en) | 2009-10-20 | 2009-10-20 | Device for providing high voltage to integrated circuit for erasing and/or programming memory in electronic system, has application unit to apply high voltage to terminals when writing command is detected by monitoring unit |
EP10009123A EP2317519A1 (en) | 2009-10-20 | 2010-09-02 | Integrated circuit including a non-dedicated terminal for receiving a high voltage for deleting programs |
EP10013613A EP2317520A1 (en) | 2009-10-20 | 2010-10-13 | Device for supplying a high voltage for deleting programmes with an integrated circuit |
US12/907,710 US8351260B2 (en) | 2009-10-20 | 2010-10-19 | Integrated circuit comprising a non-dedicated terminal for receiving an erase program high voltage |
US12/907,746 US8351261B2 (en) | 2009-10-20 | 2010-10-19 | Device for supplying a high erase program voltage to an integrated circuit |
CN201010530530.9A CN102044302B (en) | 2009-10-20 | 2010-10-20 | Comprise the integrated circuit for receiving the high-tension non-dedicated terminal of erasing programming |
US13/706,152 US8565017B2 (en) | 2009-10-20 | 2012-12-05 | Device for supplying a high erase program voltage to an integrated circuit |
US13/706,132 US8654581B2 (en) | 2009-10-20 | 2012-12-05 | Integrated circuit comprising a non-dedicated terminal for receiving an erase program high voltage |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR0905026A FR2951577A1 (en) | 2009-10-20 | 2009-10-20 | Device for providing high voltage to integrated circuit for erasing and/or programming memory in electronic system, has application unit to apply high voltage to terminals when writing command is detected by monitoring unit |
Publications (1)
Publication Number | Publication Date |
---|---|
FR2951577A1 true FR2951577A1 (en) | 2011-04-22 |
Family
ID=41600713
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR0905026A Withdrawn FR2951577A1 (en) | 2009-10-20 | 2009-10-20 | Device for providing high voltage to integrated circuit for erasing and/or programming memory in electronic system, has application unit to apply high voltage to terminals when writing command is detected by monitoring unit |
Country Status (1)
Country | Link |
---|---|
FR (1) | FR2951577A1 (en) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5559956A (en) * | 1992-01-10 | 1996-09-24 | Kabushiki Kaisha Toshiba | Storage system with a flash memory module |
US20030169624A1 (en) * | 2002-03-07 | 2003-09-11 | Shuzo Fujioka | Microcomputer with nonvolatile memory protected against false erasing or writing |
-
2009
- 2009-10-20 FR FR0905026A patent/FR2951577A1/en not_active Withdrawn
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5559956A (en) * | 1992-01-10 | 1996-09-24 | Kabushiki Kaisha Toshiba | Storage system with a flash memory module |
US20030169624A1 (en) * | 2002-03-07 | 2003-09-11 | Shuzo Fujioka | Microcomputer with nonvolatile memory protected against false erasing or writing |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI276104B (en) | NAND flash memory device and method of programming the same | |
EP0633576B1 (en) | Semiconductor integrated circuit | |
EP0270410B1 (en) | Integrated circuit of the logic type with an eprom | |
CN1892914B (en) | Circuit and method for driving word line | |
TW512364B (en) | Semiconductor memory device and control method | |
EP0866545A1 (en) | Voltage boosting circuit of the charge pump tyre with a variable number of stages | |
EP1105881A4 (en) | Techniques for analog and multilevel storage using integrated circuit technology | |
WO2006059373A1 (en) | Semiconductor device and semiconductor device control method | |
US6160440A (en) | Scaleable charge pump for use with a low voltage power supply | |
FR2665973A1 (en) | Automatic erase optimisation circuit for an electrically erasable and programmable semiconductor memory, and method relating thereto | |
KR20070089781A (en) | Semiconductor device and word line boosting method | |
FR3007186A1 (en) | COMPACT MEMORY DEVICE ASSOCIATING A MEMORY PLAN OF THE SRAM TYPE AND A MEMORY PLAN OF THE NON-VOLATILE TYPE, AND METHODS OF OPERATION | |
EP2317520A1 (en) | Device for supplying a high voltage for deleting programmes with an integrated circuit | |
EP1798626A1 (en) | Schaltkreis zur Regulierung der Spannung, insbesondere für eine Ladepumpe | |
EP0696031B1 (en) | Programmable integrated memory with emulation means | |
FR2816750A1 (en) | Flash memory and method for data storage, comprising circuits for control of threshold voltage of memory cells and reprogramming when below set verification value | |
FR2951577A1 (en) | Device for providing high voltage to integrated circuit for erasing and/or programming memory in electronic system, has application unit to apply high voltage to terminals when writing command is detected by monitoring unit | |
JP3841560B2 (en) | Flash memory device capable of stable read operation with low power supply voltage | |
EP0618657B1 (en) | Automatic triggering circuit | |
FR2951576A1 (en) | Integrated circuit for realizing electronic tags used in e.g. ink cartridge, has receiving unit for receiving voltage by supply voltage receiving terminal or by data/clock signal receiving/emitting terminals | |
EP0902437A1 (en) | High-voltage generating circuit for programming or erasing a memory | |
TW201820317A (en) | Apparatus for switching voltage and semiconductor memory apparatus having the same | |
EP0910097B1 (en) | Integrated memory circuit including an internal high programming voltage generation circuit | |
FR3007185A1 (en) | MEMORY DEVICE ASSOCIATING A SRAM TYPE MEMORY PLAN AND A NON-VOLATILE TYPE MEMORY PLAN, AND METHODS OF OPERATION | |
FR2838840A1 (en) | Supply voltage comparator for integrated electronic circuits, uses current mirror circuit with supply voltage connected to one input |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
ST | Notification of lapse |
Effective date: 20150630 |