FR2868657A1 - Gestion de taille de memoire virtuelle pour la transmission de blocs de bits de donnees dans un canal descendant de type hs-dsch d'un reseau de communications mobile - Google Patents

Gestion de taille de memoire virtuelle pour la transmission de blocs de bits de donnees dans un canal descendant de type hs-dsch d'un reseau de communications mobile Download PDF

Info

Publication number
FR2868657A1
FR2868657A1 FR0450629A FR0450629A FR2868657A1 FR 2868657 A1 FR2868657 A1 FR 2868657A1 FR 0450629 A FR0450629 A FR 0450629A FR 0450629 A FR0450629 A FR 0450629A FR 2868657 A1 FR2868657 A1 FR 2868657A1
Authority
FR
France
Prior art keywords
bits
equal
rate
stage
virtual memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR0450629A
Other languages
English (en)
Other versions
FR2868657B1 (fr
Inventor
Pascal Agin
Remi Stefanini
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Evolium SAS
Original Assignee
Evolium SAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Evolium SAS filed Critical Evolium SAS
Priority to FR0450629A priority Critical patent/FR2868657B1/fr
Priority to DE602005009275T priority patent/DE602005009275D1/de
Priority to EP05290671A priority patent/EP1583275B1/fr
Priority to AT05290671T priority patent/ATE406723T1/de
Priority to US11/092,728 priority patent/US7545731B2/en
Publication of FR2868657A1 publication Critical patent/FR2868657A1/fr
Application granted granted Critical
Publication of FR2868657B1 publication Critical patent/FR2868657B1/fr
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1812Hybrid protocols; Hybrid automatic repeat request [HARQ]
    • H04L1/1819Hybrid protocols; Hybrid automatic repeat request [HARQ] with retransmission of additional or different redundancy
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0009Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the channel coding
    • H04L1/0013Rate matching, e.g. puncturing or repetition of code symbols
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0064Concatenated codes
    • H04L1/0065Serial concatenated codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0067Rate matching
    • H04L1/0068Rate matching by puncturing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Quality & Reliability (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Communication Control (AREA)

Abstract

Un dispositif (D) est dédié à la gestion de la taille d'une mémoire virtuelle (MTV) d'un système (SOD) d'organisation de débit de transmission de blocs dans un ensemble de canaux physiques HS-PDSCH associé à un canal de transport descendant HS-DSCH et établi entre une station de base d'un réseau de communications et au moins un équipement d'utilisateur. Ce système (SOD) comprend i) un premier étage d'organisation de débit (FRM) chargé d'adapter un nombre de bits d'entrée provenant du canal HS-DSCH, d'un bloc à transmettre à l'équipement, à un nombre choisi de bits intermédiaires, ii) une mémoire virtuelle (MTV) pouvant stocker le nombre choisi de bits intermédiaires, jusqu'à réception par la station de base d'un accusé de réception signalant la réception correcte du bloc par l'équipement dans le cadre d'une procédure HARQ, et iii) un second étage d'organisation de débit (SRM) chargé d'adapter le nombre choisi de bits intermédiaires à un nombre de bits de sortie égal au nombre maximal de bits pouvant être transmis par l'ensemble. Ce dispositif (D) est chargé de fournir un nombre de bits intermédiaires choisi de sorte que le premier étage (FRM) puisse adapter le nombre de bits d'entrée au nombre de bits intermédiaires, et que le second étage (SRM) puisse adapter le nombre de bits intermédiaires au nombre de bits de sortie pouvant être transmis par l'ensemble, sans ajout de bits.

Description

GESTION DE TAILLE DE MÉMOIRE VIRTUELLE POUR LA TRANSMISSION DE BLOCS DE
BITS DE DONNÉES DANS UN CANAL DESCENDANT DE TYPE HS-DSCH D'UN RÉSEAU DE COMMUNICATIONS MOBILE
L'invention concerne le domaine des réseaux de communications mobile, et plus précisément la gestion de la taille de la mémoire virtuelle nécessaire à la transmission de blocs de bits de données dans les canaux de io transport de type HS-DSCH de tels réseaux.
Comme le sait l'homme de l'art, il a été proposé dans la cinquième version des spécifications 3GPP, régissant la transmission de données multimédia dans les réseaux de communications mobiles (ou cellulaires), comme par exemple les réseaux GSM/GPRS, UMTS ou EDGE, un mécanisme d'accès à haute vitesse à des paquets descendants (ou HSDPA pour High Speed Downlink Packet Access ). Ce mécanisme a notamment pour but de permettre un haut débit de transmission des trafics descendants de paquets, comme par exemple les trafics Internet, quasiment insensible au retard de transmission. Il repose sur l'utilisation de canaux de transport descendants à haute vitesse, appelés HS-DSCH (pour High Speed - Downlink Shared Channel ) et partagés par plusieurs équipements d'utilisateurs.
Il est rappelé qu'un canal de transport HS-DSCH est situé entre la couche MAC et la couche physique. Il est également rappelé que les bits de données provenant du canal de transport HS-DSCH sont transmis à un équipement d'utilisateur dans un ensemble d'au moins un canal physique, appelé HS-PDSCH et se situant au niveau de la couche physique.
On entend ici par équipement d'utilisateur tout terminal de communication capable d'échanger des données par voie d'ondes avec un réseau de communications mobile (ou cellulaire).
L'obtention de hauts débits repose notamment sur la mise en oeuvre, au moyen d'un système d'organisation de débit de transmission de bits, implanté dans chaque station de base, d'une technique hybride automatisée de répétition de requêtes, plus connue sous l'acronyme anglais HARQ (pour Hybrid Automatic Repeat reQuest ). Cette technique consiste, chaque fois qu'un équipement d'utilisateur reçoit de la station de base dont il dépend, sur un canal de transport HS-DSCH, un bloc de données incorrect, à transmettre à cette station de base un message de mauvaise réception, appelé NACK (abréviation anglaise de Non Acknowledgment ), de sorte qu'elle lui retransmette un nouveau bloc de bits de données dans le canal de transport HS-DSCH. A réception de ce nouveau bloc, l'équipement d'utilisateur recombine les données qu'il contient à celles contenues dans le(s) bloc(s) so précédemment reçu(s) de façon incorrecte, qu'il avait temporairement stockées dans une mémoire tampon dédiée.
Afin de permettre la retransmission des bits de données du canal de transport HS-DSCH sur un ensemble d'un ou plusieurs canaux physiques HSPDSCH, le système d'organisation de débit comporte une mémoire tampon virtuelle, implantée entre deux étages d'organisation de débit de bits, et chargée de stocker des bits de données (intermédiaires) d'un bloc à transmettre à un équipement d'utilisateur tant que la station de base n'a pas reçu de l'équipement un accusé de réception, appelé ACK (abréviation anglaise de Acknowledgment ), signalant qu'il a correctement reçu le bloc.
Le premier étage est chargé d'adapter le nombre de bits d'entrée, qui lui parviennent du canai de transport HS-DSCH, au nombre de bits intermédiaires que peut contenir la mémoire virtuelle.
Le second étage est chargé d'adapter le nombre de bits intermédiaires, stockés dans la mémoire virtuelle, au nombre maximal de bits de sortie qui peuvent être transmis sur l'ensemble des N canaux physiques HS-PDSCH, associés au canal de transport HS-DSCH, dans un intervalle de temps donné (appelé TTI). Dans le cas de la norme UMTS actuelle, N appartient à l'intervalle [1;15].
Plus précisément, chaque fois qu'un bloc de bits doit être retransmis à un équipement, le second étage utilise les bits intermédiaires stockés dans la mémoire virtuelle pour constituer une version redondante du bloc initial, comportant soit le même jeu de données que le jeu du bloc initial (mode de retransmission appelé combinaison de poursuite (ou en anglais CC pour Chase Combining )), soit un jeu de données différent du jeu du bloc initial (mode de retransmission appelé redondance incrémentale (ou en anglais IR pour Incremental Redundancy )).
En raison de ce mode de fonctionnement, la taille de la mémoire s nécessaire à une station de base dépend pour une bonne partie de la taille de la mémoire virtuelle. Il est donc important que la taille de la mémoire virtuelle soit la plus petite possible. Cependant, plus cette taille est petite, plus le premier étage d'organisation de débit doit supprimer (ou puncture ) de bits d'entrée pour qu'ils puissent être stockés dans la mémoire virtuelle. Or, io comme le sait l'homme de l'art, plus on supprime de bits d'entrée, moins les performances du système d'organisation de débit sont bonnes, et donc plus il faut de retransmissions pour qu'un équipement reçoive correctement un bloc de bits de données.
L'invention a pour objet d'optimiser le choix de la taille de la mémoire virtuelle qui est utilisée par une station de base pour organiser les débits de bits du canal de transport HS-DSCH qui doivent être (re) transmis aux équipements d'utilisateurs sur l'ensemble des canaux physiques HS-PDSCH descendants qui les relient.
Elle propose à cet effet un dispositif de gestion de la taille de la mémoire virtuelle d'un système d'organisation de débit, fournissant un nombre de bits intermédiaires, que peut contenir la mémoire virtuelle, choisi de sorte que le premier étage puisse adapter le nombre de bits d'entrée au nombre de bits intermédiaires, et que le second étage puisse adapter le nombre de bits intermédiaires au nombre de bits de sortie qui peuvent être transmis par l'ensemble des N canaux physiques HS-PDSCH associés au canal de transport HS-DSCH, sans ajout de bits.
Préférentiellement, le dispositif fournit un nombre de bits intermédiaires au moins égal à une valeur minimale égale au nombre maximal de bits pouvant être transmis par l'ensemble des N canaux physiques HS-PDSCH dans un intervalle de temps donné (TTI).
Plus préférentiellement encore, le dispositif fournit un nombre de bits intermédiaires au moins égal à une autre valeur strictement supérieure à la valeur minimale. Cette autre valeur peut être égale au nombre de bits d'entrée provenant du canal de transport HS-DSCH à l'entrée du premier étage. Ainsi, le premier étage est transparent. Dans le cas de la norme UMTS actuelle, le nombre de bits d'entrée est égal à la somme du résultat de la multiplication par six du débit de bits d'informations utiles (en kilobits par seconde (kbps)) s que peut recevoir l'équipement et d'une constante choisie, de préférence égale à 84.
Un tel dispositif peut être agencé de manière à déterminer lui-même le nombre de bits intermédiaires qu'il doit fournir. Mais, en variante, il peut également fournir un nombre de bits intermédiaires fixé.
xo L'invention propose également un système d'organisation de débit dans un ensemble d'au moins un canal physique HS-PDSCH associé à un canal de transport descendant HS-DSCH et établi entre une station de base d'un réseau de communications et au moins un équipement d'utilisateur, pourvu d'un dispositif de gestion du type de celui présenté ci-avant. Ainsi, le système peut adapter de façon dynamique la taille de sa mémoire virtuelle en fonction des besoins.
L'invention propose en outre un système de codage de canal, pour un réseau de communications, comprenant un système d'organisation de débit de bits de données du type de celui présenté ci-dessus. L'invention propose également un système de codage de canal, pour un réseau de communications, comprenant un dispositif de gestion du type de celui présenté ci-avant.
L'invention est particulièrement bien adaptée, bien que de façon non exclusive, au domaine des communications radio 3GPP, et notamment aux réseaux de type W-CDMA, CDMA 2000, IS95, UMTS, GSM/GPRS et EDGE.
D'autres caractéristiques et avantages de l'invention apparaîtront à l'examen de la description détaillée ci-après, et des dessins annexés, sur lesquels: la figure 1 illustre de façon schématique un exemple de réalisation d'une partie d'un réseau de communications de type UMTS comprenant des stations de base (Node Bs) munies d'un dispositif de gestion selon l'invention, la figure 2 illustre de façon schématique et fonctionnelle un exemple de réalisation d'un système de codage de canal de transport, et la figure 3 illustre de façon schématique et fonctionnelle un exemple de réalisation d'un système d'organisation de débit équipé d'un dispositif de gestion selon l'invention, pour le système de codage de canal de transport de la figure 2.
Les dessins annexés pourront non seulement servir à compléter l'invention, mais aussi contribuer à sa définition, le cas échéant.
L'invention a pour objet de permettre l'optimisation du choix de la taille de la mémoire tampon virtuelle utilisée par un système d'organisation de Zo débit d'un système de codage de canal de transport d'une station de base d'un réseau de communications mobile.
L'invention concerne tout type de réseau de communications mobile dans lequel des liaisons descendantes de type HS-DSCH, associées à un ensemble d'un ou plusieurs canaux physiques de type HS-PDSCH et telles que définies dans la version 5 des spécifications 3GPP (accessibles sur le site du 3GPP à l'adresse http:l/www.3GPP.org), peuvent être établies entre une station de base et au moins un équipement d'utilisateur. Elle s'applique par conséquent aux communications radio (ou mobiles) 3GPP, et notamment aux réseaux de type W-CDMA, CDMA 2000, IS95, UMTS, GSM/GPRS et EDGE. Dans ce qui suit, on considère à titre d'exemple que le réseau est de type UMTS.
Par ailleurs, on entend par équipement d'utilisateur tout terminal de communication capable d'échanger des données par voie d'ondes, sous la forme de signaux, avec un autre équipement d'utilisateur ou un équipement de son réseau de rattachement, comme par exemple une station de base. I! pourra donc s'agir, par exemple, d'un téléphone portable, ou d'un assistant personnel numérique (ou PDA) ou d'un ordinateur portable équipé d'un dispositif de communication radio.
On se réfère tout d'abord à la figure 1 pour décrire un réseau de 30 communications mobile (ici de type UMTS) permettant de mettre en oeuvre l'invention.
Un réseau UMTS peut, d'une façon très schématique mais néanmoins suffisante à !a compréhension de l'invention, être résumé à un coeur de réseau (ou Core Network (ON)) couplé à un réseau d'accès radio comportant une ou plusieurs stations de base appelées Node Bs et raccordées au Core Network CN par un ou plusieurs noeuds RNC (ou Radio Network Controller ). Dans l'exemple illustré, le réseau UMTS comprend deux stations de base Node BI et Node B2 respectivement raccordées au Core Network CN par des noeuds RNC1 et RNC2. Par ailleurs, dans cet exemple chaque station de base Node BI, Node B2 est associée à une unique cellule Cl, C2 couvrant une zone radio dans laquelle peuvent se trouver un ou plusieurs équipements d'utilisateurs UE.
lo Chaque Node Bi (ici 1=1, 2) est chargé du traitement du signal et, notamment, de la gestion des demandes d'accès au réseau UMTS effectuées par les équipements d'utilisateurs UE qui sont situés dans la cellule Ci qu'il contrôle, ainsi que de la gestion des canaux de transport de type HS-DSCH qu'il a établis avec des équipements d'utilisateurs UE qui sont situés dans sa cellule Ci.
Afin de gérer les canaux de transport HS-DSCH, chaque Node Bi comprend un système de codage de canal de transport SCCT, du type de celui illustré schématiquement, et à titre d'exemple, sur la figure 2. Un tel système SCCT étant bien connu de l'homme de l'art et ne faisant pas l'objet principal de l'invention, il ne sera donc pas décrit ici en détail. Il est simplement rappelé qu'il est généralement constitué : d'un module MACC d'ajout de champ de contrôle de redondance cyclique (ou CRC pour Cyclic Redundancy Check ), chargé d'adjoindre aux données délivrées par le module de concaténation CC un champ CRC utilisé par l'équipement d'utilisateur UE, destinataire des données, pour qu'il puisse détecter des erreurs de transmission de données, d'un module MBS de brouillage de bits (ou bit scrambling ) chargé de rendre les bits de données délivrés par le module MACC pseudo aléatoires, afin d'atteindre les meilleures performances dans le module de turbo codage (TC), performances qui pourraient être dégradées pour certaines séquences de bits particulières, d'un module de segmentation de blocs de code MSBC chargé de segmenter les blocs de données délivrés par le module MBS en blocs plus petits, de manière à délivrer des blocs de taille inférieure à la taille maximale supportée par le codeur de canal, laquelle est définie par la norme 3GPP TS 25.212, - d'un module de turbo-codage (ou turbo-codeur) TC chargé de coder les bits de données délivrés par le module de segmentation de blocs de code MSBC, afin de délivrer des flux de bits codés NTT' de types dits systématique , de parité 1 et de parité 2 , ci-après appelés bits d'entrée, - d'un système d'organisation de débit SOD chargé d'organiser les débits respectifs des différents types de bits d'entrée (systématiques et de parité 1 et 2) délivrés par le turbo-codeur TC, et de délivrer des bits dits de sortie , et sur lequel on reviendra plus loin en référence à la figure 3, d'un module de segmentation de canaux physiques MSC chargé de segmenter (ou séparer) les bits de sortie délivrés par le système ls d'organisation de débit SOD et transportés par le canal de transport HSDSCH, de sorte qu'ils puissent être répartis dans les différents canaux physiques HS-PDSCH qu'ils doivent emprunter, un module d'entrelacement ME chargé d'entrelacer les bits délivrés par le module de segmentation de canaux physiques MSC, en les mélangeant, de manière à améliorer les performances du codage correcteur d'erreur (TC) vis à vis du canal radio, - éventuellement d'un module de réarrangement de bits MRB, chargé de réarranger les bits de données délivrés par le module d'entrelacement ME, lorsque la modulation est de type 16QAM, et - d'un module d'organisation de canaux physiques MOCP chargé d'alimenter le ou les N canaux physiques HS-PDSCH avec les bits délivrés par le module d'entrelacement ME ou le module de réarrangement de bits MRB.
Il est rappelé que le nombre maximal de bits de sortie, pouvant être transmis dans les N (N>0) canaux physiques HS-PDSCH associés à un canal de transport HS-DSCH, dans un intervalle de temps donné ou TTI ( pour Time Transmission Interval ), varie en fonction du type de modulation choisi. Dans le cas d'une modulation de type QPSK, le nombre de bits maximal est égal à N x 960, tandis que dans le cas d'une modulation de type 16QAM, il est égal à N x 1920, pour chaque intervalle de transmission temporel TTI constitué de trois tranches (ou slots ) d'une durée totale de 2 ms (ce qui correspond à un bloc transmis toutes les 2 ms). N représente ici le nombre de canaux physiques HS-PDSCH, et donc de codes (un code par canal physique), utilisés pour le transport des blocs de bits de données d'un canal de transport HS-DSCH.
On va maintenant décrire en détail le système d'organisation de débit SOD selon l'invention, en référence à la figure 3.
Le système d'organisation de débit SOD est chargé du choix des bits io de données qui doivent être retransmis de façon prioritaire dans un ou plusieurs canaux physiques HS-PDSCH (associés à un canal de transport HSDSCH) par un Node B, sous la forme d'un bloc, à un équipement d'utilisateur UE qui lui a signalé par un message de type NACK qu'il n'a pas reçu correctement un premier bloc (précédent), conformément à la technique hybride automatisée de répétition de requêtes, connue sous l'acronyme anglais HARQ (pour Hybrid Automatic Repeat reQuest ).
Comme indiqué dans la partie introductive, le système d'organisation de débit SOD peut fonctionner soit en mode de retransmission dit de combinaison de poursuite (ou en anglais CC, pour Chase Combining), soit en mode de retransmission dit de redondance incrémentale (ou en anglais IR, pour Incremental Redundancy).
Il est rappelé que dans le mode CC chaque bloc à retransmettre, délivré par le système d'organisation de débit SOD, comporte un jeu de bits de données identique au jeu du (premier) bloc initialement transmis, tandis qu'en mode IR chaque bloc à retransmettre, délivré par le système d'organisation de débit SOD, comporte un jeu de bits de données qui diffère au moins en partie du jeu de bits de données du bloc qui le précède. Par ailleurs, il est également rappelé que la retransmission d'un bloc est déclenchée dans le cadre de la procédure HARQ chaque fois qu'un équipement d'utilisateur UE n'a pas reçu correctement un premier bloc.
Le mode de transmission IR est avantageux car il permet d'utiliser à chaque nouvelle retransmission, d'autres bits que ceux précédemment transmis. Dans ce mode de transmission, le décodage d'un bloc au niveau de l'équipement d'utilisateur UE destinataire s'effectue par combinaison des contenus de ses différentes versions, transmises successivement par le Node B auquel il est momentanément rattaché, et stockées temporairement dans une mémoire tampon.
Le système d'organisation de débit SOD comporte tout d'abord, comme illustré sur la figure 3, un module de séparation de bits SB alimenté en flux de bits d'entrée NTT' par le turbo-codeur TC. Ce module de séparation de bits SB est chargé de séparer les différents types de bits d'entrée (systématiques (BS), de parité 1 (BPI) et de parité 2 (BP2)) afin qu'ils soient io traités séparément par un premier étage d'organisation de débit FRM.
Le premier étage d'organisation de débit FRM est chargé d'adapter le nombre de bits d'entrée NTT', délivrés par le turbo-codeur TC, au nombre de bits dits intermédiaires que peut contenir une mémoire virtuelle d'incrément de redondance (ou virtual IR buffer ) MTV, objet de l'invention.
A cet effet, le premier étage d'organisation de débit FRM comporte deux modules d'organisation RM_P1_1 et RM_P2_1 chargés respectivement de traiter les bits de parité 1 BPI et les bits de parité 2 BP2 afin de délivrer sur leurs sorties des flux de bits de parité 1 NP-1 et de bits de parité 2 NP2.
Le nombre de bits d'entrée NTT' étant généralement supérieur au nombre de bits intermédiaires que peut contenir la mémoire virtuelle MTV, les modules d'organisation RM_P1_1 et RM_P2_1 sont chargés de supprimer (ou puncture ) une partie d'entre eux. Cette technique de suppression de bits (ou puncturing ) est définie par la norme 3GPP TS 25.212, version 5.3.0.
Les bits systématiques ne font pas l'objet d'un traitement par suppression au sein du premier étage d'organisation de débit FRM, mais sont directement délivrés sur une troisième sortie, sous la forme de flux de bits systématiques Nsys.
Les trois flux Nsys, NPi et NP2 alimentent la mémoire tampon virtuelle MTV. La taille de cette mémoire MTV dépend du nombre de bits (intermédiaires) qui doivent être conservés dans le Node B tant que l'équipement d'utilisateur UE destinataire n'a pas reçu correctement un premier bloc et donc tant qu'il n'a pas adressé audit Node B un message Io d'accusé de réception ACK, conformément à la technique HARQ.
Le système d'organisation de débit SOD comporte également un second étage d'organisation de débit SRM chargé de définir pour chaque (re) transmission le débit prioritaire de chaque type de flux en fonction de la valeur d'un paramètre de redondance appelé XRV et d'adapter le nombre de bits intermédiaires, stockés dans la mémoire virtuelle MTV, au nombre maximal de bits dits de sortie qui peuvent être transmis par les N canaux physiques HS-PDSCH associés à un canal de transport HS-DSCH.
Il comprend à cet effet trois modules d'organisation RM_S, RM_P1_2 io et RM_P2_2 chargés de traiter respectivement les bits systématiques Nsys, les bits de parité 1 Np1 et les bits de parité 2 Np2 afin de délivrer sur leurs sorties des flux de bits systématiques Nt,sys, de bits de parité 1 Nt,p1 et de bits de parité 2 Nt,P2 qui alimentent un collecteur de bits CB2 délivrant sur une sortie un flux de bits de sortie Ndata, regroupant les différents flux sélectionnés et is alimentant le module de segmentation de canaux physiques MSC.
Selon le nombre maximal de bits de sortie qui peuvent être transmis par les N canaux physiques HS-PDSCH associés à un canal de transport HSDSCH, les modules d'organisation RM_S, RM_P1_2 et RM_P2_2 effectuent soit une nouvelle suppression (ou puncturing) de bits intermédiaires, soit un ajout de bits, par répétition.
Chaque fois que le Node B reçoit un message NACK d'un équipement d'utilisateur UE, le second étage d'organisation de débit SRM, de son système d'organisation de débit SOD, détermine un jeu de bits de sortie, pour le bloc à retransmettre, à partir des bits intermédiaires stockés dans la mémoire MTV. Ce jeu est alors identique à celui précédemment (re) transmis, en présence d'un mode de transmission CC, ou différent de celui précédemment (re)transmis, en présence d'un mode de transmission IR.
Comme indiqué dans la partie introductive, plus la taille de la mémoire virtuelle MTV est grande, moins le système d'organisation de débit SOD doit supprimer de bits d'entrée pour adapter leur nombre à la capacité de ladite mémoire virtuelle MTV, et donc meilleures sont les performances du système d'organisation de débit SOD. En effet, plus on supprime de bits d'entrée, plus il faut statistiquement de retransmissions pour qu'un équipement d'utilisateur puisse recevoir correctement un bloc de bits de données. Mais, plus la taille de la mémoire virtuelle MTV est grande, plus la mémoire du Node B doit être importante, ce qui est pénalisant, notamment en terme de coût.
s L'invention a donc pour objet d'optimiser le choix de la taille de la mémoire virtuelle MTV de manière à ne pas pénaliser le Node B dans lequel elle est implantée.
L'invention porte sur le choix du nombre de bits intermédiaires qui peuvent être stockés dans la mémoire virtuelle MTV. Plus précisément, Io l'invention consiste à choisir la taille de la mémoire virtuelle MTV de sorte qu'elle permette, d'une part, au premier étage d'organisation de débit FRM d'adapter le nombre de bits d'entrée au nombre de bits intermédiaires par suppression (ou puncturing) de bits, et d'autre part, au second étage d'organisation de débit SRM d'adapter le nombre de bits intermédiaires au ls nombre de bits de sortie sans ajout de bits.
Une taille minimale de mémoire virtuelle MW peut être définie. Il s'agit de la taille en deçà de laquelle il ne devient plus possible de fonctionner en mode de redondance incrémentale (IR), du fait que les performances du système d'organisation de débit SOD deviennent trop dégradées. En d'autres termes, la taille minimale de la mémoire virtuelle MW est celle qui minimise la taille de la mémoire du Node B tout en assurant des performances acceptables.
Préférentiellement, la taille minimale Sm;n de la mémoire virtuelle MTV est définie par un nombre de bits égal au nombre maximal de bits nmax qui peuvent être transmis par le ou les canaux physiques HS-PDSCH. Ce nombre maximal de bits nmax est donné par la relation nmax = N x nmaxcode, où N est le nombre de canaux physiques HS-PDSCH (et donc le nombre de codes) utilisés pour le transport d'un bloc de transport et nmax/code est le nombre maximal de bits pouvant être transmis dans un canal physique HSPDSCH pendant un intervalle TTI.
Par exemple, en présence d'une modulation de type QPSK nmax,code est égal à 960 bits par TTI, tandis qu'en présence d'une modulation de type 16QAM nmax,code est égal à 1920 bits par TTI.
Pour la norme UMTS actuelle, le nombre N de codes HS-PDSCH est généralement compris entre les valeurs 1 et 15. Il dépend de la valeur choisie d'un paramètre de qualité, appelé indicateur de qualité de canal (ou COI pour Channel Quality Indicator ), lequel est défini par la norme 3GPP TS 25.214 et dans le tableau ci-dessous. Mais, il est important de noter que le nombre de codes utilisés par le réseau n'est pas forcément lié au paramètre de qualité CQI.
Un exemple de schéma de codage de bits, en fonction de différentes valeurs du paramètre CQI et en présence d'une modulation QPSK, est donné lo dans le tableau ci-dessous. Ce schéma est adapté à la norme UMTS et concerne les classes de téléphones mobiles n 1 à 10. D'autres schémas, plus complets, et concernant notamment la modulation 16QAM, sont définis par la norme 3GPP TS 25.214.
CQI Taille du bloc de Débit maximal utile Nombre de codes transport (en bits) (R en kbps) HS-PDSCH (N) 1 137 68,5 1 2 173 86,5 1 3 233 116,5 1 4 317 158,5 1 377 188,5 1 6 461 230,5 1 7 650 325 2 8 792 396 2 9 931 465,5 2 1262 631 3 11 1483 741,5 3 12 1742 871 3 13 2279 1139,5 4 14 2583 1291, 5 4 3319 1659,5 5 Le débit maximal utile R est le débit de bits maximal qui peut être reçu par un équipement d'utilisateur UE au niveau de la couche physique (dans le système OSl). Ce débit R inclut notamment les entêtes des protocoles des couches supérieures à la couche physique, comme par exemple les couches MAC et RLC, mais il n'inclut pas les champs de la couche physique, comme par exemple le champ CRC.
Ce débit maximal utile R peut être utilisé pour définir une valeur optimale Sopt de taille de mémoire virtuelle MTV, supérieure à la valeur lo minimale Sm;n, qu'il est avantageux d'utiliser lorsque cela s'avère possible.
Cette valeur optimale Sopt correspond à la taille au-delà de laquelle l'amélioration des performances du système d'organisation de débit SOD n'est plus sensible.
Cette valeur optimale Sopt est préférentiellement celle qui permet au premier étage d'organisation de débit FRM de ne pas supprimer de bits d'entrée (et donc d'être transparent), et par conséquent de permettre la génération du plus grand nombre de versions de jeux de bits de données. Elle est donc égale à Nn1.
Dans le cas de la norme UMTS actuelle, la valeur optimale Sopt peut être définie à partir d'une relation ayant le débit maximal utile R (en kbps) comme variable: Sopt = 3 x ((2 x R) + 24 + 4), soit encore Sopt = 6R + 84.
Dans cette relation, d'une première part, le terme (2 x R) transforme le débit maximal utile R (en kbps) en une longueur de bloc nécessaire à l'obtention dudit débit, compte tenu du fait qu'un bloc est émis toutes les 2 ms, d'une deuxième part, le nombre 24 est la longueur du champ CRC, et d'une troisième part, le terme ((y + 4) x 3), où y représente l'expression ((2 x R) + 24), correspond au nombre de bits d'entrée délivrés par le turbo-codeur TC lorsque y est le nombre de bits à l'entrée dudit turbo-codeur TC. Tous les autres traitements effectués par les modules MBS, MSBC, MSC, ME, MRB et MOCP ne changent pas le nombre de bits à transmettre.
Par exemple, en présence d'une modulation QPSK, d'un nombre N de codes HSPDSCH égal à 5, d'une valeur de CQI égale à 15, d'un nombre de bits d'information (ou taille de bloc) égal à 3319 (hors champ CRC), et d'un débit maximal utile R égal à 1659,5 kbps, la valeur optimale Sopt estégale à 10041 bits, tandis que la valeur minimale Sm;n est égale à 4800 bits.
Dans cet exemple, la mémoire virtuelle MW doit pouvoir contenir au moins 4800 bits (Smin), et de préférence un nombre de bits compris entre 4800 et au moins 10041 (Sopt), et si possible un nombre de bits au moins égal à 10041 (Sogt).
Si le nombre de bits d'information à l'entrée du turbo-codeur TC est égal à 3343 (3319 + 24 (champ CRC)), alors le nombre de bits d'entrée, provenant du canal de transport HS-DSCH, est égal à 10041 à l'entrée du lo système d'organisation de débit SOD. Par conséquent, si la taille de la mémoire virtuelle MW est égale à 4800 (Sm;n), et que le nombre maximal de bits nmax pouvant être transmis par les N canaux physiques HS-PDSCH, associés au canal de transport HS-DSCH, est également égal à 4800, alors le premier étage d'organisation de débit FRM doit supprimer 5241 bits (10041 4800) pour adapter le nombre de bits d'entrée à la taille de la mémoire virtuelle MN. Cette suppression de 5241 bits est destinée à réduire la redondance du codage correcteur d'erreur (TC). En revanche, le second étage d'organisation de débit SRM n'a pas besoin d'adapter le nombre de bits intermédiaires (stockés dans MN) au nombre de bits de sortie égal à 4800.
Mais, si la taille de la mémoire virtuelle MTV est égale à 10041 (Sopt), et que le nombre maximal de bits nmax pouvant être transmis par les N canaux physiques HS-PDSCH, associés au canal de transport HS-DSCH, est égal à 4800, alors le premier étage d'organisation de débit FRM n'a pas besoin d'adapter le nombre de bits d'entrée à la taille de la mémoire virtuelle MN.
C'est le second étage d'organisation de débit SRM qui est ici chargé de supprimer 5241 bits intermédiaires (10041 4800) pour adapter leur nombre au nombre de bits de sortie pouvant être transmis par les N canaux physiques HS-PDSCH, associés au canal de transport HS-DSCH. Cette suppression effectuée par le second étage d'organisation de débit SRM affecte moins les 3o performances car ce ne sont pas forcément les mêmes bits de redondance qui sont supprimés lors de chaque retransmission (du fait du changement de la valeur du paramètre Xrv). Lorsque la suppression de bits s'opère au niveau du premier étage d'organisation de débit FRM, le même jeu de données est transmis lors de chaque retransmission, quelle que soit la valeur du paramètre Xrv, car le second étage d'organisation de débit SRM est transparent, si bien que les performances sont affectées.
L'invention peut être mise en oeuvre dans un système d'organisation 5 de débit SOD soit de façon statique, soit de façon dynamique.
Dans le cas d'une mise en oeuvre statique, la taille de la mémoire virtuelle MTV est préconfigurée, soit par une action d'un technicien au niveau du Node B concerné, par exemple à l'aide d'un terminal local, soit par des instructions transmises au Node B par le réseau, par exemple via le contrôleur de réseau radio (ou RNC) ou l'OMC, soit encore avant installation (dans ce cas elle peut se faire par exemple par codage dans le logiciel ou le matériel).
Dans le cas d'une mise en oeuvre dynamique, la taille de la mémoire virtuelle MTV est adaptable en fonction des besoins, par exemple à l'aide d'un dispositif de gestion de taille de mémoire D. Ce dispositif D peut être soit implanté dans le Node B, par exemple dans le système d'organisation de débit SOD de son système de codage de canal de transport SCCT, comme illustré sur les figures 1 et 3, soit dans un équipement de gestion du réseau couplé à un ou plusieurs Node Bs, comme par exemple dans le système de gestion du réseau ou NMS (pour Network Management System ). Dans ce cas, le dispositif D est agencé de manière à déterminer la taille de la mémoire virtuelle MTV conformément à l'invention, soit de sa propre initiative, soit à la demande du réseau.
On peut également envisager que le dispositif de gestion D soit configuré de façon à imposer au système d'organisation de débit SOD d'utiliser un nombre de bits intermédiaires fixé, par exemple par le réseau. Un tel dispositif D ne fait donc que fournir au système d'organisation de débit SOD une valeur, qu'il a lui même reçue ou pour laquelle il est configuré. Par conséquent, il peut être également utilisé dans le cas d'une mise en oeuvre statique.
Le dispositif de gestion D, selon l'invention, peut être réalisé sous la forme de circuits électroniques, de modules logiciels (ou informatiques), ou d'une combinaison de circuits et de logiciels. Il en va de même du système d'organisation de débit SOD et du système de codage de canal de transport SCCT.
L'invention ne se limite pas aux modes de réalisation de dispositif de gestion D, de système d'organisation de débit SOD, et de système de codage de canal de transport SCCT décrits ci-avant, seulement à titre d'exemple, mais elle englobe toutes les variantes que pourra envisager l'homme de l'art dans le cadre des revendications ci-après.

Claims (10)

REVENDICATIONS
1. Dispositif (D) de gestion de taille de mémoire pour un système (SOD) d'organisation de débit de transmission de blocs de bits de données dans un ensemble d'au moins un canal physique de type HS-PDSCH associé à un canal de transport descendant de type HS-DSCH et établi entre une station de base (Node B) d'un réseau de communications et au moins un équipement d'utilisateur (UE), ledit système (SOD) comprenant i) un premier étage d'organisation de débit (FRM) pour adapter un nombre de bits d'entrée io provenant dudit canal de transport HS-DSCH, d'un bloc à transmettre audit équipement (UE), à un nombre choisi de bits intermédiaires, ii) une mémoire virtuelle (MTV) pouvant stocker ledit nombre choisi de bits intermédiaires, jusqu'à réception par ladite station de base (Node B) d'un accusé de réception signalant la réception correcte dudit bloc par ledit équipement (UE) dans le cadre d'une procédure de type HARQ , et iii) un second étage d'organisation de débit (SRM) pour adapter ledit nombre choisi de bits intermédiaires à un nombre de bits de sortie égal au nombre maximal de bits pouvant être transmis par ledit ensemble, dans un intervalle de temps donné, caractérisé en ce qu'il est agencé pour fournir un nombre de bits intermédiaires choisi de sorte que ledit premier étage (FRM) puisse adapter ledit nombre de bits d'entrée au nombre de bits intermédiaires, et que ledit second étage (SRM) puisse adapter ledit nombre de bits intermédiaires au nombre de bits de sortie pouvant être transmis par ledit ensemble associé audit canal de transport HS-DSCH, sans ajout de bits.
2. Dispositif selon la revendication 1, caractérisé en ce qu'il est agencé pour fournir un nombre de bits intermédiaires au moins égal à une valeur minimale (Surin) égale au nombre maximal de bits pouvant être transmis par ledit ensemble.
3. Dispositif selon la revendication 2, caractérisé en ce qu'il est agencé 30 pour fournir un nombre de bits intermédiaires au moins égal à une autre valeur (Sopt) strictement supérieure à ladite valeur minimale (Surin).
4. Dispositif selon la revendication 3, caractérisé en ce que ladite autre valeur (Sopt) est égale audit nombre de bits d'entrée provenant du canal de transport HS-DSCH à l'entrée dudit premier étage (FRM).
5. Dispositif selon la revendication 4, caractérisé en ce que ledit nombre de bits d'entrée est égal à la somme du résultat de la multiplication par six d'un débit de bits d'informations utiles (R), en kilobits par seconde, que s peut recevoir ledit équipement (UE) et d'une constante choisie.
6. Dispositif selon la revendication 5, caractérisé en ce que ladite constante est égale à 84.
7. Dispositif selon l'une des revendications 1 à 6, caractérisé en ce qu'il est agencé pour déterminer ledit nombre de bits intermédiaires.
8. Système (SOD) d'organisation de débit de transmission de blocs de bits de données dans un ensemble d'au moins un canal physique de type HSPDSCH associé à un canal de transport descendant de type HS-DSCH et établi entre une station de base (Node B) d'un réseau de communications et au moins un équipement d'utilisateur (UE), comprenant i) un premier étage d'organisation de débit (FRM) pour adapter un nombre de bits d'entrée provenant dudit canal de transport HS-DSCH, d'un bloc à transmettre audit équipement (UE), à un nombre choisi de bits intermédiaires, ii) une mémoire virtuelle (MTV) pouvant stocker ledit nombre choisi de bits intermédiaires, jusqu'à réception par ladite station de base (Node B) d'un accusé de réception signalant la réception correcte dudit bloc par ledit équipement (UE) dans le cadre d'une procédure de type HARQ , et iii) un second étage d'organisation de débit (SRM) pour adapter ledit nombre choisi de bits intermédiaires à un nombre de bits de sortie égal au nombre maximal de bits pouvant être transmis par ledit ensemble, dans un intervalle de temps donné, caractérisé en ce qu'il comprend un dispositif de gestion (D) selon l'une des revendications précédentes.
9. Système de codage de canal de transport (SCCT) pour un réseau de communications, caractérisé en ce qu'il comprend un système (SOD) d'organisation de débit de transmission de blocs de bits de données selon la revendication 8.
10. Système de codage de canal de transport (SCCT) pour un réseau de communications, caractérisé en ce qu'il comprend un dispositif de gestion (D) selon l'une des revendications 1 à 7.
FR0450629A 2004-03-31 2004-03-31 Gestion de taille de memoire virtuelle pour la transmission de blocs de bits de donnees dans un canal descendant de type hs-dsch d'un reseau de communications mobile Expired - Fee Related FR2868657B1 (fr)

Priority Applications (5)

Application Number Priority Date Filing Date Title
FR0450629A FR2868657B1 (fr) 2004-03-31 2004-03-31 Gestion de taille de memoire virtuelle pour la transmission de blocs de bits de donnees dans un canal descendant de type hs-dsch d'un reseau de communications mobile
DE602005009275T DE602005009275D1 (de) 2004-03-31 2005-03-25 Verwaltung der Speichergrösse für die Übertragung von Datenbitblöcken in einem HS-DSCH downlink Kanal in einem mobilen Kommunikationsnetz
EP05290671A EP1583275B1 (fr) 2004-03-31 2005-03-25 Gestion de taille de mémoire virtuelle pour la transmission de blocs de bits de données dans un canal descendant de type HS-DSCH d'un réseau de communications mobile
AT05290671T ATE406723T1 (de) 2004-03-31 2005-03-25 Verwaltung der speichergrösse für die übertragung von datenbitblöcken in einem hs-dsch downlink kanal in einem mobilen kommunikationsnetz
US11/092,728 US7545731B2 (en) 2004-03-31 2005-03-30 Virtual buffer size management system for the transmission of blocks of data bits in an HS-DSCH downlink channel of a mobile communications network

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR0450629A FR2868657B1 (fr) 2004-03-31 2004-03-31 Gestion de taille de memoire virtuelle pour la transmission de blocs de bits de donnees dans un canal descendant de type hs-dsch d'un reseau de communications mobile

Publications (2)

Publication Number Publication Date
FR2868657A1 true FR2868657A1 (fr) 2005-10-07
FR2868657B1 FR2868657B1 (fr) 2006-07-21

Family

ID=34878501

Family Applications (1)

Application Number Title Priority Date Filing Date
FR0450629A Expired - Fee Related FR2868657B1 (fr) 2004-03-31 2004-03-31 Gestion de taille de memoire virtuelle pour la transmission de blocs de bits de donnees dans un canal descendant de type hs-dsch d'un reseau de communications mobile

Country Status (5)

Country Link
US (1) US7545731B2 (fr)
EP (1) EP1583275B1 (fr)
AT (1) ATE406723T1 (fr)
DE (1) DE602005009275D1 (fr)
FR (1) FR2868657B1 (fr)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7505478B2 (en) * 2002-10-02 2009-03-17 Marvell International Ltd. Method and apparatus of de-multiplexing data
WO2006018669A1 (fr) * 2004-08-17 2006-02-23 Nokia Corporation Procedes et appareil permettant d'equilibrer la modulation dans des communications cellulaires sur des canaux bruyants
JP4689316B2 (ja) * 2005-03-28 2011-05-25 富士通株式会社 無線通信の下りリンクチャネルを伝送する制御情報のエラー検出方法及び移動端末
JP4275167B2 (ja) * 2006-11-24 2009-06-10 株式会社エヌ・ティ・ティ・ドコモ 送信機
US8549099B2 (en) * 2007-07-12 2013-10-01 Viasat, Inc. Methods and systems for javascript parsing
US8171135B2 (en) * 2007-07-12 2012-05-01 Viasat, Inc. Accumulator for prefetch abort
US20090016222A1 (en) * 2007-07-12 2009-01-15 Viasat, Inc. Methods and systems for implementing time-slice flow control
US20100146415A1 (en) * 2007-07-12 2010-06-10 Viasat, Inc. Dns prefetch
US8966053B2 (en) 2007-07-12 2015-02-24 Viasat, Inc. Methods and systems for performing a prefetch abort operation for network acceleration
US7945716B2 (en) * 2007-09-27 2011-05-17 Integrated Device Technology, Inc. Serial buffer supporting virtual queue to physical memory mapping
US9654328B2 (en) 2007-10-15 2017-05-16 Viasat, Inc. Methods and systems for implementing a cache model in a prefetching system
US8665720B2 (en) * 2008-03-12 2014-03-04 Broadcom Corporation Method and system for determining limited soft buffer size on transport blocks for rate matching
CN101965707B (zh) * 2008-03-24 2014-03-12 诺基亚公司 通信系统中的软缓冲存储器配置
JP2009272874A (ja) * 2008-05-07 2009-11-19 Sony Corp 通信装置、通信方法、プログラム、および通信システム
US20100180005A1 (en) * 2009-01-12 2010-07-15 Viasat, Inc. Cache cycling
US8560696B2 (en) * 2009-04-28 2013-10-15 Intel Corporation Transmission of advanced-MAP information elements in mobile networks
ES2394672T3 (es) 2009-07-08 2013-02-04 Telefonaktiebolaget Lm Ericsson (Publ) Método y disposición de procesamiento de un paquete de un sistema HARQ
JP5250061B2 (ja) * 2011-01-07 2013-07-31 株式会社エヌ・ティ・ティ・ドコモ 通信制御方法、移動通信システム及び移動端末装置
WO2014019137A1 (fr) * 2012-07-31 2014-02-06 华为技术有限公司 Procédé et système d'affectation de mémoire, équipement utilisateur et dispositif de réseau

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030123409A1 (en) * 2001-10-17 2003-07-03 Samsung Electronics Co., Ltd. Apparatus and method for multiplexing/demultiplexing transport channels in a CDMA communication system
US20030133497A1 (en) * 2001-10-26 2003-07-17 Shigenori Kinjo Incremental redundancy using two stage rate matching for automatic repeat request to obtain high speed transmission
US6624767B1 (en) * 2000-09-06 2003-09-23 Qualcomm, Incorporated Data buffer structure for asynchronously received physical channels in a CDMA system
EP1389848A1 (fr) * 2002-08-13 2004-02-18 Matsushita Electric Industrial Co., Ltd. Protocole hybride à demande automatique de répétition

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU760780B2 (en) * 2000-05-22 2003-05-22 Samsung Electronics Co., Ltd. Data transmission apparatus and method for an HARQ data communication system
KR100744347B1 (ko) * 2001-10-29 2007-07-30 삼성전자주식회사 부호분할다중접속 이동통신시스템에서 데이터 송/수신장치 및 방법
KR100474682B1 (ko) * 2001-10-31 2005-03-08 삼성전자주식회사 무선통신시스템에서 패킷 재전송을 위한 송수신 장치 및 방법
KR100557167B1 (ko) * 2001-11-02 2006-03-03 삼성전자주식회사 이동통신시스템에서의 재전송 장치 및 방법
CN100555923C (zh) * 2002-02-15 2009-10-28 西门子公司 速率匹配方法
US7293217B2 (en) * 2002-12-16 2007-11-06 Interdigital Technology Corporation Detection, avoidance and/or correction of problematic puncturing patterns in parity bit streams used when implementing turbo codes
KR100605811B1 (ko) * 2004-02-27 2006-08-01 삼성전자주식회사 고속 패킷 전송 시스템에서 디레이트 매칭 방법 및 그 장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6624767B1 (en) * 2000-09-06 2003-09-23 Qualcomm, Incorporated Data buffer structure for asynchronously received physical channels in a CDMA system
US20030123409A1 (en) * 2001-10-17 2003-07-03 Samsung Electronics Co., Ltd. Apparatus and method for multiplexing/demultiplexing transport channels in a CDMA communication system
US20030133497A1 (en) * 2001-10-26 2003-07-17 Shigenori Kinjo Incremental redundancy using two stage rate matching for automatic repeat request to obtain high speed transmission
EP1389848A1 (fr) * 2002-08-13 2004-02-18 Matsushita Electric Industrial Co., Ltd. Protocole hybride à demande automatique de répétition

Also Published As

Publication number Publication date
EP1583275A1 (fr) 2005-10-05
DE602005009275D1 (de) 2008-10-09
ATE406723T1 (de) 2008-09-15
US7545731B2 (en) 2009-06-09
US20050220024A1 (en) 2005-10-06
EP1583275B1 (fr) 2008-08-27
FR2868657B1 (fr) 2006-07-21

Similar Documents

Publication Publication Date Title
EP1583275B1 (fr) Gestion de taille de mémoire virtuelle pour la transmission de blocs de bits de données dans un canal descendant de type HS-DSCH d'un réseau de communications mobile
JP5481201B2 (ja) フィードバック情報をマルチキャストする方法および機器
CN1191725C (zh) 数据传输的方法、协议装置及无线通信设备
RU2300175C2 (ru) Гибкий автоматический запрос повторной передачи (азпп) для пакетной передачи данных
US6920504B2 (en) Method and apparatus for controlling flow of data in a communication system
ES2400390T3 (es) Estimación de relaciones entre tráfico y pilotos
CN100417061C (zh) 重传控制方法和无线通信终端设备
RU2353063C2 (ru) Способ и устройство для сокращения служебных сигналов в усовершенствованной восходящей линии связи в системе беспроводной связи
EP1583276A1 (fr) Dispositif et procédé perfectionnés de gestion de transmission de blocs de données dans un canal descendant de type HS-DSCH d'un réseau de communications mobile
FR2828969A1 (fr) Procede de signalisation entre des entites d'une couche de commande d'acces au support dans un systeme de communications par parquets
FR2851402A1 (fr) Systeme et procede pour la reemission de donnees de liaison montante dans un systeme de communication a acces multiple par repartition par code
FR2828033A1 (fr) Procede et appareil pour retransmettre des donnees dans un systeme de communication mobile armc
TW530504B (en) Method and apparatus for carrying packetized voice and data in wireless communication networks
FR2832004A1 (fr) Procede et appareil de reemission de bits codes
TWI392266B (zh) 跨越小區邊界及/或於不同傳輸架構中無縫傳送廣播及多播內容之方法及其相關裝置
FR2821219A1 (fr) Procede et appareil pour transmettre un signal de canal de donnees physique specialise
US7142565B2 (en) Method and apparatus for radio link control of signaling messages and short messages data services in a communication system
KR20050097938A (ko) 역방향 링크 데이터에 대한 순방향 링크 응답 채널의 동작
FR2862824A1 (fr) Procede de gestion de communications dans un reseau de communications a acces aleatoire et a longs delais de transmission d'acquitements de demande d'acces
AU2003301389B8 (en) Method and apparatus for transmitting and receiving a block of data in a communication system
EP1856829A1 (fr) Procede, element reseau, emetteur, composant et produit logiciel de traitement de donnees
EP2122895A2 (fr) Procede de retransmission a redondance incrementale pour des paquets fragmentes
KR101169126B1 (ko) 피드백 정보를 구비한 멀티캐스팅을 위한 방법 및 장치
KR101220680B1 (ko) 데이터 블록 결합 방법 및 복합 재전송 방법
EP1868310A2 (fr) Procédé et dispositif pour recevoir un bloc de données dans un système de communication

Legal Events

Date Code Title Description
TP Transmission of property
ST Notification of lapse

Effective date: 20111130