FI129845B - Sulautettu tiedonkäsittelylaite - Google Patents

Sulautettu tiedonkäsittelylaite Download PDF

Info

Publication number
FI129845B
FI129845B FI20155288A FI20155288A FI129845B FI 129845 B FI129845 B FI 129845B FI 20155288 A FI20155288 A FI 20155288A FI 20155288 A FI20155288 A FI 20155288A FI 129845 B FI129845 B FI 129845B
Authority
FI
Finland
Prior art keywords
processing unit
address
application
information space
running
Prior art date
Application number
FI20155288A
Other languages
English (en)
Swedish (sv)
Other versions
FI20155288A (fi
Inventor
Erik Lindman
Jyrki Uusitalo
Timo Eriksson
Tomi Lehto
Tero Aurto
Original Assignee
Suunto Oy
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suunto Oy filed Critical Suunto Oy
Priority to FI20155288A priority Critical patent/FI129845B/fi
Priority to DE102016106939.6A priority patent/DE102016106939B4/de
Priority to US15/131,038 priority patent/US10417045B2/en
Publication of FI20155288A publication Critical patent/FI20155288A/fi
Application granted granted Critical
Publication of FI129845B publication Critical patent/FI129845B/fi

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0806Multiuser, multiprocessor or multiprocessing cache systems
    • G06F12/084Multiuser, multiprocessor or multiprocessing cache systems with a shared cache
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3293Power saving characterised by the action undertaken by switching to a less power-consuming processor, e.g. sub-CPU
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication
    • G06F15/167Interprocessor communication using a common memory, e.g. mailbox
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/48Program initiating; Program switching, e.g. by interrupt
    • G06F9/4806Task transfer initiation or dispatching
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]
    • G06F9/5005Allocation of resources, e.g. of the central processing unit [CPU] to service a request
    • G06F9/5027Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resource being a machine, e.g. CPUs, Servers, Terminals
    • G06F9/5044Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resource being a machine, e.g. CPUs, Servers, Terminals considering hardware capabilities
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]
    • G06F9/5094Allocation of resources, e.g. of the central processing unit [CPU] where the allocation takes into account power or heat criteria
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/54Interprogram communication
    • G06F9/542Event management; Broadcasting; Multicasting; Notifications

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Multimedia (AREA)
  • Multi Processors (AREA)
  • Hardware Redundancy (AREA)

Abstract

Esitetään laitetta ja menetelmää, jotka käsittävät vähintään yhden ensimmäisen käsittelyyksikön (210) joka on konfiguroitu ajamaan vähintään yhden ensimmäisen tietokoneohjelmasovelluksen, joka kykenee vastaanottamaan ja käsittelemään signaaleita jotka on vastaanotettu vähintään yhdestä rajapinnasta tai laitteesta, ja joka on kytketty mainittuun ensimmäiseen käsittely-yksikköön, vähintään yhden toisen käsittely-yksikön (220), joka on konfiguroitu ajamaan vähintään toisen tietokoneohjelmasovelluksen, joka kykenee jatkokäsittelemään vähintään osan informaatiosta joka on käsitelty mainitussa ensimmäisessä käsittely-yksikössä. Keksinnön mukaan ensimmäisellä ja toisella käsittely-yksiköllä on rajapinta jaetun informaatioavaruuden (230) kanssa, missä ensimmäinen sovellus (260A) jota ajetaan ensimmäisessä käsittely-yksikössä, on konfiguroitu sallimaan mainitun ensimmäisen käsittely-yksikön kirjoittaa dataa mainittuun informaatioavaruuteen, ja toinen sovellus (260C) jota ajetaan toisessa käsittely-yksikössä, on konfiguroitu vastaanottamaan ilmoitus mainitun datan kirjoittamisesta mainittuun jaettuun informaatioavaruuteen (230), jolloin mainitun toinen käsittely-yksikkö (220) saa noutaa mainitusta informaatio-avaruudesta mainittu data jonka mainittu ensimmäinen käsittely-yksikkö (210) on kirjoittanut, jatkokäsittelyä varten.

Claims (19)

PATENTTIVAATIMUKSET:
1. Laite, joka käsittää: vähintään yhden ensimmäisen prosessoriyksikön (210) konfiguroituna ajamaan vähintään yhden ensimmäisen tietokoneohjelmasovelluksen (260A, 260B), joka kykenee vastaanottamaan ja käsittelemään signaaleja, jotka on vastaanotettu vähintään yhdestä rajapinnasta tai laitteesta (270A—270D), joka on kytketty mainittuun ensimmäiseen prosessoriyksikköön; vähintään yhden toisen prosessoriyksikön (220) konfiguroituna ajamaan vähintään toisen tietokoneohjelmasovelluksen (260C-260E), joka kykenee jatkokäsittelemään vähintään osan mainitussa ensimmäisessä prosessoriyksikössä käsitellystä informaatiosta; missä mainitut ensimmäinen ja toinen prosessoriyksikkö on yhdistetty rajapinnan kautta jaettuun informaatioavaruuteen (230; 350), joka koostuu ulkoisesta muistiavaruudesta konfiguroituna toimimaan loogisena muistiyksikkönä, jolla on vähintään yksi osoiteavaruus kuvattu molemmille mainituille ensimmäiselle ja toiselle prosessoriyksikölle, jolloin ensimmäinen sovellus (260A, 260B), jota ajetaan mainitussa ensimmäisessä prosessoriyksikössä (210), on konfiguroitu sallimaan mainitun ensimmäisen prosessoriyksikön kirjoittaa mainituista käsitellyistä signaaleista noudettu data osoitteeseen mainitussa informaatioavaruudessa (230; 350) ja jolloin toinen sovellus (260C-260F), jota ajetaan mainitussa toisessa prosessoriyksikössä (220), on konfiguroitu vastaanottamaan ilmoitus siitä, että mainittua dataa kirjoitetaan mainittuun jaettuun informaatioavaruuteen (230; 350), tunnettu siitä, että mainittu laite käsittää lisäksi vähintään yhden ulkoisen flash- muistiyksikön (290), jolla on rajapinta mainittujen ensimmäisen ja toisen N prosessoriyksikön kanssa ja joka on konfiguroitu vastaanottamaan osoitedataa, jonka A 25 mainittu ensimmäinen prosessoriyksikkö (210) on kirjoittanut ja joka osoittaa mainittuun 2 osoitteeseen mainitussa jaetussa informaatioavaruudessa (230; 350), ja missä mainittu > toinen prosessoriyksikkö (220) on konfiguroitu lukemaan mainittua osoitetta mainitussa a flash-muistiyksikössä sekä noutamaan mainitun datan mainitusta jaetusta & informaatioavaruudesta (230; 350) mainitussa osoitteessa mainitussa toisessa 0 30 prosessoriyksikössä tapahtuvaa jatkokäsittelyä varten.
O N
2. Patenttivaatimuksen 1 mukainen laite, tunnettu siitä, että mainitulla ensimmäisellä prosessoriyksiköllä on sähköinen rajapinta vähintään yhden seuraavista kanssa:
käyttöliittymä (1160), ulkoinen muistiyksikkö (1190), langaton tietoliikenneportti (1140), ensimmäinen langallinen tietoliikenneportti (180), satelliittipaikannuspiiristö (1130), magnetometri (1120), gyroskooppi (1110), kiihtyvyysanturi (1100) ja paineanturi (190).
3. Patenttivaatimuksen 1 tai 2 mukainen laite, tunnettu siitä, että mainitulla toisella prosessoriyksiköllä on sähköinen rajapinta vähintään yhden seuraavista kanssa: näyttö (130), ulkoinen muistiyksikkö (1170), anturi, soluverkon tietoliikennepiiristö (140), ei-solukkopohjainen langaton tietoliikennepiiristö (150) ja toinen langallinen tietoliikenneportti (160).
4. Jonkin patenttivaatimuksista 1-3 mukainen laite, tunnettu siitä, että mainittu jaettu informaatioavaruus (230) koostuu hajasaantimuistiyksiköistä (RAM-muistiyksiköistä) (240, 250), joilla on rajapinta kunkin prosessoriyksikön (210, 220) kanssa, missä mainittujen ensimmäisen ja toisen prosessoriyksikön mainitut muistiyksiköt (240, 250) on konfiguroitu viestimään keskenään datansiirtoprotokollalla (280).
5. Jonkin patenttivaatimuksista 1-4 mukainen laite, tunnettu siitä, että ensimmäinen sovellus (270B), jota ajetaan mainitussa ensimmäisessä prosessoriyksikössä (210), on sovitettu kirjoittamaan parametrin nykyinen arvo, kuten aika, osoitteeseen mainitussa informaatioavaruudessa (230), ja toinen sovellus (260D), jota ajetaan mainitussa toisessa prosessoriyksikössä (220), on sovitettu noutamaan mainittu parametriarvo mainitusta informaatioavaruudesta (230).
6. Jonkin patenttivaatimuksista 1-5 mukainen laite, tunnettu siitä, että toinen sovellus (260C), jota ajetaan mainitussa toisessa prosessoriyksikössä (220), on sovitettu asettamaan pyyntö parametrin arvon kirjoittamiseksi mainittuun N informaatioavaruuteen (230), jolloin ensimmäinen sovellus (270A), jota ajetaan N 25 mainitussa ensimmäisessä prosessoriyksikössä (210), on sovitettu kirjoittamaan S mainittu parametriarvo osoitteeseen mainitussa informaatioavaruudessa (230) ja = jolloin mainittu toinen sovellus on sovitettu noutamaan mainittu parametriarvo E mainitusta osoitteesta.
& 7. Patenttivaatimuksen 5 mukainen laite, tunnettu siitä, että ensimmäinen sovellus, jota 0 30 ajetaan mainitussa ensimmäisessä prosessoriyksikössä (210), päällekirjoittaa N jatkuvasti ja usein parametrin edellisen arvon nykyisellä arvolla mainitussa informaatioavaruudessa (230).
8. Patenttivaatimuksen 7 mukainen laite, tunnettu siitä, että ensimmäinen sovellus, jota ajetaan mainitussa ensimmäisessä prosessoriyksikössä (210), kirjoittaa parametrin arvon, joka on kelvollinen tietyn ajan, osoitteeseen mainitussa informaatioavaruudessa (230), jotta se on saatavilla mille tahansa mainitussa laitteessa ajettavalle sovellukselle, joka kykenee lukemaan mainittua osoitetta.
9. Jonkin patenttivaatimuksista 1-8 mukainen laite, tunnettu siitä, että mainittujen ensimmäisen prosessoriyksikön (210) ja toisen prosessoriyksikön (220) ytimet sisältyvät samaan integroituun piiriin.
10. Jonkin patenttivaatimuksista 1-9 mukainen laite, tunnettu siitä, että mainitussa ensimmäisessä prosessoriyksikössä (210) on mikrokontrolleri (110) ja mainitussa toisessa prosessoriyksikössä (220) on mikroprosessori (120), missä mainittu mikrokontrolleri on mainittuun mikroprosessoriin nähden ulkoinen ja mainittu mikroprosessori on mainittuun mikrokontrolleriin nähden ulkoinen.
11. Menetelmä käsittäen sen, että: vastaanotetaan ensimmäisessä prosessoriyksikössä (210) signaaleja vähintään yhdestä rajapinnasta tai laitteesta, joka on kytketty mainittuun ensimmäiseen prosessoriyksikköön; käsitellään mainitut vastaanotetut signaalit ensimmäisessä tietokoneohjelmasovelluksessa (260A, 260B), jota ajetaan mainitussa ensimmäisessä prosessoriyksikössä; sallitaan mainitun ensimmäisen tietokoneohjelmasovelluksen kirjoittaa dataa, joka on noudettu mainituista käsitellyistä signaaleista, osoitteeseen jaetussa informaatioavaruudessa (230), jolla on rajapinta mainittujen ensimmäisen ja toisen prosessoriyksikön (220) kanssa, missä mainittu jaettu informaatioavaruus koostuu N ulkoisesta muistiavaruudesta, joka on konfiguroitu palvelemaan loogisena o muistiyksikkönä, jossa on vähintään yksi osoiteavaruus, joka on kuvattu molemmille s 25 mainituille ensimmäiselle ja toiselle prosessoriyksikölle; 2 vastaanotetaan toisessa tietokoneohjelmasovelluksessa, jota ajetaan mainitussa toisessa E prosessoriyksikössä, ilmoitus siitä, että mainittua dataa kirjoitetaan mainittuun jaettuun © informaatioavaruuteen; tunnettu siitä, että menetelmä käsittää sen, että:
N LO sallitaan mainitun ensimmäisen tietokoneohjelmasovelluksen kirjoittaa osoitedataa, joka N 30 osoittaa mainittuun osoitteeseen mainitussa jaetussa informaatioavaruudessa, vähintään yhteen ulkoiseen flash-muistiyksikköön (290), jolla on rajapinta mainittujen ensimmäisen ja toisen prosessoriyksikön kanssa; luetaan mainitussa toisessa tietokoneohjelmasovelluksessa (260C-260D), jota ajetaan mainitussa toisessa prosessoriyksikössä (220), mainittu osoite mainitusta ulkoisesta flash- muistista (290); sallitaan mainitun toisen tietokoneohjelmasovelluksen noutaa mainittu data, joka on tallennettuna mainittuun jaettuun informaatioavaruuteen mainitussa osoitteessa; ja jatkokäsitellään mainittua dataa mainitussa toisessa prosessoriyksikössä.
12. Patenttivaatimuksen 11 mukainen menetelmä, tunnettu siitä, että mainitulla ensimmäisellä prosessoriyksiköllä (210) on rajapinta vähintään yhden seuraavista kanssa: käyttöliittymä (1160), ulkoinen muistiyksikkö (1190), langaton tietoliikenneportti (1140), ensimmäinen langallinen tietoliikenneportti (180), satelliittipaikannuspiiristö (1130), magnetometri (1120), gyroskooppi (1110), kiihtyvyysanturi (1100) ja paineanturi (190).
13. Patenttivaatimuksen 11 tai 12 mukainen menetelmä, tunnettu siitä, että mainitulla toisella prosessoriyksiköllä (220) on sähköinen rajapinta vähintään yhden seuraavista kanssa: näyttö (130), ulkoinen muistiyksikkö (1170), anturi, soluverkon tietoliikennepiiristö (140), ei-solukkopohjainen langaton tietoliikennepiiristö (150) ja toinen langallinen tietoliikenneportti (160).
14. Jonkin patenttivaatimuksista 11-13 mukainen menetelmä, tunnettu siitä, että mainittu jaettu informaatioavaruus (230) koostuu hajasaantimuistiyksiköistä (RAM- muistiyksiköistä) (240, 250), joilla on rajapinta kunkin prosessoriyksikön (210, 220) N kanssa, missä mainittujen ensimmäisen ja toisen prosessoriyksikön mainitut O muistiyksiköt on konfiguroitu viestimään keskenään datansiirtoprotokollalla (280). 3 25
15. Jonkin patenttivaatimuksista 11-14 mukainen menetelmä, tunnettu siitä, että se 2 sisältää vaiheen, jossa mainitussa ensimmäisessä prosessoriyksikössä (210) ajettava E ensimmäinen sovellus (270B) sovitetaan kirjoittamaan parametrin nykyinen arvo, © kuten aika, osoitteeseen mainitussa informaatioavaruudessa (230), ja toinen sovellus io (260D), jota ajetaan mainitussa toisessa prosessoriyksikössä (220), sovitetaan > 30 noutamaan mainittu parametriarvo mainitusta informaatioavaruudesta (230).
16. Jonkin patenttivaatimuksista 11-15 mukainen menetelmä, tunnettu siitä, että se sisältää vaiheen, jossa mainitussa toisessa prosessoriyksikössä (220) ajettava toinen sovellus (260C) sovitetaan pyytämään parametrin arvon kirjoittamista mainittuun informaatioavaruuteen (230), jolloin ensimmäinen sovellus (270A), jota ajetaan mainitussa ensimmäisessä prosessoriyksikössä (210), sovitetaan kirjoittamaan mainittu parametriarvo osoitteeseen mainitussa informaatioavaruudessa (230) ja jolloin mainittu toinen sovellus sovitetaan noutamaan mainittu parametriarvo mainitusta osoitteesta.
17. Patenttivaatimuksen 15 mukainen menetelmä, tunnettu siitä, että mainittu ensimmäinen sovellus, jota ajetaan mainitussa ensimmäisessä prosessoriyksikössä (210), sovitetaan päällekirjoittamaan jatkuvasti ja usein parametrin edellinen arvo nykyisellä arvolla mainitussa informaatioavaruudessa (230).
18. Patenttivaatimuksen 17 mukainen menetelmä, tunnettu siitä, että se sisältää vaiheen, jossa mainitussa ensimmäisessä prosessoriyksikössä (210) ajettava ensimmäinen sovellus sovitetaan kirjoittamaan parametrin arvo, joka on kelvollinen tietyn ajan, osoitteeseen mainitussa informaatioavaruudessa (230), jotta se on saatavilla mille tahansa mainitussa laitteessa ajettavalle sovellukselle, joka kykenee lukemaan mainittua osoitetta.
19. Tietokoneohjelma konfiguroituna — saamaan patenttivaatimuksen 1 laitteen ensimmäisen prosessoriyksikön (210), kun tietokoneohjelmaa ajetaan siinä, suorittamaan menetelmävaiheet käsittäen sen, että: vastaanotetaan signaaleja vähintään yhdestä rajapinnasta tai laitteesta, joka on kytketty mainittuun ensimmäiseen prosessoriyksikköön (210);
N o käsitellään mainitut vastaanotetut signaalit ensimmäisessä s 25 tietokoneohjelmasovelluksessa (260A, 260B), jota ajetaan mainitussa ensimmäisessä O prosessoriyksikössä (210); E sallitaan mainitun ensimmäisen tietokoneohjelmasovelluksen kirjoittaa dataa, joka on © noudettu mainituista käsitellyistä signaaleista, osoitteeseen jaetussa 10 informaatioavaruudessa (230), jolla on rajapinta patenttivaatimuksen 1 laitteen > 30 mainittujen ensimmäisen ja toisen prosessoriyksikön (220) kanssa, missä mainittu jaettu informaatioavaruus koostuu ulkoisesta muistiavaruudesta, joka on konfiguroitu palvelemaan loogisena muistiyksikkönä, jossa on vähintään yksi osoiteavaruus, joka on kuvattu molemmille mainituille ensimmäiselle ja toiselle prosessoriyksikolle; sallitaan mainitun ensimmäisen tietokoneohjelmasovelluksen kirjoittaa osoitedataa, joka osoittaa mainittuun osoitteeseen mainitussa jaetussa informaatioavaruudessa, vähintään yhteen ulkoiseen flash-muistiyksikköön (290), jolla on rajapinta mainittujen ensimmäisen ja toisen prosessoriyksikön kanssa; sekä saamaan mainitun toisen prosessoriyksikön (220), kun tietokoneohjelmaa ajetaan siinä, suorittamaan menetelmävaiheet käsittäen sen, että: vastaanotetaan toisessa tietokoneohjelmasovelluksessa, jota ajetaan mainitussa toisessa prosessoriyksikössä (220), ilmoitus siitä, että mainittua dataa kirjoitetaan mainittuun jaettuun informaatioavaruuteen; luetaan mainitussa toisessa tietokoneohjelmasovelluksessa (260C-260D), jota ajetaan mainitussa toisessa prosessoriyksikössä (220), mainittu osoite mainitusta ulkoisesta flash-muistista (290); sallitaan mainitun toisen tietokoneohjelmasovelluksen noutaa mainittu data, joka on tallennettuna mainittuun jaettuun informaatioavaruuteen mainitussa osoitteessa; ja jatkokäsitellään mainittua dataa mainitussa toisessa prosessoriyksikössä (220).
N
N
O
N © <Q ©
I a a co co
N
LO
LO
O
N
FI20155288A 2015-04-17 2015-04-17 Sulautettu tiedonkäsittelylaite FI129845B (fi)

Priority Applications (3)

Application Number Priority Date Filing Date Title
FI20155288A FI129845B (fi) 2015-04-17 2015-04-17 Sulautettu tiedonkäsittelylaite
DE102016106939.6A DE102016106939B4 (de) 2015-04-17 2016-04-14 Eingebettetes Rechengerät
US15/131,038 US10417045B2 (en) 2015-04-17 2016-04-18 Embedded computing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FI20155288A FI129845B (fi) 2015-04-17 2015-04-17 Sulautettu tiedonkäsittelylaite

Publications (2)

Publication Number Publication Date
FI20155288A FI20155288A (fi) 2016-10-18
FI129845B true FI129845B (fi) 2022-09-30

Family

ID=57234791

Family Applications (1)

Application Number Title Priority Date Filing Date
FI20155288A FI129845B (fi) 2015-04-17 2015-04-17 Sulautettu tiedonkäsittelylaite

Country Status (1)

Country Link
FI (1) FI129845B (fi)

Also Published As

Publication number Publication date
FI20155288A (fi) 2016-10-18

Similar Documents

Publication Publication Date Title
US12117320B2 (en) System on a chip with always-on component with powered-down configurations to process audio samples
US8706172B2 (en) Energy efficient continuous sensing for communications devices
US8332606B2 (en) System and method for distributed persistent computing platform
US10261894B2 (en) System on a chip with always-on processor which reconfigures SOC and supports memory-only communication mode
TWI547878B (zh) 電腦實施方法、用以將與情境感知應用相關之功能性委外給感測器中心的系統、及非暫態性機器可讀取媒體
KR101702698B1 (ko) 적응형 프로세스 중요도
US10289458B2 (en) Multi-function button for wearable device
US20150362980A1 (en) Always-On Processor as a Coprocessor
WO2019128588A1 (zh) 进程处理方法和装置、电子设备、计算机可读存储介质
US20210149803A1 (en) Methods and apparatus to enable secure multi-coherent and pooled memory in an edge network
JP6363316B1 (ja) 複数のインターフェースによるメモリ空間へのコンカレントアクセス
JP2023004860A (ja) 機械学習モデルの一部の実行をオフロードする方法及び機器
WO2022271231A1 (en) Platform data aging for adaptive memory scaling
CN115865911A (zh) 用于跨分布式一致边缘计算系统共享存储器的方法和装置
EP4449314A1 (en) Methods and apparatus for performing a machine learning operation using storage element pointers
US10417045B2 (en) Embedded computing device
TWI658356B (zh) 電力管理系統、包括其之單晶片系統與包括其之行動裝置
FI129845B (fi) Sulautettu tiedonkäsittelylaite
US10372663B2 (en) Short address mode for communicating waveform
GB2542988B (en) Embedded computing device comprising processing units interfaced with a shared information space
FI129088B (fi) Sulautettu tiedonkäsittelylaite
US20140156895A1 (en) Usb device interrupt signal
EP4202696A1 (en) Storage class memory device including a network
US9575551B2 (en) GNSS services on low power hub
CN111459462B (zh) 分散式重锁降级

Legal Events

Date Code Title Description
PC Transfer of assignment of patent

Owner name: AMER SPORTS DIGITAL SERVICES OY

FG Patent granted

Ref document number: 129845

Country of ref document: FI

Kind code of ref document: B

PC Transfer of assignment of patent

Owner name: SUUNTO OY