ES2953198T3 - Dispositivo para detección de una señal de chips pasivos y procedimiento para operar el dispositivo - Google Patents

Dispositivo para detección de una señal de chips pasivos y procedimiento para operar el dispositivo Download PDF

Info

Publication number
ES2953198T3
ES2953198T3 ES20793559T ES20793559T ES2953198T3 ES 2953198 T3 ES2953198 T3 ES 2953198T3 ES 20793559 T ES20793559 T ES 20793559T ES 20793559 T ES20793559 T ES 20793559T ES 2953198 T3 ES2953198 T3 ES 2953198T3
Authority
ES
Spain
Prior art keywords
signal
module
rfid chip
modulation
computing unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
ES20793559T
Other languages
English (en)
Inventor
Vladislav Kasik
Pavel Stanek
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Y Soft Corp AS
Original Assignee
Y Soft Corp AS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Y Soft Corp AS filed Critical Y Soft Corp AS
Priority claimed from PCT/CZ2020/050063 external-priority patent/WO2021043347A1/en
Application granted granted Critical
Publication of ES2953198T3 publication Critical patent/ES2953198T3/es
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Burglar Alarm Systems (AREA)
  • Selective Calling Equipment (AREA)

Abstract

Un dispositivo para la detección de una señal de chips RFID pasivos que comprende una antena para transmitir una señal de radio fuente y recibir una señal de radio de un chip RFID, un detector de picos, filtros y decodificadores de bits adaptados para filtrar y decodificar señales con diferentes tipos de modulación, incluida la amplitud, modulación de frecuencia y fase, y una unidad de cálculo. El dispositivo comprende además al menos una primera y una segunda rama paralela, con una señal procesada por el detector de picos alimentada a la entrada de estas ramas y la salida de estas ramas conectada a la unidad informática. La primera y la segunda rama comprenden consecutivamente un filtro y un decodificador de bits, en donde el filtro y el decodificador de bits de la primera rama están adaptados para procesar la señal modulada por el primer tipo de modulación, el filtro y el decodificador de bits de la segunda rama. están adaptados para procesar la señal modulada por el segundo tipo de modulación. La unidad informática comprende al menos un primer y un segundo módulo conectados en paralelo que comprenden un protocolo para la detección de una señal procesada por el protocolo dado, en donde el protocolo del primer módulo es diferente del protocolo del segundo módulo. (Traducción automática con Google Translate, sin valor legal)

Description

DESCRIPCIÓN
Dispositivo para detección de una señal de chips pasivos y procedimiento para operar el dispositivo
Campo de la invención
La invención se refiere a un dispositivo para detección de una señal de un chip RFID pasivo que funciona en base a la lectura sin contacto en un espectro de radio.
Antecedentes de la invención:
Los sistemas que funcionan a base de señales de radiofrecuencia, también conocidos como Identificación por radiofrecuencia, RFID, han sido ampliamente utilizados recientemente para la identificación de mercancías, personas, animales, etc. Los sistemas de este tipo comprenden un lector y un chip, que se utiliza como un elemento de identificación. Los chips son activos o pasivos. En este último caso, este chip no tiene su propia fuente de energía eléctrica. Entonces la fuente de energía eléctrica es un transmisor, que puede ser un lector o un sensor. Emite a su entorno inmediato radiación electromagnética con una frecuencia que oscila exactamente en la frecuencia de radio, a menudo, por ejemplo, 125 kHz o 13,56 MHz, a través de una antena. Posteriormente, el chip RFID pasivo utiliza esta energía de radiación, que alimenta su circuito interno, a menudo sintonizado con la frecuencia de radiación emitida. El chip RFID comienza a emitir una señal que incluye información importante, por ejemplo, un código de identificación del propietario del chip. Posteriormente, esta señal es recibida por la antena del dispositivo de lectura, filtrada, demodulada y procesada para obtener de ella información relevante.
La información en la señal dada se transfiere digitalmente en forma binaria. A continuación, la señal se modula de modo que se distinga la información transmisible binaria. Los tipos básicos de modulaciones digitales son: ASK, también conocido como Enclavamiento de desplazamiento de amplitud, cuando el cambio de amplitud de la señal corresponde a otra forma binaria, FSK, también conocido como Enclavamiento de desplazamiento de frecuencia, cuando el cambio de frecuencia de la señal corresponde a otra forma binaria, y PSK, también conocido como Enclavamiento de desplazamiento de fase, cuando el cambio de fase de la señal corresponde a otra forma binaria.
Además, la propia información puede estar codificada de alguna forma en la señal modulada, por lo que para su extracción de la señal es necesario no solo demodular la señal, sino también decodificarla. Además, toda la señal incluye una serie de bits de control y suplementarios. Por ejemplo, puede haber una secuencia inicial de bits antes de la secuencia de bits correspondiente a la información transferida. Además, los datos transferidos se complementan con bits de paridad, que se utilizan para detectar errores en la señal transferida, o facilitar su control. Por lo tanto, es necesario distinguir la información transmitida en forma de flujo de bits de otros bits. Las secuencias iniciales de bits pueden variar en diferentes chips, por ejemplo, puede ser una secuencia de nueve bits 1. La longitud de la secuencia de bits de la información transferida también puede variar en diferentes chips.
Teniendo en cuenta la codificación, el tipo de modulación, la frecuencia de la señal, la longitud de la señal y los bits complementarios, es evidente que puede haber decenas de distintos tipos de chips. Es posible utilizar un mayor número de lectores, cada uno de los cuales está adaptado para procesar una señal de un cierto tipo de combinación de las propiedades mencionadas anteriormente. Sin embargo, la versatilidad de esta solución es mínima y puede traer una cantidad considerable de confusión cuando se trabaja con este sistema. El estado actual de la técnica no presenta una solución técnica que aborde de manera efectiva este problema.
Una solución parcial del problema la presenta, por ejemplo, un documento de patente WO 2002 52485 Lector de identificación mejorado. Este documento divulga un lector que comprende decodificadores PSK y FSK conectados en paralelo en el circuito del lector. Las salidas de estos decodificadores luego se alimentan a la entrada del microprocesador, donde se procesan adicionalmente. El lector comprende además varias otras ramas diseñadas para un procesamiento de señal diferente. Sin embargo, este dispositivo permite trabajar solo con señales moduladas de manera diferente, falla en el caso de una codificación, longitud de señal o forma diferente.
Otro dispositivo que permite la detección y lectura de señales moduladas de forma diferente se describe en un documento de patente CN 102930237 A. Sin embargo, la disposición mutua de los componentes del conjunto no está clara en el presente documento.
Otro dispositivo que permite la detección y lectura de señales moduladas de forma diferente con frecuencia diferente se describe, por ejemplo, en una patente caducada US 5952935. Sin embargo, este dispositivo no reconoce las diferentes codificaciones y formas de las señales. Además, este dispositivo comprende una serie de filtros conectados en serie. En este caso, la conexión en serie reduce la eficiencia del procesamiento de la señal, ya que la señal debe pasar por todos los filtros antes de que se procese de manera eficiente.
Otra solución divulga un lector de chips RFID. El lector está equipado con una serie de unidades que hacen posible la lectura de varios chips simultáneamente. Sin embargo, no se describe la solución de la complicación que se produce cuando se utilizan chips con diferentes propiedades.
Los antecedentes de la invención muestran que no está disponible ningún dispositivo que permita un procesamiento rápido y de alta calidad de señales de chip RFID con diferentes propiedades.
Sumario de la invención:
Las deficiencias antes mencionadas se eliminan hasta cierto punto mediante un dispositivo para la detección de una señal de un chip RFID pasivo como se define en la reivindicación 1.
El dispositivo para la detección de una señal de un chip RFID pasivo comprende una antena para transmitir radiación electromagnética y recibir una señal de radio del chip RFID, un detector de picos para la detección de picos en la señal recibida por la antena, filtros y decodificadores de bits adaptados a filtrado y decodificación de diferentes tipos de modulación de señal a partir de conjuntos de modulaciones de amplitud, frecuencia y fase. El dispositivo comprende además una unidad de computación. El dispositivo para la detección de una señal de un chip RFID pasivo comprende además al menos una primera y segunda ramas paralelas, donde la señal procesada por el detector de picos se alimenta a la entrada de estas ramas, y la salida de estas ramas se alimenta a la unidad de computación. La primera y segunda ramas comprenden cada una un filtro conectado en serie con un decodificador de bits. El filtro y el decodificador de la primera rama están adaptados para procesar la señal modulada por un primer tipo de modulación. El filtro y el decodificador de la segunda rama están adaptados para procesar la señal modulada por un segundo tipo de modulación,
en el que el primer tipo de modulación es diferente del segundo tipo de modulación. La unidad de computación comprende al menos un primer y segundo módulos conectados en paralelo. Los módulos están adaptados para buscar en las señales decodificadas las propiedades de la señal de un protocolo predefinido para la detección de la señal procesada por el protocolo dado. El protocolo del primer módulo es diferente del protocolo del segundo módulo. Dicho dispositivo permite un procesamiento rápido y efectivo de señales de chips RFID de diferentes protocolos debido a la conexión en paralelo de ramas y módulos individuales. Los módulos individuales están además adaptados para detectar la secuencia de bits inicial y la longitud total de la secuencia de bits de la señal de radio recibida que ingresa a la unidad de computación. Esta ventaja brinda más posibilidades para el procesamiento de señales. En otro modo de realización preferente, los módulos individuales están equipados con una unidad de temporizador. Se utiliza para verificar la tasa de bits de la señal y, por lo tanto, brinda opciones adicionales de procesamiento de señales.
Otro modo de realización de la invención incluye además el uso de una unidad de computación superior a la que se envía la señal procesada en la unidad de computación. La señal se procesa posteriormente en la unidad de computación superior.
En un modo de realización preferente, el dispositivo comprende una tercera rama conectada en paralelo a la primera y segunda ramas. El filtro de la tercera rama y el decodificador de bits están adaptados para procesar la señal modulada por un tercer tipo de modulación, diferente del primer y segundo tipos de modulación en la primera y segunda ramas. La ventaja de este modo de realización radica en la posibilidad de procesar tres tipos diferentes de modulación de señal del chip RFID pasivo.
Los modos de realización preferentes de la invención incluyen entonces al menos una rama con el filtro y el decodificador de bits adaptados para filtrar y decodificar la modulación de la señal del chip RFID, y además al menos un módulo con el protocolo es compatible con el protocolo de señal del chip RFID.
El procedimiento de uso del dispositivo se define en la reivindicación 7. La antena recibe la señal del chip RFID. Esta señal recibida por el detector de picos se alimenta posteriormente a todas las ramas donde se procesa posteriormente. La señal procesada se envía a la unidad de computación y al mismo tiempo es procesada por todos los módulos. La señal de salida de la unidad de computación se alimenta además a la unidad de computación superior y se procesa adicionalmente.
Si la unidad del temporizador del módulo detecta que la tasa de bits es incompatible con los módulos dados, la señal ya no se procesa. Esto reduce las demandas de cálculo de todo el proceso.
En un modo de realización preferente, la señal en el módulo se comprueba al menos dos veces. Esto asegura una doble verificación de los datos y una mayor precisión de todo el proceso.
Descripción de los dibujos:
El objeto de la invención se muestra además mediante ejemplos de modos de realización, que se describen por medio de los dibujos adjuntos, donde:
La figura 1 muestra una representación esquemática de una disposición de componentes individuales del dispositivo para la detección de una señal de chips RFID pasivos. En este modo de realización, el dispositivo comprende una antena, un detector de picos, tres ramas que comprenden un filtro y un decodificador de bits, y una unidad de computación que comprende una serie de módulos. La salida de la unidad de computación es procesada adicionalmente por una unidad de computación superior.
La figura 2 muestra una representación esquemática de un dispositivo que comprende ramas / j módulos.
La figura 3 es un diagrama de flujo que describe cómo funciona el dispositivo.
La figura 4 es un diagrama de flujo que representa otro procedimiento ejemplar del funcionamiento del dispositivo dado.
La figura 5 es un diagrama de flujo que representa el procesamiento de la señal en el módulo de la unidad de computación.
Modos de realización de ejemplo de la invención:
La invención se describirá más adelante mediante modos de realización de ejemplo con referencia a los dibujos correspondientes. La invención no está limitada a los modos de realización mencionados anteriormente.
En un ejemplo de modo de realización de la invención según la figura 1, un dispositivo 1 para la detección de una señal de chips RFID pasivos comprende una antena 2 para transmitir y recibir señales de radio, un detector de picos 3 para detectar picos en la señal recibida por la antena 2, filtros 5 y decodificadores de bits 6 adaptados para filtrar y decodificar señales moduladas en amplitud, frecuencia y/o fase, y una unidad de computación 7. Estos componentes están mutuamente conectados eléctricamente como se muestra en la figura 1. En un ejemplo de modo de realización, el dispositivo 1 para la detección de la señal de chips RFID pasivos comprende al menos dos ramas 4 paralelas, comprendiendo cada una de las ramas 4 un filtro 5 y un decodificador de bits 6. La salida del detector de picos 3 se introduce en la entrada de cada rama 4. Esta señal de entrada es filtrada por el filtro 5 de la rama 4 dada y posteriormente procesada por el decodificador de bits 6 de la rama 4 dada. Posteriormente, la señal procesada se alimenta desde la rama 4 dada a la entrada de la unidad de computación 7. En un ejemplo de modo de realización de la invención, la unidad de computación 7 comprende al menos dos módulos 8 paralelos y diferentes, estando cada módulo 8 adaptado para detectar protocolos predefinidos en la señal procesada. La diferencia de los módulos individuales 8 significa que cada uno de ellos está configurado principalmente para un tipo diferente de señal, o flujo de bits transferido, en términos de su modulación, codificación, longitud, forma y longitud de la secuencia de bits inicial, tasa de bits, frecuencia, número y tipo de bits de control. En otras palabras, cada módulo 8 es compatible con un tipo diferente de protocolo de señal transmitido por el chip RFID. Los ejemplos de modos de realización no se limitan a estas propiedades o protocolos de la señal o del flujo de bits transferido. Así, los módulos individuales 8 de la unidad de computación 7 pueden diferir incluso con respecto a las otras propiedades de la señal dada. En un ejemplo de modo de realización de la invención, los módulos individuales 8 pueden comprender además una unidad de temporizador. La unidad de temporizador se utiliza para comprobar la tasa de bits de la señal demodulada. La unidad de computación 7 comprende además al menos un procesador y una memoria.
En otros modos de realización de ejemplo de la invención, el detector de picos 3 puede adaptarse además para filtrar, amplificar y suavizar la señal detectada.
En un ejemplo de modo de realización, el dispositivo comprende además la unidad de computación superior 9, que además procesa la señal procesada por la unidad de computación 7 o por el módulo 8 correspondiente. La unidad de computación superior 9 comprende al menos el procesador y la memoria.
Las ramas individuales conectadas en paralelo 4 del dispositivo 1 para la detección de la señal de chips RFID pasivos comprenden el filtro 5 y el decodificador de bits 6. En un ejemplo de modo de realización de la invención, los componentes individuales (el filtro 5 y el decodificador de bits 6) se eligen de manera que cada rama 4 se ajuste a un cierto tipo de modulación de la señal recibida. En un ejemplo de modo de realización cuando el dispositivo comprende tres ramas 4 en total, la primera rama 4 puede comprender un filtro ASK y un decodificador de bits ASK, la segunda rama puede comprender un filtro FSK y un decodificador de bits FSK, y la tercera rama puede comprender un Filtro p Sk y decodificador de bits PSK. El orden, o la disposición paralela, de las ramas 4 es el mismo para todas las combinaciones aplicables. Los modos de realización de la invención no están limitadas por estos tipos de filtros 5 y decodificadores de bits 6. Así, la rama 4 puede comprender componentes destinados a filtrar y decodificar señales moduladas por: ASK, FSK, PSK, BPSK, QPSK y otros tipos de modulación. La invención no se limita al uso de esta combinación específica de filtros 5, decodificadores de bits 6 y este número de ramas 4. El alcance de la protección proporcionado por una reivindicación independiente incluye todas las combinaciones posibles de filtros 5 y decodificadores de bits 6 y el número de ramas 4 que se pueden obtener de los componentes mencionados anteriormente. Sin embargo, los modos de realización de ejemplo de la invención incluyen ramas 4 conectadas de tal manera que cada rama 4 está adaptada para procesar un tipo diferente de señal.
Los módulos individuales 8 de la unidad de computación 7 están además adaptados para poder leer al menos la siguiente información de la señal recibida: tipo de modulación de la señal, por ejemplo, ASK, FSK o PSK; tasa de bits; tipo de codificación, o tipo de codificación de la secuencia inicial y de los propios datos; forma y longitud de la secuencia inicial, longitud de los datos transferidos, etc. Toda la información puede considerarse además parte de un protocolo buscado por el módulo 8 dado en la señal procesada.
En un ejemplo de modo de realización de la invención, la señal procesada en una de las ramas 4 se procesa posteriormente en el módulo 8 de la unidad de computación de la siguiente manera, véase la figura 5. Se recibe la señal y la unidad de temporizador comprueba la tasa de bits de la señal. Si la tasa de bits es incompatible con el módulo 8 dado, la señal no se procesa más en este módulo específico. Posteriormente, se detecta el procedimiento de codificación de la señal dada y la señal se envía para su posterior procesamiento mediante un registro de desplazamiento. En el flujo de datos de señal se busca a continuación una secuencia correspondiente a la secuencia de datos inicial. Esta secuencia de bits se utiliza para la determinación clara del comienzo de la información transferida en el flujo de datos y puede representarse, por ejemplo, mediante nueve bits 1 seguidos. Cada módulo 8 comprende una secuencia que busca en la señal recibida. Si no logra encontrar esta secuencia, el módulo 8 es obviamente incompatible con la señal dada y la señal no se procesa más en este módulo 8. De lo contrario, el módulo 8 es compatible con la señal y la señal se procesa adicionalmente en el módulo 8, en el que la señal procesada se almacena en un búfer del módulo dado. Posteriormente, la señal procesada se puede enviar a la unidad de computación superior para su posterior procesamiento, o se puede repetir todo el proceso. La señal procesada en otro ciclo se compara con la señal procesada en el primer ciclo. Si son idénticas, todo el proceso aparentemente está bien. De lo contrario, la señal es incompatible con el módulo dado o la señal es errónea, por ejemplo, debido a interferencias externas o colisiones, cuando alguna tecnología puede incluir datos que se evalúan como la secuencia inicial de otra tecnología. Esto conduce a una mayor precisión del procesamiento de datos en el ejemplo de modo de realización.
Un modo de realización de ejemplo que se muestra en la figura 1 solo incluye tres ramas 4 y cuatro módulos 8. Luego, la figura 2 muestra otro modo de realización de ejemplo que incluye i ramas 4 y j módulos 8.
En un ejemplo de modo de realización, el procedimiento de uso del dispositivo 1 para la detección de la señal de chips RFID pasivos se muestra en las figuras 3-5 y es el siguiente. La antena 2 del dispositivo 1 emite de forma continua o en pulsos radiación electromagnética con la frecuencia en el espectro de radiofrecuencia, por ejemplo, 125 kHz. El chip RFID en sí es pasivo, no tiene fuente de alimentación y, como tal, no envía señales. A medida que el chip RFID pasivo se acerca al dispositivo 1 (el lector), el chip comienza a recibir la señal transmitida por el dispositivo 1 a través de su propia antena. Debido a la inducción de este campo electromagnético, gana energía, comienza a alimentar su propio circuito interno y transmite su propia señal. Este es posteriormente detectado y recibido por la antena 2 del dispositivo 1. Desde la antena 2 se transfiere además al detector de picos 3, el detector de picos 3 detecta en esta señal los picos correspondientes a la información codificada y modulada transferida. Esta señal procesada se transfiere posteriormente a todas las ramas 4 conectadas en paralelo del dispositivo 1. Esta señal se procesa posteriormente en todas las ramas 4, donde cada rama 4 comprende el filtro 5 y el decodificador de bits 6, pero solo una rama 4 proporciona una señal utilizable adicional. En caso de que la señal esté modulada en amplitud, se procesa satisfactoriamente solo en la rama 4 que comprende el filtro 5 y el decodificador de bits 6 adaptado para filtrar y decodificar señales moduladas en amplitud. Por analogía, lo mencionado también se aplica a los otros tipos de modulaciones de señal, es decir, en caso de que la señal sea modulada en frecuencia, se procesa con éxito solo en la rama 4 que comprende el filtro 5 y el decodificador de bits 6 adaptado para filtrar y decodificar señales moduladas en frecuencia, y en caso de que la señal esté modulada en fase, se procesa con éxito solo en la rama 4 que comprende el filtro 5 y el decodificador de bits 6 adaptado para filtrar y decodificar señales moduladas en fase. El dispositivo 1 comprende al menos dos ramas 4, la disposición de los componentes de cada rama permite la filtración y decodificación de la señal del chip RFID leído. Posteriormente, la señal procesada por la rama 4 dada se envía a la unidad de computación 7. Aquí se envía a todos los módulos paralelos 8. A continuación, la señal se procesa en cada módulo 8 individual. El módulo 8 tiene un protocolo almacenado en el mismo que busca en la señal recibida. El módulo 8 está adaptado además para detectar la secuencia de bits inicial en el flujo de bits, para detectar la información codificada transferida, la modulación de la señal transferida, la codificación, la longitud de la señal y otras propiedades de la señal. Cada módulo tiene una combinación única de valores de estos elementos, que se busca en la señal recibida dada. El módulo 8 comprende además la unidad de temporizador, que está adaptada para comprobar la tasa de bits de la señal demodulada. En caso de que la tasa de bits verificada por la unidad de temporizador esté fuera de la modulación, la señal no se procesa más. La señal se procesa con éxito solo en un módulo 8, cuyos parámetros corresponden a los parámetros de la señal dada. La señal procesada por este módulo 8 se envía posteriormente a la unidad de computación superior 9 donde se procesa más. En un ejemplo de modo de realización de la invención, al menos un módulo 8 es compatible con la señal del chip RFID pasivo. La compatibilidad significa que la señal es procesada por el módulo 8 dado sin ningún problema. La señal es procesada por el módulo dado al menos una vez, en el ejemplo de modo de realización, sin embargo, la señal es procesada por el módulo 8 tres veces.
El protocolo en este caso se entiende, por ejemplo, como la forma y/o la conformación de la señal transferida. La señal transferida puede tener la longitud de la secuencia inicial, por ejemplo, nueve bits en forma de nueve bits 1.
Esta secuencia marca el comienzo de su propia secuencia de bits de datos. Puede tener una longitud diferente y una forma diferente, los módulos individuales 8 tienen entonces diferentes secuencias iniciales almacenadas en su memoria que buscan en el flujo de bits de la señal procesada. El protocolo también puede incluir la longitud total de la parte de datos del flujo de bits. En el contexto de esta invención, el protocolo se entiende como un resumen de toda la información relevante relacionada con la señal transferida del chip pasivo RFID.
El siguiente ejemplo considera un chip RFID, que envía una señal modulada en frecuencia, codificada por el procedimiento de Manchester, la secuencia de bits inicial se da como 0x1FF (nueve bits 1 en secuencia) y el código incluye 32 bits de datos, sin embargo, este ejemplo no constituye limitaciones para modos de realización de ejemplo de la invención. La señal del chip RFID es detectada por la antena 2 del dispositivo. El detector de picos 3 detecta picos en esta señal detectada y pasa dicha señal procesada a todas las ramas 4 conectadas en paralelo. En el mismo momento esta señal se procesa en todas las ramas 4. Las ramas 4 comprenden consecutivamente el filtro 5 y el decodificador de bits 6. La señal se procesa con éxito en la rama 4 que comprende el filtro 5 y el decodificador de bits 6 adaptado para filtrar y decodificar señales moduladas en frecuencia. En otras ramas 4 que comprenden componentes adaptados para procesar la señal de diferentes modulaciones, la señal no se procesa con éxito. Después de ser procesada por la rama 4 particular, la señal se envía adicionalmente a la unidad de computación 7. En la unidad de computación 7, la señal se envía a todos los módulos individuales 8 al mismo tiempo y se procesa simultáneamente. La señal se procesa con éxito únicamente en el módulo 8 que corresponde por su configuración a la secuencia inicial de bits 0x1FF, codificación de tipo Manchester, ya la longitud de la secuencia de datos de 32 bits, y se envía a la unidad de computación superior. En un ejemplo de modo de realización, el procesamiento por el módulo 8 dado se repite tres veces en total.
El procedimiento y el dispositivo descritos no se limitan únicamente al procesamiento de señales analógicas, sino que también pueden aplicarse al procesamiento de señales digitales. En este ejemplo de modo de realización es posible integrar digitalmente todos los bloques en un solo procesador. Así, el procesador según este ejemplo de modo de realización comprende integrados varios módulos 8, que comprenden un protocolo que posteriormente se busca en la señal recibida. El protocolo significa un protocolo que comprende información similar a los protocolos descritos anteriormente. El módulo 8 integrado en el procesador comprende además la unidad de temporizador adaptada para comprobar la tasa de bits de la señal demodulada. El propio módulo 8, o el protocolo del módulo 8 dado, también comprende secuencias de bits de diferentes longitudes y formas que corresponden a las diferentes longitudes y formas de las secuencias de bits iniciales de la señal transferida. Entonces al menos un módulo 8, o el protocolo del módulo 8 dado, es compatible con la señal recibida. El procedimiento de procesamiento de señales en este ejemplo de modo de realización de la invención se corresponde con los procedimientos de procesamiento de señales mencionados anteriormente. Sin embargo, no es limitativo en términos de protección de la presente solución. El alcance de protección se da por las reivindicaciones de la patente.
En un ejemplo de modo de realización, el dispositivo 1 puede ser parte de un sistema diseñado para imprimir, por ejemplo, en una oficina. El acceso a la impresión suele ser limitado, cuando cada usuario puede tener una tarjeta que contiene un chip RFID para la activación de una impresora determinada. La impresora puede ser compartida frecuentemente por más empresas y el acceso otorgado a decenas de personas. Puede ser complicado asegurarse de que todas las personas con acceso tengan un chip RFID que funcione con el mismo protocolo. El dispositivo 1 debe estar adaptado para leer todos estos protocolos lo más rápido posible. En este caso, la impresora puede comprender así el dispositivo 1 para la detección de la señal de chips RFID pasivos (un lector). El lector en este modo de realización también puede comunicarse con un servidor remoto, que almacena, por ejemplo, datos sobre personas que usan la impresora dada y, por ejemplo, la autorización de estas personas para usar la impresora dada. Cada persona que utiliza la impresora tiene su propio chip RFID, por ejemplo, en una tarjeta portátil, que se utilizará para la activación de la impresora. En un ejemplo de modo de realización, una persona coloca el chip RFID en el lector de la impresora, espera a que el dispositivo 1 procese la señal del chip RFID pasivo y luego se realiza la impresión u otra acción.
Aplicabilidad industrial
El dispositivo según esta invención se puede utilizar para lectores de chips RFID pasivos, en particular para lectores que a menudo trabajan con señales de diferentes tipos y propiedades. Se puede usar particularmente como un componente de impresoras que se pueden usar solo después de la presentación de una tarjeta de identificación que opera sobre la base de RFID.
Lista de signos de referencia
1 - dispositivo para la detección de una señal de chips RFID pasivos
2 - antena
3 - detector de picos
4 - rama
5 - filtro
6 - decodificador de bits
7 - unidad de computación
8 - módulo
9 - unidad de computación superior

Claims (10)

REIVINDICACIONES
1. Un dispositivo (1) para detección de una señal de un chip RFID pasivo, comprendiendo el dispositivo una antena (2) para la transmisión de una señal de radio de origen y la recepción de una señal de radio desde el chip RFID, un detector de picos (3) para detección de picos en la señal recibida por la antena (2), filtros (5) y decodificadores de bits (6) adaptados para filtrar y decodificar señales con diferentes tipos de modulación de un grupo que incluye amplitud, frecuencia y modulación de fase, y una unidad de computación (7), comprendiendo el dispositivo (1) además
al menos una primera y segunda ramas paralelas (4), en el que cada una de la primera y segunda ramas (4) comprende dicho filtro (5) conectado en serie con dicho decodificador de bits (6), en el que el filtro (5) y el decodificador de bits (6) de la primera rama (4) están adaptados para procesar la señal modulada por un primer tipo de modulación, estando el filtro (5) y el decodificador de bits (6) de la segunda rama (4) adaptados para procesar la señal modulada por un segundo tipo de modulación, en el que el primer tipo de modulación es diferente del segundo tipo de modulación,
caracterizado por que la señal procesada por el detector de picos (3) se alimenta a la entrada de estas ramas (4) y la salida de estas ramas (4) se alimenta a la unidad de computación (7), en el que la unidad de computación (7) comprende al menos un primer y segundo módulos (8) conectados en paralelo, estando adaptado el primer módulo (8) para buscar en las señales decodificadas propiedades de señal de un primer protocolo, estando el segundo módulo (8) adaptado para buscar en las señales decodificadas las propiedades de la señal de un segundo protocolo diferente del protocolo del primer módulo, en el que los protocolos están predefinidos, y en base a los resultados de las búsquedas, la unidad de computación (7) detecta un protocolo de la señal de radio recibida, comprendiendo las propiedades de la señal al menos una secuencia de bits inicial y una longitud total de la secuencia de bits de una señal proporcionada a la unidad de computación.
2. El dispositivo (1) para detección de la señal de un chip RFID pasivo de acuerdo con la reivindicación 1, caracterizado por que los módulos individuales (8) están provistos de una unidad de tiempo adaptada para verificar una tasa de bits de la señal decodificada.
3. El dispositivo (1) para la detección de la señal de un chip RFID pasivo de acuerdo con cualquiera de las reivindicaciones anteriores, caracterizado por que el dispositivo comprende además una unidad de computación superior (9) adaptada para procesar la señal procesada por la unidad de computación (7).
4. El dispositivo (1) para detección de la señal de un chip RFID pasivo de acuerdo con cualquiera de las reivindicaciones anteriores, caracterizado por que el dispositivo comprende además una tercera rama (4) conectada en paralelo a la primera y segunda ramas (4), en el que el filtro (5) y
el decodificador de bits (6) de la tercera rama (4) están adaptados para procesar la señal modulada por un tercer tipo de modulación, en el que el tercer tipo de modulación es diferente del primer y segundo tipos de modulación.
5. El dispositivo (1) para detección de la señal de un chip RFID pasivo de acuerdo con cualquiera de las reivindicaciones anteriores, caracterizado por que al menos una de las ramas (4) comprende el filtro (5) y el decodificador de bits (6) adaptados para filtrar y decodificar la señal del chip RFID.
6. El dispositivo (1) para detección de la señal de un chip RFID pasivo de acuerdo con cualquiera de las reivindicaciones anteriores, caracterizado por que al menos uno de los módulos (8) es compatible con la señal de radio recibida.
7. Un procedimiento de uso del dispositivo (1) de acuerdo con cualquiera de las reivindicaciones anteriores para detección de la señal de un chip RFID pasivo, incluyendo el procedimiento etapas de:recibir la señal de un chip RFID pasivo por la antena (2); detectar los picos en la señal y obtener una señal modulada por el detector de picos (3) y procesar la señal por un lector, caracterizado por que la señal modulada se alimenta además simultáneamente a todas las ramas (4), en el que la señal modulada se procesa posteriormente, la señal procesada se alimenta adicionalmente a la unidad de computación (7) y al mismo tiempo es procesada por todos los módulos (8), en el que la señal de salida de la unidad de computación (7) se alimenta adicionalmente a una unidad de computación superior (9) y se procesa adicionalmente.
8. El procedimientode acuerdo con la reivindicación 7, caracterizado por que el procesamiento de la señal por cada módulo (8) se realiza comparando las propiedades de la señal del chip RFID y las propiedades de la señal del protocolo del módulo dado (8), en el que si las propiedades de la señal del chip RFID y las propiedades de la señal del protocolo del módulo dado (8) no son idénticas, la señal no es procesada más por este módulo (8).
9. El procedimiento de acuerdo con cualquiera de las reivindicaciones 7 y 8 cuando se utiliza el dispositivo de acuerdo con la reivindicación 2, caracterizado por que si la tasa de bits es controlada por la unidad de temporizador es incompatible con el módulo dado (8), la señal no se procesa más.
10. El procedimiento de acuerdo con cualquiera de las reivindicaciones 7 a 9, caracterizado por que la señal se comprueba al menos dos veces en cada módulo (8).
ES20793559T 2019-09-03 2020-09-03 Dispositivo para detección de una señal de chips pasivos y procedimiento para operar el dispositivo Active ES2953198T3 (es)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CZ201905620 2019-09-03
PCT/CZ2020/050063 WO2021043347A1 (en) 2019-09-03 2020-09-03 Device for detection of a signal of passive chips and method for operating the device

Publications (1)

Publication Number Publication Date
ES2953198T3 true ES2953198T3 (es) 2023-11-08

Family

ID=88621319

Family Applications (1)

Application Number Title Priority Date Filing Date
ES20793559T Active ES2953198T3 (es) 2019-09-03 2020-09-03 Dispositivo para detección de una señal de chips pasivos y procedimiento para operar el dispositivo

Country Status (2)

Country Link
ES (1) ES2953198T3 (es)
HU (1) HUE063022T2 (es)

Also Published As

Publication number Publication date
HUE063022T2 (hu) 2023-12-28

Similar Documents

Publication Publication Date Title
EP0688454B1 (en) Multi-mode identification system
ES2819251T3 (es) Método y sistema para una etiqueta de identificación por radiofrecuencia usando un protocolo de comunicación de conjunto reducido
US7942329B2 (en) Method for providing user feedback in an autoidentification system
TW200632759A (en) Radio frequency identification security system and method
US20070274242A1 (en) Multi-tag emulator
EP1912339A1 (en) Communication system, communication apparatus, communication method, and program
WO2006102625A3 (en) Biometric identification device with smartcard capabilities
CN107111812A (zh) 生物特征登记授权
WO2000011592A2 (en) Radio frequency identification system
DE60303291D1 (de) Gesicherte herstellung von identifizierungskarten
CN108604306A (zh) 一种装置
US8123136B2 (en) Processing apparatus of portable electronic devices, portable electronic device, and processing system of portable electronic devices
ES2953198T3 (es) Dispositivo para detección de una señal de chips pasivos y procedimiento para operar el dispositivo
ES2616135T3 (es) Método y sistema de respuesta de etiqueta rápida de identificación de frecuencia de radio
US11934908B2 (en) Device for detection of a signal of passive chips and method for operating the device
WO2001026048A2 (en) Radio frequency identification system
US20150048925A1 (en) Touch capable rfid invention
AU783044B2 (en) Multi-mode identification system
AU738725B2 (en) Identification system
ES2320823B1 (es) Dispositivo electronico de identificacion biometrica.
AU673350C (en) Multi-mode identification system
EP1793325A2 (en) Multi-mode identification system
NZ526638A (en) Improved identification reader for decoding signals which have different modulation schemes