ES2850074T3 - Aparato de decodificación de vídeo y procedimiento de decodificación de vídeo - Google Patents

Aparato de decodificación de vídeo y procedimiento de decodificación de vídeo Download PDF

Info

Publication number
ES2850074T3
ES2850074T3 ES18193270T ES18193270T ES2850074T3 ES 2850074 T3 ES2850074 T3 ES 2850074T3 ES 18193270 T ES18193270 T ES 18193270T ES 18193270 T ES18193270 T ES 18193270T ES 2850074 T3 ES2850074 T3 ES 2850074T3
Authority
ES
Spain
Prior art keywords
block
available
blocks
selection information
prediction
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
ES18193270T
Other languages
English (en)
Inventor
Saori Asaka
Takeshi Chujoh
Akiyuki Tanizawa
Goki Yasuda
Naofumi Wada
Takashi Watanabe
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Application granted granted Critical
Publication of ES2850074T3 publication Critical patent/ES2850074T3/es
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/90Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using coding techniques not provided for in groups H04N19/10-H04N19/85, e.g. fractals
    • H04N19/91Entropy coding, e.g. variable length coding [VLC] or arithmetic coding
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/50Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding
    • H04N19/503Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding involving temporal prediction
    • H04N19/51Motion estimation or motion compensation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/102Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
    • H04N19/124Quantisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/46Embedding additional information in the video signal during the compression process
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/46Embedding additional information in the video signal during the compression process
    • H04N19/463Embedding additional information in the video signal during the compression process by compressing encoding parameters before transmission
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/50Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding
    • H04N19/503Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding involving temporal prediction
    • H04N19/51Motion estimation or motion compensation
    • H04N19/513Processing of motion vectors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/102Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
    • H04N19/13Adaptive entropy coding, e.g. adaptive variable length coding [AVLC] or context adaptive binary arithmetic coding [CABAC]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/50Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding
    • H04N19/593Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding involving spatial prediction techniques

Abstract

Un aparato de decodificación de vídeo que comprende: un módulo (209) de adquisición configurado para adquirir bloques disponibles que tienen vectores de movimiento a partir de bloques decodificados adyacentes a un bloque a decodificar y el número de los bloques disponibles; un módulo (203) de decodificación de información de selección configurado para seleccionar una tabla de códigos de una pluralidad de tablas de códigos dependiendo del número de los bloques disponibles, y para decodificar información de selección que especifica un bloque disponible de los bloques disponibles usando la tabla de códigos seleccionada, incluyendo la tabla de códigos seleccionada el mismo número de índices que el número de los bloques disponibles y palabras de código que corresponden a los índices; un módulo (209) de selección configurado para seleccionar un bloque disponible de los bloques disponibles de acuerdo con la información de selección; y un módulo de decodificación de imagen para decodificar el bloque a decodificar usando un vector de movimiento del bloque seleccionado.

Description

DESCRIPCIÓN
Aparato de decodificación de vídeo y procedimiento de decodificación de vídeo
Campo técnico
La presente invención se refiere a un aparato de decodificación de vídeo que deriva un vector de movimiento a partir de una imagen codificada y decodificada y realiza una predicción de movimiento compensado.
Antecedentes de la técnica
Existe una predicción de movimiento compensado como una de las técnicas usadas para la codificación de una imagen de vídeo.
En la predicción de movimiento compensado, un aparato de codificación de vídeo adquiere un vector de movimiento usando una imagen a codificar que tiene que codificarse de nuevo y una imagen decodificada local ya generada y genera una imagen de predicción efectuando una compensación de movimiento usando este vector de movimiento. Como uno de los procedimientos para adquirir un vector de movimiento en la predicción de movimiento compensado, existe un modo directo de generación de una imagen de predicción usando un vector de movimiento de un bloque a codificar derivado a partir del vector de movimiento de un bloque codificado (hágase referencia a la Patente Japonesa N.° 4020789 y la Patente de Estados Unidos N.° 7233621). Debido a que el vector de movimiento no está codificado del modo directo, puede reducirse el número de bits codificados de la información del vector de movimiento. El modo directo se emplea en H.264/AVC.
Jung y col. "RD-optimized competition scheme for efficient motion prediction", Comunicaciones visuales y procesamiento de imágenes; 30-1-2007-1-2-2007: San José, 30 de enero de 2007 se refiere a un esquema basado en competición para la predicción de vectores de movimiento.
EL documento WO 2008/086316 se refiere a una técnica de codificación de longitud variable para patrones de bloques codificados.
Divulgación de la invención
En el modo directo, se genera un vector de movimiento mediante un procedimiento de cálculo de un vector de movimiento a partir de un valor de mediana del vector de movimiento de un bloque codificado adyacente a un bloque a codificar en la generación del vector de movimiento del bloque a codificar mediante predicción. Por lo tanto, los grados de libertad para el cálculo del cálculo de vector de movimiento son bajos. Además, cuando se usa un procedimiento de cálculo de un vector de movimiento seleccionando uno de una pluralidad de bloques codificados para mejorar los grados de libertad, la posición del bloque debe enviarse siempre como información de selección de vector de movimiento para indicar el bloque codificado seleccionado. Por esta razón, puede aumentarse el número de bits codificados.
Es un objeto de la presente invención proporcionar un aparato de decodificación de vídeo que reduce información adicional de información de selección de vector de movimiento mientras mejora los grados de libertad para el cálculo del vector de movimiento seleccionando uno de los bloques codificados.
Un aspecto de la presente invención proporciona un aparato de decodificación de vídeo como se indica en la reivindicación 1. En un aspecto adicional, se proporciona un procedimiento de decodificación de vídeo como se indica en la reivindicación 2. En un aspecto adicional más, se proporciona un programa informático como se indica en la reivindicación 3.
Breve descripción de los dibujos
La Figura 1 es un diagrama de bloques de un aparato de codificación de vídeo.
La Figura 2 es un diagrama de flujo que representa un procedimiento de procesamiento del aparato de codificación de vídeo.
La Figura 3 es un diagrama de flujo que representa un procedimiento de procesamiento de un módulo de adquisición/selección.
La Figura 4A es un diagrama de descripción de un procedimiento de discriminación a base de un tamaño de bloque.
La Figura 4B es un diagrama de descripción de un procedimiento de discriminación a base de un tamaño de bloque.
La Figura 4C es un diagrama de descripción de un procedimiento de discriminación a base de un tamaño de bloque.
La Figura 5 es un diagrama de descripción de un procedimiento de discriminación por una unidireccional o una bidireccional.
La Figura 6 es un diagrama de flujo que representa un procedimiento de procesamiento de un codificador de información de selección.
La Figura 7 muestra un ejemplo de un índice de información de selección.
La Figura 8 muestra un ejemplo de una tabla de códigos de información de selección.
La Figura 9 es una vista esquemática de una estructura de sintaxis.
La Figura 10 muestra una estructura de datos de una capa de macrobloque.
La Figura 11 muestra un diagrama de bloques de un aparato de decodificación de vídeo de acuerdo con una realización de la presente invención.
La Figura 12 muestra un diagrama de flujo que representa un procedimiento de procesamiento del aparato de decodificación de vídeo.
Modo para efectuar la invención
Se explicarán ahora realizaciones de la presente invención haciendo referencia a los dibujos.
En lo sucesivo se describe un aparato de codificación de vídeo con referencia a la Figura 1. Un sustractor 101 calcula una diferencia entre una señal 11 de vídeo de entrada y una señal 15 de vídeo codificada predictiva, y emite una señal 12 de error de predicción. El terminal de salida del restador 101 se conecta a un codificador 111 de longitud variable a través de un transformador 102 ortogonal y un cuantificador 103. El transformador 102 ortogonal transforma ortogonalmente una señal 12 de error de predicción del restador 101, y el cuantificador 103 cuantifica un coeficiente de transformación ortogonal y emite la información 13 de coeficiente de transformación ortogonal de cuantificación. El codificador 111 de longitud variable realiza codificación de longitud variable en la información 13 de coeficiente de transformación ortogonal de cuantificación del cuantificador 103.
El terminal de salida del cuantificador 103 se conecta a un sumador 106 a través de un decuantificador 104 y un transformador 105 ortogonal inverso. El decuantificador 104 decuantifica la información 13 de coeficiente de transformación ortogonal cuantificada, y convierte la misma en un coeficiente de transformación ortogonal. El transformador 105 ortogonal inverso convierte el coeficiente de transformación ortogonal a una señal de error de predicción. El sumador 106 añade la señal de error de predicción del transformador 105 ortogonal inverso y la señal 15 de vídeo codificada predictiva para generar una señal 14 de imagen decodificada local. El terminal de salida del sumador 106 se conecta a un módulo 108 de predicción de movimiento compensado a través de una memoria 107 de fotograma.
La memoria 107 de fotograma acumula una señal 14 de imagen decodificada local. Un módulo 114 de establecimiento establece un modo de predicción de movimiento compensado (un modo de predicción) de un bloque a codificar. El modo de predicción incluye una predicción unidireccional usando una única instantánea de referencia y una predicción bidireccional usando dos instantáneas de referencia. La predicción unidireccional incluye predicción L0 y predicción L1 de AVC. Un módulo 108 de predicción de movimiento compensado comprende un módulo 109 de predicción y un módulo 110 de adquisición/selección.
El módulo 110 de adquisición/selección adquiere bloques disponibles que tienen vectores de movimiento y el número de los bloques disponibles de bloques codificados adyacentes al bloque a codificar, y selecciona un bloque de selección de los bloques disponibles. El módulo 108 de predicción de movimiento compensado realiza una predicción usando una señal 14 de imagen decodificada local almacenada en la memoria 107 de fotograma como una imagen de referencia y genera una señal 15 de vídeo codificada predictiva. El módulo 110 de adquisición/selección selecciona un bloque (un bloque de selección) de los bloques adyacentes adyacentes al bloque a codificar. Por ejemplo, el bloque que tiene un vector de movimiento apropiado entre los bloques adyacentes se selecciona como el bloque de selección. El módulo 110 de adquisición/selección selecciona el vector de movimiento del bloque de selección como un vector 16 de movimiento a usar para la predicción de movimiento compensado, y envía el mismo al módulo 109 de predicción. Además, el módulo 110 de adquisición/selección genera la información 17 de selección del bloque de selección y envía la misma al codificador 111 de longitud variable.
El codificador 111 de longitud variable tiene un codificador 112 de información de selección. El codificador 112 de información de selección somete la información 17 de selección a codificación de longitud variable mientras conmuta una tabla de códigos para tener en la misma el mismo número de entradas que los bloques disponibles de bloques codificados. El bloque disponible es un bloque que tiene un vector de movimiento entre bloques codificados adyacentes al bloque a codificar. Un multiplexor 113 multiplexa información de coeficiente de transformación ortogonal cuantificada e información de selección y emite datos codificados.
La acción del aparato de codificación de vídeo de la configuración anterior se describirá haciendo referencia al diagrama de flujo de la Figura 2.
En primer lugar, se genera una señal 12 de error de predicción (S11). En la generación de esta señal 12 de error de predicción, se selecciona un vector de movimiento y se genera una imagen de predicción usando el vector de movimiento seleccionado. El restador 101 calcula una diferencia entre la señal de la imagen de predicción, es decir, la señal 15 de imagen de predicción y la señal 11 de vídeo de entrada para generar la señal 12 de error de predicción.
El transformador 102 ortogonal transforma ortogonalmente la señal 12 de error de predicción para generar un coeficiente transformado ortogonal (S12). El cuantificador 103 cuantifica el coeficiente transformado ortogonal (S13). El decuantificador 104 decuantifica la información de coeficiente transformado ortogonal cuantificado (S14), y a continuación somete el mismo a transformación ortogonal inversa para proporcionar una señal de error de predicción reproducida (S15). El sumador 106 añade la señal de error de predicción reproducida y la señal 15 de vídeo codificada predictiva para generar una señal 14 de imagen decodificada local (S16). La señal 14 de imagen decodificada local se almacena en la memoria 107 de fotograma (como una instantánea de referencia) (S17), y la señal de imagen decodificada local leída de la memoria 107 de fotograma se introduce en el módulo 108 de predicción de movimiento compensado.
El módulo 109 de predicción del módulo 108 de predicción de movimiento compensado somete la señal de imagen decodificada local (imagen de referencia) a predicción de movimiento compensado usando el vector 16 de movimiento para generar la señal 15 de vídeo codificada predictiva. La señal 15 de vídeo codificada predictiva se envía al restador 101 para calcular una diferencia con respecto a la señal 11 de vídeo de entrada, y adicionalmente se envía al sumador 106 para generar la señal 14 de imagen decodificada local.
El módulo 110 de adquisición/selección selecciona un bloque de selección de bloques adyacentes, genera información 17 de selección y envía un vector 16 de movimiento del bloque de selección al módulo 109 de predicción que realiza la predicción de movimiento compensado usando el vector de movimiento del bloque de selección. La información 17 de selección se envía al codificador 112 de información de selección. Cuando el bloque de selección se selecciona de los bloques adyacentes, se selecciona el vector de movimiento apropiado que permite que descienda la cantidad de bits codificados.
La información 13 de coeficiente de transformación ortogonal cuantificada con el cuantificador 103 también se introduce en el codificador 111 de longitud variable y se somete a codificación de longitud variable (S18). El módulo 110 de adquisición/selección emite la información 16 de selección usada para predicción de movimiento compensado, e introduce la misma en el codificador 112 de información de selección. El codificador 112 de información de selección conmuta la tabla de códigos para tener en la misma el mismo número de entradas que los bloques disponibles de los bloques codificados vecinos del bloque a codificar y que tienen vectores de movimiento, y la información 17 de selección se somete a codificación de longitud variable. El multiplexor 113 multiplexa la información de coeficiente de transformación ortogonal cuantificada del codificador 111 de longitud variable y la información de selección para emitir un flujo de bits de datos 18 codificados (S19). Los datos 18 codificados se envían a un sistema de almacenamiento (no mostrado) o una trayectoria de transmisión.
En el diagrama de flujo de la Figura 2, el flujo de las etapas S14 a S17 pueden sustituirse por el flujo de las etapas S18 y S19.
En otras palabras, la etapa de codificación de longitud variable S18 y la etapa de multiplexación S19 pueden ejecutarse a continuación de la etapa de cuantificación S13, y la etapa de decuantificación S14 a la etapa de almacenamiento S17 pueden ejecutarse a continuación de la etapa de multiplexación S19.
La acción del módulo 110 de adquisición/selección se describirá haciendo referencia al diagrama de flujo mostrado en la Figura 3.
En primer lugar, se buscan los candidatos de bloque disponibles que son los bloques codificados vecinos del bloque a codificar y que tienen vectores de movimiento (S101). Cuando se buscan los candidatos de bloque disponibles, se determina el tamaño de bloque para predicción de movimiento compensado de estos candidatos de bloque disponibles (S102). A continuación, se determina si los candidatos de bloque disponibles son una predicción unidireccional o una predicción bidireccional (S103). Se extrae un bloque disponible de los candidatos de bloque disponibles a base del resultado determinado y el modo de predicción del bloque a codificar. Se selecciona un bloque de selección de los bloques disponibles extraídos, e información que especifica el bloque de selección se adquiere como información de selección (S104).
Se describirá un procedimiento para determinar un tamaño de bloque haciendo referencia a las Figuras 4A a 4C (S102).
Los bloques adyacentes usados en la presente realización se suponen que son bloques, que están colocados en la parte izquierda, superior izquierda, superior y superior derecha del bloque a codificar. Por lo tanto, cuando el bloque a codificar se coloca en la parte superior izquierda del fotograma, este bloque a codificar no puede aplicarse a la presente invención porque no existe el bloque disponible adyacente al bloque a codificar. Cuando el bloque a codificar está en el extremo superior de la pantalla, el bloque disponible es únicamente un bloque izquierdo, y cuando el bloque a codificar está en la extrema izquierda y no en el extremo superior extremo, los dos bloques de los bloques a codificar que se colocan en la parte superior y superior derecha de la misma.
Cuando el tamaño de bloque es un tamaño 16x16, el tamaño de bloques para predicción de movimiento compensado de los bloques adyacentes son cuatro clases de tamaño 16x16, tamaño 16x8, tamaño 8x16 y tamaño 8x8 como se muestra en las Figuras 4A a 4C. Considerando estas cuatro clases, los bloques adyacentes que pueden ser bloques disponibles son 20 clases como se muestra en las Figuras 4A a 4C. En otras palabras, existen cuatro clases para el tamaño 16x16 como se muestra en la Figura 4A, 10 clases para el tamaño 16x8 como se muestra en la Figura 4B y seis clases para el tamaño 8x8 como se muestra en la Figura 4C. En la discriminación del tamaño de bloque (S102), se busca el bloque disponible de acuerdo con el tamaño de bloque de 20 clases de bloques. Por ejemplo, cuando el tamaño del bloque disponible se supone que es únicamente de tamaño 16x16, los bloques disponibles determinados por este tamaño de bloque son cuatro clases de bloques de tamaño 16x16 como se muestra en la Figura 4A. En otras palabras, los bloques disponibles son un bloque en la parte superior izquierda del bloque a codificar, un bloque en el lado superior del bloque a codificar, y un bloque en el lado izquierdo del bloque a codificar y un bloque en la parte superior derecha del bloque a codificar. Además, incluso si el tamaño de macrobloque se expandió no menos de tamaño 16x16, puede ser el bloque disponible de forma similar al tamaño de macrobloque de 16x16. Por ejemplo, cuando el tamaño de macrobloque es 32x32, el tamaño de bloque para predicción de movimiento compensado del bloque adyacente son cuatro clases de tamaño 32x32, tamaño 32x16, tamaño 16x32, y tamaño 16x16, y los bloques adyacentes que pueden ser los bloques disponibles son 20 clases. Se describirá la determinación de la predicción unidireccional o predicción bidireccional que se ejecuta por el módulo 110 de adquisición/selección (S103) con referencia a la Figura 5.
Por ejemplo, el tamaño de bloque se limita a 16x16, y la predicción unidireccional o bidireccional del bloque adyacente con respecto al bloque a codificar se supone que es un caso como se muestra en la Figura 5. En la discriminación de la predicción unidireccional o bidireccional (S103), se busca el bloque disponible de acuerdo con la dirección de predicción. Por ejemplo, el bloque adyacente que tiene una dirección de predicción L0 se supone que es un bloque disponible determinado en la dirección de predicción. En otras palabras, los bloques superior, izquierdo y superior derecho de los bloques a codificar mostrados en la Figura 5(a) son bloques disponibles determinados en la dirección de predicción. En este caso, no se emplea el bloque superior izquierdo de los bloques a codificar. Cuando el bloque adyacente que incluye la dirección de predicción L1 se supone que es el bloque disponible determinado en la dirección de predicción, los bloques superior izquierdo y superior de los bloques a codificar mostrados en la Figura 5(b) son bloques disponibles determinados en la dirección de predicción. En este caso, no se emplean los bloques izquierdo y superior derecho de los bloques a codificar. Cuando el bloque adyacente que incluye la dirección de predicción L0/L1 se supone que es el bloque disponible determinado en la dirección de predicción, únicamente el bloque superior de los bloques a codificar mostrados en la Figura 5(c) es el bloque disponible determinado en la dirección de predicción. En este caso, no se emplean los bloques izquierdo, superior izquierdo y superior derecho de los bloques a codificar. Además, la dirección de predicción L0 (L1) corresponde a la dirección de predicción de la predicción L0 (predicción L1) en AVC.
Se describirá el codificador 112 de información de selección haciendo referencia al diagrama de flujo mostrado en la Figura 6.
El bloque disponible del bloque codificado que tiene un vector de movimiento se busca de entre bloques adyacentes adyacentes al bloque a codificar, y se adquiere la información de bloque disponible determinada por el tamaño de bloque y la predicción unidireccional o bidireccional (S201). Las tablas de códigos que corresponden al número de bloques disponibles como se muestra en la Figura 8 se conmutan usando está información de bloque disponible (S202). La información 17 de selección enviada desde el módulo 110 de adquisición/selección se somete a codificación de longitud variable usando una tabla de códigos cambiada (S203).
A continuación, se explica un ejemplo de un índice de información de selección haciendo referencia a la Figura 7. Cuando no hay ningún bloque disponible como se muestra en la Figura 7(a), no se envía la información de selección porque la presente invención no es aplicable para este bloque. Cuando existe un bloque disponible como se muestra en FIG 7(b), no se envía la información de selección porque un vector de movimiento de un bloque disponible usado para compensación de movimiento del bloque a codificar se determina como único. Cuando existen dos bloques disponibles como se muestra en la Figura 7(c), se envía la información de selección de un índice 0 o 1. Cuando existen tres bloques disponibles como se muestra en la Figura 7(d), se envía la información de selección de un índice 0, 1 o 2. Cuando existen cuatro bloques disponibles como se muestra en la Figura 7(e), se envía la información de selección de un índice 0, 1, 2 o 3.
Además, como un ejemplo de establecimiento de un índice del bloque disponible, en la Figura 7 se muestra un ejemplo de establecimiento del índice al bloque disponible en orden de la parte izquierda, superior izquierda, superior y superior derecha de los bloques a codificar. En otras palabras, el índice se establece al bloque a usar excepto para el bloque que no se usa.
A continuación, se describirá una tabla de códigos de la información 17 de selección haciendo referencia a la Figura 8.
El codificador 112 de información de selección conmuta la tabla de códigos de acuerdo con el número de bloques disponibles (S202). Como se ha mencionado anteriormente, cuando existen dos o más bloques disponibles, la información 17 de selección debe codificarse.
En primer lugar, cuando existen dos bloques disponibles, se necesitan los índices 0 y 1, y la tabla de códigos se indica por la tabla en el lado izquierdo de la Figura 8. Cuando existen tres bloques disponibles, se necesitan los índices 0, 1 y 2, y la tabla de códigos se indica por la tabla en el centro de la Figura 8. Cuando existen cuatro bloques disponibles, se necesitan los índices 0, 1, 2, 3 y 4, y la tabla de códigos se indica por la tabla en el lado derecho de la Figura 8. Estas tablas de códigos se conmutan de acuerdo con el número de bloques disponibles. Se explicará un procedimiento de codificación de la información de selección.
La Figura 9 muestra un diagrama esquemático de una estructura de sintaxis usada en esta realización.
La sintaxis comprende principalmente tres partes, en el que la sintaxis 801 de nivel alto se rellena con información de sintaxis de la capa superior no menor que un segmento. La sintaxis 804 de nivel de segmento especifica información necesaria para cada segmento, la sintaxis 807 de nivel de macrobloque especifica una señal de error codificada de longitud variable o información de modo que se necesita para cada macrobloque.
Cada una de estas sintaxis comprende sintaxis más detalladas. La sintaxis 801 de nivel alto comprende sintaxis de secuencia y niveles de instantánea tal como la sintaxis 802 de conjunto de parámetros de secuencia y la sintaxis 803 de conjunto de parámetros de instantánea. La sintaxis 804 de nivel de segmento comprende la sintaxis 405 de encabezamiento de segmento, la sintaxis 406 de datos de segmento y así sucesivamente. Además, la sintaxis 807 de nivel de macrobloque comprende sintaxis 808 de capa de macrobloque, sintaxis 809 de predicción de macrobloque y así sucesivamente.
La información de sintaxis necesaria para esta realización es la sintaxis 808 de capa de macrobloque. La sintaxis se describe en lo sucesivo.
"available_block_num" mostrado en la Figura 10 (a) y (b) indica el número de bloques disponibles. Cuando este es dos o más, es necesario codificar la información de selección. Además, "mvcopy_flag" indica una bandera que representa si el vector de movimiento del bloque disponible se usa en la predicción de movimiento compensado. Cuando existen uno o más bloques disponibles y la bandera es "1", el vector de movimiento del bloque disponible puede usarse en la predicción de movimiento compensado. Además, "mv_select_info" indica la información de selección, y la tabla de códigos es como se describe anteriormente.
La Figura 10 (a) muestra una sintaxis cuando información de selección se codifica después de "mb_type". Cuando, por ejemplo, el tamaño de bloque es únicamente tamaño 16x16, "mvcopy_flag and mv_select_info" no necesita codificarse si "mb_type" es distinto de 16x16. Si mb_type es 16x16, se codifican mvcopy_flag y mv_select_info. La Figura 10 (b) muestra una sintaxis cuando se codifica información de selección antes de mb_type. Si, por ejemplo, mvcopy_flag es 1, no es necesario codificar mb_type. Si mv_copy_flag es 0, se codifica mb_type.
En esta realización, puede emplearse cualquier orden en un orden de exploración para codificación. Por ejemplo, una exploración en línea o una exploración en Z es aplicable a la presente invención.
Un aparato de decodificación de vídeo de acuerdo con una realización se describirá con referencia a la Figura 11. Los datos 18 codificados emitidos desde el aparato de codificación de vídeo de la Figura 1 se introducen en un demultiplexor 201 del aparato de decodificación de vídeo como los datos 21 codificados a decodificar a través de un sistema de almacenamiento o un sistema de transmisión. El demultiplexor 201 demultiplexa los datos 21 codificados para separar los datos 21 codificados en información de coeficiente de transformación ortogonal de cuantificación e información de selección. El terminal de salida del demultiplexor 201 se conecta a un decodificador 202 de longitud variable. El decodificador 202 de longitud variable decodifica la información de coeficiente de transformación ortogonal de cuantificación y la información de selección. El terminal de salida del decodificador 202 de longitud variable se conecta a un sumador 206 a través de un decuantificador 204 y un transformador 205 ortogonal inverso. El decuantificador 204 decuantifica la información de coeficiente de transformación ortogonal cuantificada para transformar la misma a un coeficiente de transformación ortogonal. El transformador 205 ortogonal inverso somete el coeficiente de transformación ortogonal a transformación ortogonal inversa para generar una señal de error de predicción. El sumador 206 añade la señal de error de predicción a la señal de vídeo codificada predictiva desde un generador 207 de imagen de predicción para producir una señal de vídeo.
El generador 207 de imagen de predicción incluye un módulo 208 de predicción y un módulo 209 de adquisición/selección. El módulo 209 de adquisición/selección selecciona un bloque de selección de bloques disponibles usando la información 23 de selección decodificada por el decodificador 203 de información de selección del decodificador 202 de longitud variable y envía un vector 25 de movimiento del bloque de selección a un módulo 208 de predicción. El módulo 208 de predicción compensa en movimiento una imagen de referencia almacenada en una memoria 210 de fotograma por el vector 25 de movimiento para producir una imagen de predicción.
La acción del aparato de decodificación de vídeo de la configuración anterior se describirá haciendo referencia al diagrama de flujo de la Figura 12.
El demultiplexor 201 demultiplexa los datos 21 codificados (S31), y el decodificador 202 de longitud variable decodifica los mismos para producir la información 22 de coeficiente de transformación ortogonal cuantificada (S32). Además, el decodificador 203 de información de selección comprueba la condición del bloque adyacente adyacente a un bloque a decodificar y decodifica el mismo conmutando tablas de códigos de acuerdo con el número de los bloques disponibles de los bloques codificados adyacentes que tienen vectores de movimiento como se muestra en la Figura 8, de forma similar al codificador 112 de información de selección del aparato de codificación, para producir de este modo la información 23 de selección (S33).
La información 22 de coeficiente de transformación ortogonal cuantificada que es información emitida desde el decodificador 202 de longitud variable se envía al decuantificador 204, y la información 23 de selección que es información emitida desde el decodificador 203 de información de selección se envía al módulo 209 de adquisición/selección.
La información 22 de coeficiente de transformación ortogonal de cuantificación se decuantifica con el decuantificador 204 (S34) y, a continuación, se somete a transformación ortogonal inversa con el transformador 205 ortogonal inverso (S35). Como resultado, se obtiene la señal 24 de error de predicción. El sumador 206 añade la señal de imagen de predicción a la señal 24 de error de predicción para reproducir una señal 26 de vídeo (S36). La señal 27 de vídeo reproducida se almacena en la memoria 210 de fotograma (S37).
El generador 207 de imagen de predicción genera la imagen de predicción 26 usando el vector de movimiento del bloque disponible que es el bloque decodificado vecino del bloque a decodificar y que tiene un vector de movimiento, siendo el vector de movimiento un vector de movimiento de un bloque de selección seleccionado sobre la base de la información 23 de selección decodificada. El módulo 209 de adquisición/selección selecciona un vector de movimiento de los bloques adyacentes sobre la base de la información de bloque disponible del bloque adyacente y la información 23 de selección decodificada con el decodificador 203 de información de selección, de forma similar al módulo 110 de adquisición/selección del aparato de codificación. El módulo 208 de predicción genera la imagen de predicción 26 usando este vector 25 de movimiento seleccionado, y envía la misma al sumador 206 para producir una señal 27 de vídeo.
De acuerdo con la presente invención, codificar la información de selección de acuerdo con el número de bloques disponibles permite que la información de selección se envíe usando una tabla de códigos adecuada, resultando en que puede reducirse la información adicional de la información de selección.
Además, usar el vector de movimiento del bloque disponible para la predicción de movimiento compensado del bloque a codificar permite que se reduzca la información adicional sobre la información del vector de movimiento. Adicionalmente, el procedimiento de cálculo de vector de movimiento no es fijo y mejora los grados de libertad del cálculo de vector de movimiento en comparación con un modo directo seleccionando un bloque apropiado de entre los bloques disponibles.
La técnica de la presente invención citada en la realización de la presente invención puede ejecutarse con un ordenador y también puede distribuirse como un programa con capacidad de provocar que un ordenador ejecute almacenando el mismo en un medio de grabación tal como un disco magnético (disco flexible, un disco duro, etc.), un disco óptico (CD-ROM, DVD, etc.), una memoria de semiconductores, etc.
Además, la presente invención no se limita a las realizaciones anteriores y puede modificarse en componentes dentro de un ámbito sin alejarse de la materia objeto de la invención según se define mediante las reivindicaciones adjuntas.
Además, es posible proporcionar diversas invenciones combinando apropiadamente una pluralidad de componentes desvelados en las realizaciones anteriores. Por ejemplo, algunos componentes pueden eliminarse de todos los componentes mostrados en las realizaciones. Además, los componentes de diferentes realizaciones pueden combinarse apropiadamente.
Aplicabilidad industrial
El aparato de la presente invención se aplica a un procedimiento de compresión de imagen en una comunicación, un almacenamiento y una difusión.

Claims (3)

REIVINDICACIONES
1. Un aparato de decodificación de vídeo que comprende:
un módulo (209) de adquisición configurado para adquirir bloques disponibles que tienen vectores de movimiento a partir de bloques decodificados adyacentes a un bloque a decodificar y el número de los bloques disponibles; un módulo (203) de decodificación de información de selección configurado para seleccionar una tabla de códigos de una pluralidad de tablas de códigos dependiendo del número de los bloques disponibles, y para decodificar información de selección que especifica un bloque disponible de los bloques disponibles usando la tabla de códigos seleccionada, incluyendo la tabla de códigos seleccionada el mismo número de índices que el número de los bloques disponibles y palabras de código que corresponden a los índices;
un módulo (209) de selección configurado para seleccionar un bloque disponible de los bloques disponibles de acuerdo con la información de selección; y
un módulo de decodificación de imagen para decodificar el bloque a decodificar usando un vector de movimiento del bloque seleccionado.
2. Un procedimiento de decodificación de vídeo que comprende:
adquirir bloques disponibles que tienen vectores de movimiento a partir de bloques decodificados adyacentes a un bloque a decodificar y el número de los bloques disponibles;
seleccionar una tabla de códigos de una pluralidad de tablas de códigos dependiendo del número de los bloques disponibles;
decodificar información de selección que especifica un bloque disponible de los bloques disponibles usando la tabla de códigos seleccionada, incluyendo la tabla de códigos seleccionada el mismo número de índices que el número de los bloques disponibles y palabras de código que corresponden a los índices;
seleccionar un bloque disponible de los bloques disponibles de acuerdo con la información de selección; y decodificar el bloque a decodificar usando un vector de movimiento del bloque seleccionado.
3. Un programa informático para hacer que un ordenador ejecute
una etapa de adquisición de bloques disponibles que tienen vectores de movimiento a partir de bloques decodificados adyacentes a un bloque a decodificar y el número de los bloques disponibles;
una etapa de selección de una tabla de códigos de una pluralidad de tablas de códigos dependiendo del número de los bloques disponibles;
una etapa de decodificación de información de selección que especifica un bloque disponible de los bloques disponibles usando la tabla de códigos seleccionada, incluyendo la tabla de códigos seleccionada el mismo número de índices que el número de los bloques disponibles y palabras de código que corresponden a los índices;
una etapa de selección de un bloque disponible de los bloques disponibles de acuerdo con la información de selección; y
una etapa de decodificación del bloque a decodificar usando un vector de movimiento del bloque seleccionado.
ES18193270T 2009-06-18 2009-06-18 Aparato de decodificación de vídeo y procedimiento de decodificación de vídeo Active ES2850074T3 (es)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
PCT/JP2009/061130 WO2010146696A1 (ja) 2009-06-18 2009-06-18 動画像符号化装置及び動画像復号化装置
EP18193270.8A EP3448031B1 (en) 2009-06-18 2009-06-18 Video decoding apparatus and video decoding method

Publications (1)

Publication Number Publication Date
ES2850074T3 true ES2850074T3 (es) 2021-08-25

Family

ID=43356034

Family Applications (2)

Application Number Title Priority Date Filing Date
ES18193270T Active ES2850074T3 (es) 2009-06-18 2009-06-18 Aparato de decodificación de vídeo y procedimiento de decodificación de vídeo
ES20205284T Active ES2963468T3 (es) 2009-06-18 2009-06-18 Codificación de vídeo

Family Applications After (1)

Application Number Title Priority Date Filing Date
ES20205284T Active ES2963468T3 (es) 2009-06-18 2009-06-18 Codificación de vídeo

Country Status (21)

Country Link
US (5) US9167273B2 (es)
EP (10) EP2765778B1 (es)
JP (1) JP5242784B2 (es)
KR (1) KR101368053B1 (es)
CN (1) CN102461172B (es)
AU (1) AU2009348128B2 (es)
BR (5) BR122020003111B1 (es)
CA (1) CA2765828C (es)
CY (1) CY1123899T1 (es)
DK (2) DK3809703T3 (es)
ES (2) ES2850074T3 (es)
FI (1) FI3809703T3 (es)
HR (2) HRP20231396T1 (es)
HU (1) HUE053386T2 (es)
LT (2) LT3809703T (es)
MX (1) MX2011013707A (es)
PL (2) PL3809703T3 (es)
PT (2) PT3809703T (es)
RU (1) RU2486692C1 (es)
SI (2) SI3809703T1 (es)
WO (1) WO2010146696A1 (es)

Families Citing this family (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8126046B2 (en) * 2006-06-30 2012-02-28 Intel Corporation Flexible macroblock ordering and arbitrary slice ordering apparatus, system, and method
CN102823248B (zh) 2010-04-08 2015-06-24 株式会社东芝 图像编码方法以及图像编码装置
US8796009B2 (en) * 2010-06-21 2014-08-05 Toyota Motor Engineering & Manufacturing North America, Inc. Clearcoat containing thermolysin-like protease from Bacillus stearothermophilus for cleaning of insect body stains
US11015149B2 (en) * 2010-06-21 2021-05-25 Toyota Motor Corporation Methods of facilitating removal of a fingerprint
WO2012101781A1 (ja) * 2011-01-26 2012-08-02 株式会社日立製作所 画像復号化装置
KR102259792B1 (ko) 2012-07-02 2021-06-02 엘지전자 주식회사 영상 정보 코딩 방법 및 이를 이용하는 장치
CN102883163B (zh) 2012-10-08 2014-05-28 华为技术有限公司 用于运动矢量预测的运动矢量列表建立的方法、装置
CN103841425B (zh) * 2012-10-08 2017-04-05 华为技术有限公司 用于运动矢量预测的运动矢量列表建立的方法、装置
US9774881B2 (en) 2014-01-08 2017-09-26 Microsoft Technology Licensing, Llc Representing motion vectors in an encoded bitstream
US9749642B2 (en) 2014-01-08 2017-08-29 Microsoft Technology Licensing, Llc Selection of motion vector precision
US9942560B2 (en) * 2014-01-08 2018-04-10 Microsoft Technology Licensing, Llc Encoding screen capture data
JP2015053729A (ja) * 2014-11-17 2015-03-19 株式会社東芝 画像符号化方法及び画像復号化方法
JP6196341B2 (ja) * 2016-02-17 2017-09-13 株式会社東芝 画像符号化方法及び画像復号化方法
JP6271694B2 (ja) * 2016-12-16 2018-01-31 株式会社東芝 画像符号化方法及び画像復号化方法
JP6370977B2 (ja) * 2017-08-31 2018-08-08 株式会社東芝 画像符号化方法及び画像復号化方法
JP6367452B2 (ja) * 2017-11-13 2018-08-01 株式会社東芝 画像符号化方法及び画像復号化方法
KR102660666B1 (ko) 2018-06-29 2024-04-26 베이징 바이트댄스 네트워크 테크놀로지 컴퍼니, 리미티드 Lut들을 업데이트하기 위한 조건들
BR112020024202A2 (pt) 2018-06-29 2021-02-17 Beijing Bytedance Network Technology Co., Ltd. método de processamento de dados de vídeo, aparelho de processamento de vídeo e meios de armazenamento e gravação legíveis por computador não transitório
KR20210024502A (ko) 2018-06-29 2021-03-05 베이징 바이트댄스 네트워크 테크놀로지 컴퍼니, 리미티드 Hmvp 후보를 병합/amvp에 추가할 때의 부분/풀 프루닝
KR20240005240A (ko) 2018-06-29 2024-01-11 베이징 바이트댄스 네트워크 테크놀로지 컴퍼니, 리미티드 Lut에서의 모션 후보들의 검사 순서
CN110662053B (zh) 2018-06-29 2022-03-25 北京字节跳动网络技术有限公司 使用查找表的视频处理方法、装置和存储介质
KR20210025537A (ko) * 2018-06-29 2021-03-09 베이징 바이트댄스 네트워크 테크놀로지 컴퍼니, 리미티드 하나 또는 다수의 룩업 테이블들을 사용하여 이전에 코딩된 모션 정보를 순서대로 저장하고 이를 사용하여 후속 블록들을 코딩하는 개념
WO2020003284A1 (en) 2018-06-29 2020-01-02 Beijing Bytedance Network Technology Co., Ltd. Interaction between lut and amvp
WO2020003280A1 (en) 2018-06-29 2020-01-02 Beijing Bytedance Network Technology Co., Ltd. Which lut to be updated or no updating
EP4307679A2 (en) 2018-07-02 2024-01-17 Beijing Bytedance Network Technology Co., Ltd. Luts with intra prediction modes and intra mode prediction from non-adjacent blocks
JP6609004B2 (ja) * 2018-07-02 2019-11-20 株式会社東芝 画像符号化方法及び画像復号化方法
TWI820211B (zh) 2018-09-12 2023-11-01 大陸商北京字節跳動網絡技術有限公司 取決於總數減去k的開始檢查hmvp候選的條件
EP3888355A4 (en) 2019-01-10 2022-03-23 Beijing Bytedance Network Technology Co., Ltd. LOOKUP TABLE UPDATE INVOCATION
CN113383554B (zh) 2019-01-13 2022-12-16 北京字节跳动网络技术有限公司 LUT和共享Merge列表之间的交互
WO2020147772A1 (en) 2019-01-16 2020-07-23 Beijing Bytedance Network Technology Co., Ltd. Motion candidates derivation
CN113615193A (zh) 2019-03-22 2021-11-05 北京字节跳动网络技术有限公司 Merge列表构建和其他工具之间的交互
JP6980889B2 (ja) * 2019-10-21 2021-12-15 株式会社東芝 画像符号化方法及び画像復号化方法
JP7242811B2 (ja) 2019-10-21 2023-03-20 株式会社東芝 画像符号化方法及び画像復号化方法
JP6961781B2 (ja) * 2019-10-21 2021-11-05 株式会社東芝 画像符号化方法及び画像復号化方法
JP6795666B2 (ja) * 2019-10-21 2020-12-02 株式会社東芝 画像符号化方法及び画像復号化方法

Family Cites Families (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58138655A (ja) 1982-02-12 1983-08-17 Toshiba Corp 文書印刷制御装置
JPH03253119A (ja) 1990-03-02 1991-11-12 Kokusai Denshin Denwa Co Ltd <Kdd> 適応予測符号化における制御情報削減方式
KR100244291B1 (ko) * 1997-07-30 2000-02-01 구본준 동영상 움직임 벡터 코딩 방법
KR100249223B1 (ko) * 1997-09-12 2000-03-15 구자홍 엠팩(mpeg)-4의움직임벡터코딩방법
JP3646845B2 (ja) * 1998-03-03 2005-05-11 Kddi株式会社 ビデオ符号化装置
WO2000022833A1 (en) * 1998-10-13 2000-04-20 Stmicroelectronics Asia Pacific Pte Ltd Motion vector detection with local motion estimator
US6735249B1 (en) 1999-08-11 2004-05-11 Nokia Corporation Apparatus, and associated method, for forming a compressed motion vector field utilizing predictive motion coding
JP4114859B2 (ja) * 2002-01-09 2008-07-09 松下電器産業株式会社 動きベクトル符号化方法および動きベクトル復号化方法
EP1347649A1 (en) * 2002-03-18 2003-09-24 Lg Electronics Inc. B picture mode determining method and apparatus in video coding system
CN1449197A (zh) * 2002-03-29 2003-10-15 Lg电子株式会社 视频编码系统中的b图象模式确定方法与装置
JP4130780B2 (ja) * 2002-04-15 2008-08-06 松下電器産業株式会社 画像符号化方法および画像復号化方法
JP2004208259A (ja) 2002-04-19 2004-07-22 Matsushita Electric Ind Co Ltd 動きベクトル計算方法
PT3525464T (pt) * 2002-04-19 2021-04-06 Panasonic Ip Corp America Método e sistema de codificação e descodificação de imagem
JP4130783B2 (ja) * 2002-04-23 2008-08-06 松下電器産業株式会社 動きベクトル符号化方法および動きベクトル復号化方法
JP2003319391A (ja) 2002-04-26 2003-11-07 Sony Corp 符号化装置および方法、復号装置および方法、記録媒体、並びにプログラム
KR100491530B1 (ko) * 2002-05-03 2005-05-27 엘지전자 주식회사 모션 벡터 결정 방법
KR100506864B1 (ko) * 2002-10-04 2005-08-05 엘지전자 주식회사 모션벡터 결정방법
JP4373702B2 (ja) 2003-05-07 2009-11-25 株式会社エヌ・ティ・ティ・ドコモ 動画像符号化装置、動画像復号化装置、動画像符号化方法、動画像復号化方法、動画像符号化プログラム及び動画像復号化プログラム
JP2005005844A (ja) * 2003-06-10 2005-01-06 Hitachi Ltd 計算装置及び符号化処理プログラム
US7233622B2 (en) * 2003-08-12 2007-06-19 Lsi Corporation Reduced complexity efficient binarization method and/or circuit for motion vector residuals
US8064520B2 (en) * 2003-09-07 2011-11-22 Microsoft Corporation Advanced bi-directional predictive coding of interlaced video
US7454076B2 (en) 2004-06-15 2008-11-18 Cisco Technology, Inc. Hybrid variable length coding method for low bit rate video coding
CN101005620B (zh) 2004-09-03 2011-08-10 微软公司 为隔行扫描和逐行扫描视频编码和解码宏块和运动信息中的革新
JP5046335B2 (ja) * 2004-11-04 2012-10-10 トムソン ライセンシング ビデオ符号器におけるbフレームの高速モード決定のための方法および装置
JP4146444B2 (ja) * 2005-03-16 2008-09-10 株式会社東芝 動画像符号化の方法及び装置
JP4047879B2 (ja) * 2005-08-23 2008-02-13 松下電器産業株式会社 動きベクトル検出装置および動きベクトル検出方法
CN101005614A (zh) 2006-01-17 2007-07-25 鲁海宁 动态图像编解码方法、装置和计算机可读记录介质
US7573407B2 (en) * 2006-11-14 2009-08-11 Qualcomm Incorporated Memory efficient adaptive block coding
US8335261B2 (en) 2007-01-08 2012-12-18 Qualcomm Incorporated Variable length coding techniques for coded block patterns
JP2008205790A (ja) * 2007-02-20 2008-09-04 Matsushita Electric Ind Co Ltd H.264復号装置、プログラム、および記録媒体
JP5025286B2 (ja) 2007-02-28 2012-09-12 シャープ株式会社 符号化装置及び復号装置
JP2009060377A (ja) * 2007-08-31 2009-03-19 Toshiba Corp 補間フレーム生成装置及び補間フレーム生成方法
US8938009B2 (en) * 2007-10-12 2015-01-20 Qualcomm Incorporated Layered encoded bitstream structure
US8228990B2 (en) * 2008-01-16 2012-07-24 Sony Corporation Template matching scheme using multiple predictors as candidates for intra-prediction
ES2812473T3 (es) * 2008-03-19 2021-03-17 Nokia Technologies Oy Vector de movimiento combinado y predicción de índice de referencia para la codificación de vídeo
TWI491258B (zh) * 2008-06-20 2015-07-01 Mstar Semiconductor Inc 決定移動向量的方法及其相關裝置
JP5739025B2 (ja) 2014-01-20 2015-06-24 株式会社東芝 動画像復号化装置及び方法

Also Published As

Publication number Publication date
LT3448031T (lt) 2021-02-10
DK3448031T3 (da) 2021-02-01
CY1123899T1 (el) 2022-05-27
EP2530937A2 (en) 2012-12-05
HUE053386T2 (hu) 2021-06-28
PL3809703T3 (pl) 2023-12-11
EP3809703A1 (en) 2021-04-21
EP2445215B1 (en) 2015-03-18
EP3448031A1 (en) 2019-02-27
CN102461172A (zh) 2012-05-16
US20120128073A1 (en) 2012-05-24
US9602815B2 (en) 2017-03-21
SI3809703T1 (sl) 2024-04-30
PT3809703T (pt) 2023-11-23
LT3809703T (lt) 2023-12-11
DK3809703T3 (da) 2023-11-20
EP2445215A1 (en) 2012-04-25
CA2765828C (en) 2016-04-19
EP2530937B1 (en) 2015-03-18
AU2009348128A1 (en) 2012-01-19
JPWO2010146696A1 (ja) 2012-11-29
EP2768228B1 (en) 2016-08-24
US20140177727A1 (en) 2014-06-26
US20140185685A1 (en) 2014-07-03
EP4254961A2 (en) 2023-10-04
CN102461172B (zh) 2015-03-11
HRP20231396T1 (hr) 2024-05-10
US9167273B2 (en) 2015-10-20
KR101368053B1 (ko) 2014-02-27
KR20120024731A (ko) 2012-03-14
PT3448031T (pt) 2021-02-05
EP2445215A4 (en) 2013-07-10
BR122020003111B1 (pt) 2021-05-11
EP2768228A1 (en) 2014-08-20
JP5242784B2 (ja) 2013-07-24
BR122015029294A2 (pt) 2016-05-10
EP3809703B1 (en) 2023-09-13
EP2765779B1 (en) 2018-10-10
MX2011013707A (es) 2012-02-28
EP2765778A1 (en) 2014-08-13
WO2010146696A1 (ja) 2010-12-23
ES2963468T3 (es) 2024-03-27
US20140192888A1 (en) 2014-07-10
SI3448031T1 (sl) 2021-03-31
FI3809703T3 (fi) 2023-12-04
EP4254961A3 (en) 2023-12-20
US9307242B2 (en) 2016-04-05
EP2530937A3 (en) 2013-07-10
EP2768229A1 (en) 2014-08-20
BR122021002162B1 (pt) 2021-09-28
RU2486692C1 (ru) 2013-06-27
US20140185684A1 (en) 2014-07-03
BRPI0924908B1 (pt) 2021-05-11
CA2765828A1 (en) 2010-12-23
EP3179721B1 (en) 2018-08-01
EP3179721A1 (en) 2017-06-14
EP2765779A1 (en) 2014-08-13
EP3448031B1 (en) 2020-12-23
EP2768229B1 (en) 2017-03-29
PL3448031T3 (pl) 2021-04-19
AU2009348128B2 (en) 2014-05-15
BRPI0924908A2 (pt) 2016-05-03
HRP20210210T1 (hr) 2021-06-25
EP2765778B1 (en) 2016-08-17
BR122021002161B1 (pt) 2021-09-28

Similar Documents

Publication Publication Date Title
ES2850074T3 (es) Aparato de decodificación de vídeo y procedimiento de decodificación de vídeo
JP2014131289A (ja) 動画像復号化装置及び方法
JP7431935B2 (ja) 動画像符号化装置及び動画像復号化装置
JP6109884B2 (ja) 動画像復号化装置及び方法
JP6514307B2 (ja) 動画像符号化装置及び方法
CA3091658C (en) Video encoding apparatus, video decoding apparatus and related methods
AU2017213472B2 (en) Dynamic Image Decoding Device
JP5498597B2 (ja) 動画像符号化装置及び方法
JP2017079472A (ja) 動画像符号化装置及び方法
JP2014131288A (ja) 動画像復号化装置及び方法
JP2014131291A (ja) 動画像符号化装置及び方法
JP2014131290A (ja) 動画像符号化装置及び方法
JP2013118685A (ja) 動画像復号化装置及び方法