ES2754032T3 - Métodos y sistemas para cambio dinámico de velocidad en interconexiones de alta velocidad - Google Patents

Métodos y sistemas para cambio dinámico de velocidad en interconexiones de alta velocidad Download PDF

Info

Publication number
ES2754032T3
ES2754032T3 ES12185130T ES12185130T ES2754032T3 ES 2754032 T3 ES2754032 T3 ES 2754032T3 ES 12185130 T ES12185130 T ES 12185130T ES 12185130 T ES12185130 T ES 12185130T ES 2754032 T3 ES2754032 T3 ES 2754032T3
Authority
ES
Spain
Prior art keywords
data rate
data
interface
rate
change
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
ES12185130T
Other languages
English (en)
Inventor
Rune Knutsen
Ken Henry Andersen
Sjur Brendeland
Kjell Heimdal
Geir Jevne
Daniel Martensson
Tryggve Mikkelsen
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Telefonaktiebolaget LM Ericsson AB
Original Assignee
Telefonaktiebolaget LM Ericsson AB
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Telefonaktiebolaget LM Ericsson AB filed Critical Telefonaktiebolaget LM Ericsson AB
Application granted granted Critical
Publication of ES2754032T3 publication Critical patent/ES2754032T3/es
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/50Queue scheduling
    • H04L47/52Queue scheduling by attributing bandwidth to queues
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0002Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission rate
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0023Systems modifying transmission characteristics according to link quality, e.g. power backoff characterised by the signalling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/1607Details of the supervisory signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/14Two-way operation using the same type of signal, i.e. duplex
    • H04L5/1438Negotiation of transmission parameters prior to communication
    • H04L5/1446Negotiation of transmission parameters prior to communication of transmission speed
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W28/00Network traffic management; Network resource management
    • H04W28/16Central resource management; Negotiation of resources or communication parameters, e.g. negotiating bandwidth or QoS [Quality of Service]
    • H04W28/18Negotiating wireless communication parameters
    • H04W28/22Negotiating communication rate
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0023Systems modifying transmission characteristics according to link quality, e.g. power backoff characterised by the signalling
    • H04L1/0025Transmission of mode-switching indication
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Quality & Reliability (AREA)
  • Communication Control (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

Un método, para un transmisor de datos asociado a un primer procesador y que transmite datos a través de una interfaz a un receptor de datos asociado a un segundo procesador, para cambiar una tasa de datos de comunicación a través de la interfaz, comprendiendo el método: transmitir (412, 492, 512, 592, 612, 692) datos a través de la interfaz a una primera tasa de datos; determinar (414, 514, 614) cambiar la primera tasa de datos a una segunda tasa de datos; transmitir (416, 496, 516, 596, 616, 696), al receptor de datos, una solicitud para cambiar la primera tasa de datos a la segunda tasa de datos; recibir (418, 498, 518, 598, 618, 698) un mensaje de respuesta del receptor de datos; y transmitir (420, 499, 515, 595, 520, 599, 620, 699) datos a través de la interfaz a la segunda tasa de datos cuando el mensaje de respuesta comprende un acuse de recibo para cambiar la primera tasa de datos a la segunda tasa de datos; en el que, si la segunda tasa de datos es más baja que la primera tasa de datos, la transmisión (515, 595, 520, 599) de los datos a través de la interfaz a la segunda tasa de datos se inicia antes de transmitir la solicitud (596); y en el que, si la segunda tasa de datos es más alta que la primera tasa de datos, la transmisión de datos (620, 699) a través de la interfaz a la segunda tasa de datos se inicia después de recibir el acuse de recibo (698).

Description

DESCRIPCIÓN
Métodos y sistemas para cambio dinámico de velocidad en interconexiones de alta velocidad
Campo técnico
La presente invención se refiere en general a circuitos digitales y más específicamente a sistemas y métodos asociados a la transmisión de datos a través de una interfaz, tal como, por ejemplo, una interconexión de alta velocidad, desde un transmisor de datos asociado a un primer procesador hasta un receptor de datos asociado a un segundo procesador.
Antecedentes
Ciertos dispositivos electrónicos, tales como teléfonos móviles, ordenadores personales, asistentes digitales personales, y muchos otros, utilizan procesadores, memorias, entrada/salida (E/S) y otros dispositivos digitales con el fin de proporcionar su funcionalidad diseñada para usuarios finales. Estos diversos dispositivos digitales están conectados entre sí mediante interconexiones (a veces también denominadas "buses" o "interfaces"), que transmiten datos, señales y órdenes entre los diversos dispositivos, por ejemplo, entre procesadores.
Algunas interconexiones, como muchos otros dispositivos eléctricos, están especificadas por estándares. Por ejemplo, en la alianza de interfaz de procesador de la industria de dispositivos móviles (o alianza de MIPI, o Mobile Industry Processor Interface Alliance, MIPI), se definen varios estándares. Una de estas normas se llama especificación de la alianza de MIPI para la capa física de la interfaz serial sincrónica de alta velocidad (HSI) Versión 1.01.00-septiembre de 2008. Esta norma documenta la interfaz HSI, que es una interfaz diseñada para conectar, por ejemplo, la aplicación morir para que un módem celular muera en teléfonos celulares, pero la interfaz HSI también se puede utilizar para otros fines. Diversas plataformas de módem en uso hoy en día admiten el estándar de HSI como interfaz de módem para comunicaciones entre procesadores (IPC). Sin embargo, la especificación de HSI no especifica directamente qué velocidades son compatibles con la interfaz, sino que explica, en cambio, la configuración relativa y el tiempo de espera para las señales y que el receptor debe admitir velocidades entre 1 y 100 Mb/s. Lo que es más, no hay una descripción del protocolo que se ejecuta sobre HSI, y, específicamente, no hay una descripción de cómo se utilizará el protocolo para negociar dinámicamente las velocidades en el enlace. Por consiguiente, sería deseable proporcionar métodos, dispositivos y sistemas para manipular cambios dinámicos de velocidad en enlaces de HSI.
Técnica anterior adicional se refleja en el documento US 2009/0154365 A1.
Sumario
Debe enfatizarse que el término "comprende/comprendiendo", cuando se utiliza en esta especificación, se toma para especificar la presencia de características, números enteros, pasos o componentes, pero no excluye la presencia o la suma de una o más características, números enteros, pasos, componentes o grupos adicionales de la misma. Es un objeto de algunas realizaciones proporcionar métodos, protocolos, dispositivos y sistemas que soporten cambios dinámicos de velocidad en interfaces entre circuitos y que, por ello, permitan el uso optimizado o al menos mejorado de los puntos funcionales de frecuencia-voltaje de los circuitos.
De acuerdo con un primer aspecto, esto se consigue mediante un método para un transmisor de datos asociado a un primer procesador y la transmisión de datos a través de una interfaz a un receptor de datos asociado a un segundo procesador, en el que el método cambia la tasa (velocidad) de datos de la comunicación a través de la interfaz.
El método comprende la transmisión de datos a través de la interfaz a una primera tasa de datos y la determinación para cambiar la primera tasa de datos a una segunda tasa de datos. Una solicitud para cambiar la primera tasa de datos a la segunda tasa de datos se transmite al receptor de datos y se recibe un mensaje de respuesta del receptor de datos. Si el mensaje de respuesta comprende un acuse de recibo para cambiar la primera tasa de datos a la segunda tasa de datos, el método comprende transmitir datos a través de la interfaz a la segunda tasa de datos. El primer procesador puede, por ejemplo, comprender un circuito de módem, y el segundo procesador puede, por ejemplo, comprender un procesador de aplicación, o viceversa. La interfaz puede, por ejemplo, comprender una interconexión o una interconexión de alta velocidad, tal como una interfaz serial síncrona de alta velocidad (HSI). La primera tasa de datos es típicamente diferente de la segunda tasa de datos. La primera tasa de datos puede ser más baja que la segunda tasa de datos o viceversa. De este modo, el cambio en la tasa de datos puede ser un aumento o una disminución de la tasa de datos.
Cuando la interfaz está encendida, la tasa de datos más alta posible se usa típicamente como la primera tasa de datos inicial. Sin embargo, de acuerdo con algunos ejemplos, una tasa de datos que no es la tasa de datos más alta posible puede usarse como la primera tasa de datos inicial.
En algunos ejemplos, el método puede comprender, después de recibir el mensaje de respuesta que comprende un acuse de recibo, la reconfiguración del primer procesador a un punto de funcionamiento asociado a la segunda tasa de datos.
El punto de funcionamiento puede definir una frecuencia de funcionamiento y una tensión de funcionamiento del primer procesador.
Si la segunda tasa de datos es más baja que la primera tasa de datos, las realizaciones comprenden iniciar la transmisión de datos a través de la interfaz a la segunda tasa de datos antes de transmitir la solicitud.
Si la segunda tasa de datos es más alta que la primera tasa de datos, algunas realizaciones comprenden iniciar la transmisión de datos a través de la interfaz a la segunda tasa de datos después de recibir el acuse de recibo.
De acuerdo con algunos ejemplos, el método puede comprender adicionalmente monitorizar unos datos reales trasmitidos por unidad de tiempo y comparar los datos reales transmitidos por unidad de tiempo con uno o más umbrales de tasa de datos. En estos ejemplos, la determinación de cambiar la primera tasa de datos a una segunda tasa de datos puede basarse en la comparación. Los datos transmitidos reales por unidad de tiempo pueden, por ejemplo, monitorizarse como un valor momentáneo, un valor promedio en una ventana de tiempo, o un valor filtrado. De acuerdo con algunos ejemplos, el método puede comprender adicionalmente la monitorización de un tamaño de la cola de transmisión, y la comparación del tamaño de cola de transmisión con uno o más umbrales de cola de transmisión. En estos ejemplos, la determinación de cambiar la primera tasa de datos a una segunda tasa de datos puede basarse en la comparación. El tamaño de la cola de transmisión puede, por ejemplo, ser monitorizado como un valor momentáneo, un valor promedio en una ventana de tiempo o un valor filtrado.
En algunos ejemplos, el método puede comprender adicionalmente pausar la transmisión de datos entre la transmisión de la solicitud y la recepción del mensaje de respuesta.
Si el mensaje de respuesta comprende una falta de acuse de recibo para cambiar la primera tasa de datos a la segunda tasa de datos, el método de acuerdo con algunos ejemplos puede comprender la transmisión de datos a través de la interfaz a la primera tasa de datos.
Un segundo aspecto proporciona un procedimiento para un receptor de datos asociado a un segundo procesador y recepción de datos a través de una interfaz a partir de un transmisor de datos asociada a un primer procesador, donde el método cambia una tasa de datos (velocidad) de la comunicación a través de la interfaz.
El método comprende la recepción de datos a través de la interfaz a una primera tasa de datos, recibir (desde el transmisor de datos) una solicitud para cambiar la primera tasa de datos a la segunda tasa de datos, y transmitir un mensaje de respuesta al transmisor de datos.
Si el mensaje de respuesta comprende un acuse de recibo para cambiar la primera tasa de datos a la segunda tasa de datos, el método comprende recibir datos a través de la interfaz a la segunda tasa de datos.
Si la segunda tasa de datos es más baja que la primera tasa de datos, el método comprende adicionalmente, después de transmitir el acuse de recibo, la reconfiguración del segundo procesador a un punto de funcionamiento asociado a la segunda tasa de datos.
Si la segunda tasa de datos es más alta que la primera tasa de datos el método comprende adicionalmente, antes de transmitir el acuse de recibo, la reconfiguración del segundo procesador a un punto de funcionamiento asociado a la segunda tasa de datos.
El punto de funcionamiento puede definir una frecuencia de funcionamiento y una tensión de funcionamiento del segundo procesador.
En algunos ejemplos, el método puede comprender adicionalmente la recepción de datos a través de la interfaz a la primera tasa de datos si el mensaje de respuesta comprende una falta de acuse de recibo para cambiar la primera tasa de datos a la segunda tasa de datos.
Un tercer aspecto es un producto de programa de ordenador que comprende un medio legible por ordenador, que tiene en el mismo un programa de ordenador que comprende instrucciones de programa. El programa informático se puede cargar en una unidad de procesamiento de datos y adaptarse para hacer que se ejecute un método de acuerdo con cualquiera de los aspectos primero y segundo cuando la unidad de procesamiento de datos ejecute el programa informático.
De acuerdo con un cuarto aspecto, se proporciona un protocolo para un transmisor de datos asociado a un primer procesador, y un receptor de datos asociado a un segundo procesador, transmitiendo, el transmisor de datos, datos a través de una interfaz al receptor de datos. El protocolo está adaptado para cambiar una tasa de datos de comunicación a través de la interfaz.
El protocolo comprende un primer modo de comunicación adaptado para soportar la transmisión de datos a través de la interfaz a una primera tasa de datos, y un segundo modo de comunicación adaptado para soportar la transmisión de datos a través de la interfaz a una segunda tasa de datos.
El protocolo también comprende un mensaje de solicitud adaptado para ser transmitido por el transmisor de datos y recibido por el receptor de datos, y adaptado para solicitar un cambio de la primera tasa de datos a la segunda tasa de datos.
Además, el protocolo comprende un mensaje de respuesta adaptado al transmitido por el receptor de datos y recibido por el transmisor de datos en respuesta al mensaje de solicitud. El mensaje de respuesta comprende un elemento de entre un acuse de recibo, adaptado para otorgar el cambio de la primera tasa de datos a la segunda tasa de datos, y una falta de acuse de recibo, adaptado para negar el cambio de la primera tasa de datos a la segunda tasa de datos.
El protocolo puede ser un protocolo de comunicación de enlace.
Un quinto aspecto proporciona un circuito electrónico, que comprende un procesador y un puerto de interfaz que se puede conectar a una interfaz y que está adaptado para soportar la comunicación de acuerdo con el protocolo del cuarto aspecto.
El circuito electrónico comprende también un transmisor de datos y un receptor de datos, conectables a un enlace de transmisión y a un enlace de recepción, respectivamente, de la interfaz, y adaptados para comunicarse de acuerdo con el protocolo del cuarto aspecto a través de la interfaz.
El circuito electrónico comprende adicionalmente un determinador asociado al transmisor de datos y adaptado para determinar el cambio de una tasa de datos del enlace de transmisión desde la primera tasa de datos a la segunda tasa de datos.
El circuito electrónico puede, por ejemplo, ser un microprocesador electrónico tal como un módem o un procesador de aplicaciones.
De acuerdo con algunos ejemplos, el circuito electrónico puede comprender adicionalmente una memoria adaptada para almacenar la primera tasa de datos en asociación con un punto de funcionamiento asociado a la primera tasa de datos, y la segunda tasa de datos en asociación con un punto de funcionamiento asociado a la segunda tasa de datos.
El punto de funcionamiento puede definir una frecuencia de funcionamiento y una tensión de funcionamiento del segundo procesador.
Un sexto aspecto es un dispositivo electrónico que comprende unos circuitos electrónicos primero y segundo de acuerdo con el quinto aspecto y una interfaz entre el primer circuito electrónico y el segundo circuito electrónico, en el que la interfaz está adaptada para soportar comunicación de acuerdo con el protocolo de la cuarta aspecto.
El dispositivo electrónico puede ser un dispositivo de comunicación inalámbrica de acuerdo con algunos ejemplos, el primer circuito electrónico puede ser un módem, y el segundo circuito electrónico puede ser un procesador de aplicación.
En algunas realizaciones, el tercero, cuarto, quinto y sexto aspectos pueden tener adicionalmente características idénticas a o que se corresponden con cualesquiera de las diversas características, como se explica anteriormente para los aspectos primero y segundo.
De acuerdo con un ejemplo, un método para cambiar una velocidad de comunicación sobre una interconexión de HSI comprende los pasos de: transmitir datos, mediante un transmisor, asociado a un primer procesador, hacia un receptor, asociado a un segundo procesador, a través de la interconexión de HSI en una primera velocidad de HSI; determinar, mediante el transmisor, que la primera velocidad de HSI tendría que aumentarse o disminuirse, enviar, mediante el transmisor, una solicitud hacia el receptor para cambiar la primera velocidad de HSI a una segunda velocidad de HSI, siendo la primera velocidad de HSI diferente a la segunda velocidad de HSI, recibir, mediante el transmisor, un acuse de recibo del receptor, y transmitir datos del transmisor hacia el receptor a través de la interconexión de HSI en la segunda velocidad de HSI.
De acuerdo con otro ejemplo, un método para cambiar una velocidad de comunicación en una interconexión de HSI comprende los pasos de: transmitir datos, mediante un transmisor asociado a un primer procesador, hacia un receptor, asociado a un segundo procesador, a través de la interconexión de HSI en una primera velocidad de HSI que se selecciona de una lista de velocidades de HSI almacenadas en una memoria asociada al primer procesador; determinar, mediante el transmisor, que la primera velocidad de HSI tendría que aumentarse o disminuirse, enviar, mediante el transmisor, una solicitud hacia el receptor para cambiar la primera velocidad de HSI a una segunda velocidad de HSI que también se selecciona de la lista, siendo la primera velocidad de HSI diferente de la segunda velocidad de HSI, recibir, mediante el transmisor, un acuse de recibo del receptor, ajustando los niveles de potencia asociados al cambio de la primera velocidad de HSI a la segunda velocidad de HSI, y transmitir datos desde el transmisor hacia el receptor a través de la interconexión de HSI en la segunda velocidad de HSI.
De acuerdo con otros ejemplos, los dispositivos pueden comprender al menos un procesador que tenga un transmisor que esté configurado para realizar las funciones descritas en cualquiera de los dos párrafos anteriores para comunicarse mediante una interconexión de HSI.
Una ventaja de las realizaciones es que se proporciona el cambio dinámico de la tasa de datos en una interconexión entre microprocesadores electrónicos. Esto permite una utilización óptima, o al menos mejorada, de los puntos de funcionamiento respectivos de los microprocesadores electrónicos, porque la tasa de datos en la interconexión, así como los puntos de funcionamiento, pueden adaptarse dinámicamente a las necesidades de comunicación del momento. De este modo, el consumo de energía puede disminuir, ya que se puede elegir un punto de funcionamiento con el adecuado par frecuencia-voltaje más bajo a cada momento en el tiempo.
Otra ventaja de algunas realizaciones es que el volumen máximo de producción de datos está soportado por el equipo físico informático (hardware), incluso aunque pueda no ser utilizado en todo momento.
Una ventaja adicional de algunas realizaciones es que la interconexión puede producir menos ruido cuando funciona a una velocidad más lenta, y, de este modo, el ruido es más bajo de media que el de una solución en la que se usa la tasa de datos máxima en todo momento. También puede ser posible, en algunas aplicaciones, ajustar dinámicamente la fuerza de la unidad de disco para que coincida con la tasa de datos utilizado, lo que puede reducir aún más el ruido. El ruido reducido puede, por ejemplo, mejorar el rendimiento de la radio de un dispositivo de comunicación.
La invención se lleva a cabo de acuerdo con las reivindicaciones adjuntas.
Breve descripción de los dibujos
Otros objetos, características y ventajas aparecerán a partir de la siguiente descripción detallada de realizaciones, haciéndose referencia a los dibujos que se acompañan, en los cuales:
la figura 1A es un diagrama de bloques que ilustra dos dispositivos (por ejemplo, circuitos electrónicos) que se comunican mediante una interfaz y que pueden usar un protocolo de enlace de acuerdo con algunas realizaciones para cambiar las velocidades de comunicación entre ellos;
la figura 1B es un diagrama de bloques que ilustra un dispositivo (por ejemplo, un circuito electrónico) de acuerdo con algunas realizaciones;
la figura 2 es un diagrama esquemático que ilustra una arquitectura de interconexión de dispositivo específica de acuerdo con algunas realizaciones;
la figura 3 es un diagrama esquemático que ilustra una versión generalizada de la figura 2 de acuerdo con algunas realizaciones;
la figura 4 es un diagrama de señalización y un diagrama de flujo combinados que ilustra la señalización y los pasos del método de ejemplo de acuerdo con algunas realizaciones;
la figura 5A es un diagrama de señalización que ilustra una señalización de ejemplo de acuerdo con algunas realizaciones;
la figura 5B es un diagrama de señalización y un diagrama de flujo combinados que ilustra la señalización y los pasos del método de ejemplo de acuerdo con algunas realizaciones;
la figura 6A es un diagrama de señalización que ilustra una señalización de ejemplo de acuerdo con algunas realizaciones;
la figura 6B es un diagrama de señalización y un diagrama de flujo combinados que ilustra la señalización y los pasos del método de ejemplo de acuerdo con algunas realizaciones; y
la figura 7 es un dibujo esquemático que ilustra un producto de programa informático de acuerdo con algunas realizaciones.
Descripción detallada
La siguiente descripción detallada de algunas realizaciones ejemplares se refiere a los dibujos que se acompañan. En lo que sigue, se describirán las realizaciones, que son aplicables a una situación en la que un transmisor de datos está asociado a un primer procesador y se transmiten datos a través de una interfaz a un receptor de datos asociado a un segundo procesador.
Un objeto de estas realizaciones es proporcionar una manera de cambiar dinámicamente la tasa de datos de la comunicación a través de la interfaz.
El funcionamiento de acuerdo con algunas realizaciones, por ejemplo en un dispositivo de comunicación inalámbrico, se beneficia del hecho de que los usuarios finales rara vez experimentan tasas de datos máximos de radio según se definen en los estándares celulares. Por consiguiente, rara vez es necesario ejecutar la interfaz entre los circuitos del dispositivo con la tasa de datos más alta posible.
Se debe entender que la descripción detallada siguiente presenta algunas realizaciones de ejemplo para fines ilustrativos, y que los detalles específicos presentados aquí a continuación no tienen la intención de limitar la invención.
Por ejemplo, la HSI se utilizará como un ejemplo de interfaz, y un módem y un procesador de aplicación se utilizarán como ejemplo los circuitos electrónicos. Sin embargo, las realizaciones son igualmente aplicables a otras interfaces y circuitos electrónicos.
Además, las soluciones de cambio de tasa se ilustran como se aplica a una situación en la que hay comunicación entre dos circuitos electrónicos. Sin embargo, se observa que las realizaciones pueden ser igualmente aplicables a una situación en la que la interfaz soporta la comunicación entre más de dos circuitos electrónicos. Por ejemplo, una pluralidad de circuitos electrónicos pueden interconectarse mediante una única interfaz (por ejemplo, un bus tal como un bus de anillo o un bus de comunicación en serie). En tales situaciones, uno de los circuitos puede solicitar un cambio de tasa de datos (después de haber notado que puede ser adecuado) y se puede recopilar una respuesta de acuse de recibo de todos los circuitos involucrados antes de que se complete el cambio. Otras variantes también pueden ser aplicables.
Un problema con la especificación actual de HSI es que sólo cubre parcialmente la gestión de energía. Algunos problemas se resuelven añadiendo soporte para apagar el enlace cuando no hay tráfico fluyendo a través del enlace. Típicamente, se configura la velocidad de enlace en un enlace de HSI en base al requisito de rendimiento del volumen de producción más alto. Sin embargo, esto no proporciona una solución optimizada para casos de uso que requieren pequeñas cantidades de datos o datos de bajo ancho de banda a través de un largo período de tiempo. En este tipo de situaciones, el enlace no se apagará, y, típicamente, se establecerá una velocidad mucho más alta de lo que se requiere. Típicamente, esto da como resultado que las dos unidades centrales de procesamiento (CPU) interconectadas mediante el enlace de HSI se ejecuten en un modo de potencia superior a lo óptimo.
Muchos módems y procesadores de aplicación (AP) soportan múltiples puntos de rendimiento de funcionamiento (OPP, también se designarán como puntos de funcionamiento, OP), es decir, OPP, siendo normalmente combinaciones de una cierta tensión de funcionamiento y una cierta frecuencia de funcionamiento. Típicamente, tanto un módem como un AP podrán conmutar a un OPP más bajo si se reduce la velocidad del enlace de HSI. Al introducir un mecanismo para adaptar dinámicamente la velocidad del enlace de HSI a la que se requiere para un caso de uso dado, se puede utilizar el beneficio de los OPP más bajos para obtener el menor consumo de energía posible del sistema sin ninguna reducción notable en el rendimiento observado.
De acuerdo con diversas realizaciones, dos dispositivos o microprocesadores interconectados, por ejemplo, tanto un módem como un AP, encuentran la velocidad de transmisión óptima en base al volumen de producción de datos de enlace. Este proceso de determinación de velocidad se puede realizar, por ejemplo, continuamente, en diversos momentos o en respuesta a condiciones predeterminadas. El módem puede, por ejemplo, ser responsable de controlar la velocidad del enlace en la dirección del enlace de módem a AP, y la exploración del AP, por ejemplo, puede ser responsable de controlar la velocidad del enlace en la dirección opuesta. Los pasos de velocidad pueden estar predefinidos, y, típicamente, deberían seleccionarse de modo que coincidieran con los pasos de los OPP en el módem y en el AP.
Con el fin de proporcionar un contexto para la discusión de las realizaciones ejemplares, se proporciona primero alguna información sobre los dispositivos y sistemas en los que se pueden utilizar estas realizaciones ejemplares. Sin embargo, los expertos en la materia entenderán que se pueden usar realizaciones ejemplares en otros dispositivos o sistemas.
La figura 1A es un diagrama de bloques de alto nivel que representa dos dispositivos que se comunican mediante una interconexión y que pueden usar protocolos de enlace de acuerdo con algunas realizaciones para cambiar las velocidades de comunicación entre ellos.
Como se muestra de manera general en la figura 1A, una interconexión de HSI (o bus o interfaz) 10 puede, por ejemplo, usarse para conectar grupos, (por ejemplo, pares u otros múltiplos) de los dispositivos (por ejemplo, microprocesadores 12 (CHIP # 1) y 14 (CHIP # 2) que podrían, por ejemplo, ser un módem y un procesador de aplicaciones) dentro del dispositivo o sistema compuesto 16, como un teléfono móvil. Los paquetes de datos que se transportan a través de la interconexión o enlace 10 desde, por ejemplo, el microprocesador 12 al microprocesador 14, pueden enrutarse subsiguientemente a otros microprocesadores o módulos de destino dentro del dispositivo compuesto 16 utilizando un conmutador (no mostrado en la figura 1A). Los dispositivos 12 y 14 pueden, en esta realización ejemplar, incluir cada uno una interfaz HSI 18 y 20 adecuada.
La figura 1B es un diagrama de bloques más detallado que ilustra un dispositivo electrónico (por ejemplo, un microprocesador electrónico) 100 de acuerdo con algunas realizaciones de la invención. El dispositivo electrónico 100 puede, por ejemplo, estar dispuesto como uno de los dispositivos 12, 14 de la figura 1A.
El dispositivo 100 comprende un procesador (PROC) 110, para realizar cualesquiera operaciones aplicables y/o procesamiento de datos, y una memoria (MEM) 150, para almacenar los datos y/o instrucciones de procesamiento asociados al funcionamiento del procesador 110. La memoria puede, por ejemplo, almacenar una pluralidad de tasas de datos en asociación con los puntos de funcionamiento correspondientes del dispositivo electrónico 100. El punto de funcionamiento puede definir típicamente una frecuencia de funcionamiento y un voltaje de funcionamiento del procesador 110 y/o del dispositivo 100.
Para la comunicación con otros dispositivos, el dispositivo 100 comprende un puerto 120 de interfaz asociado a un receptor (RX) 130 y a un transmisor (TX) 140. El transmisor está asociado adicionalmente con un determinador (DET) 141 adaptado para monitorizar la utilización de datos del enlace de transmisión de la interfaz y determinar (en base al resultado de la monitorización) si se va a intentar o no un cambio (aumento o disminución) de la tasa de datos.
La figura 2 muestra una arquitectura de interconexión de dispositivo más específica, en relación con la figura 1A, en la que se pueden implantar realizaciones, y la figura 3 es una versión generalizada de la figura 2 en la que se pueden implantar realizaciones.
La figura 2 muestra los componentes generales del sistema de la figura 1A desde otra perspectiva, es decir, cuando se usa la HSI para un enlace de comunicaciones de comunicación de procesador interna (IPC) en un contexto de teléfono celular. Sin embargo, las realizaciones aquí descritas se aplican a todos los enlaces de HSI que tienen una capa de protocolo, independientemente de la aplicación, pero los teléfonos celulares son de uso común. En ella, un módem 200 incluye una capa 202 de protocolo de IPC y una capa 204 de adopción de HSI. Una función 206 de transmisión (TX) de HSI permite que el módem 200 transmita datos a través de la interconexión, mientras que una función 208 de recepción (RX) de HSI habilita el módem 200 para recibir datos a través de la interconexión. De manera similar, el procesador de aplicación (AP) 210 incluye una capa 212 de protocolo de IPC asociada, una capa 214 de adaptación de HSI, una función 216 de HSI de TX y una función 218 de HSI de RX.
Ya que la HSI se puede separar en un transmisor y un receptor a cada lado, esta descripción utilizará un modelo simplificado de la figura 2, que tiene un sentido único de la comunicación, como se muestra en la figura 3, a partir de la cual describir realizaciones asociadas al cambio de velocidad a continuación, aunque se apreciará que el área de realizaciones también está destinada para su uso en comunicaciones bidireccionales. Lo que es más, el experto en la técnica apreciará que las realizaciones descritas a continuación son igualmente aplicables a las arquitecturas como se describen en cualquiera de las figuras 1A, 1B, 2 y 3 y, de hecho, a otras arquitecturas.
En la figura 3, hay un transmisor 302 (que comprende una capa de protocolo de IPC y una adaptación de HSI 300 correspondientes), en el lado 310 del módem de la figura, y un receptor 306 (que comprende una capa de protocolo IPC y una adaptación de HSI 304 correspondientes) en el lado 320 del AP. Algunas realizaciones descritas en el presente documento usan un protocolo simétrico que permite que "transmisor" y "receptor" sean válidos para ambos dispositivos, como, por ejemplo, para el módem y el AP.
En las realizaciones de ejemplo, cada lado 310 del transmisor tiene una lista de velocidades de HSI para seleccionar a partir de las cuales, por ejemplo, se almacena en un dispositivo de memoria. Las velocidades establecidas en la lista son, típicamente, todas las velocidades que son posibles de usar hacia el lado 320 del receptor, y hay al menos dos velocidades diferentes establecidas en la lista, pero puede haber más de dos velocidades diferentes establecidas en la lista de velocidades de comunicación (o tasas).
De acuerdo con una realización, el lado 310 del transmisor comienza sus comunicaciones con el lado 320 del receptor a través de la interconexión de HSI utilizando la velocidad más alta establecida en la lista después del encendido del enlace, siempre que esa velocidad sea una de las legitimadas, velocidades utilizables también para el lado 320 del receptor.
El lado 310 del transmisor supervisa la velocidad real de transmisión de datos y el tamaño de las colas de transmisión, por ejemplo, periódica o continuamente. Si la velocidad de transmisión real de las comunicaciones a través de la interconexión es más baja (o igual) a una velocidad de HSI más baja en la lista (compárese con la velocidad utilizada actualmente de la lista, por ejemplo, la velocidad de HSI más baja más cercana) y, opcionalmente, esto ha sido cierto durante un tiempo determinado, el lado 310 del transmisor puede iniciar una solicitud de velocidad de HSI más baja. Por otro lado, si las colas de transmisión están por encima de un cierto límite de tamaño, por ejemplo, para un tiempo determinado, el transmisor puede iniciar una solicitud de mayor velocidad de HSI. Si no hay velocidades adecuadas (más altas o más bajas, según sea aplicable) para usar en la lista, que la velocidad utilizada actualmente, entonces el lado 310 del transmisor no puede, típicamente, solicitar ningún cambio de velocidad de HSI de acuerdo con una realización.
La figura 4 ilustra un método 401 de ejemplo que puede realizarse por el lado 410 del transmisor (TX) y un método de ejemplo 402 que puede realizarse por el lado 420 del receptor (RX) junto con la señalización que puede intercambiarse entre los lados del transmisor y del receptor durante el procedimiento de cambio de tasa de datos. Los métodos y la señalización descritos en la figura 4 pueden, por ejemplo, ser ejecutados por los dispositivos e interconexiones, como se describe en conexión con cualquiera de las figuras 1A, 1B, 2 y 3.
Para empezar, el lado transmisor transmite los datos a un lado receptor de acuerdo con una primera tasa de datos, y el lado receptor recibe los datos desde el lado transmisor de acuerdo con una primera tasa de datos, como se ilustra mediante los bloques 412, 452 y mediante la señal 492.
En 414, el lado transmisor determina intentar un cambio de tasa de datos, para la primera tasa de datos a una segunda tasa de datos (que puede ser más alta o más baja que la primera tasa de datos). La determinación puede, por ejemplo, basarse en una monitorización de la utilización de la tasa de datos real del enlace de transmisión y/o del tamaño de la cola de transmisión, como se mencionó anteriormente.
La tasa de datos real (momentáneo, promediado, filtrado, etc.) se puede comparar con un umbral de tasa de datos que corresponde a la tasa de datos inferior más cercano, o se puede comparar con una pluralidad de umbrales que corresponden cada uno a una posible tasa de datos. Si la comparación muestra que la tasa de datos real es más baja que un umbral, se puede determinar que cambie a la tasa de datos correspondiente a ese umbral.
El tamaño de la cola de transmisión (momentánea, promediada, filtrada, etc.) se puede comparar con un umbral de cola de transmisión que está asociado a la tasa de datos superior más cercano, o se puede comparar con una pluralidad de umbrales que corresponden cada uno a una posible tasa de datos. La asociación puede ser tal que si se utilizó la tasa de datos más alta, el enlace de transmisión debería haber sido capaz de alojar la cantidad de datos correspondiente al valor umbral de la cola de transmisión. Si la comparación muestra que la cola de transmisión es mayor que un umbral, se puede determinar que se cambie a la tasa de datos correspondiente a ese umbral. Alternativamente, si la comparación muestra que la cola de transmisión es mayor que un primer umbral y menor que un segundo umbral, puede determinarse que se cambie a la tasa de datos correspondiente al segundo umbral. Después de la determinación de 414, el lado de transmisión transmite una solicitud 496 de cambio de tasa de datos que es recibida por el lado del receptor, como se ilustra mediante los bloques 416 y 456. El mensaje 496 de solicitud puede comprender solamente una solicitud para aumentar o disminuir la tasa de datos, en cuyo caso puede estar implícito que el cambio es a la tasa de datos más alta o más baja posible más cercana. Opcionalmente, el mensaje 496 de solicitud puede comprender también una indicación de la tasa de datos solicitado.
Después, el lado del receptor transmite un mensaje 498 de respuesta que es recibido por el lado de transmisión, como se ilustra mediante los bloques 458 y 418. El mensaje de respuesta puede comprender un acuse de recibo (ACK) del cambio de tasa de datos si el cambio es aceptado por del lado del receptor, y puede comprender una falta de acuse de recibo (NACK) del cambio de tasa de datos si el lado del receptor no acepta el cambio. Si el lado del receptor acepta o no la solicitud de cambio puede depender, por ejemplo, de los puntos de funcionamiento disponibles del lado del receptor.
Si el lado del receptor no aceptó el cambio de tasa de datos (la trayectoria de la NACK fuera de los bloques 419 y 459), la comunicación continúa usando la primera tasa de datos, como se ilustra mediante los bloques 421 y 461. Si el lado del receptor aceptó el cambio de la tasa de datos (ruta ACK de los bloques 419 y 459), la comunicación continúa utilizando la nueva (segunda) tasa de datos, como se ilustra mediante los bloques 420 y 460 y mediante la señal 499. En tal caso, también puede ser posible que el lado de la transmisión y/o del receptor cambie el punto de funcionamiento a uno que sea más adecuado para la segunda tasa de datos, como se ilustra mediante los bloques 430 y 470. Cabe señalar que las operaciones de los bloques 420 y 430 pueden realizarse en paralelo, en el orden opuesto e incluso antes de algunos de los otros pasos del método 401 de acuerdo con diversas realizaciones. De manera similar, las operaciones de los bloques 460 y 470 pueden realizarse en paralelo, en el orden opuesto e incluso antes de algunos de los otros pasos del método 402 de acuerdo con diversas realizaciones. A continuación se darán algunos ejemplos que ilustrarán esto.
La figura 5A muestra una señalización ejemplar asociada a la reducción de la velocidad de comunicación en un enlace de HSI de acuerdo con una realización.
La figura 5A muestra el caso en el que el transmisor 510a ha comenzado inicialmente a transmitir datos hacia el receptor 550a usando una alta velocidad de HSI a través de la interconexión, como se muestra mediante la flecha 592a. El transmisor 510a determina que la velocidad de HSI debe reducirse, por ejemplo, debido a la baja utilización del enlace que está siendo observada por el transmisor 510a a lo largo del tiempo, 514a. En consecuencia, el transmisor 510a inicia un proceso para reducir la velocidad de HSI y cambia la velocidad de transmisión a una velocidad de HSI más baja, como se muestra en el bloque 515a, y, después, el transmisor 510a envía una solicitud 596a al receptor 550a para acordar usar una velocidad de HSI más baja. La solicitud 596a puede enviarse usando órdenes de control en la capa de protocolo encima de la HSI. Los clientes de carga útil ubicados por encima de esta capa no ven, típicamente, este tráfico.
El receptor envía un mensaje 598A de respuesta. Si el receptor 550a no es capaz de recibir datos en una velocidad más baja, responde con una falta de acuse de recibo. Si el receptor 550a es capaz de recibir datos en la nueva velocidad inferior, que fue solicitada por el transmisor 510a, el receptor 550a puede, de acuerdo con una realización, responder con un mensaje de acuse de recibo o con un mensaje de falta de acuse de recibo a la solicitud de cambio de velocidad. Si el receptor 550a responde sin acuse de recibo, el transmisor 510a revierte la velocidad de HSI utilizada anteriormente (o no cambia la velocidad inicial, para las realizaciones en las que el bloque 515a se encuentra después de la recepción del mensaje de respuesta). Si el receptor 550a responde con acuse de recibo a la solicitud de cambio de velocidad de HSI, entonces se establece la nueva velocidad de HSI, y ambos lados pueden ajustarse a la configuración de potencia óptima (por ejemplo, un par de voltaje-frecuencia adecuado) para la nueva velocidad de HSI, como se muestra en los bloques 530a y 570a.
La figura 5B ilustra un método 501 de ejemplo que puede realizarse por el lado del transmisor (TX) 510 y un método 502 de ejemplo que puede realizarse por el lado del receptor (RX) 520 junto con la señalización que puede intercambiarse entre los lados del transmisor y del receptor durante el procedimiento de cambio de tasa de datos. Los métodos y la señalización descritos en la figura 5B pueden, por ejemplo, ser ejecutados por los dispositivos e interconexiones como se describe en conexión con cualquiera de las figuras 1A, 1B, 2 y 3, y pueden estar relacionados con el escenario descrito en la figura 5A.
Para empezar, el lado transmisor transmite los datos al lado receptor de acuerdo con una primera tasa de datos, y el lado receptor recibe los datos desde el lado transmisor de acuerdo con una primera tasa de datos, como se ilustra mediante los bloques 512, 552 y mediante la señal 592 (compárese con la 592a de la figura 5A).
En 514, el lado transmisor determina a intentar un cambio de tasa de datos, para la primera tasa de datos, a una segunda tasa de datos (que puede ser más baja que la primera tasa de datos de acuerdo con esta realización -compárese con el paso 514a de la figura 5A). La determinación puede, por ejemplo, basarse en una monitorización de la utilización de la tasa de datos real del enlace de transmisión, como se mencionó anteriormente.
La tasa de datos real (momentáneo, promediado, filtrado, etc.) se puede comparar con un umbral de tasa de datos que corresponde a la tasa de datos inferior más cercano, o se puede comparar con una pluralidad de umbrales que corresponden cada uno a una posible tasa de datos. Si la comparación muestra que la tasa de datos real es más baja que un umbral, se puede determinar que cambie a la tasa de datos correspondiente a ese umbral.
Después de la determinación de 514, el lado de transmisión comienza a utilizar la segunda tasa de datos en el bloque 515 (compárese con el 515a de la figura 5A). Luego, el lado de transmisión transmite una solicitud de cambio de tasa de datos 596 (compárese con la trasmisión 596a de la figura 5A) que es recibida por el lado del receptor como se ilustra mediante los bloques 516 y 556. El mensaje de solicitud 596 puede comprender sólo una solicitud para disminuir la tasa de datos, en cuyo caso puede estar implícito que el cambio sea a la tasa de datos inferior más cercano posible. Opcionalmente, el mensaje de solicitud 596 también puede comprender una indicación de la tasa de datos solicitado.
A continuación, el lado del receptor transmite un mensaje 598 de respuesta (compárese con 598A de la figura 5A) que es recibida por el lado de transmisión como se ilustra mediante los bloques 558 y 518. El mensaje de respuesta puede comprender un acuse de recibo (ACK) del cambio de la tasa de datos si el lado del receptor acepta el cambio, y puede comprender una falta de acuse de recibo (NACK) del cambio de tasa de datos si el lado del receptor no acepta el cambio.
Si el lado del receptor no acepta el cambio de la tasa de datos (la trayectoria de la NACK fuera de los bloques 519 y 559), la comunicación continúa usando la primera tasa de datos como se ilustra mediante los bloques 521 y 561. De este modo, el lado de transmisión cambia de nuevo desde la segunda tasa de datos (aplicado por las funciones del bloque 515) a la primera tasa de datos.
Si el lado del receptor acepta el cambio de la tasa de datos (trayectoria del ACK de los bloques 519 y 559), la comunicación se continúa utilizando la nueva (segunda) tasa de datos, como se ilustra mediante los bloques 520 y 560 y mediante la señal 599. En un tal caso, también puede ser posible que el lado de la transmisión y/o del receptor cambie el punto de funcionamiento (OP) a uno que sea más adecuado para la segunda tasa de datos, como se ilustra mediante los bloques 530 y 570 (compárense con los bloques 530a y 570a de la figura 5A). Debería observarse que las operaciones de los bloques 560 y 570 pueden realizarse en paralelo, o en el orden opuesto. La figura 6A muestra una señalización ejemplar asociada al aumento de la velocidad de comunicación en un enlace de HSI de acuerdo con una realización.
La figura 6A muestra el caso en el que el transmisor 610a ha encontrado que la velocidad de HSI debe aumentarse, es decir, desde una velocidad más baja en la lista a una velocidad más alta en la lista. Esta decisión puede basarse en una observación de una mayor utilización del enlace (por ejemplo, mediante la monitorización de la cola de transmisión) como se ilustra en el bloque 614a. En este caso, el transmisor 610a envía la solicitud de cambio de velocidad utilizando la velocidad de HSI actual (es decir, sin cambiar primero a la nueva velocidad como en la figura 5A) como se muestra mediante la señal 696a. El receptor 650a puede responder, por ejemplo, con acuse de recibo o con falta de acuse de recibo, como se muestra en el mensaje 698a. Si el receptor 650a responde con falta de acuse de recibo, entonces el transmisor 610a no conmutará a la velocidad de HSI más alta para las comunicaciones a través del enlace. Si el receptor 650a responde con un acuse de recibo, entonces el receptor 650a puede prepararse para recibir la nueva velocidad más alta y ajustarse a la configuración de potencia óptima (por ejemplo, un par voltaje-frecuencia adecuado) para la nueva velocidad de HSI ya antes de transmitir la respuesta (como la indicada mediante el bloque 670a). En este momento, el transmisor 610a puede aumentar la velocidad de HSI y ajustarse a la configuración de potencia óptima (por ejemplo, un par voltaje-frecuencia adecuado) para la nueva velocidad de HSI, como se muestra mediante los bloques 630a, 620a y la señal 699a.
La figura 6B ilustra un método 601 de ejemplo, que puede realizarse por el lado del transmisor (TX) 610, y un método 602 de ejemplo, que puede realizarse por el lado del receptor (RX) 620, junto con la señalización que puede intercambiarse entre los lados del transmisor y del receptor durante un procedimiento de cambio de tasa de datos. Los métodos y la señalización descritos en la figura 6B pueden, por ejemplo, ser ejecutados por los dispositivos e interconexiones como se describe en conexión con cualquiera de las figuras 1A, 1B, 2 y 3, y pueden estar relacionados con el escenario descrito en la figura 6A.
Para empezar, el lado transmisor transmite los datos a un lado receptor de acuerdo con una primera tasa de datos, y el lado receptor recibe los datos desde el lado transmisor de acuerdo con una primera tasa de datos, como se ilustra mediante los bloques 612, 652 y mediante la señal 692.
En 614, el lado transmisor determina intentar un cambio de tasa de datos, para la primera tasa de datos a una segunda tasa de datos (que puede ser más alta que la primera tasa de datos, de acuerdo con esta realización -compárese con el 614a de la figura 6A). La determinación puede, por ejemplo, basarse en una monitorización de la cola de transmisión del enlace de transmisión, como se mencionó anteriormente.
El tamaño de la cola de transmisión (momentáneo, promediado, filtrado, etc.) se puede comparar con un umbral de cola de transmisión que está asociado a la tasa de datos superior más próximo, o se puede comparar con una pluralidad de umbrales que corresponden cada uno a una posible tasa de datos. La asociación puede ser tal que si fue usado la tasa de datos más alta, el enlace de transmisión debería haber sido capaz de alojar la cantidad de datos correspondiente al valor umbral de la cola de transmisión. Si la comparación muestra que la cola de transmisión es mayor que un umbral, se puede determinar que cambie a la tasa de datos correspondiente a ese umbral. Alternativamente, si la comparación muestra que la cola de transmisión es mayor que un primer umbral y menor que un segundo umbral, se puede determinar que cambie a la tasa de datos correspondiente al segundo umbral.
Después de la determinación de 614, el lado de transmisión transmite una solicitud 696 de cambio de tasa de datos (compárese con la 696a de la figura 6A) usando la primera tasa de datos que es recibido por el lado del receptor como se ilustra mediante los bloques 616 y 656. El mensaje 696 de solicitud puede comprender sólo una solicitud para aumentar la tasa de datos, en cuyo caso puede estar implícito que el cambio es a la tasa de datos más alta posible más cercano. Opcionalmente, el mensaje 696 de solicitud también puede comprender una indicación de la tasa de datos solicitado.
Entonces, el lado del receptor transmite un mensaje 698 de respuesta (compárese con el 698a de la figura 6A) que es recibido por el lado de la transmisión como se ilustra mediante los bloques 658 y 618. El mensaje de respuesta puede comprender un acuse de recibo (ACK) del cambio de tasa de datos si el lado del receptor acepta el cambio, y puede comprender una falta de acuse de recibo (NACK) del cambio de tasa de datos si el lado del receptor no acepta el cambio.
Si el lado del receptor no aceptó el cambio de tasa de datos (trayectoria de la NACK fuera de los bloques 619 y 659), la comunicación continúa usando la primera tasa de datos como se ilustra mediante los bloques 621 y 661.
Si el lado del receptor aceptó el cambio de tasa de datos (trayectoria del ACK de los bloques 619 y 659), la comunicación continúa utilizando la nueva (segunda) tasa de datos como se ilustra mediante los bloques 620 y 660 y mediante la señal 699. En un tal caso, el lado del receptor puede cambiar el punto de funcionamiento y prepararse para la recepción, de acuerdo con la segunda tasa de datos, ya antes de transmitir el mensaje de respuesta. Esto se ilustra mediante el bloque 670 (compárese con el 670a de la figura 6A). El lado del transmisor cambia primero a un punto de funcionamiento que es más adecuado para la segunda tasa de datos como se ilustra mediante el bloque 630, después comienza la transmisión 699 usando la segunda tasa de datos en el bloque 620 (compárese con los bloques 630a, 620a y 699a de la figura 6A).
Numerosas adiciones, variaciones y modificaciones a lo anterior están contempladas por diversas realizaciones. Por ejemplo, de acuerdo con algunas realizaciones, el lado del transmisor (por ejemplo, 310, 510, 610) puede usar un temporizador/tiempo de expiración mientras espera la respuesta del lado del receptor (por ejemplo, 320, 550, 650). Si el período del temporizador/tiempo de expiración expira sin que el transmisor haya recibido una respuesta a su solicitud de aumentar o disminuir la velocidad del enlace de HSI, el transmisor puede asumir que hay un error de comunicación y el enlace se puede reiniciar.
De acuerdo con algunas realizaciones, si el transmisor recibe una respuesta de falta de acuse de recibo en una solicitud de cambio de velocidad, entonces el período del transmisor puede tener un período de tiempo de expiración relativo a con qué prontitud puede enviar una nueva solicitud de cambio de velocidad.
De acuerdo con algunas realizaciones, una o más de las siguientes opciones pueden aplicarse a las secuencias de cambio de velocidad descritas en este documento. Primero, cuando el transmisor del módem está esperando una respuesta a una solicitud de cambio de velocidad, una opción puede ser desactivar todos los datos de transmisión hasta que se reciba la respuesta. Esto permitirá que el receptor del AP optimice la nueva configuración de energía sin el requisito de que el receptor de hSi esté operativo durante esta configuración. Téngase en cuenta que esto se aplica sólo a uno de los transmisores (por ejemplo, al transmisor de módem). Si esta opción se aplicara a los transmisores de ambos lados (por ejemplo, también al transmisor del AP), entonces sería posible albergar un punto muerto en la secuencia, si ambos lados solicitaran un cambio de velocidad al mismo tiempo.
Como otra opción, el transmisor puede ser capaz de no solicitar una nueva velocidad, sino de, simplemente, sólo cambiar la velocidad de HSI unilateralmente. Esta opción puede, por ejemplo, usarse en casos en los que el receptor siempre será capaz de recibir todas las velocidades posibles en la lista de transmisores, y en los casos en no haya opciones para que el receptor ahorre energía reduciendo la velocidad de recepción de HSI más alta. El transmisor aún puede optimizar la potencia frente a la velocidad de HSI localmente.
Las realizaciones anteriores y otras pueden proporcionar, entre otras cosas, una o más de las siguientes ventajas (aunque debe notarse que estas ventajas no son características requeridas de las realizaciones anteriores).
Una posible ventaja es que uno o ambos lados del enlace de HSI puedan optimizar el consumo de energía alineando OPP con la velocidad de HSI máxima admitida.
Otra posible ventaja es que el volumen máximo de producción, que soporte el hardware (HW), sea posible aún de soportar, ya que el algoritmo de las realizaciones identificará cuándo se necesita la velocidad más alta. Se puede experimentar un pequeño retardo antes de conmutar la velocidad.
Otra posible ventaja es que el volumen máximo de producción desde el inicio (arranque) se mantiene sin ninguna reducción en comparación con el soporte del HW.
El enlace de HSI producirá, típicamente, menos ruido cuando se ejecute a una velocidad más lenta, lo que se proporciona como otra ventaja. Además, puede ser posible ajustar dinámicamente la fuerza de accionamiento de la almohadilla para que coincida con la velocidad utilizada. Esto, típicamente, reducirá adicionalmente el ruido. El ruido reducido puede mejorar el rendimiento de la radio cuando se aplican realizaciones a, por ejemplo, teléfonos móviles. Las realizaciones descritas y sus equivalentes pueden realizarse en equipo lógico informático (software) o en equipo físico informático (hardware) o en una combinación de los mismos. Pueden realizarse mediante circuitos de fines generales asociados a o integrales con un dispositivo (por ejemplo, un dispositivo de comunicación), tales como procesadores de señal digital (DSP), unidades de procesamiento central (CPU), unidades de coprocesador, matrices de puertas programables en campo (FPGA) u otro hardware programable, o mediante circuitos especializados, tales como, por ejemplo, circuitos integrados específicos de aplicación (ASIC). Todas estas formas se contemplan dentro del alcance de la invención.
La invención puede ser realizada dentro de un aparato electrónico (tal como un dispositivo de comunicación inalámbrica) que comprende circuitos/lógica o practicando los métodos de acuerdo con cualquiera de las realizaciones. El aparato electrónico puede ser, por ejemplo, un equipo de comunicación de radio móvil portátil o de mano, un terminal de radio móvil, un teléfono móvil, una estación base, un controlador de estación base, un comunicador, un organizador electrónico, un teléfono inteligente, un ordenador, un portátil, una unidad empotrada o un dispositivo de juego móvil.
De acuerdo con algunas realizaciones, un producto de programa informático comprende un medio legible por ordenador, tal como, por ejemplo, un disquete o un CD-ROM (como el CD-ROM 700 ilustrado en la figura 7). El medio 700 legible por ordenador puede haber almacenado en él un programa informático que comprende instrucciones de programa. El programa de ordenador puede cargarse en una unidad 730 de procesamiento de datos, que puede, por ejemplo, estar comprendida en un terminal móvil 710. Cuando se carga en la unidad 730 de procesamiento de datos, el programa de ordenador puede almacenarse en una memoria 720 asociada a o integral con la unidad 730 de procesamiento de datos. De acuerdo con algunas realizaciones, el programa de ordenador puede, cuando se carga y ejecuta la unidad 730 de procesamiento de datos, hacer que la unidad de procesamiento de datos ejecute pasos del método de acuerdo con, por ejemplo, los métodos mostrados en cualquiera de las figuras 4, 5A, 5B, 6A y 6B.
Las realizaciones ejemplares descritas anteriormente están destinadas a ser ilustrativas, en todos los aspectos, en lugar de restrictivas, de la presente invención. De este modo, la presente invención es capaz de muchas variaciones en la implantación detallada que pueden derivarse de la descripción contenida aquí por el experto en la técnica. Ningún elemento, acto o instrucción utilizados en la descripción de la presente solicitud debe interpretarse como crítico o esencial para la invención, a menos que se describa explícitamente como tal. Además, como se usa en el presente documento, los artículos "un/a" y el/la pretenden incluir uno o más elementos.
La invención se ha descrito aquí con referencia a diversas realizaciones. Sin embargo, el experto en la técnica reconocería numerosas variaciones de las realizaciones descritas que todavía estarían dentro del alcance de la invención. Por ejemplo, las realizaciones de métodos descritas en el presente documento describen métodos de ejemplo a través de pasos de métodos que se realizan en un cierto orden. Sin embargo, se reconoce que estas secuencias de eventos pueden tener lugar en otro orden sin apartarse del alcance de la invención. Además, algunos pasos del método se pueden realizar en paralelo, incluso si se han descrito como realizados en secuencia.
De la misma manera, debe observarse que, en la descripción de las realizaciones, la partición de bloques funcionales en unidades particulares no limita en modo alguno la invención. Por el contrario, estas particiones son meramente ejemplos. Los bloques funcionales descritos en el presente documento como una unidad pueden dividirse en dos o más unidades. De la misma manera, los bloques funcionales que se describen, en el presente documento, como implantados como dos o más unidades pueden implantarse como una sola unidad sin apartarse del alcance de la invención.
Por consiguiente, debe entenderse que las limitaciones de las realizaciones descritas tienen meramente fines ilustrativos y de ningún modo limitantes. En cambio, el alcance de la invención está definido por las reivindicaciones adjuntas.

Claims (14)

REIVINDICACIONES
1. Un método, para un transmisor de datos asociado a un primer procesador y que transmite datos a través de una interfaz a un receptor de datos asociado a un segundo procesador, para cambiar una tasa de datos de comunicación a través de la interfaz, comprendiendo el método:
transmitir (412, 492, 512, 592, 612, 692) datos a través de la interfaz a una primera tasa de datos;
determinar (414, 514, 614) cambiar la primera tasa de datos a una segunda tasa de datos;
transmitir (416, 496, 516, 596, 616, 696), al receptor de datos, una solicitud para cambiar la primera tasa de datos a la segunda tasa de datos;
recibir (418, 498, 518, 598, 618, 698) un mensaje de respuesta del receptor de datos; y
transmitir (420, 499, 515, 595, 520, 599, 620, 699) datos a través de la interfaz a la segunda tasa de datos cuando el mensaje de respuesta comprende un acuse de recibo para cambiar la primera tasa de datos a la segunda tasa de datos;
en el que, si la segunda tasa de datos es más baja que la primera tasa de datos, la transmisión (515, 595, 520, 599) de los datos a través de la interfaz a la segunda tasa de datos se inicia antes de transmitir la solicitud (596); y en el que, si la segunda tasa de datos es más alta que la primera tasa de datos, la transmisión de datos (620, 699) a través de la interfaz a la segunda tasa de datos se inicia después de recibir el acuse de recibo (698).
2. El método de la reivindicación 1, que comprende adicionalmente, después de recibir el mensaje de respuesta que comprende un acuse de recibo, reconfigurar (430, 530, 630) el primer procesador a un punto de funcionamiento correspondiente a la segunda tasa de datos, en el que el punto de funcionamiento define una frecuencia de funcionamiento y un voltaje de funcionamiento del primer procesador.
3. El método de cualquiera de las reivindicaciones 1 a 2, que comprende adicionalmente:
monitorizar datos transmitidos reales por unidad de tiempo; y
comparar los datos transmitidos reales por unidad de tiempo con uno o más umbrales de tasa de datos; y en el que la determinación de cambiar la primera tasa de datos a una segunda tasa de datos se basa en la comparación.
4. El método de cualquiera de las reivindicaciones 1 a 3, que comprende adicionalmente:
monitorizar el tamaño de la cola de transmisión; y
comparar el tamaño de la cola de transmisión con uno o más umbrales de cola de transmisión; y
en el que la determinación de cambiar la primera tasa de datos a una segunda tasa de datos se basa en la comparación.
5. El método de cualquiera de las reivindicaciones 1 a 4, que comprende adicionalmente pausar la transmisión de datos entre la transmisión de la solicitud y la recepción del mensaje de respuesta.
6. El método de cualquiera de las reivindicaciones 1 a 5, que comprende adicionalmente transmitir datos a través de la interfaz a la primera tasa de datos cuando el mensaje de respuesta comprende una falta de acuse de recibo para cambiar la primera tasa de datos a la segunda tasa de datos.
7. Un método, para un receptor de datos asociado a un segundo procesador y que recibe datos a través de una interfaz desde un transmisor de datos asociado a un primer procesador, para cambiar una tasa de datos de comunicación a través de la interfaz, comprendiendo el método:
recibir (452, 492, 552, 592, 652, 692) datos a través de la interfaz a una primera tasa de datos;
recibir (456, 496, 556, 596, 656, 696), del transmisor de datos, una solicitud para cambiar la primera tasa de datos a una segunda tasa de datos;
transmitir (458, 498, 558, 598, 658, 698) un mensaje de respuesta al transmisor de datos; y
recibir (460, 499, 595, 560, 599, 660, 699) datos a través de la interfaz a la segunda tasa de datos cuando el mensaje de respuesta comprende un acuse de recibo para cambiar la primera tasa de datos a la segunda tasa de datos;
en el que, si la segunda tasa de datos es más baja que la primera tasa de datos, el método comprende adicionalmente, después de transmitir el acuse de recibo (558, 598), reconfigurar (570) el segundo procesador a un punto de funcionamiento correspondiente a la segunda tasa de datos, en el que el punto de funcionamiento define una frecuencia de funcionamiento y un voltaje de funcionamiento del segundo procesador; y
en el que, si la segunda tasa de datos es más alta que la primera tasa de datos, el método comprende adicionalmente, antes de transmitir el acuse de recibo (658, 698), reconfigurar (670) el segundo procesador a un punto de funcionamiento correspondiente a la segunda tasa de datos, en el que el punto de funcionamiento define una frecuencia de funcionamiento y un voltaje de funcionamiento del segundo procesador.
8. El método de la reivindicación 7, que comprende adicionalmente recibir datos a través de la interfaz a la primera tasa de datos cuando el mensaje de respuesta comprende una falta de acuse de recibo para cambiar la primera tasa de datos a la segunda tasa de datos.
9. Un producto de programa de ordenador que comprende un medio legible por ordenador (700), teniendo en él un programa de ordenador que comprende instrucciones de programa, siendo el programa de ordenador cargable en una unidad de procesamiento de datos (730) y estando adaptado para hacer que se ejecute un método de acuerdo con cualquiera de las reclamaciones 1 a 8 cuando la unidad de procesamiento de datos ejecuta el programa de ordenador.
10. Un circuito electrónico que comprende:
un primer procesador (110);
un primer puerto (120) de interfaz conectable a una interfaz;
un primer transmisor (140) de datos conectable a un enlace de transmisión de la interfaz y adaptado para comunicarse a través de la interfaz;
un primer receptor (130) de datos conectable a un enlace de recepción de la interfaz y adaptado para comunicarse a través de la interfaz; y
un determinador (141) asociado al transmisor de datos y adaptado para determinar cambiar una tasa de datos del enlace de transmisión de una primera tasa de datos a una segunda tasa de datos;
en el que la interfaz es conectable a un segundo puerto de interfaz de otro circuito electrónico que comprende un segundo transmisor de datos y un segundo receptor de datos, y
en el que el primer transmisor de datos está adaptado para:
transmitir datos a través de la interfaz a una primera tasa de datos;
transmitir, al segundo receptor de datos y en respuesta al determinador que determina cambiar la tasa de datos del enlace de transmisión de la primera tasa de datos a la segunda tasa de datos, una solicitud para cambiar la primera tasa de datos a la segunda tasa de datos;
recibir un mensaje de respuesta del segundo receptor de datos; y
transmitir datos a través de la interfaz a la segunda tasa de datos cuando el mensaje de respuesta comprende un acuse de recibo para cambiar la primera tasa de datos a la segunda tasa de datos;
en el que, si la segunda tasa de datos es más baja que la primera tasa de datos, la transmisión de datos a través de la interfaz a la segunda tasa de datos se inicia antes de transmitir la solicitud; y
en el que, si la segunda tasa de datos es más alta que la primera tasa de datos, la transmisión de datos a través de la interfaz a la segunda tasa de datos se inicia después de recibir el acuse de recibo.
11. Un circuito electrónico que comprende:
un primer procesador (110);
un primer puerto (120) de interfaz conectable a una interfaz;
un primer transmisor (140) de datos conectable a un enlace de transmisión de la interfaz y adaptado para comunicarse a través de la interfaz;
un primer receptor (130) de datos conectable a un enlace de recepción de la interfaz y adaptado para comunicarse a través de la interfaz; y
un determinador (141) asociado al transmisor de datos y adaptado para determinar cambiar una tasa de datos del enlace de transmisión de una primera tasa de datos a una segunda tasa de datos;
en el que la interfaz es conectable a un segundo puerto de interfaz de otro circuito electrónico que comprende un segundo transmisor de datos y un segundo receptor de datos, y
en el que el primer receptor está adaptado para:
recibir datos a través de la interfaz a una primera tasa de datos;
recibir, desde el segundo transmisor de datos, una solicitud para cambiar la primera tasa de datos a la segunda tasa de datos;
transmitir un mensaje de respuesta al segundo transmisor de datos; y
recibir datos a través de la interfaz a la segunda tasa de datos cuando el mensaje de respuesta comprenda un acuse de recibo para cambiar la primera tasa de datos a la segunda tasa de datos;
en el que, si la segunda tasa de datos es más baja que la primera tasa de datos, el primer receptor se adapta adicionalmente para, después de transmitir el acuse de recibo, reconfigurar el segundo procesador a un punto de funcionamiento correspondiente a la segunda tasa de datos, en el que el punto de funcionamiento define una frecuencia de funcionamiento y un voltaje de funcionamiento del segundo procesador; y
en el que, si la segunda tasa de datos es más alta que la primera tasa de datos, el primer receptor se adapta adicionalmente para, antes de transmitir el acuse de recibo, reconfigurar el segundo procesador a un punto de funcionamiento correspondiente a la segunda tasa de datos, en el que el punto de funcionamiento define una frecuencia de funcionamiento y un voltaje de funcionamiento del segundo procesador.
12. El circuito electrónico de cualquiera de las reivindicaciones 10 a 11, que comprende adicionalmente una memoria (150) adaptada para almacenar la primera tasa de datos correspondiente a un punto de funcionamiento asociado a la primera tasa de datos y la segunda tasa de datos en asociación con un punto de funcionamiento asociado a la segunda tasa de datos, en el que los puntos de funcionamiento definen cada uno una frecuencia de funcionamiento y un voltaje de funcionamiento del procesador.
13. Un dispositivo electrónico que comprende:
un primer circuito electrónico (12, 100) de acuerdo con la reivindicación 10;
un segundo circuito electrónico (14, 100) de acuerdo con la reivindicación 11; y
una interfaz (10) entre el primer circuito electrónico y el segundo circuito electrónico.
14. El dispositivo electrónico de acuerdo con la reivindicación 13, en el que el dispositivo electrónico es un dispositivo de comunicación inalámbrico, el primer circuito electrónico es un módem y el segundo circuito electrónico es un procesador de aplicaciones.
ES12185130T 2012-06-15 2012-09-20 Métodos y sistemas para cambio dinámico de velocidad en interconexiones de alta velocidad Active ES2754032T3 (es)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US201261660263P 2012-06-15 2012-06-15

Publications (1)

Publication Number Publication Date
ES2754032T3 true ES2754032T3 (es) 2020-04-15

Family

ID=47074598

Family Applications (1)

Application Number Title Priority Date Filing Date
ES12185130T Active ES2754032T3 (es) 2012-06-15 2012-09-20 Métodos y sistemas para cambio dinámico de velocidad en interconexiones de alta velocidad

Country Status (4)

Country Link
US (1) US9515945B2 (es)
EP (2) EP3562075B1 (es)
ES (1) ES2754032T3 (es)
WO (1) WO2013186034A1 (es)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6248469B2 (ja) * 2013-08-26 2017-12-20 富士通株式会社 通信方法、通信システム、及び通信装置
EP2950474B1 (en) * 2014-05-30 2018-01-31 Alcatel Lucent Method and devices for controlling signal transmission during a change of data rate
CN113572569B (zh) * 2020-04-28 2024-03-26 华为技术有限公司 一种传输速率切换方法以及相关装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6721892B1 (en) * 2000-05-09 2004-04-13 Palmone, Inc. Dynamic performance adjustment of computation means
WO2004114549A1 (en) * 2003-06-13 2004-12-29 Nokia Corporation Enhanced data only code division multiple access (cdma) system
US20060107164A1 (en) * 2004-10-06 2006-05-18 Matthew Baer Method and apparatus for adjusting service rate to adapt to channel conditions
US7738392B2 (en) * 2006-09-20 2010-06-15 At&T Intellectual Property I, L.P. Methods and apparatus to provide services over integrated broadband communication systems
US8064373B2 (en) * 2007-12-17 2011-11-22 Broadcom Corporation Method and system for simplex or duplex transmission mode of an ethernet link in an energy efficient network
US7558874B1 (en) * 2008-11-12 2009-07-07 International Business Machines Corporation Energy efficient ethernet via dynamic adapter driver link speed negotiation
US9456377B2 (en) * 2011-08-19 2016-09-27 Futurewei Technologies, Inc. System and method for transmission control protocol service delivery in wireless communications systems

Also Published As

Publication number Publication date
US9515945B2 (en) 2016-12-06
US20150131557A1 (en) 2015-05-14
EP2675092B1 (en) 2019-08-07
WO2013186034A1 (en) 2013-12-19
EP3562075B1 (en) 2021-03-31
EP2675092A2 (en) 2013-12-18
EP3562075A1 (en) 2019-10-30
EP2675092A3 (en) 2014-10-15

Similar Documents

Publication Publication Date Title
EP3133796B1 (en) Providing a load/store communication protocol with a low power physical unit
US8924620B2 (en) Providing a consolidated sideband communication channel between devices
US9830292B2 (en) Architected protocol for changing link operating mode
CN106970886B (zh) 使用第二协议的扩展功能结构来控制第一协议的物理链路
US8638783B2 (en) Optimized link training and management mechanism
US8117372B2 (en) Virtualization of a host computer's native I/O system architecture via internet and LANs
EP1875687B1 (en) Pci express switch with encryption and queues for performance enhancement
ES2754032T3 (es) Métodos y sistemas para cambio dinámico de velocidad en interconexiones de alta velocidad
EP3679705B1 (en) Wireless communications apparatus and method for performing low latency high throughput layer 2 operations
US9231753B2 (en) Low power oversampling with reduced-architecture delay locked loop
US10838898B2 (en) Bit-interleaved bi-directional transmissions on a multi-drop bus for time-critical data exchange
US9143314B2 (en) Low power oversampling with delay locked loop implementation
CN114026813A (zh) 在未许可频谱上操作的新空口系统中复用经配置授权传输
CN107534616B (zh) 通用串行总线的服务质量
US20170163546A1 (en) Data streaming scheduler for dual chipset architectures that includes a high performance chipset and a low performance chipset
CN111989983B (zh) 用于用户装备设备的装置、系统和方法
US10499407B1 (en) Devices, systems and methods for increasing data throughput in wireless device with shared medium
CN108738165B (zh) 数据传输装置
EP4156575A2 (en) Technologies for signaling related to quality of service flow to data radio bearer mapping updates
CN117118581A (zh) 经由介质访问控制的自组织无线电承载和内联消息传送
CN116208939A (zh) 低功耗蓝牙连接功率消耗
KR100355040B1 (ko) 데이터통신시스템에서의 프로세서간 고속통신장치