ES2676947T3 - Arquitectura de FDMA / TDMA novedosa usando canalizador y amplificador de potencia de matriz - Google Patents

Arquitectura de FDMA / TDMA novedosa usando canalizador y amplificador de potencia de matriz Download PDF

Info

Publication number
ES2676947T3
ES2676947T3 ES16173717.6T ES16173717T ES2676947T3 ES 2676947 T3 ES2676947 T3 ES 2676947T3 ES 16173717 T ES16173717 T ES 16173717T ES 2676947 T3 ES2676947 T3 ES 2676947T3
Authority
ES
Spain
Prior art keywords
switch
tdma
output
power amplifier
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
ES16173717.6T
Other languages
English (en)
Inventor
Carl J. HAHN III
Leonard Rosenheck
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Boeing Co
Original Assignee
Boeing Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Boeing Co filed Critical Boeing Co
Application granted granted Critical
Publication of ES2676947T3 publication Critical patent/ES2676947T3/es
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/04Wireless resource allocation
    • H04W72/044Wireless resource allocation based on the type of the allocated resource
    • H04W72/0446Resources in time domain, e.g. slots or frames
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/14Relay systems
    • H04B7/15Active relay systems
    • H04B7/185Space-based or airborne stations; Stations for satellite systems
    • H04B7/1851Systems using a satellite or space-based relay
    • H04B7/18515Transmission equipment in satellites or space-based relays
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/02Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas
    • H04B7/04Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas
    • H04B7/0408Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas using two or more beams, i.e. beam diversity
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/02Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas
    • H04B7/04Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas
    • H04B7/08Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas at the receiving station
    • H04B7/0802Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas at the receiving station using antenna selection
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/14Relay systems
    • H04B7/15Active relay systems
    • H04B7/204Multiple access
    • H04B7/2041Spot beam multiple access
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/14Relay systems
    • H04B7/15Active relay systems
    • H04B7/204Multiple access
    • H04B7/2046SS-TDMA, TDMA satellite switching
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/24Radio transmission systems, i.e. using radiation field for communication between two or more posts
    • H04B7/26Radio transmission systems, i.e. using radiation field for communication between two or more posts at least one of which is mobile
    • H04B7/2615Radio transmission systems, i.e. using radiation field for communication between two or more posts at least one of which is mobile using hybrid frequency-time division multiple access [FDMA-TDMA]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J4/00Combined time-division and frequency-division multiplex systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/10Packet switching elements characterised by the switching fabric construction

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Astronomy & Astrophysics (AREA)
  • Aviation & Aerospace Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Radio Relay Systems (AREA)
  • Amplifiers (AREA)
  • Radio Transmission System (AREA)

Abstract

Un sistema de comunicaciones (100) que comprende: al menos un primer conmutador de alta velocidad de acceso múltiple por división en el tiempo, TDMA, (105) que tiene una primera salida de conmutador (123); un canalizador de acceso múltiple por división en frecuencia, FDMA, (111), que está acoplado con la primera salida de conmutador (123) y que está configurado para recibir una señal de radiofrecuencia (RF) de entrada a partir del al menos un primer conmutador de alta velocidad de TDMA (105), teniendo adicionalmente el canalizador de FDMA (111) al menos una salida de canalizador (117); al menos un amplificador de potencia de matriz (109) que tiene al menos una entrada (126) y al menos una salida (127); y al menos un segundo conmutador de alta velocidad de TDMA (108) que tiene una segunda entrada de conmutador (124) que está acoplada con una respectiva de la al menos una salida de canalizador (117) y al menos una segunda salida de conmutador (125) que está acoplada con una entrada correspondiente (126) del al menos un amplificador de potencia de matriz (109), estando configurado el al menos un segundo conmutador de alta velocidad de TDMA (108) para recibir una señal de RF de salida a partir del canalizador de FDMA (111) y para transmitir la señal de RF de salida a partir del canalizador de FDMA (111) a una entrada seleccionada (126) del al menos un amplificador de potencia de matriz; en donde cada entrada (126) del al menos un amplificador de potencia de matriz (109) se pone en correspondencia con una salida previamente determinada (127) del al menos un amplificador de potencia de matriz (109) y cada salida previamente determinada (127) está acoplada con un haz de antena (110) correspondiente.

Description

5
10
15
20
25
30
35
40
45
50
55
60
DESCRIPCION
Arquitectura de FDMA / TDMA novedosa usando canalizador y amplificador de potencia de matriz
En general, en el campo de las telecomunicaciones, las transmisiones de comunicacion se facilitan mediante el uso de plataformas de comunicacion (por ejemplo, estaciones de retransmision). Estas plataformas de comunicacion incluyen cualquier vehiculo, tripulado o no tripulado, que pase por encima de, o sobrevuele por encima de, una region de cobertura territorial, variando de las altitudes tipicas de las aeronaves tripuladas y no tripuladas (UAV) y plataformas mas ligeras que el aire (LTA), a los satelites de comunicacion en cualquier orbita, no solo de la Tierra sino de cualquier objeto celeste tal como la Luna o Marte. Por lo general, las plataformas de comunicacion funcionan basandose en el principio del guiaondas acodado, en donde la plataforma de comunicacion recibe senales a partir del suelo a traves de unos haces de antena de recepcion y devuelve senales de vuelta a la Tierra a traves de unos haces de antena de transmision solo con una amplificacion y un desplazamiento con respecto a la frecuencia de enlace ascendente o de enlace descendente. No obstante, a medida que el planeta comienza a demandar cada vez mas un ancho de banda mas grande y un caudal mas grande debido al incremento del trafico de Internet, el comercio electronico, los ordenadores y otras tecnologias digitales, las arquitecturas existentes son cada vez menos practicas o mas costosas. Por ejemplo, algunos ejemplos existentes de las plataformas de comunicacion de multiples haces de caudal alto que operan de forma exclusiva en acceso multiple por division en frecuencia (FDMA, frequency division multiple access) son comunes, pero las demandas que se hacen a las arquitecturas estan estirando cada vez mas el coste y la utilidad de la arquitectura. En el caso de las plataformas de comunicacion de multiples haces de caudal alto que operan de forma exclusiva en FDMA, la arquitectura requiere un gran numero de haces de antena para proporcionar la reutilizacion de frecuencias que se requiere para aumentar al maximo el caudal total. La arquitectura tambien tiene un gran numero de amplificadores de alta potencia, redes de conmutadores de alta potencia complejas y redes de filtros complejas que, a menudo, se basan en la guia de ondas y son de gran masa y tamano. La totalidad de estos factores contribuyen a unas demandas elevadas de potencia, de volumen y de masa, en donde la potencia, el volumen y la masa son limitados en una nave espacial. La arquitectura de FDMA convencional tambien produce unas demandas de calor elevadas debido a, por ejemplo, los sistemas complejos de disipacion termica para los componentes de alta potencia.
Otros ejemplos de arquitecturas de plataforma de comunicacion convencionales que pueden incluir sistemas de amplificador de multiples puertos incluyen los repetidores regenerativos que operan en un modo de transferencia asincrona (ATM, asynchronous transfer mode) con un conmutador de ATM para la conmutacion, el encaminamiento y la multiplexacion. No obstante, estas arquitecturas de comunicacion requieren, por lo general, que se desmodulen y se vuelvan a modular unas senales de RF, creando un cuello de botella de caudal de ancho de banda. Debido a los cuellos de botella, estas arquitecturas de comunicacion son adecuadas para una calidad de funcionamiento baja desde el punto de vista de la velocidad de datos y no estan bien adaptadas para las arquitecturas de banda ancha. Estos sistemas de ATM tambien incluyen un encaminamiento fijo a traves del conmutador de ATM y la carga de encaminar las senales de RF a partir del haz de antena de recepcion al haz de antena de radiodifusion se coloca sobre la propia arquitectura de comunicacion, lo que es sumamente ineficiente y aumenta la complejidad y la utilizacion de potencia del satelite. Estos sistemas de ATM a menudo tambien usan unos tiempos de permanencia fijos (por ejemplo, unas tramas de tiempo de acceso multiple por division en el tiempo (TDMA, time division multiple access) fijas para cada haz de antena), limitando el ancho de banda global disponible para el sistema.
En los sistemas de conmutacion de plataforma - acceso multiple por division en el tiempo (PS-TDMA, switch time division multiple access) de salto de haz, las senales de RF se encaminan a haces individuales de forma secuencial en el tiempo en lugar de hacerlo de forma simultanea a unas frecuencias diferentes como en los sistemas de FDMA. La capacidad de trafico total del haz de antena depende del tiempo de permanencia ademas o en lugar de la fraccion del ancho de banda de frecuencia que se asigna en el haz. Las arquitecturas de PS-TDMA de salto de haz tambien sustituyen las redes complejas de filtros de multiplexadores de salida y de multiplexadores de entrada de microondas que se usan, por lo general, en los sistemas de FDMA. No obstante, las arquitecturas de PS-TDMA de salto de haz todavia hacen frente a desafios en cuanto a la provision de una forma rentable para encaminar una alta potencia de RF a los haces de antena solo durante el periodo de tiempo del tiempo de permanencia de TDMA. Las arquitecturas de PS-TDMA de salto de haz convencionales se implementan con unos amplificadores de alta potencia que estan dedicados a unos haces de antena unicos, que presentan una carga significativa sobre las fuentes de alimentacion de las plataformas de comunicacion. Los amplificadores de alta potencia que se usan en las arquitecturas de PS-TDMA de salto de haz convencionales agravan acentuan las cuestiones de utilizacion de potencia, debido a que las fuentes de alimentacion para los amplificadores de alta potencia no se pueden activar y desactivar a las tasas de conmutacion de las tramas de TDMA tipicas y, en consecuencia, han de permanecer activos incluso cuando no se encuentra presente senal de RF alguna. En las arquitecturas de PS-TDMA de salto de haz convencionales en donde los amplificadores de alta potencia se pueden conmutar entre haces de antena, las redes de conmutadores de alta potencia que estan acopladas con los amplificadores de alta potencia aumentan la masa, ocupan volumen y han de abordar consideraciones de alta potencia de RF tales como la disipacion termica, la conmutacion en caliente, la perdida resistiva y el efecto multipactor. El documento EP1058410 divulga un sistema de comunicaciones de acuerdo con la tecnica anterior. Por consiguiente, hallaria utilidad un sistema y metodo que tuviera por objeto abordar las cuestiones que se han identificado en lo que antecede.
5
10
15
20
25
30
35
40
45
50
55
Un ejemplo de la presente divulgacion se refiere a un sistema de comunicaciones que incluye al menos un primer conmutador de alta velocidad de acceso multiple por division en el tiempo (TDMA, time division multiple access) que tiene una primera salida de conmutador, un canalizador de acceso multiple por division en frecuencia (FDMA, frequency division multiple access), que esta acoplado con la primera salida de conmutador y que esta configurado para recibir una senal de radiofrecuencia (RF) de entrada a partir del al menos un primer conmutador de alta velocidad de TDMA, teniendo adicionalmente el canalizador de FDMA al menos una salida de canalizador, al menos un amplificador de potencia de matriz que tiene al menos una entrada y al menos una salida, y al menos un segundo conmutador de alta velocidad de TDMA que tiene una segunda entrada de conmutador que esta acoplada con una respectiva de la al menos una salida de canalizador y al menos una segunda salida de conmutador que esta acoplada con una entrada correspondiente del al menos un amplificador de potencia de matriz, estando configurado el al menos un segundo conmutador de alta velocidad de TDMA para recibir una senal de RF de salida a partir del canalizador de FDMA y para transmitir la senal de RF de salida a partir del canalizador de FDMA a una entrada seleccionada del al menos un amplificador de potencia de matriz, en donde cada entrada del al menos un amplificador de potencia de matriz se pone en correspondencia con una salida previamente determinada del al menos un amplificador de potencia de matriz y cada salida previamente determinada esta acoplada con un haz de antena correspondiente.
Un ejemplo de la presente divulgacion se refiere a un sistema de comunicaciones que incluye al menos un primer conmutador de alta velocidad de acceso multiple por division en el tiempo (TDMA, time division multiple access) que tiene una primera salida de conmutador, un canalizador de acceso multiple por division en frecuencia (FDMA, frequency division multiple access), que esta acoplado con la primera salida de conmutador y que esta configurado para recibir una senal de radiofrecuencia (RF) de entrada a partir del al menos un primer conmutador de alta velocidad de TDMA, teniendo adicionalmente el canalizador al menos una salida de canalizador, al menos un segundo conmutador de alta velocidad de TDMA que tiene una segunda entrada de conmutador que esta acoplada con una respectiva de la al menos una salida de canalizador, y al menos un modulo de radiodifusion sin conmutador que incluye al menos un amplificador de potencia de matriz que tiene al menos una entrada y al menos una salida, y al menos una antena que esta conectada con el al menos un amplificador de potencia de matriz, en donde el al menos un segundo conmutador de alta velocidad de TDMA tiene adicionalmente al menos una segunda salida de conmutador que esta acoplada con una entrada seleccionada del al menos un amplificador de potencia de matriz, estando configurado el al menos un segundo conmutador de alta velocidad de TDMA para recibir una senal de RF de salida a partir del canalizador de FDMA y para transmitir la senal de RF de salida a partir del canalizador de FDMA a una entrada seleccionada del al menos un amplificador de potencia de matriz, y en donde cada entrada del al menos un amplificador de potencia de matriz se pone en correspondencia con una salida previamente determinada del al menos un amplificador de potencia de matriz y cada salida previamente determinada esta acoplada con una antena correspondiente.
Un ejemplo de la presente divulgacion se refiere a un metodo de comunicaciones que incluye recibir una senal de radiofrecuencia (RF) de entrada a partir de al menos una fuente de entrada con al menos un primer conmutador de alta velocidad de acceso multiple por division en el tiempo (TDMA, time division multiple access), transmitir la senal de RF de entrada a partir del al menos un primer conmutador de alta velocidad de TDMA a un canalizador de acceso multiple por division en frecuencia (FDMA, frequency division multiple access), recibir una senal de RF de salida, a partir del canalizador de FDMA, con al menos un segundo conmutador de alta velocidad de TDMA, transmitir la senal de RF de salida a partir del al menos un segundo conmutador de alta velocidad de TDMA a una entrada seleccionada de al menos un amplificador de potencia de matriz, poner en correspondencia la senal de RF de salida a partir de la entrada seleccionada con una salida previamente determinada del amplificador de potencia de matriz, y emitir la senal de RF de salida al haz de antena que se corresponde con la salida previamente determinada del amplificador de potencia de matriz.
Breve descripcion de los dibujos
Habiendo descrito de este modo, en terminos generales, algunos ejemplos de la divulgacion, a continuacion se hara referencia a los dibujos adjuntos, que no estan necesariamente dibujados a escala, y en donde unos caracteres de referencia semejantes designan las mismas partes, o unas similares, por la totalidad de las diversas vistas, y en donde:
la figura 1 es un diagrama de bloques de un sistema de comunicaciones de acuerdo con un aspecto de la presente divulgacion;
la figura 1A es una ilustracion esquematica de un canalizador del sistema de comunicaciones de acuerdo con un aspecto de la presente divulgacion;
la figura 1B es una ilustracion esquematica de un amplificador de potencia de matriz del sistema de comunicaciones de acuerdo con un aspecto de la presente divulgacion;
la figura 2 es una ilustracion esquematica del sistema de comunicaciones de acuerdo con un aspecto de la presente
divulgacion;
la figura 3 es una ilustracion esquematica del sistema de comunicaciones de acuerdo con un aspecto de la presente divulgacion;
la figura 4 es una ilustracion esquematica del sistema de comunicaciones de acuerdo con un aspecto de la presente 5 divulgacion;
las figuras 5 y 5A son unas ilustraciones esquematicas de unas porciones del sistema de comunicaciones de acuerdo con un aspecto de la presente divulgacion;
las figuras 6 y 6A son unas ilustraciones esquematicas de unas porciones del sistema de comunicaciones de acuerdo con un aspecto de la presente divulgacion;
10 la figura 7 es una ilustracion esquematica de una porcion del sistema de comunicaciones de acuerdo con un aspecto de la presente divulgacion;
la figura 8 es una ilustracion esquematica de una porcion del sistema de comunicaciones de acuerdo con un aspecto de la presente divulgacion;
la figura 9 es una ilustracion esquematica de una porcion del sistema de comunicaciones de acuerdo con un aspecto 15 de la presente divulgacion;
la figura 10 es una ilustracion esquematica del sistema de comunicaciones de acuerdo con un aspecto de la presente divulgacion;
la figura 11 es un diagrama de flujo de una operacion del sistema de comunicaciones de acuerdo con un aspecto de la presente divulgacion;
20 la figura 12 es un diagrama de flujo de una metodologia de produccion y servicio de aeronaves de acuerdo con un aspecto de la presente divulgacion; y
la figura 13 es una ilustracion esquematica de una nave espacial que incluye unos sistemas de vehiculo distribuidos de acuerdo con un aspecto de la presente divulgacion.
En el diagrama o diagramas de bloques a los que se ha hecho referencia en lo que antecede, las lineas de trazo 25 continuo, de haber alguna, que conectan diversos elementos y / o componentes pueden representar acoplamientos mecanicos, electricos, de fluido, opticos, electromagneticos y otros, y / o combinaciones de los mismos. Tal como se usa en el presente documento, “acoplado” quiere decir que esta asociado directamente asi como indirectamente. Por ejemplo, un miembro A puede estar asociado directamente con un miembro B, o puede estar asociado indirectamente con el mismo, por ejemplo, a traves de otro miembro C. Tambien pueden existir unos acoplamientos 30 que no sean los que se ilustran en los diagramas de bloques. Las lineas de trazo discontinuo, de haber alguna, que conectan los diversos elementos y / o componentes representan acoplamientos similares en cuanto a su funcion y fin a los que se representan por medio de lineas de trazo continuo; no obstante, los acoplamientos que se representan por medio de lineas de trazo discontinuo o bien se pueden proporcionar de forma selectiva o bien pueden estar relacionados con unos aspectos alternativos u opcionales de la divulgacion. De forma similar, los 35 elementos y / o componentes, de haber alguno, que se representan con unas lineas de trazo discontinuo, indican unos aspectos alternativos u opcionales de la divulgacion. Los elementos ambientales, de haber alguno, se representan con lineas de puntos.
En el diagrama o diagramas de bloques a los que se ha hecho referencia en lo que antecede, los bloques tambien pueden representar operaciones y / o porciones de las mismas. Las lineas que conectan los diversos bloques no 40 implican dependencia u orden particular alguno de las operaciones o porciones de las mismas.
Descripcion detallada
En la siguiente descripcion, se exponen numerosos detalles especificos para proporcionar una comprension detallada de los conceptos divulgados, que se pueden poner en practica sin algunas o todas estas particularidades. En otros casos, se han omitido algunos detalles de dispositivos y / o procesos conocidos para evitar complicar 45 innecesariamente la comprension de la divulgacion. A pesar de que algunos conceptos se describiran junto con algunos ejemplos especificos, se entendera que no se tiene por objeto que estos ejemplos sean limitantes.
La referencia en el presente documento a “un ejemplo” o “un aspecto” quiere decir que, en al menos una
5
10
15
20
25
30
35
40
45
50
55
60
implementacion, se incluyen uno o mas rasgos distintivos, estructuras o caracteristicas que se describen en conexion con el ejemplo o aspecto. La expresion “un ejemplo” o “un aspecto”, en diversos lugares en la memoria descriptiva, puede estar haciendo referencia, o no, al mismo ejemplo o aspecto.
A menos que se indique de otro modo, los terminos “primero”, “segundo”, “tercero”, etc., se usan en el presente documento meramente como etiquetas, y no tienen por objeto imponer requisitos de orden, de posicion o de jerarquia a los elementos a los que se refieren estos terminos. Ademas, una referencia a, por ejemplo, un “segundo” elemento no requiere o excluye la existencia de, por ejemplo, un “primer” elemento o uno de numeracion mas baja, y / o, por ejemplo, un “tercer” elemento o uno de numeracion mas alta.
Haciendo referencia a la figura 1, los aspectos de la presente divulgacion que se describe en el presente documento preven un sistema de comunicaciones por satelite 100 que tiene una arquitectura de comunicacion de salto de haz de FDMA / TDMA combinada. Mientras que, en un aspecto de la presente divulgacion, el sistema de comunicaciones por satelite 100 se describe como parte de una arquitectura de satelite, se entiende que, en otros aspectos, el sistema de comunicaciones por satelite 100 puede ser parte de cualquier plataforma de comunicaciones aerea u orbital, por ejemplo, un vehiculo aereo no tripulado a largo plazo o un vehiculo dirigible mas ligero que el aire. El sistema de comunicaciones por satelite 100 incluye un modulo de recepcion de enlace ascendente 101 y un modulo de transmision de enlace descendente 102 que estan acoplados uno con otro a traves de un canalizador 111. Haciendo referencia a la figura 1, un controlador de satelite 112 se proporciona para controlar algunos aspectos de las operaciones del sistema de comunicaciones por satelite 100. El controlador de satelite 112 controla el funcionamiento del modulo de recepcion de enlace ascendente 101, el modulo de transmision de enlace descendente 102 y el canalizador 111 y, mas en concreto, el controlador de satelite 112 controla como una senal de RF (por ejemplo, en un aspecto, una senal de TDMA), que es recibida por el modulo de recepcion de enlace ascendente 101, se encamina a las antenas de haz 110 del modulo de transmision de enlace descendente 102. En un aspecto de la presente divulgacion, el controlador de satelite 112 incluye un modulo de sincronizacion de tiempo 112B y una memoria 112A. En un aspecto de la presente divulgacion, el modulo de sincronizacion de tiempo 112B sincroniza la comunicacion entre el modulo de recepcion de enlace ascendente 101, el modulo de transmision de enlace descendente 102 y el canalizador 111. En un aspecto, el modulo de sincronizacion de tiempo 112B proporciona una senal de sincronizacion de tiempo al modulo de recepcion de enlace ascendente 101, el modulo de transmision de enlace descendente 102 y el canalizador 111. En un aspecto de la presente divulgacion, la senal de sincronizacion de tiempo que es generada por el modulo de sincronizacion de tiempo 112B se deriva de una senal de control 198 a partir de una fuente terrestre (u otra fuente de base en tierra) 199 que es recibida por el controlador de satelite 112. En un aspecto de la presente divulgacion, la senal de control 198 que se recibe de la fuente terrestre 199 proporciona unas instrucciones para el controlador de satelite 112 para encaminar una senal de comunicacion de RF 197 (por ejemplo, una senal de TDMA) a partir de las antenas de haz 103 del modulo de recepcion de enlace ascendente 101 a las antenas de haz 110 del modulo de transmision de enlace descendente 102 y / o para controlar la duracion de los tiempos de permanencia de una trama de tiempo de TDMA cuando se radiodifunde una senal de comunicacion 197D a partir de las antenas de haz 110. En un aspecto de la presente divulgacion, la senal de control 198 a partir de la fuente terrestre 199 se transporta junto con (por ejemplo, se envia de forma sustancialmente simultanea) las senales de comunicacion de RF 197 que son recibidas por el modulo de recepcion de enlace ascendente 101, mientras que en otros aspectos, la senal de control 198 y las senales de comunicacion de RF 197 se envian de forma secuencial, una tras otra. En todavia otros aspectos, la senal de control 198 se envia antes de que cualquier senal de comunicacion de RF 197 sea recibida por el satelite dentro de un periodo de tiempo previamente determinado. Por ejemplo, en un aspecto, la senal de control 198 es recibida por el controlador de satelite 112 sustancialmente en tiempo real, (por ejemplo, la senal de control 198 se recibe para controlar el encaminamiento a traves del sistema de comunicaciones por satelite 100 sustancialmente al mismo tiempo que se reciben las senales de comunicacion de RF 197) de tal modo que la senal de control 198 se corresponde con una transmision dada. En otros aspectos, el controlador de satelite 112 recibe una o mas senales de control 198 por adelantado y almacena los datos que son proporcionados por la senal de control 198 dentro de la memoria de controlador de satelite 112A. En el presente caso, la senal de control 198 se corresponde con las transmisiones que se realizaran dentro de un periodo de tiempo previamente determinado (por ejemplo, minutos, horas, dias, etc.) en donde el encaminamiento para cada transmision a traves del sistema de comunicaciones por satelite 100 durante el periodo previamente determinado se almacena en la memoria de controlador de satelite 112A como, por ejemplo, una tabla de encaminamiento o en cualquier otro formato que permita que el controlador 112 correlacione una senal de comunicacion de RF 197 con un intervalo de tiempo y una antena de haz 110 correspondiente. En un aspecto, la senal de control 198 reconfigura el controlador de satelite 112 dependiendo de las transmisiones que se van a realizar.
Haciendo referencia a la figura 1, en un aspecto, el modulo de recepcion de enlace ascendente 101 incluye una o mas antenas de haz 103, uno o mas amplificadores de bajo ruido (LNA, low noise amplifier) 104, uno o mas conmutadores de TDMA 105 y uno o mas convertidores de frecuencia 106. En un aspecto de la presente divulgacion, las antenas de haz 103 son antenas de satelite para recibir la senal de comunicacion de RF 197 a partir de una fuente de senal tal como la fuente terrestre 199. En un aspecto de la presente divulgacion, las antenas de haz 103 son unas antenas de haz puntual, mientras que en otros aspectos, las antenas de haz 103 son alimentaciones de multiples haces o antenas de elementos en fase. En un aspecto, las antenas de haz 103 son una
5
10
15
20
25
30
35
40
45
50
55
60
fuente de entrada. En un aspecto de la presente divulgacion, las senales de comunicacion de RF 197 que son recibidas por las antenas de haz 103 son unas senales de TDMA. En un aspecto de la presente divulgacion, las senales de TDMA que son recibidas por las antenas de haz 103 se transmiten a los uno o mas amplificadores de bajo ruido 104 a traves de una salida de antena de haz 129. Los amplificadores de bajo ruido 104 reciben la senal de TDMA a traves de una entrada de LNA 120 y, a su vez, amplifican las senales de TDMA. En un aspecto de la presente divulgacion, hay un amplificador de bajo ruido 104 para cada antena de haz 103. No obstante, en otros aspectos, uno o mas amplificadores de bajo ruido 104 se comparten entre multiples antenas de haz 103. En un aspecto de la presente divulgacion, hay multiples amplificadores de bajo ruido 104 para cada antena de haz de enlace ascendente 103 que estan dispuestos en una configuracion de anillo de redundancia.
El modulo de recepcion de enlace ascendente 101 incluye adicionalmente uno o mas conmutadores de TDMA 105. En un aspecto de la presente divulgacion, los conmutadores de TDMA 105 tienen una salida de conmutador 123 y mas de una entrada de conmutador 122 para recibir una senal de TDMA (por ejemplo, a partir del amplificador de bajo ruido 104). En un aspecto de la realizacion divulgada, las entradas de conmutador 122 reciben la senal de TDMA a partir de al menos una fuente de entrada que comprende una pluralidad de haces de entrada (por ejemplo, las antenas de haz 103). En un aspecto de la presente divulgacion, los conmutadores de TDMA 105 son unos conmutadores de TDMA de alta velocidad y de baja potencia para unas aplicaciones de radiofrecuencia de baja potencia de aproximadamente 0 dBm o menos. En otros aspectos, los conmutadores de TDMA 105 son, por ejemplo, unos conmutadores de TDMA de alta velocidad y de alta potencia. En un aspecto, uno o mas convertidores de frecuencia 106 estan dispuestos entre el amplificador de bajo ruido 104 y el canalizador 111 tal como se describe en el presente documento. En un aspecto de la presente divulgacion, los uno o mas convertidores de frecuencia 106 son osciladores locales, pero en otros aspectos, los uno o mas convertidores de frecuencia 106 son cualquier mecanismo para desplazar la frecuencia de una senal de TDMA. En otro aspecto de la presente divulgacion, el conmutador de TDMA 105 esta conectado de forma permanente con una unica trayectoria de la senal de TDMA durante la duracion de una trama de tiempo de TDMA de tal modo que, en efecto, el modulo de recepcion de enlace ascendente 101 no tiene un conmutador de TDMA 105. En otros aspectos, se omite el conmutador de TDMA 105 como parte del modulo de recepcion de enlace ascendente 101.
Haciendo todavia referencia a la figura 1, el modulo de recepcion de enlace ascendente 101 esta conectado con un canalizador de FDMA 111 (al que se hace referencia, en general, como canalizador 111). En un aspecto de la presente divulgacion, cada conmutador de TDMA 105 esta conectado con una entrada de canalizador 116 respectiva del canalizador 111, en donde el canalizador 111 recibe una senal de TDMA a partir de cada conmutador de TDMA 105. En otros aspectos, el canalizador 111 puede tener cualquier numero previamente determinado de entradas de canalizador 116. En un aspecto de la presente divulgacion, el canalizador 111 proporciona un reencaminamiento fijo o dinamico de la senal de TDMA que se recibe a partir de los conmutadores de TDMA 105 de acuerdo con, por ejemplo, la senal de sincronizacion de tiempo a partir del modulo de sincronizacion de tiempo 112B del controlador de satelite 112.
En un aspecto, el canalizador 111 esta configurado para proporcionar una multiplexacion por division en frecuencia para la senal de TDMA que es recibida por el canalizador 111 a partir del conmutador de TDMA 105. En un aspecto de la presente divulgacion, la multiplexacion por division en frecuencia de la senal de TDMA quiere decir que el canalizador 111 descompone la senal de TDMA, que es recibida por el canalizador 111, en unas bandas de frecuencia diferentes (por ejemplo, los subcanales de entrada 118a - 118k, la figura 1A). El canalizador 111 esta configurado para recomponer las bandas de frecuencia (por ejemplo, los subcanales de salida 119a - 119k, la figura 1A) basandose en el encaminamiento de las bandas de frecuencia a una antena de haz de enlace descendente 110 previamente determinada del modulo de transmision de enlace descendente 102.
Haciendo referencia a continuacion a la figura 1A, se muestra un diagrama a modo de ejemplo de un canalizador 111. En un aspecto, el canalizador 111 incluye N entradas de canalizador 116a - 116n y M salidas de canalizador 117a - 117m, en donde N y M son unos numeros previamente determinados mas grandes que uno. Cada una de las entradas de canalizador 116a - 116n esta conectada con una salida de conmutador 123 respectiva de los conmutadores de TDMA 105 (tal como se describe en el presente documento) y recibe la senal de TDMA a partir del conmutador de TDMA 105 respectivo. En un aspecto, el canalizador 111 proporciona una conectividad entre las N entradas de canalizador 116a - 116n con cada una de las M salidas de canalizador 117a - 117m para K subcanales de entrada y K subcanales de salida para cada una de las N entradas de canalizador 116a - 116n y las M salidas de canalizador 117a - 117m, en donde K es un numero previamente determinado mas grande que uno. En el presente aspecto, el numero de subcanales de entrada 118a - 118k y de subcanales de salida 119a - 119k son iguales, pero en otros aspectos, el numero de subcanales de entrada 118a - 118k es diferente del numero de subcanales de salida 119a - 119k. En un aspecto, cada una de las entradas de canalizador 116a - 116n y cada una de las salidas de canalizador 117a - 117m tienen un ancho de banda BW previamente determinado. En un aspecto, el canalizador 111 incluye un modulo de division en frecuencia 113, una matriz de conmutacion 114 y un modulo de combinacion 115. El modulo de division en frecuencia 113 divide el espectro de sub-bandas de entrada de la senal o senales de TDMA a partir de cada entrada 116a - 116n en segmentos de frecuencia y proporciona los segmentos de frecuencia a los K subcanales de entrada 118a - 118k. La matriz de conmutacion 114 encamina los segmentos de frecuencia a partir de los subcanales de entrada 118a - 118k a uno previamente determinado de K subcanales de salida 119a -
5
10
15
20
25
30
35
40
45
50
55
60
119k. En un aspecto de la presente divulgacion, los segmentos de frecuencia a partir de los subcanales de entrada 118a - 118k se envfan a uno de los subcanales de salida 119a - 119k o se radiodifunden a cualquiera de las salidas de canalizador 117a - 117m de forma sustancialmente simultanea. Tal como se ha hecho notar en lo que antecede, en un aspecto, el encaminamiento es fijo en el sentido de que el encaminamiento de los segmentos de frecuencia sigue siendo el mismo dependiendo, por ejemplo, de la entrada. No obstante, en otros aspectos, el encaminamiento de los segmentos de frecuencia es configurable dependiendo, por ejemplo, de la senal de control 198 a partir del controlador de satelite 112 que, en un aspecto, incluye unas instrucciones para encaminar los segmentos de frecuencia a partir de los subcanales de entrada 118a - 118k a los subcanales de salida 119a - 119k. El modulo de combinacion 115 concatena (o multiplexa) los segmentos de frecuencia en unas sub-bandas de salida apropiadas (que, en un aspecto, son diferentes de las sub-bandas de entrada) y encamina las sub-bandas de salida a los subcanales de salida 119a - 119k respectivos. En un aspecto, la conectividad entre las entradas de canalizador 116a - 116n y las salidas de canalizador 117a - 117m es en funcion de unos subcanales que son menos que o iguales al ancho de banda (BW, bandwidth) de canalizador que, en un aspecto, tiene unidades de megahercios (MHz). En un aspecto, cada entrada de canalizador 116a - 116n del canalizador 111 divide el ancho de banda de la entrada de canalizador 116a - 116n en K subcanales de entrada 118a - 118k. En un aspecto, cada uno de los K subcanales de entrada 118a - 118k se puede enviar a una de las M salidas de canalizador 117a - 117m o se pueden radiodifundir a cualquier numero de salidas de canalizador 117a - 117m de forma sustancialmente simultanea. En un aspecto, los K subcanales de entrada 118a - 118k se pueden concatenar para formar unos canales contiguos de cualquier numero de K subcanales de salida 119a - 119k. Los subcanales de salida 119a - 119k se corresponden con las salidas de canalizador 117a - 117n respectivas del canalizador 111, en donde la senal que es emitida a partir de la salida de canalizador 117a - 117n se proporcionan a las antenas de haz 110 del modulo de transmision de enlace descendente 102. En un aspecto, cada una de las salidas de canalizador 117a - 117n combina los K subcanales en el ancho de banda del acceso. En un aspecto, el canalizador 111 tiene una capacidad igual al ancho de banda de caudal total (N x BW, en donde N y M son iguales) multiplicado por el numero de bits por hercio que es dado por una eleccion de la forma de onda y la capacidad de enlace. En un aspecto, una arquitectura de TDMA permite que el ancho de banda completo de los accesos de salida 117a - 117n se envfe a una antena de un unico haz 110 durante la duracion de una trama de tiempo de TDMA con poca interferencia procedente de los haces adyacentes o una distorsion de intermodulacion, aumentando al maximo de este modo la capacidad de canal para un ancho de banda y una potencia irradiada dados. En un aspecto, el canalizador 111 tiene una configuracion de “malla”, de “estrella” o mixta, en donde cualquier senal de TDMA que es recibida por las entradas de canalizador 116a - 116n se encamina a cualquier salida de canalizador 117a - 117n de una forma subcanal a subcanal. En un aspecto, una arquitectura de “estrella” se forma mediante la asignacion de determinados haces al estatus de pasarela y permaneciendo en los mismos durante unos periodos de tiempo mas prolongados y a traves de unos anchos de banda mas anchos segun sea necesario. En un aspecto, el canalizador 111 es un canalizador digital 111, mientras que en otros aspectos, el canalizador 111 es un canalizador analogico. En otros aspectos, unas porciones del canalizador 111 son digitales mientras que otras porciones son analogicas. En un aspecto, el canalizador 111 recibe las senales tanto de TDMA como de FDMA tradicionales como las entradas de canalizador 116. En un aspecto, el canalizador 111 proporciona un muestreo directo a bandas de RF y todas las funciones, que incluye una amplificacion de una senal de TDMA, se incorporan de forma digital en un procesador digital.
Haciendo referencia una vez mas a la figura 1, las salidas de canalizador 117a - 117n transmiten una senal de TDMA resultante (por ejemplo, una salida) al modulo de transmision de enlace descendente 102. En un aspecto de la presente divulgacion, el modulo de transmision de enlace descendente 102 incluye uno o mas conmutadores de TDMA 108 que reciben una senal de TDMA de salida respectiva a partir de las salidas de canalizador 117a - 117n, uno o mas amplificadores de potencia de matriz (MPA, matrix power amplifier) 109 que reciben las salidas de los conmutadores de TDMA 108 y una o mas antenas de haz 110 que transmiten la salida de los amplificadores de potencia de matriz 109. En otros aspectos, el modulo de transmision de enlace descendente 102 tambien incluye uno o mas convertidores de frecuencia 107, sustancialmente similares a los convertidores de frecuencia 106 del modulo de recepcion de enlace ascendente 101, que estan dispuestos entre el canalizador 111 y los uno o mas amplificadores de potencia de matriz 109. En un aspecto, los conmutadores de TDMA 108 seleccionan una entrada de amplificador de potencia de matriz 126 previamente determinada de los amplificadores de potencia de matriz 109, lo que posibilita que una salida de amplificador de potencia de matriz 127 previamente determinada de los amplificadores de potencia de matriz 109 se encamine a una antena de haz 110 previamente determinada sin conmutacion aguas abajo adicional del amplificador de potencia de matriz 109 (por ejemplo, una conmutacion de alta potencia). En un aspecto, la flexibilidad de comparticion de potencia del amplificador de potencia de matriz 109 se aumenta al maximo en el dominio del tiempo en lugar del dominio de la frecuencia. En un aspecto, el modulo de transmision de enlace descendente 102 elimina las redes voluminosas de conmutacion de alta potencia que se requieren para encaminar senales de alta potencia de un unico amplificador de alta potencia a multiples antenas de haz 110 despues de la amplificacion o la necesidad de asignar unos amplificadores de alta potencia a cada antena de haz 110 individual.
En un aspecto de la presente divulgacion, cada uno de los conmutadores de TDMA 108 incluye una entrada de conmutador 124 que esta acoplada con la salida de canalizador 117a - 117n respectiva y recibe la senal de TDMA de salida a partir del canalizador 111. En un aspecto de la presente divulgacion, los conmutadores de TDMA 108 asignan recursos de satelite para dar cabida a un ancho de banda asignado que es determinado por el controlador
5
10
15
20
25
30
35
40
45
50
55
60
de satelite 112. Cada conmutador de TDMA 108 incluye una o mas salidas de conmutador 125 que estan acopladas con uno o mas amplificadores de potencia de matriz 109 tal como se describe en el presente documento. Cada una de las una o mas salidas de conmutador 125 se corresponde con una entrada seleccionada 126 de un amplificador de potencia de matriz 109. En un aspecto de la presente divulgacion, el conmutador de TDMA 108 es un conmutador de baja potencia (por ejemplo, aproximadamente 0 dBm o menos). En un aspecto, el conmutador de TDMA 108 es un conmutador de alta velocidad. En un aspecto, el conmutador de TDMA 108 es un conmutador de alta velocidad y de baja potencia. En un aspecto de la presente divulgacion, el conmutador de TDMA 108 determina durante cuanto tiempo se envia una banda de frecuencia a una antena de haz de enlace descendente 110 del modulo de transmision de enlace descendente 102 basandose en la senal de sincronizacion de temporizacion a partir del modulo de sincronizacion de temporizacion 112B.
Tal como se ha hecho notar en lo que antecede, las salidas de conmutador 125 del conmutador de TDMA 108 se corresponden con una entrada de amplificador de potencia de matriz 126 seleccionada (por ejemplo, una entrada previamente determinada) del amplificador de potencia de matriz 109. Haciendo referencia a continuacion a la figura 1B, se muestra un amplificador de potencia de matriz 109 a modo de ejemplo. En un aspecto, el amplificador de potencia de matriz 109 incluye una matriz hibrida de entrada 109a (que tambien se conoce como red de division de potencia de entrada), una matriz hibrida de salida 109b que invierte el proceso de la matriz hibrida de entrada 109a, los ajustadores de regulacion 109c y los amplificadores de alta potencia 109d. Los ajustadores de regulacion 109c y los amplificadores de alta potencia 109d operan en paralelo y estan dispuestos entre la matriz hibrida de entrada 109a y la matriz hibrida de salida 109b. En un aspecto, cada entrada de amplificador de potencia de matriz 126 del amplificador de potencia de matriz 109 se pone en correspondencia con una salida de amplificador de potencia de matriz 127 previamente determinada del amplificador de potencia de matriz 109 (tal como se describe en el presente documento). En un aspecto, se pueden inyectar multiples senales de TDMA en multiples entradas de amplificador de potencia de matriz 126 y encaminarse a sus salidas de amplificador de potencia de matriz 127 respectivas de forma sustancialmente simultanea. En un aspecto, la frecuencia de la senal de TDMA que se recibe en una de las entradas de amplificador de potencia de matriz 126 es igual que la frecuencia de la senal de TDMA que se recibe en cualquiera de las otras entradas de amplificador de potencia de matriz 126. No obstante, en otros aspectos, las frecuencias de la senal de TDMA que es recibida por cada una de las entradas de amplificador de potencia de matriz 126 son diferentes, siempre que el ancho de banda de los amplificadores de alta potencia 109c y todos los otros componentes intermedios (por ejemplo, el ajustador de regulacion 109c) engloben el ancho de banda de la senal de TDMA que es recibida por las entradas de amplificador de potencia de matriz 126. En un aspecto, la matriz hibrida de entrada 109a se implementa de forma digital en un modulo digital. En un aspecto, el amplificador de potencia de matriz 109 se implementa en disposiciones de irradiacion directa asi como disposiciones de apertura conformada en donde la funcion de la matriz hibrida de salida 109b se realiza por medio de optica de antenas en lugar de un circuito.
Cada una de las salidas de amplificador de potencia de matriz 127a - 127n respectivas del amplificador de potencia de matriz 109 esta acoplada adicionalmente con una correspondiente de las antenas de haz 110. En un aspecto, las antenas de haz 110 son unas antenas de haz puntual. No obstante, en otros aspectos, las antenas de haz 110 son alimentaciones de multiples haces o antenas de elementos en fase. Cada una de las antenas de haz 110 emite la senal de TDMA a partir de las salidas de amplificador de potencia de matriz 127a - 127n correspondientes del amplificador de potencia de matriz 109 durante un tiempo previamente determinado. En un aspecto de la presente divulgacion, el tiempo previamente determinado es el tiempo de permanencia de la senal de TDMA y se controla por medio del conmutador de TDMA 108 basandose en la senal de sincronizacion de temporizacion a partir del modulo de sincronizacion de temporizacion 112A. En un aspecto de la presente divulgacion, la senal de TDMA que es emitida a partir de las salidas de amplificador de potencia de matriz 127a - 127n tiene una frecuencia y una amplitud previamente determinadas basandose en la senal de sincronizacion de temporizacion a partir del modulo de sincronizacion de temporizacion 112A. En un aspecto, el acoplamiento entre el canalizador 111 y los conmutadores de TDMA 108 y el acoplamiento entre los conmutadores de TDMA 108 y los amplificadores de potencia de matriz 109 proporcionan un ancho de banda completo de la senal de TDMA que es emitida por el canalizador 111 a la antena de haz 110 durante una duracion de la trama de tiempo de acceso multiple por division en el tiempo (por ejemplo, el tiempo de permanencia). En un aspecto, el modulo de sincronizacion de tiempo 112A da lugar a que un ancho de banda completo del canalizador 111 se emita al haz de antena 110 durante una duracion de una trama de tiempo de acceso multiple por division en el tiempo. En un aspecto, hay unos numeros iguales de agrupaciones de haces y antenas de haz 110 dentro del modulo de transmision de enlace descendente 102 a los que hay de agrupaciones de haces y antenas de haz 103 en el modulo de recepcion de enlace ascendente 101. No obstante, en otros aspectos, hay unos numeros de agrupaciones de haces y antenas de haz 110 dentro del modulo de transmision de enlace descendente 102 diferentes del numero de agrupaciones de haces y antenas de haz 103 en el modulo de recepcion de enlace ascendente 101.
En un aspecto de la presente divulgacion, uno o mas convertidores de frecuencia 107 estan dispuestos entre las salidas de canalizador 117 y las entradas de conmutador 124 de los conmutadores de TDMA 108. En otros aspectos, uno o mas convertidores de frecuencia 107 estan dispuestos entre las salidas de conmutador 125 del conmutador de TDMA 108 y las entradas de amplificador de potencia de matriz 126 del amplificador de potencia de matriz 109. En aun otros aspectos, uno o mas convertidores de frecuencia 107 estan dispuestos entre las salidas de
5
10
15
20
25
30
35
40
45
50
55
60
canalizador 117 y las entradas de conmutador 124 de los conmutadores de TDMA 108 y entre las salidas de conmutador 125 del conmutador de TDMA 108 y las entradas de amplificador de potencia de matriz 126 del amplificador de potencia de matriz 109. Los convertidores de frecuencia 107 son sustancialmente similares a los convertidores de frecuencia 106 que se describen en el presente documento.
Haciendo referencia a continuacion a la figura 2, se muestra un sistema de comunicaciones por satelite 100A a modo de ejemplo. En la figura 2, se muestran multiples agrupaciones de haces 1 - X, cada agrupacion de haces 1 - X se corresponde con las antenas de haz 103A1 - z y 103B1 - z, en donde Z es cualquier numero previamente determinado mas grande que 1. En un aspecto, se muestran dos conjuntos de antenas de haz 103A1 - z y 103B1 - z, pero en otros aspectos, hay cualquier numero previamente determinado de conjuntos de antenas de haz 103 que se corresponden con las agrupaciones de haces 1 - X. Cada una de las antenas de haz 103A1 - z y 103B1 - z esta acoplada con la entrada 120 de un anillo de redundancia de amplificador de bajo ruido 104A (tal como se describe en el presente documento). En un aspecto de la presente divulgacion, los anillos de redundancia de amplificador de bajo ruido 104A reciben una senal de TDMA a partir de cada antena de haz 103A1 - z y 103B1 - z. En un aspecto, cada anillo de redundancia de amplificador de bajo ruido 104A recibe las senales de TDMA a partir de las antenas de haz 103A1 - z y 103B1 - z que estan asociadas con una de las agrupaciones de haces 1 - X. Por ejemplo, en un aspecto, uno de los anillos de redundancia de amplificador de bajo ruido 104A recibe las antenas de haz 103A1 - z y 103B1 - z que estan asociadas con la agrupacion de haces 1. En otros aspectos, los anillos de redundancia de amplificador de bajo ruido 104A reciben una senal de TDMA a partir de las antenas de haz 103A1 - z y 103B1 - z que estan asociadas con multiples agrupaciones de haces 1 - X. Los anillos de redundancia de amplificador de bajo ruido 104A tienen unas salidas de LNA 121 que estan conectadas con las entradas de conmutador 122 de los conmutadores de TDMA 105. En un aspecto, un conmutador de TDMA 105 esta acoplado con cada anillo de redundancia de amplificador de bajo ruido 104A. Cada uno de los conmutadores de TDMA 105 tambien tiene una salida de conmutador 123 y conmuta la senal de TDMA de acuerdo con la senal de sincronizacion de temporizacion a partir del modulo de sincronizacion de temporizacion 112B. En un aspecto de la presente divulgacion, las salidas de conmutador 123 de los conmutadores de TDMA 105 estan acopladas con los convertidores de frecuencia 106, que estan ubicados entre el conmutador de TDMA 105 y el canalizador 111, que estan configurados para cambiar la frecuencia de la senal de TDMA que es emitida por los conmutadores de TDMA 105. El canalizador 111 tiene unas salidas de canalizador 117 que estan conectadas con los convertidores de frecuencia 107. El canalizador 111 emite una senal de TDMA resultante (por ejemplo, una senal de TDMA de salida) a los convertidores de frecuencia 107 que estan ubicados entre el canalizador 111 y el conmutador de TDMA 108. El conmutador de TDMA 108, basandose en la senal de sincronizacion de temporizacion a partir del modulo de sincronizacion de temporizacion 112B, conmuta la senal de TDMA a una salida de conmutador 125. La salida de conmutador 125 esta conectada con una entrada de amplificador de potencia de matriz 126 previamente determinada de los amplificadores de potencia de matriz 109. En un aspecto de la presente divulgacion, la entrada de amplificador de potencia de matriz 126 previamente determinada del amplificador de potencia de matriz 109 se pone en correspondencia con una salida de amplificador de potencia de matriz 127 previamente determinada del amplificador de potencia de matriz 109. La salida de amplificador de potencia de matriz 127 previamente determinada del amplificador de potencia de matriz 109 esta acoplada con una antena de haz de enlace descendente 110A1 - p y 110B1 - p correspondiente que, a su vez, transmite la senal de TDMA de salida como la senal de TDMA 197D. En un aspecto, se muestran dos conjuntos de antenas de haz 110A1 - p y 110B1 - p, pero en otros aspectos, hay cualquier numero previamente determinado de conjuntos de antenas de haz 110 que se corresponden con las agrupaciones de haces 1 - Y. En un aspecto, el numero de antenas de haz 103A1 - z, 103B1 - z es igual que el numero de antenas de haz 110A1 - p, 110B1 - p (por ejemplo, P es igual que Z), pero en otros aspectos, el numero de antenas de haz 103A1 - z, 103B1 - z es diferente del numero de antenas de haz 110A1 - p, 110B1 - p (por ejemplo, P es diferente de Z).
Haciendo referencia a continuacion a la figura 3, se muestra otro sistema de comunicaciones por satelite 100B a modo de ejemplo. El sistema de comunicaciones por satelite 100B que se muestra en la figura 3 es sustancialmente similar a la comunicacion por satelite 100A a modo de ejemplo que se muestra en la figura 2, excepto por que los convertidores de frecuencia 106, 107 que se muestran en la figura 3 estan dispuestos en unas ubicaciones diferentes en comparacion con los convertidores de frecuencia 106, 107 que se muestran en la figura 2. En el aspecto de la presente divulgacion que se muestra en la figura 3, los convertidores de frecuencia 106 estan dispuestos entre el anillo de redundancia de amplificador de bajo ruido 104A y el conmutador de TDMA 105. Ademas, en el aspecto que se muestra en la figura 3, los convertidores de frecuencia 107 estan dispuestos entre el conmutador de TDMA 108 y el amplificador de potencia de matriz 109.
Haciendo referencia a continuacion a la figura 4, se muestra aun otro sistema de comunicaciones por satelite 100C a modo de ejemplo. El sistema de comunicaciones por satelite 100C a modo de ejemplo es sustancialmente similar a los sistemas de comunicaciones por satelite 100A y 100B a modo de ejemplo. En un aspecto, en la figura 4, los convertidores de frecuencia 401 estan dispuestos entre los anillos de redundancia de amplificador de bajo ruido 104A y los conmutadores de TDMA 105 y los convertidores de frecuencia 402 estan dispuestos entre el conmutador de TDMA 105 y el canalizador 111. En un aspecto que se muestra en la figura 4, los convertidores de frecuencia 403 estan dispuestos entre el canalizador 111 y el conmutador de TDMA 108 y los convertidores de frecuencia 404 estan dispuestos entre el conmutador de TDMA 108 y el amplificador de potencia de matriz 109.
5
10
15
20
25
30
35
40
45
50
55
60
Haciendo referencia a continuacion a las figuras 5 - 5A, se muestra una porcion de un sistema de comunicaciones por satelite 100D. En un aspecto de la presente divulgacion, multiples salidas 117a, 117b del canalizador 111 se combinan para formar unos haces de unos anchos de banda mas anchos o multiples bandas. En un aspecto, las salidas de canalizador 117a, 117b estan conectadas con los convertidores de frecuencia 501,502. Los convertidores de frecuencia 501, 502 reciben las senales de TDMA 130, 131 a partir de las salidas de canalizador 117a, 117b y emiten las senales de TDMA 130, 131 respectivas a un duplexor / combinador 503. En un aspecto, los convertidores de frecuencia 501, 502 desplazan la senal de TDMA 130, 131 a frecuencias diferentes. Los convertidores de frecuencia 501,502, en combinacion con el duplexor / combinador 503, multiplexan las senales de TDMA 130, 131 a partir de las salidas de canalizador 117a, 117b a bandas de RF adyacentes, formando unos haces de un ancho de banda mas ancho, multiples bandas o una banda combinada 132 (vease la figura 5A). La banda combinada 132 a partir del duplexor / combinador 503 se emite al conmutador de TDMA 108 que, a su vez, conmuta la banda combinada 132 a una entrada de amplificador de potencia de matriz 126 previamente determinada del amplificador de potencia de matriz 109. En un aspecto, el amplificador de potencia de matriz 127 emite a las antenas de haz 110A1 - p y 110B1 - p respectivas a traves de una salida de amplificador de potencia de matriz 127 respectiva. En el aspecto que se muestra en la figura 5, dos salidas de canalizador 117a, 117b son combinadas por el duplexor / combinador 503. No obstante, en otros aspectos, cualquier numero previamente determinado de salidas de canalizador 117 pueden ser combinadas por el duplexor / combinador 503.
Haciendo referencia a continuacion a las figuras 6 - 6A, se muestra una porcion del sistema de comunicaciones por satelite 100E. Multiples salidas de canalizador 117a, 117b se pueden encaminar a un amplificador de potencia de matriz comun 109 a traves de los conmutadores de TDMA distribuidos 603, 604. En un aspecto, el canalizador 111 tiene unas salidas de canalizador 117a, 117b. Las salidas de canalizador 117a, 117b estan conectadas con los convertidores de frecuencia 601, 602. En un aspecto de la presente divulgacion los convertidores de frecuencia 601, 602 reciben unas senales de TDMA 140, 141 a partir de las salidas de canalizador 117a, 117b y desplazan las senales de TDMA 140, 141 sustancialmente a la misma frecuencia o unas frecuencias que se solapan. No obstante, en otros aspectos, los convertidores de frecuencia 601, 602 desplazan las salidas de canalizador 117a, 117b a frecuencias diferentes, ampliando el ancho de banda del amplificador de potencia de matriz 109. En un aspecto de la presente divulgacion, los convertidores de frecuencia 601, 602 estan acoplados con las entradas de conmutador 605, 606 de los conmutadores de TDMA distribuidos 603, 604. Los conmutadores de TDMA distribuidos 603, 604 tienen unas salidas de conmutador 607, 608 que estan conectadas con una entrada de amplificador de potencia de matriz 126 previamente determinada respectiva del amplificador de potencia de matriz 109. El amplificador de potencia de matriz 109, a su vez, emite a una antena de haz 110A1 - p y 110B1 - p respectiva a traves de las salidas de amplificador de potencia de matriz 127. En un aspecto, las salidas de canalizador 117a, 117b pueden compartir la misma frecuencia con la entrada de amplificador de potencia de matriz 126, o pueden ampliar el ancho de banda del amplificador de potencia de matriz 109 de forma similar a lo que se muestra con respecto a las figuras 5 - 5A (es decir, los convertidores de frecuencia 601, 602 pueden ser de la misma frecuencia o pueden ser de frecuencias diferentes y el ancho de banda del canalizador 111 no es tan ancho como el ancho de banda del amplificador de potencia de matriz 109). En un aspecto, hasta M salidas de canalizador 117 (en donde M es un numero previamente determinado mas grande que uno) se pueden encaminar a un amplificador de potencia de matriz comun 109, con la condicion de que el numero de salidas de conmutador 607, 608 de los conmutadores de TDMA distribuidos 603, 604 totalice un numero igual al de las entradas de amplificador de potencia de matriz 126. En un aspecto, hasta M salidas de canalizador 117 se pueden encaminar a un amplificador de potencia de matriz comun 109 con un numero M de amplificadores de alta potencia 109c. En un aspecto, el numero de salidas de conmutador 607, 608 de los conmutadores de TDMA 603, 604 totalizan el numero de entradas de amplificador de potencia de matriz 126 del amplificador de potencia de matriz 109. En el aspecto que se muestra en la figura 6 se muestran dos conmutadores de TDMA distribuidos 603, 604. No obstante, en otros aspectos de las presentes divulgaciones, se puede usar cualquier numero previamente determinado de conmutadores de TDMA distribuidos.
Haciendo referencia a continuacion a la figura 7, se muestra una porcion del sistema de comunicaciones por satelite 100F. El aspecto que se muestra en la figura 7 es sustancialmente similar al aspecto que se muestra en la figura 6. No obstante, en el aspecto que se muestra en la figura 7, el canalizador 111 emite a multiples amplificadores de potencia de matriz 109 a traves de multiples conmutadores de TDMA distribuidos 704 - 706. En un aspecto, cada uno de los multiples conmutadores de TDMA distribuidos 704 - 706 recibe una senal de TDMA a partir de las salidas de canalizador 117a - 117c. En un aspecto, uno o mas de los conmutadores de TDMA distribuidos 704 - 706 es comun con mas de un amplificador de potencia de matriz 109. En otros aspectos de la presente divulgacion, uno o mas de los amplificadores de potencia de matriz 109 es comun con mas de un conmutador de TDMA distribuido 704 - 706. En un aspecto de la presente divulgacion los convertidores de frecuencia 701 - 703 desplazan las senales de TDMA a partir de las salidas de canalizador 117a - 117c a la misma frecuencia o unas frecuencias que se solapan. No obstante, en otros aspectos, los convertidores de frecuencia 701 - 703 desplazan las salidas de canalizador 117a - 117c a frecuencias diferentes. En un aspecto, una salida de canalizador 117a - 117c se puede encaminar a multiples amplificadores de potencia de matriz 109 que tienen M entradas de amplificador de potencia de matriz 126 a traves de los conmutadores de alta velocidad distribuidos 704 - 706. En un aspecto, las salidas de canalizador 117a - 117c pueden compartir la misma frecuencia con las entradas de amplificador de potencia de matriz 126, o pueden ampliar el ancho de banda del amplificador de potencia de matriz 109 tal como se muestra con respecto a las figuras 5 - 5A (es decir, los convertidores de frecuencia 701 - 703 pueden ser de la misma frecuencia
5
10
15
20
25
30
35
40
45
50
55
60
o pueden ser de frecuencias diferentes). En un aspecto, hasta M salidas de canalizador 117a - 117c se pueden encaminar a tantos amplificadores de potencia de matriz 109 como se requiera. En un aspecto, el numero total de la suma de las salidas de conmutador 710 - 712 de los conmutadores de alta velocidad 704 - 706 totaliza el numero total de entradas de amplificador de potencia de matriz 126 de la suma de los amplificadores de potencia de matriz 109.
Haciendo referencia a continuacion a la figura 8, se muestra una porcion del sistema de comunicaciones por satelite 100F. El aspecto que se muestra en la figura 8 es sustancialmente similar al aspecto que se muestra en la figura 7. No obstante, en un aspecto, en lugar de multiples conmutadores de TDMA distribuidos 703 - 705, hay una unica matriz de conmutacion 802 que reciben cualquier numero previamente determinado de salidas de canalizador 117a - 117n y conecta la totalidad de las salidas de canalizador 117a - 117n con cada una de las entradas de amplificador de potencia de matriz 126. En un aspecto de la presente divulgacion, la matriz de conmutacion 802 tiene H entradas 803a - 803h (una para cada salida 117a - 117n del canalizador 111) e I salidas 804a - 804i, en donde I es el numero de antenas de haz 110 dentro de una agrupacion de haces 1 - Y. La matriz de conmutacion 802, en un aspecto de la presente divulgacion, esta conectada con mas de un amplificador de potencia de matriz 109 que, a su vez, estan conectados con las antenas de haz 110 respectivas dentro de una agrupacion de haces 1 - Y. En un aspecto de la presente divulgacion, la matriz de conmutacion 802 tiene una arquitectura de matriz de conmutacion sin bloqueo y cualquier salida de canalizador 117a - 117n se puede conmutar a cualquier entrada de amplificador de potencia de matriz 126 de los amplificadores de potencia de matriz 109. En algunos aspectos de la presente divulgacion, hay cualquier numero de convertidores de frecuencia 801a - 801n, que es determinado por un plan de reutilizacion de frecuencias previamente determinado, el ancho de banda del canalizador 111 y el ancho de banda ocupado de los amplificadores de potencia de matriz 109. En un aspecto, la matriz de conmutacion 802 opera a la frecuencia de RF del amplificador de potencia de matriz 109 para reducir al minimo el numero de convertidores de frecuencia. En otros aspectos, la matriz de conmutacion 802 opera en la banda de frecuencia del canalizador 111 y tiene un convertidor de frecuencia dedicado para cada entrada de amplificador de potencia de matriz 126. En aun otros aspectos, la matriz de conmutacion 802 opera a una frecuencia intermedia con convertidores de frecuencia que estan dispuestos entre el conmutador de matriz 802 y el canalizador 111 y multiples convertidores de frecuencia que estan dispuestos entre el conmutador de matriz 802 y los amplificadores de potencia de matriz 109. En un aspecto, la matriz de conmutacion 802 tiene mas de una entrada 803a - 803h. En un aspecto, los convertidores de frecuencia 801 a - 801 n se pueden encontrar en el lado de entrada 803a - 803h de la matriz de conmutacion 802 o en el lado de salida 804a - 804i de la matriz de conmutacion 802. En un aspecto, dependiendo del ancho de banda de la matriz de conmutacion 802, es posible implementar una unica matriz de conmutacion 802 que conecta la totalidad de los accesos de salida 117a - 117n del canalizador 111 con la totalidad de las entradas de amplificador de potencia de matriz 126 del amplificador de potencia de matriz 109. En un aspecto, usando una arquitectura de matriz de conmutacion sin bloqueo, cualquier salida de canalizador 117a - 117n se puede encaminar a cualquier entrada de amplificador de potencia de matriz 126. En un aspecto, el numero de frecuencias de los convertidores de frecuencia 801 a - 801 n es determinado por el plan de reutilizacion de frecuencias, el ancho de banda del canalizador 111 y el ancho de banda ocupado del amplificador de potencia de matriz 109. En un aspecto, la arquitectura de la matriz de conmutacion 802 es generica en cuanto a su ambito, con unas ejemplificaciones especificas dependiendo de los requisitos particulares del sistema.
Haciendo referencia a continuacion a la figura 9 - 10, se muestra aun otro aspecto de la presente divulgacion. En un aspecto, el canalizador 111, la matriz de entrada de MPA hibrida 109a y el conmutador de TDMA 108 se integran en un modulo digital 901. En otros aspectos, cualquiera de los amplificadores de bajo ruido 104, los convertidores de frecuencia 106, 107, los conmutadores de TDMA 105, 108, el canalizador 111, los amplificadores de potencia de matriz 109, el controlador de satelite 112 o cualquier porcion de los mismos se pueden combinar e implementar como parte de un modulo digital de un ordenador de procesamiento de senales digitales. En la porcion del sistema de comunicaciones por satelite 100H a modo de ejemplo que se muestra en la figura 9, el modulo digital 901 incluye el canalizador 111, el conmutador de TDMA 108 y la matriz de entrada de MPA hibrida 109a de un amplificador de potencia de matriz 109. En una porcion del sistema de comunicaciones por satelite 100I a modo de ejemplo que se muestra en la figura 10, los convertidores de frecuencia 106, el conmutador de TDMA 105, el canalizador 111, el controlador de satelite 112, el conmutador de TDMA 108 y la matriz de entrada de MPA hibrida 109a del amplificador de potencia de matriz 109 se implementan como un modulo digital 1000.
Haciendo referencia a continuacion a la figura 11, se muestra un diagrama de flujo a modo de ejemplo de una operacion del sistema de comunicaciones por satelite 100. En el bloque 1101, en un aspecto, los conmutadores de TDMA 105 reciben la senal de TDMA de entrada a partir de la antena de haz 103 con las entradas de conmutador 122. En un aspecto de la presente divulgacion, los conmutadores de TDMA 105 tambien reciben la senal de sincronizacion de tiempo a partir del modulo de sincronizacion de tiempo 112B del controlador de satelite 112. La senal de sincronizacion de tiempo determina como las senales de TDMA que son recibidas por los conmutadores de TDMA 105 se conmutan a las salidas de conmutador 123 del conmutador de TDMA 105. En el bloque 1102, el conmutador de TDMA 105 transmite la senal de TDMA de entrada al canalizador 111. En un aspecto, el canalizador 111 proporciona una multiplexacion por division en frecuencia para la senal de TDMA de entrada que es recibida por el canalizador 111 a partir del conmutador de TDMA 105 y genera una senal de TDMA de salida de acuerdo con la senal de control a partir del controlador de satelite 112. En el bloque 1103, el canalizador 111 transmite la senal de
5
10
15
20
25
30
35
40
45
50
55
TDMA de salida al conmutador de TDMA 108. En un aspecto, los conmutadores de TDMA 108 asignan recursos de satelite para dar cabida a un ancho de banda asignado para la senal de TDMA de salida basandose en la senal de control a partir del controlador de satelite 112. En el bloque 1104, el conmutador de TDMA 108 emite la senal de TDMA de salida a una entrada de amplificador de potencia de matriz 126 seleccionada del amplificador de potencia de matriz 109. En el bloque 1105, el amplificador de potencia de matriz 109 pone en correspondencia la senal de TDMA de salida a partir de la entrada de amplificador de potencia de matriz 126 seleccionada del amplificador de potencia de matriz 109 con una salida de amplificador de potencia de matriz 127 previamente determinada del amplificador de potencia de matriz 109. En el bloque 1106, el TDMA de salida se emite a la antena de haz 110 a partir de la salida 127 previamente determinada del amplificador de potencia de matriz 109 como la senal de comunicacion 197D.
No se deberia interpretar que la divulgacion y las figuras de dibujo que describen las operaciones del metodo o metodos que se exponen en el presente documento determinen necesariamente una secuencia en la que se van a realizar las operaciones. Mas bien, a pesar de que se indica un orden ilustrativo, se ha de entender que la secuencia de las operaciones se puede modificar cuando sea apropiado. Por consiguiente, determinadas operaciones se pueden realizar en un orden diferente o de forma simultanea. Adicionalmente, en algunos aspectos de la divulgacion, no es necesario que se realicen todas las operaciones que se describen en el presente documento.
Algunos ejemplos de la divulgacion se pueden describir en el contexto de un metodo de fabricacion y servicio de aeronaves 1200 tal como se muestra en la figura 12 y una nave espacial 1302 tal como se muestra en la figura 13. Durante la preproduccion, el metodo ilustrativo 1200 puede incluir la especificacion y diseno 1204 de la nave espacial 1002 y la adquisicion de material 1206. Durante la produccion, tienen lugar la fabricacion de componentes y de subconjuntos 1208 y la integracion de sistemas 1210 de la nave espacial 1302. A continuacion de lo anterior, la nave espacial 1002 puede pasar por la certificacion y entrega 1212 para ponerse en servicio 1214. Mientras un cliente la tiene en servicio, la nave espacial 1302 esta programada para una revision y mantenimiento de rutina 1216 (que tambien puede incluir una modificacion, una reconfiguracion, una remodelacion, y asi sucesivamente).
Cada uno de los procesos del metodo ilustrativo 1200 se puede realizar o llevar a cabo por medio de un integrador de sistemas, un tercero y / o un operador (por ejemplo, un cliente). Para los fines de la presente descripcion, un integrador de sistemas puede incluir, sin limitacion, cualquier numero de fabricantes de naves espaciales y entidades subcontratadas de sistemas principales; un tercero puede incluir, sin limitacion, cualquier numero de proveedores, entidades subcontratadas y suministradores; y un operador puede ser una linea aerea, una compania de arrendamiento, una entidad militar, una organizacion de servicios, y asi sucesivamente.
Tal como se muestra en la figura 13, la nave espacial 1302 que se produce por medio del metodo ilustrativo 1200 puede incluir una celula 1318 con una pluralidad de sistemas de alto nivel y una parte interior 1322. Los ejemplos de los sistemas de alto nivel, que estan distribuidos por la totalidad de la nave espacial, incluyen uno o mas de un sistema de propulsion 1324, un sistema de alimentacion electrica 1326, un sistema hidraulico 1328 y un sistema ambiental 1330 y el sistema de retransmision de comunicaciones por satelite 1331. Se puede incluir cualquier numero de otros sistemas. A pesar de que se muestra un ejemplo aeroespacial, los principios de la invencion se pueden aplicar a otros sectores industriales, tales como los sectores industriales maritimos.
El sistema y los metodos que se muestran o que se describen en el presente documento se pueden emplear durante una o mas cualesquiera de las fases del metodo de fabricacion y servicio 1200. Por ejemplo, los componentes o subconjuntos que se corresponden con la fabricacion de componentes y de subconjuntos 1208 se pueden fabricar o manufacturar de una forma similar a la de los componentes o subconjuntos que se producen mientras la nave espacial 1002 se encuentra en servicio. Asimismo, uno o mas aspectos del sistema, metodo o combinacion de los mismos se pueden utilizar durante los estados de produccion 1208 y 1210, por ejemplo, al acelerar de forma sustancial el montaje de, o reducir de forma sustancial el coste de, una nave espacial 1302. De forma similar, uno o mas aspectos de las realizaciones de sistema o de metodo, o una combinacion de los mismos, se pueden utilizar, por ejemplo y sin limitacion, mientras la nave espacial 1302 se encuentra en servicio, por ejemplo, el funcionamiento, mantenimiento y servicio 1216.
En el presente documento se divulgan diferentes ejemplos y aspectos del sistema y los metodos que incluyen una diversidad de componentes, rasgos distintivos y funcionalidad. Se deberia entender que los diversos ejemplos y aspectos del sistema y los metodos que se divulgan en el presente documento pueden incluir cualquiera de los componentes, los rasgos distintivos y la funcionalidad de cualquiera de los otros ejemplos y aspectos del sistema y los metodos que se divulgan en el presente documento en cualquier combinacion, y se tiene por objeto que la totalidad de tales posibilidades se encuentren dentro del alcance de la presente divulgacion.
A un experto en la materia a la que se refiere la divulgacion, que cuente con el beneficio de las ensenanzas que se presentan en las descripciones anteriores y los dibujos asociados, se le ocurriran muchas modificaciones y otros ejemplos de la divulgacion que se expone en el presente documento.
De acuerdo con uno o mas aspectos de la presente divulgacion, un sistema de comunicaciones que incluye al
5
10
15
20
25
30
35
40
45
50
menos un primer conmutador de alta velocidad de acceso multiple por division en el tiempo (TDMA, time division multiple access) que tiene una primera salida de conmutador, un canalizador de acceso multiple por division en frecuencia (FDMA, frequency division multiple access), que esta acoplado con la primera salida de conmutador y que esta configurado para recibir una senal de radiofrecuencia (RF) de entrada a partir del al menos un primer conmutador de alta velocidad de TDMA, teniendo adicionalmente el canalizador de FDMA al menos una salida de canalizador, al menos un amplificador de potencia de matriz que tiene al menos una entrada y al menos una salida, y al menos un segundo conmutador de alta velocidad de TDMA que tiene una segunda entrada de conmutador que esta acoplada con una respectiva de la al menos una salida de canalizador y al menos una segunda salida de conmutador que esta acoplada con una entrada correspondiente del al menos un amplificador de potencia de matriz, estando configurado el al menos un segundo conmutador de alta velocidad de TDMA para recibir una senal de RF de salida a partir del canalizador de FDMA y para transmitir la senal de RF de salida a partir del canalizador de FDMA a una entrada seleccionada del al menos un amplificador de potencia de matriz, en donde cada entrada del al menos un amplificador de potencia de matriz se pone en correspondencia con una salida previamente determinada del al menos un amplificador de potencia de matriz y cada salida previamente determinada esta acoplada con un haz de antena correspondiente.
De acuerdo con uno o mas aspectos de la presente divulgacion, en donde el acoplamiento entre el canalizador de FDMA y el al menos un segundo conmutador de alta velocidad de TDMA y el acoplamiento entre el al menos un segundo conmutador de alta velocidad de TDMA el al menos un amplificador de potencia de matriz estan configurados para proporcionar un ancho de banda completo de la al menos una salida de canalizador al haz de antena correspondiente durante una duracion de una trama de acceso multiple por division en el tiempo.
De acuerdo con uno o mas aspectos de la presente divulgacion, en donde el al menos un amplificador de potencia de matriz es comun con mas de un segundo conmutador de alta velocidad de TDMA.
De acuerdo con uno o mas aspectos de la presente divulgacion, en donde el al menos un segundo conmutador de alta velocidad de TDMA es comun con mas de un amplificador de potencia de matriz.
De acuerdo con uno o mas aspectos de la presente divulgacion, en donde el al menos un amplificador de potencia de matriz incluye una matriz de entrada y una matriz de salida en donde al menos el canalizador de FDMA, la matriz de entrada y al menos un segundo conmutador de alta velocidad de TDMA se integran en un modulo digital.
De acuerdo con uno o mas aspectos de la presente divulgacion, en donde el al menos un segundo conmutador de alta velocidad es un conmutador de baja potencia.
De acuerdo con uno o mas aspectos de la presente divulgacion, en donde el conmutador de baja potencia esta configurado para unas aplicaciones de radiofrecuencia de baja potencia de aproximadamente 0 dBm o menos.
De acuerdo con uno o mas aspectos de la presente divulgacion, que incluye adicionalmente un modulo de sincronizacion de tiempo que esta conectado con el al menos un primer conmutador de alta velocidad de TDMA, el canalizador de FDMA y el al menos un segundo conmutador de alta velocidad de TDMA, y en donde la senal de RF de salida se emite a partir del al menos un amplificador de potencia de matriz a una frecuencia y una amplitud previamente determinadas basandose en el modulo de sincronizacion de tiempo.
De acuerdo con uno o mas aspectos de la presente divulgacion, en donde el modulo de sincronizacion de tiempo esta configurado para dar lugar a que un ancho de banda completo del canalizador de FDMA se emita al haz de antena durante la duracion de una trama de tiempo de TDMA.
De acuerdo con uno o mas aspectos de la presente divulgacion, en donde el al menos un primer conmutador de alta velocidad de TDMA tiene al menos una primera entrada de conmutador que esta configurada para recibir la senal de RF de entrada a partir de al menos una fuente de entrada que comprende una pluralidad de haces de entrada.
De acuerdo con uno o mas aspectos de la presente divulgacion, que incluye adicionalmente un primer convertidor de frecuencia que esta conectado entre la al menos una fuente de entrada y la al menos una primera entrada de conmutador del al menos un primer conmutador de alta velocidad de TDMA y un segundo convertidor de frecuencia que esta conectado entre la primera salida de conmutador del al menos un primer conmutador de alta velocidad de TDMA y el canalizador de FDMA.
De acuerdo con uno o mas aspectos de la presente divulgacion, que incluye adicionalmente un convertidor de frecuencia que esta conectado entre la primera salida de conmutador del al menos un primer conmutador de alta velocidad de TDMA y el canalizador de FDMA.
De acuerdo con uno o mas aspectos de la presente divulgacion, que incluye adicionalmente un convertidor de frecuencia que esta conectado entre la al menos una salida de canalizador del canalizador de FDMA y la segunda
entrada de conmutador del al menos un segundo conmutador de alta velocidad de TDMA.
De acuerdo con uno o mas aspectos de la presente divulgacion, en donde el al menos un amplificador de potencia de matriz comprende una pluralidad de amplificadores de alta potencia.
De acuerdo con uno o mas aspectos de la presente divulgacion, que incluye adicionalmente un primer convertidor de 5 frecuencia que esta conectado entre la al menos una segunda salida de conmutador del al menos un segundo
conmutador de alta velocidad de TDMA y el al menos un amplificador de potencia de matriz, y un segundo
convertidor de frecuencia que esta conectado entre el canalizador de FDMA y la segunda entrada de conmutador del al menos un segundo conmutador de alta velocidad de TDMA.
De acuerdo con uno o mas aspectos de la presente divulgacion, un sistema de comunicaciones que incluye al 10 menos un primer conmutador de alta velocidad de acceso multiple por division en el tiempo (TDMA, time division multiple access) que tiene una primera salida de conmutador, un canalizador de acceso multiple por division en frecuencia (FDMA, frequency division multiple access), que esta acoplado con la primera salida de conmutador y que esta configurado para recibir una senal de radiofrecuencia (RF) de entrada a partir del al menos un primer conmutador de alta velocidad de TDMA, teniendo adicionalmente el canalizador al menos una salida de canalizador, 15 al menos un segundo conmutador de alta velocidad de TDMA que tiene una segunda entrada de conmutador que
esta acoplada con una respectiva de la al menos una salida de canalizador, y al menos un modulo de radiodifusion
sin conmutador que incluye al menos un amplificador de potencia de matriz que tiene al menos una entrada y al menos una salida, y al menos una antena que esta conectada con el al menos un amplificador de potencia de matriz, en donde el al menos un segundo conmutador de alta velocidad de TDMA tiene adicionalmente al menos una 20 segunda salida de conmutador que esta acoplada con una entrada seleccionada del al menos un amplificador de potencia de matriz, estando configurado el al menos un segundo conmutador de alta velocidad de TDMA para recibir una senal de RF de salida a partir del canalizador de FDMA y para transmitir la senal de RF de salida a partir del canalizador de FDMA a una entrada seleccionada del al menos un amplificador de potencia de matriz, y en donde cada entrada del al menos un amplificador de potencia de matriz se pone en correspondencia con una salida 25 previamente determinada del al menos un amplificador de potencia de matriz y cada salida previamente determinada esta acoplada con una antena correspondiente.
De acuerdo con uno o mas aspectos de la presente divulgacion, en donde el acoplamiento entre el canalizador de FDMA y el al menos un segundo conmutador de alta velocidad de TDMA y el acoplamiento entre el al menos un segundo conmutador de alta velocidad de TDMA y el al menos un amplificador de potencia de matriz estan 30 configurados para proporcionar un ancho de banda completo de la al menos una salida de canalizador a la antena correspondiente durante una duracion de una trama de acceso multiple por division en el tiempo.
De acuerdo con uno o mas aspectos de la presente divulgacion, en donde el al menos un modulo de radiodifusion sin conmutador es comun con mas de un segundo conmutador de alta velocidad de TDMA.
De acuerdo con uno o mas aspectos de la presente divulgacion, en donde el al menos un segundo conmutador de 35 alta velocidad de TDMA es comun con mas de un modulo de radiodifusion sin conmutador.
De acuerdo con uno o mas aspectos de la presente divulgacion, en donde el al menos un amplificador de potencia de matriz incluye una matriz de entrada y una matriz de salida en donde al menos el canalizador de FDMA, la matriz de entrada y al menos un segundo conmutador de alta velocidad de TDMA se integran en un modulo digital.
De acuerdo con uno o mas aspectos de la presente divulgacion, en donde el al menos un segundo conmutador de 40 alta velocidad de TDMA es un conmutador de baja potencia.
De acuerdo con uno o mas aspectos de la presente divulgacion, en donde el conmutador de baja potencia esta configurado para unas aplicaciones de radiofrecuencia de baja potencia de aproximadamente 0 dBm o menos.
De acuerdo con uno o mas aspectos de la presente divulgacion, que incluye adicionalmente un modulo de sincronizacion de tiempo que esta conectado con el al menos un primer conmutador de alta velocidad de TDMA, el 45 canalizador de FDMA y el al menos un segundo conmutador de alta velocidad de TDMA y, en donde la senal de RF de salida se emite a partir del al menos un modulo de radiodifusion sin conmutador a una frecuencia y una amplitud previamente determinadas basandose en el modulo de sincronizacion de tiempo.
De acuerdo con uno o mas aspectos de la presente divulgacion, en donde el modulo de sincronizacion de tiempo esta configurado para dar lugar a que un ancho de banda completo del canalizador de FDMA se emita al haz de 50 antena durante la duracion de una trama de tiempo de TDMA.
De acuerdo con uno o mas aspectos de la presente divulgacion, en donde el al menos un primer conmutador de alta velocidad de TDMA tiene al menos una primera entrada de conmutador que esta configurada para recibir la senal de
5
10
15
20
25
30
35
40
45
50
RF de entrada a partir de al menos una fuente de entrada que comprende una pluralidad de haces de entrada.
De acuerdo con uno o mas aspectos de la presente divulgacion, que incluye adicionalmente un primer convertidor de frecuencia que esta conectado entre la al menos una fuente de entrada y el al menos un primer conmutador de alta velocidad de TDMA y un segundo convertidor de frecuencia que esta conectado entre el al menos un primer conmutador de alta velocidad de TDMA y la al menos una entrada de canalizador del canalizador de FDMA.
De acuerdo con uno o mas aspectos de la presente divulgacion, que incluye adicionalmente un convertidor de frecuencia que esta conectado entre la primera salida de conmutador del al menos un primer conmutador de alta velocidad de TDMA y el canalizador de FDMA.
De acuerdo con uno o mas aspectos de la presente divulgacion, que incluye adicionalmente un convertidor de frecuencia que esta conectado entre la al menos una salida de canalizador del canalizador de FDMA y la segunda entrada de conmutador del al menos un segundo conmutador de alta velocidad de TDMA.
De acuerdo con uno o mas aspectos de la presente divulgacion, en donde el al menos un amplificador de potencia de matriz comprende una pluralidad de amplificadores de alta potencia.
De acuerdo con uno o mas aspectos de la presente divulgacion, que incluye adicionalmente un primer convertidor de frecuencia que esta conectado entre el al menos un segundo conmutador de alta velocidad de TDMA y el al menos un amplificador de potencia de matriz, y un segundo convertidor de frecuencia que esta conectado entre la al menos una salida de canalizador del canalizador de FDMA y el al menos un segundo conmutador de alta velocidad de TDMA.
De acuerdo con uno o mas aspectos de la presente divulgacion, un metodo de comunicaciones que incluye recibir una senal de radiofrecuencia (RF) de entrada a partir de al menos una fuente de entrada con al menos un primer conmutador de alta velocidad de acceso multiple por division en el tiempo (TDMA, time division multiple access), transmitir la senal de RF de entrada a partir del al menos un primer conmutador de alta velocidad de TDMA a un canalizador de acceso multiple por division en frecuencia (FDMA, frequency division multiple access), recibir una senal de RF de salida, a partir del canalizador de FDMA, con al menos un segundo conmutador de alta velocidad de TDMA, transmitir la senal de RF de salida a partir del al menos un segundo conmutador de alta velocidad de TDMA a una entrada seleccionada de al menos un amplificador de potencia de matriz, poner en correspondencia la senal de RF de salida a partir de la entrada seleccionada con una salida previamente determinada del amplificador de potencia de matriz, y emitir la senal de RF de salida al haz de antena que se corresponde con la salida previamente determinada del amplificador de potencia de matriz.
De acuerdo con uno o mas aspectos de la presente divulgacion, que incluye adicionalmente proporcionar un ancho de banda completo de la senal de RF de salida a partir del canalizador de FDMA a un haz de antena durante una duracion de una trama de acceso multiple por division en el tiempo.
De acuerdo con uno o mas aspectos de la presente divulgacion, que incluye adicionalmente convertir una frecuencia de la senal de RF de entrada con un convertidor de frecuencia que esta conectado entre el al menos un primer conmutador de alta velocidad de TDMA y el canalizador de FDMA.
De acuerdo con uno o mas aspectos de la presente divulgacion, que incluye adicionalmente convertir una frecuencia de la senal de RF de salida con un convertidor de frecuencia que esta conectado entre el canalizador de FDMA y el al menos un segundo conmutador de alta velocidad de TDMA.
De acuerdo con uno o mas aspectos de la presente divulgacion, que incluye adicionalmente convertir una frecuencia de la senal de RF de entrada con un primer convertidor de frecuencia que esta conectado entre la al menos una fuente de entrada y el al menos un primer conmutador de alta velocidad de TDMA, y convertir la senal de RF de entrada con un segundo convertidor de frecuencia que esta conectado entre el al menos un primer conmutador de alta velocidad de TDMA y el canalizador de FDMA.
De acuerdo con uno o mas aspectos de la presente divulgacion, que incluye adicionalmente convertir una frecuencia de la senal de RF de salida con un primer convertidor de frecuencia que esta conectado entre el canalizador de FDMA y el al menos un segundo conmutador de alta velocidad de TDMA, y convertir una frecuencia de la senal de RF de salida con un segundo convertidor de frecuencia que esta conectado entre el al menos un segundo conmutador de alta velocidad de TDMA y el al menos un amplificador de potencia de matriz.
De acuerdo con uno o mas aspectos de la presente divulgacion, que incluye adicionalmente emitir la senal de RF de salida a partir del al menos un amplificador de potencia de matriz a una frecuencia y una amplitud previamente determinadas basandose en una senal de temporizacion a partir de un modulo de sincronizacion de tiempo.
De acuerdo con uno o mas aspectos de la presente divulgacion, que incluye adicionalmente dar lugar a que un ancho de banda completo del canalizador de FDMA se emita al haz de antena durante la duracion de una trama de tiempo de TDMA basandose en la senal de temporizacion a partir del modulo de sincronizacion de tiempo.
Por lo tanto, se ha de entender que la divulgacion no se ha de limitar a las realizaciones especificas que se divulgan 5 y que se tiene por objeto que se incluyan modificaciones y otras realizaciones dentro del alcance de las reivindicaciones adjuntas. Ademas, a pesar de que las descripciones anteriores y los dibujos asociados describen algunas realizaciones a modo de ejemplo en el contexto de determinadas combinaciones ilustrativas de elementos y / o funciones, se deberia apreciar que se pueden proporcionar diferentes combinaciones de elementos y / o funciones por medio de implementaciones alternativas, sin apartarse del alcance de las reivindicaciones adjuntas.
10

Claims (15)

  1. 5
    10
    15
    20
    25
    30
    35
    40
    45
    50
    REIVINDICACIONES
    1. Un sistema de comunicaciones (100) que comprende:
    al menos un primer conmutador de alta velocidad de acceso multiple por division en el tiempo, TDMA, (105) que tiene una primera salida de conmutador (123);
    un canalizador de acceso multiple por division en frecuencia, FDMA, (111), que esta acoplado con la primera salida de conmutador (123) y que esta configurado para recibir una senal de radiofrecuencia (RF) de entrada a partir del al menos un primer conmutador de alta velocidad de TDMA (105), teniendo adicionalmente el canalizador de FDMA (111) al menos una salida de canalizador (117);
    al menos un amplificador de potencia de matriz (109) que tiene al menos una entrada (126) y al menos una salida (127); y
    al menos un segundo conmutador de alta velocidad de TDMA (108) que tiene una segunda entrada de conmutador (124) que esta acoplada con una respectiva de la al menos una salida de canalizador (117) y al menos una segunda salida de conmutador (125) que esta acoplada con una entrada correspondiente (126) del al menos un amplificador de potencia de matriz (109), estando configurado el al menos un segundo conmutador de alta velocidad de TDMA (108) para recibir una senal de RF de salida a partir del canalizador de FDMA (111) y para transmitir la senal de RF de salida a partir del canalizador de FDMA (111) a una entrada seleccionada (126) del al menos un amplificador de potencia de matriz;
    en donde cada entrada (126) del al menos un amplificador de potencia de matriz (109) se pone en correspondencia con una salida previamente determinada (127) del al menos un amplificador de potencia de matriz (109) y cada salida previamente determinada (127) esta acoplada con un haz de antena (110) correspondiente.
  2. 2. El sistema de comunicaciones (100) segun la reivindicacion 1, en donde el acoplamiento entre el canalizador de FDMA (111) y el al menos un segundo conmutador de alta velocidad de TDMA (108) y el acoplamiento entre el al menos un segundo conmutador de alta velocidad de TDMA (108) y el al menos un amplificador de potencia de matriz (109) estan configurados para proporcionar un ancho de banda completo de la al menos una salida de canalizador (117) al haz de antena correspondiente (110) durante una duracion de una trama de acceso multiple por division en el tiempo.
  3. 3. El sistema de comunicaciones (100) segun la reivindicacion 1 o 2, en donde el al menos un amplificador de potencia de matriz (109) es comun con mas de un segundo conmutador de alta velocidad de TDMA (108).
  4. 4. El sistema de comunicaciones (100) segun cualquiera de las reivindicaciones 1, 2 o 3, en donde el al menos un segundo conmutador de alta velocidad de TDMA (108) es comun con mas de un amplificador de potencia de matriz (109).
  5. 5. El sistema de comunicaciones (100) segun cualquiera de las reivindicaciones 1 - 4, en donde el al menos un segundo conmutador de alta velocidad (108) es un conmutador de baja potencia, en donde el conmutador de baja potencia esta configurado preferiblemente para unas aplicaciones de radiofrecuencia de baja potencia de aproximadamente 0 dBm o menos.
  6. 6. El sistema de comunicaciones (100) segun cualquiera de las reivindicaciones 1 - 5, que comprende adicionalmente un modulo de sincronizacion de tiempo (112B) que esta conectado con el al menos un primer conmutador de alta velocidad de TDMA (105), el canalizador de FDMA (111) y el al menos un segundo conmutador de alta velocidad de TDMA (108), en donde la senal de RF de salida se emite a partir del al menos un amplificador de potencia de matriz (109) a una frecuencia y una amplitud previamente determinadas basandose en el modulo de sincronizacion de tiempo (112B), y en donde el modulo de sincronizacion de tiempo (112B) esta configurado preferiblemente para dar lugar a que un ancho de banda completo del canalizador de FDMA (111) se emita al haz de antena (110) durante la duracion de una trama de tiempo de TDMA.
  7. 7. El sistema de comunicaciones (100) segun cualquiera de las reivindicaciones 1 - 6, que comprende
    adicionalmente un primer convertidor de frecuencia (401) que esta conectado entre al menos una fuente de entrada (103) y al menos una primera entrada de conmutador (122) del al menos un primer conmutador de alta velocidad de TDMA (105) y un segundo convertidor de frecuencia (402) que esta conectado entre la primera salida de conmutador (123) del al menos un primer conmutador de alta velocidad de TDMA (105) y el canalizador de FDMA (111).
  8. 8. El sistema de comunicaciones (100) segun cualquiera de las reivindicaciones 1 - 7, que comprende
    adicionalmente un convertidor de frecuencia (106) que esta conectado entre la primera salida de conmutador (123) del al menos un primer conmutador de alta velocidad de TDMA (105) y el canalizador de FDMA (111).
  9. 9. El sistema de comunicaciones (100) segun cualquiera de las reivindicaciones 1 - 8, que comprende
    5
    10
    15
    20
    25
    30
    35
    adicionalmente un convertidor de frecuencia (107) que esta conectado entre la al menos una salida de canalizador (117) del canalizador de FDMA (111) y la segunda entrada de conmutador (124) del al menos un segundo conmutador de alta velocidad de TDMA (108).
  10. 10. El sistema de comunicaciones (100) segun cualquiera de las reivindicaciones 1 - 9, que comprende adicionalmente un primer convertidor de frecuencia (404) que esta conectado entre la al menos una segunda salida de conmutador (125) del al menos un segundo conmutador de alta velocidad de TDMA (108) y el al menos un amplificador de potencia de matriz (109), y un segundo convertidor de frecuencia (403) que esta conectado entre el canalizador de FDMA (111) y la segunda entrada de conmutador (124) del al menos un segundo conmutador de alta velocidad de TDMA (108).
  11. 11. Un metodo de comunicaciones que comprende:
    recibir una senal de radiofrecuencia (RF) de entrada a partir de al menos una fuente de entrada (103) con al menos un primer conmutador de alta velocidad de TDMA (105);
    transmitir la senal de RF de entrada a partir del al menos un primer conmutador de alta velocidad de acceso multiple por division en el tiempo, TDMA, (105) a un canalizador de acceso multiple por division en frecuencia, FDMA, (111);
    recibir una senal de RF de salida, a partir del canalizador de FDMA (111), con al menos un segundo conmutador de alta velocidad de TDMA (108);
    transmitir la senal de RF de salida a partir del al menos un segundo conmutador de alta velocidad de TDMA (108) a una entrada seleccionada (126) de al menos un amplificador de potencia de matriz (109); poner en correspondencia la senal de RF de salida a partir de la entrada seleccionada (126) con una salida previamente determinada (127) del amplificador de potencia de matriz (109); y
    emitir la senal de RF de salida al haz de antena (110) que se corresponde con la salida previamente determinada (127) del amplificador de potencia de matriz (109).
  12. 12. El metodo segun la reivindicacion 11, que comprende adicionalmente proporcionar un ancho de banda completo de la senal de RF de salida a partir del canalizador de FDMA (111) a un haz de antena (110) durante una duracion de una trama de acceso multiple por division en el tiempo.
  13. 13. El metodo segun la reivindicacion 12, que comprende adicionalmente convertir una frecuencia de la senal de RF de entrada con un convertidor de frecuencia (106) que esta conectado entre el al menos un primer conmutador de alta velocidad de TDMA (105) y el canalizador de FdMA (111).
  14. 14. El metodo segun la reivindicacion 12 o 13, que comprende adicionalmente emitir la senal de RF de salida a partir del al menos un amplificador de potencia de matriz (109) a una frecuencia y una amplitud previamente determinadas basandose en una senal de temporizacion a partir de un modulo de sincronizacion de tiempo (112B).
  15. 15. El metodo segun la reivindicacion 14, que comprende adicionalmente dar lugar a que un ancho de banda completo del canalizador de FDMA (111) se emita al haz de antena (110) durante la duracion de una trama de tiempo de TDMA basandose en la senal de temporizacion a partir del modulo de sincronizacion de tiempo (112B), usando preferiblemente el sistema segun cualquiera de las reivindicaciones 1 - 10.
ES16173717.6T 2015-07-20 2016-06-09 Arquitectura de FDMA / TDMA novedosa usando canalizador y amplificador de potencia de matriz Active ES2676947T3 (es)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US14/803,269 US9801176B2 (en) 2015-07-20 2015-07-20 FDMA/TDMA architecture using channelizer and matrix power amplifier
US201514803269 2015-07-20

Publications (1)

Publication Number Publication Date
ES2676947T3 true ES2676947T3 (es) 2018-07-26

Family

ID=56131358

Family Applications (1)

Application Number Title Priority Date Filing Date
ES16173717.6T Active ES2676947T3 (es) 2015-07-20 2016-06-09 Arquitectura de FDMA / TDMA novedosa usando canalizador y amplificador de potencia de matriz

Country Status (7)

Country Link
US (1) US9801176B2 (es)
EP (1) EP3121975B1 (es)
JP (1) JP6769763B2 (es)
CN (1) CN106385275B (es)
CA (1) CA2930419C (es)
ES (1) ES2676947T3 (es)
RU (1) RU2709283C2 (es)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10193234B2 (en) * 2015-01-29 2019-01-29 Speedcast International Limited Method for upgrading a satellite antenna assembly and an associated upgradable satellite antenna assembly
US9848370B1 (en) * 2015-03-16 2017-12-19 Rkf Engineering Solutions Llc Satellite beamforming
EP3411950A1 (en) 2016-02-04 2018-12-12 Fraunhofer Gesellschaft zur Förderung der angewandten Forschung E.V. Matrix power amplifier
JP6385612B2 (ja) * 2016-03-02 2018-09-05 三菱電機株式会社 マルチビーム衛星通信システム
US10591524B2 (en) * 2017-08-14 2020-03-17 Rohde & Schwarz Gmbh & Co. Kg Measuring device and measuring method with multi-beam beamforming
RU2745111C1 (ru) * 2017-09-22 2021-03-22 Виасат, Инк. Гибкие внутриспутниковые маршруты сигналов
EP3490166B1 (en) * 2017-11-28 2020-12-30 Airbus Defence and Space Limited Beam hopping synchronisation system
CN108832986B (zh) * 2018-05-20 2021-03-16 北京工业大学 一种基于天地一体化的多源数据管控平台
EP4154429A2 (en) 2020-05-22 2023-03-29 Hughes Network Systems, LLC Next generation mobile satellite service (mss)

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4858225A (en) 1987-11-05 1989-08-15 International Telecommunications Satellite Variable bandwidth variable center-frequency multibeam satellite-switched router
US4931802A (en) 1988-03-11 1990-06-05 Communications Satellite Corporation Multiple spot-beam systems for satellite communications
US6018659A (en) * 1996-10-17 2000-01-25 The Boeing Company Airborne broadband communication network
US7327698B1 (en) * 1999-06-03 2008-02-05 The Directv Group, Inc. Method and system for providing satellite communications using on-orbit payload configuration and reconfiguration
US6434361B1 (en) * 1999-09-29 2002-08-13 Trw Inc. Synchronization burst processor for a processing satellite
US7266103B2 (en) * 2001-10-25 2007-09-04 Qualcomm Incorporated Controlling forward link traffic channel power
EP1429574A1 (en) * 2002-12-10 2004-06-16 Koninklijke KPN N.V. Method and system for notification
ES2396609T3 (es) 2003-01-28 2013-02-22 The Boeing Company Sistemas y métodos de procesamiento digital de datos de comunicaciones por satélite
WO2009144096A1 (en) * 2008-04-18 2009-12-03 Astrium Limited Modular digital processing system for telecommunications satellite payloads
FR2951885B1 (fr) * 2009-10-27 2011-11-25 Thales Sa Dispositif d'amplification multi-ports compense en presence de trafic
CN101895917B (zh) * 2010-07-22 2012-07-11 北京交大资产经营有限公司 一种测量切换中断时间的方法和设备
RU115592U1 (ru) * 2011-10-24 2012-04-27 Федеральное государственное унитарное предприятие "Научно-производственное предприятие "Полет" Система радиосвязи с подвижными объектами
US9596022B2 (en) 2012-10-02 2017-03-14 The Boeing Company Method and apparatus for routing IP packets in multi-beam satellite networks
CN104348757B (zh) * 2013-07-31 2018-03-16 华为技术有限公司 一种流表交互方法、交换机及系统
CN104113370B (zh) * 2014-07-09 2018-01-12 邦彦技术股份有限公司 一种卫星通信呼叫转移系统和方法

Also Published As

Publication number Publication date
US20170026961A1 (en) 2017-01-26
RU2709283C2 (ru) 2019-12-17
JP6769763B2 (ja) 2020-10-14
CN106385275A (zh) 2017-02-08
RU2016117585A3 (es) 2019-10-01
JP2017108375A (ja) 2017-06-15
CA2930419C (en) 2019-11-19
US9801176B2 (en) 2017-10-24
CN106385275B (zh) 2020-10-23
CA2930419A1 (en) 2017-01-20
EP3121975B1 (en) 2018-04-18
EP3121975A1 (en) 2017-01-25
RU2016117585A (ru) 2017-11-13

Similar Documents

Publication Publication Date Title
ES2676947T3 (es) Arquitectura de FDMA / TDMA novedosa usando canalizador y amplificador de potencia de matriz
CN106507466B (zh) 矩阵功率放大器、通信方法以及通信系统
ES2901210T3 (es) Ajuste de zonas de cobertura para adaptar comunicaciones vía satélite
US8340016B1 (en) Flexible forward and return capacity allocation in a hub-spoke satellite communication system
AU2014250066B2 (en) Laser relay for free space optical communications
US11811490B2 (en) Inband telemetry for a virtual transponder
ES2708780T3 (es) Conversión de señales en satélites de comunicaciones
US8953946B2 (en) High-bandwidth optical communications relay payload
CN108540201B (zh) 用于卫星上的虚拟应答器的方法和系统
ES2392034T3 (es) Sistema de emisión y recepción multipunto a bordo de un satélite
ES2626955T3 (es) Sistema y procedimiento de telecomunicación por satélite de cobertura terrestre con unos haces de antena múltiples que incluyen unos medios de reparto de capacidad variable entre los haces de antena
JP2003234684A (ja) 中間周波数応答ペイロード実装
US11888578B2 (en) Modular channelizer
ES2867930T3 (es) Arquitectura de carga útil de un satélite de telecomunicaciones
RU2810128C1 (ru) Способы для переключения между режимами работы систем формирования луча и спутников
AU2018205128A1 (en) Inband telemetry for a virtual transponder
AU2014203178A1 (en) Payload for a multibeam communication satellite of a hub -spoke system with receive and transmit switching pattern synchronized over a frame for flexible forward and return capacity allocation