EP3501030B1 - Surge arrester arrangement and method for its calibration - Google Patents

Surge arrester arrangement and method for its calibration Download PDF

Info

Publication number
EP3501030B1
EP3501030B1 EP16777669.9A EP16777669A EP3501030B1 EP 3501030 B1 EP3501030 B1 EP 3501030B1 EP 16777669 A EP16777669 A EP 16777669A EP 3501030 B1 EP3501030 B1 EP 3501030B1
Authority
EP
European Patent Office
Prior art keywords
arrester
surge
current
arrangement
surge arrester
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
EP16777669.9A
Other languages
German (de)
French (fr)
Other versions
EP3501030A1 (en
Inventor
Matthias Böhm
Dominik ERGIN
Guido HOLZMANN
Dennie Lange
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens Energy Global GmbH and Co KG
Original Assignee
Siemens Energy Global GmbH and Co KG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens Energy Global GmbH and Co KG filed Critical Siemens Energy Global GmbH and Co KG
Publication of EP3501030A1 publication Critical patent/EP3501030A1/en
Application granted granted Critical
Publication of EP3501030B1 publication Critical patent/EP3501030B1/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01CRESISTORS
    • H01C7/00Non-adjustable resistors formed as one or more layers or coatings; Non-adjustable resistors made from powdered conducting material or powdered semi-conducting material with or without insulating material
    • H01C7/10Non-adjustable resistors formed as one or more layers or coatings; Non-adjustable resistors made from powdered conducting material or powdered semi-conducting material with or without insulating material voltage responsive, i.e. varistors
    • H01C7/12Overvoltage protection resistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01CRESISTORS
    • H01C7/00Non-adjustable resistors formed as one or more layers or coatings; Non-adjustable resistors made from powdered conducting material or powdered semi-conducting material with or without insulating material
    • H01C7/10Non-adjustable resistors formed as one or more layers or coatings; Non-adjustable resistors made from powdered conducting material or powdered semi-conducting material with or without insulating material voltage responsive, i.e. varistors
    • H01C7/12Overvoltage protection resistors
    • H01C7/123Arrangements for improving potential distribution

Definitions

  • the invention relates to arrester assemblies and methods of manufacturing arrester assemblies.
  • arrester arrangements are used in electrical systems for protection against electrical overvoltages, in which resistor elements operating in a voltage-dependent manner are electrically connected in series. The number of electrical resistance elements determines the overvoltage from which the arrester arrangement is activated and allows a current to flow.
  • a surge arrester arrangement with a plurality of arrester columns is known.
  • the arrester columns each have a stack of varistor elements, which are braced by means of a tie rod, so that there is a fixed-angle association.
  • the invention is based on the object of specifying a method for producing an arrester arrangement which can carry a large electrical current flow in the event of an overvoltage and at the same time ensures safe operation.
  • At least one further surge arrester is produced by electrically connecting voltage-dependent resistor elements in series, the surge arrester and / or the at least one further surge arrester is provided with a tensioning system that adjusts the acting on the resistor elements Trapping force even after the surge arrester has been put into operation for the first time, the arrester arrangement is subjected to an electrical surge voltage, which leads to a reduction in the electrical resistance of the resistance elements and causes a current to flow through the surge arrester connected in parallel and the tensioning system (s) set in this way and the tensioning forces on the or the surge arresters are set in such a way that the currents or current profiles flowing through the surge arresters or those to the surge arrester Ren applied voltages or the inductance-related voltages induced in the surge arresters in the case of current flow are the same with a view to at least one predetermined criterion or are within a predetermined tolerance band.
  • a significant advantage of the method according to the invention is that the current-carrying capacity of the arrester arrangement can be selected to be almost as high as desired by - depending on the desired maximum current flow - a correspondingly large number of surge arresters is electrically connected in parallel.
  • Another essential advantage of the method according to the invention is that surge arresters connected in parallel can be cooled better than a single surge arrester, which would have to have a cross-sectional area twice as large, at least approximately twice as large, for the same current-carrying capacity.
  • Yet another essential advantage of the method according to the invention is that by means of the method according to the invention can ensure that the surge arresters connected in parallel each carry the same or at least approximately the same partial currents, since the tensioning system or systems can be optimally adjusted accordingly.
  • the inventive setting of the tensioning system (s) thus prevents the surge arresters connected in parallel from carrying current to different degrees in the event of an overvoltage and being subjected to different loads and, under certain circumstances, overloading of individual surge arresters and subsequent failure of the entire arrester arrangement.
  • resistance elements operating in a voltage-dependent manner there is generally the problem that a high flow of current leads to heating, which in turn reduces the electrical resistance even further and increases the current even further.
  • the tensioning system (s) are preferably set in such a way that measured values which indicate the temporal current increase in the currents flowing in the surge arresters - in the event of an overvoltage - are the same or are within a specified tolerance band.
  • clamping systems In the case of two or more clamping systems, these are preferably set individually so that the clamping forces differ.
  • measured values for the current rise in the surge arresters are formed by mathematical derivation according to time, which shows the current rise over time in the surge arresters - in the event of an overvoltage - Specify flowing currents, and the clamping system or systems are set in such a way that the measured values for the increase in current are the same or are within a specified tolerance band.
  • the method can be carried out in a particularly simple and therefore advantageous manner if a pulse current with a predetermined pulse rising edge is fed into the arrester arrangement and the currents or current curves flowing through the surge arresters, in particular current rise values over time, or voltages falling across the surge arresters or voltages induced in the surge arresters due to inductance are measured and the setting of the clamping system or systems is carried out on the basis of the measured values.
  • the voltage-dependent resistor elements are preferably mechanically clamped between two external electrical connection elements of the arrester arrangement or between one of the two outer electrical connection elements of the arrester arrangement and an external electrical contact element of the respective surge arrester.
  • the invention also relates to an arrester arrangement which comprises a surge arrester in which voltage-dependent resistor elements are electrically connected in series.
  • the arrester arrangement in addition to the one surge arrester, hereinafter referred to as the first surge arrester, has at least one further surge arrester, hereinafter referred to as the second surge arrester, in which voltage-dependent resistor elements are electrically connected in series, and the first and / or second surge arrester with a tensioning system are provided which enables adjustment of the clamping force acting on the resistance elements of the respective surge arrester even after the surge arrester has been put into operation for the first time.
  • the tensioning system (s) can be set individually and the tensioning forces on the surge arrester (s) can be set in such a way that the currents or current profiles flowing through the surge arresters or the voltages applied to the surge arresters or the inductance-related voltages induced in the surge arresters when current flows are overlooked at least one predetermined criterion are the same or lie within a predetermined tolerance band.
  • clamping systems In the case of two or more clamping systems, these are preferably set differently so that the clamping forces of the clamping systems differ.
  • the tensioning system (s) and the tensioning forces on the surge arrester (s) are set in such a way that measured values that indicate the temporal current increase in the currents flowing in the surge arrester - in the event of an overvoltage - are the same or are within a specified tolerance range.
  • the tensioning system (s) and the tensioning forces on the surge arrester (s) are set in such a way that the measured current rise values formed by mathematical derivation according to time and which indicate the temporal current rise in the currents flowing in the surge arresters - in the event of an overvoltage, are the same or are within a specified tolerance band.
  • the tensioning system (s) and the tensioning forces on the surge arrester (s) are set in such a way that voltages that drop on the surge arresters or voltages induced by inductance in the surge arresters when current flows are the same or are within a specified tolerance range.
  • the resistance elements of the surge arrester can be placed on top of one another, either alone or together with intermediate plates, to form a stack of panes.
  • the disk stacks of at least two surge arresters are arranged parallel to one another on the same side of a common carrier, in particular a common carrier plate which forms an electrical connection for the arrester arrangement.
  • the disk stacks of at least two surge arresters are arranged on opposite sides of a common carrier, in particular a common carrier plate which forms an electrical connection for the arrester arrangement.
  • the two stacks of disks are preferably arranged coaxially.
  • the voltage-dependent resistor elements are mechanically clamped between two outer electrical connection elements of the arrester arrangement or between one of the two outer electrical connection elements of the arrester arrangement and an outer contact element of the respective surge arrester.
  • the invention also relates to a switching unit, in particular a DC switching unit, with a switching element, in particular a semiconductor switch, and an arrester arrangement connected in parallel.
  • a switching unit in particular a DC switching unit
  • a switching element in particular a semiconductor switch
  • an arrester arrangement connected in parallel.
  • the arrester arrangement is preferably designed for a working voltage of the switching unit between 400 and 800 kV.
  • disk-shaped, voltage-dependent resistor elements 20 are stacked on top of one another to form a disk stack 30.
  • the resistance elements 20 can be stacked directly on top of one another or - as in FIG Figure 1 - are separated from one another by metallic intermediate plates 40.
  • the stack of wafers 30 is placed on a common carrier plate 100 of the arrester arrangement 5, and an outer contact element 50 is placed on the end of the stack remote from the carrier plate 100.
  • the common carrier plate 100 and the outer contact element 50 of the first surge arrester 10a each form an outer electrical connection element of the arrester arrangement 5.
  • the tensioning system 60 includes two tensioning elements 70, each of which includes a threaded rod 71, a spring 72 and a nut 73.
  • the clamping elements 70 are each assembled by one end of the threaded rod 71 is passed through a hole in the stack of disks 30 and screwed to the common carrier plate 100 of the arrester arrangement 5.
  • the spring 72 is placed on the other end of the threaded rod 71 and is then pressed onto the outer contact element 50 of the surge arrester 10a by screwing the nut 73 on.
  • surge arresters 10b and 10c are produced in a corresponding manner by stacking corresponding disk stacks 30 of disk-shaped, voltage-dependent resistor elements 20 and metal intermediate plates 40 on top of one another and each being provided with a surge arrester-specific tensioning system 60.
  • the three surge arresters 10a, 10b and 10c are connected electrically in parallel, in that the ends of the disk stacks remote from the common carrier plate 100 or the outer contact elements 50 are connected with conductive connecting lines; in the Figure 1 the connection line between the first surge arrester 10a and the second surge arrester 10b is identified with the reference number 110 and the connection line between the second surge arrester 10b and the third surge arrester 10c with the reference number 111.
  • the voltage systems 60 which in the embodiment according to Figure 1 each comprising two tensioning elements 70 can each be set individually so that each surge arrester 10a, 10b and 10c or each stack of panes 30 can be tensioned or pressed onto one another with an individually adjustable tensioning force. It is thus possible, by adjusting the clamping systems 60, to individually influence the contact resistances between the resistance elements 20 of the disk stacks 30.
  • the connecting lines 110 and 111 are preferably flexible in order to ensure that the surge arresters remain mechanically decoupled and the individual adjustability of the tensioning systems is not hindered.
  • the Figure 2 shows the arrester arrangement 5 according to FIG Figure 1 after a voltage source 200 has been connected to the electrical connections 5a and 5b of the arrester arrangement 5.
  • the voltage source 200 makes it possible to feed a pulse current Ip into the arrester arrangement 5 by applying overvoltage pulses which bring the resistance elements 20 of the surge arresters 10a, 10b and 10c into a low-resistance state.
  • a current measuring device 210 is provided for measuring the pulse current Ip; Further current measuring devices 211 and 212 are provided for measuring the currents within the arrester arrangement 5.
  • the current measuring device 211 is electrically connected to the connecting line 111 and thus directly measures the current I3 which flows through the third surge arrester 10c in the event of an overvoltage.
  • the ammeter 212 is connected to the connecting line 111 which connects the contact element 50 of the second surge arrester 10b with the contact element 50 of the first surge arrester 10a connects.
  • the current measuring device 212 thus measures the current sum from the current I3, which flows through the third surge arrester 10c, and the current I2, which flows through the second surge arrester 10b.
  • the measured values of the three ammeters 210, 211 and 212 are evaluated.
  • the Figure 4 shows the current waveforms of the three currents I1, I2 and I3, which flow through the three surge arresters 10a, 10b and 10c according to FIG Figure 2 flow. It can be seen that before the tensioning systems 60 are optimally set, the current curves differ, in particular have different current rise values or current rise edges.
  • the current rising edges of the three currents I1, I2 and I3 are in the Figure 4 identified by the reference characters FL1, FL2 and FL3 and run differently steep.
  • the production of the arrester arrangement 5 is according to FIG Figure 2 closed.
  • the current measuring devices 210, 211 and 212 as well as the voltage source 200 can then be disconnected.
  • the Figure 5 shows the arrester arrangement 5 according to FIG Figure 1 , after a voltage source 200 for feeding a pulse current Ip to the electrical connections 5a and 5b of the arrester arrangement 5 has been connected.
  • a pulse current with current rising edges Fp is generated, as exemplified in FIG Figure 6 is shown.
  • the current Ip which is fed in at the electrical connection 5a, will flow through the three surge arresters 10a, 10b and 10c and thereby lead to a voltage drop across the surge arresters; the corresponding voltages are in the Figures 5 and 7th marked with the reference symbols U1, U2 and U3.
  • the voltages U1, U2 and U3, which are measured with three voltage measuring devices 220, 221 and 222, are each composed of the ohmic voltage drop, which is based on the ohmic resistance of the disk stack 30 or the contact resistances, as well as the induced voltage that is induced due to the current rising edge Fp of the pulse current Ip and the inductances of the surge arrester.
  • U1 I1 ⁇ R1 + L1 ⁇ dI1 / dt
  • U2 I2 ⁇ R2 + L2 ⁇ dI2 / dt
  • U3 I3 ⁇ R3 + L3 ⁇ dI3 / dt
  • R1 denotes the ohmic resistance
  • L1 denotes the inductance of the first surge arrester 10a
  • R2 denotes the ohmic resistance
  • L2 denotes the inductance of the second surge arrester 10b
  • R3 denotes the ohmic resistance
  • L3 denotes the inductance of the third surge arrester 10c.
  • L1 ⁇ dI1 / dt, L2-d21 / dt or L3-dI3 / dt describes the voltages Ui1, Ui2 and Ui3 induced in the surge arresters 10a, 10b and 10c.
  • the induced voltages Ui1, Ui2 and Ui3 can be measured by measuring the voltage values after the steep voltage edges have occurred.
  • the Figure 7 shows the course of the three voltages U1, U2 and U3 as a function of time over time t. It can be seen that in the initial state before an optimal setting of the clamping systems, the voltages U1, U2 and U3 will be of different sizes, since the clamping force of the clamping systems has not yet been adjusted.
  • the setting of the tensioning systems 60 is completed and the method for producing the arrester arrangement 5 is completed.
  • the voltage source 200 can subsequently be disconnected from the arrester arrangement 5, as can the three voltage measuring devices 220, 221 and 222 with which the three voltages U1, U2 and U3 have been measured.
  • FIG. 11 shows an embodiment of an arrester arrangement in which the tensioning systems 60 of the surge arresters 10a, 10b and 10c are not mounted on a screw system as in the embodiment according to FIGS Figures 1 to 6 based on a pneumatic system. So in the Figure 8 recognize that the clamping systems 60 each have fluid containers 75 which can be pressurized and which are fed by a central pump 76.
  • the fluid containers 75 can each be individually controlled and individually adjusted with regard to the clamping force acting on the surge arrester, so that each of the clamping systems 60 has an individual pressing force or clamping force F1, F2 or F3 on the assigned surge arrester 10a, 10b or 10c can exercise.
  • the optimal setting of the tensioning systems 60 or the setting of the optimal pressure in the fluid containers 75 is preferably carried out by evaluating current measured values, as exemplified in connection with the Figures 3 and 4 has been explained, or by evaluating measured voltage values, as exemplified in connection with the Figures 6 and 7 has been explained.
  • the common carrier plate 100 and the outer contact element 50 of the third surge arrester 10c each form an outer electrical connection element of the arrester arrangement 5.
  • the arrangement of the connection elements or of the current input and current output on different sides of the arrester arrangement 5 advantageously balances the current flow paths currents flowing through the surge arresters.
  • the Figure 9 shows an embodiment of an arrester arrangement 5, in which surge arresters 10d and 10e are each arranged in pairs, namely - with respect to their longitudinal axis or with respect to the longitudinal axis of the respective disk stack 30 - coaxially to one another.
  • a common carrier plate 100 of the arrester arrangement 5 is arranged in each case between the surge arresters 10d and 10e.
  • the connecting lines 120 are preferably flexible so that the individual adjustability of the tensioning systems 60 is not hindered; the connecting lines 120 are formed by preferably flexible electrical cables.
  • the arrester arrangement 5 has a current input E5 and two current outputs A5a and A5b.
  • the current input E5 and the two current outputs A5a and A5b are arranged on the same side of the arrester arrangement 5, so that the current paths through the individual surge arresters are of unequal length;
  • this path difference plays because of the individual setting of the clamping systems 60 and the individual setting of the clamping forces F1 to F6, as exemplified in connection with the Figures 2 to 7 has been explained, for the electrical load of the surge arrester is irrelevant.
  • FIG. 11 shows an embodiment of an arrester arrangement in which the surge arresters are arranged as in the embodiment according to FIG Figure 9 .
  • the current outputs A5a and A5b are on a different side than the current input E5.
  • the arrangement of the current input and current outputs on different sides of the arrester arrangement leads in an advantageous manner to a balancing of the current flow paths of the currents flowing through the surge arrester.
  • the current path from the current input E5 to the current outputs A5a and A5b is largely independent of which surge arrester the respective partial current flows through.
  • the Figure 11 shows an embodiment of an arrester arrangement in which the coaxially arranged pairs of surge arresters 10d and 10e each share a common tensioning system 60. It can be seen that the threaded rods 71 each brace a pair of surge arresters 10d and 10e.
  • the Figure 12 shows an arrester arrangement 5, which depends on the arrangement of the surge arresters and the arrangement of the tensioning systems 60 of the arrester arrangement 5 according to FIG Figure 11 is equivalent to.
  • the current input E5 and the current outputs A5a and A5b are located on different sides of the arrester arrangement, as is also the case in the exemplary embodiment according to FIG Figure 10 is the case, whereby it is achieved in an advantageous manner that the current path of the partial currents through the arrester arrangement 5 is largely independent of which surge arrester the respective partial current flows through.
  • the Figure 13 shows an arrester arrangement 5 with twelve surge arresters 10f.
  • the surge arresters 10f are arranged in pairs, namely coaxially to one another in such a way that the longitudinal axes of the disk stacks 30 are arranged coaxially in each pair.
  • Three of the pairs lie on one side of a common carrier plate 100 of the arrester arrangement, and three lie on the other side.
  • the arrangement of the pairs is such that two pairs are arranged coaxially to one another.
  • the connecting lines 120 are preferably flexible so that the individual adjustability of the tensioning systems 60 is not hindered; the connecting lines 120 are preferably formed by flexible electrical cables.
  • the arrester arrangement 5 has two current inputs E5a and E5b, which are arranged on one side of the arrester arrangement 5. On the other side of the arrester arrangement 5 there are three current outputs A5a, A5b and A5c.
  • the current inputs E5a and E5b are connected to one in the Figure 13 Busbar not shown short-circuited, the same applies to the three current outputs A5a, A5b and A5c.
  • the large number of current inputs and current outputs advantageously ensures that the partial currents flowing through the surge arrester 10f are at least approximately the same size. Any deviations can be reduced by optimally setting the clamping systems 60, as in connection with the Figures 2 to 7 has been described.

Description

Die Erfindung bezieht sich auf Ableiteranordnungen und Verfahren zum Herstellen von Ableiteranordnungen.The invention relates to arrester assemblies and methods of manufacturing arrester assemblies.

In elektrischen Systemen werden bekanntermaßen zum Schutz vor elektrischen Überspannungen Ableiteranordnungen eingesetzt, bei denen spannungsabhängig arbeitende Widerstandselemente elektrisch in Reihe geschaltet sind. Die Anzahl der elektrischen Widerstandselemente legt die Überspannung fest, ab der die Ableiteranordnung aktiviert wird und einen Stromfluss durchlässt.It is known that arrester arrangements are used in electrical systems for protection against electrical overvoltages, in which resistor elements operating in a voltage-dependent manner are electrically connected in series. The number of electrical resistance elements determines the overvoltage from which the arrester arrangement is activated and allows a current to flow.

Aus der Europäischen Patentschrift EP 1 977 434 B1 ist ein Verfahren zum Herstellen einer Ableiteranordnung mit den Merkmalen gemäß dem Oberbegriff des Patentanspruchs 1 bekannt.From the European patent EP 1 977 434 B1 a method for producing an arrester arrangement having the features according to the preamble of claim 1 is known.

Aus der internationalen Patentanmeldung WO 2010/010067 A1 ist eine Überspannungsableiteranordnung mit mehreren Ableitersäulen bekannt. Die Ableitersäulen weisen jeweils einen Stapel von Varistorelementen auf, die mittels eines Zugankers verspannt sind, so dass ein winkelstarrer Verband vorliegt.From the international patent application WO 2010/010067 A1 a surge arrester arrangement with a plurality of arrester columns is known. The arrester columns each have a stack of varistor elements, which are braced by means of a tie rod, so that there is a fixed-angle association.

Der Erfindung liegt die Aufgabe zugrunde, ein Verfahren zum Herstellen einer Ableiteranordnung anzugeben, die einen großen elektrischen Stromfluss im Falle einer Überspannung führen kann und gleichzeitig einen sicheren Betrieb gewährleistet.The invention is based on the object of specifying a method for producing an arrester arrangement which can carry a large electrical current flow in the event of an overvoltage and at the same time ensures safe operation.

Diese Aufgabe wird erfindungsgemäß durch ein Verfahren mit den Merkmalen gemäß Patentanspruch 1 gelöst. Vorteilhafte Ausgestaltungen des erfindungsgemäßen Verfahrens sind in Unteransprüchen angegeben.According to the invention, this object is achieved by a method having the features according to patent claim 1. Advantageous refinements of the method according to the invention are specified in the subclaims.

Danach ist vorgesehen, dass zusätzlich zu einem Überspannungsableiter mindestens ein weiterer Überspannungsableiter hergestellt wird, indem spannungsabhängig arbeitende Widerstandselemente elektrisch in Reihe geschaltet werden, der Überspannungsableiter und/oder der zumindest eine weitere Überspannungsableiter mit einem Spannsystem versehen wird, das ein Verstellen der auf die Widerstandselemente einwirkenden Einklemmkraft auch nach der erstmaligen Inbetriebnahme des Überspannungsableiters ermöglicht, die Ableiteranordnung mit einer elektrischen Überspannung beaufschlagt wird, die zu einer Reduktion des elektrischen Widerstands der Widerstandselemente führt und einen Stromfluss durch die parallel geschalteten Überspannungsableiter hervorruft und das oder die Spannsysteme derart eingestellt und die Spannkräfte auf den oder die Überspannungsableiter derart eingestellt werden, dass die durch die Überspannungsableiter fließenden Ströme oder Stromverläufe oder die an den Überspannungsableitern anliegenden Spannungen oder die induktivitätsbedingt in den Überspannungsableitern bei Stromfluss induzierten Spannungen mit Blick auf zumindest ein vorgegebenes Kriterium gleich sind oder innerhalb eines vorgegebenen Toleranzbandes liegen.It is then provided that in addition to a surge arrester, at least one further surge arrester is produced by electrically connecting voltage-dependent resistor elements in series, the surge arrester and / or the at least one further surge arrester is provided with a tensioning system that adjusts the acting on the resistor elements Trapping force even after the surge arrester has been put into operation for the first time, the arrester arrangement is subjected to an electrical surge voltage, which leads to a reduction in the electrical resistance of the resistance elements and causes a current to flow through the surge arrester connected in parallel and the tensioning system (s) set in this way and the tensioning forces on the or the surge arresters are set in such a way that the currents or current profiles flowing through the surge arresters or those to the surge arrester Ren applied voltages or the inductance-related voltages induced in the surge arresters in the case of current flow are the same with a view to at least one predetermined criterion or are within a predetermined tolerance band.

Ein wesentlicher Vorteil des erfindungsgemäßen Verfahrens ist darin zu sehen, dass die Stromtragfähigkeit der Ableiteranordnung quasi beliebig hoch gewählt werden kann, indem - je nach gewünschtem maximalem Stromfluss - eine entsprechend große Anzahl an Überspannungsableitern elektrisch parallel geschaltet wird.A significant advantage of the method according to the invention is that the current-carrying capacity of the arrester arrangement can be selected to be almost as high as desired by - depending on the desired maximum current flow - a correspondingly large number of surge arresters is electrically connected in parallel.

Ein weiterer wesentlicher Vorteil des erfindungsgemäßen Verfahrens ist darin zu sehen, dass sich parallel geschaltete Überspannungsableiter besser kühlen lassen als ein einziger Überspannungsableiter, der für dieselbe Stromtragfähigkeit eine doppelt so große, zumindest näherungsweise doppelt so große, Querschnittsfläche aufweisen müsste.Another essential advantage of the method according to the invention is that surge arresters connected in parallel can be cooled better than a single surge arrester, which would have to have a cross-sectional area twice as large, at least approximately twice as large, for the same current-carrying capacity.

Noch ein weiterer wesentlicher Vorteil des erfindungsgemäßen Verfahrens besteht darin, dass sich durch die erfindungsgemäß vorgesehenen Verfahrensschritte gewährleisten lässt, dass die parallel geschalteten Überspannungsableiter jeweils gleiche oder zumindest näherungsweise gleiche Teilströme führen, da das oder die Spannsysteme entsprechend optimal eingestellt werden können. Durch das erfindungsgemäß vorgesehene Einstellen des oder der Spannsysteme lässt sich somit vermeiden, dass die parallel geschalteten Überspannungsableiter im Falle einer Überspannung in unterschiedlichem Maße Strom führen und unterschiedlich belastet werden und unter Umständen eine Überlastung einzelner Überspannungsableiter und nachfolgend ein Ausfall der ganzen Ableiteranordnung auftritt. Bei spannungsabhängig arbeitenden Widerstandselementen besteht im Allgemeinen nämlich das Problem, dass ein hoher Stromfluss zu einer Erwärmung führt, durch die wiederum der elektrische Widerstand noch weiter reduziert und der Strom noch weiter erhöht wird. Wie erläutert, lässt sich eine asymmetrische Verteilung der Teilströme in den parallel geschalteten Überspannungsableitern mit der erfindungsgemäß vorgesehenen Einstellung der Spannsysteme vermeiden, so dass alle parallel geschalteten Überspannungsableiter gleich oder zumindest fast gleich belastet werden und eine stromflussbedingte Temperaturerhöhung in allen Überspannungsableitern den gleichen oder zumindest näherungsweise den gleichen Effekt hat.Yet another essential advantage of the method according to the invention is that by means of the method according to the invention can ensure that the surge arresters connected in parallel each carry the same or at least approximately the same partial currents, since the tensioning system or systems can be optimally adjusted accordingly. The inventive setting of the tensioning system (s) thus prevents the surge arresters connected in parallel from carrying current to different degrees in the event of an overvoltage and being subjected to different loads and, under certain circumstances, overloading of individual surge arresters and subsequent failure of the entire arrester arrangement. In the case of resistance elements operating in a voltage-dependent manner, there is generally the problem that a high flow of current leads to heating, which in turn reduces the electrical resistance even further and increases the current even further. As explained, an asymmetrical distribution of the partial currents in the surge arresters connected in parallel can be avoided with the adjustment of the tensioning systems provided according to the invention, so that all surge arresters connected in parallel are loaded equally or at least almost equally and a temperature increase in all surge arresters due to the flow of current is the same or at least approximately the same has the same effect.

Das oder die Spannsysteme werden vorzugsweise derart einge-stellt, dass Messwerte, die den zeitlichen Stromanstieg der in den Überspannungsableitern - bei Überspannung - fließenden Ströme mittelbar oder unmittelbar angeben, gleich sind oder innerhalb eines vorgegebenen Toleranzbandes liegen.The tensioning system (s) are preferably set in such a way that measured values which indicate the temporal current increase in the currents flowing in the surge arresters - in the event of an overvoltage - are the same or are within a specified tolerance band.

Im Falle von zwei oder mehr Spannsystemen werden diese vorzugsweise individuell eingestellt, so dass sich die Spannkräfte unterscheiden.In the case of two or more clamping systems, these are preferably set individually so that the clamping forces differ.

Bei einer als besonders vorteilhaft angesehenen Variante ist vorgesehen, dass durch mathematisches Ableiten nach der Zeit Stromanstiegsmesswerte gebildet werden, die den zeitlichen Stromanstieg der in den Überspannungsableitern - bei Überspannung - fließenden Ströme angeben, und das oder die Spannsysteme derart eingestellt werden, dass die Stromanstiegsmesswerte gleich sind oder innerhalb eines vorgegebenen Toleranzbandes liegen.In a variant that is considered to be particularly advantageous, it is provided that measured values for the current rise in the surge arresters are formed by mathematical derivation according to time, which shows the current rise over time in the surge arresters - in the event of an overvoltage - Specify flowing currents, and the clamping system or systems are set in such a way that the measured values for the increase in current are the same or are within a specified tolerance band.

Es ist vorgesehen, dass bei Stromfluss an den Überspannungsableitern abfallende Spannungen oder induktivitätsbedingt in den Überspannungsableitern induzierte Spannungen unter Bildung von Spannungsmesswerten gemessen werden und das oder die Spannsysteme derart eingestellt werden, dass die Spannungsmesswerte gleich sind oder innerhalb eines vorgegebenen Toleranzbandes liegen.It is provided that when current flows across the surge arresters, falling voltages or inductance-induced voltages induced in the surge arresters are measured with the formation of measured voltage values and that the tensioning system or systems are set in such a way that the measured voltage values are the same or are within a specified tolerance range.

Besonders einfach und damit vorteilhaft lässt sich das Verfahren durchführen, wenn in die Ableiteranordnung ein Pulsstrom mit einer vorgegebenen Pulsanstiegsflanke eingespeist wird und die durch die Überspannungsableiter fließenden Ströme oder Stromverläufe, insbesondere zeitliche Stromanstiegswerte, oder an den Überspannungsableitern abfallende Spannungen oder induktivitätsbedingt in den Überspannungsableitern induzierte Spannungen gemessen werden und das Einstellen des oder der Spannsysteme anhand der Messwerte erfolgt.The method can be carried out in a particularly simple and therefore advantageous manner if a pulse current with a predetermined pulse rising edge is fed into the arrester arrangement and the currents or current curves flowing through the surge arresters, in particular current rise values over time, or voltages falling across the surge arresters or voltages induced in the surge arresters due to inductance are measured and the setting of the clamping system or systems is carried out on the basis of the measured values.

Im Rahmen der Herstellung des Überspannungsableiters und/oder des zumindest einen weiteren Überspannungsableiters werden vorzugsweise die spannungsabhängig arbeitenden Widerstandselemente zwischen zwei äußeren elektrischen Anschlusselementen der Ableiteranordnung oder zwischen einem der zwei äußeren elektrischen Anschlusselemente der Ableiteranordnung und einem äußeren elektrischen Kontaktelement des jeweiligen Überspannungsableiters mechanisch eingeklemmt.As part of the manufacture of the surge arrester and / or the at least one further surge arrester, the voltage-dependent resistor elements are preferably mechanically clamped between two external electrical connection elements of the arrester arrangement or between one of the two outer electrical connection elements of the arrester arrangement and an external electrical contact element of the respective surge arrester.

Die Erfindung bezieht sich darüber hinaus auf eine Ableiteranordnung, die einen Überspannungsableiter umfasst, bei dem spannungsabhängig arbeitende Widerstandselemente elektrisch in Reihe geschaltet sind.The invention also relates to an arrester arrangement which comprises a surge arrester in which voltage-dependent resistor elements are electrically connected in series.

Bezüglich einer solchen Ableiteranordnung sind erfindungsgemäß die Merkmale des Anspruch 3 vorgesehen. Es ist vorgesehen, dass die Ableiteranordnung zusätzlich zu dem einen Überspannungsableiter, nachfolgend erster Überspannungsableiter genannt, mindestens einen weiteren Überspannungsableiter, nachfolgend zweiter Überspannungsableiter genannt, aufweist, bei dem spannungsabhängig arbeitende Widerstandselemente elektrisch in Reihe geschaltet sind, und der erste und/oder zweite Überspannungsableiter mit einem Spannsystem versehen sind, das ein Verstellen der auf die Widerstandselemente des jeweiligen Überspannungsableiters einwirkenden Einklemmkraft auch nach der erstmaligen Inbetriebnahme des Überspannungsableiters ermöglicht. Dabei können das oder die Spannsysteme individuell derart eingestellt und die Spannkräfte auf den oder die Überspannungsableiter derart eingestellt sein, dass die durch die Überspannungsableiter fließenden Ströme oder Stromverläufe oder die an den Überspannungsableitern anliegenden Spannungen oder die induktivitätsbedingt in den Überspannungsableitern bei Stromfluss induzierten Spannungen mit Blick auf zumindest ein vorgegebenes Kriterium gleich sind oder innerhalb eines vorgegebenen Toleranzbandes liegen.With regard to such an arrester arrangement, the features of claim 3 are provided according to the invention. It is provided that the arrester arrangement, in addition to the one surge arrester, hereinafter referred to as the first surge arrester, has at least one further surge arrester, hereinafter referred to as the second surge arrester, in which voltage-dependent resistor elements are electrically connected in series, and the first and / or second surge arrester with a tensioning system are provided which enables adjustment of the clamping force acting on the resistance elements of the respective surge arrester even after the surge arrester has been put into operation for the first time. The tensioning system (s) can be set individually and the tensioning forces on the surge arrester (s) can be set in such a way that the currents or current profiles flowing through the surge arresters or the voltages applied to the surge arresters or the inductance-related voltages induced in the surge arresters when current flows are overlooked at least one predetermined criterion are the same or lie within a predetermined tolerance band.

Bezüglich der Vorteile der erfindungsgemäßen Ableiteranordnung sei auf die obigen Ausführungen im Zusammenhang mit dem erfindungsgemäßen Herstellungsverfahren verwiesen.With regard to the advantages of the arrester arrangement according to the invention, reference is made to the above statements in connection with the manufacturing method according to the invention.

Im Falle von zwei oder mehr Spannsystemen sind diese vorzugsweise unterschiedlich eingestellt, so dass sich die Spannkräfte der Spannsysteme unterscheiden.In the case of two or more clamping systems, these are preferably set differently so that the clamping forces of the clamping systems differ.

Das oder die Spannsysteme und die Spannkräfte auf den oder die Überspannungsableiter sind derart eingestellt, dass Messwerte, die den zeitlichen Stromanstieg der in den Überspannungsableitern - bei Überspannung - fließenden Ströme mittelbar oder unmittelbar angeben, gleich sind oder innerhalb eines vorgegebenen Toleranzbandes liegen.The tensioning system (s) and the tensioning forces on the surge arrester (s) are set in such a way that measured values that indicate the temporal current increase in the currents flowing in the surge arrester - in the event of an overvoltage - are the same or are within a specified tolerance range.

Alternativ oder zusätzlich kann vorgesehen sein, dass das oder die Spannsysteme und die Spannkräfte auf den oder die Überspannungsableiter derart eingestellt sind, dass durch mathematisches Ableiten nach der Zeit gebildete Stromanstiegsmesswerte, die den zeitlichen Stromanstieg der in den Überspannungsableitern - bei Überspannung - fließenden Ströme angeben, gleich sind oder innerhalb eines vorgegebenen Toleranzbandes liegen.As an alternative or in addition, it can be provided that the tensioning system (s) and the tensioning forces on the surge arrester (s) are set in such a way that the measured current rise values formed by mathematical derivation according to time and which indicate the temporal current rise in the currents flowing in the surge arresters - in the event of an overvoltage, are the same or are within a specified tolerance band.

Alternativ oder zusätzlich sind das oder die Spannsysteme und die Spannkräfte auf den oder die Überspannungsableiter derart eingestellt, dass an den Überspannungsableitern bei Stromfluss abfallende Spannungen oder induktivitätsbedingt in den Überspannungsableitern bei Stromfluss induzierte Spannungen gleich sind oder innerhalb eines vorgegebenen Toleranzbandes liegen.Alternatively or in addition, the tensioning system (s) and the tensioning forces on the surge arrester (s) are set in such a way that voltages that drop on the surge arresters or voltages induced by inductance in the surge arresters when current flows are the same or are within a specified tolerance range.

Die Widerstandselemente der Überspannungsableiter können allein oder gemeinsam mit zwischenliegenden Zwischenplatten jeweils unter Bildung eines Scheibenstapels aufeinander liegen.The resistance elements of the surge arrester can be placed on top of one another, either alone or together with intermediate plates, to form a stack of panes.

Vorteilhaft ist es, wenn die Scheibenstapel zumindest zweier Überspannungsableiter, insbesondere die des ersten und zweiten Überspannungsableiters, parallel nebeneinander auf derselben Seite eines gemeinsamen Trägers, insbesondere einer gemeinsamen Trägerplatte, die einen elektrischen Anschluss der Ableiteranordnung bildet, angeordnet sind.It is advantageous if the disk stacks of at least two surge arresters, in particular those of the first and second surge arresters, are arranged parallel to one another on the same side of a common carrier, in particular a common carrier plate which forms an electrical connection for the arrester arrangement.

Alternativ oder zusätzlich kann vorgesehen sein, dass die Scheibenstapel zumindest zweier Überspannungsableiter auf gegenüberliegenden Seiten eines gemeinsamen Trägers, insbesondere einer gemeinsamen Trägerplatte, die einen elektrischen Anschluss der Ableiteranordnung bildet, angeordnet sind. Die zwei Scheibenstapel sind vorzugsweise koaxial angeordnet.Alternatively or additionally, it can be provided that the disk stacks of at least two surge arresters are arranged on opposite sides of a common carrier, in particular a common carrier plate which forms an electrical connection for the arrester arrangement. The two stacks of disks are preferably arranged coaxially.

Auch wird es als vorteilhaft angesehen, wenn bei dem Überspannungsableiter und/oder bei dem zumindest einen weiteren Überspannungsableiter die spannungsabhängig arbeitenden Widerstandselemente zwischen zwei äußeren elektrischen Anschlusselementen der Ableiteranordnung oder zwischen einem der zwei äußeren elektrischen Anschlusselemente der Ableiteranordnung und einem äußeren Kontaktelement des jeweiligen Überspannungsableiters mechanisch eingeklemmt sind.It is also considered to be advantageous if, in the surge arrester and / or in the at least one further surge arrester, the voltage-dependent resistor elements are mechanically clamped between two outer electrical connection elements of the arrester arrangement or between one of the two outer electrical connection elements of the arrester arrangement and an outer contact element of the respective surge arrester.

Die Erfindung bezieht sich darüber hinaus auf eine Schalteinheit, insbesondere eine Gleichstromschalteinheit, mit einem Schaltelement, insbesondere einem Halbleiterschalter, und einer parallel geschalteten Ableiteranordnung. Erfindungsgemäß ist bezüglich der Ableiteranordnung vorgesehen, dass diese so ausgestaltet bzw. so hergestellt worden ist, wie es oben eingehend erläutert worden ist. Die Ableiteranordnung ist vorzugsweise für eine Arbeitsspannung der Schalteinheit zwischen 400 und 800 kV ausgelegt.The invention also relates to a switching unit, in particular a DC switching unit, with a switching element, in particular a semiconductor switch, and an arrester arrangement connected in parallel. According to the invention, it is provided with regard to the arrester arrangement that it is designed or manufactured in such a way as has been explained in detail above. The arrester arrangement is preferably designed for a working voltage of the switching unit between 400 and 800 kV.

Die Erfindung wird nachfolgend anhand von Ausführungsbeispielen näher erläutert; dabei zeigen beispielhaft

Figur 1
ein Ausführungsbeispiel für eine erfindungsgemäße Ableiteranordnung vor dem Einstellen von Spannsystemen,
Figur 2
die Ableiteranordnung gemäß Figur 1 während eines finalen Einstellschritts, bei dem die Spannsysteme der Überspannungsableiter gezielt eingestellt werden, um einen gleichmäßigen Stromfluss durch die Überspannungsableiter im Falle einer Überspannung zu gewährleisten,
Fig. 3-4
Stromverläufe während des Einstellens der Spannsysteme bei der Ableiteranordnung gemäß Figur 2,
Figur 5
die Ableiteranordnung gemäß Figur 1 mit einer anderen elektrischen Beschaltung, die ein Einstellen der Spannsysteme anhand von Spannungsmesswerten ermöglicht,
Fig. 6-7
Strom- und Spannungsverläufe während des Einstellens der Spannsysteme bei der Ableiteranordnung gemäß Figur 5,
Figur 8
ein Ausführungsbeispiel für eine erfindungsgemäße Ableiteranordnung, bei der Spannsysteme pneumatisch arbeiten,
Figur 9
ein Ausführungsbeispiel für eine Ableiteranordnung mit einer Vielzahl an Überspannungsableitern, die auf unterschiedlichen Seiten eines gemeinsamen Trägers angeordnet sind, wobei die Überspannungsableiter jeweils mit einem eigenen individuell einstellbaren Spannsystem versehen sind und Stromein- und-ausgänge auf derselben Seite der Ableiteranordnung angeordnet sind,
Figur 10
ein Ausführungsbeispiel für eine Ableiteranordnung, bei der die Überspannungsableiter wie in Figur 9 angeordnet sind und - im Unterschied zur Figur 9-Stromein- und -ausgänge auf unterschiedlichen Seiten der Ableiteranordnung liegen,
Figur 11
ein Ausführungsbeispiel für eine erfindungsgemäße Ableiteranordnung mit einer Vielzahl an Überspannungsableitern, die jeweils paarweise angeordnet sind, wobei die Überspannungsableiter eines jeden Paares koaxial zueinander liegen und sich jeweils ein gemeinsames Spannsystem teilen,
Figur 12
ein Ausführungsbeispiel für eine erfindungsgemäße Ableiteranordnung, die vom Aufbau der Ableiteranordnung gemäß Figur 11 entspricht mit dem Unterschied, dass Stromein- und -ausgänge auf unterschiedlichen Seiten der Ableiteranordnung liegen, und
Figur 13
ein Ausführungsbeispiel für eine erfindungsgemäße Ableiteranordnung mit einer Vielzahl an Überspannungsableitern, wobei die Überspannungsableiter Paare bilden, die koaxial zueinander liegen und aneinander angrenzen, und wobei Paare an Überspannungsableitern auf beiden Seiten eines gemeinsamen Trägers angeordnet sind.
The invention is explained in more detail below on the basis of exemplary embodiments; show by way of example
Figure 1
an exemplary embodiment for an arrester arrangement according to the invention prior to the setting of tensioning systems,
Figure 2
the arrester arrangement according to Figure 1 during a final setting step in which the tensioning systems of the surge arresters are specifically adjusted in order to ensure an even flow of current through the surge arresters in the event of an overvoltage,
Fig. 3-4
Current curves during the adjustment of the tensioning systems in the arrester arrangement according to FIG Figure 2 ,
Figure 5
the arrester arrangement according to Figure 1 with a different electrical circuit that enables the clamping systems to be set based on measured voltage values,
Fig. 6-7
Current and voltage curves during the adjustment of the tensioning systems in the arrester arrangement according to Figure 5 ,
Figure 8
an embodiment for an arrester arrangement according to the invention, in which clamping systems work pneumatically,
Figure 9
an embodiment for an arrester arrangement with a plurality of surge arresters, which are arranged on different sides of a common carrier, wherein the surge arresters are each provided with their own individually adjustable tensioning system and current inputs and outputs are arranged on the same side of the arrester arrangement,
Figure 10
an embodiment of an arrester arrangement in which the surge arresters as in Figure 9 are arranged and - in contrast to Figure 9- Current inputs and outputs are on different sides of the arrester arrangement,
Figure 11
an exemplary embodiment for an arrester arrangement according to the invention with a large number of surge arresters which are each arranged in pairs, the surge arresters of each pair being coaxial with one another and each sharing a common tensioning system,
Figure 12
an embodiment of an arrester arrangement according to the invention, which is based on the structure of the arrester arrangement according to FIG Figure 11 corresponds with the difference that current inputs and outputs are on different sides of the arrester arrangement, and
Figure 13
an embodiment of an arrester arrangement according to the invention with a plurality of surge arresters, the surge arresters forming pairs that are coaxial with one another and adjoin one another, and wherein pairs of surge arresters are arranged on both sides of a common carrier.

In den Figuren werden der Übersicht halber für identische oder vergleichbare Komponenten stets dieselben Bezugszeichen verwendet.For the sake of clarity, the same reference symbols are always used in the figures for identical or comparable components.

Im Zusammenhang mit den Figuren 1 bis 4 wird nachfolgend ein erstes Ausführungsbeispiel zum Herstellen einer Ableiteranordnung erläutert.In connection with the Figures 1 to 4 a first exemplary embodiment for producing an arrester arrangement is explained below.

Zur Herstellung eines ersten Überspannungsableiters 10a werden scheibenförmige, spannungsabhängig arbeitende Widerstandselemente 20 unter Bildung eines Scheibenstapels 30 aufeinander gestapelt. Die Widerstandselemente 20 können unmittelbar aufeinander gestapelt werden oder - wie in der Figur 1 gezeigt - durch metallische Zwischenplatten 40 voneinander getrennt werden.To produce a first surge arrester 10a, disk-shaped, voltage-dependent resistor elements 20 are stacked on top of one another to form a disk stack 30. The resistance elements 20 can be stacked directly on top of one another or - as in FIG Figure 1 - are separated from one another by metallic intermediate plates 40.

Der Scheibenstapel 30 wird auf eine gemeinsame Trägerplatte 100 der Ableiteranordnung 5 aufgelegt, und es wird auf dem von der Trägerplatte 100 entfernten Stapelende ein äußeres Kontaktelement 50 aufgesetzt. Die gemeinsame Trägerplatte 100 und das äußere Kontaktelement 50 des ersten Überspannungsableiters 10a bilden jeweils ein äußeres elektrisches Anschlusselement der Ableiteranordnung 5.The stack of wafers 30 is placed on a common carrier plate 100 of the arrester arrangement 5, and an outer contact element 50 is placed on the end of the stack remote from the carrier plate 100. The common carrier plate 100 and the outer contact element 50 of the first surge arrester 10a each form an outer electrical connection element of the arrester arrangement 5.

Nachfolgend wird ein stapelindividuelles und damit überspannungsableiterindividuelles Spannsystem 60 montiert. Das Spannsystem 60 umfasst bei dem Ausführungsbeispiel gemäß Figur 1 zwei Spannelemente 70, die jeweils eine Gewindestange 71, eine Feder 72 sowie eine Mutter 73 umfassen. Die Spannelemente 70 werden jeweils montiert, indem ein Ende der Gewindestange 71 durch ein Loch im Scheibenstapel 30 hindurchgeführt und mit der gemeinsamen Trägerplatte 100 der Ableiteranordnung 5 verschraubt wird. Auf das andere Ende der Gewindestange 71 wird die Feder 72 aufgesetzt, die nachfolgend durch Aufschrauben der Mutter 73 auf das äußere Kontaktelement 50 des Überspannungsableiters 10a aufgedrückt wird.A stack-specific and thus surge arrester-specific clamping system 60 is then installed. In the exemplary embodiment according to FIG. 1, the tensioning system 60 includes two tensioning elements 70, each of which includes a threaded rod 71, a spring 72 and a nut 73. The clamping elements 70 are each assembled by one end of the threaded rod 71 is passed through a hole in the stack of disks 30 and screwed to the common carrier plate 100 of the arrester arrangement 5. The spring 72 is placed on the other end of the threaded rod 71 and is then pressed onto the outer contact element 50 of the surge arrester 10a by screwing the nut 73 on.

In entsprechender Weise werden weitere Überspannungsableiter 10b und 10c hergestellt, indem entsprechende Scheibenstapel 30 aus scheibenförmigen, spannungsabhängig abarbeitenden Widerstandselementen 20 sowie metallischen Zwischenplatten 40 aufeinander gestapelt werden und jeweils mit einem überspannungsableiterindividuellen Spannsystem 60 versehen werden.Further surge arresters 10b and 10c are produced in a corresponding manner by stacking corresponding disk stacks 30 of disk-shaped, voltage-dependent resistor elements 20 and metal intermediate plates 40 on top of one another and each being provided with a surge arrester-specific tensioning system 60.

Die drei Überspannungsableiter 10a, 10b und 10c werden elektrisch parallel geschaltet, in dem die von der gemeinsamen Trägerplatte 100 entfernten Enden der Scheibenstapel bzw. die äußeren Kontaktelemente 50 mit leitfähigen Verbindungsleitungen verbunden werden; in der Figur 1 ist die Verbindungsleitung zwischen dem ersten Überspannungsableiter 10a und dem zweiten Überspannungsableiter 10b mit dem Bezugszeichen 110 und die Verbindungsleitung zwischen dem zweiten Überspannungsableiter 10b und dem dritten Überspannungsableiter 10c mit dem Bezugszeichen 111 gekennzeichnet.The three surge arresters 10a, 10b and 10c are connected electrically in parallel, in that the ends of the disk stacks remote from the common carrier plate 100 or the outer contact elements 50 are connected with conductive connecting lines; in the Figure 1 the connection line between the first surge arrester 10a and the second surge arrester 10b is identified with the reference number 110 and the connection line between the second surge arrester 10b and the third surge arrester 10c with the reference number 111.

Die Spannungssysteme 60, die bei dem Ausführungsbeispiel gemäß Figur 1 jeweils zwei Spannelemente 70 umfassen, lassen sich jeweils individuell einstellen, so dass jeder Überspannungsableiter 10a, 10b und 10c bzw. jeder Scheibenstapel 30 mit einer individuell einstellbaren Spannkraft verspannt bzw. aufeinander gedrückt werden kann. Es ist somit durch Einstellen der Spannsysteme 60 möglich, die Kontaktwiderstände zwischen den Widerstandselementen 20 der Scheibenstapel 30 individuell zu beeinflussen. Die Verbindungsleitungen 110 und 111 sind vorzugsweise flexibel, um zu gewährleisten, dass die Überspannungsableiter mechanisch entkoppelt bleiben und die individuelle Einstellbarkeit der Spannsysteme nicht behindert wird.The voltage systems 60, which in the embodiment according to Figure 1 each comprising two tensioning elements 70 can each be set individually so that each surge arrester 10a, 10b and 10c or each stack of panes 30 can be tensioned or pressed onto one another with an individually adjustable tensioning force. It is thus possible, by adjusting the clamping systems 60, to individually influence the contact resistances between the resistance elements 20 of the disk stacks 30. The connecting lines 110 and 111 are preferably flexible in order to ensure that the surge arresters remain mechanically decoupled and the individual adjustability of the tensioning systems is not hindered.

Prinzipiell wäre es möglich, alle Spannsysteme 60 jeweils gleich einzustellen, indem die Muttern 73 der Spannelemente 70 jeweils mit demselben äußeren Drehmoment verschraubt werden. Eine solche Vorgehensweise ist jedoch - wie weiter unten näher erläutert wird - nicht optimal, da ein solches Einstellen der Drehmomente bzw. ein solches Festdrehen der Muttern 73 nicht sicherstellen würde, dass die Überspannungsableiter 10a, 10b und 10c elektrisch dasselbe Verhalten aufweisen werden.In principle, it would be possible to set all clamping systems 60 identically by screwing nuts 73 of clamping elements 70 each with the same external torque. However, as will be explained in more detail below, such a procedure is not optimal, since such a setting of the torques or such a tightening of the nuts 73 would not ensure that the surge arresters 10a, 10b and 10c will have the same electrical behavior.

Um eine optimale Einstellung der Spannelemente 70 bzw. der Spannsysteme 60 zu erreichen, kann beispielsweise so vorgegangen werden, wie dies nachfolgend beispielhaft im Zusammenhang mit den Figuren 2 bis 7 erläutert wird.In order to achieve an optimal setting of the tensioning elements 70 or the tensioning systems 60, one can proceed, for example, as follows, for example, in connection with the Figures 2 to 7 is explained.

Die Figur 2 zeigt die Ableiteranordnung 5 gemäß Figur 1, nachdem an die elektrischen Anschlüsse 5a und 5b der Ableiteranordnung 5 eine Spannungsquelle 200 angeschlossen worden ist. Die Spannungsquelle 200 ermöglicht es, einen Pulsstrom Ip in die Ableiteranordnung 5 einzuspeisen, indem Überspannungspulse angelegt werden, die die Widerstandselemente 20 der Überspannungsableiter 10a, 10b und 10c in einen widerstandsarmen Zustand bringen.the Figure 2 shows the arrester arrangement 5 according to FIG Figure 1 after a voltage source 200 has been connected to the electrical connections 5a and 5b of the arrester arrangement 5. The voltage source 200 makes it possible to feed a pulse current Ip into the arrester arrangement 5 by applying overvoltage pulses which bring the resistance elements 20 of the surge arresters 10a, 10b and 10c into a low-resistance state.

Zur Messung des Pulsstromes Ip ist ein Strommessgerät 210 vorgesehen; zur Messung der Ströme innerhalb der Ableiteranordnung 5 sind weitere Strommessgeräte 211 und 212 vorhanden.A current measuring device 210 is provided for measuring the pulse current Ip; Further current measuring devices 211 and 212 are provided for measuring the currents within the arrester arrangement 5.

Das Strommessgerät 211 ist elektrisch an die Verbindungsleitung 111 angeschlossen und misst somit unmittelbar den Strom I3, der im Falle einer Überspannung durch den dritten Überspannungsableiter 10c fließt.The current measuring device 211 is electrically connected to the connecting line 111 and thus directly measures the current I3 which flows through the third surge arrester 10c in the event of an overvoltage.

Das Strommessgerät 212 ist an die Verbindungsleitung 111 angeschlossen, die das Kontaktelement 50 des zweiten Überspannungsableiters 10b mit dem Kontaktelement 50 des ersten Überspannungsableiters 10a verbindet. Das Strommessgerät 212 misst somit die Stromsumme aus dem Strom I3, der durch den dritten Überspannungsableiter 10c fließt, und dem Strom I2, der durch den zweiten Überspannungsableiter 10b fließt.The ammeter 212 is connected to the connecting line 111 which connects the contact element 50 of the second surge arrester 10b with the contact element 50 of the first surge arrester 10a connects. The current measuring device 212 thus measures the current sum from the current I3, which flows through the third surge arrester 10c, and the current I2, which flows through the second surge arrester 10b.

Der Strom I1, der durch den ersten Überspannungsableiter 10a fließt, kann durch Differenzbildung zwischen dem mittels des Strommessgeräts 210 gemessenen Pulsstrom Ip und dem vom Strommessgerät 212 gemessenen Summenstrom I2+I3 gebildet werden: I1 = Ip I2 + I3

Figure imgb0001
The current I1, which flows through the first surge arrester 10a, can be formed by forming the difference between the pulse current Ip measured by the ammeter 210 and the total current I2 + I3 measured by the ammeter 212: I1 = Ip - I2 + I3
Figure imgb0001

Zur optimalen Einstellung der Spannsysteme 60 der drei Überspannungsableiter 10a, 10b und 10c bzw. zur Bestimmung der optimalen Drehmomente M, mit denen die Muttern 73 festgezogen werden, werden die Messwerte der drei Strommessgeräte 210, 211 und 212 ausgewertet. Dabei kann beispielsweise wie folgt vorgegangen werden:
Die Figur 3 zeigt beispielhaft den Verlauf des Pulsstroms Ip über der Zeit t. Es lässt sich erkennen, dass die Stromgröße des Pulsstroms Ip Pulsanstiegsflanken aufweisen, die in der Figur 3 mit dem Bezugszeichen Fp bezeichnet sind. Die Pulsanstiegsflanken Fp lassen sich quantitativ berechnen, indem die zeitliche Ableitung des Pulsstroms Ip nach der Zeit durchgeführt wird gemäß: Fp = dIp/dt .

Figure imgb0002
For the optimal setting of the tensioning systems 60 of the three surge arresters 10a, 10b and 10c or to determine the optimal torques M with which the nuts 73 are tightened, the measured values of the three ammeters 210, 211 and 212 are evaluated. You can proceed as follows, for example:
the Figure 3 shows an example of the course of the pulse current Ip over time t. It can be seen that the current magnitude of the pulse current Ip has pulse rising edges that are in the Figure 3 are denoted by the reference character Fp. The pulse rising edges Fp can be calculated quantitatively by deriving the pulse current Ip over time according to: Fp = dIp / dt .
Figure imgb0002

Die Figur 4 zeigt die Stromverläufe der drei Ströme I1, I2 und I3, die durch die drei Überspannungsableiter 10a, 10b und 10c gemäß Figur 2 fließen. Es lässt sich erkennen, dass sich vor einer optimalen Einstellung der Spannsysteme 60 die Stromverläufe unterscheiden, insbesondere unterschiedliche Stromanstiegswerte bzw. Stromanstiegsflanken aufweisen. Die Stromanstiegsflanken der drei Ströme I1, I2 und I3 sind in der Figur 4 mit dem Bezugszeichen FL1, FL2 und FL3 gekennzeichnet und verlaufen unterschiedlich steil. Die Anstiegsflanken FL1, FL2 und FL3 lassen sich mathematisch wie folgt bestimmen: FL1 = dI1/dt

Figure imgb0003
FL2 = dI2/dt
Figure imgb0004
FL3 = dI3/dt
Figure imgb0005
the Figure 4 shows the current waveforms of the three currents I1, I2 and I3, which flow through the three surge arresters 10a, 10b and 10c according to FIG Figure 2 flow. It can be seen that before the tensioning systems 60 are optimally set, the current curves differ, in particular have different current rise values or current rise edges. The current rising edges of the three currents I1, I2 and I3 are in the Figure 4 identified by the reference characters FL1, FL2 and FL3 and run differently steep. The rising edges FL1, FL2 and FL3 can be determined mathematically as follows: FL1 = dI1 / dt
Figure imgb0003
FL2 = dI2 / dt
Figure imgb0004
FL3 = dI3 / dt
Figure imgb0005

Durch das Messen der Stromanstiegswerte bzw. das Ermitteln der Stromanstiegsflanken FL1, FL2 und FL3 ist es nun möglich, die Spannsysteme 60 der Überspannungsableiter 10a, 10b, 10c individuell derart zu verstellen und die Drehmomente M und damit die Klemmkräfte F1, F2 und F3 derart einzustellen, dass die Stromanstiegsflanken FL1, FL2 und FL3 möglichst ähnlich bzw. identisch werden. Sobald identische oder zumindest näherungsweise identische Stromanstiegsflanken FL1, FL2 und FL3 erreicht worden sind, ist eine optimale Einstellung der drei Spannsysteme 60 erreicht; dies ist in der Figur 4 schematisch dargestellt.By measuring the current rise values or determining the current rise flanks FL1, FL2 and FL3, it is now possible to adjust the tensioning systems 60 of the surge arresters 10a, 10b, 10c individually and to set the torques M and thus the clamping forces F1, F2 and F3 in this way that the current rising edges FL1, FL2 and FL3 are as similar or identical as possible. As soon as identical or at least approximately identical current rising edges FL1, FL2 and FL3 have been reached, an optimal setting of the three clamping systems 60 is achieved; this is in the Figure 4 shown schematically.

Nachdem anhand der gemessenen Stromverläufe der Ströme I1, I2 und I3 - wie erläutert - die Spannsysteme 60 individuell eingestellt worden sind und die Stromverläufe dadurch aneinander angeglichen worden sind, ist die Herstellung der Ableiteranordnung 5 gemäß Figur 2 abgeschlossen. Die Strommessgeräte 210, 211 und 212 sowie auch die Spannungsquelle 200 können nachfolgend abgetrennt werden.After the tensioning systems 60 have been set individually on the basis of the measured current profiles of the currents I1, I2 and I3 - as explained - and the current profiles have thereby been adjusted to one another, the production of the arrester arrangement 5 is according to FIG Figure 2 closed. The current measuring devices 210, 211 and 212 as well as the voltage source 200 can then be disconnected.

Im Zusammenhang mit den Figuren 2 bis 4 wurde beispielhaft erläutert, wie eine optimale Einstellung der Spannsysteme 60 anhand von Strommesswerten erfolgen kann. Alternativ ist es möglich, die an den Überspannungsableitern 10a, 10b und 10c abfallende Spannung auszuwerten. Dies soll nachfolgend anhand der Figuren 5 bis 7 beispielhaft erläutert werden.In connection with the Figures 2 to 4 it was explained by way of example how an optimal setting of the tensioning systems 60 can take place on the basis of current measured values. Alternatively, it is possible to evaluate the voltage dropping across the surge arresters 10a, 10b and 10c. This is to be done in the following on the basis of the Figures 5 to 7 are explained by way of example.

Die Figur 5 zeigt die Ableiteranordnung 5 gemäß Figur 1, nachdem eine Spannungsquelle 200 zur Einspeisung eines Pulsstroms Ip an die elektrischen Anschlüsse 5a und 5b der Ableiteranordnung 5 angeschlossen worden ist. Mit der Spannungsquelle 200 wird ein Pulsstrom mit Stromanstiegsflanken Fp erzeugt, wie er beispielhaft in der Figur 6 dargestellt ist.the Figure 5 shows the arrester arrangement 5 according to FIG Figure 1 , after a voltage source 200 for feeding a pulse current Ip to the electrical connections 5a and 5b of the arrester arrangement 5 has been connected. With the voltage source 200, a pulse current with current rising edges Fp is generated, as exemplified in FIG Figure 6 is shown.

Der Strom Ip, der am elektrischen Anschluss 5a eingespeist wird, wird durch die drei Überspannungsableiter 10a, 10b und 10c fließen und dabei zu einem Spannungsabfall an den Überspannungsableitern führen; die entsprechenden Spannungen sind in den Figuren 5 und 7 mit den Bezugszeichen U1, U2 und U3 gekennzeichnet.The current Ip, which is fed in at the electrical connection 5a, will flow through the three surge arresters 10a, 10b and 10c and thereby lead to a voltage drop across the surge arresters; the corresponding voltages are in the Figures 5 and 7th marked with the reference symbols U1, U2 and U3.

Die Spannungen U1, U2 und U3, die mit drei Spannungsmessgeräten 220, 221 und 222 gemessen werden, setzen sich jeweils zusammen aus dem ohmschen Spannungsabfall, der auf dem ohmschen Widerstand des Scheibenstapels 30 bzw. den Kontaktwiderständen beruht, sowie aus der induzierten Spannung, die aufgrund der Stromanstiegsflanke Fp des Pulsstroms Ip und der Induktivitäten der Überspannungsableiter induziert wird. Es gilt hier: U1 = I1 R1 + L1 dI1/dt ,

Figure imgb0006
U2 = I2 R2 + L2 dI2/dt ,
Figure imgb0007
U3 = I3 R3 + L3 dI3/dt ,
Figure imgb0008
wobei R1 den ohmschen Widerstand und L1 die Induktivität des ersten Überspannungsableiters 10a, R2 den ohmschen Widerstand und L2 die Induktivität des zweiten Überspannungsableiters 10b und R3 den ohmschen Widerstand und L3 die Induktivität des dritten Überspannungsableiters 10c bezeichnet. Der Term L1·dI1/dt, L2-d21/dt bzw. L3-dI3/dt beschreibt dabei jeweils die in den Überspannungsableitern 10a, 10b und 10c induzierten Spannungen Ui1, Ui2 und Ui3. Die induzierten Spannungen Ui1, Ui2 und Ui3 können gemessen werden, indem die Spannungswerte nach Auftreten der steilen Spannungsflanken gemessen werden.The voltages U1, U2 and U3, which are measured with three voltage measuring devices 220, 221 and 222, are each composed of the ohmic voltage drop, which is based on the ohmic resistance of the disk stack 30 or the contact resistances, as well as the induced voltage that is induced due to the current rising edge Fp of the pulse current Ip and the inductances of the surge arrester. The following applies here: U1 = I1 R1 + L1 dI1 / dt ,
Figure imgb0006
U2 = I2 R2 + L2 dI2 / dt ,
Figure imgb0007
U3 = I3 R3 + L3 dI3 / dt ,
Figure imgb0008
where R1 denotes the ohmic resistance and L1 denotes the inductance of the first surge arrester 10a, R2 denotes the ohmic resistance and L2 denotes the inductance of the second surge arrester 10b and R3 denotes the ohmic resistance and L3 denotes the inductance of the third surge arrester 10c. The term L1 · dI1 / dt, L2-d21 / dt or L3-dI3 / dt describes the voltages Ui1, Ui2 and Ui3 induced in the surge arresters 10a, 10b and 10c. The induced voltages Ui1, Ui2 and Ui3 can be measured by measuring the voltage values after the steep voltage edges have occurred.

Die Figur 7 zeigt den Verlauf der drei Spannungen U1, U2 und U3 im zeitlichen Verlauf über der Zeit t. Es lässt sich erkennen, dass im Ausgangszustand vor einem optimalen Einstellen der Spannsysteme die Spannungen U1, U2 und U3 unterschiedlich groß sein werden, da die Spannkraft der Spannsysteme noch nicht angepasst worden ist.the Figure 7 shows the course of the three voltages U1, U2 and U3 as a function of time over time t. It can be seen that in the initial state before an optimal setting of the clamping systems, the voltages U1, U2 and U3 will be of different sizes, since the clamping force of the clamping systems has not yet been adjusted.

Durch Auswerten der Spannungsverläufe der Spannungen U1, U2 und U3 und durch Verändern der Einstellung der Einklemmkräfte der Spannsysteme 60 lässt sich erreichen, dass die Spannungsverläufe der Spannungen U1, U2 und U3 aneinander angeglichen werden, wie dies in der Figur 7 dargestellt ist.By evaluating the voltage curves of the voltages U1, U2 and U3 and by changing the setting of the clamping forces of the clamping systems 60, it can be achieved that the voltage curves of the voltages U1, U2 and U3 are matched to one another, as shown in FIG Figure 7 is shown.

Sobald die Spannungsverläufe der Spannungen gleich oder zumindest näherungsweise gleich sind oder alternativ zumindest die induzierten Spannungen Ui1 (Ui1 = L1·dI1/dt), Ui2 (Ui2 = L2·d21/dt) bzw. Ui3 (Ui3=L3·dI3/dt) gleich oder zumindest näherungsweise gleich sind, ist die Einstellung der Spannsysteme 60 abgeschlossen und das Verfahren zum Herstellen der Ableiteranordnung 5 abgeschlossen. Die Spannungsquelle 200 kann nachfolgend von der Ableiteranordnung 5 abgeklemmt werden, ebenso wie die drei Spannungsmessgeräte 220, 221 und 222, mit denen die drei Spannungen U1, U2 und U3 gemessen worden sind.As soon as the voltage curves of the voltages are the same or at least approximately the same or alternatively at least the induced voltages Ui1 (Ui1 = L1 dI1 / dt), Ui2 (Ui2 = L2 d21 / dt) or Ui3 (Ui3 = L3 dI3 / dt) are the same or at least approximately the same, the setting of the tensioning systems 60 is completed and the method for producing the arrester arrangement 5 is completed. The voltage source 200 can subsequently be disconnected from the arrester arrangement 5, as can the three voltage measuring devices 220, 221 and 222 with which the three voltages U1, U2 and U3 have been measured.

Die Figur 8 zeigt ein Ausführungsbeispiel für eine Ableiteranordnung, bei der die Spannsysteme 60 der Überspannungsableiter 10a, 10b und 10c nicht auf einem Schraubsystem wie bei dem Ausführungsbeispiel gemäß den Figuren 1 bis 6 beruhen, sondern auf einem pneumatischen System. So lässt sich in der Figur 8 erkennen, dass die Spannsysteme 60 jeweils unter Druck setzbare Fluidbehälter 75 aufweisen, die von einer zentralen Pumpe 76 gespeist werden.the Figure 8 FIG. 11 shows an embodiment of an arrester arrangement in which the tensioning systems 60 of the surge arresters 10a, 10b and 10c are not mounted on a screw system as in the embodiment according to FIGS Figures 1 to 6 based on a pneumatic system. So in the Figure 8 recognize that the clamping systems 60 each have fluid containers 75 which can be pressurized and which are fed by a central pump 76.

Trotz der zentralen Speisung mittels der Pumpe 76 lassen sich die Fluidbehälter 75 jeweils individuell ansteuern und hinsichtlich des auf die Überspannungsableiter einwirkenden Klemmkraft individuell einstellen, so dass jedes der Spannsysteme 60 jeweils eine individuelle Presskraft bzw. Einklemmkraft F1, F2 bzw. F3 auf den zugeordneten Überspannungsableiter 10a, 10b bzw. 10c ausüben kann.Despite the central supply by means of the pump 76, the fluid containers 75 can each be individually controlled and individually adjusted with regard to the clamping force acting on the surge arrester, so that each of the clamping systems 60 has an individual pressing force or clamping force F1, F2 or F3 on the assigned surge arrester 10a, 10b or 10c can exercise.

Die optimale Einstellung der Spannsysteme 60 bzw. die Einstellung des optimalen Drucks in den Fluidbehältern 75 erfolgt vorzugsweise unter Auswertung von Strommesswerten, wie dies beispielhaft im Zusammenhang mit den Figuren 3 und 4 erläutert worden ist, oder durch Auswerten von Spannungsmesswerten, wie dies beispielhaft im Zusammenhang mit den Figuren 6 und 7 erläutert worden ist.The optimal setting of the tensioning systems 60 or the setting of the optimal pressure in the fluid containers 75 is preferably carried out by evaluating current measured values, as exemplified in connection with the Figures 3 and 4 has been explained, or by evaluating measured voltage values, as exemplified in connection with the Figures 6 and 7 has been explained.

Bei der Variante gemäß Figur 8 bilden die gemeinsame Trägerplatte 100 und das äußere Kontaktelement 50 des dritten Überspannungsableiters 10c jeweils ein äußeres elektrisches Anschlusselement der Ableiteranordnung 5. Die Anordnung der Anschlusselemente bzw. von Stromeingang und Stromausgang auf unterschiedlichen Seiten der Ableiteranordnung 5 führt in vorteilhafter Weise zu einer Symmetrierung der Stromflusswege der durch die Überspannungsableiter fließenden Ströme.With the variant according to Figure 8 the common carrier plate 100 and the outer contact element 50 of the third surge arrester 10c each form an outer electrical connection element of the arrester arrangement 5. The arrangement of the connection elements or of the current input and current output on different sides of the arrester arrangement 5 advantageously balances the current flow paths currents flowing through the surge arresters.

Die Figur 9 zeigt ein Ausführungsbeispiel für eine Ableiteranordnung 5, bei der Überspannungsableiter 10d und 10e jeweils paarweise angeordnet sind, und zwar - bezüglich ihrer Längsachse bzw. bezüglich der Längsachse des jeweiligen Scheibenstapels 30 - koaxial zueinander. Zwischen den Überspannungsableitern 10d und 10e ist jeweils eine gemeinsame Trägerplatte 100 der Ableiteranordnung 5 angeordnet.the Figure 9 shows an embodiment of an arrester arrangement 5, in which surge arresters 10d and 10e are each arranged in pairs, namely - with respect to their longitudinal axis or with respect to the longitudinal axis of the respective disk stack 30 - coaxially to one another. A common carrier plate 100 of the arrester arrangement 5 is arranged in each case between the surge arresters 10d and 10e.

Bei dem Ausführungsbeispiel gemäß Figur 9 sind drei Paare an Überspannungsableitern vorgesehen; diese Paare liegen parallel zueinander derart, dass die Längsachsen der Scheibenstapel 30 parallel sind. Die Verbindungsleitungen 120 sind vorzugsweise flexibel, damit die individuelle Einstellbarkeit der Spannsysteme 60 nicht behindert wird; die Verbindungsleitungen 120 werden durch vorzugsweise flexible elektrische Kabel gebildet.In the embodiment according to Figure 9 three pairs of surge arresters are provided; these pairs are parallel to one another in such a way that the longitudinal axes of the disk stacks 30 are parallel. The connecting lines 120 are preferably flexible so that the individual adjustability of the tensioning systems 60 is not hindered; the connecting lines 120 are formed by preferably flexible electrical cables.

Bei dem Ausführungsbeispiel gemäß Figur 9 weist die Ableiteranordnung 5 einen Stromeingang E5 sowie zwei Stromausgänge A5a und A5b auf. Der Stromeingang E5 und die zwei Stromausgänge A5a und A5b sind auf der derselben Seite der Ableiteranordnung 5 angeordnet, so dass die Stromwege durch die einzelnen Überspannungsableiter ungleich lang sind; dieser Wegunterschied spielt jedoch wegen der individuellen Einstellung der Spannsysteme 60 und der individuellen Einstellung der Klemmkräfte F1 bis F6, wie sie beispielhaft im Zusammenhang mit den Figuren 2 bis 7 erläutert worden ist, für die elektrische Belastung der Überspannungsableiter keine Rolle.In the embodiment according to Figure 9 the arrester arrangement 5 has a current input E5 and two current outputs A5a and A5b. The current input E5 and the two current outputs A5a and A5b are arranged on the same side of the arrester arrangement 5, so that the current paths through the individual surge arresters are of unequal length; However, this path difference plays because of the individual setting of the clamping systems 60 and the individual setting of the clamping forces F1 to F6, as exemplified in connection with the Figures 2 to 7 has been explained, for the electrical load of the surge arrester is irrelevant.

Die Figur 10 zeigt ein Ausführungsbeispiel für eine Ableiteranordnung, bei der die Überspannungsableiter so angeordnet sind wie bei dem Ausführungsbeispiel gemäß Figur 9. Im Unterschied zu dem Ausführungsbeispiel gemäß Figur 9 befinden sich die Stromausgänge A5a und A5b auf einer anderen Seite als der Stromeingang E5.the Figure 10 FIG. 11 shows an embodiment of an arrester arrangement in which the surge arresters are arranged as in the embodiment according to FIG Figure 9 . In contrast to the exemplary embodiment according to FIG Figure 9 the current outputs A5a and A5b are on a different side than the current input E5.

Die Anordnung von Stromeingang und Stromausgängen auf unterschiedlichen Seiten der Ableiteranordnung führt in vorteilhafter Weise zu einer Symmetrierung der Stromflusswege der durch die Überspannungsableiter fließenden Ströme. Der Stromweg vom Stromeingang E5 zu den Stromausgängen A5a und A5b ist weitestgehend unabhängig davon, durch welchen Überspannungsableiter der jeweilige Teilstrom fließt.The arrangement of the current input and current outputs on different sides of the arrester arrangement leads in an advantageous manner to a balancing of the current flow paths of the currents flowing through the surge arrester. The current path from the current input E5 to the current outputs A5a and A5b is largely independent of which surge arrester the respective partial current flows through.

Die Figur 11 zeigt ein Ausführungsbeispiel für eine Ableiteranordnung, bei der sich die koaxial angeordneten Paare an Überspannungsableitern 10d und 10e jeweils ein gemeinsames Spannsystem 60 teilen. Es lässt sich erkennen, dass die Gewindestangen 71 jeweils ein Paar an Überspannungsableitern 10d und 10e verspannen.the Figure 11 shows an embodiment of an arrester arrangement in which the coaxially arranged pairs of surge arresters 10d and 10e each share a common tensioning system 60. It can be seen that the threaded rods 71 each brace a pair of surge arresters 10d and 10e.

Bei dem Ausführungsbeispiel gemäß Figur 11 liegen der Stromeingang E5 und die Stromausgänge A5a und A5b auf derselben Seite der Ableiteranordnung, so dass die Stromwege durch die einzelnen Überspannungsableiter ungleich lang sind; dieser Wegunterschied spielt jedoch wegen der Einstellung der Spannsysteme, wie sie beispielhaft im Zusammenhang mit den Figuren 2 bis 7 erläutert worden ist, für die individuelle elektrische Belastung der Überspannungsableiter keine Rolle.In the embodiment according to Figure 11 the current input E5 and the current outputs A5a and A5b are on the same side of the arrester arrangement, so that the current paths through the individual surge arresters are of unequal length; However, this path difference is due to the setting of the clamping systems, as exemplified in connection with the Figures 2 to 7 has been explained, for the individual electrical load of the surge arrester is irrelevant.

Die Figur 12 zeigt eine Ableiteranordnung 5, die von der Anordnung der Überspannungsableiter und der Anordnung der Spannsysteme 60 der Ableiteranordnung 5 gemäß Figur 11 entspricht. Im Unterschied zu der Ableiteranordnung gemäß Figur 11 befinden sich der Stromeingang E5 und die Stromausgänge A5a und A5b auf unterschiedlichen Seiten der Ableiteranordnung, wie dies auch bei dem Ausführungsbeispiel gemäß Figur 10 der Fall ist, wodurch in vorteilhafter Weise erreicht wird, dass der Stromweg der Teilströme durch die Ableiteranordnung 5 weitgehend unabhängig davon ist, durch welchen Überspannungsableiter der jeweilige Teilstrom fließt.the Figure 12 shows an arrester arrangement 5, which depends on the arrangement of the surge arresters and the arrangement of the tensioning systems 60 of the arrester arrangement 5 according to FIG Figure 11 is equivalent to. In contrast to the arrester arrangement according to Figure 11 the current input E5 and the current outputs A5a and A5b are located on different sides of the arrester arrangement, as is also the case in the exemplary embodiment according to FIG Figure 10 is the case, whereby it is achieved in an advantageous manner that the current path of the partial currents through the arrester arrangement 5 is largely independent of which surge arrester the respective partial current flows through.

Die Figur 13 zeigt eine Ableiteranordnung 5 mit zwölf Überspannungsableitern 10f. Die Überspannungsableiter 10f sind paarweise angeordnet, und zwar koaxial zueinander derart, dass die Längsachsen der Scheibenstapel 30 bei jedem Paar koaxial angeordnet sind. Drei der Paare liegen auf einer Seite einer gemeinsamen Trägerplatte 100 der Ableiteranordnung, und drei liegen auf der anderen Seite. Die Anordnung der Paare ist dabei dergestalt, dass jeweils zwei Paare koaxial zueinander angeordnet sind.the Figure 13 shows an arrester arrangement 5 with twelve surge arresters 10f. The surge arresters 10f are arranged in pairs, namely coaxially to one another in such a way that the longitudinal axes of the disk stacks 30 are arranged coaxially in each pair. Three of the pairs lie on one side of a common carrier plate 100 of the arrester arrangement, and three lie on the other side. The arrangement of the pairs is such that two pairs are arranged coaxially to one another.

Die Verbindungsleitungen 120 sind vorzugsweise flexibel, damit die individuelle Einstellbarkeit der Spannsysteme 60 nicht behindert wird; die Verbindungsleitungen 120 werden vorzugsweise durch flexible elektrische Kabel gebildet.The connecting lines 120 are preferably flexible so that the individual adjustability of the tensioning systems 60 is not hindered; the connecting lines 120 are preferably formed by flexible electrical cables.

Die Ableiteranordnung 5 gemäß Figur 13 weist zwei Stromeingänge E5a und E5b auf, die auf einer Seite der Ableiteranordnung 5 angeordnet sind. Auf der anderen Seite der Ableiteranordnung 5 befinden sich drei Stromausgänge A5a, A5b und A5c. Die Stromeingänge E5a und E5b sind mittels einer in der Figur 13 nicht gezeigten Stromschiene kurzgeschlossen, entsprechendes gilt für die drei Stromausgänge A5a, A5b und A5c.The arrester arrangement 5 according to Figure 13 has two current inputs E5a and E5b, which are arranged on one side of the arrester arrangement 5. On the other side of the arrester arrangement 5 there are three current outputs A5a, A5b and A5c. The current inputs E5a and E5b are connected to one in the Figure 13 Busbar not shown short-circuited, the same applies to the three current outputs A5a, A5b and A5c.

Durch die Vielzahl an Stromeingängen und Stromausgängen wird in vorteilhafter Weise erreicht, dass die durch die Überspannungsableiter 10f fließenden Teilströme zumindest näherungsweise gleich groß sind. Etwaige Abweichungen können reduziert werden, indem die Spannsysteme 60 optimal eingestellt werden, wie dies im Zusammenhang mit den Figuren 2 bis 7 beschrieben worden ist.The large number of current inputs and current outputs advantageously ensures that the partial currents flowing through the surge arrester 10f are at least approximately the same size. Any deviations can be reduced by optimally setting the clamping systems 60, as in connection with the Figures 2 to 7 has been described.

Obwohl die Erfindung im Detail durch bevorzugte Ausführungsbeispiele näher illustriert und beschrieben wurde, so ist die Erfindung nicht durch die offenbarten Beispiele eingeschränkt und andere Variationen können vom Fachmann hieraus abgeleitet werden, ohne den Schutzumfang der Erfindung zu verlassen.Although the invention has been illustrated and described in more detail by means of preferred exemplary embodiments, the invention is not restricted by the disclosed examples and other variations can be derived therefrom by the person skilled in the art without departing from the scope of protection of the invention.

BezugszeichenlisteList of reference symbols

55
AbleiteranordnungArrester arrangement
5a5a
Anschlussconnection
5b5b
Anschlussconnection
10a10a
ÜberspannungsableiterSurge arresters
10b10b
ÜberspannungsableiterSurge arresters
10c10c
ÜberspannungsableiterSurge arresters
10d10d
ÜberspannungsableiterSurge arresters
10e10e
ÜberspannungsableiterSurge arresters
10f10f
ÜberspannungsableiterSurge arresters
2020th
WiderstandselementeResistance elements
3030th
ScheibenstapelStack of discs
4040
ZwischenplattenIntermediate plates
5050
KontaktelementContact element
6060
SpannsystemClamping system
7070
SpannelementeClamping elements
7171
GewindestangeThreaded rod
7272
Federfeather
7373
Muttermother
7575
FluidbehälterFluid container
7676
Pumpepump
100100
TrägerplatteCarrier plate
110110
VerbindungsleitungConnecting line
111111
VerbindungsleitungConnecting line
120120
VerbindungsleitungConnecting line
200200
SpannungsquelleVoltage source
210210
StrommessgerätAmmeter
211211
StrommessgerätAmmeter
212212
StrommessgerätAmmeter
220220
SpannungsmessgerätVoltmeter
221221
SpannungsmessgerätVoltmeter
222222
SpannungsmessgerätVoltmeter
A5aA5a
StromausgangCurrent output
A5bA5b
StromausgangCurrent output
A5cA5c
StromausgangCurrent output
E5E5
StromeingangPower input
E5aE5a
StromeingangPower input
E5bE5b
StromeingangPower input
F1F1
KlemmkraftClamping force
F2F2
KlemmkraftClamping force
F3F3
KlemmkraftClamping force
F4F4
KlemmkraftClamping force
F5F5
KlemmkraftClamping force
F6F6
KlemmkraftClamping force
FL1FL1
StromanstiegsflankeCurrent rising edge
FL2FL2
StromanstiegsflankeCurrent rising edge
FL3FL3
StromanstiegsflankeCurrent rising edge
FpFp
Pulsanstiegsflanke / StromanstiegsflankePulse rising edge / current rising edge
IpIp
PulsstromPulse current
I1I1
Stromcurrent
I2I2
Stromcurrent
I3I3
Stromcurrent
L1L1
InduktivitätInductance
L2L2
InduktivitätInductance
L3L3
InduktivitätInductance
MM.
DrehmomentTorque
R1R1
ohmscher Widerstandohmic resistance
R2R2
ohmscher Widerstandohmic resistance
R3R3
ohmscher Widerstandohmic resistance
tt
ZeitTime
U1U1
Spannungtension
U2U2
Spannungtension
U3U3
Spannungtension
Ui1Ui1
induzierte Spannunginduced voltage
Ui2Ui2
induzierte Spannunginduced voltage
Ui3Ui3
induzierte Spannunginduced voltage

Claims (9)

  1. Method for producing an arrester arrangement (5) that comprises a surge arrester (10a-10f), wherein, in the method, during production of the surge arrester (10a-10f), resistance elements (20) operating in a voltage-dependent manner are electrically connected in series, wherein
    - at least one further surge arrester (10a-10f) is additionally produced by virtue of resistance elements (20) operating in a voltage-dependent manner being electrically connected in series,
    - the surge arrester (10a-10f) and/or the at least one further surge arrester (10a-10f) are/is provided with a tensioning system (60) that allows the clamping force (F1-F6) acting on the resistance elements (20) to be adjusted even after the surge arrester (10a-10f) has been started up for the first time,
    characterized in that
    - the arrester arrangement (5) has an electrical overvoltage applied to it that leads to a reduction in the electrical resistance of the resistance elements (20) and gives rise to a flow of current through the surge arresters (10a-10f) connected in parallel,
    - when current is flowing, voltages (U1, U2, U3) dropped across the surge arresters (10a-10f) or voltages (Ui1, U2i, Ui3) induced in the surge arresters (10a-10f) on account of the inductance are measured, with voltage measurement values being formed, and
    - the tensioning system or systems (60) is/are set in such a way that the voltage measurement values are equal or lie within a predefined tolerance band.
  2. Method according to Claim 1,
    characterized in that,
    during production of the surge arrester (10a-10f) and/or of the at least one further surge arrester (10a-10f), the resistance elements (20) operating in a voltage-dependent manner are mechanically clamped between two outer electrical connection elements of the arrester arrangement (5) or between one of the two outer electrical connection elements of the arrester arrangement (5) and an outer electrical contact element (50) of the respective surge arrester (10a-10f).
  3. Arrester arrangement (5) that comprises a surge arrester (10a-10f) in which resistance elements (20) operating in a voltage-dependent manner are electrically connected in series, wherein
    - the arrester arrangement (5) has, in addition to the one surge arrester (10a-10f), hereinafter referred to as first surge arrester (10a-10f), at least one further surge arrester (10a-10f), hereinafter referred to as second surge arrester (10a-10f), in which resistance elements (20) operating in a voltage-dependent manner are electrically connected in series, wherein the first surge arrester and the second surge arrester are connected in parallel, and
    - the first and/or second surge arrester (10a-10f) are/is provided with a tensioning system (60) that allows the clamping force (F1-F6) acting on the resistance elements (20) of the respective surge arrester (10a-10f) to be adjusted even after the surge arrester (10a-10f) has been started up for the first time,
    characterized in that
    - the tensioning system or systems (60) and the tensioning forces on the surge arrester or arresters (10a-10f) are set in such a way that measurement values that indirectly or directly indicate the temporal current rise of the currents (I1, 12, I3) flowing in the surge arresters (10a-10f) are equal or lie within a predefined tolerance band when the arrester arrangement (5) has an electrical overvoltage applied to it that leads to a reduction in the electrical resistance of the resistance elements (20) and gives rise to a flow of current through the surge arresters (10a-10f) connected in parallel,
    or
    - the tensioning system or systems (60) and the tensioning forces on the surge arrester or arresters (10a-10f) are set in such a way that voltages (U1, U2, U3) dropped across the surge arresters (10a-10f) when current is flowing or voltages (Ui1, Ui2, Ui3) induced in the surge arresters (10a-10f) on account of the inductance when current is flowing are equal or lie within a predefined tolerance band when the arrester arrangement (5) has an electrical overvoltage applied to it that leads to a reduction in the electrical resistance of the resistance elements (20) and gives rise to the flow of current through the surge arresters (10a-10f) connected in parallel.
  4. Arrester arrangement (5) according to Claim 3,
    characterized in that
    the tensioning system or systems (60) and the tensioning forces on the surge arrester or arresters (10a-10f) are set in such a way that current rise measurement values that are formed by mathematical derivation with respect to time and indicate the temporal current rise of the currents (I1, 12, I3) flowing, in the case of overvoltage, in the surge arresters (10a-10f) are equal or lie within a predefined tolerance band.
  5. Arrester arrangement (5) according to either of the preceding Claims 3 and 4,
    characterized in that
    the disc stacks (30) of at least two surge arresters (10a-10f), in particular those of the first and second surge arrester (10a-10f), are arranged next to one another in parallel on the same side of a common carrier, in particular a common carrier plate (100), that forms an electrical connection of the arrester arrangement (5).
  6. Arrester arrangement (5) according to either of the preceding Claims 3 and 4,
    characterized in that
    the disc stacks (30) of at least two surge arresters (10a-10f), in particular those of the first and second surge arrester (10a-10f), are arranged on opposite sides of a common carrier, in particular a common carrier plate (100), that forms an electrical connection of the arrester arrangement (5) .
  7. Arrester arrangement (5) according to one of the preceding Claims 3 to 6,
    characterized in that
    two disc stacks (30) of at least two surge arresters (10a-10f), in particular those of the first and second surge arrester (10a-10f), are arranged coaxially.
  8. Arrester arrangement (5) according to one of the preceding Claims 3 to 7,
    characterized in that,
    in the case of the surge arrester (10a-10f) and/or in the case of the at least one further surge arrester (10a-10f), the resistance elements (20) operating in a voltage-dependent manner are mechanically clamped between two outer electrical connection elements of the arrester arrangement (5) or between one of the two outer electrical connection elements of the arrester arrangement (5) and an outer contact element (50) of the respective surge arrester (10a-10f).
  9. Switching unit having a switching element,
    characterized in that
    an arrester arrangement (5) according to one of the preceding Claims 3 to 8 is connected in parallel with the switching element.
EP16777669.9A 2016-10-04 2016-10-04 Surge arrester arrangement and method for its calibration Active EP3501030B1 (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/EP2016/073653 WO2018065034A1 (en) 2016-10-04 2016-10-04 Overvoltage arrester assembly and method for setting same

Publications (2)

Publication Number Publication Date
EP3501030A1 EP3501030A1 (en) 2019-06-26
EP3501030B1 true EP3501030B1 (en) 2021-12-01

Family

ID=57083299

Family Applications (1)

Application Number Title Priority Date Filing Date
EP16777669.9A Active EP3501030B1 (en) 2016-10-04 2016-10-04 Surge arrester arrangement and method for its calibration

Country Status (3)

Country Link
EP (1) EP3501030B1 (en)
CN (1) CN109791824B (en)
WO (1) WO2018065034A1 (en)

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SE510178C2 (en) * 1991-09-16 1999-04-26 Asea Brown Boveri Ventilavledaranordning
JP2996059B2 (en) * 1993-07-14 1999-12-27 株式会社日立製作所 Arrester and method of assembling it
DE102006003579B4 (en) 2006-01-25 2007-10-25 Tridelta Überspannungsableiter Gmbh Surge arrester with cage design and manufacturing process for this
JP2008186744A (en) * 2007-01-31 2008-08-14 Japan Ae Power Systems Corp Molded lightning arrester and its manufacture method
JP5212611B2 (en) * 2008-01-08 2013-06-19 株式会社日立製作所 Lightning arrestor
JP2010027671A (en) * 2008-07-15 2010-02-04 Mitsubishi Electric Corp Lightning arrester, and method of manufacturing the same
DE102008034890A1 (en) * 2008-07-24 2010-02-04 Siemens Aktiengesellschaft Surge arrester arrangement with a Ableitstrompfad having several Ableitersäulen
CN201549299U (en) * 2009-10-23 2010-08-11 中国西电电气股份有限公司 High-capacity lightning arrester with flow equalization function
CN202678008U (en) * 2012-06-01 2013-01-16 湖南省电力公司科学研究院 Icing flashover preventing composite insulating lighting rod
DE102012210331B4 (en) * 2012-06-19 2014-02-13 Siemens Aktiengesellschaft Surge arrester for high voltages
CN204066920U (en) * 2014-08-05 2014-12-31 特变电工沈阳变压器集团有限公司 A kind of adjustable lightning arrester structure

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
None *

Also Published As

Publication number Publication date
CN109791824B (en) 2021-07-30
WO2018065034A1 (en) 2018-04-12
CN109791824A (en) 2019-05-21
EP3501030A1 (en) 2019-06-26

Similar Documents

Publication Publication Date Title
EP2700962A1 (en) Measurement of a resistance of a switch contact of an electrical circuit breaker
DE2718188A1 (en) OVERVOLTAGE PROTECTION DEVICE
DE10152653B4 (en) Device for intrinsically safe redundant power supply
WO2017129498A1 (en) Clamping body for an electric connection device
WO2005096478A1 (en) Long stator comprising a ground conductor and maglev railway that is equipped with said stator
EP3501030B1 (en) Surge arrester arrangement and method for its calibration
DE19838776C2 (en) Method and arrangement with a two-stage surge protection in low-voltage systems
DE102014003910A1 (en) Connection network, test device and method for simultaneous testing of multiple battery cells
WO2013182276A1 (en) Contact element for a varistor
DE1808374A1 (en) Surge arresters
EP2842388B1 (en) Led arrangement
DE202010017531U1 (en) Device for applying a voltage to a plurality of silicon rods in a CVD reactor
EP0477423B1 (en) Frame joining system
AT506778B1 (en) COOLING ARRANGEMENT WITH TWO SIDE-ELEVATED SEMICONDUCTOR ELEMENTS
AT397439B (en) CIRCUIT FOR MONITORING THE INSULATION RESISTANCE OF A SHEET OF ASSEMBLIES OF AN ELECTRICAL SYSTEM WITH A COMMON EARTH-FREE POWER SUPPLY, IN PARTICULAR A TELECOMMUNICATION OR SIGNALING DEVICE
EP2461476B1 (en) Method for operating an inverter
EP2783795A1 (en) Clamping jaw
DE849271C (en) Electromagnetic device, especially as a response counter for the after-current in surge arresters
WO2024074270A1 (en) Combined earthing and protective device for a voltage and power converter of modular design
DE2224040C3 (en) Device for clamping a disk-shaped semiconductor component
AT515529B1 (en) Method for connecting two cell poles
DE1096997B (en) Separating tab package which has contact blades and is pivotable about a bolt
EP3308385B1 (en) Surge arrester with multiple columns of resistors, wherein the columns are secured at one end by means of a retaining device, and a method for assembling a surge arrester
WO2012130527A1 (en) Electrical pin configuration of a withdrawable medium-voltage switchgear
DE2607243C3 (en) Device for displaying the contact pressure of a leaf spring

Legal Events

Date Code Title Description
STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: UNKNOWN

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: THE INTERNATIONAL PUBLICATION HAS BEEN MADE

PUAI Public reference made under article 153(3) epc to a published international application that has entered the european phase

Free format text: ORIGINAL CODE: 0009012

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: REQUEST FOR EXAMINATION WAS MADE

17P Request for examination filed

Effective date: 20190305

AK Designated contracting states

Kind code of ref document: A1

Designated state(s): AL AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HR HU IE IS IT LI LT LU LV MC MK MT NL NO PL PT RO RS SE SI SK SM TR

AX Request for extension of the european patent

Extension state: BA ME

DAV Request for validation of the european patent (deleted)
DAX Request for extension of the european patent (deleted)
STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: EXAMINATION IS IN PROGRESS

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: EXAMINATION IS IN PROGRESS

17Q First examination report despatched

Effective date: 20201103

RAP1 Party data changed (applicant data changed or rights of an application transferred)

Owner name: SIEMENS ENERGY GLOBAL GMBH & CO. KG

GRAP Despatch of communication of intention to grant a patent

Free format text: ORIGINAL CODE: EPIDOSNIGR1

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: GRANT OF PATENT IS INTENDED

INTG Intention to grant announced

Effective date: 20210622

GRAS Grant fee paid

Free format text: ORIGINAL CODE: EPIDOSNIGR3

GRAA (expected) grant

Free format text: ORIGINAL CODE: 0009210

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: THE PATENT HAS BEEN GRANTED

AK Designated contracting states

Kind code of ref document: B1

Designated state(s): AL AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HR HU IE IS IT LI LT LU LV MC MK MT NL NO PL PT RO RS SE SI SK SM TR

REG Reference to a national code

Ref country code: GB

Ref legal event code: FG4D

Free format text: NOT ENGLISH

REG Reference to a national code

Ref country code: AT

Ref legal event code: REF

Ref document number: 1452584

Country of ref document: AT

Kind code of ref document: T

Effective date: 20211215

Ref country code: CH

Ref legal event code: EP

REG Reference to a national code

Ref country code: IE

Ref legal event code: FG4D

Free format text: LANGUAGE OF EP DOCUMENT: GERMAN

REG Reference to a national code

Ref country code: DE

Ref legal event code: R096

Ref document number: 502016014229

Country of ref document: DE

REG Reference to a national code

Ref country code: LT

Ref legal event code: MG9D

REG Reference to a national code

Ref country code: NL

Ref legal event code: MP

Effective date: 20211201

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: RS

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20211201

Ref country code: LT

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20211201

Ref country code: FI

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20211201

Ref country code: BG

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20220301

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: SE

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20211201

Ref country code: PL

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20211201

Ref country code: NO

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20220301

Ref country code: LV

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20211201

Ref country code: HR

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20211201

Ref country code: GR

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20220302

Ref country code: ES

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20211201

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: NL

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20211201

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: SM

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20211201

Ref country code: SK

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20211201

Ref country code: RO

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20211201

Ref country code: PT

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20220401

Ref country code: EE

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20211201

Ref country code: CZ

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20211201

REG Reference to a national code

Ref country code: DE

Ref legal event code: R097

Ref document number: 502016014229

Country of ref document: DE

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: IS

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20220401

PLBE No opposition filed within time limit

Free format text: ORIGINAL CODE: 0009261

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: NO OPPOSITION FILED WITHIN TIME LIMIT

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: DK

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20211201

Ref country code: AL

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20211201

26N No opposition filed

Effective date: 20220902

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: SI

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20211201

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: MC

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20211201

Ref country code: IT

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20211201

REG Reference to a national code

Ref country code: CH

Ref legal event code: PL

REG Reference to a national code

Ref country code: BE

Ref legal event code: MM

Effective date: 20221031

GBPC Gb: european patent ceased through non-payment of renewal fee

Effective date: 20221004

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: LU

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20221004

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: LI

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20221031

Ref country code: CH

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20221031

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: BE

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20221031

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: IE

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20221004

Ref country code: GB

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20221004

REG Reference to a national code

Ref country code: AT

Ref legal event code: MM01

Ref document number: 1452584

Country of ref document: AT

Kind code of ref document: T

Effective date: 20221004

P01 Opt-out of the competence of the unified patent court (upc) registered

Effective date: 20231222

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: AT

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20221004

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: FR

Payment date: 20231026

Year of fee payment: 8

Ref country code: DE

Payment date: 20231027

Year of fee payment: 8

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: HU

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT; INVALID AB INITIO

Effective date: 20161004