EP0739490A1 - Procede de realisation de transducteurs magnetoresistifs - Google Patents

Procede de realisation de transducteurs magnetoresistifs

Info

Publication number
EP0739490A1
EP0739490A1 EP95940300A EP95940300A EP0739490A1 EP 0739490 A1 EP0739490 A1 EP 0739490A1 EP 95940300 A EP95940300 A EP 95940300A EP 95940300 A EP95940300 A EP 95940300A EP 0739490 A1 EP0739490 A1 EP 0739490A1
Authority
EP
European Patent Office
Prior art keywords
conductive layer
mask
etching
during
layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
EP95940300A
Other languages
German (de)
English (en)
Inventor
Jean-Claude Jacquet
Thierry Valet
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Thales SA
Original Assignee
Thomson CSF SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson CSF SA filed Critical Thomson CSF SA
Publication of EP0739490A1 publication Critical patent/EP0739490A1/fr
Withdrawn legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R33/00Arrangements or instruments for measuring magnetic variables
    • G01R33/02Measuring direction or magnitude of magnetic fields or magnetic flux
    • G01R33/06Measuring direction or magnitude of magnetic fields or magnetic flux using galvano-magnetic devices
    • G01R33/09Magnetoresistive devices
    • G01R33/093Magnetoresistive devices using multilayer structures, e.g. giant magnetoresistance sensors
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y25/00Nanomagnetism, e.g. magnetoimpedance, anisotropic magnetoresistance, giant magnetoresistance or tunneling magnetoresistance
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B5/00Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
    • G11B5/127Structure or manufacture of heads, e.g. inductive
    • G11B5/31Structure or manufacture of heads, e.g. inductive using thin films
    • G11B5/3163Fabrication methods or processes specially adapted for a particular head structure, e.g. using base layers for electroplating, using functional layers for masking, using energy or particle beams for shaping the structure or modifying the properties of the basic layers
    • G11B5/3173Batch fabrication, i.e. producing a plurality of head structures in one batch
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/01Manufacture or treatment
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B5/00Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
    • G11B5/127Structure or manufacture of heads, e.g. inductive
    • G11B5/33Structure or manufacture of flux-sensitive heads, i.e. for reproduction only; Combination of such heads with means for recording or erasing only
    • G11B5/39Structure or manufacture of flux-sensitive heads, i.e. for reproduction only; Combination of such heads with means for recording or erasing only using magneto-resistive devices or effects
    • G11B2005/3996Structure or manufacture of flux-sensitive heads, i.e. for reproduction only; Combination of such heads with means for recording or erasing only using magneto-resistive devices or effects large or giant magnetoresistive effects [GMR], e.g. as generated in spin-valve [SV] devices
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/4902Electromagnet, transformer or inductor
    • Y10T29/49021Magnetic recording reproducing transducer [e.g., tape head, core, etc.]

Definitions

  • the invention relates to a method for producing a magnetoresistive transducer and more particularly a magnetoresistive transducer with perpendicular transport.
  • the method of the invention also makes it possible to produce a large number of these transducers in one and the same step, these being able to be connected together or not.
  • all of the components are today made with thin layers of magnetic alloys such as "Permalloy”: Ni80Fe20.
  • Magnetic alloys such as "Permalloy”: Ni80Fe20.
  • the discovery of a giant magnetoresistive effect in magnetic metallic multilayers [1] has been described, for example, in the document MN Baibich et al, Physic Review Letters 61, p 2472, 1989 and in the document T. Valet et al, Applied Physic Letters 61, p 3187, 1992. It is already known that these materials have superior performance compared to those of magnetic alloys used until now.
  • CIP the one that has been the most studied
  • CPP the current Ign flows perpendicular to the layers
  • G AP ⁇ GP G m ⁇ Pm GP M m ⁇ G-AP means resistivity in the anti-parallel state of the geometry
  • ⁇ G, p means resistivity in the parallel state of the CIP or CPP geometry for the magnetic layer.
  • aCPP ⁇ mCPP / (l + 2 p f e f S m / pP m e m S f )
  • Figure 2a illustrates the structure produced by this technique. Initially by masking and exposure to ultraviolet radiation, a square pattern is printed in a photosensitive resin deposited on the stack of materials where it is desired to machine the block 1 (here a multilayer 2 deposited on a layer of gold 3). After machining the paver, the resin is dissolved in an acetone bath. Then the assembly is covered with a photosensitive material 4 (polyimide) which serves as an insulator. An opening obtained by exposure to ultraviolet radiation and located above the pillar is then made in this insulation. Finally, immediately after cleaning the surface thus cleared, a layer of gold 5 is deposited on the entire structure (resumption of contact).
  • a photosensitive resin deposited on the stack of materials where it is desired to machine the block 1 (here a multilayer 2 deposited on a layer of gold 3). After machining the paver, the resin is dissolved in an acetone bath. Then the assembly is covered with a photosensitive material 4 (polyimide) which serves as an insulator.
  • the structure thus produced has a high contact resistance due to the obligation to use a photosensitive material as insulation, which, when cleaning the top of the paving stones, is torn off and redeposited on this surface.
  • the obligation when opening a window on the top of the studs for the resumption of contacts or the realization of the trench, to position with an accuracy at least equal to their diameters, makes this delicate step for sections of a few micrometers.
  • the present invention relates to a manufacturing process overcoming the drawbacks listed above.
  • these pillars can be produced in two stages, by crossing two lines, the intersection of the two lines determining the position of the pillar.
  • This way of operating which facilitates the "liftoff" of the resin (after the deposition of the insulation) will make it possible to make pillars of small section as well as a trench in the lower conductor.
  • a first layer of a conductive material 8 is produced, then a multilayer, a metallic-magnetic 7.
  • This multilayer is an alternation of magnetic layers and non-magnetic layers.
  • the non-magnetic layers can be made of metallic material.
  • a second layer of conductive material is produced 9.
  • a mask 12 is made of resin having the shape of the transducer element to be produced.
  • Figure 3b shows an example of such a mask.
  • the layers 9, 7 and partially the layer 8 are etched around the mask 12. The entire structure is covered by a layer of insulating material 15 as shown in FIG. 4d.
  • a contact recovery layer 21 is deposited at the top of the structure and makes it possible to contact the conductive layer 9.
  • the production method according to the invention thus makes it possible to produce a magnetoresistive transducer by solving the problems indicated above.
  • the diagrams 5a to 5o illustrate with the aid of sectional views and from above some of the steps of the process of the invention.
  • This embodiment is described in the case where the pillar is obtained by crossing two lines.
  • the techniques used and the sequence of the different stages, given by way of example, are as follows:
  • a stack of layers is produced on a substrate 10: conductive layer 8, multilayer 7, conductive layer 9.
  • conductive layer 8 a stack of layers is produced on a substrate 10: conductive layer 8, multilayer 7, conductive layer 9.
  • a first line is then defined in these layers.
  • This operation includes:
  • the etching has been carried out up to half of the lower conductor 8 but could be done at any other thickness (from zero thickness to all).
  • the thickness of the resin 12 being such that after etching there remains a continuous layer;
  • the deposition of the first layer of insulator 15 for example alumina, for example by sputtering (FIG. 5c);
  • FIG. 5e corresponds to masking using the mask 18
  • FIG. 5m is a top view of the structure after the etching of the second line in the case where this second etching has been carried out:
  • Figures 5f (example 1) and 5h (example 2) illustrate the result obtained after the deposition of the second insulation layer 26 and its liftoff.
  • Figure 5o is a top view of the final structure.
  • a pillar 22 (figure 5g), whose diameter (or lateral dimension) is approximately equal to the width of the lines which made it possible to define it.
  • the sides of the latter are covered with an insulator which is deposited twice, the faces 23 are covered with the first layer of insulator 15, the faces 24 are covered with the second layer of insulator 26 (FIGS. 5o and 5h).
  • the resin remaining on the top of the line defined by the first etching (respectively of the column defined by the second etching), is used to remove (by liftoff) the insulation which is deposited on these surfaces when depositing the first (respectively second) layer insulation, there is therefore no alignment problem during these operations since the resin used for each operation (first and second) comes from the same resin.
  • Figure 5g is a representation of the final structure where the second layer of insulation has been omitted.
  • Figure 5i is a section (respectively a top view) of Figure 5h.
  • Figure 5j we have, for the sake of clarity, omitted to represent the different layers of insulation and contact recovery.
  • These figures illustrate the appearance of the lower conductor, it is noted that the trench 25 is plumb with the pillar and is therefore perfectly centered on the latter.
  • Figures 4a and 4b are sections of Figure 5f after the resumption of contacts. These sections show the differences in levels of the insulation layers resulting from the procedure used. This process can be generalized to a collective manufacture of these elements. These elements can be electrically connected together or isolated from each other. FIG. 7 represents an exemplary embodiment where ten of these elements are in series.
  • a mask 12 oriented along the line of transducers is produced during the first operation described above. Then, during the second operation, each transducer is defined by providing masks 18 perpendicular to the line of transducers. The etching using these masks is done up to layer 8. The resumption of contacts on the upper faces of the transducers, after having removed the masks 18 and insulating it from the upper faces, may be preceded by an operation. etching to etch the layer 8 every two transducers so that the layer 8 couples the two transducers.
  • the set of transducers in FIG. 7 thus produces a series of transducers connected in series.

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Nanotechnology (AREA)
  • Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Theoretical Computer Science (AREA)
  • Hall/Mr Elements (AREA)
  • Magnetic Heads (AREA)

Abstract

La présente invention est un procédé de réalisation, par des techniques de microlithographies, dans des multicouches métalliques magnétiques déposées par pulvérisation cathodique ou par épitaxie par jets moléculaires, de colonnes dont les flancs seront recouverts d'un isolant et dont les sommets en seront exempt, ce qui permet de faire circuler un courant perpendiculairement au plan des couches et d'exploiter le phénomène de magnétorésistance géante perpendiculaire. Ce procédé comporte: une première étape de réalisation sur une surface d'un substrat (10) d'un empilement d'une première couche conductrice (8) en contact avec le substrat et d'une alternance de couches magnétiques et de couches métalliques non magnétiques constituant une multicouche métallique magnétique (7) en contact avec la couche conductrice (8), caractérisé en ce qu'il comporte les étapes successives suivantes: une deuxième étape de réalisation sur la multicouche métallique magnétique (7) d'une deuxième couche conductrice; une troisième étape de réalisation d'un premier masque en résine (12, 18) ayant les dimensions d'un élément sensible magnétorésistif à réaliser; une quatrième étape de gravure autour du masque de la deuxième couche conductrice et de la multicouche métallique magnétique (7); une cinquième étape d'un dépôt d'une couche d'isolant sur la structure; une sixième étape de retrait du masque en résine et de la couche d'isolant et de la couche d'isolant se retrouvant sur cette résine; une septième étape de reprise de contact (21) sur la deuxième couche conductrice.

Description

PROCEDE DE REALISATION DE TRANSDUCTEURS MAGNETORESISTIFS
L'invention concerne un procédé de réalisation d'un transducteur magnétoresistif et plus particulièrement un transducteur magnétoresistif à transport perpendiculaire.
Le procédé de l'invention permet en outre de réaliser un grand nombre de ces transducteurs en une même étape, ceux-ci pouvant être connectés entre eux ou non. Dans les différents domaines d'applications des matériaux magnétorésistifs en couches minces (tête de lecture pour l'enregistrement magnétique, magnétomètres, compas, divers types de capteurs ...), la totalité des composants est aujourd'hui réalisée avec des couches minces d'alliages magnétiques tels que le "Permalloy" : Ni80Fe20. La découverte d'un effet magnétoresistif géant dans des multicouches métalliques magnétiques [1] a été décrit, par exemple, dans le document M.N. Baibich et al, Physic Review Letters 61 , p 2472, 1989 et dans le document T. Valet et al, Applied Physic Letters 61 , p 3187, 1992. Il est déjà acquis que ces matériaux présentent des performances supérieures par rapport à celles des alliages magnétiques utilisés jusqu'à présent.
L'origine physique de cet effet réside dans la dépendance en spin des diffusions des porteurs dans les métaux magnétiques et leurs alliages (voir document A. Campbell et al, Transport Properties of Ferromagnets paru dans Ferromagnetic Material édité WOHLFARTH, Amsterdam, 1982, vol 3) et de l'existence de deux états magnétiques dans ces multicouches : un état où les aimantations des couches magnétiques pointent toutes dans une même direction et que l'on notera P, l'autre état où les aimantations sont alternativement dans un sens puis dans l'autre et que l'on notera AP.
Le passage d'un état d'alignement à l'autre provoque une variation de la résistivité pouvant s'écrire sous la forme : pAP -- p?(\ + ) [1]
Il existe deux types de géométrie possible, la première notée CIP (celle qui a été le plus étudiée), où le courant l0 circule parallèlement aux couches (voir figure 1A), la deuxième notée CPP où le courant Ign circule perpendiculairement aux couches (voir figure 1 B). Comme l'ont démontrés les travaux théoriques (voir document T. Valet et al. Physical Review, B 48, n° 10, p 7099, 1993) et expérimentaux (voir document W.P. Pratt, Physic Review Letters, 66, p 3060, 1991 ), la deuxième configuration est potentiellement plus prometteuse. Néanmoins, les difficultés rencontrées lors de sa mise en oeuvre en ont limitées l'étude. Pour clarifier ce point, il est nécessaire de calculer non pas la variation de résistivité α de la multicouche, qui est une variation intrinsèque, mais celle de la résistance totale, qui est expérimentalement la grandeur accessible. La résistance R d'un objet de résistivité p, de section S, de longueur I, s'exprime de la manière suivante :
R = p l/S [2]
Pour un ensemble de résistances en série la résistance totale sera la somme de toutes ces résistances. Ainsi dans les deux cas mentionnés ci-dessus (CIP et CPP), en désignant par Rm la résistance de la multicouche, par Rf celle des amenées de courant et par Rc celle résultant du contact entre la multicouche et ces amenées, on a la résistance totale : Rt = 2 Rc + Rm +2 Rf [3]
Dans le cas général où les lignes de courant IQ font un angle θ par rapport aux plans des couches (figures 1 a et 1 b), la vaπation de résistance associée aux situations au passage d'un P à un état AP ou inversement s'écrit d'après les formules [1] à [3] : aG β αm (1 + 2 Rf Rm + 2 Rc Rιn) avec αm = β αmCPP + (l - β)αmCIP β tel que β = l si θ = π/2 et β = 0 si θ = 0
„>G AP ^G P G = m ~ Pm G.P M m φG-AP signifie résistivité dans l'état anti-parallèle de la géométrie
CIP ou CPP pour la couche magnétique. φG,p signifie résistivité dans l'état parallèle de la géométrie CIP ou CPP pour la couche magnétique.
Il apparaît donc d'après les formules [4] que la variation ag mesurée est un mélange des effets obtenus dans les deux géométries. De plus, ces formules montrent que la valeur de l'effet mesuré est atténuée par les résistances de contacts et par celles des amenées de courant, cette atténuation dépendant d'après les formules {2] et [3] :
- des dimensions géométriques des contacts électriques ; - de ceux de la multicouche ;
- des résistivités ;
- de la qualité des contacts.
Ainsi pour avoir accès à la valeur intrinsèque αm de l'effet, qui est la variation maximale que l'on puisse obtenir, il est nécessaire de diminuer le rapport des résistances (Rf + Rc)/Rm. et Pour decoupler les effets αmCIP et αmCPP de réaliser une structure dans laquelle les lignes de courant sont parallèles (cas CIP) où perpendiculaires (cas CPP) aux plans des couches.
Cela peut être réalisé de deux manières l'une en jouant sur les dimensions géométriques des différents éléments de la structure, l'autre en adaptant les résistivités de ses constituants.
Dans le cas CIP (figure 1a) il est très facile d'accéder à l'effet intrinsèque αm CIP, il suffit pour cela d'augmenter la distance parcourue par le courant dans la multicouche (paramètre Lm), dans une structure en serpentin par exemple. Par contre dans le cas CPP (figure 1b), cette longueur est limitée à l'épaisseur de la multicouche, il est alors nécessaire de jouer sur les autres paramètres si l'on veut s'approcher de la variation intrinsèque αm CPP.
Un autre problème important résultant de cette géométrie est la faible valeur de la résistance due à la multicouche. Cela a pour double conséquence :
- une faible chute de potentiel peu compatible avec des applications ;
- une mesure perturbée par les différentes sources de bruits (thermique notamment). Pour fixer un ordre de grandeur de ces valeurs, en supposant que la résistance de contact est parfaite et que les lignes de courant sont quasiment parallèles au plan des couches dans le cas CIP et quasiment perpendiculaire dans le cas CPP, comparons les, dans les deux géométries et prenons le cas où les contacts électriques sont en cuivre et où la multicouche est constituée de permalloy et de cuivre (voir document T. Valet et al, Applied Physic Letters, 61 , p 3187, 1992).
Nous avons alors, d'après les figures 1 a et 1 b et les formules [2] à [4] : aciP = ctmCIP /(l+2 pf Lf Sm /pPm Lm Sf )
aCPP = αmCPP/(l+2 pf ef Sm /pPm em Sf)
et dans le cas où St- ≈ Sm == 1 μm2
nous obtenons aQp = αmCIP / (1 + 0.2 Lf / Lm)
Dans le cas CIP, nous avons facilement :
Rt = Rm = 300Ω
Dans le cas CPP, des valeurs typiques sont : nous avons donc accès à seulement un tiers de l'effet, et pour le cas idéal où açpp = αm :
Rt = Rm = 0.03Ω nous avons donc, dans le cas CPP, une résistance inférieure de quatre ordres de grandeurs par rapport au cas CIP.
Il y a donc dans le cas CPP, deux problèmes à résoudre qui sont :
- obtenir une résistance mesurable Rt
- avoir accès à la variation maximale : απι PP
Une des solutions développée pour remédier à ces différents problèmes, utilise des contacts supraconducteurs en Niobium (voir document W.P. Pratt et al, Physical Review Letters, 66, p 3060, 1991 ). Bien que cette approche permette de s'affranchir des résistances des amenées de courant, elle nécessite l'utilisation de basse température (4.2K), ce qui en limite l'intérêt pour les applications citées ci-dessus. Une approche plus technologique a été développée et décrite dans le document M.A.M. GIJS et al, Applied Physic Letters, 63, p 111 , 1993. Celle-ci consiste à réduire la section Sm de la multicouche en utilisant les techniques disponibles en microlithographie.
La figure 2a illustre la structure fabriquée par cette technique. Dans un premier temps par masquage et exposition à un rayonnement ultraviolet, un motif carré est imprimé dans une résine photosensible déposée sur l'empilement de matériaux où l'on désire usiner le pavé 1 (ici une multicouche 2 déposée sur une couche d'or 3). Après l'usinage du pavé la résine est dissoute dans un bain d'acétone. Puis on recouvre l'ensemble d'un matériau photosensible 4 (polyimide) qui sert d'isolant. Une ouverture obtenue par une exposition à un rayonnement ultraviolet et situé au-dessus du pilier est ensuite pratiquée dans cet isolant. Finalement, immédiatement après avoir nettoyé la surface ainsi dégagée, une couche d'or 5 est déposée sur l'ensemble de la structure (reprise de contact).
Dans cette technique, il existe une forte corrélation entre la section des piliers, l'épaisseur des couches conductrices enserrant celui-ci et la part de la résistance mesurée provenant de cette colonne. Les résultats obtenus montrent que, pour une épaisseur de conducteur inférieure à deux micromètres et pour des sections inférieures à une dizaine de micromètres, la part de la résistance de la colonne peut devenir très faible. Pour y remédier, une tranchée 6 est pratiquée de part et d'autre du pavé comme cela est représenté sur la figure 2b (vue de dessus de la figure 2a). La résistance mesurée est alors celle du pilier et ce, indépendamment des valeurs des épaisseurs et des sections.
Cependant cette technologie présente de nombreux inconvénients.
D'une part, la structure ainsi fabriquée possède une forte résistance de contact due à l'obligation d'utiliser un matériau photosensible comme isolant, qui, lors du nettoyage du sommet des pavés est arraché et redéposé sur cette surface. D'autre part l'obligation, lors de l'ouverture d'une fenêtre sur le sommet des plots pour la reprise des contacts ou de la réalisation de la tranchée, de se positionner avec une précision au moins égale à leurs diamètres, rend cette étape délicate pour des sections de quelques micromètres. De plus, il semble délicat de creuser une tranchée à l'aplomb du pilier (écart Δx et Δy de la figure 2b). La présente invention a pour objet un procédé de fabrication remédiant aux inconvénients énumérés précédemment.
Il consiste à conserver la résine ayant servi à la gravure du motif, puis à déposer sur cet ensemble un matériau isolant, enfin à utiliser cette résine pour enlever (par une technique de liftoff) l'isolant déposé sur le sommet des plots. Cette solution permet ainsi de réaliser, avec une même résine, donc un seul masquage, l'usinage des piliers, leurs isolations et le dégagement de l'isolant déposé sur leurs sommets, et rend également possible l'utilisation d'un isolant non organique (AI2O3 par exemple), plus résistant au procédé de nettoyage. Nous supprimons de cette manière les problèmes d'alignements et de contaminations résultant de la solution élaborée dans les laboratoires de la Société Philips.
Dans une version améliorée de l'invention, ces piliers pourront être réalisés en deux étapes, par le croisement de deux lignes, l'intersection des deux lignes déterminant la position du pilier. Cette façon d'opérer qui facilite le "liftoff' de la résine (après le dépôt de l'isolant) permettra de réaliser des piliers de faible section ainsi qu'une tranchée dans le conducteur inférieur. Cette tranchée permettra de déposer la multicouche sur une couche conductrice de faible épaisseur pour laquelle la croissance se passe mieux et cela, comme l'ont démontré les ingénieurs de la Société Philips [9], sans réduire la variation de résistance mesurée.
L'invention sera mieux comprise à la lecture de la description qui suit, faite à titre d'exemple non limitatif en référence aux dessins annexés, parmi lesquels : - les figures 3 représentent les différents masques utilisés ;
- les figures 4a à 4e sont le procédé général selon l'invention et des coupes de la structure finale ;
- les figures 5 illustrent quelques étapes du procédé de l'invention ; - la figure 6 représente comme exemple d'application celle de cellule mémoire ;
- la figure 7 représente un ensemble où plusieurs de ces éléments sont en série.
On va tout d'abord décrire un exemple de réalisation simplifié de l'invention en se reportant aux figures 4c à 4e. On réalise tout d'abord, sur un substrat 10, une première couche d'un matériau conducteur 8, puis une multicouche, un métallique- magnétique 7. Cette multicouche est une alternance de couches magnétiques et de couches non magnétiques. Les couches non magnétiques peuvent être en matériau métallique.
Sur la multicouche 7, on réalise une deuxième couche d'un matériau conducteur 9. Puis, comme cela est représenté en figure 4c, on réalise sur la couche 9, un masque 12 en résine ayant la forme de l'élément transducteur à réaliser. La figure 3b représente un exemple d'un tel masque. Ensuite, on grave les couches 9, 7 et partiellement la couche 8 autour du masque 12. L'ensemble de la structure est recouverte par une couche de matériau isolant 15 comme cela est représenté en figure 4d.
On procède ensuite au retrait de la couche résine constituant le masque 12 ainsi que le matériau isolant situé au-dessus du masque. On obtient ainsi la structure représentée en figure 4e.
Enfin, une couche de reprise de contact 21 est déposée à la partie supérieure de la structure et permet de contacter la couche conductrice 9.
Le procédé de réalisation selon l'invention permet ainsi de réaliser un transducteur magnétorésistifs en résolvant les problèmes indiqués précédemment.
On va maintenant décrire le procédé de l'invention de façon plus détaillée.
Les schémas 5a à 5o illustrent à l'aide de vues en coupe et de dessus quelques unes des étapes du procédé de l'invention. Nous avons représenté sur ces figures la réalisation d'un seul pilier sur un ensemble constitué d'une multicouche magnétique 7 prise en sandwich entre deux couches de matériaux conducteurs, dénommés conducteur inférieur 8 et conducteur supérieur 9, le tout étant déposé sur un substrat de silicium 10 éventuellement oxydé (couche d'oxyde de silicium 11). Cette réalisation est décrite dans le cas où le pilier est obtenu en croisant deux lignes. Les techniques employées et l'enchaînement des différentes étapes, données à titre d'exemple, sont les suivantes :
On réalise d'abord sur un substrat 10 un empilement de couches : couche conductrice 8, multicouche 7, couche conductrice 9. Au cours d'une première opération, on définit ensuite une première ligne dans ces couches.
Cette opération comprend :
- la définition dans une résine photosensible 12, du motif à graver dans cet ensemble. Cela peut être réalisé par les techniques disponibles en lithographie (résinage, masquage, ...). Les figures 5a et 5k illustrent cette étape, le masque 12 utilisé est représenté en vue de dessus sur la figure 3a. Il comporte une partie rectiligne 13.
- une première gravure 14, par exemple par usinage ionique (figures 5b et 5k). La gravure a dans cet exemple été effectuée jusqu'à la moitié du conducteur inférieur 8 mais pourrait l'être à tout autre épaisseur (de l'épaisseur nulle à la totalité). L'épaisseur de la résine 12 étant telle qu'après la gravure il en demeure une couche continue ;
- le dépôt de la première couche d'isolant 15 (par exemple de l'alumine), par pulvérisation cathodique par exemple (figure 5c) ;
- le retrait de la résine restante (liftoff) après la première gravure (figures 5d et 51), opération consistant à enlever celle-ci en plongeant le substrat dans un solvant tel que l'acétone, éventuellement en présence d'ultrasons afin de faciliter le processus (l'épaisseur de la résine étant suffisante pour permettre un bon déroulement de cette étape). Cela a pour effet de dégager la surface 16 de tout isolant et de laisser les surfaces 17 recouvertes d'isolant.
Au cours d'une deuxième opération, on définit une deuxième ligne (partie 19 de la résine 18, figure 5m). Nous répétons les opérations précédentes, mais cette fois la deuxième ligne 19 à graver dans le matériau fait un angle γ (ici γ = 90 degrés) par rapport à la première ligne 14. La figure 5e correspond au masquage à l'aide du masque 18. La figure 5m est une vue de dessus de la structure après la gravure de la deuxième ligne dans le cas où cette deuxième gravure a été exécutée :
- jusqu'à la moitié du conducteur inférieur 8 pour la partie de la surface 16 non recouverte par la résine du deuxième masquage ;
- jusqu'aux deux tiers de la première couche d'isolant pour la partie des surfaces 17 non recouverte par la résine du deuxième masquage (exemple 1). Les épaisseurs de matériaux usinés sont données comme exemple, mais pourrait être différentes, notamment sur la figure 5n nous avons représenté une vue de dessus de la structure après la gravure de la deuxième ligne dans le cas où l'usinage a été effectué : - jusqu'à la couche d'oxyde 11 pour la partie de la surface 16 non recouverte par la résine du deuxième masquage (ce qui permet de creuser une tranchée 25, figure 5j dans le conducteur inférieur 8) ;
- jusqu'au conducteur inférieur 8 pour la partie des surfaces 17 non recouverte par la résine du deuxième masquage (exemple 2). Une deuxième couche d'isolant est ensuite déposée sur l'ensemble de la structure. Puis, le masque 18 est retiré par liftoff ainsi que le matériau isolant situé sur ce masque.
Les figures 5f (exemple 1 ) et 5h (exemple 2) illustrent le résultat obtenu après le dépôt de la deuxième couche d'isolation 26 et de son liftoff. La figure 5o est une vue de dessus de la structure finale.
Au cours d'une troisième opération, on réalise ensuite une reprise de contact sur la face supérieure de la structure. Les différentes étapes sont :
- le nettoyage de la surface 20 (figure 5o) de la couche conductrice supérieure 9, par un etching plasma par exemple ;
- le dépôt d'une couche conductrice 21 (figures 4a et 4b) pour la reprise des contacts électriques. Ce dépôt est effectué immédiatement après le nettoyage sans ramener le composant à l'air.
Nous obtenons en final, au croisement des deux lignes, un pilier 22 (figure 5g), dont le diamètre (ou dimension latérale) est approximativement égal à la largeur des lignes qui ont permis de le définir. Les flancs de celui-ci sont recouverts d'un isolant qui est déposé en deux fois, les faces 23 sont recouvertes de la première couche d'isolant 15, les faces 24 sont recouvertes de la deuxième couche d'isolant 26 (figures 5o et 5h).
Lors de la première opération (respectivement deuxième opération), la résine restante sur le sommet de la ligne définie par la première gravure (respectivement de la colonne définie par la deuxième gravure), est utilisée pour enlever (par liftoff) l'isolant qui est déposé sur ces surfaces lors du dépôt de la première (respectivement deuxième) couche d'isolant, il n'y a donc pas de problème d'alignement lors de ces opérations puisque la résine utilisée à chaque opération (première et deuxième) provient du même résinage.
La figure 5g est une représentation de la structure finale où l'on a omis la deuxième couche d'isolant.
La figure 5i (respectivement 5j) est une coupe (respectivement une vue de dessus) de la figure 5h. Sur la figure 5j, nous avons, pour des raisons de clarté, omis de représenter les différentes couches d'isolants et de reprise de contacts. Ces figures illustrent l'allure du conducteur inférieur, on remarque que la tranchée 25 est à l'aplomb du pilier et est donc parfaitement centrée sur ce dernier.
Les figures 4a et 4b sont des coupes de la figure 5f après la reprise des contacts. Ces coupes montrent les différences de niveaux des couches d'isolants résultant de la procédure employée. Ce procédé peut être généralisé à une fabrication collective de ces éléments. Ces éléments pouvant être électriquement connectés ensemble ou isolés les uns par rapport aux autres. La figure 7 représente un exemple de réalisation où dix de ces éléments sont en série.
Pour réaliser une telle structure, lors de la première opération décrite précédemment, on réalise un masque 12 orienté selon la ligne de transducteurs. Ensuite, lors de la deuxième opération, on définit chaque transducteur en prévoyant des masques 18 perpendiculaires à la ligne de transducteurs. La gravure à l'aide de ces masques se fait jusqu'à la couche 8. La reprise de contacts sur les faces supérieures des transducteurs, après avoir enlevée les masques 18 et l'isolant des faces supérieures, peut être précédée d'une opération de gravure pour graver la couche 8 tous les deux transducteurs de façon que la couche 8 couple tous les deux transducteurs.
L'ensemble de transducteurs de la figure 7 réalise ainsi une série transducteurs connectés en série.

Claims

REVENDICATIONS
1. Procédé de réalisation d'un transducteur magnétoresistif comprenant une première étape de réalisation sur une surface d'un substrat (10) d'un empilement d'une première couche conductrice (8) en contact avec le substrat et d'une alternance de couches magnétiques et de couches métalliques non magnétiques constituant une multicouche métallique magnétique (7) en contact avec la couche conductrice (8), caractérisé en ce qu'il comporte les étapes successives suivantes : - une deuxième étape de réalisation sur la multicouche métallique magnétique (7) d'une deuxième couche conductrice (9) ;
- une troisième étape de réalisation d'un premier masque en résine (12, 18) ayant les dimensions d'un élément sensible magnétoresistif à réaliser ; - une quatrième étape de gravure autour du masque de la deuxième couche conductrice (9) et de la multicouche métallique magnétique (7) ;
- une cinquième étape d'un dépôt d'une couche d'isolant sur la structure ; - une sixième étape de retrait du masque en résine et de la couche d'isolant et de la couche d'isolant se retrouvant sur cette résine ;
- une septième étape de reprise de contact sur la deuxième couche conductrice (9).
2. Procédé selon la revendication 1 , caractérisé en ce que la surface de l'élément transducteur sur le substrat (10) est un polygone tel qu'un carré ou un cercle.
3. Procédé selon la revendication 1 , caractérisé en ce les épaisseurs des différentes couches de matériaux conducteurs et de la multicouche sont comprises entre 0,1 μm et 3 μm.
4. Procédé selon l'une des revendications précédentes, caractérisé en ce que :
- lors de la troisième étape, le masque en résine possède une première partie (13) de forme allongée ;
- en ce qu'il comporte entre la sixième et la septième étape, une huitième, une neuvième, une dixième et une onzième étapes supplémentaires similaires respectivement aux troisième, quatrième, cinquième et sixième étapes ;
- et en ce que le deuxième masque (18) réalisé lors de la huitième étape comporte une deuxième partie (19) de forme allongée sensiblement perpendiculaire à la position de la première partie (18) de forme allongée.
5. Procédé selon l'une des revendications 1 ou 4, caractérisé en ce que lors de la quatrième étape et de la neuvième étape la gravure se fait jusqu'à la première couche conductrice (8) sans l'entamer.
6. Procédé selon l'une des revendications 1 ou 4, caractérisé en ce lors de la quatrième étape et de la neuvième étape, la gravure se fait en gravant tout ou partie de la première couche conductrice (8).
7. Procédé selon l'une des revendications 1 ou 4, caractérisé en ce que les masques (12, 18) possèdent des parties de grandes surfaces (29) situées de part et d'autre des parties allongées pour faciliter lors des sixième et onzième étapes, le retrait du matériau des masques et du matériau isolant situé sur ces masques.
8. Procédé selon la revendication 7, caractérisé en ce que les parties de grandes surfaces sont raccordées par des zones se rétrécissant à partir des grandes surfaces vers les parties allongées.
9. Procédé selon la revendication 4, caractérisé en ce que la partie allongée (13) du premier masque de la première partie (voir troisième étape) à une longueur permettant de réaliser, lors de la huitième étape, au moins deux deuxièmes masques sensiblement perpendiculaires à la position du premier masque.
10. Procédé selon la revendication 10, caractérisé en ce que lors de la quatrième étape, la première couche conductrice (8) n'est pas attaquée ou n'est attaquée que partiellement par la gravure, cette couche conductrice interconnectant les éléments transducteurs.
11. Procédé selon la revendication 10, caractérisé en ce plusieurs ensembles de transducteurs interconnectés par la première couche conductrice (8) sont réalisés et sont découplés les uns des autres par gravure totale de la première couche conductrice (8) entre ces ensembles de transducteurs ; la reprise de contact de la septième étape connectant un élément transducteur d'un ensemble à un élément transducteur d'un autre ensemble.
EP95940300A 1994-11-10 1995-11-10 Procede de realisation de transducteurs magnetoresistifs Withdrawn EP0739490A1 (fr)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
FR9413549 1994-11-10
FR9413549A FR2726960B1 (fr) 1994-11-10 1994-11-10 Procede de realisation de transducteurs magnetoresistifs
PCT/FR1995/001484 WO1996015461A1 (fr) 1994-11-10 1995-11-10 Procede de realisation de transducteurs magnetoresistifs

Publications (1)

Publication Number Publication Date
EP0739490A1 true EP0739490A1 (fr) 1996-10-30

Family

ID=9468726

Family Applications (1)

Application Number Title Priority Date Filing Date
EP95940300A Withdrawn EP0739490A1 (fr) 1994-11-10 1995-11-10 Procede de realisation de transducteurs magnetoresistifs

Country Status (5)

Country Link
US (1) US5961848A (fr)
EP (1) EP0739490A1 (fr)
JP (1) JPH09507970A (fr)
FR (1) FR2726960B1 (fr)
WO (1) WO1996015461A1 (fr)

Families Citing this family (74)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6674562B1 (en) * 1994-05-05 2004-01-06 Iridigm Display Corporation Interferometric modulation of radiation
US7852545B2 (en) 1994-05-05 2010-12-14 Qualcomm Mems Technologies, Inc. Method and device for modulating light
US7460291B2 (en) * 1994-05-05 2008-12-02 Idc, Llc Separable modulator
US7808694B2 (en) * 1994-05-05 2010-10-05 Qualcomm Mems Technologies, Inc. Method and device for modulating light
US7898722B2 (en) * 1995-05-01 2011-03-01 Qualcomm Mems Technologies, Inc. Microelectromechanical device with restoring electrode
US7929197B2 (en) * 1996-11-05 2011-04-19 Qualcomm Mems Technologies, Inc. System and method for a MEMS device
US7830588B2 (en) * 1996-12-19 2010-11-09 Qualcomm Mems Technologies, Inc. Method of making a light modulating display device and associated transistor circuitry and structures thereof
FR2774207B1 (fr) 1998-01-27 2000-04-28 Thomson Csf Dispositif d'inscription/lecture optique d'un support d'information
US6016242A (en) * 1998-03-20 2000-01-18 Seagate Technology, Inc. Narrow top poles for inductive magnetic heads, masks and processes for making the same
WO1999052006A2 (fr) * 1998-04-08 1999-10-14 Etalon, Inc. Modulation interferometrique de rayonnement
US8928967B2 (en) 1998-04-08 2015-01-06 Qualcomm Mems Technologies, Inc. Method and device for modulating light
US6198609B1 (en) * 1998-11-09 2001-03-06 Read-Rite Corporation CPP Magnetoresistive device with reduced edge effect and method for making same
JP4807897B2 (ja) * 1999-01-04 2011-11-02 ヤマハ株式会社 磁気抵抗素子及び磁気抵抗素子の製造方法
FR2797514B3 (fr) 1999-08-10 2001-10-12 Thomson Csf Dispositif de lecture magneto-optique pour bandes magnetiques multipistes
FR2797710B1 (fr) 1999-08-20 2001-11-09 Thomson Csf Tete de lecture anti-abrasion
WO2003007049A1 (fr) * 1999-10-05 2003-01-23 Iridigm Display Corporation Mems et structures photoniques
FR2802696B1 (fr) * 1999-12-17 2002-07-19 Thomson Csf Lecteur magneto optique optimise par le polariseur de lumiere incidente
JP2002094144A (ja) * 2000-09-12 2002-03-29 Fujitsu Ltd 磁気抵抗効果素子およびその製造方法
US6707649B2 (en) 2001-03-22 2004-03-16 Alps Electric Co., Ltd. Magnetic sensing element permitting decrease in effective element size while maintaining large optical element size
US7583429B2 (en) 2004-09-27 2009-09-01 Idc, Llc Ornamental display device
US7420725B2 (en) 2004-09-27 2008-09-02 Idc, Llc Device having a conductive light absorbing mask and method for fabricating same
US7527995B2 (en) * 2004-09-27 2009-05-05 Qualcomm Mems Technologies, Inc. Method of making prestructure for MEMS systems
US8008736B2 (en) 2004-09-27 2011-08-30 Qualcomm Mems Technologies, Inc. Analog interferometric modulator device
US7630119B2 (en) 2004-09-27 2009-12-08 Qualcomm Mems Technologies, Inc. Apparatus and method for reducing slippage between structures in an interferometric modulator
US7944599B2 (en) 2004-09-27 2011-05-17 Qualcomm Mems Technologies, Inc. Electromechanical device with optical function separated from mechanical and electrical function
US7302157B2 (en) 2004-09-27 2007-11-27 Idc, Llc System and method for multi-level brightness in interferometric modulation
US7289259B2 (en) 2004-09-27 2007-10-30 Idc, Llc Conductive bus structure for interferometric modulator array
US7564612B2 (en) 2004-09-27 2009-07-21 Idc, Llc Photonic MEMS and structures
US7405861B2 (en) * 2004-09-27 2008-07-29 Idc, Llc Method and device for protecting interferometric modulators from electrostatic discharge
US7372613B2 (en) 2004-09-27 2008-05-13 Idc, Llc Method and device for multistate interferometric light modulation
US7304784B2 (en) * 2004-09-27 2007-12-04 Idc, Llc Reflective display device having viewable display on both sides
US7936497B2 (en) 2004-09-27 2011-05-03 Qualcomm Mems Technologies, Inc. MEMS device having deformable membrane characterized by mechanical persistence
US7884989B2 (en) 2005-05-27 2011-02-08 Qualcomm Mems Technologies, Inc. White interferometric modulators and methods for forming the same
US7916980B2 (en) 2006-01-13 2011-03-29 Qualcomm Mems Technologies, Inc. Interconnect structure for MEMS device
US7450295B2 (en) * 2006-03-02 2008-11-11 Qualcomm Mems Technologies, Inc. Methods for producing MEMS with protective coatings using multi-component sacrificial layers
DE102006019484A1 (de) * 2006-04-26 2007-10-31 Siemens Ag OMR(organo-megneto-resisitver)-Sensor und Verfahren zur Herstellung
US7649671B2 (en) 2006-06-01 2010-01-19 Qualcomm Mems Technologies, Inc. Analog interferometric modulator device with electrostatic actuation and release
US7835061B2 (en) 2006-06-28 2010-11-16 Qualcomm Mems Technologies, Inc. Support structures for free-standing electromechanical devices
US7527998B2 (en) 2006-06-30 2009-05-05 Qualcomm Mems Technologies, Inc. Method of manufacturing MEMS devices providing air gap control
US8115987B2 (en) 2007-02-01 2012-02-14 Qualcomm Mems Technologies, Inc. Modulating the intensity of light from an interferometric reflector
WO2008102299A1 (fr) * 2007-02-23 2008-08-28 Koninklijke Philips Electronics N.V. Dispositif formant détecteur magnétique avec générateur de champ et élément formant détecteur
US7643202B2 (en) 2007-05-09 2010-01-05 Qualcomm Mems Technologies, Inc. Microelectromechanical system having a dielectric movable membrane and a mirror
US7719752B2 (en) 2007-05-11 2010-05-18 Qualcomm Mems Technologies, Inc. MEMS structures, methods of fabricating MEMS components on separate substrates and assembly of same
US7782517B2 (en) 2007-06-21 2010-08-24 Qualcomm Mems Technologies, Inc. Infrared and dual mode displays
US7630121B2 (en) * 2007-07-02 2009-12-08 Qualcomm Mems Technologies, Inc. Electromechanical device with optical function separated from mechanical and electrical function
KR20100066452A (ko) 2007-07-31 2010-06-17 퀄컴 엠이엠스 테크놀로지스, 인크. 간섭계 변조기의 색 변이를 증강시키는 장치
US7773286B2 (en) 2007-09-14 2010-08-10 Qualcomm Mems Technologies, Inc. Periodic dimple array
US7847999B2 (en) 2007-09-14 2010-12-07 Qualcomm Mems Technologies, Inc. Interferometric modulator display devices
JP5302322B2 (ja) 2007-10-19 2013-10-02 クォルコム・メムズ・テクノロジーズ・インコーポレーテッド 一体型光起電力を有するディスプレイ
US8058549B2 (en) 2007-10-19 2011-11-15 Qualcomm Mems Technologies, Inc. Photovoltaic devices with integrated color interferometric film stacks
KR20100103467A (ko) 2007-10-23 2010-09-27 퀄컴 엠이엠스 테크놀로지스, 인크. 조절가능하게 투과성인 mems―기반 장치
US8941631B2 (en) 2007-11-16 2015-01-27 Qualcomm Mems Technologies, Inc. Simultaneous light collection and illumination on an active display
US8164821B2 (en) 2008-02-22 2012-04-24 Qualcomm Mems Technologies, Inc. Microelectromechanical device with thermal expansion balancing layer or stiffening layer
US7944604B2 (en) 2008-03-07 2011-05-17 Qualcomm Mems Technologies, Inc. Interferometric modulator in transmission mode
US7612933B2 (en) 2008-03-27 2009-11-03 Qualcomm Mems Technologies, Inc. Microelectromechanical device with spacing layer
US7898723B2 (en) 2008-04-02 2011-03-01 Qualcomm Mems Technologies, Inc. Microelectromechanical systems display element with photovoltaic structure
US7969638B2 (en) 2008-04-10 2011-06-28 Qualcomm Mems Technologies, Inc. Device having thin black mask and method of fabricating the same
US8023167B2 (en) 2008-06-25 2011-09-20 Qualcomm Mems Technologies, Inc. Backlight displays
US7768690B2 (en) * 2008-06-25 2010-08-03 Qualcomm Mems Technologies, Inc. Backlight displays
US7859740B2 (en) 2008-07-11 2010-12-28 Qualcomm Mems Technologies, Inc. Stiction mitigation with integrated mech micro-cantilevers through vertical stress gradient control
US7855826B2 (en) * 2008-08-12 2010-12-21 Qualcomm Mems Technologies, Inc. Method and apparatus to reduce or eliminate stiction and image retention in interferometric modulator devices
US8358266B2 (en) 2008-09-02 2013-01-22 Qualcomm Mems Technologies, Inc. Light turning device with prismatic light turning features
US8270056B2 (en) 2009-03-23 2012-09-18 Qualcomm Mems Technologies, Inc. Display device with openings between sub-pixels and method of making same
US7864403B2 (en) 2009-03-27 2011-01-04 Qualcomm Mems Technologies, Inc. Post-release adjustment of interferometric modulator reflectivity
WO2010138765A1 (fr) 2009-05-29 2010-12-02 Qualcomm Mems Technologies, Inc. Dispositifs d'éclairage et procédés de fabrication associés
US8270062B2 (en) 2009-09-17 2012-09-18 Qualcomm Mems Technologies, Inc. Display device with at least one movable stop element
US8488228B2 (en) 2009-09-28 2013-07-16 Qualcomm Mems Technologies, Inc. Interferometric display with interferometric reflector
KR20130100232A (ko) 2010-04-09 2013-09-10 퀄컴 엠이엠에스 테크놀로지스, 인크. 전기 기계 디바이스의 기계층 및 그 형성 방법
WO2012024238A1 (fr) 2010-08-17 2012-02-23 Qualcomm Mems Technologies, Inc. Actionnement et étalonnage d'une électrode neutre de charge dans un dispositif d'affichage interférométrique
US9057872B2 (en) 2010-08-31 2015-06-16 Qualcomm Mems Technologies, Inc. Dielectric enhanced mirror for IMOD display
US9134527B2 (en) 2011-04-04 2015-09-15 Qualcomm Mems Technologies, Inc. Pixel via and methods of forming the same
US8963159B2 (en) 2011-04-04 2015-02-24 Qualcomm Mems Technologies, Inc. Pixel via and methods of forming the same
US8659816B2 (en) 2011-04-25 2014-02-25 Qualcomm Mems Technologies, Inc. Mechanical layer and methods of making the same
US8736939B2 (en) 2011-11-04 2014-05-27 Qualcomm Mems Technologies, Inc. Matching layer thin-films for an electromechanical systems reflective display device

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0484472A (ja) * 1990-07-27 1992-03-17 Nec Corp 磁気抵抗素子の製造方法
US5446613A (en) * 1994-02-28 1995-08-29 Read-Rite Corporation Magnetic head assembly with MR sensor

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See references of WO9615461A1 *

Also Published As

Publication number Publication date
WO1996015461A1 (fr) 1996-05-23
FR2726960B1 (fr) 1996-12-13
FR2726960A1 (fr) 1996-05-15
JPH09507970A (ja) 1997-08-12
US5961848A (en) 1999-10-05

Similar Documents

Publication Publication Date Title
EP0739490A1 (fr) Procede de realisation de transducteurs magnetoresistifs
EP1435101B1 (fr) Dispositif magnetoresistif a vanne de spin a performances ameliorees
EP0152326B1 (fr) Procédé de réalisation d'une tête magnétique d'écriture
EP0779632B1 (fr) Structure et capteur multicouches et procédé de réalisation
EP0406060B1 (fr) Capteur à effet magnétorésistif
FR2866153A1 (fr) Dispositif de detection magnetique comprenant au moins un agencement de formation d'elemnts a effet hall et procede de fabrication de celui-ci
EP0420755B1 (fr) Procédé de réalisation d'une tête d'enregistrement magnétique et tête obtenue par ce procédé
FR2559292A1 (fr) Bobinage pour tete magnetique d'enregistrement en couche mince et son procede de realisation
EP0652550A1 (fr) Tête magnétique de lecture à élément magnétorésistant multicouche et à concentrateur et son procédé de réalisation
US4302822A (en) Thin-film magnetic bubble domain detection device and process for manufacturing the same
EP0642030B1 (fr) Guide de flux magnétique à languettes et capteur magnétorésistif comportant ce guide
WO2005033723A2 (fr) Magnetometre a circuit magnetique ouvert et son procede de realisation
EP0418127B1 (fr) Procédé de réalisation des pièces polaires et de l'entrefer de têtes magnétiques en couches minces pour application informatique audio ou vidéo
FR2609576A1 (fr) Element a magnetoresistance et procede de fabrication
EP0642181A1 (fr) Composant et capteur magnétorésistifs à motif géométrique répété
JP4560847B2 (ja) 磁気抵抗ランダムアクセスメモリ
EP0497069B1 (fr) Procédé de fabrication de capteurs magnéto-résistifs, et dispositif magnétique réalisé suivant un tel procédé
WO1989004038A1 (fr) Procede de detection de fin de polissage d'une tete magnetique couches minces
FR2905792A1 (fr) Circuit magnetique ferme pour applications dynamiques a haute frequence et procede de realisation d'un tel circuit magnetique.
FR2619457A1 (fr) Procede d'obtention d'un motif notamment en materiau ferromagnetique ayant des flancs de pente differente et tete magnetique comportant un tel motif
EP1419506A2 (fr) Dispositif de commande de renversement de sens d'aimentation sanschamp magnetique externe
EP0644528B1 (fr) Tête magnétique de lecture et d'écriture à élément magnétorésistant compensé en écriture
EP0705474A1 (fr) Element magnetoresistif et tete magnetique comportant un tel element
FR2677811A1 (fr) Dispositif incluant un super-reseau de couches ayant des proprietes de magnetoresistance geante realisees sur un substrat semiconducteur.
WO2022243279A1 (fr) Procédé de fabrication d'un point mémoire sot-mram asymétrique et point mémoire obtenu par la mise en œuvre de ce procédé

Legal Events

Date Code Title Description
PUAI Public reference made under article 153(3) epc to a published international application that has entered the european phase

Free format text: ORIGINAL CODE: 0009012

17P Request for examination filed

Effective date: 19960610

AK Designated contracting states

Kind code of ref document: A1

Designated state(s): DE GB

RAP1 Party data changed (applicant data changed or rights of an application transferred)

Owner name: THALES

17Q First examination report despatched

Effective date: 20040408

GRAP Despatch of communication of intention to grant a patent

Free format text: ORIGINAL CODE: EPIDOSNIGR1

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: THE APPLICATION IS DEEMED TO BE WITHDRAWN

18D Application deemed to be withdrawn

Effective date: 20050301