Claims (13)
[lipl.-liV:. K. K. ./!L... r; \'.c D I η ti .v;i! i. CD3! \'.'ri;-.or'!;'ii-.iun mein Zeichen: 2828/EPG 15. Oktober 1982 EP 81902935.6 NCR Corporation, World Headquarters, Dayton, OHIO 45479 (V.St.A.) Datenübertragungssystem Patentan Sprüche[lipl.-liV :. K. K. ./! L ... r; \ '. c D I η ti .v; i! i. CD3! \ '.' ri; -. or '!;' ii-.iun my reference: 2828 / EPG October 15, 1982 EP 81902935.6 NCR Corporation, World Headquarters, Dayton, OHIO 45479 (V.St.A.) data transmission system patent claims
1. Datenübertragungssystem zum Übertragen von Daten zwischen einem Prozessor (5) und einem Speichersystem
(7), gekennzeichnet durch:1. Data transfer system for transferring data between a processor (5) and a memory system
(7), characterized by:
,.,.. eine Pufferspeichervorrichtung (11); eine erste
Übertragungsvorrichtung (41), die mit dem genannten Prozessor (5) und der genannten Pufferspeichervorrichtung
(11) gekoppelt ist; eine erste Adressiervorrichtung (37), die angeordnet ist, um eine
erste Folge von Adressensignalen zu erzeugen, die bewirken, daß in der genannten Pufferspeichervorrichtung
(11) die durch die genannte erste Übertragungsvorrichtung (41) von dem genannten Prozessor
(5) übertragenen Daten gespeichert werden, eine zweite Übertragungsvorrichtung (19)» die mit der genannten
Pufferspeichervorrichtung (11) und dem genann-,., .. a buffer storage device (11); a first
Transfer device (41) associated with said processor (5) and said buffer storage device
(11) is coupled; a first addressing device (37) which is arranged to a
to generate a first sequence of address signals which cause in said buffer memory device
(11) by said first transfer device (41) from said processor
(5) transmitted data are stored, a second transmission device (19) »the one with said
Buffer storage device (11) and the named
ten Speichersystem (7) gekoppelt ist; und eine zweite Adressiervorrichtung (27), die angeordnet
ist»um unter Ansprechen auf von dem genannten Speichersystem (7) abgegebene Zeitgabesignale eine
zweite Folge von Adressensignalen zu erzeugen, die ein Auslesen von gespeicherten Daten aus der genannten
Pufferspeichervorrichtung (11) zur genannten zweiten Übertragungsvorrichtung (19) zum Anlegen
an das genannte Speichersystem (7) bewirken.th storage system (7) is coupled; and a second addressing device (27) disposed
is »um in response to timing signals emitted by said storage system (7)
to generate a second sequence of address signals that read out stored data from said
Buffer storage device (11) for said second transfer device (19) for application
cause to said storage system (7).
2. Datenübertragungssystem nach Anspruch 1, dadurch gekennzeichnet, daß die genannte
erste Adressiervorrichtung einen ersten Zähler (37) aufweist; daß die genannte zweite Adressiervorrichtung
einen zweiten Zähler (27) aufweist; und daß der genannte erste und zweite Zähler (37, 27)
mit einer Multiplexerschaltung (31) gekoppelt sind, die mit der genannten Pufferspeich.ervorrich.tung (11)
gekoppn.Lt int.2. Data transmission system according to claim 1, characterized in that said
first addressing device comprises a first counter (37); that said second addressing device
a second counter (27); and that said first and second counters (37, 27)
are coupled to a multiplexer circuit (31) which is connected to said buffer memory device (11)
coupled according to int.
3. Datenübortragungssystem nach Anspruch 2, dadurch
gekennzeichnet , daß der genannte erste Zähler (37) unter Ansprechen auf durch den3. data transmission system according to claim 2, characterized
characterized in that said first counter (37) in response to by the
^5 genannten Prozessor (5) abgegebene Signale hochgezählt
wird.^ 5 named processor (5) counted up the output signals
will.
4-. Datenubertragungssystem nach Anspruch 3» dadurch
gekennzeichnet, daß die genannte zweite Adressiervorrichtung eine Speichervorrichtung
(33) aufweist, die angeordnet ist, um eine von dem genannten Prozessor (5) abgegebene Gruppenadresse
zu speichern, sowie eine Vergleichsvorrichtung (55), die mit der genannten Speichervorrichtung4-. Data transmission system according to claim 3 »thereby
characterized in that said second addressing device is a memory device
(33) which is arranged around a group address issued by said processor (5)
to store, and a comparison device (55) associated with said storage device
(33) und dem genannten zweiten Zähler (27) gekoppelt und geeignet ist, die genannte Gruppenadresse(33) and said second counter (27) is coupled and suitable, said group address
mit einem Teil jeder von dem genannten zweiten Zähler (27) abgegebenen Adresse zu vergleichen,
wobei die Vergleichsvorrichtung (55) ein Speicherbefähigungssignal
abgibt zum Befähigen der genannten Pufferspeichervorrichtung (11) zur Ausgabe gespeicherter
Daten.to compare with a part of each address delivered by said second counter (27),
wherein the comparison device (55) provides a memory enable signal
outputs to enable said buffer storage device (11) to output stored
Data.
5. Datenübertragungssystem nach Anspruch 4, dadurch gekennzeichnet, daß die genannte
Pufferspeichervorrichtung (11) angeordnet ist, um eine erste Anzahl von Wörtern zu speichern, von
denen jedes eine zweite Anzahl von Bits besitzt, und daß der genannte Prozessor (5) mit der genannten
ersten Übertragungsvorrichtung (41) über eine
Prozessorsammelleitung (43) gekoppelt ist, die
eine dritte Anzahl von Leitern aufweist, die geringer als die genannte zweite Anzahl ist, wobei
die genannte erste Übertragungsvorrichtung (41) be-5. Data transmission system according to claim 4, characterized in that said
Buffer storage device (11) arranged to store a first number of words of
each of which has a second number of bits, and that said processor (5) with said
first transmission device (41) via a
Processor bus (43) coupled to the
has a third number of conductors less than said second number, wherein
said first transmission device (41)
V0 wirkt, daß Daten in jeweils die genannte dritte Anzahl von Bits aufweisenden aufeinanderfolgenden
Gruppen zu entsprechenden Gruppen von Datenanschlüssen der genannten Pufferspeichervorrichtung (11)
übertragen werden.V 0 has the effect that data are transmitted in successive groups each having the third number of bits mentioned to corresponding groups of data connections of the buffer memory device (11) mentioned.
6. Datenübertragungssystem nach Anspruch 5» dadurch
gekennzeichnet, daß der genannte Prozessor (5). geeignet ist, ein Signal an das genannte
Speichersystem (7) zu legen, das angibt, daß die Datenspeicherung in der genannten Pufferspeichervorrichtung
(11) vollständig ist.6. Data transmission system according to claim 5 »thereby
characterized in that said processor (5). is capable of sending a signal to the said
To put a storage system (7) indicating that the data is being stored in said buffer storage device
(11) is complete.
7- Datenübertragungssystem nach Anspruch 6, dadurch gekennzeichnet, daß das genannte
Speichersystem geeignet ist,die darin gespeicherten Daten zu verschieben^und ferner geeignet ist,7- data transmission system according to claim 6, characterized in that said
Storage system is suitable to move the data stored therein ^ and is also suitable,
von der genannten zweiten Übertragungsvorrichtungfrom said second transmission device
(19) eine Gruppe von bezüglich der Anzahl gleich der genannten zweiten Anzahl gleichen Bits jedesmal
dann zu empfangen, wenn ein Schieben der Daten auftritt.(19) a group of bits equal in number to said second number each time
then to receive when data shift occurs.
8. Datenübertragungssystem nach Anspruch 7» dadurch
gekennzeichnet , daß das genannte8. Data transmission system according to claim 7 »thereby
marked that said
Speichersystem eine ladungsgekoppelte Vorrichtung 10Storage system a charge coupled device 10
ist, die eine Vielzahl von Wörtern mit jeweils der genannten zweiten Anzahl von Bits aufweist.which has a plurality of words each having said second number of bits.
9. Datenübertragungssystem nach Anspruch 8, dadurch9. Data transmission system according to claim 8, characterized
gekennzeichnet , daß die genannten 15 characterized in that said 15
in der genannten Pufferspeichervorrichtung (11) gespeicherten Wörter entsprechenden Schreib-Steuerbits
zugeordnet sind, die bewirken, daß bestimmt wird, ob das zugeordnete Wort in das genannte
Speichersystem (7) eingeschrieben wird.oder nicht.write control bits corresponding to words stored in said buffer memory device (11)
which have the effect of determining whether the assigned word is in said
Storage system (7) is written. Or not.
10. Datenübortragungssystem nach Anspruch 9» dadurch
gekennzeichnet, daß der genannte Prozessor (5) geeignet ist, die Erzeugung von10. data transmission system according to claim 9 »thereby
characterized in that said processor (5) is capable of generating
r), ersten und zweiten Richtungssignalen zu steuern,
wobei das genannte erste Richtungssignal die genannte erste übertragungsvorrichtung (41) steuert,
daß sie in Betrieb ist, um Daten von dem genannten Prozessor (5) zu der genannten Pufferspeichervor- r) to control first and second direction signals, said first direction signal controlling said first transmission device (41) to operate to transfer data from said processor (5) to said buffer memory.
Q0 richtung (11) zu übertragen,und wobei das genannte
zweite Richtungssignal die genannte zweite Übertragungsvorrichtung
(19) steuert, daß sie in Betrieb ist, um Daten von der genannten Pufferspeicher vorrichtung (11) zu dem genannten Speichersystem (7)
zu übertragen. .Q 0 direction (11) and said second direction signal controlling said second transmission device (19) to operate to transfer data from said buffer storage device (11) to said storage system (7). .
11. Datenübertragungssystem nach Anspruch 10, dadurch11. Data transmission system according to claim 10, characterized
gekennzeichnet , daß der genannte Prozessor (5) geeignet istjdie Erzeugung von dritten
und vierten Richtungssignalen zu steuern, wo-5 characterized in that said processor (5) is capable of generating third parties
and fourth direction signals to control where-5
bei das dritte Richtungssignal die genannte zweite Übertragungsvorrichtung (19) steuert, daß sie in
Betrieb ist,um Daten von dem genannten Speichersystem
(7) zu der genannten Pufferspeichervorrichtung (11) zu übertragen, und wobei das genannte
vierte Richtungssignal die genannte erste Übertragungsvorrichtung (41) steuert, um Daten von der
genannten Pufferspeichervorrichtung (11) zu dem genannten Prozessor (5) zu übertragen.at the third direction signal, said second transmission device (19) controls that it is in
Operation is to get data from said storage system
(7) to said buffer storage device (11), and wherein said
fourth direction signal controls said first transmission device (41) to receive data from the
to transmit said buffer storage device (11) to said processor (5).
12. Datenübertragungssystem nach einem der vorhergehenden Ansprüche, dadurch gekennz eichn
e t , daß die genannte Pufferspeichervorrichtung einen Speicher (11) mit wahlfreiem Zugriff aufweist.12. Data transmission system according to one of the preceding claims, characterized marked eichn
e t that said buffer storage device comprises a random access memory (11).
13. Verfahren zum Übertragen von Daten zwischen einem
Prozensor (5) und einem Speichersystem (7)» gekennzeichnet durch die Schritte Erstellen
von Datenwörtern, die von dem genannten Prozes-13. Method of transferring data between a
Processor (5) and a storage system (7) »characterized by the steps Create
of data words generated by the named process
2Ö sor (5) abgeleitet werden, Übertragen der genannten
Datenwörter zu einer Pufferspeichervorrichtung (11) unter der Steuerung einer ersten Adressiervorrichtung
(37), Hochzählen einer zweiten Adressiervorrichtung (27) gemäß durch das Steuersystem (7) abgegebenen
Zeitgabesignalen und Übertragen der in der genannten Pufferspeichervorrichtung (11) gespeicherten
Daten zu dem genannten Speichersystem (7) gemäß Adressen, die von der genannten zweiten
Adressiervorrichtung (27) abgegeben werden.2 Ö sor (5) are derived, transferring said data words to a buffer storage device (11) under the control of a first addressing device (37), incrementing a second addressing device (27) according to the timing signals issued by the control system (7) and transferring the said buffer storage device (11) to said storage system (7) in accordance with addresses given by said second addressing device (27).
-6--6-
Verfahren nach Anspruch 13, gekennzeichnet
durch den Schritt Vergleichen eines Teiles des Inhalts eines Zählers (27) >
der in der genannten zweiten Adressiervorrichtung angeordnet ist, mit einer von dem genannten Prozessor (5) abgegebenen
Gruppenadresse, um ein Speicherbefähigungssignal zum Befähigen der genannten Pufferspeichervorrichtung
(11) abzugeben.Method according to claim 13, characterized
by the step of comparing part of the contents of a counter (27)>
which is arranged in said second addressing device, with one output from said processor (5)
Group address for a memory enable signal for enabling said buffer memory device
(11) to submit.