DE4244867C2 - Video signal clamping circuit holding DC voltage at determined value - Google Patents

Video signal clamping circuit holding DC voltage at determined value

Info

Publication number
DE4244867C2
DE4244867C2 DE4244867A DE4244867A DE4244867C2 DE 4244867 C2 DE4244867 C2 DE 4244867C2 DE 4244867 A DE4244867 A DE 4244867A DE 4244867 A DE4244867 A DE 4244867A DE 4244867 C2 DE4244867 C2 DE 4244867C2
Authority
DE
Germany
Prior art keywords
circuit
output
video signal
average value
comparison
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE4244867A
Other languages
German (de)
Inventor
Hideki Kaneko
Sadayuki Inoue
Ikuo Ookuma
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP3075466A external-priority patent/JP3047927B2/en
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Application granted granted Critical
Publication of DE4244867C2 publication Critical patent/DE4244867C2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/16Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level
    • H04N5/18Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level by means of "clamp" circuit operated by switching circuit
    • H04N5/185Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level by means of "clamp" circuit operated by switching circuit for the black level

Abstract

The circuit comprises a separating amplifier (1), a capacitor (2) a clamping voltage generator (5), a sample-and-hold circuit (6), a clamping pulse generator (7) and an A/D converter (8). Added to this is an interlock stage (9), an average value stage (10), a ROM (11), a second interlock circuit (12), a D/A converter (13), a level compressor (14) and control pulse generators (15, 16). In operation, the black pulse level is sampled a number of times and an average value is generated (10). This is compared with a reference value (11) and a correction is determined and added or subtracted to provide a predetermined level.

Description

Die Erfindung betrifft eine Videosignal-Klemmschal­ tung zum Halten eines Gleichspannungspegels eines digitalen Videosignals auf einem festen Pegel.The invention relates to a video signal clamp scarf device for maintaining a DC voltage level digital video signal at a fixed level.

Aus der JP 3-35666 A ist bereits eine Videosignal- Klemmschaltung bekannt, die zum Halten eines Gleich­ spannungspegels eines digitalen Videosignals auf ei­ nem festen Pegel dient und mit einem A/D-Wandler zur Umwandlung eines eingegebenen analogen Videosignals in das digitale Videosignal versehen ist. Diese be­ kannte Klemmschaltung weist weiterhin eine Verriege­ lungsschaltung zur Abtastung eines vorbestimmten Tei­ les des digitalen Videosignals mit einer vorbestimm­ ten Periode und zur Verriegelung der abgetasteten Daten, eine Vergleichsausgangsschaltung zum Vergleich der erhaltenen Abtastwerte mit einem Bezugswert und zur Ausgabe von Daten in Abhängigkeit vom Vergleichs­ ergebnis, einen D/A-Wandler zur Umwandlung der von der Vergleichsausgangsschaltung ausgegebenen Daten in ein analoges Signal und eine Klemmspannung-Zufüh­ rungseinrichtung zur Lieferung einer Klemmspannung zum analogen Videosignal auf der Grundlage des vom D/A-Wandler ausgegebenen analogen Signals auf. Diese bekannte Klemmschaltung ist jedoch relativ anfällig für Störsignale.From JP 3-35666 A a video signal is already Clamping circuit known to hold an equal voltage level of a digital video signal on egg serves a fixed level and with an A / D converter Convert an input analog video signal is provided in the digital video signal. These be known clamp circuit still has a lock processing circuit for sampling a predetermined Tei les of the digital video signal with a predetermined th period and to lock the sampled Data, a comparison output circuit for comparison of the samples obtained with a reference value and to output data depending on the comparison result, a D / A converter for converting the from  data output from the comparison output circuit in an analog signal and a clamping voltage supply tion device for supplying a clamping voltage to the analog video signal based on the from D / A converter output analog signal. These known clamp circuit is relatively fragile for interference signals.

Weiterhin wird in der DE 37 44 076 A1 ein Verfahren zur Schwarzwertregelung eines zu digitalisierenden Videosignals durch Gleichspannungsversatzregelung zwischen Ein-und Ausgang eines Verstärkers beschrie­ ben, wobei das Videosignal nach der Digitalisierung während der Austastlücken mit einem digitalen Soll­ wert verglichen und das dabei gebildete Differenz­ wertsignal nach Analogumwandlung als Stellspannung dem Stelleingang des Verstärkers zugeführt wird. Hier wird aus der gemessenen Abweichung vom Soll-Wert di­ rekt der Korrekturwert gebildet, wodurch ein bleiben­ der Restfehler entsteht. Um zu erreichen, daß der Schwarzwert nach der Digitalisierung des Videosignals immer durch ein bestimmtes Digitalwort darstellbar ist, werden vor dem Sollwertvergleich mehrere Abtast­ werte des digitalisierten Videosignals während der Austastlücken akkumuliert und gemittelt, das Ergebnis der Mittelung dann vom Sollwert abgezogen, das die Regelabweichung darstellende Differenzwertsignal zur Bildung eines neuen Korrekturwertes dem bisherigen Korrekturwert hinzugefügt und der neue Korrekturwert vor D/A-Wandlung bis zum nächsten Sollwertvergleich registriert, welcher danach als Stellspannung für den Verstärker zur Verfügung steht. Die Mittelung erfolgt hier jeweils nur für die Dauer eines Klemmimpulses.Furthermore, DE 37 44 076 A1 describes a method for black level control of a digitized Video signal through DC offset control between the input and output of an amplifier ben, the video signal after digitization during the blanking gaps with a digital debit worth compared and the difference formed value signal after analog conversion as control voltage is fed to the control input of the amplifier. Here is calculated from the measured deviation from the target value di the correction value is formed, leaving a stay the remaining error arises. To achieve that Black level after digitizing the video signal can always be represented by a specific digital word several samples are taken before the setpoint comparison values of the digitized video signal during the Blanking gaps accumulated and averaged, the result the averaging is then subtracted from the target value, which is the Differential value signal representing control deviation for Formation of a new correction value from the previous one Correction value added and the new correction value before D / A conversion until the next setpoint comparison registered, which is then used as the control voltage for the Amplifier is available. The averaging is done here only for the duration of a clamping pulse.

Ausgehend von der JP 3-35666 A ist es die Aufgabe der vorliegenden Erfindung, eine Videosignal-Klemmschal­ tung zu schaffen, die gegenüber Störungen wie Rau­ schen weniger anfällig ist, die mit einer relativ niedrigen Arbeitsgeschwindigkeit betrieben werden kann und die auf eine große Abweichung der abgetaste­ ten Daten von dem Bezugs- oder Sollwert beschleunigt reagieren kann.Starting from JP 3-35666 A, it is the task of present invention, a video signal clamp scarf to create that against disturbances such as Rau is less susceptible to that with a relative operate at low speed can and that on a large deviation of the sampled accelerated data from the reference or setpoint can react.

Diese Aufgabe wird erfindungsgemäß gelöst durch die jeweils in den Ansprüchen 1 und 3 angegebenen Merkma­ le. Vorteilhafte Weiterbildungen der erfindungsgemä­ ßen Klemmschaltung ergeben sich aus den Unteransprü­ chen.This object is achieved by the Characteristic specified in claims 1 and 3, respectively le. Advantageous further developments of the invention ß clamping circuit result from the subclaims chen.

Gemäß einem ersten Aspekt der Erfindung ist eine Vi­ deosignal-Klemmschaltung vorgesehen zum Halten eines Gleichspannungspegels eines digitalen Videosignals auf einem festen Pegel, mit
einem A/D-Wandler zur Umwandlung eines eingegebenen analogen Videosignals in das digitale Videosignal,
einer ersten Verriegelungsschaltung zur Abtastung eines vorbestimmten Teils des digitalen Videosignals mit einer vorbestimmten Periode und zur Verriegelung der abgetasteten Daten,
einer Durchschnittswert-Berechnungsschaltung zur Auf­ nahme einer vorbestimmten Anzahl von abgetasteten und von der ersten Verriegelungsschaltung verriegel­ ten Datenwörtern und zur Berechnung eines Durch­ schnittswertes von den abgetasteten Daten,
einer Variationsbreiten-Erfassungseinrichtung zur Erfassung einer Variationsbreite des Ausgangssignals der ersten Verriegelungsschaltung, um eine Anzahl von in die Durchschnittswert-Berechnungsschaltung über­ nommenen Daten entsprechend der Variationsbreite zu ändern,
einer Vergleichsausgangsschaltung zum Vergleich des Durchschnittswertes mit einem Bezugswert und zur Aus­ gabe von Daten, erhalten durch Addition oder Subtrak­ tion eines vom Vergleichsergebnis abhängigen Wertes zu oder von den in einem bestimmten vorhergehenden Zeitpunkt ausgegebenen Daten,
einem D/A-Wandler zur Umwandlung der von der Ver­ gleichsausgangsschaltung ausgegebenen Daten in ein analoges Signal, und
einer Klemmspannung-Zuführungseinrichtung zur Liefe­ rung einer Klemmspannung zum analogen Videosignal auf der Grundlage des vom D/A-Wandler ausgegebenen analo­ gen Signals.
According to a first aspect of the invention, a video signal clamping circuit is provided for maintaining a DC voltage level of a digital video signal at a fixed level
an A / D converter for converting an input analog video signal into the digital video signal,
a first latch circuit for sampling a predetermined part of the digital video signal with a predetermined period and for latching the sampled data,
an average value calculation circuit for recording a predetermined number of sampled data words and interlocked by the first latch circuit and for calculating an average value of the sampled data,
variation width detection means for detecting a variation width of the output signal of the first latch circuit to change a number of data taken into the average value calculation circuit according to the variation width,
a comparison output circuit for comparing the average value with a reference value and for outputting data obtained by adding or subtracting a value dependent on the comparison result to or from the data output at a specific previous point in time,
a D / A converter for converting the data output from the comparison output circuit into an analog signal, and
a clamp voltage supply means for supplying a clamp voltage to the analog video signal based on the analog signal output from the D / A converter.

Gemäß einem zweiten Aspekt der Erfindung ist eine Videosignal-Klemmschaltung zum Halten eines Gleich­ spannungspegels eines digitalen Videosignals auf ei­ nem festen Pegel, mit
einem A/D-Wandler zur Umwandlung eines eingegebenen analogen Videosignals in das digitale Videosignal,
einer ersten Verriegelungsschaltung zur Abtastung eines vorbestimmten Teils des digitalen Videosignals mit einer vorbestimmten Periode und zur Verriegelung der abgetasteten Daten,
einer Durchschnittswert-Berechnungsschaltung zur Auf­ nahme einer vorbestimmten Anzahl von abgetasteten und von der ersten Verriegelungsschaltung verriegelten Datenwörtern und zur Berechnung eines Durchschnitts­ wertes von den abgetasteten Daten,
Erfassung einer Variationsbreite des Ausgangssignals der ersten Verriegelungsschaltung,
einer Maskenverarbeitungseinrichtung zum Abdecken vorbestimmter Dezimalbits von Daten des Ausgangssi­ gnals der Durchschnittswert-Berechnungsschaltung, um eine Anzahl der von der Maskenverarbeitungseinrich­ tung abgedeckten Bits in Abhängigkeit von dem Ergeb­ nis der Erfassung durch die Variationsbreiten-Erfas­ sungseinrichtung zu ändern,
einer Vergleichsausgangsschaltung zum Vergleich des Durchschnittswertes mit einem Bezugswert und zur Aus­ gabe von Daten, erhalten durch Addition oder Subtrak­ tion eines vom Vergleichsergebnis abhängigen Wertes zu oder von den in einem bestimmten vorhergehenden Zeitpunkt ausgegebenen Daten,
einem D/A-Wandler zur Umwandlung der von der Ver­ gleichsausgangsschaltung ausgegebenen Daten in ein analoges Signal, und
einer Klemmspannung-Zuführungseinrichtung zur Liefe­ rung einer Klemmspannung zum analogen Videosignal auf der Grundlage des vom D/A-Wandler ausgegebenen analo­ gen Signals.
According to a second aspect of the invention, a video signal clamping circuit for maintaining a DC voltage level of a digital video signal at a fixed level is provided with
an A / D converter for converting an input analog video signal into the digital video signal,
a first latch circuit for sampling a predetermined part of the digital video signal with a predetermined period and for latching the sampled data,
an average value calculation circuit for recording a predetermined number of sampled data words and locked by the first latch circuit and for calculating an average value from the sampled data,
Detection of a range of variation of the output signal of the first locking circuit,
a mask processing device for covering predetermined decimal bits of data of the output signal of the average value calculation circuit to change a number of the bits covered by the mask processing device depending on the result of the detection by the variation width detection device,
a comparison output circuit for comparing the average value with a reference value and for outputting data obtained by adding or subtracting a value dependent on the comparison result to or from the data output at a specific previous point in time,
a D / A converter for converting the data output from the comparison output circuit into an analog signal, and
a clamp voltage supply means for supplying a clamp voltage to the analog video signal based on the analog signal output from the D / A converter.

Die Durchschnittswert-Berechnungsschaltung kann einen Akkumulator zum Sammeln einer vorbestimmten Anzahl der abgetasteten Daten, einen Addierer zum Addieren eines vorbestimmten Versetzungswertes zu einem Aus­ gangssignal des Akkumulators und einen Versetzungs­ wertgenerator zur Erzeugung des vorbestimmten Verset­ zungswertes enthalten.The average value calculation circuit can be one Accumulator for collecting a predetermined number the sampled data, an adder for adding a predetermined offset value to an off output signal of the accumulator and a dislocation value generator for generating the predetermined offset value included.

Die Erfindung wird im folgenden anhand von in den Figuren dargestellten Ausführungsbeispielen näher erläutert. Es zeigen:The invention is described in the following in the Figures illustrated embodiments closer explained. Show it:

Fig. 1 ein Blockschaltbild einer Videosignal- Klemmschaltung ohne die Merkmale der Erfin­ dung, Fig. 1 is a block diagram of a video signal dung clamp circuit without the features of the OF INVENTION,

Fig. 2 ein Zeitdiagramm mit einem Verriegelungs­ impuls c und einem Dateneingabe-Steuerim­ puls d gemäß Fig. 1, Fig. 2 is a timing diagram showing a latch pulse c and a data input Steuerim pulse-d of FIG. 1,

Fig. 3 ein Zeitdiagramm zur Illustration eines Berechnungsvorganges zur Ermittlung eines Durchschnittswertes in der Schaltung nach Fig. 1, Fig. 3 is a timing diagram illustrating a calculation process for determining an average value in the circuit of Fig. 1,

Fig. 4 eine grafische Darstellung einer konvergie­ renden Operation eines Klemmwertes in der Schaltung nach Fig. 1, Fig. 4 is a graphical representation of a konvergie in power operation of a terminal value in the circuit of Fig. 1,

Fig. 5 ein Blockschaltbild einer Videosignal- Klemmschaltung nach einem Ausführungsbei­ spiel der Erfindung gemäß Anspruch 1, Fig. 5 is a block diagram of a video signal clamping circuit for a Ausführungsbei game of the invention according to claim 1,

Fig. 6 ein Zeitdiagramm zur Illustration eines bewegten Prozesses zur Berechnung eines Durchschnittswertes von Daten zwischen N Teilbildern in der Schaltung nach Fig. 5, Fig. 6 is a timing diagram illustrating a moving process for calculating an average value of data between sub-images N in the circuit of Fig. 5,

Fig. 7 ein Zeitdiagramm zur Illustration eines bewegten Prozesses zur Berechnung eines Durchschnittswertes von Daten zwischen N Teilbildern und M Teilbildern in der Schaltung nach Fig. 5, Fig. 7 is a timing diagram illustrating a moving process for calculating an average value of data between fields N and M fields in the circuit of Fig. 5,

Fig. 8 ein Zeitdiagramm zur Illustration eines bewegten Prozesses zur Berechnung eines Durchschnittswertes von Daten zwischen N Teilbildern und L Teilbildern in der Schaltung nach Fig. 5, Fig. 8 is a timing diagram illustrating a moving process for calculating an average value of data between fields N and L frames in the circuit of Fig. 5,

Fig. 9 ein Blockschaltbild einer Videosignal- Klemmschaltung nach einem Ausführungsbei­ spiel der Erfindung gemäß Anspruch 3, Fig. 9 is a block diagram of a video signal clamping circuit for a Ausführungsbei game of the invention according to claim 3,

Fig. 10 ein Blockschaltbild eines Beispieles einer Durchschnittswert-Berechnungsschaltung, und Fig. 10 is a block diagram showing an example of an average value calculating circuit, and

Fig. 11 ein erläuterndes Diagramm, das die Aus­ gangsdaten eines Akkumulators und eines Addierers in der Durchschnittswert-Berech­ nungsschaltung nach Fig. 10 zeigt. Fig. 11 is an explanatory diagram showing the output data from an accumulator and an adder in the average-value calculation circuit voltage of FIG. 10 shows.

In den Figuren sind einander gleiche oder entspre­ chende Teile mit gleichen Bezugszeichen versehen, so daß auf ihre wiederholte Beschreibung verzichtet wer­ den kann.The figures are the same or correspond to each other Parts with the same reference numerals, so that their repeated description is dispensed with that can.

Die Videosignal-Klemmschaltung nach Fig. 1 hat einen Trennverstärker 1, dem ein analoges Videosignal a zugeführt wird, einen Kondensator 2, eine Klemmspan­ nung-Generatorschaltung 5, einen Abtast- und Halte­ kreis 6, eine Klemmimpuls-Generatorschaltung 7 und ein A/D-Wandler 8. Eine erste Verriegelungsschaltung 9 führt eine Abtastung an einem vorbestimmten Teil eines digitalen Videosignals b durch, der zu einem bestimmten Zeitpunkt vom A/D-Wandler 8 ausgegeben wurde. Eine Durchschnittswert-Berechnungsschaltung 10 nimmt Abtastsignale auf, die zu einem bestimmten Zeitpunkt von der ersten Verriegelungsschaltung 9 ausgegeben wurden, berechnet einen Durchschnittswert g aus einer bestimmten Anzahl abgetasteter Daten und gibt den berechneten Durchschnittswert g am Ende je­ der Durchschnittswertberechnung aus. The video signal clamping circuit of FIG. 1 has a buffer amplifier 1 to which an analog video signal a is supplied to a condenser 2, a terminal clamping voltage generator circuit 5, a sample and hold circuit 6, a clamping pulse generating circuit 7, and an A / D Converter 8 . A first latch circuit 9 performs sampling on a predetermined part of a digital video signal b that was output from the A / D converter 8 at a certain time. An average value calculation circuit 10 receives sampling signals output from the first latch circuit 9 at a certain point in time, calculates an average value g from a certain number of sampled data and outputs the calculated average value g at the end depending on the average value calculation.

Ein Festwertspeicher 11, der eine Vergleichsausgangs­ schaltung darstellt, vergleicht den von der Berech­ nungsschaltung 10 ausgegebenen Durchschnittswert g mit einem Bezugswert und gibt ein Signal aus, das erhalten wurde durch Addition oder Subtraktion einer vorbestimmten Weite, zu bzw. von dem Ausgangssignal des vorhergehenden Zeitpunktes in Abhängigkeit von der durch den Vergleich im Festwertspeicher 11 erhal­ tenen Differenz. Eine zweite Verriegelungsschaltung 12 verriegelt das Ausgangssignal des Festwertspei­ chers 11 für jede Abtastperiode. Ein D/A-Wandler 13 wandelt das Ausgangssignal h der zweiten Verriege­ lungsschaltung 12 um in einen Analogwert, und eine Pegelkompressions-Schiebeschaltung 14, die aus einem Paar von Widerstandselementen 14a und 14b zusammen­ gesetzt ist, führt eine Pegelkompression und eine Verschiebung des Ausgangssignals des D/A-Wandlers 13 durch. Das Ausgangssignal der Pegelkompressions- Schiebeschaltung 14 wird zu der Klemmspannung-Genera­ torschaltung 5 geführt.A read-only memory 11 , which is a comparison output circuit, compares the average value g output from the calculation circuit 10 with a reference value, and outputs a signal obtained by adding or subtracting a predetermined width to or from the output signal of the previous time in Dependence on the difference obtained by the comparison in the read-only memory 11 . A second latch circuit 12 latches the output of the read-only memory 11 for each sampling period. A D / A converter 13 converts the output signal h of the second locking circuit 12 into an analog value, and a level compression shift circuit 14 , which is composed of a pair of resistance elements 14 a and 14 b, performs a level compression and a shift of the Output signal of the D / A converter 13 through. The output signal of the level compression shift circuit 14 is fed to the clamping voltage generator circuit 5 .

Auf der Grundlage eines Vertikal-Synchronisationssi­ gnals in dem eingegebenen analogen Videosignal a gibt eine erste Steuerimpuls-Generatorschaltung 15 einen Verriegelungsimpuls c aus zu der ersten Verriege­ lungsschaltung 9 zu einem geeigneten Zeitpunkt wäh­ rend einer Schwarzwertimpulsperiode sowie einen Da­ teneingabe-Steuerimpuls d zu der Durchschnittswert- Berechnungsschaltung 10 zu einem geeigneten Zeitpunkt für die Aufnahme des Abtastsignals in die Durch­ schnittswert-Berechnungsschaltung 10. Auf der Grund­ lage des von der ersten Steuerimpuls-Generatorschal­ tung 15 ausgegebenen Dateneingabe-Steuerimpulses d gibt eine zweite Steuerimpuls-Generatorschaltung 16 zu einem geeigneten Zeitpunkt einen Startsteuerimpuls e zu der Durchschnittswert-Berechnungsschaltung 10 zum Starten der Durchschnittswertberechnung zu dem bestimmten Zeitpunkt und einen Verriegelungsimpuls f zu der zweiten Verriegelungsschaltung 12 zum geeigne­ ten Zeitpunkt.On the basis of a vertical Synchronisationssi gnals in the input analog video signal a is a first control pulse generator circuit 15 c has a latch pulse from to the first INTERLOCKS averaging circuit 9 at an appropriate timing currency rend a pedestal pulse period and an Since teneingabe control pulse d to the average cost Calculation circuit 10 at a suitable time for the inclusion of the scanning signal in the average value calculation circuit 10 . Based on the data input control pulse d output from the first control pulse generator circuit 15 , a second control pulse generator circuit 16 gives a start control pulse e to the average value calculation circuit 10 for starting the average value calculation at the appropriate time and a lock pulse f at an appropriate time to the second latch circuit 12 at the appropriate time.

Als nächstes wird die Arbeitsweise der Videosignal- Klemmschaltung nach Fig. 1 im einzelnen beschrieben.Next, the operation of the video signal clamp circuit shown in Fig. 1 will be described in detail.

Das analoge Videosignal a wird über den Eingangsan­ schluß IN in den Trennverstärker 1 eingegeben und in diesem verstärkt. Dann wird die Gleichstromkomponente im verstärkten analogen Videosignal durch den Konden­ sator 2 entfernt, und die Gleichspannungskomponente des analogen Videosignals wird auf einen vorbestimm­ ten Wert festgeklemmt am Klemmspannungsausgang des Abtast- und Haltekreises 6. Das festgeklemmte analoge Videosignal wird im A/D-Wandler 8 in das digitale Videosignal b umgewandelt.The analog video signal a is input via the input terminal IN in the isolation amplifier 1 and amplified in this. Then the DC component in the amplified analog video signal is removed by the capacitor 2 , and the DC component of the analog video signal is clamped to a predetermined value at the clamp voltage output of the sample and hold circuit 6 . The clamped analog video signal is converted into the digital video signal b in the A / D converter 8 .

Andererseits wird das eingegebene analoge Videosignal a in die erste Steuerimpuls-Generatorschaltung 15 eingegeben, die wiederum den Verriegelungsimpuls c und den Dateneingabe-Steuerimpuls d zu den in Fig. 2 gezeigten Zeitpunkten ausgibt. Das heißt, in der er­ sten Steuerimpuls-Generatorschaltung 15 wird ein in Fig. 2 (b) gezeigtes Vertikal-Synchronisationssignal vom in Fig. 2(a) gezeigten eingegebenen Videosignal getrennt, und auf der Grundlage des Vertikal-Synchro­ nisationssignals gibt die erste Steuerimpuls-Genera­ torschaltung 15 den Verriegelungsimpuls c aus mit der Periode eines Teilbildes (1/60 sec), der zum geeigne­ ten Zeitpunkt erzeugt wird für die Abtastung des Schwarzwertimpulsteiles des ausgegebenen digitalen Videosignals gemäß Fig. 2(c), und der Dateneingabe- Steuerimpuls d weist eine gewisse zeitliche Verset­ zung gegenüber dem Verriegelungsimpuls c auf, wie in Fig. 2(d) gezeigt wurde.On the other hand, the input analog video signal a is input to the first control pulse generator circuit 15 , which in turn outputs the lock pulse c and the data input control pulse d at the timing shown in FIG. 2. That is, in the first control pulse generator circuit 15 , a vertical synchronization signal shown in Fig. 2 (b) is separated from the input video signal shown in Fig. 2 (a), and based on the vertical synchronization signal gives the first control pulse -Genera gate circuit 15, the locking pulse c from with the period of a field (1/60 sec), which is generated at the appropriate time for sampling the black level pulse portion of the output digital video signal shown in FIG. 2 (c), and the data input control pulse d has some time offset from the latch pulse c as shown in Fig. 2 (d).

Fig. 3 zeigt verschiedene Impulse und Signale aus der Schaltung nach Fig. 1. Der Schwarzwertimpulsteil des digitalen Videosignals b (Fig. 3(a)) wird zum Zeit­ punkt des Verriegelungsimpulses (Fig. 3(b)) durch die erste Verriegelungsschaltung 9 verriegelt und das Ausgangssignal (Fig. 3(c)) der ersten Verriegelungs­ schaltung 9 wird zum Zeitpunkt des Dateneingabe- Steuerimpulses d (Fig. 3(d)) in die Durchschnitts­ wert-Berechnungsschaltung 10 übernommen. Fig. 3 shows various pulses and signals from the circuit of Fig. 1. The black level pulse portion of the digital video signal b ( Fig. 3 (a)) is locked at the time of the locking pulse ( Fig. 3 (b)) by the first locking circuit 9 and the output signal ( Fig. 3 (c)) of the first latch circuit 9 is adopted at the time of the data input control pulse d ( Fig. 3 (d)) in the average value calculation circuit 10 .

Der Dateneingabe-Steuerimpuls d wird auch zur zweiten Steuerimpuls-Generatorschaltung 16 geführt, und diese zählt die Dateneingabe-Steuerimpulse d und gibt den Startsteuerimpuls e und den Verriegelungsimpuls f zur Durchschnittswert-Berechnungsschaltung 10 bzw. die zweite Verriegelungsschaltung zu geeigneten Zeit­ punkten wie jeder Periode von N Teilbildern, wie in Fig. 3(e) und Fig. 3(h) gezeigt ist.The data input control pulse d is also supplied to the second control pulse generator circuit 16 , and this counts the data input control pulses d and outputs the start control pulse e and the lock pulse f to the average value calculation circuit 10 and the second lock circuit at appropriate times as each period of N fields as shown in Fig. 3 (e) and Fig. 3 (h).

Auf der Grundlage des Start-Steuerimpulses e nimmt die Durchschnittswert-Berechnungsschaltung 10 die Abtastdaten des Schwarzwertimpulsteiles in einer Mehrzahl von Teilbildern wie den N Teilbildern im Fall der Fig. 3 zum Zeitpunkt der Dateneingabe-Steu­ erimpulse d auf und führt die Durchschnittswertbe­ rechnung der N Abtastdatenwörter durch zur Ausgabe des Durchschnittswertes g (Fig. 3(f)). Die Durch­ schnittswert-Berechnungsschaltung 10 kann auf einfa­ che Weise realisiert werden durch Verwendung eines Mikrocomputers oder dergleichen.Based on the start control pulse e, the average value calculation circuit 10 takes the sample data of the black level pulse part in a plurality of fields such as the N fields in the case of FIG. 3 at the time of the data input control pulses d and performs the average value calculation of the N sample data words by to output the average value g ( Fig. 3 (f)). The average value calculation circuit 10 can be easily realized by using a microcomputer or the like.

Das Berechnungsergebnis g der Durchschnittswert-Be­ rechnungsschaltung 10 wird als ein Adressensignal des Festwertspeichers 11 verwendet. Das Ausgangssignal (Fig. 3(g)) des Festwertspeichers 11 wird seinerseits in die zweite Verriegelungsschaltung 12 eingegeben und durch den Verriegelungsimpuls f darin verriegelt. Das Ausgangssignal h der zweiten Verriegelungsschal­ tung 12 wird nicht nur in den D/A-Wandler 13 eingege­ ben, sondern auch in den Festwertspeicher 11.The calculation result g of the average value calculation circuit 10 is used as an address signal of the read-only memory 11 . The output signal ( Fig. 3 (g)) of the read-only memory 11 is in turn input into the second latch circuit 12 and locked therein by the latch pulse f. The output signal h of the second locking circuit 12 is not only input into the D / A converter 13 , but also into the read-only memory 11 .

Folglich gibt der Festwertspeicher 11 den unter der Adresse gespeicherten Wert aus, die durch die beiden Werte der Signale g und h bestimmt ist. Wenn der Wert des Signals g kleiner ist als ein Bezugs-Schwarzwert­ impulswert, wird im Festwertspeicher 11 ein Wert, der um 1 LSB größer ist als der Wert des Signals h, ge­ speichert. Wenn der Wert des Signals g gleich dem Bezugs-Schwarzwertimpulswert ist, wird ein Wert ge­ speichert, der gleich dem Wert des Signals h ist, und wenn der Wert des Signals g größer ist als der Be­ zugs-Schwarzwertimpulswert, wird ein Wert, der um 1 LSB kleiner ist als der Wert des Signals h, gespei­ chert.Consequently, the read-only memory 11 outputs the value stored under the address, which is determined by the two values of the signals g and h. If the value of the signal g is less than a reference black value pulse value, a value which is 1 LSB greater than the value of the signal h is stored in the read-only memory 11 . When the value of the signal g is equal to the reference black value pulse value, a value is stored which is equal to the value of the signal h, and when the value of the signal g is larger than the reference black value pulse value, a value becomes around 1 LSB is less than the value of the signal h, stored.

Demgemäß vergleicht der Festwertspeicher 11 das Aus­ gangssignal g der Durchschnittswert-Berechnungsschal­ tung 10, d. h. den Durchschnittswert der N Abtastda­ tenwörter in den vergangenen N Teilbildern, ein­ schließlich des gegenwärtigen Wertes, mit dem Bezugs- Schwarzwertimpulswert. Wenn das Ausgangssignal g der Durchschnittswert-Berechnungsschaltung 10 kleiner ist als der Bezugs-Schwarzwertimpulswert, dann gibt der Festwertspeicher 11 einen Wert aus, der um 1 LSB grö­ ßer ist als das Ausgangssignal h der zweiten Verrie­ gelungsschaltung 12, d. h. der Ausgangswert der vor­ hergehenden N Teilbilder. Wenn das Ausgangssignal g der Durchschnittswert-Berechnungsschaltung 10 größer ist als der Bezugs-Schwarzwertimpulswert, gibt der Festwertspeicher 11 einen Wert aus, der um 1 LSB kleiner ist als das Ausgangssignal h der zweiten Ver­ riegelungsschaltung 12 in gleicher Weise, wie vorste­ hend beschrieben wurde.Accordingly, the read only memory 11 compares the output signal g of the average value calculation circuit 10 , that is, the average value of the N sample data words in the past N fields, including the current value, with the reference black level pulse value. If the output signal g of the average value calculation circuit 10 is smaller than the reference black value pulse value, then the read-only memory 11 outputs a value which is 1 LSB larger than the output signal h of the second locking circuit 12 , ie the output value of the preceding N Drawing files. When the output signal g of the average value calculation circuit 10 is larger than the reference black value pulse value, the read-only memory 11 outputs a value which is 1 LSB smaller than the output signal h of the second locking circuit 12 in the same manner as described above.

Dann wird die Pegelkompression des Ausgangssignals des D/A-Wandlers 13 durch die Pegelkompressions- Schiebeschaltung durchgeführt, so daß die Auflösungs­ breite für ein Bit kleiner sein kann als die Auflö­ sung für ein Bit des A/D-Wandlers 8, und gleichzeitig erfolgt die Pegelverschiebung desselben, so daß das Signal um den konvergierenden Wert schwingen kann. Das Ausgangssignal der Pegelkompression-Schiebeschal­ tung 14 wird zur Klemmspannung-Generatorschaltung 5 geliefert, und diese ändert die Ausgangsspannung in Abhängigkeit von der Eingangsspannung. Die Ausgangs­ spannung der Klemmspannung-Generatorschaltung 5 wird über den Abtast- und Haltekreis 6 als Klemmspannung zum A/D-Wandler 8 geführt.Then, the level compression of the output signal of the D / A converter 13 is performed by the level compression shift circuit, so that the resolution width for one bit can be smaller than the resolution for one bit of the A / D converter 8 , and at the same time Level shift the same so that the signal can oscillate around the converging value. The output signal of the level compression shift circuit 14 is supplied to the clamp voltage generator circuit 5 , and this changes the output voltage depending on the input voltage. The output voltage of the clamping voltage generator circuit 5 is conducted via the sampling and holding circuit 6 as a clamping voltage to the A / D converter 8 .

Fig. 4 illustriert die Konvergenzoperation des Klemmwertes durch den Festwertspeicher, in der das Ausgangssignal g der Durchschnittswert-Berechnungs­ schaltung 10, das Ausgangssignal h der zweiten Ver­ riegelungsschaltung 12, das Ausgangssignal des Fest­ wertspeichers 11 und der Bezugs-Schwarzwertimpulswert als x, y, z bzw. x0 definiert sind, und in der der Wert y = y0 ist, wenn x = x0 ist. Fig. 4 illustrates the convergence operation of the clamp value by the read only memory in which the output signal g of the average value calculation circuit 10 , the output signal h of the second latch circuit 12 , the output signal of the read only memory 11 and the reference black level pulse value as x, y, z or x0 are defined, and in which the value y = y0 if x = x0.

Wenn beispielsweise z in i (Y0+2, x0+2) positioniert ist, wird, da z < x0 ist, ein um 1 kleinerer Wert z = y0 + 1 (Position j) nach den N Teilbildern ausge­ geben. Wenn sich x von x0+2 (Position j) nach x0+1 (Position k) verändert hat, wird, da x immer noch großer ist als x0, als nächstes immer noch um 1 klei­ nerer Wert z = y0 (Position 1) als der Wert vom vor­ hergehenden Mal, d. h. der vorhergehenden N Teilbilder ausgegeben. Wie beschrieben wurde, konvergieren die Werte x und y schließlich nach x0 bzw. y0 (Position m).For example, if z is positioned in i (Y0 + 2, x0 + 2) is, since z <x0, a value smaller by 1 z = y0 + 1 (position j) after the N partial images give. If x moves from x0 + 2 (position j) to x0 + 1 (Position k) has changed, since x is still is larger than x0, next it is still 1 small value z = y0 (position 1) than the value from before going time, d. H. of the previous N fields spent. As described, the converge Finally, values x and y after x0 and y0 (position m).

Obgleich in diesem Ausführungsbeispiel der Verriege­ lungsimpuls c der Impuls einer Teilbildperiode ist, kann ein anderer Impuls mit einer anderen Periode verwendet werden. Obgleich die Vergleichsausgangs­ schaltung durch den Festwertspeicher 11 dargestellt ist, kann sie jedoch auch aus einer anderen Torschal­ tung bestehen, und die gleiche Wirkung kann durch Verwendung eines Mikrocomputers od. dgl. erhalten wer­ den. Obgleich die pegelkompressions-Schiebeschaltung 14 aus Widerstandselementen zusammengesetzt ist, kann sie aus einer Kombination anderer aktiver Elemente od. dgl. gebildet sein. In this embodiment, although the latch pulse c is the pulse of one field period, another pulse with a different period can be used. Although the comparison output circuit is represented by the read-only memory 11 , it can also consist of a different gate circuit, and the same effect can be obtained by using a microcomputer or the like. Although the level compression shift circuit 14 is composed of resistance elements, it may be formed from a combination of other active elements or the like.

In Fig. 5 ist eine Videosignal-Klemmschaltung gemäß einem Ausführungsbeispiel entsprechend dem ersten Aspekt der Erfindung dargestellt, die den gleichen Aufbau wie die Klemmschaltung nach Fig. 1 hat, mit der Ausnahme, daß sie zusätzlich eine erste und eine zweite Vergleichsschaltung 17 bzw. 18 aufweist.In Fig. 5, a video signal clamping circuit is shown according to an embodiment of the first aspect of the invention, which has the same construction as the clamp circuit according to Fig. 1, with the exception that it additionally comprises a first and a second comparison circuit 17 and 18 having.

Die erste Vergleichsschaltung 17 nimmt das Abtastsi­ gnal auf, das zu einem bestimmten Zeitpunkt von der ersten Verriegelungsschaltung 9 ausgegeben wird, und vergleicht eine Mehrzahl von Abtastdatenwörtern in­ nerhalb einer durch ein externes Signal bestimmten Periode mit einem Bezugswert ± α zur Ausgabe eines Steuersignals j, und die zweite Vergleichsschaltung 18 nimmt das Abtastsignal auf, das zu einem bestimm­ ten Zeitpunkt von der ersten Verriegelungsschaltung 9 ausgegeben wird, und vergleicht eine Mehrzahl von Abtastdatenwörtern innerhalb einer durch ein externes Signal bestimmten Periode mit einem Bezugswert ± β (jedoch α < β) zur Ausgabe eines Steuersignals k, wie nachfolgend im einzelnen beschrieben wird.The first comparison circuit 17 receives the scanning signal that is output from the first latch circuit 9 at a certain time, and compares a plurality of scanning data words within a period determined by an external signal with a reference value ± α for outputting a control signal j, and the second comparison circuit 18 receives the sampling signal output from the first latch circuit 9 at a certain time and compares a plurality of sampling data words within a period determined by an external signal with a reference value ± β (but α <β) for output a control signal k, as will be described in detail below.

In diesem Fall gibt die zweite Steuerimpuls-Genera­ torschaltung 16 auf der Grundlage des von der ersten Steuerimpuls-Generatorschaltung 15 ausgegebenen Da­ teneingabe-Steuerimpulses d zu durch die von der er­ sten und zweiten Vergleichsschaltung 17 bzw. 18 aus­ gegebenen Steuersignale j und k bestimmten Zeitpunk­ ten den Startsteuerimpuls e zu einem geeigneten Zeit­ punkt für die Steuerung des Startes der Durch­ schnittswertberechnung in der Durchschnittswert-Be­ rechnungsschaltung 10 sowie der ersten und zweiten Vergleichsschaltung 17 und 18, und den Verriegelungs­ impuls f zu einem geeigneten Zeitpunkt für die zweite Verriegelungsschaltung 12 aus.In this case, the second control pulse generator circuit 16 outputs on the basis of the outputted from the first control pulse generator circuit 15 data input control pulse d by the timing signals given by the first and second comparison circuits 17 and 18 from given control signals j and k th the start control pulse e at a suitable time for controlling the start of the average value calculation in the average value calculation circuit 10 and the first and second comparison circuits 17 and 18 , and the locking pulse f at a suitable time for the second locking circuit 12 .

Als nächstes wird die Arbeitsweise der Videosignal- Klemmschaltung nach Fig. 5 unter Bezug auf die Fig. 6, 7 und 8 näher erläutert, wobei bereits anhand des ersten Ausführungsbeispiels beschriebene Vorgänge nicht wiederholt werden.The operation of the video signal clamping circuit according to FIG. 5 will be explained in more detail with reference to FIGS. 6, 7 and 8, operations already described with reference to the first exemplary embodiment not being repeated.

Der Schwarzwertimpulsteil des digitalen Videosignals b (Fig. 6(a)) wird zum Zeitpunkt des Verriegelungs­ impulses c (Fig. 6(b)) durch die erste Verriegelungs­ schaltung 9 verriegelt, und das Ausgangssignal (Fig. 6(c)) der ersten Verriegelungsschaltung 9 wird zum Zeitpunkt des Dateneingabe-Steuerimpulses d (Fig. 7(d)) in die Durchschnittswert-Berechnungs­ schaltung 10 und die erste und zweite Vergleichs­ schaltung 17 bzw. 18 übernommen.The black level pulse portion of the digital video signal b ( Fig. 6 (a)) is locked at the time of the locking pulse c ( Fig. 6 (b)) by the first locking circuit 9 , and the output signal ( Fig. 6 (c)) of the first Locking circuit 9 is adopted at the time of the data input control pulse d ( Fig. 7 (d)) in the average value calculation circuit 10 and the first and second comparison circuits 17 and 18, respectively.

Auf der Grundlage des von der Steuerimpuls-Generator­ schaltung 16 ausgegebenen Start-Steuerimpulses e (Fig. 6(g)) nimmt die Durchschnittswert-Berechnungs­ schaltung 10 die Abtastdaten des Schwarzwertimpuls­ teils in einer vorbestimmten Anzahl von Teilbildern wie der Anzahl N auf, die bestimmt ist durch die Aus­ gangssteuersignale j und k (Fig. 6(e) und Fig. 6(f)) der ersten und zweiten Vergleichsschaltung 17 und 18, zu den Zeitpunkten des Dateneingabe-Steuerimpulses d (Fig. 6(d)) und führt die Durchschnittswertberechnung für die N Abtastdatenwörter durch zur Ausgabe des Durchschnittswertes g (Fig. 6(h)) nach Beendigung der Berechnung. Based on the start control pulse e output from the control pulse generator circuit 16 ( Fig. 6 (g)), the average value calculation circuit 10 partly takes the sample data of the black level pulse in a predetermined number of fields such as the number N that determines is by the output control signals j and k ( Fig. 6 (e) and Fig. 6 (f)) of the first and second comparison circuits 17 and 18 , at the times of the data input control pulse d ( Fig. 6 (d)) and leads the average value calculation for the N sample data words by outputting the average value g ( Fig. 6 (h)) after completion of the calculation.

Das Berechnungsergebnis g der Durchschnittswert-Be­ rechnungsschaltung 10 wird als Adressensignal für den Festwertspeicher 11 in gleicher Weise wie bei der Klemmschaltung nach Fig. 1 verwendet.The calculation result g of the average value calculation circuit 10 is used as an address signal for the read-only memory 11 in the same manner as in the clamping circuit according to FIG. 1.

Andererseits beginnen die erste und zweite Ver­ gleichsschaltung 17 und 18, den Vergleich auf der Grundlage des von der zweiten Steuerimpuls-Generator­ schaltung 16 ausgegebenen Startsteuerimpulses e durchzuführen.On the other hand, the first and second comparison circuits 17 and 18 start to perform the comparison based on the start control pulse e output from the second control pulse generator circuit 16 .

Das heißt, die erste Vergleichsschaltung 17 ver­ gleicht das Ausgangssignal der ersten Verriegelungs­ schaltung 9 mit dem Bezugswert ± α durch die N Teilbilder. Wenn beispielsweise die Ausgangswerte der ersten Verriegelungsschaltung 9 in den N Datenwörtern alle zwischen dem Bezugswert + α und dem Bezugswert - α vorhanden sind, wird das Steuersignal j (Fig. 6 (e)), das zur Durchschnittswert-Berechnungsschaltung 10 und zur zweiten Steuerimpuls-Generatorschaltung 16 geführt wird, nicht geändert, da es "0" ist. Wenn dagegen wenigstens einer der Ausgangswerte der ersten Verriegelungsschaltung 9 nicht in den Daten zwischen dem Bezugswert + α und dem Bezugswert - α vorhan­ den ist, wird das Steuersignal j in "1" geändert.That is, the first comparison circuit 17 compares the output signal of the first latch circuit 9 with the reference value ± α through the N fields. For example, if the output values of the first latch circuit 9 are all present in the N data words between the reference value + α and the reference value - α, the control signal j ( FIG. 6 (e)) which is sent to the average value calculation circuit 10 and the second control pulse Generator circuit 16 is not changed because it is "0". On the other hand, if at least one of the output values of the first latch circuit 9 is not present in the data between the reference value + α and the reference value - α, the control signal j is changed to "1".

In gleicher Weise vergleicht die zweite Vergleichs­ schaltung 18 das Ausgangssignal der ersten Verriege­ lungsschaltung 9 mit dem Bezugswert ± β (jedoch α < β) durch die N Teilbilder. Wenn beispielsweise die Ausgangswerte der ersten Verriegelungsschaltung 9 alle in den N Datenwörtern zwischen dem Bezugswert + β und dem Bezugswert - β vorhanden sind, wird das Steuersignal k (Fig. 6(f)), das zur Durchschnitts­ wert-Berechnungsschaltung 10 und zur zweiten Steuer­ impuls-Generatorschaltung 16 geführt wird, nicht ge­ ändert, da es "0" ist. Wenn demgegenüber wenigstens einer der Ausgangswerte der ersten Verriegelungs­ schaltung 9 nicht in den Daten zwischen dem Bezugs­ wert + β und dem Bezugswert - β vorhanden ist, wird das Steuersignal k in "1" geändert.In the same way, the second comparison circuit 18 compares the output signal of the first locking circuit 9 with the reference value ± β (but α <β) through the N fields. For example, if the output values of the first latch circuit 9 are all present in the N data words between the reference value + β and the reference value - β, the control signal k ( FIG. 6 (f)) becomes the average calculation circuit 10 and the second control pulse generator circuit 16 is performed, does not change ge, since it is "0". In contrast, if at least one of the output values of the first latch circuit 9 is not present in the data between the reference value + β and the reference value - β, the control signal k is changed to "1".

Weiterhin werden in der nachfolgenden Verarbeitung durch die von der ersten und zweiten Vergleichsschal­ tung 17 und 18 ausgegebenen Steuersignale j und k die Anzahl der Abtastdatenwörter, die für die Durch­ schnittswertberechnung in der Durchschnittswert-Be­ rechnungsschaltung 10 verwendet werden, und die An­ zahl der Abtastdatenwörter, die für den Vergleich in der ersten und zweiten Vergleichsschaltung 17 und 18 verwendet werden, gesteuert.Furthermore, in the subsequent processing by the control signals j and k output from the first and second comparison circuits 17 and 18 , the number of sample data words used for the average value calculation in the average value calculation circuit 10 and the number of sample data words, used for the comparison in the first and second comparison circuits 17 and 18 .

Wenn in den Ausführungsbeispielen nach Fig. 3 und 6 die Steuersignale der ersten und zweiten Ver­ gleichsschaltung 17 und 18, die in Fig. 6(e) und (f) gezeigt sind, nicht ausgegeben werden, d. h. die Feh­ lerdifferenz zwischen den N Abtastdatenwörtern in den N Teilbildern und dem Bezugswert ist höchstens |β| gibt die zweite Steuerimpuls-Generatorschaltung 16 den Startsteuerimpuls e und den Verriegelungsimpuls f aus, so daß die Anzahl der Abtastdatenwörter, die für die Durchschnittswertberechnung und den Vergleich in der nachfolgenden Verarbeitung verwendet wird, die Anzahl N von Datenwörtern in den N Teilbildern sein kann. When the first and second Ver same circuit in the embodiments of Figs. 3 and 6, the control signals 17 and 18 shown in Fig. 6 (e) and (f) are shown, not issued, that is, the Def lerdifferenz between the N Abtastdatenwörtern in of the N fields and the reference value is at most | β | the second control pulse generator circuit 16 outputs the start control pulse e and the latch pulse f so that the number of sample data words used for averaging and comparison in the subsequent processing can be the number N of data words in the N fields.

In einem anderen Beispiel nach Fig. 7 wird während des Prozesses, in welchem durch die Vergleichsschal­ tungen 17 und 18 der Vergleich zwischen den N Abtast­ datenwörtern in den N Teilbildern und dem Bezugswert durchgeführt wird, der zweite Abtastwert zu einem Zeitpunkt A aufgenommen und mit dem Bezugswert ver­ glichen, und als Ergebnis wird, da der Fehler des Abtastwertes im Vergleich zum Bezugswert größer als |β| und höchstens |α| ist, das Steuersignal k aus der zweiten Vergleichsschaltung 18 zu einem Zeitpunkt ausgegeben, der eine Versetzung von x in bezug auf den Aufnahmezeitpunkt A aufweist.In another example according to FIG. 7, during the process in which the comparison between the N sample data words in the N fields and the reference value is carried out by the comparison circuits 17 and 18 , the second sample value is recorded at a time A and with that Reference value is compared, and as a result, since the error of the sample value compared to the reference value is larger than | β | and at most | α | the control signal k is output from the second comparison circuit 18 at a point in time which has an offset of x with respect to the recording point in time A.

In einem solchen Fall wird die nachfolgende Verarbei­ tung unter Verwendung einer Anzahl von M Abtastdaten­ wörtern (jedoch M < N) in M Teilbildern durchgeführt, die bestimmt wird durch den Inhalt der Steuersignale j und k der ersten und zweiten Vergleichsschaltung 17 und 18, die zum Zeitpunkt des Start-Steuerimpulses e in der gleichen Weise wie vorbeschrieben verriegelt werden.In such a case, the subsequent processing is performed using a number of M sample data words (but M <N) in M fields, which is determined by the content of the control signals j and k of the first and second comparison circuits 17 and 18 , which are for Time of the start control pulse e can be locked in the same manner as described above.

Weiterhin werden die Ausgangssignale j und k der er­ sten und zweiten Vergleichsschaltung 17 und 18 zu einem Zeitpunkt zurückgesetzt, der eine Versetzung y (jedoch x < y) in bezug auf den Start-Steuerimpuls e aufweist.Furthermore, the output signals j and k of the first and second comparison circuits 17 and 18 are reset at a point in time which has an offset y (but x <y) with respect to the start control pulse e.

In dem Beispiel nach Fig. 7 wird, da die Ausgangs­ signale j und k der ersten und zweiten Vergleichs­ schaltung 17 und 18 in der Verarbeitungsperiode in den M Teilbildern noch immer "0" sind, die Operation wieder in den N Teilbildern (M < N) in der folgenden Verarbeitung durchgeführt.In the example of FIG. 7, since the output signals j and k of the first and second comparison circuits 17 and 18 are still "0" in the processing period in the M fields, the operation is again in the N fields (M <N ) carried out in the following processing.

In einem weiteren Beispiel nach Fig. 8 wird während des Prozesses, in welchem der Vergleich zwischen den N Abtastwörtern in N Teilbildern und dem Bezugswert unter Verwendung der ersten und zweiten Vergleichs­ schaltung 17 und 18 durchgeführt wird, der dritte Abtastwert zum Zeitpunkt B aufgenommen und mit dem Bezugswert verglichen, und als Ergebnis werden, da der Fehler des Abtastwertes im Vergleich mit dem Bezugswert größer ist als |α|, die Steuersignale j und k von der ersten und zweiten Vergleichsschaltung 17 und 18 in einem Zeitpunkt ausgegeben, der eine Versetzung x in bezug auf den Aufnahmezeitpunkt B aufweist.In another example of FIG. 8, during the process in which the comparison between the N sample words in N fields and the reference value is performed using the first and second comparison circuits 17 and 18 , the third sample value is taken at time B and with is compared with the reference value, and as a result, since the error of the sample value compared to the reference value is larger than | α |, the control signals j and k are output from the first and second comparison circuits 17 and 18 at a timing that has an offset x in with respect to the recording time B.

In diesem Fall wird die nachfolgende Verarbeitung unter Verwendung einer Anzahl L von Abtastdatenwör­ tern (jedoch L < M < N) in L Teilbildern durchge­ führt, die bestimmt ist durch den Inhalt der Steuer­ signale j und k der ersten und zweiten Vergleichs­ schaltung 17 und 18, die zum Zeitpunkt des Startsteu­ erimpulses e in der gleichen Weise wie vorbeschrieben verriegelt werden.In this case, the subsequent processing is performed using L number of scan data words (but L <M <N) in L fields, which is determined by the content of the control signals j and k of the first and second comparison circuits 17 and 18 locked at the time of the start control pulse e in the same manner as described above.

Weiterhin werden die Ausgangssignale j und k der er­ sten und zweiten Vergleichsschaltung 17 und 18 in einem Zeitpunkt zurückgesetzt, der eine Versetzung y (jedoch x < y) in bezug auf den Startsteuerimpuls e aufweist. Furthermore, the output signals j and k of the first and second comparison circuits 17 and 18 are reset at a point in time which has an offset y (but x <y) with respect to the start control pulse e.

Da in dem Beispiel nach Fig. 8 die Ausgangssignale j und k der ersten und zweiten Vergleichsschaltung 17 und 18 in der Verarbeitungsperiode in den L Teilbil­ dern noch immer "0" sind, wird die Operation in der folgenden Verarbeitung wieder in den N Teilbildern (L < M < N) durchgeführt.In the example of FIG. 8, since the output signals j and k of the first and second comparison circuits 17 and 18 are still "0" in the processing period in the L fields, the operation in the following processing is again in the N fields (L <M <N).

Indem wie vorbeschrieben verfahren wird, wird die Anzahl von in der Durchschnittswert-Berechnungsschal­ tung 10 zu verarbeitenden Datenwörtern durch den Feh­ lerwert der von der ersten Verriegelungsschaltung 9 ausgegebenen Daten im Vergleich mit dem Bezugswert gesteuert. Das heißt, wenn die Abtastdaten einen gro­ ßen Fehler, verglichen mit dem Bezugswert, aufweisen, kann durch Erhöhung der Anzahl der für die Durch­ schnittswertberechnung verwendeten Abtastungen eine ausreichende Ausgleichswirkung erhalten werden.By proceeding as described above, the number of data words to be processed in the average value calculation circuit 10 is controlled by the error value of the data output from the first latch circuit 9 in comparison with the reference value. That is, if the sample data has a large error compared with the reference value, a sufficient compensating effect can be obtained by increasing the number of samples used for the average value calculation.

Wenn demgegenüber der Fehler der Daten im Vergleich zum Bezugswert klein ist, wird die Anzahl der für die Durchschnittswertberechnung verwendeten Abtastungen verringert innerhalb eines Bereiches, in welchem die Ausgleichswirkungen erhalten werden, und folglich kann das Ansprechen auf die Klemmspannungsänderung aufgrund der Drift od. dgl. in einer kurzen Zeit er­ folgen.In contrast, when comparing the error of the data is small for the reference value, the number of for the Samples used averaging reduced within a range in which the Compensatory effects are obtained, and consequently can respond to the change in clamping voltage due to the drift or the like in a short time consequences.

In diesem Ausführungsbeispiel wird das Konvergieren des Klemmwertes durch den Festwertspeicher 11 in gleicher Weise, wie in Verbindung mit Fig. 4 be­ schrieben, durchgeführt. In this embodiment, the convergence of the clamping value by the read-only memory 11 is carried out in the same manner as described in connection with FIG. 4.

Weiterhin können die Durchschnittswert-Berechnungs­ schaltung 10, die erste und zweite Vergleichsschal­ tung 17 und 18 und die zweite Steuerimpuls-Generator­ schaltung 16 auf einfache Weise durch Verwendung eines Mikrocomputers od. dgl. realisiert werden.Furthermore, the average value calculation circuit 10 , the first and second comparison circuits 17 and 18 and the second control pulse generator circuit 16 can be easily realized by using a microcomputer or the like.

In Fig. 9 ist ein Ausführungsbeispiel der Video­ signal-Klemmschaltung entsprechend dem zweiten Aspekt der Erfindung dargestellt, die den gleichen Aufbau wie die des Ausführungsbeispieles nach Fig. 5 auf­ weist, mit der Ausnahme, daß zusätzlich eine erste und eine zweite Maskenverarbeitungsschaltung 19 und 20 vorgesehen sind.In Fig. 9, an embodiment of the video signal clamp circuit according to the second aspect of the invention is shown, which has the same structure as that of the embodiment of FIG. 5, with the exception that in addition a first and a second mask processing circuit 19 and 20th are provided.

Die erste Maskenverarbeitungsschaltung 19 steuert die Daten der ersten Dezimalstelle des durch das Steuer­ signal j von der ersten Vergleichsschaltung 17 von der Durchschnittswert-Berechnungsschaltung 10 ausge­ gebenen Durchschnittswertes, und die zweite Masken­ verarbeitungsschaltung 20 steuert die Daten der zwei­ ten Dezimalstelle des durch das Steuersignal k von der zweiten Vergleichsschaltung 18 von der Durch­ schnittswert-Berechnungsschaltung 10 ausgegebenen Durchschnittswertes, wie nachfolgend im einzelnen erläutert wird. Jede der Maskenverarbeitungsschaltun­ gen 19 und 20 kann aus einer Torschaltung gebildet sein, die das von der Durchschnittswert-Berechnungs­ schaltung 10 ausgegebene Signal passieren läßt, wenn das Steuersignal j oder k der ersten oder zweiten Vergleichsschaltung 17 oder 18 gleich "0" ist.The first mask processing circuit 19 controls the data of the first decimal place of the average value output by the control signal j from the first comparison circuit 17 from the average value calculation circuit 10 , and the second mask processing circuit 20 controls the data of the second decimal place of the by the control signal k of of the second comparison circuit 18 from the average value output by the average value calculation circuit 10 , as will be explained in detail below. Each of the mask processing circuits 19 and 20 may be constituted by a gate circuit which passes the signal output from the average value calculation circuit 10 when the control signal j or k of the first or second comparison circuit 17 or 18 is "0".

Der Festwertspeicher 11 vergleicht (n+2) Bits von Durchschnittswert-Daten mit dem Bezugswert. Die Durchschnittswert-Daten sind zusammengesetzt aus n Bits von Daten für den ganzzahligen Teil des von der Durchschnittswert-Berechnungsschaltung 10 ausgegebe­ nen Durchschnittswertes und 2 Bits von Daten für die erste und zweite Dezimalstelle des Durchschnittswer­ tes, die gesteuert werden durch die erste und zweite Maskenverarbeitungsschaltung 19 und 20. Der Festwert­ speicher 11 gibt dann ein Signal aus, das durch Ad­ dition oder Subtraktion einer vorbestimmten Weite zu oder von dem Ausgangssignal einer bestimmten vorher­ gehenden Periode gebildet wurde in Abhängigkeit von einer durch den Vergleich im Festwertspeicher 11 er­ haltenen Differenz.The read-only memory 11 compares (n + 2) bits of average value data with the reference value. The average value data is composed of n bits of data for the integer part of the average value output from the average value calculation circuit 10 and 2 bits of data for the first and second decimal places of the average value, which are controlled by the first and second mask processing circuits 19 and 20 . The read-only memory 11 then outputs a signal which was formed by adding or subtracting a predetermined width to or from the output signal of a specific previous period depending on a difference obtained by the comparison in the read-only memory 11 .

Die erste Steuerimpuls-Generatorschaltung 15 gibt nicht nur zu einem geeigneten Zeitpunkt den Verriege­ lungsimpuls c an die erste Verriegelungsschaltung 9 ab, sondern sie gibt auch im geeigneten Zeitpunkt den Dateneingabe-Steuerimpuls d zur Durchschnittswert- Berechnungsschaltung 10, zur zweiten Steuerimpuls- Generatorschaltung 16 und zu der ersten und zweiten Vergleichsschaltung 17 und 18 in der bereits be­ schriebenen Weise.The first control pulse generator circuit 15 not only outputs the locking pulse c to the first latch circuit 9 at a suitable time, but it also outputs the data input control pulse d to the average value calculation circuit 10 , the second control pulse generator circuit 16 and at the appropriate time the first and second comparison circuits 17 and 18 in the manner already described.

Die zweite Steuerimpuls-Generatorschaltung 16 gibt nicht nur den Start-Steuerimpuls e in einem geeigne­ ten Zeitpunkt an die Durchschnittswert-Berechnungs­ schaltung 10 und die erste und zweite Vergleichs­ schaltung 17 und 18, sondern auch den Verriegelungs­ impuls f im geeigneten Zeitpunkt an die zweite Ver­ riegelungsschaltung 12 in der vorbeschriebenen Weise. The second control pulse generator circuit 16 not only outputs the start control pulse e at a suitable time to the average value calculation circuit 10 and the first and second comparison circuits 17 and 18 , but also the locking pulse f at the appropriate time to the second ver locking circuit 12 in the manner described.

Nachfolgend wird die Arbeitsweise der Videosignal- Klemmschaltung nach Fig. 9 im einzelnen erläutert, jedoch werden die anhand des vorhergehenden Ausfüh­ rungsbeispieles beschriebenen Vorgänge nicht wieder­ holt.The operation of the video signal clamping circuit of FIG. 9 will be explained in detail below, however, the operations described with reference to the previous embodiment will not be repeated.

Auf der Grundlage des von der zweiten Steuerimpuls- Generatorschaltung 16 ausgegebenen Start-Steuerimpul­ ses e (Fig. 3(e)) nimmt die Durchschnittswert-Berech­ nungsschaltung Abtastdaten des Schwarzwertimpulstei­ les in einer Mehrzahl von Teilbildern auf, bei­ spielsweise den N-Teilbildern im Fall der Fig. 3 zum Zeitpunkt des Dateneingabe-Steuerimpulses d (Fig. 3(d)), und führt die Durchschnittswertberechnung für die Anzahl N von Abtastdatenwörtern durch zur Ausgabe der (n+2)-Bits von Daten, die zusammengesetzt sind aus n-Bits des ganzzahligen Teils, welcher der Durch­ schnittswert addiert zu einem vorbestimmten Verlage­ rungswert ist, der gesteuert wird von den Ausgangs­ signalen j und k der ersten und zweiten Vergleichs­ schaltung 17 und 18 sowie zwei Bits des Dezimalteils.Based on the start control pulse output from the second control pulse generator circuit 16 ( Fig. 3 (e)), the average value calculation circuit takes sample data of the black value pulse part in a plurality of fields, for example, the N fields in the case of FIG. 3 at the time of the data input control pulse d (Fig. 3 (d)), and supplies the average value calculation of the number N of Abtastdatenwörtern by outputting the (n + 2) bits of data that are composed of n- Bits of the integer part, which is the average value added to a predetermined displacement value, which is controlled by the output signals j and k of the first and second comparison circuits 17 and 18 and two bits of the decimal part.

Andererseits beginnen die erste und zweite Ver­ gleichsschaltung 17 und 18 den Vergleich auf der Ba­ sis des Start-Steuerimpulses e, der von der zweiten Steuerimpuls-Generatorschaltung 16 ausgegeben wird.On the other hand, the first and second comparison circuits 17 and 18 start the comparison based on the start control pulse e output from the second control pulse generator circuit 16 .

Das heißt, die erste Vergleichsschaltung 17 ver­ gleicht das Ausgangssignal der ersten Verriegelungs­ schaltung 9 mit dem Bezugswert ± α durch die N Teil­ bilder. Wenn beispielsweise die Ausgangswerte der ersten Verriegelungsschaltung 9 für die Anzahl N von Datenwörtern alle zwischen dem Bezugswert + α und dem Bezugswert - α liegen, wird das in die erste Masken­ verarbeitungsschaltung 19 einzugebende Steuersignal j nicht geändert, da es "0" ist, und die in die erste Maskenverarbeitungsschaltung 19 eingegebenen Daten der ersten Dezimalstelle von den (n+2) Bits der von der Durchschnittswert-Berechnungsschaltung 10 ausge­ gebenen Durchschnittswert-Daten werden durch die er­ ste Maskenverarbeitungsschaltung 19 zum Festwertspei­ cher 11 ausgegeben, so wie sie sind.That is, the first comparison circuit 17 compares the output signal of the first latch circuit 9 with the reference value ± α by the N part images. For example, if the output values of the first latch circuit 9 for the number N of data words are all between the reference value + α and the reference value - α, the control signal j to be input to the first mask processing circuit 19 is not changed because it is "0" and the data of the first decimal place input to the first mask processing circuit 19 from the (n + 2) bits of the average value data output by the average value calculation circuit 10 is output to the read only memory 11 by the first mask processing circuit 19 as it is.

Wenn dagegen wenigstens einer der Ausgangswerte der ersten Verriegelungsschaltung 9 nicht zwischen dem Bezugswert + α und dem Bezugswert - α liegt, wird das Steuersignal j in "1" geändert, und die Daten der ersten Dezimalstelle der (n+2) Bits der von der Durchschnittswert-Berechnungsschaltung 10 ausgegebe­ nen Durchschnittswertdaten werden durch die erste Maskenverarbeitungsschaltung 19 abgedeckt.Conversely, if at least one of the output values of the first latch circuit 9 is not between the reference value + α and the reference value - α, the control signal j is changed to "1" and the data of the first decimal place of the (n + 2) bits is that of the average value Calculation circuit 10 outputted average value data are covered by the first mask processing circuit 19 .

In gleicher Weise vergleicht die zweite Vergleichs­ schaltung 18 das Ausgangssignal der ersten Verriege­ lungsschaltung 9 mit dem Bezugswert ± β (jedoch α < β) durch die N Teilbilder. Wenn beispielsweise die Ausgangswerte der ersten Verriegelungsschaltung 9 für die Anzahl N von Datenwörtern alle zwischen dem Bezugswert + β und dem Bezugswert - β liegen, wird das zur zweiten Maskenverarbeitungsschaltung 20 ge­ führte Steuersignal k nicht geändert, da es "0" ist, und die in die zweite Maskenverarbeitungsschaltung 20 eingegebenen Daten der zweiten Dezimalstelle der (n+2) Bits der von der Durchschnittswert-Berechnungs­ schaltung 10 ausgegebenen Durchschnittswert-Daten werden, so wie sie sind, durch die zweite Maskenver­ arbeitungsschaltung 20 zu dem Festwertspeicher 11 weitergegeben.In the same way, the second comparison circuit 18 compares the output signal of the first locking circuit 9 with the reference value ± β (but α <β) through the N fields. For example, if the output values of the first latch circuit 9 for the number N of data words are all between the reference value + β and the reference value - β, the control signal k led to the second mask processing circuit 20 is not changed because it is "0" and that in FIG the second mask processing circuit 20 input data of the second decimal place of the (n + 2) bits of the average value data output from the average value calculation circuit 10 is passed as it is through the second mask processing circuit 20 to the read-only memory 11 .

Wenn dagegen einer der Ausgangswerte der ersten Ver­ riegelungsschaltung 9 nicht zwischen dem Bezugswert + β, und dem Bezugswert - β liegt, wird das Steuer­ signal k in "1" geändert, und die Daten der zweiten Dezimalstelle der (n+2) Bits der von der Durch­ schnittswert-Berechnungsschaltung 10 ausgegebenen Durchschnittswert-Daten werden durch die zweite Mas­ kenverarbeitung 20 abgedeckt.Conversely, if one of the output values of the first latch circuit 9 is not between the reference value + β and the reference value - β, the control signal k is changed to "1" and the data of the second decimal place of the (n + 2) bits of the output average value calculating circuit 10 averaging data by the second Mas kenverarbeitung 20 covered.

Indem wie vorbeschrieben verfahren wird, können die zwei Bits der ersten und zweiten Dezimalstelle von den (n+2) Bits der von der Durchschnittswert-Berech­ nungsschaltung 10 ausgegebenen Durchschnittswert-Da­ ten durch die erste und zweite Maskenverarbeitungs­ schaltung 19 und 20 gesteuert werden entsprechend dem Fehlerwert der von der ersten Verriegelungsschaltung 9 ausgegebenen Daten, verglichen mit dem Bezugswert.By proceeding as described above, the two bits of the first and second decimal places from the (n + 2) bits of the average value data output from the average value calculation circuit 10 can be controlled by the first and second mask processing circuits 19 and 20 according to that Error value of the data output from the first latch circuit 9 compared with the reference value.

Das heißt, da in diesem Ausführungsbeispiel die wirk­ same Stellenanzahl der Durchschnittswert-Daten durch den Fehlerwert der von der ersten Verriegelungsschal­ tung 9 ausgegebenen Abtastdaten, verglichen mit einem Bezugswert, gesteuert werden kann, werden im Fest­ wertspeicher 11, wenn die Fehlerdifferenz zwischen der Anzahl N von Abtastdaten in den N Teilbildern und dem Bezugswert höchstens |β| ist, die (n+2) Bits des Durchschnittswertes mit dem Bezugswert verglichen, wenn die Fehlerdifferenz größer als |β| und höchstens |α| ist, die (n+1) Bits des Durchschnittswertes mit dem Bezugswert verglichen, und wenn die Fehlerdiffe­ renz größer als |α| ist, die n Bits des Durch­ schnittswertes mit dem Bezugswert verglichen.That is, since, in this embodiment, the effective number of digits of the average value data can be controlled by the error value of the scan data output from the first latch circuit 9 compared with a reference value, in the read-only memory 11 when the error difference between the number N of scan data in the N fields and the reference value at most | β | is compared, the (n + 2) bits of the average value with the reference value if the error difference is greater than | β | and at most | α | is compared, the (n + 1) bits of the average value with the reference value, and if the error difference is greater than | α | is, the n bits of the average value compared with the reference value.

Der Grund für die Steuerung der wirksamen Stellenzahl des berechneten Durchschnittswertes gemäß diesem Aus­ führungsbeispiel liegt darin, daß, wenn die Amplitude der im eingegebenen Videosignal enthaltenen Rausch­ komponente groß ist, die Ausgleichswirkung der Durch­ schnittswertberechnung unzureichend wird, und trotz des vorbestimmten Gleichspannungspegels des eingege­ benen Videosignals besteht eine Möglichkeit für das Auftreten eines Phänomens, durch das der berechnete Durchschnittswert unterschiedlich gegenüber dem Be­ zugswert ist, und um dieses Phänomen zu verhindern, wird die Vergleichsgenauigkeit zwischen dem Durch­ schnittswert und dem Bezugswert variabel gestaltet.The reason for controlling the effective number of digits the calculated average value according to this off example is that if the amplitude the noise contained in the input video signal component is large, the balancing effect of the through average value calculation becomes inadequate, and despite the predetermined DC voltage level of the input benen video signal there is a possibility for that Occurrence of a phenomenon by which the calculated Average value different from the Be is attractive and to prevent this phenomenon the comparison accuracy between the through average value and the reference value variably designed.

In Fig. 10 ist ein Beispiel für eine Durchschnitts­ wert-Berechnungsschaltung 10 gezeigt, die in den Aus­ führungsbeispielen für die Videosignal-Klemmschaltung nach der Erfindung eingesetzt werden kann.In Fig. 10 an example of an average value calculating circuit 10 is shown, the exemplary embodiments in the off clamp circuit video signal can be used according to the invention for the.

In diesem Fall steuert ein Akkumulator 101 den Addi­ tionsvorgang von n Bits des Eingangssignals durch Verwendung des Dateneingabe-Steuerimpulses d und des Startsteuerimpulses e, die von außen zugeführt wer­ den. Ein Verlagerungsgenerator 102 schaltet zwischen Verlagerungswerten aufgrund der Steuersignale j und k von der ersten und zweiten Vergleichsschaltung 17 und 18. Ein Addierer 103 empfängt die Ausgangssignale des Akkumulators 101 und des Verlagerungsgenerators 102 und addiert die beiden Werte zur Ausgabe des Addi­ tionsergebnisses zu einem Subtrahierglied 104. Dieses subtrahiert einen vorbestimmten Wert von dem Aus­ gangssignal des Addierers 103 zur Ausgabe von (n+2) Signalbits.In this case, an accumulator 101 controls the addition process of n bits of the input signal by using the data input control pulse d and the start control pulse e which are supplied from the outside. A displacement generator 102 switches between displacement values based on the control signals j and k from the first and second comparison circuits 17 and 18 . An adder 103 receives the output signals of the accumulator 101 and the displacement generator 102 and adds the two values for outputting the addition result to a subtractor 104 . This subtracts a predetermined value from the output signal of the adder 103 to output (n + 2) signal bits.

Es sei beispielsweise angenommen, daß eine Quantisie­ rungs-Bitzahl n des A/D-Wandlers 8 gleich 8 Bits be­ trägt, und der Schwarzwertimpulsteil des Videosignals ist so festgeklemmt, daß er einen digitalen Wert von 128 hat.For example, suppose that a quantization bit number n of the A / D converter 8 is 8 bits, and the black level pulse portion of the video signal is clamped to have a digital value of 128.

Wenn die für die Durchschnittswertberechnung verwen­ dete Abtastzahl N gleich 16 Daten ist, werden 12 Bits von Daten nahe (128 × 16), die vom Akkumulator 101 ausgegeben werden, und die Ausgangssignale des Addie­ rers 103 entsprechend den 12 Bits von Daten durch Binärzahlen in Fig. 11 gezeigt. In diesem Fall ent­ fernt das Subtrahierglied 104 die unbedeutenden 2 Bits, d. h. teilt durch 4. Was die erhaltenen 10 Bits von Daten anbelangt, werden die unbedeutenden 2 Bits als die Dezimaldaten behandelt.When the sample number N used for averaging is 16 data, 12 bits of data near (128 × 16) output from the accumulator 101 and the outputs of the adder 103 corresponding to the 12 bits of data by binary numbers in Fig . 11. In this case, the subtractor 104 removes the insignificant 2 bits, that is, divides by 4. As for the 10 bits of data obtained, the insignificant 2 bits are treated as the decimal data.

Wenn auf die Ausgangssignale j und k der ersten und zweiten Vergleichsschaltung 17 und 18 Bezug genommen wird, und in Fig. 11 j = k = 0 ist, beträgt die Feh­ lerdifferenz zwischen 16 Abtastdaten in 16 Teilbil­ dern und dem Bezugswert höchstens |β|, und die bedeu­ tenden (8+2) = 10 Bits von Daten, die aus dem Addie­ rer 103 ausgegeben werden, werden mit dem Bezugswert (128 = 10000000.00) verglichen.When reference is made to the output signals j and k of the first and second comparison circuits 17 and 18 , and in Fig. 11 j = k = 0, the error difference between 16 sample data in 16 partial images and the reference value is at most | β |, and the significant (8 + 2) = 10 bits of data output from the adder 103 are compared with the reference value (128 = 10000000.00).

Hieraus ergibt sich, wie in Spalte (d) von Fig. 11 gezeigt ist, ein als dem Bezugswert gleichgesetzter Bereich, der durch einen strichlierten Rahmen ange­ deutet ist.As a result, as shown in column (d) of FIG. 11, there is a region which is set equal to the reference value and which is indicated by a dashed frame.

In gleicher Weise ist, wenn nur das Ausgangssignal k der zweiten Vergleichsschaltung 18 gleich 1 ist, d. h. j = 0 und k = 1, die Fehlerdifferenz zwischen 16 Ab­ tastwerten in 16 Teilbildern und dem Bezugswert grö­ ßer als |β| und höchstens |α|, und die bedeutenden (8+1) = 9 Bits von Daten, die aus dem Addierer 103 ausgegeben werden, werden mit dem Bezugswert (128 = 10000000.00) verglichen.In the same way, if only the output signal k of the second comparison circuit 18 is 1, ie j = 0 and k = 1, the error difference between 16 samples in 16 fields and the reference value is greater than | β | and at most | α |, and the significant (8 + 1) = 9 bits of data output from the adder 103 are compared with the reference value (128 = 10000000.00).

Somit erhält man, wie in Spalte (c) in Fig. 11 ge­ zeigt ist, einen mit dem Bezugswert gleichgesetzten Bereich, der durch den strichlierten Rahmen angedeu­ tet ist.Thus, as is shown in column (c) in FIG. 11, a region which is equivalent to the reference value and which is indicated by the dashed frame is obtained.

Ebenfalls ist in gleicher Weise, wenn die Ausgangs­ signale j und k der ersten und zweiten Vergleichs­ schaltung 17 und 18 gleich 1 sind, d. h. j = k = 1, die Fehlerdifferenz zwischen 16 Abtastwerten in 16 Teilbildern und dem Bezugswert größer als |α|, und die bedeutenden 8 Bits der Daten, die von dem Addie­ rer 103 ausgegeben werden, werden mit dem Bezugswert (128 = 10000000.00) verglichen.Likewise, if the output signals j and k of the first and second comparison circuits 17 and 18 are 1, ie j = k = 1, the error difference between 16 samples in 16 fields and the reference value is greater than | α | and the significant 8 bits of the data output from the adder 103 are compared with the reference value (128 = 10000000.00).

Somit ist, wie in Spalte (b) in Fig. 11 gezeigt ist, der mit dem Bezugswert gleichgesetzte Bereich durch den strichlierten Rahmen angedeutet.Thus, as shown in column (b) in FIG. 11, the area equated with the reference value is indicated by the dashed frame.

Wie vorbeschrieben ist, wird in diesem Ausführungs­ beispiel durch Verwendung des Fehlerwertes des Ab­ tastwertes im Vergleich mit dem Bezugswert die nach der Annäherung an den Bezugswert unterschiedene Weite variabel gemacht.As described above, in this execution example by using the error value of the Ab sample value in comparison with the reference value  differentiated the approximation to the reference value made variable.

Weiterhin gibt der Verlagerungsgenerator 102, wie durch die strichlierten Rahmen in Fig. 11 gezeigt ist, die geeigneten Werte aus für die Verteilung des Annäherungsunterscheidungsbereiches um die Daten von (128 × 16 = 10000000.0000).Furthermore, as shown by the broken lines in Fig. 11, the displacement generator 102 outputs the appropriate values for the distribution of the approximate discrimination area around the data of (128 × 16 = 10000000.0000).

In dem Beispiel nach Fig. 11 ist der Verlagerungswert gleich 2, wenn j = k = 0, gleich 4, wenn j = 0 und k = 1, und gleich 8, wenn j = k = 1.In the example of Fig. 11, the displacement value is 2 when j = k = 0, 4 when j = 0 and k = 1, and 8 when j = k = 1.

In dem Ausführungsbeispiel nach Fig. 9 können weiter­ hin die Durchschnittswert-Berechnungsschaltung 10, die erste Vergleichsschaltung 17, die zweite Ver­ gleichsschaltung 18, die erste Maskenverarbeitungs­ schaltung 19 und die zweite Maskenverarbeitungsschal­ tung 20 auf einfache Weise durch Verwendung eines Mikrocomputers od. dgl. realisiert werden.In the embodiment of FIG. 9, the average value calculation circuit 10 , the first comparison circuit 17 , the second comparison circuit 18 , the first mask processing circuit 19 and the second mask processing circuit 20 can be realized in a simple manner by using a microcomputer or the like become.

In diesem Ausführungsbeispiel nach Fig. 9 werden die (n+2) Bits des Berechnungsergebnisses g der Durch­ schnittswert-Berechnungsschaltung 10 gesteuert durch die erste und zweite Maskenverarbeitungsschaltung 19 und 20 als Adressensignal für den Festwertspeicher 11 verwendet. Das Ausgangssignal des Festwertspeichers 11 wird in die zweite Verriegelungsschaltung 12 ein­ gegeben und in dieser durch den Verriegelungsimpuls f verriegelt.In this exemplary embodiment according to FIG. 9, the (n + 2) bits of the calculation result g of the average value calculation circuit 10 controlled by the first and second mask processing circuits 19 and 20 are used as the address signal for the read-only memory 11 . The output signal of the read-only memory 11 is input into the second locking circuit 12 and locked in it by the locking pulse f.

Das Ausgangssignal h der zweiten Verriegelungsschal­ tung 12 wird nicht nur in den D/A-Wandler eingegeben, sondern auch in den Festwertspeicher 11. Somit ver­ gleicht der Festwertspeicher 11 das Ausgangssignal g der Durchschnittswert-Berechnungsschaltung 10, ge­ steuert durch die erste und zweite Maskenverarbei­ tungsschaltung 19 und 20, d. h. den Durchschnittswert der Anzahl N von Abtastdatenwörtern in den vergange­ nen N Teilbildern einschließlich des gegenwärtigen Wertes, mit dem Bezugs-Schwarzwertimpulswert und, wenn das durch die erste und zweite Maskenverarbei­ tungsschaltung 19 und 20 gesteuerte Ausgangssignal g der Durchschnittswert-Berechnungsschaltung 10 kleiner ist als der Bezugs-Schwarzwertimpulswert, gibt der Festwertspeicher 11 einen Wert aus, der um 1 LSB grö­ ßer ist als das Ausgangssignal h der zweiten Verrie­ gelungsschaltung 12, d. h. der Ausgangswert der vor­ hergehenden N Teilbilder. In gleicher Weise gibt, wenn das von der ersten und der zweiten Maskenverar­ beitungsschaltung 19 und 20 gesteuerte Ausgangssignal g der Durchschnittswert-Berechnungsschaltung 10 grö­ ßer ist als der Bezugs-Schwarzwertimpulswert, der Festwertspeicher 11 einen Wert aus, der um 1 LSB kleiner ist als das Ausgangssignal h der zweiten Ver­ riegelungsschaltung 12, entsprechend der vorbeschrie­ benen Weise.The output signal h of the second locking circuit 12 is not only input into the D / A converter, but also into the read-only memory 11 . Thus, the read only memory 11 compares the output signal g of the average value calculation circuit 10 controlled by the first and second mask processing circuits 19 and 20 , that is, the average value of the number N of scan data words in the past N fields including the current value, with the reference -Schwarzwertimpulswert and when the through the first and second Maskenverarbei processing circuit 19 and 20 controlled output signal g of the average value calculating circuit 10 is smaller than the reference pedestal pulse value, 11 is the read-only memory a value that RESIZE by 1 LSB SSER is as the output signal h of the second locking circuit 12 , ie the output value of the preceding N fields. Similarly, when the output signal g of the average value calculation circuit 10 controlled by the first and second mask processing circuits 19 and 20 is larger than the reference black level pulse value, the read only memory 11 outputs a value 1 LSB smaller than that Output signal h of the second locking circuit 12 , according to the manner described above.

Dann wird durch die Pegelkompressions-Schiebeschal­ tung 14 die Pegelkompression des Ausgangssignals des D/A-Wandlers durchgeführt, so daß die Umwandlungs­ breite für ein Bit kleiner sein kann als die Auflö­ sung für ein Bit des A/D-Wandlers 8, und gleichzeitig wird die Pegelverschiebung desselben durchgeführt, so daß das Signal um den Konvergierungswert schwingen kann. Das Ausgangssignal der Pegelkompressions-Schie­ beschaltung 14 wird zur Klemmspannung-Generatorschal­ tung 5 geliefert und diese verändert die Ausgangs­ spannung in Abhängigkeit von der Eingangsspannung. Die Ausgangsspannung der Klemmspannung-Generator­ schaltung 5 wird über den Abtast- und Haltekreis 6 als die Klemmspannung zum A/D-Wandler 8 geführt in der gleichen Weise wie im Ausführungsbeispiel nach Fig. 1 und Fig. 5.Then, the level compression of the output signal of the D / A converter is performed by the level compression shift circuit 14 , so that the conversion width for one bit may be smaller than the resolution for one bit of the A / D converter 8 , and becomes simultaneous the level shift is carried out so that the signal can oscillate around the convergence value. The output signal of the level compression shift circuit 14 is supplied to the clamping voltage generator circuit 5 and this changes the output voltage depending on the input voltage. The output voltage of the terminal voltage generator circuit 5 is passed over the sample and hold circuit 6 when the terminal voltage for the A / D converter 8 in the same manner as in the embodiment of Fig. 1 and Fig. 5.

In diesem Ausführungsbeispiel wird der Konvergenzvor­ gang für den Klemmwert durch den Festwertspeicher in gleicher Weise durchgeführt, wie in Verbindung mit Fig. 4 beschrieben wurde.In this exemplary embodiment, the convergence process for the clamping value is carried out by the read-only memory in the same way as was described in connection with FIG. 4.

Es wird aus der vorhergehenden Beschreibung deutlich, daß es im Ausführungsbeispiel nach Fig. 9 erforder­ lich ist, wenigstens ein Bit abzudecken. In den Aus­ führungsbeispielen nach Fig. 5 und Fig. 9 sind zwei Vergleichsschaltungen vorgesehen, die erste Ver­ gleichsschaltung 17 und die zweite Vergleichsschal­ tung 18. Es ist jedoch wenigstens eine Vergleichs­ schaltung erforderlich, um die vorbeschriebene Opera­ tion durchzuführen.It is clear from the preceding description that in the exemplary embodiment according to FIG. 9 it is necessary to cover at least one bit. In the off exemplary embodiments of FIG. 5 and FIG. 9, two comparison circuits are provided, the first Ver equal circuit 17 and the second comparator circuit 18th However, at least one comparison circuit is required to carry out the operation described above.

Claims (6)

1. Videosignal-Klemmschaltung zum Halten eines Gleichspannungspegels eines digitalen Videosi­ gnals auf einem festen Pegel, mit
einem A/D-Wandler (8) zur Umwandlung eines ein­ gegebenen analogen Videosignals in das digitale Videosignal,
einer ersten Verriegelungsschaltung (9) zur Ab­ tastung eines vorbestimmten Teils des digitalen Videosignals mit einer vorbestimmten Periode und zur Verriegelung der abgetasteten Daten,
einer Durchschnittswert-Berechnungsschaltung (10) zur Aufnahme einer vorbestimmten Anzahl von abgetasteten und von der ersten Verriegelungs­ schaltung (9) verriegelten Daten und zur Berechnung eines Durchschnittswertes von den abgetasteten Daten,
einer Variationsbreiten-Erfassungseinrichtung zur Erfassung einer Variationsbreite des Aus­ gangssignals der ersten Verriegelungsschaltung (9), um eine Anzahl von in die Durchschnitts­ wert-Berechnungsschaltung (10) übernommenen Da­ ten entsprechend der Variationsbreite zu ändern,
einer Vergleichsausgangsschaltung (11) zum Ver­ gleich des Durchschnittswertes mit einem Bezugs­ wert und zur Ausgabe von Daten, erhalten durch Addition oder Subtraktion eines vom Vergleichs­ ergebnis abhängigen Wertes zu oder von den in einem bestimmten vorhergehenden Zeitpunkt ausge­ gebenen Daten,
einem D/A-Wandler (13) zur Umwandlung der von der Vergleichsausgangsschaltung (11) ausgegebe­ nen Daten in ein analoges Signal, und
einer Klemmspannung-Zuführungseinrichtung zur Lieferung einer Klemmspannung zum analogen Videosignal auf der Grundlage des vom D/A-Wand­ ler (13) ausgegebenen analogen Signals.
1. Video signal clamp circuit for holding a DC level of a digital video signal at a fixed level, with
an A / D converter ( 8 ) for converting a given analog video signal into the digital video signal,
a first locking circuit ( 9 ) for sampling a predetermined part of the digital video signal with a predetermined period and for locking the sampled data,
an average value calculation circuit ( 10 ) for receiving a predetermined number of sampled data and locked by the first locking circuit ( 9 ) and for calculating an average value of the sampled data,
a variation width detection device for detecting a variation width of the output signal of the first locking circuit ( 9 ) in order to change a number of data taken into the average value calculation circuit ( 10 ) in accordance with the variation width,
a comparison output circuit ( 11 ) for comparing the average value with a reference value and for outputting data obtained by adding or subtracting a value which is dependent on the comparison result to or from the data output at a specific previous point in time,
a D / A converter ( 13 ) for converting the data output from the comparison output circuit ( 11 ) into an analog signal, and
a clamp voltage supply means for supplying a clamp voltage to the analog video signal based on the analog signal output from the D / A converter ( 13 ).
2. Klemmschaltung nach Anspruch 1, dadurch gekennzeichnet, daß die Variationsbrei­ ten-Erfassungseinrichtung eine erste (17) und eine zweite (18) Vergleichsschaltung enthält zum Vergleich der Variationsbreite mit einem ersten und einem zweiten Bezugswert, um die Variations­ breite aus den Vergleichsergebnissen der beiden Vergleichsschaltungen zu erfassen.2. Clamping circuit according to claim 1, characterized in that the Variationsbrei detection device includes a first ( 17 ) and a second ( 18 ) comparison circuit for comparing the variation range with a first and a second reference value to the variation range from the comparison results of the two Detect comparison circuits. 3. Videosignal-Klemmschaltung zum Halten eines Gleichspannungspegels eines digitalen Videosi­ gnals auf einem festen Pegel, mit
einem A/D-Wandler (8) zur Umwandlung eines ein­ gegebenen analogen Videosignals in das digitale Videosignal,
einer ersten Verriegelungsschaltung (9) zur Ab­ tastung eines vorbestimmten Teils des digitalen Videosignals mit einer vorbestimmten Periode und zur Verriegelung der abgetasteten Daten,
einer Durchschnittswert-Berechnungsschaltung (10) zur Aufnahme einer vorbestimmten Anzahl von abgetasteten und von der ersten Verriegelungs­ schaltung (9) verriegelten Daten und zur Berechnung eines Durchschnittswertes von den abgetasteten Daten,
einer Variationsbreiten-Erfassungseinrichtung zur Erfassung einer Variationsbreite des Aus­ gangssignals der ersten Verriegelungsschaltung (9),
einer Maskenverarbeitungseinrichtung (19, 20) zum Abdecken vorbestimmter Dezimalbits von Daten des Ausgangssignals der Durchschnittswert-Be­ rechnungsschaltung (10), um eine Anzahl der von der Maskenverarbeitungseinrichtung (19, 20) ab­ gedeckten Bits in Abhängigkeit von dem Ergebnis der Erfassung durch die Variationsbreiten-Erfas­ sungseinrichtung zu ändern,
einer Vergleichsausgangsschaltung (11) zum Ver­ gleich des Durchschnittswertes mit einem Bezugs­ wert und zur Ausgabe von Daten, erhalten durch Addition oder Subtraktion eines vom Vergleichs­ ergebnis abhängigen Wertes zu oder von den in einem bestimmten vorhergehenden Zeitpunkt ausge­ gebenen Daten,
einem D/A-Wandler (13) zur Umwandlung der von der Vergleichsausgangsschaltung (11) ausgegebe­ nen Daten in ein analoges Signal, und
einer Klemmspannung-Zuführungseinrichtung zur Lieferung einer Klemmspannung zum analogen Videosignal auf der Grundlage des vom D/A-Wand­ ler (13) ausgegebenen analogen Signals.
3. Video signal clamp circuit for holding a DC level of a digital video signal at a fixed level, with
an A / D converter ( 8 ) for converting a given analog video signal into the digital video signal,
a first locking circuit ( 9 ) for sampling a predetermined part of the digital video signal with a predetermined period and for locking the sampled data,
an average value calculation circuit ( 10 ) for receiving a predetermined number of sampled data and locked by the first locking circuit ( 9 ) and for calculating an average value of the sampled data,
a variation width detection device for detecting a variation width of the output signal of the first locking circuit ( 9 ),
a mask processing device ( 19 , 20 ) for covering predetermined decimal bits of data of the output signal of the average value calculation circuit ( 10 ) by a number of the bits covered by the mask processing device ( 19 , 20 ) depending on the result of the detection by the variation widths Change detection device,
a comparison output circuit ( 11 ) for comparing the average value with a reference value and for outputting data obtained by adding or subtracting a value which is dependent on the comparison result to or from the data output at a specific previous point in time,
a D / A converter ( 13 ) for converting the data output from the comparison output circuit ( 11 ) into an analog signal, and
a clamp voltage supply means for supplying a clamp voltage to the analog video signal based on the analog signal output from the D / A converter ( 13 ).
4. Klemmschaltung nach Anspruch 3, dadurch gekennzeichnet, daß die Variationsbrei­ ten-Erfassungseinrichtung eine erste (17) und eine zweite (18) Vergleichsschaltung enthält zum Vergleich der Variationsbreite mit einem ersten und einem zweiten Bezugswert, um die Variations­ breite aus den Vergleichsergebnissen der beiden Vergleichsschaltungen zu erfassen.4. Clamping circuit according to claim 3, characterized in that the Variationsbrei ten-detection device includes a first ( 17 ) and a second ( 18 ) comparison circuit for comparing the variation range with a first and a second reference value to the variation range from the comparison results of the two Detect comparison circuits. 5. Klemmschaltung nach Anspruch 4, dadurch gekennzeichnet, daß die Durchschnitts­ wert-Berechnungsschaltung (10) einen Akkumulator (101) zum Sammeln einer vorbestimmten Anzahl der abgetasteten Daten, einen Addierer (103) zum Addieren eines vorbestimmten Verlagerungswertes zu einem Ausgangssignal des Akkumulators (101) und einen Verlagerungsgenerator (102) zur Erzeu­ gung des vorbestimmten Verlagerungswertes auf­ weist.5. Clamping circuit according to claim 4, characterized in that the average value calculation circuit ( 10 ) an accumulator ( 101 ) for collecting a predetermined number of the sampled data, an adder ( 103 ) for adding a predetermined displacement value to an output signal of the accumulator ( 101 ) and a displacement generator ( 102 ) for generating the predetermined displacement value. 6. Klemmschaltung nach Anspruch 5, gekennzeichnet durch eine Einrichtung zur Ände­ rung des vom Verlagerungsgenerator (102) erzeug­ ten Verlagerungswertes in Abhängigkeit vom Er­ gebnis der Erfassung durch die Variationsbrei­ ten-Erfassungseinrichtung.6. Clamping circuit according to claim 5, characterized by means for changing the displacement value generated by the displacement generator ( 102 ), depending on the result of the detection by the variation-width detection means.
DE4244867A 1991-04-09 1992-04-09 Video signal clamping circuit holding DC voltage at determined value Expired - Fee Related DE4244867C2 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP3075466A JP3047927B2 (en) 1991-04-09 1991-04-09 Video signal clamp circuit
DE4212002A DE4212002C2 (en) 1991-04-09 1992-04-09 Video signal clamp circuit

Publications (1)

Publication Number Publication Date
DE4244867C2 true DE4244867C2 (en) 1996-01-18

Family

ID=25913826

Family Applications (1)

Application Number Title Priority Date Filing Date
DE4244867A Expired - Fee Related DE4244867C2 (en) 1991-04-09 1992-04-09 Video signal clamping circuit holding DC voltage at determined value

Country Status (1)

Country Link
DE (1) DE4244867C2 (en)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3744076A1 (en) * 1987-12-24 1989-07-13 Broadcast Television Syst METHOD AND CIRCUIT FOR BLACK VALUE CONTROL OF A VIDEO SIGNAL
JPH0335666A (en) * 1989-06-30 1991-02-15 Mitsubishi Electric Corp Video signal clamping circuit

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3744076A1 (en) * 1987-12-24 1989-07-13 Broadcast Television Syst METHOD AND CIRCUIT FOR BLACK VALUE CONTROL OF A VIDEO SIGNAL
JPH0335666A (en) * 1989-06-30 1991-02-15 Mitsubishi Electric Corp Video signal clamping circuit

Similar Documents

Publication Publication Date Title
DE4212002C2 (en) Video signal clamp circuit
DE3609887C2 (en) Circuit arrangement for generating design factors for a recursive filter for video signals
DE4039122C2 (en) Method for an image processor and image signal edge correction circuit for generating an edge-corrected image signal
DE3307687C2 (en)
DE69635401T2 (en) Device for noise detection in a color video signal
DE69933090T2 (en) Signal processing circuit for noise reduction and display device
DE2907990A1 (en) METHOD AND DEVICE FOR SENSING THE AMPLITUDE OF A SIGNAL
DE2743474C2 (en)
EP0925682A1 (en) Process for detecting edges in an image signal
DE3743602C2 (en) VIDEO SIGNAL NOISE REDUCTION CIRCUIT WITH PURPOSE NON-LINEAR PROCESSING CHARACTERISTICS
DE3633044A1 (en) ARRANGEMENT FOR REDUCING NOISE IN VIDEO SIGNALS
DE2906519C2 (en) Process for analog-digital conversion
DE3124583A1 (en) X-RAY DIAGNOSTIC DEVICE FOR DISPLAYING ORGANS
DE3726696C2 (en)
DE4137404C2 (en) Method of reducing noise
DE4244867C2 (en) Video signal clamping circuit holding DC voltage at determined value
DE3810328A1 (en) METHOD AND CIRCUIT FOR COMBINING TWO TELEVISION SIGNALS
DE60114732T2 (en) A scanning processing apparatus and image forming apparatus using the same
DE2737431B2 (en) Process for the digital clamping of pulse code modulated video signals
DE10042281A1 (en) Circuit arrangement for black-level recovery of video signals, in which deviation of black-level of digital video signal influences black-level of analog signal
DE3140825A1 (en) METHOD AND DEVICE FOR TRANSMITTING SIGNALS
DE3614597A1 (en) METHOD AND CIRCUIT FOR THE A / D CONVERSION OF A DC VOLTAGE SIGNAL
DE4237225A1 (en) Arrangement for doubling the field frequency of an image signal
DE2736368C2 (en) Method and circuit arrangement for correcting the aperture of a digital video signal
DE3931861A1 (en) DIGITAL CIRCUIT ARRANGEMENT FOR DETECTING SYNCHRONIZATION PULSES

Legal Events

Date Code Title Description
Q172 Divided out of (supplement):

Ref country code: DE

Ref document number: 4212002

8110 Request for examination paragraph 44
AC Divided out of

Ref country code: DE

Ref document number: 4212002

Format of ref document f/p: P

AC Divided out of

Ref country code: DE

Ref document number: 4212002

Format of ref document f/p: P

D2 Grant after examination
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee