DE4137920A1 - METHOD AND DEVICE FOR AUTOMATICALLY DETECTING THE SPEED OF DIGITAL DATA - Google Patents
METHOD AND DEVICE FOR AUTOMATICALLY DETECTING THE SPEED OF DIGITAL DATAInfo
- Publication number
- DE4137920A1 DE4137920A1 DE4137920A DE4137920A DE4137920A1 DE 4137920 A1 DE4137920 A1 DE 4137920A1 DE 4137920 A DE4137920 A DE 4137920A DE 4137920 A DE4137920 A DE 4137920A DE 4137920 A1 DE4137920 A1 DE 4137920A1
- Authority
- DE
- Germany
- Prior art keywords
- identified
- data
- identifying
- speed
- low speed
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Ceased
Links
- 238000000034 method Methods 0.000 title claims description 11
- 230000000694 effects Effects 0.000 claims abstract description 38
- 230000005540 biological transmission Effects 0.000 claims description 18
- 238000001514 detection method Methods 0.000 description 3
- 238000012546 transfer Methods 0.000 description 2
- 101150087426 Gnal gene Proteins 0.000 description 1
- 230000002457 bidirectional effect Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000010348 incorporation Methods 0.000 description 1
- NQLVQOSNDJXLKG-UHFFFAOYSA-N prosulfocarb Chemical compound CCCN(CCC)C(=O)SCC1=CC=CC=C1 NQLVQOSNDJXLKG-UHFFFAOYSA-N 0.000 description 1
- 238000004088 simulation Methods 0.000 description 1
- 238000001356 surgical procedure Methods 0.000 description 1
- 238000012360 testing method Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L9/00—Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
- H04L9/40—Network security protocols
Landscapes
- Engineering & Computer Science (AREA)
- Computer Security & Cryptography (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Communication Control (AREA)
Abstract
Description
Die vorliegende Erfindung betrifft ein digitales Informa tionsübertragungssystem (DITS) und insbesondere ein Ver fahren und eine Einrichtung für die automatische Erfas sung und Wahl der Geschwindigkeit digitaler Daten bei der Übertragung digitaler Daten zwischen Luftfahrtelektronik- Systemelementen.The present invention relates to digital information tion transmission system (DITS) and in particular a Ver drive and a device for automatic detection solution and selection of the speed of digital data at the Transmission of digital data between aviation electronics System elements.
Für die Übertragung von digitalen Daten zwischen Elemen ten eines Luftfahrtelektroniksystems werden verschiedene Anordnungen verwendet. Typische solche Anordnungen erfül len die Standards, die in der ARINC-Spezifikation 429-11 mit dem Titel "Mark 33 Digital Information Transfer Sy stem (DITS)", veröffentlicht am 29. August 1988 von Aero nautical Radio Incorporation, festgesetzt wurden. Die ARINC-Spezifikation 429 erleichtert die Kompatibilität von Schnittstellen von Geräten, die von mehreren ver schiedenen Herstellern gefertigt werden. Durch die ARINC- Spezifikation 429 werden vordefinierte allgemeine digi tale Datenwortformate und Kodierungsbeispiele geschaffen. In dem ARINC-429-Datensystem werden für den Hochgeschwin digkeitsbetrieb eine Bitrate von 100 Kilobits pro Sekunde ±1% und eine ausgewählte Bitrate für den Niedergeschwin digkeitsbetrieb im Bereich zwischen 12,0 und 14,5 Kilo bits pro Sekunde definiert. Auch die ausgewählte Nieder geschwindigkeitsrate sollte im Bereich ±1% gehalten wer den.For the transmission of digital data between elements aviation electronics systems are different Arrangements used. Fulfill typical such arrangements len the standards, which are in the ARINC specification 429-11 entitled "Mark 33 Digital Information Transfer Sy stem (DITS) ", published August 29, 1988 by Aero nautical radio incorporation. The ARINC specification 429 facilitates compatibility of interfaces of devices that are ver different manufacturers. Through the ARINC Specification 429 are predefined general digi tal data word formats and coding examples created. In the ARINC-429 data system for the high speed a bit rate of 100 kilobits per second ± 1% and a selected bit rate for the low speed Operation in the range between 12.0 and 14.5 kg bits defined per second. Also the selected Nieder speed rate should be kept in the range of ± 1% the.
Aus US 42 80 221-A ist ein digitales Datenkommunikations system bekannt, das eine Datenquelle, eine Quellen schnittstelle und einen digitalen Datenbus für die Über tragung von kodierter Information von der Datenquelle an einen oder mehrere Empfänger, die jeweils eine Empfänger schnittstelle enthalten, umfaßt. Die Quellenschnittstelle und die Empfängerschnittstelle können sowohl mit einer hohen Datenrate von 100 Kilobits pro Sekunde als auch mit einer niedrigen Datenrate von 12 bis 14,5 Kilobits pro Sekunde arbeiten. Die Quellenschnittstelle kann so ange paßt werden, daß sie die Anstiegs- und Abfallzeiten der Signale auf dem Datenbus steuert.From US 42 80 221-A is a digital data communication known system that is a data source, a sources interface and a digital data bus for the over transmission of coded information from the data source one or more recipients, each a recipient interface included, includes. The source interface and the receiver interface can be used with both high data rate of 100 kilobits per second as well a low data rate of 12 to 14.5 kilobits per Second work. The source interface can be specified in this way be fitted that they the rise and fall times of Controls signals on the data bus.
Aus US 42 98 959-A ist ein DITS-Empfänger bekannt, mit dem für einen Signalprozessor ein direkter Speicherzu griff (DMA) geschaffen werden kann. Der DITS-Empfänger speichert die Daten, die er über eine Mehrzahl von Ein gangskanälen asynchron empfängt, in der empfangenen Rei henfolge direkt in einem Schreib-Lese-Speicher (RAM) für die DITS-Daten. Das erste Byte ID des Datenwort-Informa tionsfeldes, das die Datenquelle identifiziert, wird als Adressenzeiger verwendet, der die Stelle im RAM defi niert, an der die nachfolgenden Signalbits des Datenwor tes gespeichert werden. Ein gemeinsames Abtastnetzwerk tastet die über jeden der Eingangskanäle empfangenen Da ten so ab, daß sich Abtastwerte mit einer Dauer, die ge ringer als diejenige einer Bitzelle ist, ergeben. Das Ab tastnetzwerk schafft wenigstens einen Abtastwert, in des sen jeweiliger Signalgeschwindigkeitsperiode sowohl Hoch geschwindigkeits- als auch Niedergeschwindigkeitssignale enthalten sind. Die abgetasteten Daten werden einer Mul tiplexoperation unterzogen, dabei in einen seriellen Da tenstrom umgewandelt und entweder an ein Adressenregister für das erste Byte oder direkt an das Daten-RAM geleitet.From US 42 98 959-A a DITS receiver is known with direct memory for a signal processor handle (DMA) can be created. The DITS receiver stores the data it stores over a plurality of ones receiving channels asynchronously, in the received Rei order directly in a random access memory (RAM) for the DITS data. The first byte ID of the data word informa tion field that identifies the data source is called Address pointer used that defi the position in RAM on which the subsequent signal bits of the data word be saved. A common scanning network scans the Da received over each of the input channels so that samples with a duration of ge is less than that of a bit cell. The Ab tactile network creates at least one sample in which respective signal speed period both high speed as well as low speed signals are included. The sampled data is a Mul undergone tiplex operation, thereby in a serial Da tenstrom converted and either to an address register for the first byte or directly to the data RAM.
Aus US 46 46 324-A ist ein Sender eines digitalen Infor mationsübertragungssystems bekannt, mit dem serielle Wör ter von vorgegebener Länge mit ausgewählten Geschwindig keiten gesendet werden, um über eine Mehrzahl von paral lelen Kanälen ausgegeben zu werden. Der digitale Sender ist so beschaffen, daß er Testdaten für eine Flugparame ter-Simulation von einer Datenbank an den DITS-Empfänger der US 42 98 959-A liefern kann. Die Wörter, die für die serielle Übertragung über die parallelen Ausgangskanäle gewählt werden, werden nacheinander wiederholt in einen Multiplexer eingegeben, der die aus diesen Wörtern ausge wählten Bits mit festen und variabel einstellbaren Ge schwindigkeiten an eine Schieberegister- und Signalspei cherkombination für die Übertragung der Ausgabe beför dert.From US 46 46 324-A is a transmitter of a digital information mation transmission system known with the serial word ter of a given length with selected speed sent to a plurality of parals lel channels to be output. The digital transmitter is designed to provide test data for a flight parameter ter simulation from a database to the DITS receiver the US 42 98 959-A can deliver. The words for the serial transmission over the parallel output channels are selected, are repeated in succession in one Multiplexer entered, which is made up of these words chose bits with fixed and variably adjustable Ge speeds to a shift register and signal memory combination for transferring the output different.
In einer herkömmlichen DITS-Empfängerschnittstelle ist typischerweise für jeden ARINC-429-Empfänger ein Steuer register pro Kanal vorgesehen. Im Stand der Technik ist jedes dieser Steuerregister unabhängig und entweder für eine Operation mit hoher oder mit niedriger Geschwindig keit programmierbar. Ein Nachteil dieser herkömmlichen DITS-Empfängerschnittstelle besteht darin, daß die für jeden Eingangskanal zu verwendende spezielle Busgeschwin digkeit programmiert werden muß.In a conventional DITS receiver interface typically a tax for each ARINC-429 receiver register provided per channel. In the prior art each of these control registers independently and either for surgery at high or low speed programmable. A disadvantage of this conventional one DITS receiver interface is that for special bus speed to be used for each input channel must be programmed.
Es ist daher eine Aufgabe der vorliegenden Erfindung, eine DITS-Empfängerschnittstelle zu schaffen, die für eine große Anzahl von ARINC-429-Empfängern ausgelegt ist und die keine Programmierung jedes einzelnen Empfängers in bezug auf die Kanalgeschwindigkeit erfordert.It is therefore an object of the present invention to create a DITS receiver interface that is for a large number of ARINC-429 receivers is designed and that no programming of every single receiver required in terms of channel speed.
Es ist eine weitere Aufgabe der vorliegenden Erfindung, ein Verfahren und eine Einrichtung zur automatischen Er fassung der Geschwindigkeit digitaler Daten für die digi tale Datenübertragung zwischen Luftfahrtelektronik-Sy stemelementen zu schaffen.It is another object of the present invention a method and an automatic Er recording the speed of digital data for digi tale data transmission between aviation electronics system to create stem elements.
Es ist eine weitere Aufgabe der vorliegenden Erfindung, ein Verfahren und eine Einrichtung zur Steuerung eines ARINC-429-Empfängers zu schaffen, mit denen die Nachteile des entsprechenden Standes der Technik beseitigt werden können.It is another object of the present invention a method and a device for controlling a ARINC-429 receiver to create the disadvantages of the corresponding state of the art can be eliminated can.
Diese Aufgaben werden bei einer Einrichtung der gattungs gemäßen Art und bei einem Verfahren der gattungsgemäßen Art erfindungsgemäß gelöst durch die Merkmale im kenn zeichnenden Teil des Anspruches 1 bzw. im kennzeichnenden Teil des Anspruches 8.These tasks are carried out at an establishment of the genus appropriate type and in a method of the generic type Art solved according to the invention by the features in the kenn drawing part of claim 1 or in the characterizing Part of claim 8.
Erfindungsgemäß werden ein Verfahren und eine Einrichtung zur automatischen Erfassung der Geschwindigkeit digitaler Daten vorgesehen, wobei die Einrichtung einen Empfänger umfaßt, der in einen Empfänger-Eingangskanal eingegebene digitale Daten empfängt. Zunächst wird ein gültiger oder ungültiger empfangener Datenübertragungsblock identifi ziert. Bei der Identifizierung eines gültigen Datenüber tragungsblocks werden die empfangenen Daten verarbeitet. Wenn andererseits ein ungültiger empfangener Datenüber tragungsblock identifiziert wird, wird ein vordefiniertes Zyklus-Zeitintervall identifiziert. Anschließend wird ein Aktivitätssignal geprüft. Wenn ein "wahres" Aktivitätssi gnal identifiziert wird, wird die momentane Datenge schwindigkeitswahl festgestellt und eine entgegenge setzte, vorgegebene Geschwindigkeit gewählt. Wenn ande rerseits ein "falsches" Aktivitätssignal festgestellt wird und die momentan gewählte Datengeschwindigkeit eine niedrige Geschwindigkeit ist, wird ein Niedergeschwindig keits-Zeitgeberwert mit einem Niedergeschwindigkeitswort- Fenster verglichen. Wenn der Niedergeschwindigkeits-Zeit geberwert außerhalb des Niedergeschwindigkeitswort-Fen sters liegt, wird die momentan gewählte Datengeschwindig keit zu einer hohen Datengeschwindigkeit geändert.According to the invention, a method and a device for automatic detection of digital speed Data provided, the facility being a recipient includes that input into a receiver input channel receives digital data. First, a valid or invalid received data frame identifi graces. When identifying a valid data transfer the received data are processed in the data blocks. On the other hand, if invalid data received is identified, a predefined Cycle time interval identified. Then a Activity signal checked. If a "true" activity si gnal is identified, the current Datge speed choice determined and a counter set, predetermined speed selected. If others on the other hand, a "wrong" activity signal was detected and the currently selected data speed is one is low speed, becomes a low speed speed timer value with a low speed word Window compared. When the low speed time encoder value outside the low speed word window sters, the currently selected data will become faster changed to a high data speed.
Weitere Aufgaben, Merkmale und Vorteile der Erfindung sind in den Unteransprüchen, die sich auf besondere Aus führungsformen der vorliegenden Erfindung beziehen, ange geben.Other objects, features and advantages of the invention are in the subclaims that relate to special aus relate to embodiments of the present invention give.
Die Erfindung wird im folgenden anhand einer bevorzugten Ausführungsform mit Bezug auf die Zeichnungen näher er läutert; es zeigen:The invention is based on a preferred Embodiment with reference to the drawings he closer purifies; show it:
Fig. 1 ein Blockschaltbild einer erfindungsgemäßen Steuereinrichtung für den Empfänger eines digita len Informationsübertragungssystems; Figure 1 is a block diagram of a control device according to the invention for the receiver of a digital information transmission system.
Fig. 2 eine Darstellung zur Erläuterung der ARINC-429- Datenformatinformation, die von der Steuerein richtung des DITS-Empfängers von Fig. 1 verwendet wird, um das erfindungsgemäße Verfahren auszufüh ren; und FIG. 2 is an illustration for explaining the ARINC-429 data format information used by the controller of the DITS receiver of FIG. 1 to carry out the method of the present invention; and
Fig. 3 ein Flußdiagramm zur Erläuterung der logischen Schritte, die von der Steuereinrichtung des in Fig. 1 gezeigten DITS-Empfänger-Steuersystems ge mäß dem erfindungsgemäßen Verfahren ausgeführt werden. Fig. 3 is a flowchart for explaining the logical steps that are carried out by the control device of the DITS receiver control system shown in Fig. 1 according to the inventive method.
In Fig. 1 ist ein DITS-Empfänger-Steuersystem mit erfin dungsgemäßem Aufbau gezeigt, das allgemein mit dem Be zugszeichen 10 bezeichnet ist. Obwohl die vorliegende Er findung mit Bezug auf das im Zusammenhang mit ARINC-429- Empfängern zu verwendende DITS-Empfänger-Steuersystem 10 dargestellt und beschrieben wird, können die Prinzipien der vorliegenden Erfindung selbstverständlich auch in verschiedenen anderen Fällen Anwendung finden.In Fig. 1, a DITS receiver control system is shown with construction according to the inven tion, which is generally designated by the reference numeral 10 . Although the present invention is illustrated and described with respect to the DITS receiver control system 10 to be used in conjunction with ARINC-429 receivers, the principles of the present invention may of course be applied in various other cases.
Als primäre Bauteile umfaßt das DITS-Empfänger-Steuersy stem 10 einen Empfängerabschnitt 12 mit einer Mehrzahl von Empfängern 1 bis N, eine Steuereinheit 14, die mit den Empfängern 1 bis N funktional gekoppelt ist, einen Speicherpuffer-Abschnitt 16 zum Speichern von Daten und Statusinformationen und eine Busschnittstelle 18 für die Ankoppelung eines (nicht gezeigten) Untersystem-Busses. Die Steuereinrichtung 14, der Speicherpuffer-Abschnitt 16 und die Busschnittstelle 18 sind mit dem Empfängerab schnitt 12 über einen bidirektionalen Daten-, Adressen- und Steuerbus 20 verbunden. As primary components, the DITS receiver control system 10 comprises a receiver section 12 with a plurality of receivers 1 to N, a control unit 14 which is functionally coupled to the receivers 1 to N, and a memory buffer section 16 for storing data and status information and a bus interface 18 for coupling a subsystem bus (not shown). The control device 14 , the memory buffer section 16 and the bus interface 18 are connected to the Receiver section 12 via a bidirectional data, address and control bus 20 .
Wie gezeigt, können die Empfänger 1 bis N im Empfängerab schnitt 12 beispielsweise 64 Kanäle oder Anschlüsse des Empfängerabschnitts 12 enthalten, die gleichzeitig Daten empfangen können. Die Steuereinrichtung 14 überwacht den ARINC-429-Datenstrom, der in jeden der Daten-Eingangsan schlüsse des Empfängerabschnitts 12 eingegeben wird, um die Geschwindigkeit der Daten zu bestimmen. Die Geschwin digkeit der Daten wird von der Steuereinrichtung 14 an hand der aus dem seriellen Datenstrom abgeleiteten Infor mationen bestimmt, indem die in Fig. 3 dargestellten auf einanderfolgenden Schritte ausgeführt werden.As shown, the receiver 1 can to N in Empfängerab section 12, for example 64 channels or connections of the receiver section 12 included that can receive data simultaneously. Controller 14 monitors the ARINC-429 data stream input to each of the data input ports of receiver section 12 to determine the speed of the data. The speed of the data is determined by the control device 14 on the basis of the information derived from the serial data stream, by carrying out the steps shown in FIG. 3 on successive steps.
Für die Steuereinrichtung 14 können verschiedene kommer ziell erhältliche Mikroprozessoren oder Maschinenzustand- Steuereinrichtungen mit Standardleistungen verwendet wer den. Für jeden der Empfänger 1 bis N kann ein auf einem Schaltungschip integrierter ARINC-429-Sender-Empfänger verwendet werden.Various commercially available microprocessors or machine state control devices with standard services can be used for the control device 14 . An ARINC-429 transceiver integrated on a circuit chip can be used for each of the receivers 1 to N.
In Fig. 2 ist ein allgemein mit dem Bezugszeichen 200 be zeichneter ARINC-429-Datenstrom dargestellt, der ein ARINC-429-Datenwort 202 enthält, gefolgt von einem Zwi schenwortspalt 204 und einem zweiten ARINC-429-Datenwort 206. Die ARINC-429-Datenwörter 202 und 206 enthalten eine vorgegebene Anzahl von Bits, beispielsweise 32 Datenbits. Für die ARINC-429-Datenwörter 202 und 206 wird entweder eine bipolare Rückkehr-nach-Null-Modulation (RZ-Modula tion) oder eine Dreipegelzustand-Modulation mit den Zu ständen HOCH, NULL und NIEDRIG verwendet.In FIG. 2, a generally be the reference numeral 200 recorded is ARINC 429 data stream shown which includes a ARINC 429 data word 202 followed by an interim rule word gap 204 and a second ARINC 429 data word 206th The ARINC-429 data words 202 and 206 contain a predetermined number of bits, for example 32 data bits. For ARINC 429 data words 202 and 206 , either bipolar return-to-zero modulation (RZ modulation) or three-level state modulation with the states HIGH, ZERO and LOW is used.
Für die Synchronisation von digitalen Wörtern im ARINC- 429-Datenstrom 200 wird ein Zwischenwortspalt 204 mit NULL-Zustand, der eine vorgegebene Dauer von beispiels weise mindestens 4 Bits besitzt, verwendet. Ein mit FR gekennzeichneter Block 208 stellt ein Datenübertragungs block-Empfangssignal dar, das angibt, daß ein gültiges Wort 202 empfangen worden ist. Ein mit DATEN VORHANDEN gekennzeichneter weiterer Block 210 gibt ein Datenwort im ankommenden Datenstrom 200 an. Ein mit KEINE DATEN ge kennzeichneter Block 212 gibt das Nichtvorhandensein von ankommenden Daten an. Jedesmal, wenn Daten empfangen wer den, wird ein mit AKTIV gekennzeichnetes Signal 214 ge setzt und über die Busschnittstelle durch einen Befehl zurückgesetzt, was durch einen mit RÜCKSETZEN gekenn zeichneten Block 216 angezeigt ist.For the synchronization of digital words in the ARINC 429 data stream 200 , an intermediate word column 204 with a ZERO state is used, which has a predetermined duration of at least 4 bits, for example. A block 208 labeled FR represents a frame receive signal indicating that a valid word 202 has been received. Another block 210 labeled DATA EXISTING specifies a data word in the incoming data stream 200 . A block 212 labeled NO DATA indicates the absence of incoming data. Each time data is received, a signal 214 marked ACTIVE is set and reset via the bus interface by a command, which is indicated by a block 216 marked RESET.
In Fig. 3 ist ein Flußdiagramm gezeigt, das die von der Steuereinrichtung 14 des DITS-Empfänger-Steuersystems 10 ausgeführten logischen Schritte darstellt. Die aufeinan derfolgenden Schritte für die automatische Geschwindig keitserfassung werden für jeden der Anschlüsse 1 bis 64 des Empfängerabschnittes 12 nacheinander ausgeführt. Die aufeinanderfolgenden Operationen beginnen bei einem mit ZYKLUS gekennzeichneten Block 300. Zunächst wird in einem mit FR GÜLTIG? gekennzeichneten Block 302 festgestellt, ob ein gültiges 32-Bit-Wort empfangen worden ist. Wenn festgestellt wird, daß ein gültiges 32-Bit-Wort empfangen worden ist, wird das empfangene ARINC-429-Datenwort in einem mit LESEN & SPEICHERN gekennzeichneten Block 304 verarbeitet. Dann wird der Aktivitätszähler in einem mit AKTIVITÄTSZÄHLER =0 gekennzeichneten Block 306 auf Null gesetzt. Dann kehren die aufeinanderfolgenden Operationen zum ZYKLUS-Block 300 zurück, wie durch einen mit RÜCKKEHR gekennzeichneten Block 308 angezeigt ist.In Fig. 3, a flow chart is shown illustrating the executed by the control device 14 of the DITS-receiver control system 10 logical steps. The successive steps for automatic speed detection are carried out successively for each of the connections 1 to 64 of the receiver section 12 . The successive operations begin at a block 300 labeled CYCLE. First of all, in one with FR VALID? Block 302 identified determines whether a valid 32-bit word has been received. If it is determined that a valid 32-bit word has been received, the received ARINC-429 data word is processed in a block 304 labeled READ & SAVE. The activity counter is then set to zero in a block 306 labeled ACTIVITY COUNTER = 0. Then the sequential operations return to CYCLE block 300 , as indicated by a RETURN block 308 .
Wenn im Block 302 festgestellt wird, daß kein gültiges 32-Bit-Wort empfangen worden ist, wird ein Aktivitäts zeitgeber, der der Identifizierung eines vordefinierten Zyklus-Zeitintervalls dient, in einem mit AKTIVITÄTSZEIT- GEBER <2,56 MSEK (Millisekunden) gekennzeichneten Block 310 geprüft. Wenn festgestellt wird, daß der Aktivitäts zeitgeber eine Zeit anzeigt, die kürzer als das vorgege bene Zeitintervall ist, kehren die aufeinanderfolgenden Operationen zum ZYKLUS-Block 300 zurück, wie durch den RÜCKKEHR-Block 308 angezeigt ist. Wenn andererseits im Block 310 festgestellt wird, daß das Zeitintervall des Aktivitätszeitgebers größer oder gleich dem vorgegebenen Zeitintervall ist, wird der Aktivitätszeitgeber in einem mit AKTIVITÄTSZEITGEBER =0 gekennzeichneten Block 312 auf Null zurückgesetzt. Dann wird das AKTIV-Signal, das gesetzt wird, wenn ein ARINC-429-Wort 202 oder 206 auf tritt, in einem mit AKTIV? gekennzeichneten Block 314 ge prüft, um festzustellen, ob der Kanal Daten empfangen hat oder momentan Daten empfängt.If it is determined in block 302 that a valid 32-bit word has not been received, an activity timer, which is used to identify a predefined cycle time interval, in a block marked with ACTIVITY TIMER <2.56 MSEC (milliseconds) 310 checked. If it is determined that the activity timer indicates a time that is less than the predetermined time interval, the sequential operations return to CYCLE block 300 as indicated by RETURN block 308 . On the other hand, if it is determined in block 310 that the time interval of the activity timer is greater than or equal to the predetermined time interval, the activity timer is reset to zero in a block 312 labeled ACTIVITY TIMER = 0. Then the ACTIVE signal, which is set when an ARINC 429 word 202 or 206 occurs, in an ACTIVE? labeled block 314 to determine if the channel has received or is currently receiving data.
Wenn die AKTIV-Prüfungen JA ergeben, wird das AKTIV-Regi ster auf Null zurückgesetzt, ferner wird ein Aktivitäts zähler um 1 erhöht, wie durch einen mit AKTIV ZURÜCKSET ZEN; AKTIVITÄTSZAHLSTAND = AKTIVITÄTSZÄHLSTAND +1 ge kennzeichneten Block 316 angezeigt ist. Dann wird der vom Aktivitätszähler gespeicherte Zählwert mit einer vorgege benen Zahl wie etwa 8 verglichen, wie durch einen mit AK TIVITÄTSZÄHLSTAND = 8? gekennzeichneten Block 318 ange zeigt ist. Wenn ein Aktivitätszählwert von 8 festgestellt wird, wird der Aktivitätszähler auf Null zurückgesetzt, wie durch einen mit AKTIVITÄTSZÄHLSTAND =0 gekennzeich neten Block 320 angezeigt ist. Dann wird die momentane Geschwindigkeit in einem mit GESCHWINDIGKEIT? gekenn zeichneten Block 322 identifiziert. Wenn im Block 322 eine NIEDRIGE Geschwindigkeit festgestellt wird, wird die momentane Geschwindigkeitseinstellung von einer NIEDRIGEN Geschwindigkeit zu einer HOHEN Geschwindigkeit geändert, die durch einen mit ÄNDERUNG ZU HOHER GESCHWINDIGKEIT ge kennzeichneten Block 324 angezeigt ist. Wenn andererseits im Block 322 eine HOHE Geschwindigkeit festgestellt wird, wird die momentane Geschwindigkeitseinstellung von einer HOHEN zu einer NIEDRIGEN Geschwindigkeit geändert, wie in einem durch ÄNDERUNG ZU NIEDRIGER GESCHWINDIGKEIT gekenn zeichneten Block 326 angezeigt ist. Dann wird ein Nieder geschwindigkeitswort-Zeitgeber in einem durch RÜCKSETZEN DES NIEDERGESCHWINDIGKEITSWORT-ZEITGEBERS gekennzeichne ten Block 328 zurückgesetzt. Anschließend kehren die auf einanderfolgenden Operationen zum ZYKLUS-Block 300 zu rück, wie durch den RÜCKKEHR-Block 308 angezeigt ist. Die Geschwindigkeit wird hierbei geändert, weil auf diesem Kanal kein gültiger Datenübertragungsblock empfangen wor den ist, jedoch Daten ankommen oder angekommen sind, für die eine Aktivität in einem Intervall, das beispielsweise größer als 10 Millisekunden ist, festgestellt wird.If the ACTIVE checks result in YES, the ACTIVE register is reset to zero, and an activity counter is increased by 1, as with a RESET with ACTIVE; ACTIVITY COUNT = ACTIVITY COUNT +1 marked block 316 is displayed. Then the count value stored by the activity counter is compared with a predetermined number such as 8, as by an with ACTIVITY COUNT = 8? labeled block 318 is shown. If an activity count of 8 is determined, the activity counter is reset to zero, as indicated by block 320 labeled ACTIVITY COUNT = 0. Then the current speed in one with SPEED? identified marked block 322 . If a LOW speed is detected in block 322 , the current speed setting is changed from a LOW speed to a HIGH speed indicated by block 324 labeled CHANGE TO HIGH SPEED. On the other hand, if a HIGH speed is determined in block 322 , the current speed setting is changed from a HIGH to a LOW speed, as indicated in block 326 indicated by CHANGE TO LOW SPEED. Then, a low speed word timer is reset in a block 328 identified by RESETTING THE LOW SPEED WORD TIMER. Subsequent operations then return to CYCLE block 300 , as indicated by RETURN block 308 . The speed is changed here because no valid frame has been received on this channel, but data arrives or has arrived for which activity is detected in an interval that is, for example, greater than 10 milliseconds.
Wenn andererseits die Prüfungen des Aktivitätsregisters im Block 314 NEIN ergeben oder wenn im Block 318 festge stellt wird, daß der Aktivitätszählwert kleiner als die vorgegebene Zahl 8 ist, wird im durch GESCHWINDIGKEIT? gekennzeichneten Block 330 die momentane Geschwindigkeit festgestellt. Wenn im Block 330 eine HOHE Geschwindigkeit festgestellt wird, kehren die aufeinanderfolgenden Opera tionen zum ZYKLUS-Block 300 zurück, wie durch den RÜCK KEHR-Block 308 angezeigt ist. Wenn andererseits im Block 330 eine NIEDRIGE Geschwindigkeit festgestellt wird, wird der Niedergeschwindigkeitswort-Zeitgeber in einem durch NIEDERGESCHWINDIGKEITSWORT-ZÄHLSTAND MAXIMAL? gekenn zeichneten Block 332 geprüft. Der Niedergeschwindigkeits wort-Zeitgeber überwacht die Dauer des DATEN-VORHANDEN- Signals um festzustellen, ob das DATEN-VORHANDEN-Signal während der Zeitdauer des Niedergeschwindigkeitswortes aktiv ist. Wenn die Prüfung des Niedergeschwindigkeits wort-Zeitwertes im Block 332 NEIN ergibt, kehren die auf einanderfolgenden Operationen zum ZYKLUS-Block 300 zu rück, wie durch den RÜCKKEHR-Block 308 angezeigt ist. Dann wird in dem durch VERGLEICHEN? gekennzeichneten Block 334 festgestellt, ob der Wortzeitwert im Niederge schwindigkeitswort-Fenster liegt. Wenn im Block 334 fest gestellt wird, daß der Wortzeitwert nicht im Niederge schwindigkeitswort-Fenster liegt, wird die momentane Ge schwindigkeit in einem durch ÄNDERUNG ZU HOHER GESCHWIN DIGKEIT gekennzeichneten Block 336 von NIEDRIGER Ge schwindigkeit zu HOHER Geschwindigkeit geändert. Wenn an dererseits im Block 334 festgestellt wird, daß der Wort zeitwert im Niedergeschwindigkeitswort-Fenster liegt, wird der Niedergeschwindigkeitswort-Zeitgeber im Block 328 zurückgesetzt. Dann kehren die aufeinanderfolgenden Operationen zum ZYKLUS-Block 300 zurück, wie durch den RÜCKKEHR-Block 308 angezeigt ist.On the other hand, if the activity register checks in block 314 are NO, or if it is determined in block 318 that the activity count is less than the predetermined number 8, then in the SPEED? Block 330 identified the current speed. If a HIGH speed is determined in block 330 , the successive operations return to CYCLE block 300 as indicated by RETURN block 308 . On the other hand, if a LOW speed is determined in block 330, the low speed word timer is set to MAXIMUM by LOW SPEED WORD COUNT? marked block 332 checked. The low speed word timer monitors the duration of the DATA PRESENT signal to determine if the DATA PRESENT signal is active during the period of the low speed word. If the low speed word time value check in block 332 is NO, the successive operations return to CYCLE block 300 as indicated by RETURN block 308 . Then in which by COMPARE? identified block 334 determined whether the word time value is in the low-speed word window. If it is determined in block 334 that the word time value is not in the low speed word window, the current speed is changed from LOW speed to HIGH speed in a block 336 indicated by CHANGE TO HIGH SPEED. On the other hand, if it is determined in block 334 that the word current value is in the low speed word window, the low speed word timer is reset in block 328 . Then the successive operations return to CYCLE block 300 as indicated by RETURN block 308 .
Obwohl die vorliegende Erfindung mit Bezug auf Einzelhei ten der dargestellten Ausführungsform beschrieben worden ist, ist nicht beabsichtigt, daß diese Einzelheiten den Umfang der vorliegenden Erfindung, der durch die beige fügten Patentansprüche definiert ist, begrenzen.Although the present invention is related to details th of the illustrated embodiment has been described is not intended to be such details Scope of the present invention by the beige added claims is defined, limit.
Claims (10)
eine Einrichtung (14; 302), die mit der Empfän gereinrichtung (12) verbunden ist, um einen empfangenen gültigen oder ungültigen Datenübertragungsblock zu iden tifizieren;
eine Einrichtung (14, 304), die mit der Einrich tung (14, 302) zum Identifizieren eines empfangenen gül tigen oder ungültigen Datenübertragungsblocks verbunden ist und auf einen identifizierten gültigen Datenübertra gungsblock anspricht, um den identifizierten gültigen Da tenübertragungsblock zu verarbeiten;
eine Zeitgebereinrichtung (14, 310), die mit der Einrichtung (14; 302) zum Identifizieren eines empfange nen gültigen oder ungültigen Datenübertragungsblocks ver bunden ist und auf einen identifizierten ungültigen Da tenübertragungsblock anspricht, um ein vordefiniertes Zy klus-Zeitintervall zu identifizieren;
eine Einrichtung (14, 314), die auf die Zeitge bereinrichtung (14; 310) anspricht, um ein Aktivitätssi gnal zu identifizieren;
eine Einrichtung (14; 322), die auf ein von der Aktivitätssignal-Identifizierungseinrichtung (14; 314) identifiziertes wahres Aktivitätssignal anspricht, um eine momentane Datengeschwindigkeitswahl zu identifizie ren; und
eine Einrichtung (14; 322, 324), die auf eine von der Einrichtung (14; 322) für die Identifizierung der mo mentanen Geschwindigkeit identifizierte, vorgegebene Da tengeschwindigkeit anspricht, um eine entgegengesetzte, vorgegebene Geschwindigkeit zu wählen.1. Digital information transmission system ( 10 ) with a receiver device ( 12 ) for receiving digital data input into a receiver input channel, characterized by
means ( 14 ; 302 ) connected to the receiver means ( 12 ) for identifying a received valid or invalid frame;
means ( 14 , 304 ) connected to the means ( 14 , 302 ) for identifying a received valid or invalid frame and responsive to an identified valid frame to process the identified valid frame;
timer means ( 14 , 310 ) connected to the means ( 14 ; 302 ) for identifying a received valid or invalid frame and responsive to an identified invalid frame to identify a predefined cycle time interval;
means ( 14 , 314 ) responsive to the timer means ( 14 ; 310 ) for identifying an activity signal;
means ( 14 ; 322 ) responsive to a true activity signal identified by the activity signal identifying means ( 14 ; 314 ) to identify a current data rate choice; and
means ( 14 ; 322 , 324 ) responsive to a predetermined data rate identified by the current speed identification means ( 14 ; 322 ) to select an opposite predetermined speed.
eine Zähleinrichtung (14; 306, 316, 318, 320) vorgesehen ist, die auf die Aktivitätssignal-Identifizie rungseinrichtung (14; 314) anspricht, um eine vorgegebene Anzahl von wahren Aktivitätssignalen zu zählen, und
die Einrichtung (14; 322) zum Identifizieren der momentanen Datengeschwindigkeitswahl auf die identifi zierte, vorgegebene Anzahl von wahren Aktivitätssignalen anspricht, um die momentane Datengeschwindigkeitswahl zu identifizieren und eine entgegengesetzte, vorgegebene Da tengeschwindigkeit zu wählen. 4. Digital information transmission system ( 10 ) ge according to claim 1, characterized in that
a counter ( 14 ; 306 , 316 , 318 , 320 ) is provided which is responsive to the activity signal identifier ( 14 ; 314 ) to count a predetermined number of true activity signals, and
the means ( 14 ; 322 ) for identifying the current data rate selection is responsive to the identified, predetermined number of true activity signals to identify the current data rate selection and to select an opposite, predetermined data rate.
eine Identifizierungseinrichtung (14; 330) zum Identifizieren einer momentanen Datengeschwindigkeits wahl;
eine Niedergeschwindigkeitswort-Zeitgebereinrich tung (14; 332), die auf eine identifizierte gewählte mo mentane niedrige Datengeschwindigkeit anspricht, um ein Niedergeschwindigkeitswort-Zeitintervall zu identifizie ren;
eine Vergleichseinrichtung (14, 334) für den Ver gleich des identifizierten Niedergeschwindigkeitswort- Zeitintervalls mit einem Niedergeschwindigkeitswort-Fen ster; und
eine Einrichtung (14; 336), die auf ein außerhalb des Niedergeschwindigkeitswort-Fensters liegendes identi fiziertes Niedergeschwindigkeitswort-Zeitintervall an spricht, um eine entgegengesetzte, vorgegebene hohe Da tengeschwindigkeit zu wählen.5. Digital information transmission system ( 10 ) according to claim 1, characterized by
identifying means ( 14 ; 330 ) for identifying a current data rate choice;
a low speed word timer ( 14 ; 332 ) responsive to an identified selected current low data rate to identify a low speed word time interval;
comparing means ( 14 , 334 ) for comparing the identified low speed word time interval with a low speed word window; and
means ( 14 ; 336 ) responsive to an identified low speed word time interval outside the low speed word window to select an opposite, predetermined high data rate.
des Empfangens von in einen Empfänger-Eingangska nal eingegebenen digitalen Daten;
des Identifizierens (302) eines empfangenen gül tigen Datenübertragungsblocks;
des Verarbeitens (304) des identifizierten gülti gen Datenübertragungsblocks aufgrund eines identifizier ten gültigen Datenübertragungsblocks;
des Identifizierens (310) eines vordefinierten Zyklus-Zeitintervalls aufgrund eines identifizierten un gültigen Datenübertragungsblocks;
des Identifizierens (314) eines Aktivitätssignals aufgrund eines identifizierten, vordefinierten Zeitinter valls;
des Identifizierens (322) einer momentanen Daten geschwindigkeitswahl aufgrund eines identifizierten wah ren Aktivitätssignals; und
des Wählens (324, 326) einer entgegengesetzten, vorgegebenen Geschwindigkeit aufgrund einer identifizier ten vorgegebenen Datengeschwindigkeitswahl.8. A method for identifying a current high or low speed digital data for a digital information transmission system ( 10 ), characterized by the steps
receiving digital data input to a receiver input channel;
identifying ( 302 ) a received valid frame;
processing ( 304 ) the identified valid frame based on an identified valid frame;
identifying ( 310 ) a predefined cycle time interval based on an identified invalid frame;
identifying ( 314 ) an activity signal based on an identified, predefined time interval;
identifying ( 322 ) a current data speed selection based on an identified true activity signal; and
selecting ( 324 , 326 ) an opposite predetermined speed based on an identified predetermined data speed choice.
des Identifizierens (330) einer momentanen Daten geschwindigkeitswahl aufgrund eines identifizierten falschen Aktivitätssignals;
des Identifizierens (332) eines Niedergeschwin digkeitswort-Zeitintervalls aufgrund einer identifizier ten momentanen niedrigen Datengeschwindigkeitswahl;
des Vergleichens (334) des identifizierten Nie dergeschwindigkeitswort-Zeitintervalls mit einem Nieder geschwindigkeitswort-Fenster; und
des Wählens (336) einer entgegengesetzten vorge gebenen hohen Datengeschwindigkeit aufgrund eines außer halb des Niedergeschwindigkeitswort-Fenster liegenden Niedergeschwindigkeitswort-Zeitintervalls.9. The method according to claim 8, characterized by the steps
identifying ( 330 ) a current data speed selection based on an identified false activity signal;
identifying ( 332 ) a low speed word time interval based on an identified current low data speed selection;
comparing ( 334 ) the identified low speed word time interval to a low speed word window; and
selecting ( 336 ) an opposite predetermined high data speed due to a low speed word time interval outside of the low speed word window.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US61651290A | 1990-11-21 | 1990-11-21 |
Publications (1)
Publication Number | Publication Date |
---|---|
DE4137920A1 true DE4137920A1 (en) | 1992-05-27 |
Family
ID=24469793
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE4137920A Ceased DE4137920A1 (en) | 1990-11-21 | 1991-11-18 | METHOD AND DEVICE FOR AUTOMATICALLY DETECTING THE SPEED OF DIGITAL DATA |
Country Status (2)
Country | Link |
---|---|
DE (1) | DE4137920A1 (en) |
FR (1) | FR2669490A1 (en) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2613428C2 (en) * | 1975-06-09 | 1986-01-30 | International Business Machines Corp., Armonk, N.Y. | Method and circuit arrangement for setting the receiver to the transmission rate selected by the transmitter |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6281850A (en) * | 1985-10-04 | 1987-04-15 | Ando Electric Co Ltd | Detecting method for minimum bit in reception data |
-
1991
- 1991-11-18 DE DE4137920A patent/DE4137920A1/en not_active Ceased
- 1991-11-20 FR FR9114296A patent/FR2669490A1/en not_active Withdrawn
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2613428C2 (en) * | 1975-06-09 | 1986-01-30 | International Business Machines Corp., Armonk, N.Y. | Method and circuit arrangement for setting the receiver to the transmission rate selected by the transmitter |
Also Published As
Publication number | Publication date |
---|---|
FR2669490A1 (en) | 1992-05-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE2735258C3 (en) | Interface coupling circuit | |
DE3300260C2 (en) | ||
DE3300261C2 (en) | ||
DE3300262A1 (en) | CIRCUIT ARRANGEMENT FOR ALLOCATING ACCESS TO A REQUIRED COLLECTION LINE | |
DE3232600C2 (en) | ||
DE69321637T2 (en) | Device and method for data transmission between buses of different widths | |
DE2801611A1 (en) | PROCEDURE AND ARRANGEMENT FOR ADDRESSING AND STORING DATA IN MEMORIES WITH OPTIONAL ACCESS | |
DE3635106C2 (en) | ||
DE102008054887A1 (en) | Device and method for automated recognition of an interface | |
DE69020674T2 (en) | Process for processing data transfer control. | |
DE19616753A1 (en) | Device and method for controlling a data bus | |
DE69610874T2 (en) | Device for data transmission between a plurality of function modules in a local bus unit and an external ARINC-629 bus | |
DE69223100T2 (en) | Method and device for processing virtual sub-connections in SONET | |
DE69328913T2 (en) | Serial data transmission arrangement | |
DE2048240A1 (en) | Device and method for acquiring and identifying data from men reren signal sources | |
DE3126328C2 (en) | Device for the transmission of information about the largest and smallest aperture value of an interchangeable lens | |
DE69418545T2 (en) | Multi-channel data receiver system | |
DE3889334T2 (en) | METHOD AND DEVICE FOR DETERMINING THE BEGINNING OF A MESSAGE. | |
DE4137920A1 (en) | METHOD AND DEVICE FOR AUTOMATICALLY DETECTING THE SPEED OF DIGITAL DATA | |
EP0042981A1 (en) | Method of coding electrical signals obtained by scanning a representation containing both text and illustrations | |
DE69428748T2 (en) | Memory interface system with marker | |
DE69230821T2 (en) | Transmission control device | |
DE3604236C1 (en) | Universally programmable keyboard | |
DE2824260A1 (en) | DATA TRANSFER DEVICE | |
DE3326898C2 (en) | data processing machine |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
8131 | Rejection |