DE4034101A1 - CIRCUIT ARRANGEMENT FOR SWITCHING A TUNER - Google Patents

CIRCUIT ARRANGEMENT FOR SWITCHING A TUNER

Info

Publication number
DE4034101A1
DE4034101A1 DE4034101A DE4034101A DE4034101A1 DE 4034101 A1 DE4034101 A1 DE 4034101A1 DE 4034101 A DE4034101 A DE 4034101A DE 4034101 A DE4034101 A DE 4034101A DE 4034101 A1 DE4034101 A1 DE 4034101A1
Authority
DE
Germany
Prior art keywords
tuner
outputs
circuit arrangement
pll
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
DE4034101A
Other languages
German (de)
Inventor
Martin Dipl Ing Englmeier
Franz Dipl Ing Heigl
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Conti Temic Microelectronic GmbH
Original Assignee
Telefunken Electronic GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Telefunken Electronic GmbH filed Critical Telefunken Electronic GmbH
Priority to DE4034101A priority Critical patent/DE4034101A1/en
Priority to EP91116927A priority patent/EP0482400A1/en
Priority to KR1019910018241A priority patent/KR920009065A/en
Priority to JP3278203A priority patent/JPH04266224A/en
Publication of DE4034101A1 publication Critical patent/DE4034101A1/en
Ceased legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J3/00Continuous tuning
    • H03J3/02Details
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J1/00Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general
    • H03J1/0008Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor
    • H03J1/0041Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor for frequency synthesis with counters or frequency dividers

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Superheterodyne Receivers (AREA)
  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)

Description

Die Erfindung betrifft eine Schaltungsanordnung mit ei­ nem PLL-Schaltkreis zur Bereichsumschaltung eines Tu­ ners gemäß dem Oberbegriff des Patentanspruches 1.The invention relates to a circuit arrangement with egg nem PLL circuit for switching a Tu ners according to the preamble of claim 1.

Eine solche Schaltungsanordnung ist aus dem Datenblatt der Firma Philips für den integrierten Schaltkreis TSA 5510 mit dem Titel "1.3 GHz I2C-BUS Controlled Fre­ quency Synthesizer", Mai, 1989, Seiten 1-12, insbe­ sondere Fig. 5 auf Seite 10 bekannt. Dieser Schalt­ kreis TSA 5510 enthält alle Abstimmfunktionen einer Nachlaufsynchronisation (phase-locked loop, PLL) eines Fernsehabstimmsystems. Dieser Schaltkreis kann für alle Typen von Fernsehempfängern verwendet werden. Die Steu­ erdaten für diesen Schaltkreis werden über den soge­ nannten I2C-BUS zugeführt, über den acht Ausgänge pro­ grammierbar sind. Gemäß der Schaltungsanordnung nach der schon oben erwähnten Fig. 5 erzeugt dieser Schalt­ kreis die Bereichsumschaltsignale für drei Frequenzbän­ der, die über drei Ausgänge P0, P1 und P2 dem eigent­ lichen Tuner zugeführt werden. Zur Steuerung des Schaltkreises TSA 5510 ist derselbe über eine I2C-BUS- Leitung mit einem Mikrocontroller verbunden. Such a circuit arrangement is from the Philips data sheet for the integrated circuit TSA 5510 with the title "1.3 GHz I 2 C-BUS Controlled Frequency Synthesizer", May, 1989, pages 1-12, in particular Fig. 5 on page 10 known. This circuit TSA 5510 contains all the tuning functions of a post-synchronization (phase-locked loop, PLL) of a television tuning system. This circuit can be used for all types of television receivers. The control data for this circuit are supplied via the so-called I 2 C-BUS, through which eight outputs can be programmed. According to the circuit arrangement according to the already mentioned FIG. 5, this circuit generates the range switching signals for three frequency bands, which are fed to the actual tuner via three outputs P 0 , P 1 and P 2 . To control the TSA 5510 circuit, it is connected to a microcontroller via an I 2 C-BUS line.

Die oben beschriebene Schaltung weist den Nachteil auf, daß für jeden Tunertyp der PLL-Schaltkreis in anderer Weise programmiert werden muß, so daß in einer Ferti­ gung für jeden Tunertyp spezielle Programme für die PLL-Schaltkreise zur Verfügung gestellt werden müssen.The circuit described above has the disadvantage that for each tuner type the PLL circuit is different Way must be programmed so that in a Ferti special programs for each tuner type PLL circuits must be provided.

Der Erfindung liegt daher die Aufgabe zugrunde, eine Schaltungsanordnung der eingangs genannten Art zu schaffen, die für verschiedene Tunertypen die Verwen­ dung einer einzigen Software zur Ansteuerung des PLL- Schaltkreises ermöglicht.The invention is therefore based on the object Circuit arrangement of the type mentioned create the use for different types of tuners a single software for controlling the PLL Circuit enables.

Die Lösung dieser Aufgabe ist durch die kennzeichnenden Merkmale des Patentanspruches 1 gegeben.The solution to this problem is through the characteristic Features of claim 1 given.

Das Wesen der Erfindung besteht hiernach darin, für mehrere Tunertypen deren Bereichsumschaltsignal gleich­ zeitig durch den programmierbaren PLL-Schaltkreis er­ zeugen zu lassen, und diese spezifischen Bereichsum­ schaltsignale jeweils auf eine Gruppe von Ausgängen zu führen, so daß jede Gruppe von Ausgängen einem bestimm­ ten Tunertyp zugeordnet ist. Somit ist es möglich, für mehrere verschiedene Tunertypen ein und denselben PLL- Schaltkreis und dieselbe Software zu verwenden, womit in der Tunerfertigung eine Senkung der Her­ stellungskosten möglich ist. Hierbei sind nur die dem eingesetzten Tunertyp entsprechenden Ausgänge des PLL- Schaltkreises belegt, während die übrigen Ausgänge of­ fen bleiben.The essence of the invention is therefore for several tuner types whose range switching signal is the same through the programmable PLL circuit to be fathered, and these specific areas switching signals to a group of outputs lead so that each group of exits a certain ten tuner type is assigned. So it is possible for several different types of tuners in one and the same PLL Circuit and using the same software with what in tuner production a lowering of the manufacturer position costs is possible. Here are only those used tuner type corresponding outputs of the PLL Circuit occupied, while the remaining outputs of stay open.

Weitere vorteilhafte Ausgestaltungen der Erfindung sind den Unteransprüchen zu entnehmen.Further advantageous embodiments of the invention are can be found in the subclaims.

Im folgenden soll die Erfindung anhand eines Ausfüh­ rungsbeispieles im Zusammenhang mit den Zeichnungen er­ läutert werden. Es zeigen:In the following, the invention is based on an embodiment Example in connection with the drawings to be refined. Show it:

Fig. 1 ein Blockschaltbild einer Ausführungsform der Erfindung, Fig. 1 is a block diagram of an embodiment of the invention,

Fig. 2 ein Blockschaltbild zur Erzeugung der Be­ reichsumschaltsignale für einen Tuner mittels der Schaltungsanordnung nach Fig. 1. FIG. 2 is a block diagram for generating the range switching signals for a tuner by means of the circuit arrangement according to FIG. 1.

In den Figuren sind einander entsprechende Bauelemente bzw. Bauelemente gleicher Funktion mit den gleichen Be­ zugszeichen versehen.Corresponding components are in the figures or components of the same function with the same loading provide traction marks.

In der Fig. 1 sind mit den Bezugszeichen T1, T2 bis Tn Tuner unterschiedlichen Typs bezeichnet. Ein PLL- Schaltkreis PLL wird über eine BUS-Leitung a von einem Mikroprozessor P angesteuert. Eine Bedieneinheit B führt über eine weitere BUS-Leitung b Steuersignale dem Mikroprozessor P zu. Des weiteren weist der PLL-Schalt­ kreis PLL mehrere Ausgänge P1 bis P(3n) auf, die zu Gruppen von jeweils drei Eingängen zusammengefaßt sind. Eine erste Gruppe 1 besteht aus den Eingängen P1, P2 und P3, eine zweite Gruppe 2 aus den Eingängen P4, P5 und P6 bis zu einer Gruppe n mit den Ausgängen P(3n-2), P(3n-1) und P(3n). An den drei Ausgängen jeder Gruppe werden jeweils Bereichsumschaltsignale für einen be­ stimmten Tunertyp zur Verfügung gestellt, nämlich für den Frequenzbereich des VHF-Bandes I, für den Frequenz­ bereich des VHF-Bandes III und für den Frequenzbereich des UHF-Bandes. Der PLL-Schaltkreis PLL wird über den Mikroprozessor P so programmiert, daß er für alle Tu­ nertypen T1 bis Tn gleichzeitig die Bereichsumschaltsi­ gnale erzeugt und sie auf die entsprechenden Ausgänge aufschaltet. Durch die Bedieneinheit B kann der Benut­ zer den gewünschten Empfangsbereich des an die PLL- Schaltung PLL angeschlossen Tuners Ti einstellen.In Fig. 1, reference numerals T 1 , T 2 to Tn denote tuners of different types. A PLL circuit PLL is controlled by a microprocessor P via a BUS line a. An operating unit B supplies control signals to the microprocessor P via a further bus line b. Furthermore, the PLL circuit PLL has several outputs P 1 to P ( 3 n), which are combined into groups of three inputs each. A first group 1 consists of the inputs P 1 , P 2 and P 3 , a second group 2 consists of the inputs P 4 , P 5 and P 6 up to a group n with the outputs P ( 3 n- 2 ), P ( 3 n- 1 ) and P ( 3 n). At the three outputs of each group, range switching signals are made available for a specific tuner type, namely for the frequency range of the VHF band I, for the frequency range of the VHF band III and for the frequency range of the UHF band. The PLL circuit PLL is programmed via the microprocessor P in such a way that it simultaneously generates the range switching signals for all Tu types T 1 to Tn and connects them to the corresponding outputs. Using the control unit B, the user can set the desired reception range of the tuner Ti connected to the PLL circuit PLL.

Eine solche Situation ist in der Fig. 2 dargestellt, wonach ein spezieller Tuner Ti mit den Ausgängen P(3i-2), P(3i-1) und P(3i) der Gruppe i verbunden ist. Die anderen Gruppen 1 bis i-1 und i+1 bis n sind nicht belegt. Somit kann in vorteilhafter Weise für n Tuner­ typen ein und derselbe PLL-Schaltkreis mit einer einzi­ gen Software verwendet werden.Such a situation is shown in FIG. 2, according to which a special tuner Ti is connected to the outputs P ( 3 i- 2 ), P ( 3 i- 1 ) and P ( 3 i) of group i. The other groups 1 to i- 1 and i + 1 to n are not assigned. Thus, one and the same PLL circuit with a single software can advantageously be used for n tuner types.

Claims (6)

1. Schaltungsanordnung mit einem PLL-Schaltkreis zur Bereichsumschaltung eines Tuners, wobei der PLL-Schalt­ kreis mehrere programmierbare Ausgänge aufweist und über eine BUS-Leitung steuerbar ist, dadurch gekenn­ zeichnet, daß der PLL-Schaltkreis (PLL) derart program­ miert wird, daß für mehrere verschiedene Tunertypen (T1, ..., Tn) deren Bereichsumschaltsignale gleichzei­ tig erzeugt werden, daß für jeden Tunertyp (T1, ..., Tn) eine Gruppe von Ausgängen (P1, P2, P3; P4, P5, P6; ...; P(3n-2), P(3n-1), P(3n)) vorgesehen sind, über die dem Tuner die Bereichsumschaltsignale zugeführt werden und daß die für jeden Tuner spezifischen Bereichsum­ schaltsignale jeweils auf die zugehörige Gruppe von Ausgängen aufgeschaltet werden.1. Circuit arrangement with a PLL circuit for switching a range of a tuner, the PLL circuit having several programmable outputs and being controllable via a BUS line, characterized in that the PLL circuit (PLL) is programmed in such a way that for several different tuner types (T 1 , ..., Tn) whose range switching signals are generated at the same time that for each tuner type (T 1 , ..., Tn) a group of outputs (P 1 , P 2 , P 3 ; P 4 , P 5 , P 6 ; ...; P ( 3 n- 2 ), P ( 3 n- 1 ), P ( 3 n)) are provided, via which the range switching signals are supplied to the tuner and that for each Tuner-specific area switching signals are each connected to the associated group of outputs. 2. Schaltungsanordnung nach Anspruch 1, dadurch gekenn­ zeichnet, daß der PLL-Schaltkreis (PLL) über die BUS- Leitung (a) von einem Mikroprozessor (P) gesteuert wird.2. Circuit arrangement according to claim 1, characterized indicates that the PLL circuit (PLL) via the BUS Line (a) controlled by a microprocessor (P) becomes. 3. Schaltungsanordnung nach Anspruch 2, dadurch gekenn­ zeichnet, daß eine Bedieneinheit (B) vorgesehen ist, die mit dem Mikroprozessor (P) verbunden ist. 3. Circuit arrangement according to claim 2, characterized shows that an operating unit (B) is provided, which is connected to the microprocessor (P).   4. Schaltungsanordnung nach einem der vorangehenden An­ sprüche, dadurch gekennzeichnet, daß jede Gruppe von Ausgängen aus drei Ausgängen besteht.4. Circuit arrangement according to one of the preceding An sayings, characterized in that each group of Outputs consist of three outputs. 5. Schaltungsanordnung nach Anspruch 4, dadurch gekenn­ zeichnet, daß ein erster Ausgang für den Frequenzbe­ reich des VHF-Bandes I, ein zweiter Ausgang für den Frequenzbereich des VHF-Bandes II und ein dritter Aus­ gang für den Frequenzbereich des UHF-Bandes vorgesehen ist.5. Circuit arrangement according to claim 4, characterized records that a first output for the frequency VHF band I, a second output for the Frequency range of VHF band II and a third off provided for the frequency range of the UHF band is. 6. Verwendung der Schaltungsanordnung für jeweils einen Tunertyp nach einem der vorangehenden Ansprüche, wobei die Ausgänge der anderen Gruppen nicht belegt sind.6. Use of the circuit arrangement for one Tuner type according to one of the preceding claims, wherein the outputs of the other groups are not occupied.
DE4034101A 1990-10-26 1990-10-26 CIRCUIT ARRANGEMENT FOR SWITCHING A TUNER Ceased DE4034101A1 (en)

Priority Applications (4)

Application Number Priority Date Filing Date Title
DE4034101A DE4034101A1 (en) 1990-10-26 1990-10-26 CIRCUIT ARRANGEMENT FOR SWITCHING A TUNER
EP91116927A EP0482400A1 (en) 1990-10-26 1991-10-04 Circuit arrangement for band switching of a tuner
KR1019910018241A KR920009065A (en) 1990-10-26 1991-10-17 Circuit arrangement for changing the range of the tuner
JP3278203A JPH04266224A (en) 1990-10-26 1991-10-25 Circuit device for region changeover use at tuner

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE4034101A DE4034101A1 (en) 1990-10-26 1990-10-26 CIRCUIT ARRANGEMENT FOR SWITCHING A TUNER

Publications (1)

Publication Number Publication Date
DE4034101A1 true DE4034101A1 (en) 1992-04-30

Family

ID=6417117

Family Applications (1)

Application Number Title Priority Date Filing Date
DE4034101A Ceased DE4034101A1 (en) 1990-10-26 1990-10-26 CIRCUIT ARRANGEMENT FOR SWITCHING A TUNER

Country Status (4)

Country Link
EP (1) EP0482400A1 (en)
JP (1) JPH04266224A (en)
KR (1) KR920009065A (en)
DE (1) DE4034101A1 (en)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1581525A (en) * 1976-08-04 1980-12-17 Plessey Co Ltd Frequency synthesis control system
US4361906A (en) * 1979-01-10 1982-11-30 Matsushita Electric Industrial Co., Ltd. Channel selector having a plurality of tuning systems
US4442413A (en) * 1979-04-10 1984-04-10 Tokyo Shibaura Denki Kabushiki Kaisha Television receiver phase locked loop tuning arrangement
DD223034A1 (en) * 1983-11-04 1985-05-29 Koepenick Funkwerk Veb CIRCUIT ARRANGEMENT FOR ADDRESSING A PROGRAMMABLE STORAGE STORAGE FOR MANY CHANNEL FREQUENCY TREATMENT
US4573879A (en) * 1983-06-24 1986-03-04 Matsushita Refrigeration Company Rotary compressor
GB2219451A (en) * 1988-05-31 1989-12-06 Plessey Co Plc Frequency synthesiser

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5014348A (en) * 1988-04-01 1991-05-07 Uniden America Corporation Self-programming scanning radio receiver

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1581525A (en) * 1976-08-04 1980-12-17 Plessey Co Ltd Frequency synthesis control system
US4361906A (en) * 1979-01-10 1982-11-30 Matsushita Electric Industrial Co., Ltd. Channel selector having a plurality of tuning systems
US4442413A (en) * 1979-04-10 1984-04-10 Tokyo Shibaura Denki Kabushiki Kaisha Television receiver phase locked loop tuning arrangement
US4573879A (en) * 1983-06-24 1986-03-04 Matsushita Refrigeration Company Rotary compressor
DD223034A1 (en) * 1983-11-04 1985-05-29 Koepenick Funkwerk Veb CIRCUIT ARRANGEMENT FOR ADDRESSING A PROGRAMMABLE STORAGE STORAGE FOR MANY CHANNEL FREQUENCY TREATMENT
GB2219451A (en) * 1988-05-31 1989-12-06 Plessey Co Plc Frequency synthesiser

Non-Patent Citations (6)

* Cited by examiner, † Cited by third party
Title
BÖHM, G.: Der Abstimmbausteinder Synthesizer-Geräte Super-Color 80,In: Grundig-Technische Informationen 5, 1979, S.256-266 *
DE-Z: BRETTING, J.: Digitaler Programmspeicher mitFrequenzsynthese. In: FUNK-Technik, 33.Jg., Nr.23,1978, F&E 268-270 *
DE-Z: SOOSTEN, H.v. *
DE-Z: TV-Sat-geeignetes Frequenzsynthese-Abstimm- und Bediensystem für die Unterhaltungselektronik. In: Funk-Technik 40, 1985, H.11, S.473-474 *
SCHECKEL, Bruno: 1,3 GHz PLL WITH 1 2C-BUS. In: IEEE Transactions on Comsumer Electronics, Vol. CE-31, No.3, August 1985, S.124 bis 130 *
US-Z: AMMON, Heinz *

Also Published As

Publication number Publication date
EP0482400A1 (en) 1992-04-29
JPH04266224A (en) 1992-09-22
KR920009065A (en) 1992-05-28

Similar Documents

Publication Publication Date Title
DE2843809A1 (en) DEVICE FOR CONTROLLING THE SETTING OF SEVERAL VARIABLE SIZES ON ONE ELECTRONIC DEVICE
DE3230738A1 (en) VOTING DEVICE
DE2312651A1 (en) REMOTE RECEIVER
DE2854852C2 (en) Electronic voting unit, in particular for television receivers
DE2515969C3 (en) Multi-channel generator with a frequency synthesis arrangement
DE3407198C2 (en)
DE3133547A1 (en) "INPUT SELECTOR FOR SUPPLYING DIFFERENT OSCILLATOR SIGNALS TO A ADVANTAGE OF A PLL TUNING SYSTEM"
DE19800206A1 (en) Integrator filter circuit
DE2941479C2 (en)
DE2948363C2 (en)
DE1964912B2 (en) Frequency synthesizer
EP0623992A2 (en) Oscillator
DE2950625A1 (en) TUNER
DE3836814A1 (en) FREQUENCY SYNTHESIZER
DE2660975C2 (en) Television receiver with a channel selection circuit
DE2460536A1 (en) TUNER
DE2834231A1 (en) Synchronisation of oscillator with input circuit of superhet receiver - sorting control voltages for input circuit corresp. to those of oscillator
DE19600208B4 (en) Circuit device for a video signal processing apparatus
EP0889646A2 (en) Television signal receiver
EP1128552B1 (en) Circuit device for filtering a radio frequency signal
EP0307595A1 (en) Circuit arrangement for generating two very near frequencies
DE4034101A1 (en) CIRCUIT ARRANGEMENT FOR SWITCHING A TUNER
DE2907604C2 (en) Electronic digital channel selector
DE2400943A1 (en) BROADCASTING RECEIVER
AT394649B (en) ARRANGEMENT FOR TUNING A RECEIVER ON A SELECTED CHANNEL FROM A VARIETY OF CHANNELS

Legal Events

Date Code Title Description
OM8 Search report available as to paragraph 43 lit. 1 sentence 1 patent law
OP8 Request for examination as to paragraph 44 patent law
8131 Rejection
8127 New person/name/address of the applicant

Owner name: TEMIC TELEFUNKEN MICROELECTRONIC GMBH, 74072 HEILB