DE3311283C2 - - Google Patents

Info

Publication number
DE3311283C2
DE3311283C2 DE19833311283 DE3311283A DE3311283C2 DE 3311283 C2 DE3311283 C2 DE 3311283C2 DE 19833311283 DE19833311283 DE 19833311283 DE 3311283 A DE3311283 A DE 3311283A DE 3311283 C2 DE3311283 C2 DE 3311283C2
Authority
DE
Germany
Prior art keywords
time
modules
supply voltage
ltu
circuit arrangement
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE19833311283
Other languages
German (de)
Other versions
DE3311283A1 (en
Inventor
Werner Dipl.-Ing. Nagler
Gerd Dipl.-Ing. 8000 Muenchen De Boecker
Walter Dipl.-Ing. 8034 Germering De Ossler
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Priority to DE19833311283 priority Critical patent/DE3311283A1/en
Publication of DE3311283A1 publication Critical patent/DE3311283A1/en
Application granted granted Critical
Publication of DE3311283C2 publication Critical patent/DE3311283C2/de
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing

Description

Die Erfindung betrifft eine Schaltungsanordnung zum Verhindern der Abgabe von Störsignalen über wenigstens eine Zeitmultiplexleitung beim Stecken peripherer Steckbaugruppen einer digitalen Fernmeldevermittlungsanlage, insbesondere Fernsprechvermittlungsanlage, die über die Zeitmultiplexleitung zeitkanalgebunden mit einer zentralen Einrichtung der Vermittlungsanlage im Informationsaustausch stehen.The invention relates to a circuit arrangement for preventing the emission of interference signals at least a time-division multiplex line when plugging in peripheral plug-in modules a digital telecommunications exchange, in particular telephone exchange, which over the Time-division multiplex line with a central channel Establishment of the exchange in the exchange of information stand.

In digitalen Fernmeldevermittlungsanlagen, beispielsweise Fernsprechvermittlungsanlagen, sind periphere Einrichtungen, wie z. B. Teilnehmerschaltungen und Leitungssätze über Zeitmultiplexleitungen, die von mehreren solcher peripherer Einrichtungen benutzt werden, mit zentralen Einrichtungen, beispielsweise einem Gruppenkoppler oder einem Gruppenprozessor verbunden, wobei ein Informationsaustausch jeweils in baugruppenindividuellen Zeitkanälen erfolgt.In digital switching systems, for example Telephone switching systems are peripheral devices, such as B. subscriber circuits and line sets over time-division multiplex lines by several such peripheral devices are used with central Devices, for example a group coupler or connected to a group processor, where a Exchange of information in individual modules Time channels.

Wenn, wie vorausgesetzt, die peripheren Einrichtungen als Steckbaugruppen ausgebildet sind, können beim Stecken derselben Störsignale entstehen. Diese kommen dadurch zustande, daß die einzelnen Steckerstifte nicht gleichzeitig Kontakt geben. Dies wiederum hat zur Folge, daß unter Umständen in Übergangszeitspannen nicht sämtliche Versorgungsspannungen anliegen bzw. diese erst allmählich ihren vollen Wert erreichen, und daß die für den Betrieb der Baugruppen notwendige Takte und Adressensignale ebenfalls zu unterschiedlichen Zeitpunkten nach Anlegen der Versorgungsspannungen einsetzen. Hierdurch können Kippstufen und Gatterschaltungen solcher Baugruppen unerwünschte Schaltstellungen einnehmen, die zu Störsignalen führen. Zu derartigen Störungen gehört auch die Erzeugung von Freigabesignalen, durch die die Aufschaltung der peripheren Steckbaugruppen auf die Zeitmultiplex-Leitung zu Zeitspannen bewirkt wird, die anderen Steckbaugruppen zugeordnet ist.If, as provided, the peripheral devices are designed as plug-in modules, when plugged the same interference signals arise. This comes from it state that the individual connector pins are not simultaneously Give contact. This in turn has the consequence that possibly not all in transitional periods Supply voltages are present or only gradually reach their full value, and that for the Operation of the modules necessary clocks and address signals also at different times  Use the supply voltages. Hereby can flip-flops and gate circuits of such assemblies unwanted switch positions that too Cause interference signals. Such disorders include also the generation of release signals through which the Connection of the peripheral plug-in modules to the Time division multiplexing is effected at time periods that is assigned to other plug-in modules.

Gemäß der deutschen Patentanmeldung DE-B 1 29 36 683 ist ein Schaltmittel in Form eines Zeitglieds, das von einer Versorgungsspannung beaufschlagt wird, bekannt, mit dem ein Mikroprozessor erst dann ein zum Neustart erforderliches Reset- Signal erhält, wenn nach erfolgtem Anlegen der Versorgungsspannung an den Mikroprozessor eine gegebene Wartezeit verstrichen ist und diese Versorgungsspannung einen gegebenen Schwellwert erreicht hat. Das genannte Zeitglied ist mit einem Verzögerungsglied VZ gemäß Fig. 1 identisch.According to the German patent application DE-B 1 29 36 683, a switching means in the form of a timing element which is acted upon by a supply voltage is known, with which a microprocessor only receives a reset signal required for a restart if the supply voltage is applied after the supply voltage has been applied the microprocessor has passed a given waiting time and this supply voltage has reached a given threshold value. Said timing element is identical to a delay element VZ according to FIG. 1.

Die Aufgabe der vorliegenden Erfindung besteht darin, eine Schaltungsanordnung anzugeben, mit deren Hilfe verhindert wird, daß der ordnungsgemäße Betrieb einer Fernmeldevermittlungsstelle durch das Stecken von peripheren Steckbaugruppen gestört wird.The object of the present invention is a Specify circuitry with the help of which is prevented that the proper operation of a telecommunications exchange is disturbed by the insertion of peripheral plug-in modules.

Diese Aufgabe wird gelöst mit einer Schaltungsanordnung der eingangs genannten Art, die erfindungsgemäß dadurch gekennzeichnet ist, daß sie Schaltmittel aufweist, durch die die zeitkanalgerechte Aufschaltung der peripheren Steckbaugruppen auf die wenigstens eine Zeitmultiplex-Leitung jeweils bewirkenden Freigabesignale solange unterdrückt werden, bis nach Erreichen eines Schwellwerts der beim Stecken angelegten Versorgungsspannung für die Steckbaugruppen eine gegebene Wartezeitspanne verstrichen ist.This object is achieved with a circuit arrangement of the type mentioned, the invention thereby is characterized in that it has switching means by the timed channel-appropriate connection of the peripheral plug-in modules on the at least one time-division multiplex line respective enabling signals suppressed as long until a threshold is reached the supply voltage applied when plugging in  Plug-in modules passed a given waiting period is.

Aufgrund der erfindungsgemäßen Maßnahme wird sowohl während als auch außerhalb der baugruppenindividuellen Zeitkanalspannen die Abgabe beim Stecken der Baugruppen entstehender Störsignale auf eine Zeitmultiplex-Leitung verhindert.Because of the measure according to the invention, both during as well as outside of the individual components Time channel span the delivery when plugging in the modules resulting interference signals on a time-division multiplex line prevented.

Gemäß weiterer Ausgestaltung der Erfindung werden schaltungstechnisch besonders günstige Ausführungsformen der erfindungsgemäßen Schaltmittel angegeben.According to a further embodiment of the invention Circuitry particularly favorable embodiments specified the switching means according to the invention.

Nachstehend wird die Erfindung anhand von zwei Ausführungsbeispielen unter Bezugnahme auf eine Zeichnung näher erläutert. In der Zeichnung zeigt:The invention is illustrated below using two exemplary embodiments with reference to a drawing explained in more detail. The drawing shows:

Fig. 1 ein erstes Ausführungsbeispiel der erfindungsgemäßen Schaltungsanordnung anhand von peripheren Steckbaugruppen einer Fernsprechvermittlungsstelle, Fig. 1 shows a first embodiment of the circuit arrangement according to the invention based on the peripheral plug-in modules of a telephone exchange,

Fig. 2 eine einzelne derartige Steckbaugruppe, die gem. einem zweiten Ausführungsbeispiel der Erfindung ausgestaltet ist. Fig. 2 shows a single such plug-in module, the gem. a second embodiment of the invention.

Die Fig. 1 zeigt in zum Verständnis der Erfindung erforderlichen Umfang eine Anordnung mit acht peripheren Steckbaugruppen LTU 0 bis LTU 7, bei denen es sich um Anschlußeinheiten für Teilnehmeranschlußleitungen oder Amtsleitungen einer Fernsprechvermittlungsstelle handeln soll. Diese Steckbaugruppen sind jeweils an eine gemeinsame Sprachmultiplex-Leitung SPHI und eine gemeinsame Signalmultiplex-Leitung SIHI angeschlossen, auf denen sie jeweils im fest zugeteilten Zeitkanal mit einer zentralen Einrichtung der Vermittlungsstelle, hier mit einem nicht dargestellten Gruppenkoppler bzw. einem nicht dargestellten Gruppenprozessor korrespondieren. Fig. 1 shows in the understanding of the scope of the invention required an arrangement with eight peripheral plug-in modules LTU LTU 0 to 7, in which it is to be to line units for subscriber lines or trunks of a central office. These plug-in modules are each connected to a common voice multiplex line SPHI and a common signal multiplex line SIHI, on which they each correspond in the permanently allocated time channel with a central facility of the exchange, here with a group coupler (not shown) or a group processor (not shown).

Beim Stecken derartiger peripherer Baugruppen in eine Steckerleiste eines Gestellrahmens werden neben Verbindungen mit den genannten Zeitmultiplex-Leitungen u. a. Verbindungen zu einer Spannungsquelle, in der Figur angedeutet durch die Leitung UB, und Verbindungen hergestellt, über die ein Systemtakt CKA und ein Adressierungstakt LDDA zugeführt werden.When plugging such peripheral assemblies into one Connector strips of a rack frame are next to connections with the time-division lines mentioned u. a. Connections to a voltage source, indicated in the figure through line UB, and connections made, via which a system clock CKA and an addressing clock LDDA are supplied.

Wie oben dargelegt, werden beim Stecken diese Leitungsverbindungen nicht gleichzeitig hergestellt, woraus die erläuterten Möglichkeiten des Entstehens von Fehlimpulsen resultieren. As stated above, these line connections are made when plugged in not made at the same time, from which the explained possibilities of the generation of false impulses result.  

In der Figur sind bei der mehr ins Einzelne gehend dargestellten peripheren Baugruppe LTU0 Treiberschaltungen T1 und T2 gezeigt, deren Ausgänge zu der Sprachmultiplex- Leitung SPHI bzw. zu der Signalmultiplex-Leitung SIHI führen. Die Abgabe eines auf der Leitung 12 auftretenden Sprachsignals über den Treiber T1 bzw. eines auf der Leitung 13 auftretenden und für die Signalmultiplex- Leitung bestimmten Signals über den Treiber T2 ist vom Auftreten jeweils eines Freigabesignals abhängig, das synchron zu dem der peripheren Baugruppe zugeteilten Zeitkanal auf den Leitungen l1 bzw. l4 auftritt und den Treiber T1 bzw. T2 freigibt.In the figure, driver circuits T 1 and T 2 , whose outputs lead to the voice multiplex line SPHI and to the signal multiplex line SIHI, are shown in the peripheral module LTU 0 shown in more detail. The delivery of a voice signal occurring on line 12 via driver T 1 or of a signal occurring on line 13 and intended for the signal multiplex line via driver T 2 depends on the occurrence of an enable signal which is synchronous with that of the peripheral module assigned time channel occurs on lines l 1 and l 4 and releases driver T 1 and T 2 .

Diese Abgabe erfolgt jedoch nicht direkt sondern über Verknüpfungsschaltungen V1 bzw. V2, durch eine Verknüpfung mit einem Signal, das von einem Verzögerungsglied VZ geliefert wird.However, this delivery does not take place directly but via logic circuits V 1 and V 2 , respectively, by linking with a signal that is supplied by a delay element VZ.

Das Verzögerungsglied VZ ist im vorliegenden Falle als RC- Glied mit dem Widerstand R und dem Kondensator C ausgebildet, das an der positiven Betriebsspannung von beispielsweise +5V liegt, die bei Kontaktgabe mit der Leitung UB beim Stecken angelegt wird.The delay element VZ is in the present case as an RC Member formed with the resistor R and the capacitor C, the positive operating voltage of, for example + 5V is that when contacting the line UB is created when plugged in.

Die erwähnten Verknüpfungsglieder V1 und V2 haben außer ihrer Verknüpfungseigenschaft die Eigenschaft eines Schmitt-Triggers, d. h. sie geben bei Anwesenheit von Eingangssignalen an beide Eingänge erst dann ein Ausgangssignal ab, wenn diese Eingangssignale einen bestimmten Schwellwert überschritten haben, was hier insbesondere im Zusammenhang mit dem vom Zeitglied VZ gelieferten, von der Betriebsspannung abgeleiteten Signal eine Rolle spielt.In addition to their linking property, the mentioned link elements V 1 and V 2 have the property of a Schmitt trigger, ie they only give an output signal to both inputs in the presence of input signals when these input signals have exceeded a certain threshold value, which in particular in connection with the signal supplied by the timing element VZ and derived from the operating voltage plays a role.

Beim Stecken einer mit einer solchen erfindungsgemäßen Schaltungsanordnung ausgestatteten peripheren Steckbaugruppe können also die Freigabesignale, die die zeitkanalgerechte Verbindung derselben mit den Zeitmultiplex- Leitungen SPHI und SIHI bewirken, erst dann wirksam werden, wenn nach dem Stecken und damit dem Anlegen der Betriebsspannung eine bestimmte Zeitspanne verstrichen ist, bis zu der die Betriebsspannung intern einen vorgegebenen Wert erreicht hat und nach der alle Steckerstifte bereits Kontakt gegeben haben und damit die Takte und Adressensignale richtig anliegen.When plugging one with such an inventive Circuit arrangement equipped peripheral plug-in module  can therefore the release signals that the time channel Connection of the same with the time division Cause lines SPHI and SIHI, only become effective, if after plugging in and thus applying the operating voltage a certain amount of time has passed up to which the operating voltage internally a predetermined Value has reached and after that all connector pins have already given contact and thus the bars and Address signals are present correctly.

Beim Ausführungsbeispiel gemäß Fig. 2, das lediglich eine der peripheren Baugruppen LTU zeigt, ist das Zeitglied in Form des Widerstandes R und des Kondensators C, das an der Versorgungsspannung +5V liegt, mit dem Verbindungspunkt des Widerstandes und des Kondensators an den nichtinvertierenden Eingang eines Operationsverstärkers OP angeschlossen. Am invertierenden Eingang des Operationsverstärkers liegt der Verbindungspunkt eines aus den Widerständen R1 und R2 gebildeten hochohmigen Spannungsteilers für die Versorgungsspannung. Der Ausgang des Operationsverstärkers ist jeweils mit dem einen Eingang der Verknüpfungsschaltungen V1 und V2 verbunden, deren jeweils anderem Eingang über die Leitungen l1 bzw. l4, wie beim Ausführungsbeispiel gemäß Fig. 1 ein Freigabesignal zugeführt wird. Zur Beschaltung des Operationsverstärkers gehören ferner Entkopplungsdioden D1 und D2, die zwischen dem nichtinvertierenden Eingang des Operationsverstärkers und dem Teilerpunkt des Spannungsteilers R1/R2 bzw. zwischen dem invertierenden Eingang des Operationsverstärkers und einem das Potential +5V führenden Schaltungspunkt geschlossen sind. Die übrigen Teile der Schaltungsanordnung, d. h. die Treiber T1 und T2 sind dieselben wie die bei dem Ausführungsbeispiel gemäß Fig. 1. In the embodiment according to FIG. 2, which shows only one of the peripheral assemblies LTU, the timing element in the form of the resistor R and the capacitor C, which is connected to the supply voltage + 5V, with the connection point of the resistor and the capacitor to the non-inverting input Operational amplifier OP connected. At the inverting input of the operational amplifier is the connection point of a high-resistance voltage divider for the supply voltage formed from the resistors R 1 and R 2 . The output of the operational amplifier is connected in each case to one input of the logic circuits V 1 and V 2 , the other input of which is fed via lines l 1 and l 4 , as in the exemplary embodiment according to FIG. 1, to an enable signal. To connect the operational amplifier further include decoupling diodes D 1 and D 2 , which are closed between the non-inverting input of the operational amplifier and the dividing point of the voltage divider R 1 / R 2 or between the inverting input of the operational amplifier and a circuit point carrying the potential + 5V. The remaining parts of the circuit arrangement, that is to say the drivers T 1 and T 2, are the same as those in the exemplary embodiment according to FIG. 1.

Die dargestellte Ausführungsform gewährleistet eine exaktere Anpassung der Verzögerungszeit des Zeitgliedes an die jeweiligen Verhältnisse.The embodiment shown ensures a more exact adjustment of the delay time of the timer to the respective conditions.

Claims (4)

1. Schaltungsanordnung zum Verhindern der Abgabe von Störsignalen über wenigstens eine Zeitmultiplex-Leitung (SPHI, SIHI) beim Stecken peripherer Steckbaugruppen (LTU0 bis LTU7) einer digitalen Fernmeldevermittlungsanlage, insbesondere Fernsprechvermittlungsanlage, die über die Zeitmultiplex-Leitung zeitkanalgebunden mit einer zentralen Einrichtung der Vermittlungsanlage im Informationsaustausch stehen, dadurch gekennzeichnet, daß
sie Schaltmittel (R, C; V1, V2) aufweist, durch die die zeitkanalgerechte Aufschaltung der peripheren Steckbaugruppen (LTU0 bis LTU7) auf die wenigstens eine Zeitmultiplex- Leitung (SPHI, SIHI) bewirkende Freigabesignale solange unterdrückt werden, bis nach dem beim Stecken erfolgenden Anlegen der Versorgungsspannung für die Steckbaugruppen eine gegebene Wartezeitspanne verstrichen ist und diese Versorgungsspannung einen gegebenen Schwellwert erreicht hat.
1. Circuit arrangement for preventing the emission of interference signals via at least one time-division multiplex line (SPHI, SIHI) when plugging in peripheral plug-in modules (LTU 0 to LTU 7 ) of a digital telecommunications switching system, in particular a telephone switching system, which is time-channel-bound to a central facility of the via the time-division multiplex line Exchange system in the exchange of information, characterized in that
it has switching means (R, C; V 1 , V 2 ), by means of which the enabling signals of the peripheral plug-in modules (LTU 0 to LTU 7 ) on the at least one time-division multiplex line (SPHI, SIHI) are suppressed until after a given waiting time has elapsed after the supply voltage for the plug-in modules has been plugged in and this supply voltage has reached a given threshold value.
2. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, daß
die Schaltmittel aus einem Zeitglied (VZ), das von der Versorgungsspannung beaufschlagt wird, sowie aus je Freigabesignal einer Verknüpfungsschaltung (V1, V2) bestehen, die das Freigabesignal und das Ausgangssignal des Zeitglieds konjunktiv verknüpft und einen Schmitt- Trigger-Eingang aufweist.
2. Circuit arrangement according to claim 1, characterized in that
the switching means consist of a timer (VZ), which is acted upon by the supply voltage, and each release signal of a logic circuit (V 1 , V 2 ), which conjunctively links the enable signal and the output signal of the timer and has a Schmitt trigger input.
3. Schaltungsanordnung nach Anspruch 2, dadurch gekennzeichnet, daß
das Zeitglied ein RC-Glied (R, C) ist.
3. Circuit arrangement according to claim 2, characterized in that
the timing element is an RC element (R, C).
4. Schaltungsanordnung nach Anspruch 3, dadurch gekennzeichnet, daß
das Ausgangssignal des Zeitgliedes (R, C) an den nichtinvertierenden Eingang eines Operationsverstärkers (OP) gelegt ist, dessen invertierender Eingang an den Teilerpunkt eines hochohmigen Spannungsteilers (R1, R2) für die Versorgungsspannung angeschlossen ist und dessen Ausgang mit dem einen Eingang der Verknüpfungsschaltungen (V1, V2) in Verbindung steht.
4. Circuit arrangement according to claim 3, characterized in that
the output signal of the timing element (R, C) is connected to the non-inverting input of an operational amplifier (OP), the inverting input of which is connected to the dividing point of a high-resistance voltage divider (R 1 , R 2 ) for the supply voltage and the output of which is connected to one input of the Linking circuits (V 1 , V 2 ) is connected.
DE19833311283 1983-03-28 1983-03-28 Circuit arrangement for preventing the emission of noise signals Granted DE3311283A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19833311283 DE3311283A1 (en) 1983-03-28 1983-03-28 Circuit arrangement for preventing the emission of noise signals

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19833311283 DE3311283A1 (en) 1983-03-28 1983-03-28 Circuit arrangement for preventing the emission of noise signals

Publications (2)

Publication Number Publication Date
DE3311283A1 DE3311283A1 (en) 1984-10-11
DE3311283C2 true DE3311283C2 (en) 1991-09-26

Family

ID=6194900

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19833311283 Granted DE3311283A1 (en) 1983-03-28 1983-03-28 Circuit arrangement for preventing the emission of noise signals

Country Status (1)

Country Link
DE (1) DE3311283A1 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3709546C2 (en) * 1987-03-24 1993-11-25 Licentia Gmbh Data processing device with at least two interconnected printed circuit boards carrying electronic components
DE3733888A1 (en) * 1987-10-07 1989-04-27 Philips Patentverwaltung CIRCUIT ARRANGEMENT FOR ENSURING THE UP-TO-DATE CHANNEL ASSIGNMENT IN A DIGITAL MESSAGE TRANSMISSION SYSTEM

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2936683B1 (en) * 1979-09-11 1980-05-08 Siemens Ag Reset circuit for microprocessors
DE3111022C2 (en) * 1981-03-20 1983-03-31 Siemens AG, 1000 Berlin und 8000 München "Circuit arrangement for clock-controlled telecommunications switching systems, in particular PCM telephone switching systems"

Also Published As

Publication number Publication date
DE3311283A1 (en) 1984-10-11

Similar Documents

Publication Publication Date Title
DE10302128B3 (en) Buffer amplifier system for buffer storage of signals runs several DRAM chips in parallel and has two output buffer amplifiers in parallel feeding reference and signal networks with capacitors and DRAMs
DE2756890A1 (en) DATA PROCESSING SYSTEM
EP0114268B1 (en) Modular circuit
CH650886A5 (en) Circuit for synchronizing a digital subscriber station by a digital switching post of pcm telecommunications network.
DE3311283C2 (en)
EP0214508A2 (en) Integrated semiconducteur memory
DE3311284C2 (en)
EP0388753A1 (en) Electronic assembly
DE3311257C2 (en)
DE2034392A1 (en) Voltage limiter circuit for several outputs
DE3034754C2 (en) Circuit arrangement for generating address signals
DE3616556A1 (en) Circuit arrangement for identifying the synchronous condition of a data transmission system
DE2842350C2 (en) Circuit arrangement for monitoring clock pulse trains
EP0236818B1 (en) Method and circuit arrangement for monitoring subscribers' lines connected to a data switching or data transmission installation
DE3433150A1 (en) Interface arrangement for coupling a subscriber circuit to a data transmission line
EP0627865A2 (en) Method and circuit arrangement for timeslot reservation in a serial data transfer
DE2633031C3 (en) Circuit arrangement for setting a binary counter
DE4317367C1 (en) Switching network for a digital time-division multiplex telephone exchange
EP0262474B1 (en) Operation method of interface circuits between a central part and decentralized parts of a subscriber connection module of a digital tdm telecommunication network
EP0872974A2 (en) Bit error pattern detection circuit
DE2213921C2 (en) Electronic short-circuit-proof switch system
DE2817598C2 (en) Circuit arrangement for monitoring a telecommunications system, in particular a telephone exchange
DE10052484B4 (en) Zapping circuit and Zapping method
DE2132560B2 (en)
DE2616684C2 (en) Circuit arrangement for telecommunications systems, in particular telephone switching systems with devices that exchange digital characters via a bus line

Legal Events

Date Code Title Description
8110 Request for examination paragraph 44
D2 Grant after examination
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee