DE3131528C2 - Device for generating digital data words - Google Patents

Device for generating digital data words

Info

Publication number
DE3131528C2
DE3131528C2 DE19813131528 DE3131528A DE3131528C2 DE 3131528 C2 DE3131528 C2 DE 3131528C2 DE 19813131528 DE19813131528 DE 19813131528 DE 3131528 A DE3131528 A DE 3131528A DE 3131528 C2 DE3131528 C2 DE 3131528C2
Authority
DE
Germany
Prior art keywords
data
outputs
multiclock
driver unit
data driver
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE19813131528
Other languages
German (de)
Other versions
DE3131528A1 (en
Inventor
Tonio Dipl.-Ing. 8025 Unterhaching Frühauf
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rohde and Schwarz GmbH and Co KG
Original Assignee
Rohde and Schwarz GmbH and Co KG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohde and Schwarz GmbH and Co KG filed Critical Rohde and Schwarz GmbH and Co KG
Priority to DE19813131528 priority Critical patent/DE3131528C2/en
Publication of DE3131528A1 publication Critical patent/DE3131528A1/en
Application granted granted Critical
Publication of DE3131528C2 publication Critical patent/DE3131528C2/en
Expired legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/319Tester hardware, i.e. output processing circuits
    • G01R31/31917Stimuli generation or application of test patterns to the device under test [DUT]
    • G01R31/31919Storing and outputting test patterns
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/02Digital function generators
    • G06F1/025Digital function generators for functions having two-valued amplitude, e.g. Walsh functions
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/319Tester hardware, i.e. output processing circuits
    • G01R31/31917Stimuli generation or application of test patterns to the device under test [DUT]
    • G01R31/31922Timing generation or clock distribution

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

Bei einem Gerät zum Erzeugen von digitalen Datenworten mit einem die eingegebenen Datenworte speichernden Datenspeicher, an dessen Ausgänge über mindestens einen Vielfachstecker vom Gerät getrennte Datentreibereinheiten anschließbar sind, ist zur Erzeugung von zusätzlichen sogenannten Multiclock-Signalen an den Datenspeicher eine spezielle Datentreibereinheit anschließbar, die eine mit mindestens einem ihrer Dateneingänge verknüpfte und über einen Kontakt ihres Vielfachsteckers mit dem Taktgenerator verbindbaren Logikschaltung aufweist, wobei diese Logikschaltung so ausgebildet und über den Taktgenerator gesteuert ist, daß an mindestens einem der Datenausgänge dieser Datentreibereinheit ein Multiclock-Signal erzeugbar ist.In a device for generating digital data words with a data memory that stores the entered data words and at the outputs of which data driver units separated from the device can be connected via at least one multiple connector, a special data driver unit can be connected to the data memory to generate additional so-called multiclock signals has at least one of its data inputs linked and connectable to the clock generator via a contact of its multiple plug, this logic circuit being designed and controlled by the clock generator so that a multiclock signal can be generated at at least one of the data outputs of this data driver unit.

Description

3030th

Die Erfindung betrifft ein Gerät zum Erzeugen von digitalen Datenworten laut Oberbegriff des Hauptanspruches. The invention relates to a device for generating digital data words according to the preamble of the main claim.

Zum Testen von digital arbeitende;. Schaltungen und Geräten sind neben sogenannten Logikanalysatoren auch sogenannte Wortgeneratoren nötig, die es ermöglichen, in das Testobjekt vorbestimmte Datenworte bitparallel in einer durch ein Taktsignal vorbestimmten Reihenfolge einzuspeisen. Solche Geräte sind bekannt (IBM Technical Disclosure Bulletin. Vol. 21 No. 11, April 1979, Seiten 4419/4420). Sie umfassen einen Datenspeicher, in welchen über eine geeignete Tastatur die gewünschten Datenworte eingespeichert werden. An die Ausgänge dieses Datenspeichers sind über Vielfachstecker sogenannte Datentreibereinheiten anschließbar, die über kurze Leitungslängen das Einspeisen der Datenworte in das Testobjekt ermöglichen. Zusätzlich besitzen solche Geräte auch noch einen Taktgenerator, durch den die Ausgabe der Datenworte aus dem Datenspeicher in einer vorbestimmten getakteten Reihenfolge erfolgt. Auch dieser Taktgenerator ist über einen Steckkontakt und einen vom Gerät getrennten Takttreiber mit dem Testobjekt verbindbar.For testing digital working. Circuits and devices are next to so-called logic analyzers so-called word generators are also required, which enable predetermined data words to be entered into the test object in parallel bits in a predetermined manner by a clock signal Feed order. Such devices are known (IBM Technical Disclosure Bulletin. Vol. 21 No. 11, April 1979, pages 4419/4420). They include a data memory in which the desired data words are stored. The outputs of this data memory are via multiple plugs So-called data driver units can be connected, which feed in the data words over short cable lengths enable in the test object. In addition, such devices also have a clock generator, by which the output of the data words from the data memory in a predetermined clocked order he follows. This clock generator is also via a plug contact and a clock driver that is separate from the device connectable to the test object.

Zum Testen von Schaltungen und Geräten der Digitaltechnik, die zusätzlich noch mit einem Mikroprozessor versehen sind, sind zusätzlich noch sogenannte MuI-ticlocksignale nötig, also Taktimpulse, z. B. Gültigkeitssignale zur Adressenübernahme bei einer Mikroprozessorschaltungsanordnung, die zeitlich versetzt zu den Datenwortwechseln an vorbestimmten Stellen des Test- t>o objcktcs datenwortabhängig eingegeben werden müssen. Bei größeren Testsystemen für die Digitaltechnik ist es daher bekannt, neben dem die eigentlichen Datenworte speichernden Datenspeicher noch einen zusätzlichen Multiclock-Speicher gleicher Tiefe vorzusehen, in welchen die Multiclocksignale einspeicherbar sind, die dann über Takttreiber zu den gewünschten Zeitpunkten an das Testobjekt i\nlcpb;ir sind. Diese für größere Testsysteme bekannte Technik wäre für einfache Tischgeräte relativ aufwendig, da ein zusätzlicher Multiclock-Speicher eingebaut werden müßte. Bestehende als Tischgeräte vorhandene Wortgeneratoren der eingangs erwähnten Art könnten in dieser Weise nicht ohne weiteres umgebaut und durch einen Multiclock-Speicher ergänzt werden.For testing circuits and devices of digital technology, which are also provided with a microprocessor, are also so-called multiclock signals necessary, i.e. clock pulses, e.g. B. Validity signals for address acceptance in a microprocessor circuit arrangement, which are offset in time to the data word changes at predetermined points in the test t> o objcktcs must be entered depending on the data word. In the case of larger test systems for digital technology, it is therefore known, in addition to the actual data words storing data memory an additional multiclock memory of the same depth to be provided in which the multiclock signals can be stored, which then via clock drivers at the desired times to the test object i \ nlcpb; ir. This for larger test systems known technology would be relatively expensive for simple table-top devices, since there is an additional multiclock memory would have to be built in. Existing table-top word generators of the initially mentioned type could not easily be rebuilt in this way and by a multiclock memory can be added.

Es ist daher Aufgabe der Erfindung, eine Möglichkeit aufzuzeigen, wie bei Geräten der im Oberbegriff des Patentanspruchs 1 genannten Art auf einfache Weise solche datenwortabhängige Taktimpulse (Multiclock-Signale) für Testzwecke erzeugt werden können.It is therefore the object of the invention to provide a possibility show how in devices of the type mentioned in the preamble of claim 1 in a simple manner such data word-dependent clock pulses (multiclock signals) can be generated for test purposes.

Diese Aufgabe wird, ausgehend von einem Gerät laut Oberbegriff des Hauptanspruches, durch dessen kennzeichnende Merkmale gelöst Eine vorteilhafte Weiterbildung ergibt sich aus dem Unteranspruch.This task is based on a device according to the preamble of the main claim, through its characterizing Features solved. An advantageous further development results from the dependent claim.

Ein Vorteil der Erfindung ist es, auf einfache Weise nur durch Auswechseln der über einen Vielfachstecker mit dem Datenspeicher verbundenen Datentreibereinheit und Anschluß einer im Sinne der Erfindung speziell ausgestalteten Datentreibereinheit zu ermöglichen, daß beliebig viele Multiclocksignale an beliebig vielen Ausgängen dieser Datentreibereinheit angeboten werden können. Die Multiclock-Signale können also im gleichen Datenspeicher wie die eigentlichen Datenworte gespeichert werden und über die spezielle Datentreibereinheit mit eingebauter Logikschaltung, die im Sinne der Erfindung zusätzlich noch mit dem Taktgenerator verbunden und durch diesen angesteuert ist, können diese gespeicherten Multiclock-Signale am Ausgang der Treibereinheit erzeugt und in das Testobjekt eingespeist werden. Nach der Erfindung kann also ein solches Gerät mit einer üblichen Datentreibereinheit mit einer hohen Anzahl von Datenausgängen für Testzwecke mit Einfach-Taktsteuerung benutzt werden, das gleiche Gerät kann mit einer ausgewechselten spezieilen Datentreibereinheit mit zwar entsprechend verringerten Datenausgängen jedoch mit zusätzlichen Multiclock-Signalen betrieben werden. Für übliche Testzwecke reichen meist zwei bis vier Multiclock-Signale aus, der vorhandene Datenspeicher-Umfang eines solchen Wortgenerators wird also für die gleichzeitige M ulticlock-Signal- Erzeugung nur um etwa zwei bis vier Ausgänge verkleinert. Am Gerät selbst ist zur Erzeugung von Multiclock-Signalen nichts zu ändern, es ist lediglich eine zusätzliche spezielle Datentreibereinheit anstelle der üblichen Datentreibereinheiten über den Vielfachstecker an den Datenspeicher anzuschließen, so daß gegebenenfalls auch noch nachträglich bestehende Geräte dieser Art entsprechend auf Multiclock umgerüstet werden können.One advantage of the invention is, in a simple manner, just by exchanging the multiple plugs with the data memory connected to the data driver unit and connection of a special within the meaning of the invention designed data driver unit to allow any number of multiclock signals at any number of outputs this data driver unit can be offered. The multiclock signals can therefore be in the same Data memory such as the actual data words are stored and via the special data driver unit with built-in logic circuit, which in the context of the invention is also connected to the clock generator and controlled by this, these stored multiclock signals can be sent to the output of the driver unit can be generated and fed into the test object. According to the invention, such a device can with a conventional data driver unit with a large number of data outputs for test purposes with single clock control can be used, the same device can be used with an exchanged special data driver unit with correspondingly reduced data outputs, but operated with additional multiclock signals will. For normal test purposes, two to four multiclock signals are usually sufficient, the amount of data storage available such a word generator is therefore used for the simultaneous generation of multiclock signals only reduced by about two to four exits. The device itself is used to generate multiclock signals nothing to change, it is just an additional special data driver unit instead of the usual data driver units to be connected to the data memory via the multiple plug, so that if necessary Devices of this type that still exist at a later date can be converted accordingly to Multiclock.

Die Erfindung wird im folgenden anhand schematischer Zeichnungen an einem Ausführungsbeispiel näher erläutert.The invention is explained in more detail below with reference to schematic drawings of an exemplary embodiment explained.

F i g. 1 zeigt perspektivisch die Gesamtansicht eines Tischgerätes 1 zum Erzeugen von digitalen Datenworten in einer durch ein Taktsignal vorbestimmten Reihenfolge, das im Sinne der Erfindung gleichzeitig auch zur Erzeugung von Multiclock-Signalen geeignet ist.F i g. 1 shows, in perspective, the overall view of a table-top device 1 for generating digital data words in an order predetermined by a clock signal, which in the sense of the invention also occurs at the same time is suitable for generating multiclock signals.

F i g. 2 zeigt das zugehörige Prinzipschaltbild.F i g. 2 shows the associated basic circuit diagram.

Das Gerät 1 enthält einen Datenspeicher 2 von beispielsweise 32 bit Speicherumfang, in welchen über Tasten 3 beliebige Datenworte eingebbar und speicherbar sind. Die Ausgänge 4 dieses Datenspeichers führen zu Vielfachsteckern 5, an welche über entsprechende Stckkerkupplungen 6 Datentreibereinheiten 7 anschließbar sind, an deren Ausgängen 8 die im Datenspeicher abgespeicherten Datenworte zur Verfugung stehen. Die Ausgänge 8 können über kurze Leitungen mit den Test-The device 1 contains a data memory 2 of, for example, a 32-bit memory size, in which via keys Any 3 data words can be entered and saved. The outputs 4 of this data memory lead to Multiple plugs 5, to which 6 data driver units 7 can be connected via corresponding connector couplings are, at whose outputs 8 the data words stored in the data memory are available. the Outputs 8 can be connected to the test

objekt verbunden werden. Jm Cjerät I ist auUerdem noch ein Taktgenerator 9 vorgesehen, der den Datenspeicher 2 steuert und der mit einem Anschluß 10 verbunden ist, an welchem ein getrennter Takttreiber 11 anschüeßbar ist, dessen Ausgang 12 ebenfalls mit dem Testobjekt verbindbar istobject to be connected. Jm Cjerat I is also a clock generator 9 is also provided, which stores the data 2 controls and which is connected to a connection 10 to which a separate clock driver 11 is connected, the output 12 also with the Test object is connectable

F i g. 2 zeigt, wie im Sinne der Erfindung eine übliche Datentreibereinheit 7, die normalerweise nur die aus dem Datenspeicher 2 über den Stecker 5,6 zugeführten Datensignale an die Datenausgänge 8 abgibt, durch eine einfache Logikschaltung 13 so abgeändert werden kann, daß an einigen der Ausgänge anstelle eines Datensignals ein entsprechendes Multidock-Signal abgegeben wird. In dem Ausführungsbeispiel nach F i g. 2 sind zwei der vorgesehenen Ausgänge zu solchen Multiclock-Si- t5 gnal-Ausgängen 14 und 15 ergänzt, die restlichen Ausgänge 8, bei einem üblichen achtpoligen Vielfachstecker also die restlichen sechs Ausgänge, von denen der Obersichtlichkeit halber aber nur drei dargestellt sind, werden in üblicher Weise als Datenausgänge benutzt. Die logische Schaltung 13 besteht aus zwei einfachen UND-Schaltungen 16 und 17, die in dem gezeigte- Ausführungsbeispiel über einen zusätzlichen Steckkontakt 18 des Steckers 5, 6 mit dem Taktgenerator 9 verbunden ist. Der Kontakt 18 kann entweder als zusätzlicher Kontaktstift vorgesehen sein oder es kann einer der schon zur Verfügung stehenden Kontaktstifte des Vielfachsteckers hierzu benutzt werden. Die UND-Schaltungen 16 und 17 stehen außerdem über zwei der zur Verfügung stehenden Anschlüsse 19 und 20 des Steckers 5, 6 mit dem Datenspeicher 2 in Verbindung und an den diesen Speicherausgängen 19 und 20 zugeordneten Stellen des Datenspeichers 2 sind die das gewünschte Multiclock-Signal bestimmenden Daten eingegeben und abgespeichert. Die Ausgänge der UND-Schaltungen 16 und 17 können über Schalter 21,22 entweder direkt zu den Ausgängen 14, 15 durchgeschaltet werden oder über Inverter 23 mit umgekehrter Polarität.F i g. 2 shows how a conventional one within the meaning of the invention Data driver unit 7, which normally only consists of the data memory 2 supplied via the connector 5,6 Transmits data signals to the data outputs 8, can be modified by a simple logic circuit 13 so that that a corresponding multidock signal is emitted at some of the outputs instead of a data signal will. In the embodiment according to FIG. 2 are two the intended outputs to such multiclock Si- t5 gnal outputs 14 and 15 added, the remaining outputs 8, with a common eight-pin multiple plug, the remaining six outputs, of which the clarity but only three shown are used in the usual way as data outputs. the logic circuit 13 consists of two simple AND circuits 16 and 17, which in the exemplary embodiment shown have an additional plug contact 18 of the plug 5, 6 is connected to the clock generator 9. The contact 18 can either be used as an additional contact pin be provided or it can be one of the already available contact pins of the multiple plug can be used for this. The AND circuits 16 and 17 are also available via two of the standing connections 19 and 20 of the plug 5, 6 with the data memory 2 in connection and to the The locations of the data memory 2 assigned to these memory outputs 19 and 20 are the desired multiclock signal defining data entered and saved. The outputs of the AND circuits 16 and 17 can either be switched through directly to the outputs 14, 15 via switches 21, 22 or via inverter 23 with reverse polarity.

Im Datenspeicher 2 sind also bei Anschluß einer Daientrciberein";ieit 7 im Sinne des dargestellten Ausführungsbeispiels einerseits die eigentlichen Datenworte abgespeichert und gleichzeitig auch noch entsprechende Multiclock-Signale, die in vorbestimmter Beziehung zu den eingegebenen Datenworten stehen und es ermöglichen, zu vorbestimmten Zeitpunkten im Testobjekt entsprechende Taktimpulse einzuspeisen, und zwar in Zuordnung zu den gleichzeitig erzeugten Datenworten. Wird über den Ausgang 19 oder 20 ein so abgRSpeichertes Multiclock-Signal an die UND-Schaltung 16 oder 17 abgegeben, so wird nach gleichzeitigem Auftreten des fortlaufend erzeugten Taktsignals aus dem Taktgenerator £ am Ausgang 14 bzw. 15 das gewünschte Multiclock-Signal abgegeben, und zwar je nach Stellung der Schalter 21 bzw. 22 in gleicher oder umgekehrter Polarität wie das eigentliche Taktsignal.In the data memory 2, when a data driver is connected, there are "; ieit 7 in the sense of the illustrated embodiment, on the one hand, the actual data words stored and at the same time also corresponding multiclock signals that are in a predetermined relationship to the entered data words and make it possible at predetermined times in the test object feed corresponding clock pulses, specifically in association with the data words generated at the same time. If a multiclock signal stored in this way is sent to AND circuit 16 via output 19 or 20 or 17 is output, after the simultaneous occurrence of the continuously generated clock signal from the clock generator £ the desired multiclock signal output at output 14 or 15, depending on the position the switch 21 or 22 in the same or opposite polarity as the actual clock signal.

Wenn keine Multiclock-Signale für Testzwecke nötig sind, werden an die Vielfachstecker 5 nur übliche Datentreibereinheiten ohne der zusätzlichen Logikschaltung 13 angeschlossen, das Gerät kann dann also in üblicher Weise für Testzwecke an Schaltungen mit Einfach-Taktsteuerung benutzt werden. Soll eine gleichzeitige Multiclocksteuerung durchgeführt werden, wie dies für Schaltungen mit Mikroprozessoren nötig ist, wird einfach durch Auswechseln der Datentreibereinheit und Krsatz durch eine spezielle Daientreibereinheit 7 nach « F i g. 2 ein Teil der Ausgänge als Multiclock-Signale benutzt. Im allgemeinen genügen etwa nur zwei bis höchstens vier Multiclock-Ausgänge für die meisten Testy.wecke. Unier Umständen konnten jedoch auch noch mehrere Ausgänge der Datentreibereinheit 7 zu MuUiclock-Ausgängen umfunktioniert werden, im Extremfall also beispielsweise alle acht zur Verfügung stehenden Ausgänge des Vielfachsteckers 6.If no multiclock signals are required for test purposes, only conventional data driver units are connected to the multiple plugs 5 connected without the additional logic circuit 13, the device can then be used in the usual Can be used for test purposes on circuits with single clock control. Should a simultaneous multiclock control as is necessary for circuits with microprocessors becomes simple by exchanging the data driver unit and Krsatz with a special data driver unit 7 according to « F i g. 2 some of the outputs are used as multiclock signals. In general, only about two to at most are sufficient four multiclock outputs for most testing purposes. Unier circumstances could, however, also several outputs of the data driver unit 7 to MuUiclock outputs be converted, in extreme cases, for example, all eight available Outputs of the multiple connector 6.

Hierzu 1 Blatt Zeichnungen1 sheet of drawings

Claims (2)

Patentansprüche:Patent claims: 1. Gerät zum Erzeugen von digitalen Datenworten mit einem Taktgenerator und einem eingegebene Datenworte speichernden Datenspeicher, an dessen Ausgänge über mindestens einen Vielfachstekker vom Gerät getrennte Datentreibereinheiten anschlieObar sind, dadurch gekennzeichnet, daß mindestens eine Datentreibereinheit (7) durch eine Logikschaltung (13, 16, 17) ergänzt ist, deren erster Eingang mit mindestens einem der Datenausgänge (19, 20) des Datenspeichers (2) und deren zweiter Eingang (18) mit dem externe Taktimpulse erzeugenden Ausgang (10) des Taktgenerators (9) verbunden ist, so daß an mindestens einem mit der Logikschaltung (13, 16, 17) verbundenen Ausgang (14,15) dieser Datentreibereinheit (7) datenwortabhängige Takiinjpulse (Multiclock-Signale) erzeugbar sind,1. Device for generating digital data words with a clock generator and an input Data memory storing data words, at the outputs of which have at least one multiple connector Data driver units separate from the device can be connected are, characterized in that at least one data driver unit (7) through a logic circuit (13, 16, 17) is added, the first input of which with at least one of the data outputs (19, 20) of the data memory (2) and its second input (18) with the external clock pulses generating output (10) of the clock generator (9) is connected so that at least one with the Logic circuit (13, 16, 17) connected output (14, 15) of this data driver unit (7) data word-dependent Takiinj pulses (multiclock signals) can be generated are, 2. Gerät nach Anspruch 1, dadurch gekennzeichnet, daß mindestens einem der die datenwortabhängigen Taktimpulse abgebenden Ausgängen (14, 15) der Datentreibereinheit (7) ein Schalter (21,22) zum Umschalten der Polarität der abgegebenen Taktimpulse zugeordnet ist2. Apparatus according to claim 1, characterized in that at least one of the data word-dependent Outputs (14, 15) of the data driver unit (7) which emit clock pulses, a switch (21, 22) for Switching the polarity of the clock pulses emitted is assigned
DE19813131528 1981-08-08 1981-08-08 Device for generating digital data words Expired DE3131528C2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19813131528 DE3131528C2 (en) 1981-08-08 1981-08-08 Device for generating digital data words

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19813131528 DE3131528C2 (en) 1981-08-08 1981-08-08 Device for generating digital data words

Publications (2)

Publication Number Publication Date
DE3131528A1 DE3131528A1 (en) 1983-02-24
DE3131528C2 true DE3131528C2 (en) 1985-04-18

Family

ID=6138967

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19813131528 Expired DE3131528C2 (en) 1981-08-08 1981-08-08 Device for generating digital data words

Country Status (1)

Country Link
DE (1) DE3131528C2 (en)

Also Published As

Publication number Publication date
DE3131528A1 (en) 1983-02-24

Similar Documents

Publication Publication Date Title
DE2812396C2 (en)
EP0063650B1 (en) Test system
DE3004827C2 (en) Data processing system
DE69003891T2 (en) Printed circuit board test device and its application for testing printed circuit boards in the form of a multiplex demultiplexer for numerical signals.
DE2646163B2 (en) Circuit arrangement for replacing incorrect information in memory locations of a non-changeable memory
DE2607842C2 (en)
WO1987002766A2 (en) Device for measuring uv-radiation
DE2442066A1 (en) CONTROL SYSTEM FOR ELECTRICAL DEVICES
DE3247801C2 (en)
EP0114268A2 (en) Modular circuit
DE1424747B2 (en) EXPANDABLE DIGITAL DATA PROCESSING SYSTEM
EP0186040A1 (en) Integrated semiconductor memory
EP0371317A2 (en) Light barrier safety device
EP0214508B1 (en) Integrated semiconducteur memory
DE3131528C2 (en) Device for generating digital data words
DE3219900A1 (en) COMPUTER INTERFACE
DE3247910A1 (en) Circuit arrangement for data storage in motor vehicles
DE19607101A1 (en) Electronic device and device for data transmission between two identical electronic devices
DE4328932C2 (en) Method and device for remote polling of measuring points
DE1806172A1 (en) Priority switching
DE2234982A1 (en) EXPANDER CIRCUIT FOR A PROGRAMMABLE CONTROL UNIT
DE2857623C2 (en) TIMING CONTROL ARRANGEMENT
DE10223167B4 (en) Method and device for testing memory units in a digital circuit
DE3028778C2 (en) Decoder
DE69120054T2 (en) OUTPUT MANAGEMENT CIRCUIT FOR PROGRAMMABLE CONTROL

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
D2 Grant after examination
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee