DE2753535C3 - Method for time error correction of video signals and device for carrying out this method - Google Patents

Method for time error correction of video signals and device for carrying out this method

Info

Publication number
DE2753535C3
DE2753535C3 DE19772753535 DE2753535A DE2753535C3 DE 2753535 C3 DE2753535 C3 DE 2753535C3 DE 19772753535 DE19772753535 DE 19772753535 DE 2753535 A DE2753535 A DE 2753535A DE 2753535 C3 DE2753535 C3 DE 2753535C3
Authority
DE
Germany
Prior art keywords
delay
stage
signal
video
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE19772753535
Other languages
German (de)
Other versions
DE2753535A1 (en
DE2753535B2 (en
Inventor
Erich Birk
Michael Obremski
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Grundig EMV Elektromechanische Versuchsanstalt Max Grundig GmbH
Original Assignee
Grundig EMV Elektromechanische Versuchsanstalt Max Grundig GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Grundig EMV Elektromechanische Versuchsanstalt Max Grundig GmbH filed Critical Grundig EMV Elektromechanische Versuchsanstalt Max Grundig GmbH
Priority to DE19772753535 priority Critical patent/DE2753535C3/en
Publication of DE2753535A1 publication Critical patent/DE2753535A1/en
Publication of DE2753535B2 publication Critical patent/DE2753535B2/en
Application granted granted Critical
Publication of DE2753535C3 publication Critical patent/DE2753535C3/en
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/93Regeneration of the television signal or of selected parts thereof
    • H04N5/95Time-base error compensation
    • H04N5/953Time-base error compensation by using an analogue memory, e.g. a CCD shift register, the delay of which is controlled by a voltage controlled oscillator

Description

Die Erfindung bezieht sich auf ein Verfahren zur Zeitfehlerkorrektur von Videosignalen sowie auf eine Vorrichtung zur Durchführung dieses Verfahrens gemäß den Oberbegriffen der Ansprüche 1 bzw. 4.The invention relates to a method for timing error correction of video signals and to a Device for carrying out this method according to the preambles of claims 1 and 4, respectively.

Die von Bildsignalspeichern, insbesondere von Videorecordern, stammenden Videosignale sind aus den jo verschiedensten Gründen mit Zeitfehlern behaftet Bei Videorecordern können diese Zeitfehler beispielsweise durch Unzulänglichkeiten in der Positionierung der Abtastköpfe, durch Unregelmäßigkeiten im Antriebssystem sowie durch Banddehnung oder Bandverkürzung J5 verursacht werden.The video signals originating from image signal memories, in particular from video recorders, are from the jo has time errors for a variety of reasons by inadequacies in the positioning of the scanning heads, by irregularities in the drive system and by stretching or shortening the tape J5.

Grundsätzlich werden zwei Arten von Zeitfehlern unterschieden. Bei der ersten Art handelt es sich im wesentlichen um Phasensprünge, die durch den Übergang der Videoköpfe von Spur zu Spur verursacht werden. Bei der zweiten Art der Zeitfehler handelt es sich um solche, die durch Geschwindigkeitsunterschiede zwischen Aufnahme und Wiedergabe entstehen und beispielsweise auch auf eine zwischenzeitlich eingetretene Änderung der Bandlänge zurückzuführen sein können.Basically, a distinction is made between two types of timing errors. The first type is im mainly about phase jumps caused by the transition of the video heads from track to track will. The second type of time error is caused by speed differences arise between recording and playback and, for example, can also be attributed to a change in tape length that has occurred in the meantime can.

Zeitfehler sind vor allem dann hinderlich, wenn eine Mischung von Signalen aus unterschiedlichen Quellen erforderlich wird. Es sind bereits bestimmte Zeitfehlerkorrektoren bekannt, die jedoch stets mit aufwendigen w Schaltungen arbeiten.Time errors are particularly a hindrance when a Mixing of signals from different sources is required. Certain time error correctors are already known, but they are always complex w circuits are working.

Aus der US-PS 35 80 991 ist es bereits bekannt, ein Farbfernsehsignal mit einem Referenzsignal mit Horizontalfrequenz zu vergleichen und die Verzögerung in Abhängigkeit von dem sich dabei ergebenden Fehlersi-V) gnal über einen Oszillator zu steuern. Eine solche Regelung arbeitet mit einer gewissen Verzögerung und ist daher von Nachteil.From US-PS 35 80 991 it is already known to compare a color television signal with a reference signal with a horizontal frequency and to control the delay in dependence on the thereby resulting Fehlersi- V) gnal via an oscillator. Such a scheme works with a certain delay and is therefore a disadvantage.

Der Erfindung liegt die Aufgabe zugrunde, einThe invention is based on the object Verfahren bzw. eine Vorrichtung zu schaffen, das bzw.To create a method or a device that or

die einen hinreichend schnellen Ausgleich der obenthe a sufficiently quick compensation of the above beschriebenen Art von Zeitfehlern mit einfachendescribed type of timing errors with simple

Mitteln ermöglicht.Funds made possible.

Zur Lösung der Aufgabe werden erfindungsgemäß die mit den kennzeichnenden Merkmalen der Ansprüht i-he 1 bzw. 4 beschriebenen Maßnahmen vorgesehen.In order to achieve the object, the measures described with the characterizing features of claims 1 and 4 are provided according to the invention.

Durch die zusätzlich vorhandene vorgeschaltete erste Verzögerungsleitung mit fester bzw. fest einstellbarer Verzögerung wird eine Vorausregelung ermöglicht, soDue to the additional upstream first delay line with fixed or fixed adjustable Delay, advance regulation is made possible, see above

daß die Regelung bereits voll wirksam ist, wenn das in der ersten Verzögerungsleitung mit fester Verzögerungszeit beispielsweise um eine volle Zeilenperiode verzögerte Videosignal am Eingang der steuerbaren Verzögerungsleitung eintrifftthat the regulation is already fully effective if that in the first delay line with a fixed delay time, for example by a full line period delayed video signal arrives at the input of the controllable delay line

Vorteilhafte Weiterbildungen der Gegenstände der Ansprüche 1 bzw. 4 ergeben sich aus den Ansprüchen 2 und 3 bzw. 5 bis 11.Advantageous developments of the subjects of claims 1 and 4 result from claims 2 and 3 or 5 to 11.

Die Erfindung wird nachfolgend anhand des in der Zeichnungsfigur dargestellten Blockschaltbildes beispielsweise erläutert.The invention is explained below with reference to the block diagram shown in the drawing figure, for example explained.

Das am Eingang 10 ankommende FBAS-Signal wird zunächst einer Verzögerungsleitung 11 mit fester bzw. fest einstellbarer Verzögerungszeit zugeführt und gelangt dann über eine bezüglich ihrer Verzögerungszeit steuerbare zweite Verzögerungsleitung 12, deren Funktion nachfolgend näher erläutert wird, an den Ausgang 13.The FBAS signal arriving at input 10 is first transmitted to a delay line 11 with a fixed or permanently adjustable delay time and then passes through a with respect to its delay time controllable second delay line 12, the function of which will be explained in more detail below, to the Exit 13.

Eine erste Impulsabtrennstufe 14 ist ebenfalls mit dem Eingang 10 verbunden. In ihr werden die horizontal- und vertikalfrequenten Synchronsignale aus dem am Eingang 10 anstehenden FBAS-Signal gewonnen. Die vertikalfrequenten Synchronsignale stehen an ihrem einen Ausgang 15 und die horizontalfrequenten Synchronsignale an ihrem anderen Ausgang 16 zur Verfügung.A first pulse separation stage 14 is also connected to the input 10. In it the horizontal and vertical frequency sync signals obtained from the composite signal present at input 10. the vertical-frequency synchronous signals are at one output 15 and the horizontal-frequency Synchronization signals are available at their other output 16.

Ganz Entsprechendes geschieht mit einem FBAS-Referenzsignal, das an einem zweiten Eingang 17 der Vorrichtung zur Verfugung steht und bei dem es sich beispielsweise um ein ganz normales Fernsehbildsignal handeln kann, das sowohl auf dem Funkwege empfangen sein als auch von einer anderen Signalquelle stammen kann. Selbstverständlich können hier auch von einem Taktgeber kommende Synchronimpulse eingegeben werden. Wichtig ist jedoch, daß die Eingabe « normengerecht erfolgt, damit Übereinstimmung der Zeilen gewährleistet ist.The same thing happens with a composite video reference signal, which is available at a second input 17 of the device and in which it is For example, it can be a completely normal television image signal that can be received by radio as well as from another signal source. Of course you can also use synchronizing pulses coming into a clock can be entered. It is important, however, that the input « Done in accordance with standards, so that the lines are consistent.

In einer zweiten Impulsabtrennstufe 18 werden die Synchronimpulse des am Eingang 17 der Vorrichtung anstehenden Referenzsignals aus dem FBAS-Signal gewonnen. Am einen Ausgang 19 der zweiten Impulsabtrennstufe 18 stehen die vertikalfrequenten Synchronimpulse und am anderen Ausgang 20 die horizontalfrequenten Synchronimpulse an.In a second pulse separation stage 18, the sync pulses at the input 17 of the device pending reference signal obtained from the composite signal. At one output 19 of the second Pulse separation stage 18 are the vertical-frequency synchronizing pulses and at the other output 20 the horizontal-frequency synchronizing pulses.

Darüber hinaus kann aus den am Ausgang 20 der zweiten Impulsabtrennstufe 18 anstehenden horizontalfrequenten Synchronimpulsen sowie den am Ausgang 19 dieser Stufe anstehenden vertikalfrequenten Synchronimpulsen mit einer an sich bekannten Schaltung 29 eine Vollbild-Erkennung (beispielsweise mit einer w Frequenz von 25 Hz) abgeleitet werden, deren Signale dann an die Servo-Einrichtung weitergegeben werden.In addition, the horizontal frequencies present at the output 20 of the second pulse separation stage 18 can be used Synchronous pulses and the vertical-frequency synchronous pulses present at the output 19 of this stage with a circuit 29 known per se a full image recognition (for example with a w Frequency of 25 Hz), whose signals are then passed on to the servo device.

Mit den Ausgangssignalen V und H der ersten Impulsabtrennstufe 14 wird eine weitere Vollbild-Erkennungsstufe 32 angesteuert Diese Stufe kann ebenso von den Ausgangssignalen H und V an den Ausgängen der dritten Impulsstufe 25 angesteuert werden. Mit den Ausgangssignalen der beiden Vollbilderkennungsstufen 29 und 32 kann in einem dritten Phasenvergleicher 30 in an sich bekannter Weise ein Fehlersignal gebildet werden, das über eine Schaltung 31 eine Lagengeberimpulsverzögerung bewirkt und damit eine grobe Phasenübereinstimmung des Referenzsignals zu dem wiedergegebenen Signal herbeiführtA further frame recognition stage 32 is controlled with the output signals V and H of the first pulse separation stage 14. This stage can also be controlled by the output signals H and V at the outputs of the third pulse stage 25. With the output signals of the two frame recognition stages 29 and 32, an error signal can be formed in a third phase comparator 30 in a manner known per se, which causes a position encoder pulse delay via a circuit 31 and thus brings about a rough phase match between the reference signal and the reproduced signal

Die an den Ausgängen 16 und 20 der ersten bzw. zweiten Impulsabtrennstufe 14 bzw. 18 anstehenden horizontalfrequenten Synchronimpulse werden zwei getrennten Eingängen eines ersten Phasenvergleichers 21 zugeführt, an dessen Ausgang 22 ein in seiner Größe vom zeitlichen Versatz der beiden horizontalfrequenten Synchronimpulse abhängiges Fehlersignal ansteht das entweder direkt oder über einen Verstärker 23, der auch als regelbarer Verstärker ausgebildet sein kann, einem VC-Oszillator 24 zugeführt wird, der dann seinerseits die Verzögerungszeit der bereits erwähnten steuerbaren Verzögerungsleitung 12 beeinflußt.The pending at the outputs 16 and 20 of the first and second pulse separation stage 14 and 18, respectively Horizontal-frequency synchronizing pulses are two separate inputs of a first phase comparator 21 supplied, at the output 22 of which is a magnitude of the time offset of the two horizontal frequencies Synchronous pulse dependent error signal is available either directly or via an amplifier 23, which also can be designed as a controllable amplifier, a VC oscillator 24 is fed, which then in turn influences the delay time of the already mentioned controllable delay line 12.

Durch die oben geschilderten Maßnahmen wird erreicht, daß die Verzögerungszeit der steuerbaren Verzögerungsleitung 12 jeweils in Abhängigkeit vom Zeitfehler des Videosignals gegenüber einem Referenzsignal beeinflußt und der Fehler damit ausgeregelt wird.The measures outlined above ensure that the delay time of the controllable Delay line 12 in each case as a function of the timing error of the video signal with respect to a reference signal influenced and the error is thus corrected.

Die im Hinblick auf eine Drop-Out-Kompensation ohnehin vorhandene Verzögerungsleitung 11 mit fester bzw. fest einstellbarer Verzögerung ermöglicht eine Vorausregelung, so daß die Regelung bereits voll wirksam ist wenn das in der Verzögerungsleitung 11 beispielsweise um eine volle Zeilenperiode verzögerte Videosignal am Eingang der steuerbaren Verzögerungsleitung 12 eintrifftThe delay line 11, which is already present with a view to a drop-out compensation, is more solid or a fixed adjustable delay enables a pre-regulation, so that the regulation is already full is effective when the delayed in the delay line 11, for example, by a full line period Video signal at the input of the controllable delay line 12 arrives

Eine weitere Verbesserung des Regelverhaltens läßt sich dadurch erzielen, daß aus dem — in den Verzögerungsleitungen 11 und 12 verzögerten — Video-Ausgangssignal in einer dritten Impulsabtrennstufe 25 nochmals die horizontalfrequenten Synchronimpulse abgegriffen und dann in einem zweiten Phasenvergleicher 26 mit den horizontalfrequenten Synchronimpulsen am Ausgang 20 der zweiten Impulsabtrennstufe 18 verglichen werden. Das am Ausgang 27 des zweiten Phasenvergleichers 26 anstehende Fehlersignal wird einem Regeleingang 28 des regelbaren Verstärkers 23 zugeführt und auf diese Weise je nach Notwendigkeit eine Verstärkung bzw. Schwächung des dem VC-Oszillator 24 zugeführten Fehlersignals erreicht. A further improvement in the control behavior can be achieved in that from the - in the Delay lines 11 and 12 delayed video output in a third pulse separation stage 25 again tapped the horizontal-frequency sync pulses and then in a second Phase comparator 26 with the horizontal-frequency synchronizing pulses at the output 20 of the second pulse separation stage 18 can be compared. The error signal present at the output 27 of the second phase comparator 26 is fed to a control input 28 of the controllable amplifier 23 and in this way depending on Necessity for an amplification or weakening of the error signal fed to the VC oscillator 24 is achieved.

Hierzu 1 Blatt Zeichnungen1 sheet of drawings

Claims (11)

Patentansprüche:Patent claims: 1. Verfahren zur Zeitfehlerkorrektur von Videosignalen, vorzugsweise von Bildspeichergeräten kommenden Videosignalen, wobei die für eine Synchronisation verwertbaren unverzögerten Impulse des unverzögerten Videosignals aus diesem abgetrennt und in einem ersten Phasenvergleich mit entsprechenden Impulsen eines Referenzsignals verglichen werden, wobei das sich ergebende Fehlersignal einem Stellglied zugeführt wird, durch das die Verzögerung entsprechend gesteuert wird, dadurch gekennzeichnet, daß das Videosignal in einer der erwähnten steuerbaren Verzögerungsstufe (12) vorgeschalteten ersten Verzögerungsstufe um einen festen Betrag von mindestens einer ganzen Zeilenperiode verzögert wird.1. Method for time error correction of video signals, preferably from image storage devices incoming video signals, with the undelayed pulses of the undelayed video signal that can be used for synchronization from this separated and in a first phase comparison with corresponding pulses of a reference signal be compared, the resulting error signal being fed to an actuator that the delay is controlled accordingly, characterized in that the video signal in one of the aforementioned controllable delay stage (12) upstream of the first delay stage by a fixed amount of at least a whole line period is delayed. 2. Verfahren nach Anspruch 1, dadurch gekennzeichnet, daß die gesteuerte Verzögerung der zweiten Verzögerungsstufe (12) dadurch nachgeregelt wird, daß für die Synchronisierung verwertbare Impulse aus dem bereits verzögerten Videoausgangssignal abgetrennt und mit für die Synchronisierung geeigneten Referenzsignalen verglichen werden sowie daß das so erhaltende Fehlersignal zusätzlich zur Steuerung der zweiten Verzögerungsstufe (12) verwendet wird.2. The method according to claim 1, characterized in that the controlled delay of the second delay stage (12) is readjusted that usable for the synchronization Pulses are separated from the already delayed video output signal and compared with reference signals suitable for synchronization and that the error signal obtained in this way is also used to control the second delay stage (12). 3. Verfahren- nach Anspruch I oder 2, dadurch gekennzeichnet, daß durch einen an sich bekannten zusätzlichen Phasenvergleich zwischen Ist- und Referenz-Signal eine Vollbild-Synchronisierung und ggf. eine PAL-richtige Synchronisierung erfolgt3. The method according to claim I or 2, characterized in that by a known per se additional phase comparison between the actual and reference signal, full-frame synchronization and if necessary, a PAL-correct synchronization takes place 4. Vorrichtung zur Durchführung des Verfahrens nach Anspruch 1 mit einer steuerbaren Verzögerungsleitung für Videosignale, wobei ein erster Phasenvergleicher vorhanden ist, dem die für eine Synchronisation verwertbaren unverzögerten, aus dem Video-Eingangssignal abgetrennten Impulse sowie entsprechende Impulse eines Referenzsignals zuführbar sind und an dessen Ausgang das sich ergebende Fehlersignal abgreifbar ist, wobei der Ausgang des ersten Phasenvergleichers mit dem Eingang eines VC-Oszillators verbunden ist, dessen Ausgang wiederum mit dem Steuereingang der in ihrer Verzögerung steuerbaren zweiten Verzögerungsleitung verbunden ist, dadurch gekennzeichnet, daß der steuerbaren zweiten Verzögerungsstufe (12) eine die Videosignale um einen festen Betrag von mindestens einer ganzen Zeilenperiode verzögernde erste Verzögerungsstufe (11) vorgeschaltet ist4. Apparatus for performing the method according to claim 1 with a controllable delay line for video signals, wherein a first Phase comparator is available, from which the instantaneous that can be used for synchronization pulses separated from the video input signal and corresponding pulses of a reference signal can be supplied and at the output of which the resulting error signal can be tapped, the The output of the first phase comparator is connected to the input of a VC oscillator whose The output is in turn connected to the control input of the second delay line whose delay can be controlled, characterized in that that the controllable second delay stage (12) one the video signals by a fixed amount of is connected upstream of at least one whole line period delaying first delay stage (11) 5. Vorrichtung nach Anspruch 4, dadurch gekennzeichnet, daß zwischen dem ersten Phasenvergleicher (21) und dem VC-Oszillator (24) ein Verstärker (23) angeordnet ist5. Apparatus according to claim 4, characterized in that an amplifier between the first phase comparator (21) and the VC oscillator (24) (23) is arranged 6. Vorrichtung nach Anspruch 5, dadurch gekennzeichnet, daß es sich um einen regelbaren Verstärker (23) handelt.6. Apparatus according to claim 5, characterized in that it is a controllable amplifier (23) acts. 7. Vorrichtung nach einem der Ansprüche 4 bis 6, dadurch gekennzeichnet, daß zur Steuerung der Verzögerung in der zweiten Verzögerungsstufe (12) ein getakteter CCD-Speicher (charge-coupled device-Speicher) vorhanden ist.7. Device according to one of claims 4 to 6, characterized in that for controlling the Delay in the second delay stage (12) a clocked CCD memory (charge-coupled device memory) is available. 8. Vorrichtung nach einem der Ansprüche 4 bis 6, dadurch gekennzeichnet, daß zur steuerbaren zusätzlichen Verzögerung eine Eimer-Ketten-Schaltung mit gesteuerter Taktung vorhanden ist.8. Device according to one of claims 4 to 6, characterized in that the controllable additional delay a bucket chain circuit with controlled timing is available. 9. Vorrichtung nach einem der Ansprüche 5 bis 8, dadurch gekennzeichnet, daß einem ersten Eingang9. Device according to one of claims 5 to 8, characterized in that a first input einer zweiten Phasenvergleichsstufe (26) aus dem Video-Ausgangssignal abgetrennte, für die Synchronisierung verwertbare Impulse sowie dem zweiten Eingang der zweiten Phasenvergleichsstufe entsprechende Referenzsignale zuführbar sind und der Ausgang (27) dieser zweiten Phasenvergleichsstufe (26) mit dem Regeleingang (28) des regelbaren Verstärkers (23) verbunden ista second phase comparison stage (26) separated from the video output signal and usable for synchronization pulses and the second Appropriate reference signals can be fed to the input of the second phase comparison stage and the Output (27) of this second phase comparison stage (26) with the control input (28) of the controllable Amplifier (23) is connected 10. Vorrichtung nach einem der Ansprüche 4 bis 9, dadurch gekennzeichnet, daß einer an sich bekannten Stufe zur Vollbild-Erkennung (29, 32) die aus einer Impulsabtrennstufe (18, 21, 26) gewonnenen horizontal- bzw. vertikalfrequenten Impulse zuführbar sind.10. Device according to one of claims 4 to 9, characterized in that a stage known per se for full image recognition (29, 32) is the a pulse separation stage (18, 21, 26) obtained horizontal or vertical frequency pulses can be fed. 11. Vorrichtung nach einem der Ansprüche 1 bis 10, dadurch gekennzeichnet, daß eine durch ein Ausgangssignal einer weiteren Phasenvergleichsstufe (30) regelbare Lagengeberverzögerungsstufe (31) vorhanden ist11. Device according to one of claims 1 to 10, characterized in that one by a Output signal of a further phase comparison stage (30), adjustable position encoder delay stage (31) is available
DE19772753535 1977-12-01 1977-12-01 Method for time error correction of video signals and device for carrying out this method Expired DE2753535C3 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19772753535 DE2753535C3 (en) 1977-12-01 1977-12-01 Method for time error correction of video signals and device for carrying out this method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19772753535 DE2753535C3 (en) 1977-12-01 1977-12-01 Method for time error correction of video signals and device for carrying out this method

Publications (3)

Publication Number Publication Date
DE2753535A1 DE2753535A1 (en) 1979-06-07
DE2753535B2 DE2753535B2 (en) 1979-09-27
DE2753535C3 true DE2753535C3 (en) 1980-06-12

Family

ID=6025063

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19772753535 Expired DE2753535C3 (en) 1977-12-01 1977-12-01 Method for time error correction of video signals and device for carrying out this method

Country Status (1)

Country Link
DE (1) DE2753535C3 (en)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5570907A (en) * 1978-11-18 1980-05-28 Olympus Optical Co Ltd Correction system for time axis
JPS5614787A (en) * 1979-07-18 1981-02-13 Sony Corp Video signal reproduction system
JPS60142859U (en) * 1984-02-29 1985-09-21 パイオニア株式会社 Time base correction circuit
EP0390226A1 (en) * 1984-07-31 1990-10-03 Yamaha Corporation Jitter absorption circuit

Also Published As

Publication number Publication date
DE2753535A1 (en) 1979-06-07
DE2753535B2 (en) 1979-09-27

Similar Documents

Publication Publication Date Title
DE2520491B2 (en) SYSTEM AND PROCEDURE FOR COMPENSATING TIME ERRORS IN VIDEO-LIKE INFORMATION SIGNALS
DE2743474C2 (en)
DE3333019A1 (en) SYNCHRONIZER CIRCUIT
DE1923111B2 (en) IMAGE CORRECTION SYSTEM FOR USE DURING THE PLAYBACK OF A MODULATED PICTURE SIGNAL MIXED STORED ON A MAGNETIC RECORDING MEDIUM WITH PERIODIC SIGNAL INTERVALS
DE2742807A1 (en) ARRANGEMENTS FOR ELECTRONIC CORRECTION OF TIME-BASED ERRORS
DE2711952A1 (en) CONTROL DEVICE FOR THE DRIVE MOTOR OF A VIDEO RECORDER
DE2751022C2 (en) Video signal processing circuit for compensating for dropouts in a color video signal
DE60208254T2 (en) Data separation circuit
DE2753535C3 (en) Method for time error correction of video signals and device for carrying out this method
DE1412718B1 (en) Magnetic tape system for reproducing a recorded color television signal
DE3132978A1 (en) CIRCUIT FOR DETECTING PERIODICALLY RECURRING PULSES FROM A SEQUENCE OF PULSES
DE4137404C2 (en) Method of reducing noise
DE1412303C3 (en) Circuit arrangement for generating a television signal suitable for radio purposes from a composite television signal stored on magnetic tape
DE3002738C2 (en) Arrangement for separating television sync signals
DE3138247A1 (en) SYNCHRONOUS SIGNAL DETECTION CIRCUIT
DE1293822B (en) System for reproducing recorded color television signals with precise time base stability
DE4311480A1 (en) Switching device for digital signals
DE3026046C2 (en) Circuit arrangement for generating a time base error signal for a color television information reproducing apparatus
DE2736199C2 (en) Method and circuit arrangement for compensating for phase errors
DE3428301A1 (en) CIRCUIT ARRANGEMENT FOR GENERATING CLAMP PULSES
DE4308929C2 (en) PAL system chrominance signal processing circuit
DE3533703C2 (en)
DE2813206C2 (en) Arrangement for determining speed errors in signals picked up from a recording medium
DE3729235A1 (en) METHOD FOR RECOVERING BINARY INFORMATION FROM A NOISE-BASED BANDBAND SIGNAL, AND ARRANGEMENT
DE1462659A1 (en) Optimal search filter

Legal Events

Date Code Title Description
OAP Request for examination filed
OD Request for examination
C3 Grant after two publication steps (3rd publication)
8320 Willingness to grant licences declared (paragraph 23)
8339 Ceased/non-payment of the annual fee