DE2740797C3 - Maximum value display device of the pulse length for a time stage for setting the duty cycle of a square wave - Google Patents

Maximum value display device of the pulse length for a time stage for setting the duty cycle of a square wave

Info

Publication number
DE2740797C3
DE2740797C3 DE19772740797 DE2740797A DE2740797C3 DE 2740797 C3 DE2740797 C3 DE 2740797C3 DE 19772740797 DE19772740797 DE 19772740797 DE 2740797 A DE2740797 A DE 2740797A DE 2740797 C3 DE2740797 C3 DE 2740797C3
Authority
DE
Germany
Prior art keywords
display device
maximum value
value display
square wave
time stage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE19772740797
Other languages
German (de)
Other versions
DE2740797A1 (en
DE2740797B2 (en
Inventor
Ing.(Grad.) Wolfgang 6729 Maximiliansau Stiehl
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Priority to DE19772740797 priority Critical patent/DE2740797C3/en
Publication of DE2740797A1 publication Critical patent/DE2740797A1/en
Publication of DE2740797B2 publication Critical patent/DE2740797B2/en
Application granted granted Critical
Publication of DE2740797C3 publication Critical patent/DE2740797C3/en
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/01Details
    • H03K3/017Adjustment of width or dutycycle of pulses
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/156Arrangements in which a continuous pulse train is transformed into a train having a desired pattern
    • H03K5/1565Arrangements in which a continuous pulse train is transformed into a train having a desired pattern the output pulses having a constant duty cycle

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Pulse Circuits (AREA)
  • Measurement Of Unknown Time Intervals (AREA)
  • Measurement Of Predetermined Time Intervals (AREA)

Description

Bei der Anwendung von Impuls- und Funktionsgeneratoren wird oft ein Rechteckausgangssignal mit einstellbarem Tastverhältnis gefordert. Die Möglichkeit, das Tastverhältnis einzustellen, bietet eine nachgeschaltete einfache Zeitstufe, mit der die Impulsdauer unabhängig von der Impulsfolgefrequenz einstellbar ist. Wählt nun ein Benutzer dieser Einrichtung eine Impulsdauer, die größer ist als die Periodendauer der Rechteckspannung, so versagt die Schaltung, d. h. sie liefert keine Impulsfolgefrequenz mehr. Um ein einwandfreies Arbeiten der Schaltung zu überwachen, muß das Ausgangssignal mit einem Hilfsgerät, z. B. einem Kathodenstrahloszillographen, kontrolliert werden. When using pulse and function generators a square-wave output signal with an adjustable pulse duty factor is often required. The possibility, to set the pulse duty factor is provided by a downstream simple timer with which the pulse duration can be set independently of the pulse repetition frequency. If a user of this facility now selects one If the pulse duration is greater than the period of the square-wave voltage, the circuit fails, i.e. H. she no longer provides a pulse repetition frequency. To monitor that the circuit is working properly, the output signal must be connected to an auxiliary device, e.g. B. a cathode ray oscilloscope controlled.

Der Erfindung lag die Aufgabe zugrunde, eine Überwachung des möglichen Überschneidens der mittels der Zeitstufe eingestellten Impusldauer mit der Periodendauer des Rechtecksignals mit möglichst einfachen Mitteln zu erreichen.The invention was based on the object of monitoring the possible overlapping of the Pulse duration set by means of the time stage with the period duration of the square-wave signal with as much as possible simple means to achieve.

In der deutschen Auslegeschrift 22 44 955 wird eine Schaltungsanordnung zur Klassierung von Impulslängen beschrieben. Eine Schaltung nach der Figur 2 dieser Auslegeschrift könnte zur Lösung der vorstehenden Aufgabe unter Beschränkung auf zwei Stufen des in der bekannten Schaltung enthaltenen Schieberregisters dienen. Es müßten dazu jedoch die Ausgänge beider Stufen durch ein Gatter überwacht werden. Die Erfindung kommt wie anschließend zu sehen sein wird, demgegenüber mit einem einzigen Flip-Flop aus.The German Auslegeschrift 22 44 955 discloses a circuit arrangement for classifying pulse lengths described. A circuit according to FIG. 2 of this disclosure could be used to solve the above Task restricted to two levels of the shift register contained in the known circuit to serve. To do this, however, the outputs of both stages would have to be monitored by a gate. the In contrast, as will be seen below, the invention manages with a single flip-flop.

In der deutschen Offenlegungsschrift 23 44 152 ist ein Verfahren zur einstellbaren Verzögerung von Impulsen beschrieben. Eine entsprechende Schaltungsanordnung geht aus der Figur 1 dieser Offenlegungsschrift hervor.In the German Offenlegungsschrift 23 44 152 there is a method for the adjustable delay of pulses described. A corresponding circuit arrangement is shown in FIG. 1 of this laid-open specification.

ίο Dort sind ein Zeitglied und ein Flip-Flop miteinander kombiniert Entsprechend der dieser Schaltung zugrundeliegenden anderen Aufgabe ist bei ihr der Ausgang des Zeitgliedes an den Takteingang des Flip-Flops und die Eingangsrechteckschwingung an den Informationseingang des Flip-Flops gelegt Mit dieser Verbindungsweise ist die der Erfindung gestellte Aufgabe nicht zu lösen.ίο There are a timer and a flip-flop with each other combined According to the other task on which this circuit is based, it is the output the timing element to the clock input of the flip-flop and the input square wave to the information input of the flip-flop. With this type of connection, the object of the invention is not to be met to solve.

Eine Maximalwert-Anzeigevorrichtung der Impulslänge für eine Zeitstufe zur Einstellung des Tastverhältnisses einer Rechteckschwingung löst die vorstehend erwähnte Aufgabe gemäß der Erfindung dadurch, daß der Eingang der Zeitstufe mit dem Takteingang eines 1-Bit-Speichers verbunden ist, dessen Informationseingang am Ausgang der Zeitstufe liegt und der Ausgang des 1-Bit-Speichers ein Alarmsignal abgibt, wenn die an der Zeitstufe eingestellte Impulsdauer größer als die Periodendauer der Rechteckspannung istA maximum value display device of the pulse length for a time stage for setting the duty cycle a square wave achieves the above-mentioned object according to the invention in that the input of the timer is connected to the clock input of a 1-bit memory whose information input is at the output of the timer and the output of the 1-bit memory issues an alarm signal when the the pulse duration set for the timer is greater than the period duration of the square-wave voltage

Zweckmäßig wird als 1-Bit-Speicher ein D-Flip-Flop verwendet, dessen Takteingang mit dem Eingang und dessen D-Eingang mit dem Ausgang der Zeitstufe verbunden ist Als Zeitstafe bietet sich eine einstellbare monostabile Kippstufe (Monoflop) an.A D flip-flop is expediently used as the 1-bit memory, the clock input of which is connected to the input and whose D input is connected to the output of the timer. An adjustable timer is available monostable multivibrator (monoflop).

Der Signalausgang des D-Flip-Flops kann an eine akustische oder visuelle Anzeigeeinheit angeschlossen werden.The signal output of the D flip-flop can be connected to an acoustic or visual display unit will.

Die Erfindung wird durch eine Figur, die ein Ausführungsbeispiel als Blockschaltbild darstellt, verdeutlicht The invention is illustrated by a figure which shows an exemplary embodiment as a block diagram

Der Ausgang eines Rechteckgenerators 1 ist sowohlThe output of a square wave generator 1 is both

ίο mit dem Takteingang eines Monoflops 2 als auch mit dem Takteingang eines Flip-Flops 3 verbunden. Der Ausgang des bezüglich der Dauer seines instabilen Zustands einstellbaren Monoflops 2 ist mit dem D-Eingang des Flip-Flops 3 verbunden. Der gleicheίο with the clock input of a monoflop 2 as well as with connected to the clock input of a flip-flop 3. The outcome of the regarding the duration of its unstable The state-adjustable monoflop 2 is connected to the D input of the flip-flop 3. The same

■»5 Ausgang des Monoflops 2 führt das gewünschte Rechtecksignal mit einstellbarem Tastverhältnis. Das Flip-Flop 3 dient zur Überwachung der mit dem Monoflop 2 eingestellten Impulslänge in ihrem Verhältnis zur Periodendauer des vom Rechteckgenerator 1■ »5 output of monoflop 2 carries the desired Square wave signal with adjustable duty cycle. The flip-flop 3 is used to monitor with the Monoflop 2 set pulse length in relation to the period duration of the square wave generator 1

so abgegebene periodischen Rechtecksignals. Er gibt ein Ausgangssignal ab, wenn die Impulslänge größer wird als die Periodendauer. Das Ausgangssignal kann beispielsweise mit einer Anzeigelampe 4 sichtbar gemacht werden.periodic square wave signal emitted in this way. It emits an output signal when the pulse length increases than the period. The output signal can be made visible, for example, with an indicator lamp 4 be made.

Hierzu 1 Blatt Zeichnungen1 sheet of drawings

Claims (4)

Patentansprüche:Patent claims: !. Maximalwert-Anzeigevorrichtung der Impulslänge für eine Zeitstufe zur Einstellung des Tastverhältnisses einer Rechteckschwingung, dadurch gekennzeichnet, daß der Eingang der Zeitstufe (2) mit dem Takteingang eines 1-Bit-Speichers (3) verbunden ist, dessen Informationseingang am Ausgang der Zeitstufe (2) liegt und der Ausgang des 1-Bit-Speichers (3) ein Alarmsignal abgibt, wenn die an der Zeitstufe (2) eingestellte Impulsdauer größer als die Periodendauer der Rechteckspannung ist! Maximum value display device of the pulse length for a time stage for setting the Duty cycle of a square wave, thereby characterized in that the input of the timer (2) with the clock input of a 1-bit memory (3) is connected, the information input of which is at the output of the timer (2) and the output of the 1-bit memory (3) emits an alarm signal when the pulse duration set on the timer (2) is greater than the period of the square wave voltage 2. Maximalwert-Anzeigevorrichtung nach Anspruch 1, dadurch gekennzeichnet, daß als 1-Bit-Speicher (3) ein sogenanntes D-Flip-Flop verwendet ist2. Maximum value display device according to claim 1, characterized in that as 1-bit memory (3) a so-called D-flip-flop is used 3. Maximalwert-Anzeigevorrichtung nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß als Zeitstufe (2) ein einstellbares Monoflop dient3. Maximum value display device according to claim 1 or 2, characterized in that as Time stage (2) an adjustable monoflop is used 4. Maximalwert-Anzeigevorrichtung nach Anspruch 1 oder einem der folgenden, dadurch gekennzeichnet, daß der Ausgang des 1-Bit-Speichers (3) an eine akustische oder visuelle Anzeigeeinheit (4) angeschlossen ist4. Maximum value display device according to claim 1 or one of the following, characterized characterized in that the output of the 1-bit memory (3) is sent to an acoustic or visual display unit (4) is connected
DE19772740797 1977-09-09 1977-09-09 Maximum value display device of the pulse length for a time stage for setting the duty cycle of a square wave Expired DE2740797C3 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19772740797 DE2740797C3 (en) 1977-09-09 1977-09-09 Maximum value display device of the pulse length for a time stage for setting the duty cycle of a square wave

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19772740797 DE2740797C3 (en) 1977-09-09 1977-09-09 Maximum value display device of the pulse length for a time stage for setting the duty cycle of a square wave

Publications (3)

Publication Number Publication Date
DE2740797A1 DE2740797A1 (en) 1979-03-22
DE2740797B2 DE2740797B2 (en) 1980-09-25
DE2740797C3 true DE2740797C3 (en) 1981-07-30

Family

ID=6018594

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19772740797 Expired DE2740797C3 (en) 1977-09-09 1977-09-09 Maximum value display device of the pulse length for a time stage for setting the duty cycle of a square wave

Country Status (1)

Country Link
DE (1) DE2740797C3 (en)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2344152A1 (en) * 1973-09-01 1975-04-10 Bosch Fernsehanlagen Adjustable pulse delay method - has pulse of the same polarity derived from the front and rear flanks of the pulse to be delayed

Also Published As

Publication number Publication date
DE2740797A1 (en) 1979-03-22
DE2740797B2 (en) 1980-09-25

Similar Documents

Publication Publication Date Title
DE1950684C3 (en) Circuit arrangement for the comparison of two frequencies
DE3784043T2 (en) MULTI-LEVEL PATTERN DETECTOR FOR A SINGLE SIGNAL.
DE2621574C3 (en) Sphygmomanometer
DE2554192C3 (en) Setting device for an electronic clock
DE2740797C3 (en) Maximum value display device of the pulse length for a time stage for setting the duty cycle of a square wave
DE3505280A1 (en) DIGITAL FREQUENCY DETECTING
DE1955860A1 (en) Liquid scintillation counter
DE3717292C2 (en)
DE2543342A1 (en) CIRCUIT ARRANGEMENT AND METHOD OF MEASURING THE ACCURACY OF A TIMEPIECE
DE2313036A1 (en) SEMIANALOGUE DISPLAY DEVICE
DE3005396C2 (en) Circuit arrangement for obtaining a clock-bound signal
DE4021268A1 (en) PULSE DURATION MODULATION SIGNAL GENERATOR
DE2657404B2 (en) Control unit
EP1502189B1 (en) Method for determining priority-dependent computer time distribution in a priority-controlled multiprocess computing system
DE3836870A1 (en) Method of monitoring a watchdog timer which monitors a microprocessor, and device to implement the method
DE2419768A1 (en) Frequency divider with non-binary division ratio N - also contains binary frequency divider
DE2754256A1 (en) DEVICE FOR MEASURING PULSE-MODULATED WAVES
DE3422805C1 (en) Circuit arrangement for measuring the time difference between pulses
DE2906491A1 (en) Digital temp. display unit - uses different display intervals for respective sets of temp. information at different locations
AT234401B (en) Generator of an independent random sequence, especially a digital random sequence of binary pulses
AT240612B (en) Method and device for testing material and workpieces for compliance with manufacturing tolerances
DE1197256B (en) Device for determining statistical parameters of signals
DE1573893C (en) Circuit arrangement for the digital analysis of vibration processes
DE3149165A1 (en) Method for measuring the frequency of an alternating voltage
DE2804110B2 (en) Electronic clock

Legal Events

Date Code Title Description
OD Request for examination
C3 Grant after two publication steps (3rd publication)
8339 Ceased/non-payment of the annual fee