DE2723476C3 - - Google Patents
Info
- Publication number
- DE2723476C3 DE2723476C3 DE2723476C3 DE 2723476 C3 DE2723476 C3 DE 2723476C3 DE 2723476 C3 DE2723476 C3 DE 2723476C3
- Authority
- DE
- Germany
- Prior art keywords
- shift register
- output
- switch
- feedback shift
- zero state
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000003990 capacitor Substances 0.000 claims description 5
- 230000001808 coupling Effects 0.000 claims description 5
- 238000010168 coupling process Methods 0.000 claims description 5
- 238000005859 coupling reaction Methods 0.000 claims description 5
- 230000005540 biological transmission Effects 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 230000001419 dependent Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000002452 interceptive Effects 0.000 description 1
Description
Die Erfindung bezieht sich auf eine Anordnung zur Erzeugung von Ladeimpulsen zum Starten eines rückgekoppelten Schieberegisters bei Nullzustand am Ausgang aller Schieberegisterstufen.The invention relates to an arrangement for generating charging pulses for starting a feedback shift register with zero state at the output of all shift register stages.
Beim Prüfen von digitalen Übertragungsstrecken werden häufig Pseudo-Zufallsfolgen verwendet, die mit Hilfe von /i-stufigen rückgekoppelten Schieberegistern erzeugt werden. Die Rückkopplung wird meistens so gewählt, daß eine Bitfolge maximaler Länge entsteht Von den maximal möglichen 2" Varianten im /i-stufigen Schieberegister ist nur diejenige ausgeschlossen, bei der alle Schieberegisterstufen in den Nullzustand gesetzt sind, da das Schieberegister dann nicht starten bzw. keine weiteren Varianten bilden kann. Dieser verbotene Nullzustand tritt im normalen Betriebsfall nicht auf, kann aber zufällig beim Einschalten oder durch äußere Störimpulse entstehen. Für den praktischen Betrieb ist es notwendig, daß dieser störende Nullzustand durch eine automatische Startsicherung beseitigt wird.When testing digital transmission links, pseudo-random sequences are often used, with With the help of / i-stage feedback shift registers be generated. The feedback is usually chosen so that a bit sequence of maximum length is created Of the maximum possible 2 "variants in the / i-level The only shift register excluded is that in which all shift register stages are set to the zero state because the shift register then cannot start or form any further variants. This forbidden Zero state does not occur in normal operation, but can happen accidentally when switching on or by external Interfering impulses arise. For practical operation it is necessary that this disturbing zero state through an automatic start protection is eliminated.
Bei bekannten Schaltungen zur Startsicherung werden allen Ausgänge des n-stufigen Schieberegisters mit einer logischen Schaltung verbunden, die dann einen Startimpuls abgibt, wenn alle Schieberegisterstufen am Ausgang gleichzeitig den Nullzustand aufweisen.In known circuits for starting protection, all outputs of the n-stage shift register connected to a logic circuit which then emits a start pulse when all shift register stages are on Output simultaneously have the zero state.
Für Schieberegister mit mehr als 15 Schieberegisterstufen sowie für Taktfrequenzen von einigen 100 MHz ist diese Lösung ungünstig, da die Leitungen an den Schieberegisterausgängen störend wirken.For shift registers with more than 15 shift register stages as well as for clock frequencies of a few 100 MHz, this solution is unfavorable because the lines at the Have a disruptive effect on the shift register outputs.
Aufgabe der Erfindung ist es, eine Lösung anzugeben, die von der Anzahl der Schieberegisterstufen und der Taktfrequenz möglichst unabhängig ist.The object of the invention is to provide a solution that depends on the number of shift register stages and the Clock frequency is as independent as possible.
Ausgehend von einer Anordnung zur Erzeugung von Ladeimpulsen zum Starten eines rückgekoppelten Schieberegisters bei Nullzustand am Ausgang aller Schieberegisterstufen wird diese Aufgabe erfindungsgemäß dadurch gelöst, daß ein Rechteckspannungsgenerator vorgesehen ist, der bei Nullzustand am Ausgang aller Schieberegisterstufen über einen elektronischen Schalter mit dem Ladeeingang des rückgekoppelten Schieberegisters verbunden ist, und daß eine aus einem Breitbandverstärker, einer Kondensatorkopplung, einem Gleichrichter, einem Integrator und einem Niederfrequenzverstärker bestehende Kettenschaltung vorgesehen ist, deren Eingang mit dem Ausgang des rückgekoppelten Schieberegisters verbunden ist, deren Ausgang mit einem Steuereingang des Schalters verbunden ist und deren Ausgangssignal den Schalter öffnetBased on an arrangement for generating charging pulses to start a feedback Shift register with zero state at the output of all shift register stages, this task is according to the invention solved in that a square-wave voltage generator is provided, the zero state at the output of all shift register stages via an electronic switch with the loading input of the fed back Shift register is connected, and that one of a broadband amplifier, a capacitor coupling, a chain circuit consisting of a rectifier, an integrator and a low frequency amplifier is provided whose input is connected to the output of the feedback shift register, whose Output is connected to a control input of the switch and its output signal the switch opens
Bei der Erfindung wurde von der Erkenntnis ausgegangen, daß ein nicht gestartetes rückgekoppeltes Schieberegister ein wechselspannungsfreies Signal, ein gestartetes rückgekoppeltes Schieberegister dagegenThe invention was based on the knowledge that a non-started feedback Shift register an AC voltage-free signal, a started feedback shift register on the other hand
ein Wechselspannungssignal abgibt Die erfindungsgemäße Anordnung stellt diese beiden möglichen Zustände fest und liefert im ersten Falle Ladeimpulse.emits an alternating voltage signal. The arrangement according to the invention provides these two possible states fixed and delivers charging pulses in the first case.
Die erfindungsgemäße Anordnung ist einfach zu realisieren, da sie vorwiegend aus Niederfrequenz-Bau-The arrangement according to the invention is easy to implement because it consists primarily of low-frequency construction
is steinen bestehtis made of stones
Vorteilhaft ist es, wenn am Ausgang des Niederfrequenzverstärkers eine Anzeigeeinrichtung vorgesehen
ist
Anhand eines Ausführungsbeispiels wird die Erfindung nachstehend näher erläutertIt is advantageous if a display device is provided at the output of the low-frequency amplifier
The invention is explained in more detail below on the basis of an exemplary embodiment
Die Figur zeigt ein Ausführungsbeispiel der erfindungsgemäßen Anordnung.The figure shows an embodiment of the arrangement according to the invention.
Die Figur zeigt ein rückgekoppeltes Schieberegister 1 mit einem Ausgang 2 und einem Ladeeingang 3, einenThe figure shows a feedback shift register 1 with an output 2 and a load input 3, one
gisters 1 liegt am Ausgang 2 ein Wechselspannungssignal.
Beim Nullzustand am Ausgang aller Schieberegisterstufen, d. h. im nicht gestarteten Zustand, liegt am
Ausgang 2 dagegen ein reines Gleichspannungssignal.
Liegt am Ausgang 2 ein Wechselspannungssignal, sogisters 1 is an alternating voltage signal at output 2. In the case of the zero state at the output of all shift register stages, that is to say in the non-started state, on the other hand, a pure DC voltage signal is present at output 2.
If there is an AC voltage signal at output 2, then
wird dieses im Breitbandverstärker 10 verstärkt Das verstärkte Wechselspannungssignal gelangt über die Kondensatorkopplung 9 zum Gleichrichter 8. Gleichspannungen werden dagegen von der Kondensatorkopplung 9 zurückgehalten. Mittels des Gleichrichters 8 und des Integrators 7 wird eine effektivwertabhängige Richtspannung gewonnen, die nach Begrenzung der Verstärkung im Niederfrequenzverstärker 6 an den Steuereingang des Schalters 5 und den Eingang der Anzeigeeinrichtung 11 gelangt Beim Anliegen einer Richtspannung am Steuereingang des Schalters 5 ist dieser geöffnet und die Anzeigeeinrichtung 11 reagiert nicht Liegt am Ausgang 2 des rückgekoppelten Schieberegisters 1 dagegen ein Gleichspannungssignal, so entsteht am Ausgang des Niederfrequenzverstärkers 6 keine Richtspannung, und der Schalter 5 wird geschlossen. Dadurch gelangen Ladeimpulse vom Rechteckspannungsgenerator 4 über den Schalter 5 zum Ladeeingang 3 des rückgekoppelten Schieberegisters, das dadurch gestartet wird. Beim Fehlen derthis is amplified in the broadband amplifier 10. The amplified AC voltage signal reaches the Capacitor coupling 9 to rectifier 8. DC voltages, on the other hand, are generated by the capacitor coupling 9 withheld. By means of the rectifier 8 and the integrator 7, an effective value-dependent Directional voltage obtained after limiting the gain in the low-frequency amplifier 6 to the Control input of switch 5 and the input of display device 11 arrives when a Directional voltage at the control input of the switch 5, this is open and the display device 11 reacts If, on the other hand, there is a DC voltage signal at output 2 of the feedback shift register 1, so there is no directional voltage at the output of the low-frequency amplifier 6, and the switch 5 is closed. As a result, charging pulses arrive from the square-wave voltage generator 4 via the switch 5 to load input 3 of the feedback shift register, which is started as a result. In the absence of the
Tritt jetzt am Ausgang 2 des rückgekoppelten Schieberegisters 1 wieder ein Wechselspannungssignal auf, so entsteht am Ausgang des Niederfrequenzverstärkers 6 innerhalb von Millisekunden wieder eine Richtspannung, der Schalter 5 öffnet sich und die Anzeigeeinrichtung 11 beendet ihre Anzeige.If now an alternating voltage signal occurs again at output 2 of the feedback shift register 1 so arises at the output of the low frequency amplifier 6 again within milliseconds Directional voltage, the switch 5 opens and the display device 11 ends its display.
In dieser kurzen Zeit kann und soll die Anzeigeeinrichtung 11 praktisch nicht reagieren. Wenn die dem rückgekoppelten Schieberegister 1 extern zuzuführende Taktschwingung aber fehlt oder in der Amplitude derart klein ist, daß ein Starten des rückgekoppelten Schieberegisters 1 aus diesem Grund nicht möglich ist wird die Anzeige wirksam.In this short time, the display device 11 can and should practically not react. If the but the feedback shift register 1 externally supplied clock oscillation is absent or has such an amplitude is small that starting the feedback shift register 1 is not possible for this reason the display becomes effective.
Claims (2)
Family
ID=
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE69333353T2 (en) | Voltage converter circuit and multi-phase clock generator | |
DE3913219C3 (en) | Integrated semiconductor circuit with several circuits that are subjected to logic tests | |
DE4305677C2 (en) | Test circuit | |
DE3146721C2 (en) | ||
DE10130123B4 (en) | Delay control circuit for generating complementary clock signals | |
DE10134019A1 (en) | Integrated semiconductor circuit | |
DE2723476C3 (en) | ||
DE69815635T2 (en) | Coordinate data output device and liquid crystal tablet device with high coordinate measurement accuracy | |
DE112007002569B4 (en) | A battery voltage measuring circuit and battery voltage measuring method using the same | |
DE2723476B1 (en) | Arrangement for generating loading pulses for starting a feedback shift register | |
DE69630505T2 (en) | Amplifier stage and zero voltage suppression method | |
DE102014204518A1 (en) | Circuitry, analog-to-digital converter, gradient amplifier and method for suppressing offset, offset drift and 1 / f noise of one of the analog-to-digital conversion | |
DE2534509A1 (en) | SIGNAL PROCESSING METHOD AND ARRANGEMENT | |
DE19630435C1 (en) | Multiplication circuit for complex values | |
EP1145439B1 (en) | Phase detector | |
DE1256689C2 (en) | CLOCK GENERATOR WITH A DEVICE FOR SWITCHING OFF AND REACTIVATING THE CYCLE SIGNALS FROM ELECTRONIC DATA PROCESSING SYSTEMS IN THE CORRECT PHASE | |
DE19701911C2 (en) | Method and circuit arrangement for controlling operating states of a second device by a first device | |
DE4431791A1 (en) | Signal selection device | |
DE3807020C2 (en) | ||
DE2842275C2 (en) | Circuit arrangement for generating time-staggered clock pulse sequences in telephone systems | |
DE3780844T2 (en) | LOAD TRANSFER DEVICE. | |
EP0121841A2 (en) | Method or improving time resolution in digital systems | |
DE1967035C3 (en) | Distorter | |
DE2753256A1 (en) | Dc=dc converter with reduced number of components - shares components of single pulse transformer with two pairs of windings for transmission and reception purposes | |
DD270195A1 (en) | CIRCUIT ARRANGEMENT FOR DETECTING THE COINCIDENCE OF TWO RECTANGULAR PULSE SEQUES |