DE2361401C3 - Device for the exchange of information between data processing systems and subsystems connected to them and methods for their operation - Google Patents

Device for the exchange of information between data processing systems and subsystems connected to them and methods for their operation

Info

Publication number
DE2361401C3
DE2361401C3 DE19732361401 DE2361401A DE2361401C3 DE 2361401 C3 DE2361401 C3 DE 2361401C3 DE 19732361401 DE19732361401 DE 19732361401 DE 2361401 A DE2361401 A DE 2361401A DE 2361401 C3 DE2361401 C3 DE 2361401C3
Authority
DE
Germany
Prior art keywords
unit
control
adapter
signal
information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE19732361401
Other languages
German (de)
Other versions
DE2361401B2 (en
DE2361401A1 (en
Inventor
Brian Barry Syracuse Moore
Caryl Allwyn Poughkeepsie Thorn
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Business Machines Corp
Original Assignee
International Business Machines Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US00319430A external-priority patent/US3806885A/en
Application filed by International Business Machines Corp filed Critical International Business Machines Corp
Publication of DE2361401A1 publication Critical patent/DE2361401A1/en
Publication of DE2361401B2 publication Critical patent/DE2361401B2/en
Application granted granted Critical
Publication of DE2361401C3 publication Critical patent/DE2361401C3/en
Expired legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/368Handling requests for interconnection or transfer for access to common bus or bus system with decentralised access control
    • G06F13/37Handling requests for interconnection or transfer for access to common bus or bus system with decentralised access control using a physical-position-dependent priority, e.g. daisy chain, round robin or token passing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Bus Control (AREA)

Description

5555

Die Erfindung betrifft eine Einrichtung zum Informationsaustausch in Datenverarbeitungsanlagen nach dem Oberbegriff des Anspruchs 1, sowie ein Verfahren zum &q Betrieb dieser Einrichtung.The invention relates to a device for exchanging information in data processing systems according to the The preamble of claim 1 and a method for & q Operation of this facility.

Die Entwicklung moderner Datenverarbeitungsanlagen und Informationssysteme zielt immer mehr darauf ab, an die eigentliche Zentraleinheit eine große Anzahl von teilweise sehr verschiedenartigen Untersystemen anzuschließen. Beispiele hierfür finden sich in Echtzeit-Anlagen für Prozeßsteuemngen, in Multiprozessorsystemen oder in Informationssystemen mit einer großen Anzahl von Datenendgeräten. Der Anschluß solcher Untersysteme mit völlig verschiedenen Eigenschaften stellt im allgemeinen ein schwieriges technisches Problem dar, das im Einzelfall nur mit relativ großen Kosten gelöst werden kann und das weiterhin die Ausdehnung eines schon bestehenden Systems in beträchtlichem Maße erschwert. Zusätzlich zu den Problemen von Modularität und Kompatibilität stellt sich in derartigen Systemen die Frage nach einer zweckmäßigen Methode zum Informationsaustausch unter den angeschlossenen Untersystemen und nach der Steuerung dieses Informationsaustauschs.The development of modern data processing systems and information systems aims more and more towards this from a large number of subsystems, some of which are very different, to the actual central unit to connect. Examples of this can be found in real-time systems for process controls, in multiprocessor systems or in information systems with a large number of data terminals. The connection of such Subsystems with completely different properties is generally a difficult technical one Problem that can only be solved with relatively high costs in individual cases and that continues to be the Expansion of an already existing system made considerably more difficult. In addition to the Problems of modularity and compatibility in such systems raises the question of a Appropriate method of information exchange among the connected subsystems and according to the Control of this exchange of information.

In den bisher bekanntgewordenen Systemen sind Probleme dieser Art nicht in allgemeiner Weise, sondern nur auf einer ad hoc Basis gelöst worden.In the systems that have become known so far, problems of this kind are not in a general way, but has only been resolved on an ad hoc basis.

Eine derartige Schwierigkeit bei Datenverarbeitungsanlagen herkömmlicher Art mit einer größeren Zahl von angeschlossenen Untereinheiten besteht darin, die Rolle der Leiteinheit zu definieren, d. h. der Einheit, weiche eine Sequenz zum Infc.^ationsaustausch zwischen verschiedenen Systemkompumnlen einleiten und die übrigen Systeme als untergeordnete Systeme steuern kann. In Systemen, wie sie z. B. in der US-Patentschrift 33 36 582 beschrieben sind, ist die Leitfunktion ein für allemal einer bestimmte/) Einheit zugeordnet; handelt es sich beispielsweise um einen Datenkanal mit daran angeschlossenen Eingabe/Ausgabesteuereinheiten und -geräten, so ist der Kanal immer die Leiteinheit, während die angeschlossenen Geräte die Rolle von »Sklaven« spielen und nur dann aktiv werden können, wenn die Leiteinheit nach der Untersuchung von evtl. anstehenden Bedienungsanforderungen eine entsprechende Aufforderung an das betreffende Untersystem abgibt. Dieses Verfahren bedingt eine beträchtliche Einschränkung der Flexibilität des Systems und verlangsamt außerdem die Bearbeitung von anstehenden Bedienungsanforderungen, was beispielsweise für Echtzeitprobleme einen beträchtlichen Njchtei.· darstellt Such a difficulty in data processing systems of a conventional type with a larger number of connected sub-units is to define the role of the master unit, i. H. the unit, which initiate a sequence for the exchange of information between different system components and can control the other systems as subordinate systems. In systems such as B. in the US Pat. No. 3,336,582, the control function is once and for all a specific /) unit assigned; it is, for example, a data channel with input / output control units connected to it and devices, the channel is always the master unit, while the connected devices are the Play the role of "slaves" and can only become active if the control unit after the investigation A corresponding request to the relevant subsystem of any pending operating requirements gives away. This method imposes a considerable restriction on the flexibility of the system and also slows down the processing of pending operating requests, for example for Real-time problems represent a significant nighttime problem

Maßnahmen zur Geschwindigkeitssteigerung können den letztgenannten Nachteil teilweise beheben; so ist in der US-Patentschrift 37 06 974 vorgeschlagen, die Untereinheiten parallel an die CPU (die die Leitfunktion immer innehat) anzuschließen und die Prioritätsregelung so vorzunehmen, daß Aktivierungssignale über eine alle Untereinheiten durchlaufende Ringleitung weitergegeben werden. Zur Steigerung der Datenübertragungsgeschwindigkeit zwischen dem Hauptspeicher in der Zentraleinheit und einer Untereinheit kann weiterhin eine Auftrennung der Verbindungsleitungen in reine Datenübertragungspfade und Pfade für die Steuersignale vorgenommen werden; Beispiele hierfür sind i* den US-Patentschriften 36 73 576 und 34 73 155 zu finden. In allen Vorschlägen bleibt jedoch die Rolle der Leitfunktion eir^r bestimmten Systemkomponente fest zugeordnet und kann nicht, wie es wünschenswert ist, bei Bedarf von einer bestimmten Untereinheit übernommen werden.Measures to increase the speed can partially remedy the last-mentioned disadvantage; so is in US Pat. No. 3,7 06,974 proposed that the sub-units be connected in parallel to the CPU (which has the control function always holds) and make the priority control so that activation signals over a ring line running through all subunits can be passed on. To increase the data transfer speed between the main memory in the central unit and a sub-unit can furthermore be a separation of the connecting lines are made into pure data transmission paths and paths for the control signals; Examples of this are i * U.S. Patents 3,673,576 and 3,473,155 to find. In all proposals, however, the role of the guiding function remains a specific system component permanently assigned and cannot, as is desirable, from a specific subunit if necessary be taken over.

Ähnlichen Beschränkungen der Flexibilität ist auch das Datenverarbeitungssystem unterworfen, das in der DT-AS 19 29 010 beschrieben ist. Die Lcitfunkticn kann nicht an beliebige Systemkomponenten abgegeben werden, und die verwendeten Leitungen haben festes Format, so daß keine allgemein v-.rwendbare Schnittstelle mit Anschluß von beliebigen Moduln realisierbar ist. Außerdem ist bei diesem System der Informationsfluß auf den voneinander getrennt geführten Datensammelleitungen nur in jeweils einer Richtung möglich.The data processing system disclosed in the DT-AS 19 29 010 is described. The functionality cannot be transferred to any system components and the lines used have a fixed format, so that there is no generally applicable interface can be implemented with the connection of any modules. Also in this system is the flow of information only possible in one direction on the separately routed data bus lines.

Insgesamt ergibt sich somit eine spezielle Struktur der Systemverbindungen, die nur innerhalb sehr enger Grenzen veränderbar ist.Overall, this results in a special structure of the system connections that are only very close within Boundaries is changeable.

In der US-PS 36 80 053 ist ein ringförmiger Datenübertragungsweg mii angeschlossenen Einheiten beschrieben. Die einzelnen Untereinheiten können dabei bei Bedarf die Kontrolle über die ringförmige Übertragungsleitung übernehmen, jedoch nur entsprechend einer festgelegten Reihenfolge, die durch den einzelnen Einheiten fest zugeordnete Prioritäten bestimmt wird. Durch diese starre Prioritätssequenz wird die Flexibilität des Gesamtsystems wesentlich beeinträchtigt. In US-PS 36 80 053 is a ring-shaped data transmission path with connected units described. The individual subunits can, if necessary, take control of the ring-shaped Take over the transmission line, but only in accordance with a defined sequence that is established by the Priorities assigned to individual units are determined. Because of this rigid priority sequence the flexibility of the overall system is significantly impaired.

Die vorliegende Erfindung hat sich deshalb zur Aufgabe gemacht, eine Einrichtung zum Informationsaustausch zwischen einer Datenverarbeitungsanlage und daran angeschlossenen Untersystemen beliebiger Art anzugeben, die es den Untersystemen erlaubt, überlappt zu arbeiten und direkt miteinander in einen Informationsaustausch einzutreten, wobei die Rolle der Leitfunktion von allen Untersystemen gleichberechtigt bei Bedarf übernommen werden kann.The present invention has therefore set itself the task of providing a device for exchanging information between a data processing system and any subsystems connected to it Specify a way that allows the subsystems to work in an overlapping manner and directly with one another into one To enter into exchange of information, with the role of the control function of all sub-systems equally can be taken over if necessary.

Diese Aufgabe wird nach den im Hauptanspruch angegebenen Merkmalen gelöst. Weitere Merkmale, Weiterbildungen und Ausgestaltungen der Erfindung sind den Unteransprüchen zu entnehmen.This object is achieved according to the features specified in the main claim. Other features, Further developments and refinements of the invention can be found in the subclaims.

Die angegebene Lösung beruht im wesentlichen auf der Verwendung von zwei logisch getrennten und unabhängig voneinander funktionierenden Einrichtungen, welche zwei verschiedene Übertragungswege innerhalb des Systems zur Verfügung stellen. Die erste Einrichtung, bestehend aus sog. externen Hauptspeicheradaptern und Hauptadaptern, vermittelt die Übertragung von Daten zwischen dem Hauptspeicher der Zentraleinheit und einem daran angeschlossenen Untersystem. Die zweite, aus Steueradaptern bestehende Einrichtung dient zum Verkehr zwischen den angeschlossenen Untereinheiten und ermöglicht die Übertragung der Leit- und Steuerfunktionen von einer Untereinheit zu einer anderen.The solution given is based essentially on the use of two logically separated and independently functioning facilities which have two different transmission paths make available within the system. The first Facility, consisting of so-called. External main memory adapters and main adapters, mediates the Transfer of data between the main memory of the central unit and one connected to it Subsystem. The second device, consisting of control adapters, is used for communication between the connected sub-units and enables the transmission of the management and control functions from one Subunit to another.

Die Einrichtung zur Datenübertragung zwischen dem Hauptspeicher und einem angeschlossenen Untersystem stellt eine Zwei-Punkt-Verbindung zwischen eben dem Hauptspeicher und dem betrachteten Untersystem dar. Demgegenüber stellt die Verbindungseinrichtung unter den Untersystemen eine geschlossene Schleife dar. die alle Untersysteme durchläuft.The device for transferring data between the main memory and a connected subsystem provides a two-point connection between the main memory and the subsystem under consideration In contrast, the connection device forms a closed loop among the subsystems which goes through all subsystems.

Die Trennung der Übertragungswege in zwei logisch voneinander getrennte und unabhängig arbeitende Verbindungsmöglichkeiten ermöglicht eine sehr große Flexibilität und außerdem für viele Probleme die überlappte Arbeitsweise beider Verbindungswege. Die Symmetrie der vorgeschlagenen Einrichtung ermöglicht weiterhin in einem Multiprozessorsystem, daß keine fest vorgegebene hierarchische Ordnung zwischen den angeschlossenen Untersystemen zu bestehen braucht, sondern daß die Rolle der Leitfunktion je nach Bedarf von jedem angeschlossenen Untersystem übernommen werden kann. Ein weiterer Vorteil der Erfindung besteht in der einfachen Möglichkeit, anstehende Unterbrechungsanforderungen abzuarbeiten, Untersysteme und Einheiten auszuwählen und den Datenverkehr mit dem Hauptspeicher durchzuführen. Die mit der Erfindung erreichte hohe Verarbeitungsgeschwindigkeit ermögiichi auch deren Einsatz in Echizeiisysternen, wo hohe Datenübertragungsraten und kurze Verzögerungszeiten eine große Rolle spielen; neben den Untersystemen für Echtzeitprobleme können dann gleichzeitig andere Untersysteme angeschlossen sein, die mit weniger großen Geschwindigkeiten und Datenraten arbeiten. The separation of the transmission paths into two logically separate and independently operating connection options enables a great deal of flexibility and, for many problems, the overlapping mode of operation of both connection paths. The symmetry of the proposed device also makes it possible in a multiprocessor system that there is no fixed hierarchical order between the connected subsystems, but that the role of the control function can be taken over by each connected subsystem as required. Another advantage of the invention consists in the simple possibility of processing pending interrupt requests, selecting subsystems and units and carrying out the data traffic with the main memory. The high processing speed achieved with the invention also enables it to be used in echo systems, where high data transmission rates and short delay times play a major role; In addition to the sub-systems for real-time problems, other sub-systems can then be connected at the same time, which work with less high speeds and data rates.

Im folgenden wird ein Ausführungsbeispiel der Erfindung an Hand von Zeichnungen näher beschrieben. Es zeigt In the following, an embodiment of the invention is described in more detail with reference to drawings. It shows

Fig. I eine schematische Übersicht einer Datenverarbeitungsanlage, in welche ein Ausführungsbeispiel der Erfindung eingebaut ist,I shows a schematic overview of a data processing system, in which an embodiment of the invention is incorporated,

F i g. 2 in schematischer Weise die Verbindungsleitungen zwischen den Steueradaptern 0,1 und 2 nach Fig. I1 F i g. 2 in a schematic manner the connecting lines between the control adapters 0, 1 and 2 according to FIG. I 1

F i g. 3 in schematischer Weise den Hauptadapter und den externen Speicheradapter nach Fig. I.F i g. 3 schematically shows the main adapter and the external storage adapter according to FIG. I.

F i g. 4 die Einzelheiten der Verbindungsleitungen der Steueradapter,F i g. 4 the details of the connection lines of the control adapters,

Fig. 5 Einzelheiten der Verbindungsleitungen zwischen dem Hauptadapter und dem externen Hauptspeichcradapter, 5 details of the connecting lines between the main adapter and the external main storage adapter,

Fig. b Einzelheiten der logischen Schaltungen des Steueradapters,Fig. B details of the logic circuits of the Control adapter,

F i g. 7 Einzelheiten der logischen Schaltungen für die allgemeine Sammelleitung von F i g. 4, F i g. 8 Einzelheiten der Abfrageleitungen von F i g. 4, F i g. 9A die Alarmleitung für Störungen,F i g. 7 Details of the logic circuits for the general bus of FIG. 4, F i g. 8 Details of the sense lines of FIG. 4, fig. 9A the alarm line for malfunctions,

Fig. 9B die Bedingungen für das Rücksetzen der 2s Ablaufsequenz,9B shows the conditions for resetting the 2s sequence,

Fig 9C die logische Schaltung zur Erzeugung eines Rücksetzsi^nals,9C shows the logic circuit for generating a Reset signals,

Fig. IO die logische Schaltung zur Aktivierung der Leitung, die eine aktive Einheit anzeigt, als Folge der Auswahl dieser Einheit,Fig. IO the logic circuit for activating the line, which indicates an active unit, as a result of Selection of this unit,

F i g. 11 ein Blockdiagramm der Steuerleitungen eines Schnittstellenadapters für ein Untersystem,F i g. 11 is a block diagram of the control lines of a Interface adapter for a subsystem,

Fig. 12A die logischen Verknüpfungsschaltungen zur Erzeugung der Bits 0—15 auf der allgemeinen Sammelleitung,12A shows the logic gates for generating bits 0-15 on the general Manifold,

Fig. 12B die logische Schaltung für die Treiber der Sammelleitung für Vorrangunterbrechungen,12B shows the logic circuit for the drivers of the bus for priority interrupts;

Fig. 13A die logischen Schaltungen für den Hauptspeicheradapter nach F i g. 5,Figure 13A shows the logic circuitry for the main memory adapter according to FIG. 5,

Fig. 13B die logische Schaltung für Fehlermeldungen bei der Datenübertragung und für die Rückmeldung der Sammelleitung,13B shows the logic circuit for error messages during data transmission and for the acknowledgment of the Manifold,

Fig. 13C die logischen Schaltungen für die Bitpositionen PO—63 auf der Datensammelleitung, F i g. 13D die logische Schaltung für das Bit Pbis Bit 2 auf der Sammelleitung für Fehleranzeigen,13C shows the logic circuitry for bit positions PO- 63 on the data bus, FIG. 13D the logic circuit for bit P to bit 2 on the bus for error displays,

Fig. 14 die logische Schaltung für die Sammelleitungen zur Übertragung des Schlüssels, der Speicheradresse, der Daten und der Kennzeichensignale, Fig. 15 die logische Schaltung für die Leitungen für Schreibanforderung und Leseanforderung nach F i g. 5,Fig. 14 shows the logic circuit for the bus lines for the transmission of the key, the memory address of the data and the tag signals, Fig. 15, the logic circuit for the lines f or write request and read request in accordance with F i g. 5,

F i g. 16 und 17 ein Flußdiagramm einer Abfrage- und Anforderungssequenz, F i g. 16 and 17 a flow chart of a query and request sequence,

Fig. 18 und 19 ein Flußdiagramm der Sequenz zur Übertragung der Steuerinformation als Folge einer Instruktion »Signalprozessor«,18 and 19 are a flow chart showing the sequence for transmitting control information as a result of a Instruction »signal processor«,

Fig.20 und 21 ein Flußdiagramm der Sequenz, mit der Vorrangunterbrechungen akzeptiert werden,20 and 21 show a flow chart of the sequence, with the priority interruptions are accepted, F i g. 22 und 23 ein Flußdiagramm einer Datenübertragungssequenz,F i g. 22 and 23 show a flow chart of a data transmission sequence,

Fig.24 ein Zeitdiagramm einer Abfrage- und Anforderungssequenz,24 shows a time diagram of a query and request sequence,

F i g. 25 ein Zeitdiagramm der Sequenz zur Übertragung der Steuerinformation für eine Signalprozessor- !r.strukticr·.,F i g. 25 is a timing diagram of the sequence for transmitting the control information for a signal processor ! r.strukticr ·.,

F i g. 26 ein Zeitdiagramm der Sequenz zur Übertragung der Steuerinformation im Fall einer Vorrangunterbrechung, F i g. 26 is a timing diagram of the sequence for transmission the tax information in the event of an interruption of priority,

Fig. 27 ein Zeitdiagramm der Übertragung der Steuerinformation im Fall einer Eingabe/Ausgabe-Instruktion, 27 is a timing diagram of the transmission of the Control information in the case of an input / output instruction,

Fig. 28 ein Zeitdiagramm der Sequenz zur Übertragung der Steuerinformation im Fall einer Eingabe/Ausgabe-Unterbrechung, Fig. 28 is a timing diagram of the sequence for transmission the control information in the event of an input / output interruption,

F i g. 29 ein Zeitdiagramm der Sequenz zum Zurücksetzen dta Systems.F i g. Figure 29 is a timing diagram of the dta systems reset sequence.

In den folgenden Abschnitten wird das Ausführungsbeispiel zuerst in seinen groben Umrissen beschrieben. Die genaue Beschreibung seiner Einzelheiten wird sich daran anschließen.In the following sections, the exemplary embodiment is first described in its broad outlines. The exact description of its details will follow.

In Fig. I ist ein schematisches Blockdiagramm einer datenverarbeitenden Anlage dargestellt, in welche das Ausführungsbcispicl eingebaut ist. Eine Zentraleinheit 10 umfaßt eine Instruktionsausführungseinheit 12 und einen Hauptspeicher 14. Die Instruktionsausführungseinheit tauscht mit den Untersystemen 16 und 18 Informationen mit Hilfe eines üteueradapters 20 aus. Der Steueradapter 20 ist mit den Steueradaptern 22 und 24, die den Untersystemen angehören, über zwei Datenpfade verbunden. Der erste Pfad 23 dient für Unterbrechungsanforderungen, die gezielt von einem Punkt zu einem anderen Punkt abgegeben werden, während der zweite Pfad 25 alle Steueradapter durchläuft und dabei Anforderungen an jeden angeschlossenen Adapter stellen kann. Diese Pfade sind an eine Schnittstelle angeschlossen, die Instruktionen ausgeben kann, wie z. B. Signalprozessor-Instruktionen, Start-E/A-Instruktionen oder Halt-E/A-Instruktionen und weiche außerdem Unterbrechungen annehmen kann, wie z. B. Vorrangunterbrechungen, E/A-Unterbrechungen usw.In Fig. I there is a schematic block diagram of a data processing system shown in which the Ausführungsbcispicl is built. A central unit 10 comprises an instruction execution unit 12 and a main memory 14. The instruction execution unit exchanges information with the subsystems 16 and 18 with the aid of a control adapter 20. The control adapter 20 communicates with the control adapters 22 and 24 belonging to the subsystems via two Data paths connected. The first path 23 is used for interrupt requests that are targeted by a Point to another point while the second path 25 all control adapters runs through and can make demands on every connected adapter. These paths are on connected to an interface that can issue instructions, such as B. Signal Processor Instructions, Start I / O instructions or stop I / O instructions and soft also accept interrupts can, such as B. Priority interruptions, I / O interruptions, etc.

Ein Untersystem 16 wird durch eine Signalprozessor-Instruktion aufgefordert, Eingangsdaten zu lesen. Das Untersystem akzeptiert die Parameteradresse von der Zentraleinheit mit Hilfe des Steueradapters 20. Die Zentraleinheit wird daraufhin freigegeben und fährt mit der Bearbeitung von Instruktionen fort. Nachdem das Untersystem die Daten gelesen hat, werden diese mit Hilfe des Hauptadapters 26, der an den externen Adapter 27 für den Hauptspeicher angeschlossen ist, in den Hauptspeicher 14 gebracht. Nachdem alle Daten übertragen sind, stellt das Urttersystem eine Vorrangunterbrechung an die Zentraleinheit, um dem dort gerade ablaufenden Programm mitzuteilen, daß die Daten übertragen worden sind. Diese Mitteilung erfolgt über die Schnittstelle für Vorrangunterbrechung, die einen Punkt-zu-Punkt-Verkehr ermöglicht. Befindet sich die Zentraleinheit in einem Zustand, in dem sie eine Unterbrechung akzeptieren kann, meldet sie mit Hilfe des Steueradapters, daß diese Unterbrechung angenommen wird. Das Untersystem sendet dann Statussignale über die Steueradapterschnittstelle, worauf die Zentraleinheit die Unterbrechung bearbeitet A subsystem 16 is requested by a signal processor instruction to read input data. The subsystem accepts the parameter address from the central unit with the aid of the control adapter 20. The central unit is then released and continues processing instructions. After the subsystem has read the data, they are brought into the main memory 14 with the aid of the main adapter 26, which is connected to the external adapter 27 for the main memory. After all the data have been transferred, the parent system issues a priority interruption to the central unit to inform the program currently running there that the data has been transferred. This notification is made through the priority interrupt interface, which enables point-to-point traffic. If the central unit is in a state in which it can accept an interruption, it reports with the aid of the control adapter that this interruption is accepted . The subsystem then sends status signals over the control adapter interface, whereupon the central processing unit processes the interruption

Handelt es sich bei dem Untersystem um einen Datenkanal, so wird eine als Start-E/A bezeichnete Instruktion von dem Datenkanal ausgeführt und E/A-Unterbrechungen bearbeitet Diese zusätzliche Funktion wird von zusätzlichen Logikschaltkreisen durchgeführt If the subsystem is a data channel, an instruction called start I / O is executed by the data channel and I / O interrupts are processed. This additional function is performed by additional logic circuitry

Der elementare Kanaladapter ist also in der Lage, zwei getrennte Funktionen durchzuführen: einmal die Signalprozessor-Instruktion und damit zusammenhängende Unterbrechungen und weiterhin die Start-E/AInstruktion mit deren zugeordneten Unterbrechungen. Damit ist der elementare Kanaladapter in seinen Funktionen auftrennbar, in dem Sinn, daß ein gegebenes Untersystem entweder eine der beiden oder beide Funktionen benutzen kann, ohne daß dabei Kollisionen zwischen den beiden Instruktionen vorkommen könnten. The elementary channel adapter is thus able to perform two separate functions: on the one hand, the signal processor instruction and associated interrupts and, furthermore, the start I / O instruction with its associated interrupts. The functions of the elementary channel adapter can thus be separated, in the sense that a given subsystem can use either one of the two functions or both functions without collisions between the two instructions being able to occur.

4.1 Externer Hauptspeicheradapter4.1 External main memory adapter

Der externe Hauptspeicheradapter ermöglicht ein standardisiertes Verfahren zur gemeinsamen Benutzung des Hauptspeichers 14 in Fig. 1 zwischen denThe external main memory adapter enables a standardized method for sharing of the main memory 14 in FIG. 1 between the

ίο Untersystemen 16 und 18. Jeder externe Hauptspeicheradapter erlaubt einem einzelnen angeschlossenen Untersystem Informationen in den Hauptspeicher 14 zu bringen oder von dort abzurufen. Der externe Hauptspeicheradapter ist mit dem Hauptadapter 26 mit Hilfe einer externen Hauptspeicherschnittstelle 29 verbunden. Diese Schnittstelle ist im einzelnen im Abschnitt 5.1 beschrieben und umfaßt eine Datensammelleitung, eine Sammelleitung für Speicheradressen, eine Sammelleitung für Speicherschutzschiüssei, eineίο subsystems 16 and 18. Any external main storage adapter allows information into main memory 14 to a single connected subsystem bring or retrieve from there. The external main memory adapter is with the main adapter 26 with Using an external main memory interface 29 connected. This interface is detailed in the Section 5.1 and includes a data bus, a bus for memory addresses, a collecting line for memory protection shots, a

jo Sammelleitung für Markierungen, eine solche für Fehlermeldungen und mehrere Leitungen für Kennzeichen, mit denen Datenübertragungssequenzen gesteuert werden, welche zur Übertragung von Information von oder zum Hauptspeicher dienen.jo collective line for markings, one for error messages and several lines for license plates, with which data transmission sequences are controlled which are used for the transmission of information from or to the main memory.

4.1.2 Hauptadapter4.1.2 Main adapter

ledes Untersystem 16 ist mit der externen Hauptspeicherschnittstelle mit Hilfe eines Hauptadapters 26 verbunden. Der Hauptadapter liefert die Haupt-Speicheradresse und den Speicherschutzschlüssel, die zu einer Hauptspeicheranforderung gehören. Gehört zu der angeforderten Datenübertragung das Einschreiben von Information in den Hauptspeicher, so stellt der Hauptadapter die Daten- und Markierinformation für die ausgewählte Speicherung von Datenbytes zur Verfügung. Der Hauptadapter speichert auch alle Information über Störungen, Verletzungen des Speicherschutzes oder ungültige Speicheradressen, um sie später als Statussignal an die Zentraleinheit weitergeben zu können.Each subsystem 16 is with the external main memory interface connected by means of a main adapter 26. The main adapter supplies the main memory address and the memory protection key associated with a main memory request. Belongs to the requested data transfer requires information to be written into the main memory, the Main adapter the data and marking information for the selected storage of data bytes for Disposal. The main adapter also stores all information about malfunctions, violations of the Memory protection or invalid memory addresses to be sent later as a status signal to the central unit to be able to pass on.

4.2. Steueradapter4.2. Control adapter

Der Steueradapter 20 in F i g. 1 führt drei unabhängige Systemfunktionen aus, die in einer gegebenen Systemkonfiguration allein oder zusammen mit den anderen Funktionen ausgeführt werden können.The control adapter 20 in FIG. 1 performs three independent system functions in a given System configuration can be performed alone or in conjunction with the other functions.

Die erste Funktion betrifft den Anschluß von Untersystemelementen zur Ausführung von Anforderungen durch die Zentraleinheit, welche komplexer sindThe first function concerns the connection of subsystem elements for the execution of requests by the central unit, which are more complex

so als jene, die normalerweise bei Eingabe/Ausgabe-Operationen vorkommen. than those normally found in input / output operations.

Die zweite Funktion betrifft den Austausch von Signalzn zwischen den Zentraleinheiten in Multiprozessorsystemen. The second function concerns the exchange of signals between the central processing units in multiprocessor systems.

Die dritte Funktion betrifft den Anschluß von Datenkanälen an die ZentraleinheitThe third function concerns the connection of data channels to the central unit

Jeder Steueradapter erlaubt den Informationsaustausch zwischen verschiedenen angeschlossenen Einheiten. Bei den Einheiten kann es sich um Untersystemele-Each control adapter allows information to be exchanged between different connected units. The units can be subsystem elements mente handeln, aber auch um Steueradapter, Kanäle, Kanalsteuereinheiten oder um eine Mischung all dieser Elemente.elements, but also control adapters, channels, Channel control units or a mixture of all of these Elements.

Ein Beispiel für ein derartiges Untersystem ist ein Untersystem zur Prozeßsteuerung, welches durch dieAn example of such a subsystem is a Process control subsystem, which is controlled by the Ausführung einer Signalprozessor-Instruktion in Gang gesetzt wird. Ein weiteres mögliches Untersystem ist ein Eingabe/Ausgabe-Datenkanal, der durch eine Start-E/ Α-Instruktion aktiviert wird; Start-E/A-InstruktionenExecution of a signal processor instruction in progress is set. Another possible subsystem is an input / output data channel, which is triggered by a start I / Α instruction is activated; Start I / O instructions

sind genauer in der Broschüre IBM System/360 Principles of Operation, IBM System Reference Library, Form Nr. GA 22-6821 beschrieben.are described in more detail in the brochure IBM System / 360 Principles of Operation, IBM System Reference Library, Form No. GA 22-6821.

Die Steueradapter sind unter sich mit Hilfe der Steuerschnittstell-J verbunden, die genauer im Abschnitt 5.2 beschrieben werden. Es handelt sich dabei um eine symmetrische gleichstromverriegelte Schnittstelle mit zugeordneten Prüfschaltungen. Zwischen den beiden Steueradaptern braucht keine permanente hierarchische Beziehung zu bestehen, wobei der eine immer die Leitfunktion oder Steuerfunktion und der andere immer die untergeordnete Rolle übernimmt (»Herr-Sklave-Beziehung«). Beide Adapter können beide Rollen übernehmen, wobei der andere dann jeweils die Komplementärrolle spielt.The control adapters are interconnected by means of the control interface J, which is described in more detail in section 5.2. It is a symmetrical DC-locked interface with assigned test circuits. There is no need for a permanent hierarchical one between the two control adapters Relationship to exist, with one always the leading function or control function and the other always takes on the subordinate role ("master-slave relationship"). Both adapters can take on both roles, with the other then taking on the complementary role plays.

Alle an diese Schnittstelle angeschlossenen Einheiten sind prinzipiell gleich, und zwar als Folge der benutzten «UllilgC- UIlU niinjlutilirigSiCCnriik, Vr'CÜCnC ! ΓΤ! !Cgi All units connected to this interface are in principle the same, as a result of the “UllilgC- UIlU niinjlutilirigSiCCnriik, Vr'CÜCnC! ΓΤ! ! Cgi

sehen Sinne zirkulär ist und nicht von irgendeiner bestimmten Einheit überwacht oder gesteuert wird.see sense is circular and not monitored or controlled by any particular entity.

In den folgenden Abschnitten werden nun die Einzelheiten des in den vorhergehenden Abschnitten grob beschriebenen Systemes dargestellt.The following sections now outline the details of the previous sections roughly described system shown.

Fig. 2 zeigt die Verbindungsleitungen zwischen den Steueradaptern von Fig. I. Die Zwei-Wegleitungen 30 dienen zur Übertragung von Information von einer Einheit zu einer anderen oder zum Empfang von Information Überdieselbe Leitung zurück. Beispielsweise wird auf einer der Zwei-Wegleitungen die Signalprozessor-Instruktion ausgeführt. Der Steueradapter 0, der sich in der Zentraleinheit befindet, setzt den Funktionscode oder die Parameteradresse auf eine der Zwei-Wegleitungen vom Steueradapter 0 zum Steueradapter I. Damit ist die Weiterschaltung im Steueradapter 0 eingeschaltet. Der Empfänger im Steueradapter 1 wird zum Empfang aktiviert. Nachdem »Signalprozessor« übertragen wurde, sendet das Untersystem Statussignale zurück, um anzuzeigen, daß korrekt empfangen wurde oder daß ein Fehler aufgetreten ist. Die Statusinformation wird auf der gleichen Leitung von dem Untersystem zurückgesandt und gelangt so vom Steueradapter I zum Steueradapter 0 der Zentraleinheit. Somit gehören diese zwei-Wegleitungen zur Gattung der als »Anfrage/Antwort« bezeichneten Leitungen.Fig. 2 shows the connecting lines between the Control adapters of FIG. I. The two-way lines 30 are used to transmit or receive information from one unit to another Information returned via the same line. For example, the signal processor instruction executed. The control adapter 0, which is located in the central unit, sets the function code or the parameter address on one of the two-way lines from control adapter 0 to control adapter I. This means that the switching is carried out in control adapter 0 switched on. The receiver in the control adapter 1 is activated for reception. After "signal processor" has been transmitted, the subsystem sends back status signals to indicate that it has been correctly received or that an error has occurred. The status information is on the same line from sent back to the sub-system and thus passes from control adapter I to control adapter 0 of the central unit. Thus, these two-way guides belong to the genre called "inquiry / response" Cables.

Die zweite Art von Leitungen 32 stellten Anforderungsleitungen dar. Die Anforderungsleitungen für Vorrangunterbrechungen oder für E/A-Unterbrechungen sind nur in einer Richtung benutzbar. Insgesamt gibt es 16 Anforderungsleitungen für Vorrangunterbrechun- 5" gen. Wenn das Untersystem eine von diesen Leitungen aktiviert, besagt ein Signal, das über diese Leitung beim Steueradapter eintrifft, daß das Untersystem eine Unterbrechung auf einem bestimmten Unterbrechungsniveau anfordert Für jedes Vorrangsunterbrechungsni- veau ist eine dieser Anforderungsleitungen vorgesehen. Aktiviert also das Untersystem die Leitung Nr. 7, so bedeutet das, daß es eine Unterbrechung der Zentraleinheit auf dem Unterbrechungsniveau 7 anfordert The second type of lines 32 represented request lines. The request lines for priority interrupts or for I / O interruptions can only be used in one direction. There are a total of 16 request lines for priority interrupts. When the subsystem activates one of these lines , a signal that arrives at the control adapter via this line says that the subsystem is requesting an interrupt at a certain interrupt level. For each priority interrupt level there is one If the subsystem activates line no. 7, this means that it is requesting an interruption of the central processing unit at interrupt level 7

Die Leitungen 34 sind Abfrageleitungen, auf denen Auswahlsignale fortgeleitet werden. Diese Leitungen durchlaufen alle Steueradapter. Wenn beispielsweise die Einheit 1 gerade die Leitfunktion ausübt und die Einheit 0 die Übernahme der Leitfunktion anfordert (oder wenn die Einheit 1 sich entschließt, die Leitfunktion abzugeben), dann aktiviert die Einheit 1 ihre Ausgangswahlleitung. Das Ausgangsauswählsignal läuft aber die Leitung in der Schnittstelle zur Einheit 0, welche das Signal in der Empfängerschaltung 35 empfängt. Wenn die Einheit 0 die Leilfunktion übernehmen will, verhindert sie den Durchgang dieses Signals durch die Einheit. Der Steueradapter 0 blockiert das Signal in seiner Empfängerschaltung und aktiviert mit Hilfe von internen Logikschaltkreisen eine weitere Leitung, welche in Fig. 2 nicht gezeigt ist, um der Einheit 1 anzuzeigen, daß die Einheit 0 die Leitfunktion übernimmt. Die Anforderungssequenz ist dann an diesem Punkt abgeschlossen. Lines 34 are interrogation lines on which selection signals are passed. These lines run through all control adapters. For example, if unit 1 is currently exercising the control function and unit 0 requests to take over the control function (or if unit 1 decides to relinquish the control function), then unit 1 activates its output selection line. The output selection signal, however, runs the line in the interface to unit 0, which receives the signal in the receiver circuit 35. If unit 0 wants to take over the function, it prevents this signal from passing through the unit. The control adapter 0 blocks the signal in its receiver circuit and, with the aid of internal logic circuits, activates a further line, which is not shown in FIG. 2, in order to indicate to the unit 1 that the unit 0 is taking over the control function. The request sequence is then complete at this point.

Wenn die Einheit I die Leitfunktion ausübt und Einheit 2 diese anfordert (und zwar durch Aktivieren der Abfrageanforderung), so aktiviert die Einheit 1 das Ausgangsauswählsignal. Das Signal läuft dann über die Schnittstelle zur Einheit 0, welches es als Eingangsauswählsignal empfängt. Da die Einheit 0 die Leitfunktion nicht übernehmen will, aktiviert sie ihrerseits die AusgangS2Us»v?.hlloitiing. und das so erzeugte Signal wandert über die Schnittstelle zur Einheit 2, welches das Signal empfängt. Da die Einheit 2 die Leitfunktion übernehmen will, aktiviert sie die vorher besprochene Leitung und schließt damit die Sequenz ab.If unit I exercises the control function and unit 2 requests it (by activating the query request), the unit 1 activates the output selection signal. The signal then runs over the Interface to unit 0, which it receives as an input selection signal. Since the unit 0 has the lead function does not want to take over, it in turn activates the output S2Us »v? .hlloitiing. and the signal generated in this way migrates via the interface to unit 2, which receives the signal. Since the unit 2 has the leading function wants to take over, she activates the previously discussed line and thus closes the sequence.

Fig. 3 stellt ein elektrisches Blockdiagramm der Verbindungen zwischen dem Hauptadapter und dem externen Hauptspeicheradapter dar. Die Datensammelleitung ist eine Zwei-Wegleitung, während die Eingabe- und die Ausgabeleitungen nur in einer Richtung Daten übertragen können. Information, die für den Hauptspeicher bestimmt ist, fließt in den externen Hauptspeicheradapter, während Information, die an ein Untersystem ausgegeben werden soll, in den Hauptadapter fließt.Figure 3 illustrates an electrical block diagram of the connections between the main adapter and the external main memory adapter. The data bus is a two-way line, while the input and the output lines can only transmit data in one direction. Information required for main memory is determined, flows into the external main memory adapter while information is sent to a subsystem to be output flows into the main adapter.

In den Fig. 2 und 3 erfolgt der Anschluß der Verbindungsleitungen an die Adapter über Treiberschaltungen D, Empfängerschaltungen Rund Abschlußglieder T. In FIGS. 2 and 3, the connection lines are connected to the adapter via driver circuits D, receiver circuits and terminators T.

5.1 Externe Hauptspeicherschnittstelle5.1 External main memory interface

Die externe Hauptspeicherschnittstelle, die in Fi g. 5 dargestellt ist. erlaubt einem einzelnen Hauptadapter 40 Information in oder aus dem Hauptspeicher 14 (Fi g. I) zu übertragen. Im allgemeinen ist für jeden Hauptspeicher ein eigener Adapter erforderlich, um in beiden Übertragungsrichtungen die Signale und Formate der externen Hauptspeicherschnittstelle in solche Signale und Formate umzusetzen, wie sie vom jeweiligen Hauptspeicher benötigt werden.The external main memory interface shown in FIG. 5 is shown. allows a single main adapter 40 information in or from main memory 14 (Fig. I) transferred to. In general, a separate adapter is required for each main memory in order to be able to use both Transmission directions the signals and formats of the external main memory interface in such signals and convert formats as required by the respective main memory.

Die externe Hauptspeicherschnittstelle stellt die Verbindung zwischen dem Adapter und der Haupteinheit dar. Sie besteht aus einer modularen Ansammlung von elektrischen Leitungen und Schnittstellensequenzen, welche der Haupteinheit die Informationsübertragung von und zum Hauptspeicher ermöglichen. Den verschiedenen Funktionsgruppen sind trennbare, aber nicht notwendigerweise unabhängige Moduln zugeordnet The external main memory interface represents the connection between the adapter and the main unit. It consists of a modular collection of electrical cables and interface sequences which enable the main unit to transfer information to and from the main memory. Separable, but not necessarily independent, modules are assigned to the various functional groups

Die elektrischen Leitungen der externen Hauptspeicherschnittstelle sind in Kabel zusammengefaßt. Diese Kabel verbinden den Adapter mit der Haupteinheit (d. h, es handelt sich um eine Punkt-zu-Punkt-Verbindung).The electrical lines of the external main memory interface are combined in cables. These cables connect the adapter to the main unit (i.e. it is a point-to-point connection).

Die Leitungen in der externen Hauptspeicherschnittstelle in Fig.5 sind in zwei Gruppen eingeteilt: in Informationsquellen 44—52 und in Leitungen 54 zur Übertragung von Kennsignalen.The lines in the external main memory interface in Fig. 5 are divided into two groups: in Information sources 44-52 and on lines 54 for the transmission of identification signals.

5.1.1 Informationsquellen5.1.1 Sources of information

Informationsquellen sind Sammelleitungen oder einzelne Leitungen, welche solche Information übertragen,Sources of information are collective lines or individual lines that transmit such information,

die in Dalenübertragungssequenzen benutzt werden. Sie sind folgendermaßen beschrieben:used in Dalen transmission sequences. They are described as follows:

DatensammelleitungData bus

Die Datensammelleitung 44, deren Breite 2, 4, 8 oder 16 Bytes betragen kann, wird für die Übertragung von Bytes vom oder zum Hauptspeicher benutzt. In der Datensammelleitung wird eine vollständige Paritätsprüfung durchgeführt, wobei bei jedem übertragenen Byte eine ungerade Parität aufrechterhalten wird. Die Datensammelleitung ist eine Zwei-Wegleitiing, da der llauptadapter 40 auf ihr sowohl empfängt als auch sendet.The data bus 44, the width of which can be 2, 4, 8 or 16 bytes, is used for the transmission of Bytes from or to main memory used. A full parity check is performed on the data bus performed, with odd parity being maintained for each byte transmitted. the The data bus is a two-way route because the llauptadapter 40 on it both receives and sends.

Sammelleitung für SpeicheradressenCollective line for memory addresses

Diese Sammelleitung 46 besitzt eine Breite von drei Bytes und vermittelt eine Hauptspeicheradresse. Auf dieser Ssrnrncüeitun47 wird eine vollständig Paritätsprüfung durchgeführt, wobei auf jedem Byte der Sammelleiturib' eine ungerade Parität aufrechterhalten wird. Eine Adresse, die auf der Adreßsammelleitung übertragen wird, muß eine gerade Adresse darstellen. Aus diesem Grund enthält das niedrigstellige Byte der Sammelleitung für die Speicheradressen nur sieben Bits plus einem Paritätsbit, während das niedrigstellige Bit unterdrückt wird.This bus 46 is three bytes wide and provides a main memory address. A complete parity check is carried out on this Ssrnrncüeitun 47 , with odd parity being maintained on each byte of the collective bar. An address that is transmitted on the address bus must represent an even address. For this reason, the low-order byte of the bus for the memory addresses contains only seven bits plus a parity bit, while the low-order bit is suppressed.

Die Bytes in der Adreßsammelleitung sind mit 1,2 und 3 durchnumeriert, wobei das By|p Nr. 3 den niedrigsten Stellenwert besitzt. Die Bits innerhalb der Adreßsammelleitung tragen im Byte 1 die Nr. 8—15 und Pl, im Byte 2 die Nr. 16—23 und P2, und im Byte 3 die Nr. 24 — 30 und P 3. Wenn an das niedrigstellige Ende der Bits 8 — 30 in der Sammelleitung für die Speicheradressen eine Null angehängt wird, stellt das Resultat eine Hauptspeicheradresse im System/370 dar.The bytes in the address bus are numbered 1, 2 and 3, with By | p # 3 being the lowest Has importance. The bits within the address bus have in byte 1 the numbers 8-15 and P1, im Byte 2 the nos. 16-23 and P2, and in byte 3 the nos. 24-30 and P 3. If at the low-digit end of the If a zero is appended to bits 8-30 in the bus for the memory addresses, the result is a Main memory address in System / 370.

Sammelleitung für SpeicherschutzschlüsselCollective line for memory protection key

Die Sammelleitung 48 besitzt eine Übertragungsbreite von 5 Bits (4 Informationsbits und ein Parity-Bit) und dient zur Übertragung eines Speicherschutzschlüssels. Auf dieser Sammelleitung wird eine ungerade Parität aufrechterhalten.The bus 48 has a transmission width of 5 bits (4 information bits and a parity bit) and is used to transfer a memory protection key. There will be an odd parity on this bus maintain.

Sammelleitung für MarkierungenManifold for markings

Diese Sammelleitung 50 enthält mehrere Leitungen, welche Signale übertragen, die bei einer Schreibsequenz als Parameter benutzt werden (sie werden jedoch nicht bei einer Lesesequenz benutzt). Die Leitungen in diesen Sammelleitungen werden als Markierungsleitungen bezeichnet. Die Sammelleitung besitzt eine Paritätsleitung und so viel Markierungsleitungen, wie die in Byte ausgedrückte Breite der Datensammelleitung angibt. Beträgt die Breite der Datensammelleitung Ä-Bytes, so sind die Markierungsleitungen mit P, 0, 1,...,A-I durchnumeriert Ein Signal auf der Markierungsleitung 0 zeigt an, daß das Byte 0 von der Datensammelleitung im Hauptspeicher an der Stelle gespeichert werden soll, die durch die Sammelleitung für die Speicheradresse angezeigt ist Ein Signal auf der Markierungsleitung 1 gibt an, daß das Byte Nr. 1 der Datensammelleitung an der um 1 erhöhten Adresse entsprechend der Sammelleitung für Speicheradressen gespeichert werden soll. Für die Markierungsleitungen 2 bis R—i gilt das Entsprechende. This bus 50 contains several lines which carry signals which are used as parameters in a write sequence (but they are not used in a read sequence). The lines in these bus lines are called marker lines. The bus has a parity line and as many marker lines as the width of the data bus, expressed in bytes, indicates. If the width of the data bus is bytes, the marking lines are numbered P, 0, 1, ..., AI. A signal on marking line 0 indicates that byte 0 of the data bus is to be stored in the main memory at this point , which is indicated by the bus for the memory address A signal on the marker line 1 indicates that byte no. 1 of the data bus is to be stored at the address increased by 1 corresponding to the bus for memory addresses. The same applies to the marking lines 2 to R-i.

Bei einer Speichersequenz muß der Hauptadapter die richtige Parität nur bei solchen Bytes auf der Datensammelleitung sicherstellen, die den Signalen auf den Markierungsleitungen entsprechen. Weiterhin muP-er die ungerade Parität auf der Markierungssammelleitung als ganzer sicherstellen. Der Hauptadapter aktiviert nur diejenigen Markierungsleitungen, die dem Abschnitt der Datensammelleitung entsprechen, die bei den Speichersequenzen benutzt werden. In the case of a memory sequence, the main adapter only has to ensure the correct parity for those bytes on the data bus that correspond to the signals on the marker lines. Furthermore, he must ensure the odd parity on the tag bus as a whole. The main adapter activates only those marker lines that correspond to the section of the data bus that is used in the memory sequences.

Sammelleitung für Fehlermeldungen
bei der Datenübertragung
Collective line for error messages
when transferring data

Diese Sammelleitung 52 überträgt 4 Bits (drei ίο Informationsbits und ein Paritätsbit) und wird von dem Adapter benutzt, um Fehleranzeigen zu übertragen. Diese Fehleranzeigen beschreiben die Art des aufgetretenen Fehlers, der vom Adapter oder vom Hauptspeicher während einer Datenübertragungssequenz festgestellt wurde. Bei der Übertragung von F-ehlersignalen wird auf dieser Sammelleitung eine ungerade Parität aufrechterhalten.This bus 52 transmits 4 bits (three ίο information bits and a parity bit) and is used by the Adapter used to transmit error messages. These error messages describe the type of error that has occurred Error detected by the adapter or main memory during a data transfer sequence became. When transmitting error signals odd parity is maintained on this bus.

Anforderung fur Vorspann ARequirement for leader A

Diese Leitung gehört zu den Eingabe/Ausgabe-Einrichtungen des externen Hauptspeicheradapters. Sie wird aktiviert, um anzuzeigen, daß die Haupteinheit mit dem Lesen oder Schreiben des Kanaladreßwortes, des Kanalstatuswortes oder des Inhalts der E/A-Speicherbereichs beschäftigt ist. Der Adapter muß bei einer solchen Anforderung einen Vorspann zurücksenden, der seine Zentraleinheit kennzeichnet.This line belongs to the input / output devices of the external main memory adapter. she is activated to indicate that the main unit is reading or writing the channel address word, des Channel status word or the content of the I / O memory area is busy. When such a request is made, the adapter must send back a header that contains identifies its central unit.

Anforderung für Vorspann BRequirement for leader B

Hier gilt dasselbe wie für die Anforderung für Vorspann A: Haupteinheiten mit verschiedenen »natürlichen« Datenbreiten können an eine externe Hauptspeicherschnittstelle mit dei Breite R angeschlossen werden. Die Breite für eine gegebene Haupteinheit sei mit 5 Bytes bezeichnet (S kann 2, 4, 5 oder 16 sein). Die einzige Einschränkung hierfür ist die, daß Snicht größer als R werden kann.The same applies here as for the requirement for header A: Main units with different "natural" data widths can be connected to an external main memory interface with the width R. The width for a given master unit is denoted by 5 bytes (S can be 2, 4, 5, or 16). The only restriction on this is that S cannot be larger than R.

Ist beispielsweise eine Schnittstelle 8 Bytes breit (R = 8) so können Einheiten mit 2, 4 oder 8 Byte Breite daran angeschlossen werden.For example, if an interface is 8 bytes wide (R = 8), units with a width of 2, 4 or 8 bytes can be connected to it.

Die Haupteinheit mit 8 Bytes verwendet die Bytes 0—7 auf der Datensammelleitung und die Markierungsleitungen Pund 0—7. Die 4-Byteeinheit benötigt r.ur die Bytes 0—3 Datinsammelleitung und die Markierungsleitungen P und 0—3. Die 2-Byteeinheit verwendet die Byte 0—1 der Datensammelleitung und die Markierungsleitungen Pund 0—1.The 8-byte main unit uses bytes 0-7 on the data bus and the marker lines P and 0-7. The 4-byte unit only requires bytes 0-3 data bus line and marker lines P and 0-3. The 2-byte unit uses bytes 0-1 of the data bus and the marker lines P and 0-1.

Besteht eine Adresse, die von einer Einheit auf die Sammelleitung für Speicheradressen gegeben wird, in ihren K niedrigstelligen Bits aus nur Nullen, so bezieht sich die Einheit auf einen zusammenhängenden Speicherblock von 2, 4, 8 oder 16 Bytes im Hauptspeicher, je nachdem, ob K gleich 1,2,3 oder 4 ist. If an address given by a unit on the bus for memory addresses consists of only zeros in its K low-order bits, the unit refers to a contiguous memory block of 2, 4, 8 or 16 bytes in main memory, depending on whether K is 1 , 2, 3 or 4.

Als Beispiel soll nun der Fall betrachtet werden, daßAs an example, consider the case that

im vorhergehenden Beispiel ein Datenbyte am Hauptspeicherplatz 15 gespeichert werden soll. Handelt es sich bei der Einheit, welche das Byte speichern will, um eine 2-Byteeinheit, so gibt diese das Byte auf Byte 1 der Datensammelleitung, aktiviert die Markierungsleitung 1 und gibt die Adresse 1110 (Binär) auf die Sammelleitung für Speicheradressen. Besitzt dagegen die speichernde Einheit eine Breite von 8 Bytes, so gibt diese das Byte in die Byteposition Nr. 7 der Datensammelleitung, aktiviert die Markierungsleitung 7 und setzt die Adresse 1000 (Binär) in die Speicheradreßsammelleitung. In beiden Fällen ist es Aufgabe des Adapters, sicherzustellen, daß das Byte an den Hauptspeicherplatz 15 gelangt (der Adapter findet die richtige Routine, indem er die In the previous example, a data byte is to be stored in main memory location 15. If the unit that wants to save the byte is a 2-byte unit, it puts the byte on byte 1 of the data bus, activates marker line 1 and sends address 1110 (binary) to the bus for memory addresses. If, on the other hand, the storing unit has a width of 8 bytes, it puts the byte in byte position no. 7 of the data bus, activates marker line 7 and sets address 1000 (binary) in the memory address bus. In either case, it is up to the adapter to make sure that the byte gets to main memory location 15 (the adapter finds the correct routine by reading the

niedrigstelligen Bits der Adresse in der Speicheradreßsammelleitung untersucht; die Daten werden dann in einer beliebigen Weise um so viele Stellen nach rechts verschoben, wie es die übertragene Binärzahl angibt Die Markierungsleiiungen müssen um eine gleiche Anzahl von Positionen nach rechts »verschoben« werden).low order bits of the address in the memory address bus examined; the data is then moved in any way that many digits to the right shifted as indicated by the transmitted binary number. The marking lines must be the same Number of positions can be »shifted« to the right).

im Fall einer Leseanforderung für ein Byte aus dem Hauptspeicherplatz 15 setzt die 2-Byteeinheit in ähnlicher Weise die Adresse 1110 (Binär) auf die Speicheradreßsammelleitung. Der Adapter leitet dann die Speicherbytes 14 und 15 zu den Bytes 0 und 1 der Datensammelleitung. Die 8-Byteeinheit würde in diesem Fall die Adresse 1000 (Binär) auf die Speicheradreßsammelleitung geben. Hier werden die Speicherbytes 8—15 auf die Byte.« P—7 der Datensammelleitung gebrachtin the case of a read request for a byte from the Main memory location 15 similarly sets the 2-byte unit to address 1110 (binary) Storage address bus. The adapter then routes memory bytes 14 and 15 to bytes 0 and 1 of the Data bus. In this case, the 8-byte unit would be address 1000 (binary) on the memory address bus give. Here the memory bytes 8-15 are transferred to the bytes. «P-7 of the data bus

Ein externer Hauptspeicheradapter ohne die E/A-Einrichtung enthält keine Empfängerschaltungen für die Anforderungsleitungen A oder B für den Vorspann. Auf diese Weise können diese Funktionen getrennt vei-wendet werden.An external main memory adapter without the I / O facility contains no receiver circuitry for the request lines A or B for the leader. This way you can use these functions can be used separately.

5.12 Kennsignalleitungen5.12 Identification signal lines

Die Kennsignalleitungen 54 übertragen Signale, die zur Steuerung der Datenübertragungssequenz dienen. Normalerweise zeigen sie das Vorhandensein von Signalen auf den verschiedenen Informationsquellen an. Im Tilgenden werden diese Leitungen beschrieben:The identification signal lines 54 transmit signals which are used to control the data transmission sequence. Usually they indicate the presence of signals on the various information sources. These lines are described in the following:

Schreib- bzw. Speicheranforderung AWrite or storage request A

Die Schreibanforderung A wird von der Haupteinheit aktiviert, um anzuzeigen, daß Daten in den Hauptspeicher geschrieben werden müssen. Die Daten befinden sich auf der Datensammelleitung, die Speicheradresse wird von der Speicheradreßsammelleitung geliefert, und der Speicherschutzschlüssel ist auf der Schlüsselsammelleitung verfügbar. Die Markierungssammelleitung liefert die notwendigen Steuerparameter.The write request A is activated by the main unit to indicate that data is in main memory need to be written. The data is on the data bus, the memory address is supplied by the memory address bus and the memory protection key is on the key bus available. The marker bus provides the necessary control parameters.

Leseanforderung ARead request A

Diese Anforderung wird von der Haupteinheit aktiviert, um anzuzeigen, daß Daten aus dem Hauptspeicher gelesen werden sollen. Die Speicheradresse wird von der Speicheradreßsammelleitung und der Speicherschutzschlüssel von der Schlüsselsammelleitung gelietert. Die Daten müssen daraufhin zur Datensammelleitung gebracht werden.This request is activated by the main unit to indicate that data is in main memory should be read. The memory address is determined by the memory address bus and the memory protection key delivered by the key collection line. The data must then be sent to the data collector to be brought.

Sammelleitungsrückmeldung ACommon line feedback A

Diese Leitung wird vom Adapter als Antwort auf eine Schreibanforderung A oder eine Leseanforderung A aktiviert, um anzuzeigen, daß die Einheit im Zusammenhang mit der Anforderung keine weitere Information an die Schnittstelle abzugeben braucht.This line is used by the adapter in response to a write request A or a read request A. activated to indicate that the unit has no further information in connection with the request the interface needs to give up.

Datenübertragungsrückmeldung AData transfer feedback A

Diese Leitung wird vom Adapter als Antwort auf eine Schreibanforderung A oder eine Leseanforderung A aktiviert. Wird die Datenübertragungsrückmeldung A als Antwort auf eine Sehreibanforderung A aktiviert, so zeigt sie damit an, daß die Daten gespeichert sind und daß während der Datenübertragungssequenz keine Fehler festgestellt wurden. Wird diese Leitung als Antwort auf eine Leseanforderung A aktiviert, so zeigt sie an, daß die angeforderten Daten auf die Datensammelleitung gebracht wurden, und daß während der Datenübertragungssequenz keine Fehler festgestellt wurden.This line is used by the adapter in response to a write request A or a read request A. activated. If the data transfer acknowledgment A is activated in response to a write request A, so it indicates that the data has been saved and that none during the data transfer sequence Errors were found. If this line is activated in response to a read request A, then shows it indicates that the requested data has been placed on the data bus, and that during the No errors were found in the data transfer sequence.

Datenübertragungsfehlermeldung AData transmission error message A

Diese Leitung wird vom Adapter als Antwort auf eine Schreibanforderung A oder eine Leseanforderung A gesetzt, um damit anzuzeigen, daß während der Datenübertragungssequenz Fehler festgestellt wurden. Normalerweise wird diese Leitung erst aktiviert, nachdem Anzeigeinformationen, welche die Art des aufgetretenen Fehlers beschreiben, auf die Sammeileitung für Fehlermeldungen gegeben wurden. Wird die Datenübertragungsfehlermeldung A als Folge einer Leseanforderung A gesetzt, so ist es nicht sicher, ob die angeforderten Daten auf der Datensammelleitung erscheinen oder nicht.This line is used by the adapter in response to a Write request A or a read request A set to indicate that during the Data transfer sequence errors were detected. Usually this line is only activated when after display information describing the type of error that has occurred on the bus for error messages were given. If the data transmission error message A is the result of a Read request A is set, it is not certain whether the requested data is on the data bus appear or not.

Schreibanforderung B
Hier gilt dasselbe wie für die Schreibanforderung A.
Write request B
The same applies here as for write request A.

Leseanforderung BRead request B

Hier gilt dasselbe wie für die Leseanforderung A.
Sammelleitungsrückmeldung B
The same applies here as for read request A.
Collective feedback B

Hier gilt analog das für die Sammelleitungsrückmeldung A Gesagte.The same applies here to the collective line feedback A said.

Datenübertragungsrückmeldung BData transfer feedback B

Hier gilt dasselbe wie für die Datenübertragungsrückrr.eldung A.The same applies here as for the data transfer feedback A.

Datenübertragungsfehlermeldung BData transmission error message B

Für sie gilt das Analoge wie für die Datenübertragungsfehlermeldung A.The same applies to them as to the data transmission error message A.

Der durch A gekennzeichnete Satz von Kennsignalleitungen stellt den elementaren Satz dar. Der mit B gekennzeichnete Satz dient dazu, die Datenübertragung für den externen Hauptspeicheradapter in überlappter Weise durchzuführen.The set of identification signal lines marked with A represents the elementary set. The set with B The set marked serves to facilitate the data transfer for the external main memory adapter in overlapped Way to perform.

5.2. Steuerschnittstelle5.2. Control interface

Entsprechend der Darstellung in Fig.4 sind die Sammelleitungen der Steuerschnittstelle in vier Gruppen eingeteilt: Die Abfrage- und Anforderungsgruppe 74, die Auswahlgruppe 70, die Steuergruppe 64, 68, 72 und die Unterbrechungsanforderungsgruppe 66.As shown in FIG. 4, the bus lines of the control interface are in four groups divided: The query and request group 74, the selection group 70, the control group 64, 68, 72 and the interrupt request group 66.

5.2.1 Abfrage- und Anforderungsgruppe5.2.1 Query and request group

Die Leitungen dieser Gruppe 74 dienen zur zeitweiligen Zuordnung der Leitfunktion über die Steuerschnittstelle. Alle mit Hilfe eines Steueradapters an die Schnittstelle angeschlossenen Einheiten sind prinzipiell gleichberechtigt. Als Folge davon kann keine Einheit dauernd die Leitfunktion über die Schnittstelle ausüben. Weiterhin ist die Abfrage- und Anforderungssequenz der Schnittstelle im logischen Sinn ringförmig geschlossen, d. h, wenn drei angeschlossene Einheiten vorhanden sind, so gibt die erste Einheit das Abfragesignal an die zweite weiter, die zweite an die dritte und die dritte zurück an die erste.The lines of this group 74 are used for the temporary assignment of the control function via the Control interface. All units connected to the interface by means of a control adapter are in principle equal. As a result, no unit can continuously perform the control function via the interface exercise. Furthermore, the query and request sequence of the interface is ring-shaped in the logical sense closed, d. h, if there are three connected units, the first unit gives that Interrogation signal to the second, the second to the third and the third back to the first.

Für eine gegebene Einheit ist die nächste an die Leitung angeschlossene Einheit diejenige, an welche sie das Abfragesignal weitergibt. Die Vorgängereinheit ist die, von welcher eine gegebene Einheit das Abfragesignal empfängt. Eine Einheit übt die Leitfunktion oder Steuerfunktion aus, wenn sie das Abfragesignal von einer Vorgängereinheit akzeptiert. Eine Einheit kann nur die Sequenz zur Übertragung der Steuerfunktion in Gang setzen, wenn sie selbst in Besitz der Leitfunktion ist.For a given unit, the next unit on the line is the one to which it is connected passes on the interrogation signal. The predecessor unit is the one from which a given unit received the interrogation signal receives. A unit performs the management function or control function when it receives the interrogation signal from of a previous unit accepted. A unit can only use the sequence for transferring the control function in Get going when she herself is in charge of the leading role.

Die Leitungen in der Abfrage- und Anforderungsgruppe sind die folgenden:The lines in the query and request group are as follows:

AusgangsauswahlsignalOutput selection signal

Eine Einheit, welche im Besitz der Leitfunktion ist, aktiviert ihre Ausgangsauswahüeitung, um das Abfragesignal an die nächste Einheit an der Leitung weiterzugeben. Die Ausgangsauswahlleitung einer Einheit wird zur Eingangsauswahlleitung der nächsten Einheit an der Leitung. Eine Einheit, welche nicht im Besitz der Leitfunktion ist und welche die Anforderungssignale an die nächste an diese Leitung angeschlossene Einheit weitergeben will, aktiviert ihr Ausgangswählsignal, wenn das Eingangsauswahlsignal erscheint.A unit that has the control function, activates its exit selection line to transmit the interrogation signal to the next unit on the line to pass on. The output select line of one unit becomes the input select line of the next Unity on the line. You activate a unit which does not have the control function and which wants to pass on the request signals to the next unit connected to this line Output selection signal when the input selection signal appears.

EingangsauswahlsignalInput selection signal

Eine Einheit empfängt ein Signal auf ihrer Eingangsauswahlleitung, wenn das Abfragesignal von einer Vorgängereinheit an sie abgegeben wird.A unit receives a signal on its input select line when the interrogation signal is received from a Predecessor unit is handed over to them.

TrennleitungSeparating line

Eine Einheit aktiviert ihre Eingangsschaltung für die Trennleitung als Folge des Erscheinens eines Eingangsauswahlsignals, um damit anzuzeigen, da3 die Einheit die Leitfunktionen übernehmen will.A unit activates its input circuit for the isolation line in response to the appearance of an input selection signal to indicate that the unit wants to take over the leading functions.

522 Auswahlgruppe 522 choice group

Die Leitungen der Auswahlgruppe 70 ermöglichen die wahlweise Verbindung und den Datenaustausch zwischen zwei an die Steuerschnittstelle angeschlossenen Einheiten. Jeder angeschlossenen Einheit wird eine eindeutige Einheitennummer zugeordnet Die möglichen Einheitennummern sind 0,1,2 und 3. Die Leitungen in der Auswahlgruppe sind die folgenden:The lines of the selection group 70 enable the optional connection and data exchange between two units connected to the control interface. Each connected unit becomes a Unique unit number assigned. The possible unit numbers are 0, 1, 2 and 3. The lines in the selection group are the following:

Einheit π AktivUnit π active

Vier Leitungen für »Einheit π Aktiv« (wobei /V = 0,1, 2 oder 3 ist) erlauben die Identifizierung von Einheiten, die über die Steuerschnittstelle miteinander in Verbindung stehen. Eine Einheit aktiviert die Leitung »Einheit η Aktiv«, die ihrer eigenen Einheitennummer entspricht, um damit anzuzeigen, daß sie eine Sequenz zur Übertragung der Steuerinformation begonnen hat. Die Einheit, welche diese Sequenz in Gang setzt, aktiviert ebenfalls die »Einheit η Aktiv«-Leitung, welche der Einheitennummer der anderen angeschlossenen Einheit entspricht, um somit jene Einheit für den Datenaustausch auszuwählen. Eine Einheit, welche an die Steuerschnittstelle angeschlossen ist und deren »Einheit η Aktiv«-Leitung nicht aktiv ist, sollte die Verbindungen zu den Schnittstelleneingangsschaltungen abtrennen, mit Ausnahme der Leitungen für die Abfrage- und Anforderungssignale, der Unterbrechungsanforderungen und der Leitungen, welche für Meßfunktionen vorgesehen sind.Four lines for "Unit π Active" (where / V = 0,1, 2 or 3) allow the identification of units that are connected to one another via the control interface. A unit activates the "Unit η Active" line, which corresponds to its own unit number, to indicate that it has started a sequence for transmitting the control information. The unit that sets this sequence in motion also activates the "Unit η Active" line, which corresponds to the unit number of the other connected unit, in order to select that unit for the data exchange. A unit which is connected to the control interface and its "unity η active" cable has been inactive should disconnect the connections to the interface input circuits, except for the lines for the query and request signals, the Unterbrechungsanfo r changes and the lines which are intended for measuring functions.

EinheitenrückmeldungUnit feedback

Diese Leitung wird von der ausgewählten Einheit benutzt, um auf ein Signal an seiner »Einheit π Aktiv«-Leitung zu reagieren. Die ausgewählte Einheit muß die Einheitenrückmeldungsleitung innerhalb 80 Nanosekunden nach Erscheinen des Signals auf seiner »Einheit η Aktiv«-Leitung ansetzen. Das Signal für die Einheitenrückmeldung muß so lange aktiv werden, bis jene »Einheit η Aktiv«-Leitung wieder zurückgesetzt wird. Daraufhin muß das Einheitenrückmeldungssignal innerhalb 80 Nanosekungen nach dem VerschwindenThis line is used by the selected unit to respond to a signal on its "Unit π Active" line. The selected unit must apply the unit feedback line within 80 nanoseconds of the appearance of the signal on its "unit η active" line. The signal for the unit feedback must become active until the "unit η active" line is reset. The unit's feedback signal must then be within 80 nanosecons of disappearing des Signals zurückgesetzt sein.of the signal must be reset.

Tritt keine Rückmeldung auf der Einheitenrückmeldungsleitung auf, so wird damit eine »Nicht Bereit«-Bedingung in der ausgewählten Einheit angezeigt. Wenn eine solche Bedingung festgestellt wird, muß die Einheit, welche die Sequenz in Gang gesetzt hat, noch genügend Zeit für eine mögliche Verzögerung bei der Signalübertragung in Rechnung setzen; u. a. tragen zu solchen Signalverzögerungen die Treiberschaltungen an derIf there is no feedback on the unit feedback line, a “Not Ready” condition is displayed in the selected unit. if such a condition is found, the unit that started the sequence must still be sufficient Allow time for a possible delay in signal transmission; i.a. contribute to such Signal delays the driver circuits at the Schnittstelle, die Kabel und die Empfängerschaltungen bei. Diese Verzögerung muß zu der Antwortzeit von 80 Nanosekunden, die im vorhergehenden erwähnt wurde, hinzugerechnet werden. Im allgemeinen wird eine Zeitspanne von einer Mikrosekunde benötigt, bevorInterface, cables and receiver circuits at. This delay must be at the response time of 80 Nanoseconds mentioned above must be added. In general, a One microsecond time is needed before eine »Nicht Bereit«-Bedingung festgestellt werden kann.a "Not Ready" condition is encountered can.

523 Steuergruppe 523 control group

Die Leitungen in der Steuergruppe umfassen die Sammelleitung 64, die Kennsignalleitungen 68 und die Störsignalleitungen 7ZThe lines in the control group include the bus 64, the identification signal lines 68 and the Interference signal lines 7Z

Allgemeine SammelleitungGeneral manifold

Diese Sammelleitung hat eine Breite von 2 Bytes und wird während der Sequenz zur Übertragung der Steuerinformation für folgende Zwecke benutzt: Die Übertragung der Steuerinformation von einer auslösenden Einheit zu einer ausgewählten Einheit, und die Rückmeldung von Statusinformation durch diese ausgewählte Einheit. Für die allgemeine Sammelleitung wird eine Paritätsprüfung durchgeführt, wobei für jedes Byte auf der Sammelleitung eine ungerade Parität erforderlich istThis bus is 2 bytes wide and is used during the sequence to transmit the Control information is used for the following purposes: The transmission of control information from a triggering unit to a selected unit, and the Feedback of status information by this selected unit. For the general manifold a parity check is performed, with an odd parity for each byte on the bus is required

Die Kennsignalleitungen 68 sind folgende:The identification signal lines 68 are as follows:

Steuerungsteering

Diese Leitung wird während der Sequenz zur Übertragung der Steuerinformation benutzt, um das Vorhandensein von Steuer- oder Statusinformation auf der allgemeinen Sammelleitung anzuzeigen. Weiterhin zeigt diese Leitung an, daß die aussendende Einheit noch weitere Information zur Übertragung bereithält, wenn die empfangende Einheit diese benötigt.This line is used during the sequence to transmit the control information in order to control the Display the presence of control or status information on the general bus. Farther this line indicates that the sending unit has further information ready for transmission, if the receiving unit needs it.

Letzte SteuerungLast control

Diese Leitung hat dieselbe Funktion wie die »Steuerung«, jedoch mit einer Ausnahme. Ein Signal auf der Leitung für »Letzte Steuerung« zeigt an, daß die Information auf der allgemeinen Sammelleitung die letzte Information ist, welche die sendende Einheit überträft.This line has the same function as the »control«, with one exception. A signal on of the line for "Last Control" indicates that the information on the general bus is the the last piece of information is what the sending unit transmits.

Fortsetzungcontinuation

Diese Leitung wird während einer Sequenz zur Übertragung der SteuerinformatioB aktiviert, um die Annahme der Information auf der allgemeinen Sammelleitung anzuzeigen. Dieses Signal wird nur nach einem Signal »Steuerung« abgegeben und zeigt an, daß die empfangende Einheit tatsächlich die Übertragung von weiterer Information wünscht.This line is activated during a sequence for the transmission of the control information to the To indicate acceptance of the information on the general manifold. This signal is only after one Signal "control" issued and indicates that the receiving unit is actually transmitting would like further information.

Stoppstop

Ein Signal auf dieser Leitung erscheint nach einemA signal on this line appears after a Signal »Steuerung« oder nach »Letzter Steuerung« umSignal »control« or to »last control«

anzuzeigen, daß die Information auf der allgemeinenindicate that the information is on the general

Sammelleitung akzeptiert wurde. Es zeigt ferner an, daßManifold was accepted. It also indicates that

keine weitere Information übertragen werden soll.no further information is to be transmitted.

In ArbeitIn progress

Diese Leitung wird von einer Einheit aktiviert, welche während einer Sequenz zur Übertragung der Steuerinformation ausgewählt wurde. Sie zeigt damit an, daß sie s zum gegenwärtigen Zeitpunkt nicht in einen Datenverkehr eintreten kann, da sie anderweitig beschäftigt istThis line is activated by a unit, which during a sequence for the transmission of the control information selected. It thus indicates that it is not currently involved in any data traffic can occur because she is otherwise employed

ZeitmarkeTime stamp

Diese Leitung, welche in F i g. 4 nicht dargestellt ist, verläuft vom Steueradapter zu den angeschlossenen Einheiten und wird von der Verriegelungssteuerung in der Zentraleinheit benutzt um die Freigabe oder die Sperrung von angeschlossenen Kanälen durchzuführen (damit der Zustand der angeschlossenen Kanäle geändert werden kann, muß das Signal den unteren logischen Wert innehaben). Zusätzlich zu dieser Bedingung für den Übergang des Zustands der angeschlossenen Kanäle zwischen Frei und Gesperrt müssen hierzu dieselben Bedingungen vorhanden sein, wie beim Übergang zwischen On-Iinc und Off-üne.This line, which is shown in FIG. 4 is not shown, runs from the control adapter to the connected units and is used by the interlock control in used by the central unit to enable or disable connected channels (so that the state of the connected channels can be changed, the signal must match the lower have logical value). In addition to this condition for the transition of the state of the connected channels between free and blocked, the same conditions must exist for this, as with the transition between on-linc and off-une.

Der untere logische Zustand dieses Signals muß dabei mindestens eine Mikrosekunde andauern.The lower logic state of this signal must be last for at least a microsecond.

Eingangsleitung für MeßzweckeInput line for measuring purposes

Diese Leitung, welche in F i g. 4 nicht dargestellt ist, geht von den angeschlossenen Kanälen aus und wird zum Setzen der Meßzähler in der Zentraleinheit benutzt Das Meßeingangssignal wird von jedem E/A-Gerät und/oder der angeschlossenen Einheit ausgegeben und ist vom Zeitpunkt der Annahme eines Befehls bis zum Erscheinen des Signals »Geräteende« für diesen Befehl aktiv. Das Meßeingangssignal kann gleichzeitig mit dem Signal »Einheitenriickmeldung« für jede Signalübertragungsfrequenz aui der Schnittstelle gegeben werden, welche nicht gleichzeitig das Signal »Geräteende« erzeugt wie z. B. eine Instruktion Test E/A. Wenn das Signal angesetzt wurde, darf seine Dauer nicht die des Signals »Einheitenrückmeldung« überschreiten. This line, which is shown in FIG. 4 is not shown, is based on the connected channels and will used to set the measuring counter in the central unit. The measuring input signal is used by everyone I / O device and / or the connected unit and is from the time of acceptance of a Command is active for this command until the »End of device« signal appears. The measurement input signal can at the same time as the »unit return message« signal for any signal transmission frequency on the interface which does not generate the signal »end of device« at the same time, e.g. B. an instruction test I / O. Once the signal has been set, its duration is allowed do not exceed that of the "Unit feedback" signal.

Das Meßeingangssignal wird in folgenden Fällen nicht angesetzt:The measurement input signal is not applied in the following cases:

1. zwischen der Erzeugung und der Annahme des Signals »Geräteende«,1. between the creation and the acceptance of the Signal »end of device«,

2. zwischen der Erzeugung des Signals »Geräteende« und der Annahme des nächsten Kommandos im Fall von gekettetsn E/A-Befehlen,2. between the generation of the »device end« signal and the acceptance of the next command in the Case of chained I / O commands,

3. in dem Zeitraum, während ein Gerät den Beginn eines automatischen Startvorgangs erwartet.3. During the period while a device is waiting for an automatic start process to begin.

Beispielsweise setzen Steuergeräte für Datenübertragung nicht notwendigerweise das Meßeingangssignal an, während sie sich bei der Vorbereitung von Befehlen in einer Warteperiode befinden.For example, set control units for data transmission not necessarily the measurement input signal while preparing commands are in a waiting period.

MeßausgangssignalMeasurement output signal

5555

Diese Leitung, die in Fig.4 nicht dargestellt ist, verläuft vom Steueradapter zu dem angeschlossenen Kanal und dient zum Setzen aller anderen Meßgeräte in zuordenbaren Einheiten und E/A-Einheiten. Das Meßausgangssignal wird immer dann aktiviert, wenn das Meßgerät in der Zentraleinheit Zeitmessungen durchführt. This line, which is not shown in Figure 4, runs from the control adapter to the connected channel and is used to set all other measuring devices in assignable units and I / O units. The measurement output signal is always activated when the Measuring device in the central unit carries out time measurements.

Die Störsignalleitungen 72 sind folgende:The interference signal lines 72 are as follows:

ZurücksetzenReset to default

Dieses Signal wird von einem Steueradapter gesetzt, um anzuzeigen, daß die angeschlossenen Einheiten sofort allen Datenaustausch mit der Zentraleinheit abbrechen sollen. Jede gerade ablaufende Sequenz zum Datenaustausch (zwischen der Einheit und dem Steueradapter) wird sofort beendet Alle Eingangssignale an die Steuerschnittstelle werden sofort zurückgesetzt (Ausnahme: das Signal »Zurücksetzen«). Die angeschlossene Einheit kann danach alle jene Funktionen weiterführen, die sie alleine durchzuführen imstande ist sie darf jedoch keinen weiteren Datenaustausch oder Sequenzen zur Datenübertragung mit dem Steueradapter einleiten, der das Signal ausgegeben hatThis signal is set by a control adapter to indicate that the connected units immediately stop all data exchange with the central unit. Each currently running sequence to the Data exchange (between the unit and the control adapter) is terminated immediately. All input signals to the control interface are reset immediately (exception: the »Reset« signal). the The connected unit can then continue all those functions that it is able to carry out on its own If it is, however, no further data exchange or sequences for data transmission with the control adapter are allowed initiate who issued the signal

Zurücksetzen der SequenzReset the sequence

Ein Steueradapter für Datenaustausch oder eine angeschlossene Einheit setzt dieses Signal an, um «nzuzeigen, daß in der Steuerschnittstelle eine Störung aufgetreten ist und um alle gerade ablaufenden Vorgänge in der Steuerschnittstelle zu beenden.A control adapter for data exchange or a connected unit converts this signal «Nto show that a fault has occurred in the control interface and to all those currently running End operations in the control interface.

Einheit BereitUnit ready

Vier Leitungen für »Einheit Bereit«, welche mit 0,1,2 und 3 bezeichnet sind, stehen zur Verfügung; diese sind in F i g. 4 nicht dargestellt Eine angeschlossene Einheit aktiviert die »Einheit Bereit«-Leitung, die seiner Einheitennummer entspricht, wenn sie bereit ist und wenn in ihr keine Störungen aufgetreten sind (d. h. wenn sie an die Stromversorgung angeschlossen ist und in ihr kein Fehlerstopp aufgetreten ist). Verschwindet das »Einheit Bereit«-Signal einer Einheit, so wird damit ein Störalarmsignal für alle anderen angeschlossenen Einheiten erzeugt.Four lines for "unit ready", which with 0,1,2 and 3 are available; these are shown in FIG. 4 not shown A connected unit activates the "unit ready" line corresponding to its unit number when it is ready and if no malfunctions have occurred in it (i.e. if it is connected to the power supply and in it no error stop occurred). If the "unit ready" signal of a unit disappears, it becomes a Nuisance alarm signal generated for all other connected units.

5.2.4 Unterbrechungs-Anforderungsgruppe5.2.4 Interrupt Request Group

Die Leitungen in dieser Gruppe 66 werden von einer einzelnen Einheit benutzt, um damit Unterbrechungsanforderungen an einen bestimmten Steueradapter zu geben. Diese Leitungen sind wahlweise vorhanden. Im einzelnen handelt es sich um folgende Leitungen:The lines in this group 66 are used by a single unit to accommodate interrupt requests to give to a specific tax adapter. These lines are optionally available. in the The individual lines are as follows:

Anforderungssammelleitung
für Vorrangunterbrechungen
Requirements manifold
for priority interruptions

Diese Sammelleitung hat eine Breite von 16 Bits und wird von einer Einheit benutzt, um die Einleitung einer Vorrangunterbrechung der Zentraleinheit anzufordern. Die Leitungen in der Sammelleitung geben das Vorrangsniveau (0—15) der Anforderung an. Jede dieser Leitungen ist logisch mit den entsprechenden Maskenbits für Vorrangebenen in der Zentraleinheit verbunden.This bus is 16 bits wide and is used by a unit to initiate a Request an interruption of priority from the central unit. The lines in the manifold give that Priority level (0-15) of the requirement. Each of these lines is logical with the corresponding one Mask bits for priority levels connected in the central unit.

Anforderungssammelleitung für E/A-UnterbrechungenRequest bus for I / O interrupts

Diese Sammelleitung besitzt eine Breite von 8 Bits und wird von einer Einheit benutzt, um die Einleitung einer E/A-Unterbrechung der Zentraleinheit zu verlangen. Die Leitungen in der Sammelleitung geben die Kanalnummer (0—7) für die Anforderung an. Jede dieser Leitungen ist logisch mit den entsprechenden Maskenbits für Kanäle in der Zentraleinheit verbunden.This bus is 8 bits wide and is used by a unit to carry out the initiation to request an I / O interruption of the central unit. The lines in the manifold give the Channel number (0—7) for the request. Each of these lines is logical with the corresponding one Mask bits for channels connected in the central unit.

Sammelleitung für die Identifizierung
von Datenquellen
Manifold for identification
of data sources

Die anfordernde Einheit gibt ihre Einheitennummer in codierter Form auf diese Sammelleitung. Diese Einheitennummer dient zur Auswahl der richtigen anfordernden Einheit in der Sequenz für die Annahme einer Unterbrechungsanforderung. Die Sammelleitung enthält drei Leitungen (zwei Informationsleitungen und eine Paritätsleitung); bevor eine Unterbrechungsanforderung akzeptiert wird, muß die Information auf dieserThe requesting unit puts its unit number in coded form on this bus. These Unit number is used to select the correct requesting unit in the sequence for acceptance an interrupt request. The manifold contains three lines (two information lines and a parity line); before an interrupt request is accepted, the information on it must be

Sammelleitung gültig sein.Manifold be valid.

53 Schnittstelle Steueradapter-Zentraleinheit53 Interface between control adapter and central unit

Der Steueradapter 20 von F i g. 1 ist mit der Instmktionsausführungseinheit 12 der Zentraleinheit mit Hilfe einer Schnittstelle Steuereinheit-Zentraleinheit verbunden. In Zusammenarbeit mit der Zentraleinheit führt der Steueradapter die Instruktion »Signalprozessor« aus, welche in der früher erwähnten US-Patentanmeldung Serial Nr. 2 68 268 beschrieben ist Weiterhin führt der Steueradapter E/A-Instruktionen, wie z. B. Start-E/A, aus.The control adapter 20 of FIG. 1 is with the instruction execution unit 12 of the central unit connected by means of an interface between the control unit and the central unit. In cooperation with the central unit the control adapter executes the instruction "signal processor" which is described in the previously mentioned US patent application Serial No. 2 68 268 is described. Furthermore, the control adapter carries out I / O instructions, such as B. Start I / O, off.

Die Instruktion »Signalprozessor« veranlaßt den Steueradapter, eine Sequenz zur Übertragung von Steuerinformation einzuleiten (dieser Vorgang ist genauer im Absatz 5.43.1 beschrieben), wobei das betreffende Untersystem durch die Adresse in der Instruktion bestimmt wird. Bei Beendigung dieser Sequenz wird ein Bedingungsschlüssel gesetzt. Steht dieser Schlüssel auf 1, so ist der Zustand in den Zustandsregistern gespeichert, welche in der Instruktion »Signalprozessor« spezifiziert waren.The instruction "signal processor" causes the control adapter to create a sequence for the transmission of Initiate control information (this process is described in more detail in paragraph 5.43.1), whereby the relevant subsystem is determined by the address in the instruction. Upon termination of this Sequence a condition key is set. If this key is set to 1, the status is in Status registers stored, which were specified in the instruction »signal processor«.

Die Sequenz zur Übergabe von Steuerinformation, die von einer Instruktion »Signalprozessor« eingeleitet wurde, veranlaßt die Übergabe der folgenden Steuerinformation an das adressierte Untersystem:The sequence for the transfer of control information initiated by an instruction "signal processor" causes the following control information to be transferred to the addressed subsystem:

— ein Signal, welches die Instruktion als Signal-Proze.ssor-Instruktion kennzeichnet,- a signal which the instruction as Signal-Proze.ssor-Instruktion indicates

— der Funktionsschlüssel, der von der Instruktion »Signalprozessor« angezeigt wurde und- the function key that was displayed by the instruction »signal processor« and

— die Parameter, die in der Instruktion »Signalprozessor« angezogen wurden.- the parameters that were used in the "Signal Processor" instruction.

Nach Abschluß der Sequenz zur Übergabe der Steuerinformation gibt das adressierte Untersystem Statusinformationen an den Steueradapter zurück. Wenn diese Statusinformation nicht ausschließlich aus logischen Nullen besteht, wird sie in die Statusregister gesetzt, welche in der Instruktion »Signalprozessor« angegeben wurden. Der Adapter setzt dann die geeigneten Bedingungsschlüssel an.After completion of the sequence for transferring the control information, the addressed subsystem is Status information back to the control adapter. If this status information is not exclusive logical zeros, it is set in the status register, which is contained in the instruction »signal processor« were specified. The adapter then sets the appropriate condition keys.

5.3.2 E/A-Instruktionen5.3.2 I / O instructions

Der Steiieradapter führt auch E/A -Instruktionen aus, wie z. B. Start-E/A, Start-E/A mit schneller Freigabe (diese Instruktion ist genauer in der US-Patentanmeldung Serial-Nr. 2 67 754 und in der früher angegebenen Broschüre System/360 Principles of Operation beschrieben), Test-E/A, Halt-E/A, Halt-Gerät, Teste-Kanal, Speicher-Kanalidentifizierung. Wenn irgendeine dieser E/A-Instruktionen an einen Kanal ausgegeben wird, der an den Steueradapter angeschlossen ist, so leitet der Adapter eine Sequenz zur Übergabe der Steuerinformation an den adressierten Kanal ein. Nach Abschluß dieser Sequenz setzt der Adapter den entsprechenden Bedingungsschlüssel.The Steiieradapter also executes I / O instructions such as: B. Start-up I / O, start-up I / O with quick release (this instruction is described in greater detail in U.S. Patent Application Serial No. 2,67,754 and in the System / 360 Principles of Operation booklet mentioned earlier), test I / O, stop I / O, stop device, test channel, memory channel identification. When any of these I / O instructions are issued on a channel connected to the control adapter, the adapter initiates a sequence for transferring the control information to the addressed channel. After completing this sequence, the adapter sets the appropriate condition key.

Die Sequenz zur Übergabe der Steuerinformation im Fall einer E/A-Instruktion vermittelt die Übergabe folgender Information an den adressierten Kanal:The sequence for transferring the control information in the case of an I / O instruction mediates the transfer the following information to the addressed channel:

— einen Parameter, der die besondere E/A-Operation kennzeichnet, die ausgeführt werden soll, sowie- a parameter that specifies the particular I / O operation which is to be carried out, as well as

— die Geräteadrssse und die ausführliche Geräteadresse, die aus der Instruktion abgeleitet wird.- the device address and the detailed device address, which is derived from the instruction.

Wenn nötig, benutzt der adressierte Kanal die Daten, die in den Hauptspeicher übertragen wurden (mit Hilfe des Hauptadapters, der an den Kanal angeschlossen irt und des externen Hauptspeicheradapters, der an den Hauptprozessor angeschlossen ist), um sich das Kanaladreßwort zu beschaffen. Der Kanal kann weiterhin mit Hilfe desselben Datenpfades das Kanalstatuswort und den E/A-Pufferbereich auf Gültigkeit prüfen. Der Kanal gibt dem Steueradapter ein Statusbyte, aus dem der geeignete BedingungsschlüsselIf necessary, the addressed channel uses the data that was transferred to main memory (with the help of the main adapter connected to the channel and the external main memory adapter connected to the Main processor) to get the channel address word. The channel can the channel status word and the I / O buffer area are still valid using the same data path check. The channel gives the control adapter a status byte from which the appropriate condition key

ίο abgeleitet werden kann.ίο can be derived.

Die Adreßstruktur erlaubt es nicht, mit Hilfe einer E/A-Instruktion eine angeschlossene Einheit zu adressieren, welche nicht ein Datenkanal ist Damit wird sichergestellt, daß E/A-Instruktionen und die Instruk-The address structure does not allow a connected unit to be addressed with the help of an I / O instruction. which is not a data channel This ensures that I / O instructions and the instruc-

■ 5 tion »Signalprozessor« funktionsmäßig getrennt bleiben. ■ 5 “signal processor” functionally remain separate.

533 Unterbrechungen der Zentraleinheit533 Interruptions in the central processing unit

In Zusammenhang mit der Steuerschnittstelle kann der Steueradapter Unterbrechungen der Zentraleinheit hervorrufen, an welche er angeschlossen ist Diese Unterbrechungen sind in zwei Gruppen eingeteilt, in Vorrangunterbrechungen und in E/A-Unterbrechungen.In connection with the control interface, the control adapter interrupts the central unit cause to which it is connected. These interruptions are divided into two groups, into Priority interruptions and in I / O interruptions.

J5 533.1 VorrangunterbrechungenJ 5 533.1 Priority Interruptions

Ein Untersystem, welches an einen Steueradapter angeschlossen ist, der mit Logikschaltkreisen für die Behandlung von Vorrangunterbrechungen ausgestattet ist, kann eine Unterbrechung gleichzeitig auf verschiedenen Ebenen anfordern. Diese Anforderungen werden mit den entsprechenden Masken für Vorrangsunterbrechungsebenen verglichen und danach die Unterbrechungen entsprechend akzeptiert.
Wird eine Vorrangunterbrechung auf einer gegebenen Ebene akzeptiert, ieitet der Steueradapter die Sequenz zur Übergabe der Steuerinformation für die Einheit ein, welche eine Vorrangunterbrechung anfordert. Während dieser Sequenz wird folgende Iniormation an die anfordernde Einheit weitergegeben:
A subsystem connected to a control adapter equipped with logic circuitry for handling priority interrupts can request an interrupt at different levels simultaneously. These requirements are compared with the corresponding masks for priority interruption levels and the interruptions are then accepted accordingly.
If a priority interruption is accepted at a given level, the control adapter initiates the sequence for transferring the control information for the unit which is requesting a priority interruption. During this sequence, the following information is passed on to the requesting unit:

— ein Signal, welches die Sequenz als Vorrangsunterbrechungsannahme kennzeichnet und- a signal indicating the sequence as a priority interrupt acceptance indicates and

— ein Signal, welches die Ebene angibt, puf der die Unterbrechung angenommen wurde.- a signal indicating the level puf which the Interruption was accepted.

Ein anforderndes Untersystem stellt mit der Unterbrechung in Verbindung stehende Parameter zur Verfügung, indem es die Adresse eines Operationsanforderungsblocks mitteilt. Der Adapter speichert die Parameter und den Unterbrechungscode im Hauptspeicher. Danach wird eine externe Unterbrechung eingeleitet, und es erfolgt der Austausch des Programmstatuswortes (PSW) entsprechend der Unterbrechungsabarbeitung in der Zentraleinheit. A requesting subsystem provides parameters related to the interruption Available by notifying the address of an operation request block. The adapter saves the Parameters and the interrupt code in main memory. After that there is an external interruption initiated, and the program status word is exchanged (PSW) according to the interrupt processing in the central unit.

Steueradapter können untereinander externe Unterbrechungen anfordern, und zwar im Zusammenhang mit der Instruktion »Signalprozessor«. Wenn eine derartige Unterbrechung eingeleitet wird, stellt der Steueradapter, welcher die Unterbrechung annimmt, die Prozessor=Nr. des anfordernden Geräts sowie einen externen Unterbrechungscode zur Verfugung, welcher eine Unterbrechung der Klasse 1 anzeigt. Die Sequenz zur Übergabe der Steuerinformation im Fall einer Vorrangunterbrechung ist. genauer im Abschnitt 5.4.3.2 beschrieben. Control adapters can interconnect external interruptions request in connection with the instruction »signal processor«. If such a Interruption is initiated, the control adapter, which accepts the interruption, sets processor = no. of the requesting device as well as an external interrupt code available, which a Class 1 interruption. The sequence for transferring the control information in the event of a priority interruption is. described in more detail in section 5.4.3.2.

533.2 E/A-Unterbrechungen533.2 I / O interruptions

Ein Untersystem, welches an einen Steueradapter angeschlossen ist, der mit den geeigneten E/A-Logik-A subsystem that is connected to a control adapter that is equipped with the appropriate I / O logic

kreisen versehen ist, kann von der Zentraleinheit des Steueradapters eine E/A-Unterbrechung anfordern. Die Anforderung wird mit den entsprechenden E/A-Masken verglichen, damit die Unterbrechungen selektiv angenommen werden können.circles can request an I / O interruption from the central unit of the control adapter. the The request is compared with the corresponding I / O masks so that the interrupts are accepted selectively can be.

Wird eine E/A-Unterbrechung akzeptiert, so leitet der Steueradapter eine Sequenz zur Übertragung der Steuerinformation an das anfordernde Untersystem ein. Diese gewährleistet die Übergabe folgender Information an die anfordernde Einheit:If an I / O interruption is accepted, the control adapter directs a sequence to transmit the Control information to the requesting subsystem. This ensures the transfer of the following information to the requesting unit:

— ein Signal, welches die Sequenz als E/A-Unterbrechung kennzeichnet.- a signal that identifies the sequence as an I / O interruption.

Das anfordernde Untersystem speichert dann das Kanalstatuswort, das erweiterte Kanalwort, den erweiterten Kanalstatus und die Gültigkeitsinformation. Das anfordernde Uiiici sysicnt liefet i wciicimii uie Geiäieadresse und eine Zusammenfassung der Statusinformation. Der Adapter speichert den Unterbrechungscode unter Verwendung des richtigen Vorspanns, und danach leitet der Unterbrechungsmechanismus die E/A-Unterbrechung ein. zu der auch der Austausch des PSW (Programmstatuswortes) gehört.The requesting subsystem then stores the channel status word, the extended channel word, the extended Channel status and the validity information. The requesting Uiiici sysicnt delivers i wciicimii uie Geiäieadresse and a summary of the status information. The adapter stores the interrupt code using the correct header, and then the interrupt mechanism initiates the I / O interrupt a. which also includes the exchange of the PSW (program status word).

Eine E/A-Unterbrechung kann nicht akzeptiert werden, wenn sie von angeschlossenen Untersystemen ausgeht, welche keine E/A-Adresse besitzen. Die Sequenz zur Übergabe der Steuerinformation im Fall einer E/A-Ur.terbrechung ist genauer im Abschnitt 5.4.3.4 beschrieben.An I / O interruption cannot be accepted if it is from connected subsystems which do not have an I / O address. The sequence for transferring the control information in the case an I / O original interruption is described in more detail in section 5.4.3.4.

5.4 Ablauffolgen auf der Steuerschnittstclle5.4 Sequences on the control interface

In der Steuerschnittstelle laufen drei Steueroperationen ab: Abfrage- und Anforderungsvorgänge, die Übergabe der Steuerinformation und das Zurücksetzen.Three control operations are running in the control interface from: Query and request processes, the transfer of control information and resetting.

Nach der Beschreibung im Abschnitt 5.2 sind die Leitungen der Steuerschnittstelle in zwei Gruppen aufgeteilt: Informationsquellen, zu denen die allgemeine Sammelleitung und die Leitungen für aktive Einheiten gehören und weiterhin die Kennsignalleitungen, welche »Steuerung«. »Letzte Steuerung«. »Fortsetzung« und »Stopp« umfassen.According to the description in section 5.2, the control interface lines are in two groups divided: Sources of information to which the general manifold and the lines for active units belong and also the identification signal lines, which "control". "Last control". »Continuation« and Include "stop".

Ist ein Untersystem mit den Ablaufvorgängen oder Sequenzen zum Datenaustausch beschäftigt, gibt es Informationen über eine oder mehrere der Informationsquellen ab. Die absendende Einheit läßt auch eine mögliche zeitliche Versetzung dieser Informationsquellen zu. indem sie das Ansetzen des Signals auf einer Kennsignalleitung während einer gewissen Zeitspanne verzögert, um darr!t sicherzustellen, daß die Information in den Informationsquellen eine feste Zeitspanne vor dem Signal auf der Kennsignalleitung eintrifft; diese Zeitspanne kann beispielsweise 60 Nanosekunden betragen. Eine empfangende Einheit führt ebenfalls eine gewisse Verzögerung ein, um damit Zeitverschiebungen aufzufangen, die durch ihre eigenen Schaltkreise hervorgerufen sind; außerdem gewährleistet die empfangende Einheit eine weitere Verzögerung, die den im Beispiel erwähnten 60 Nanosekunden entspricht.Is a subsystem with the processes or Sequences used to exchange data, there is information about one or more of the information sources away. The sending unit also allows these information sources to be staggered in time to. by placing the signal on an identification signal line for a period of time delayed to ensure that the information in the information sources has a fixed amount of time arrives before the signal on the identification signal line; this period of time can be 60 nanoseconds, for example be. A receiving unit also introduces a certain delay in order to avoid time shifts to intercept caused by their own circuits; also guarantees the receiving Unit another delay, which corresponds to the 60 nanoseconds mentioned in the example.

5.4.1 Abfrage- und Anforderungssequenz5.4.1 Query and request sequence

Die Abfrage- und Anforderungssequenz wird benutzt, wenn die Steuerschnittstelle nicht gerade mit einem Datenverkehr zwischen den verschiedenen Einheiten beschäftigt ist Die Übernahme der Steuer- oder Leitfunktion kann von jeder Einheit angefordert werden, jedoch ist es nur einer Einheit welche bereits die Leitfunktion innehat möglich, die Abfragesequenz einzuleiten. Diese Sequenz beginnt, wenn die Einheil die im Besitz der Leitfunktion ist, sich entscheidet, dii Leitfunktion an die anfordernde Einheit weiterzugeben Die Einheit kann jedoch die Leitfunktion erst dam weitergeben, wenn alle vorher eingeleiteten Sequenzet betreffend die Abfrage, die Übertragung der Steuerunj und die Zurücksetzung abgeschlossen sind.The query and request sequence is used when the control interface is not currently using a Data traffic between the different units is busy taking over the control or Control function can be requested from every unit, but only one unit already has it the control function is able to initiate the query sequence. This sequence begins when the Einheil who is in possession of the control function decides to pass the control function on to the requesting unit However, the unit can only pass on the control function if all previously initiated sequencing concerning the query, the transfer of the tax unj and the reset is complete.

Die logischen Schaltungen für die Abfrage- unc Anforderungssequenz in der Steuerschnittstelle sind it F ι g.4 gezeigt In den F-" i g 16 und 17 sind in Form voi logischen Flußdiagrammen Einzelheiten der logischei Schaltung gezeigt, welche die Ablaufvorgänge in de Schnittstelle für einen Abfrage- und Anforderungsvor gang steuern. Ein zeitliches Ablaufdiagramm für dei Abfragevorgang ist in F i g. 24 dargestellt. In Fig. 11 wird in dem Entscheidungsblock 20 gefragt, ob dii Einheit die Leitfunktion benötigt. Ist dies nicht der FaI!The logic circuits for the query and request sequence in the control interface are shown in FIG. 4. In FIGS. 16 and 17, details of the logic circuit are shown in the form of logic flow diagrams, which the processes in the interface for a query A timing diagram for the interrogation process is shown in Fig. 24. In Fig. 11, decision block 20 asks whether the unit needs the control function.

.,»./ «iitt nui.ii ■ ι 5. ι ι >t.u.ni.igi. in i-fiwun. Λ.Χ1Α. »ui Fig. 17 wird bestimmt, ob eine Anforderungsleitunj von einer anderen Einheit aktiviert wurde. Wenn ja wird im Block 204 geprüft, ob diese Einheit im Besitz de Leitfunktion ist. Wenn ja, leitet die Einheit dii Abfragesequenz ein. indem sie ihre Ausgangswähllei tung aktiviert (Block 206). Das Signal auf dieser Leitunj wird für den nächsten Steueradapter (siehe F i g. 2) zun F.ingangsauswählsignal. Die Einheit gibt die Leitfunk tion weif..' und ist nicht mehr in deren Besitz, sobald sii ihre Ausgangsauswahlleitung aktiviert.., "./ " iitt nui.ii ■ ι 5. ι ι > tuni.igi. in i-fiwun. Λ.Χ1Α. In Fig. 17 it is determined whether a request line has been activated by another unit. If so, it is checked in block 204 whether this unit is in possession of the control function. If so, the unit initiates the query sequence. by activating its output dial line (block 206). The signal on this line becomes the input selection signal for the next control adapter (see FIG. 2). The unit gives the Leitfunk tion weif .. 'and is no longer in their possession as soon as it activates its output selection line.

Eine Einheit, welche ein Signal auf ihre EingangsausA unit that sends a signal to its input

}o wahlleitung empfängt, kann entweder die Leitfunktioi akzeptieren oder das Abfragesignal zur nächstet Einheit an der Leitung weitergeben. Eine Einheit an de Leitung akzeptiert das Abfragesignal immer dann, wem sie die Steuerschnittstelle zur Einleitung einer Sequen; } o receives dial-up line, can either accept the Leitfunktioi or forward the query signal to the next unit on the line. A unit on the line accepts the interrogation signal whenever it sends the control interface to initiate a sequence;

zur Übertragung der Steuerinformation benötigt.required for the transmission of the control information.

Die Einheit gibt das Abfragesignal an die nächst! Einheit an der Leitung weiter, wenn sie die Leitfunktioi nicht übernehmen will. Dies geschieht, indem di< Ausgangsauswahlleitung innerhalb einer festen Zeit spanne aktiviert wird, beispielsweise 80 Nanosekundet nach dem Erscheinen des Signals auf der Eingangsaus wahlleitung.The unit sends the query signal to the next! Unit on the line if it has the Leitfunktioi does not want to take over. This is done by di <output select line within a fixed time span is activated, for example 80 nanoseconds after the signal appears on the input selection line.

Eine Einheit, welche die Leitfunktion übernehmet will, erreicht dies, indem sie ihre Trennleitung innerhall 80 Nanosekunden nach Erscheinen des Eingangsaus wahlsignals aktiviert. Eine Einheit ist im Besitz dei Leitfunktion, sobald die Trennleitung aktiv wird. Da; Aktivwerden der Trennleitung wird im Block 20) geprüft. Sobald die Trennleitung aktiv wird, setzt di< Einheit, welche die Sequenz eingeleitet hat ihi Ausgangsauswahlsignal zurück (Block 210), und zwai innerhalb 80 Nanosekunden nach Erscheinen de: Trennsignals.A unit that wants to take on the control function achieves this by activating its isolating line within 80 nanoseconds after the input selection signal has appeared. A unit is in possession of the control function as soon as the isolating line becomes active. There; The activation of the isolating line is checked in block 20). As soon as the isolating line becomes active, the unit that initiated the sequence resets its output selection signal (block 210), and within 80 nanoseconds after the appearance of the isolating signal.

Die Einheit, welche die Leitfunktion akzeptiert, setz innerhalb 80 Nanosekunden nach dem Verschwindet des Eingangsauswahlsignals (d. h. nach dem Zurückset zen des Ausgangsauswahlsignals durch die einleitend! Einheit) die Trennleitung zurück. Das Zurücksetzen dei Trennleitung ist in Block 212 dargestellt Im Anschlul daran wird zu F i g. 16 zurückverzweigtThe unit that accepts the control function resets the isolating line within 80 nanoseconds after the input selection signal disappears (ie after the output selection signal has been reset by the initiating! Unit). Resetting the isolating line is shown in block 212. This is followed by FIG. 16 branches back

Wenn eine Einheit die Leitfunktion anfordert (Blocl 200 in F i g. 16), sie aber nicht im Besitz der Leitfunktioi ist (Block 214) und außerdem die Ausgangsauswahllei tung nicht aktiv ist (Block 216), so setzt die Einheil welche die Leitfunktion anfordert, in Block 218 da: Anforderungssignal. Liegt eine dringende Bedingung vor, wie im Block 217 angezeigt, so setzt die Einheit da: Signal für eine dringende Anforderung. In beiden Fället If a unit requests the routing function (block 200 in FIG. 16), but it does not have the routing function (block 214) and, moreover, the output selection line is not active (block 216), the unit which requests the routing function sets , in block 218 there: request signal. If there is an urgent condition, as indicated in block 217 , the unit sets there: Signal for an urgent request. In both cases

ist die anschließende Schrittfolge dieselbe.the subsequent sequence of steps is the same.

Wenn die Einheit auf ihrer Eingangsauswahlleitung ein Signal empfängt (Block 220), akzeptiert sie die Leitfunktion, indem sie das Anforderungssignal 222 zurücksetzt und die Trennleitung 224 innerhalb 80 Nanosekunden nach dem Ansetzen ihrer Eingangsauswah I leitung aktiviert. Die Einheit ist im Besitz der Leitfunktion zum Zeitpunkt, zu dem das Trennsignal erscheint. Während die Einheit, welche die Leitfunktion übernimmt, noch die Anforderungssequen? zu Ende führt, kann sie eine Sequenz zur Übergabe der Steuerinformation einleiten, sie kann jedoch zu diesem Zeitpunkt die Leitfunktion noch nicht weitergeben, da die Anforderungssequenz noch nicht vollkommen abgeschlossen ist.When the unit receives a signal on its input select line (block 220), it accepts routing by resetting the request signal 222 and activating the disconnect line 224 within 80 nanoseconds of its input selection line being applied. The unit is in possession of the control function at the point in time at which the separation signal appears. While the unit that takes on the control function still carries out the requirement sequences? leads to the end, it can initiate a sequence for transferring the control information, but at this point in time it cannot transfer the control function because the request sequence has not yet been fully completed.

Die Einheit, welche die Sequenz ausgelöst hat, setzt ihr Ausgangsauswahlsignal innerhalb 80 NanosekundenThe unit that triggered the sequence sets its output selection signal within 80 nanoseconds

nie- -ritri'tr^ir ift/onie- -ritri'tr ^ ir ift / o

bei der empfangenden Einheit durch das Verschwinden des Eingangsauswahlsignals in Block 226 auswirkt. Die anfordernde Einheit setzt dann ihr Trennsignal in Block 228 zurück.affects the receiving unit by the disappearance of the input selection signal in block 226. the requesting unit then resets its disconnect signal in block 228.

Im Block 230 wird entschieden, ob die nächste Sequenz auf Grund einer Vorrangunterbrechung oder als Antwort auf eine Signalprozessor-Instruktion erfolgt. Im ersten Fall wird zu F i g. 20 verzweigt, welche in Abschnitt 5.4.2.2 beschrieben ist. Im zweiten Fall erfolgt die Verzweigung nach Fig. 18; die Sequenz zur Übergabe der Steuerinformation, die durch den Signalp.ozessor eingeleitet wurde, ist in Abschnitt 5.4.2.1 beschrieben.In block 230 it is decided whether the next sequence due to a priority interruption or occurs in response to a signal processor instruction. In the first case it becomes F i g. 20 branches which is described in Section 5.4.2.2. In the second case, the branching takes place according to FIG. 18; the sequence for Transfer of the control information, which was initiated by the signal processor, is in section 5.4.2.1.

Wird in Fig. 17 (Block 204) ein Anforderungssignal von einer Einheit empfangen, die nicht im Besitz der Leitfunktion ist, so wird das Signal zu der nächsten Einheit an der Leitung weitergegeben. Empfängt somit eine Einheit ein Signal auf ihrer Eingangsauswahlleitung (Block 232), so gibt sie dieses Signal weiter, indem sie ihre Ausgangswahlleitung 234 innerhalb 80 Nanosekunden nach Erscheinen des Eingangsauswahlsignals aktiviert.If, in FIG. 17 (block 204), a request signal is received from a unit which does not have the control function, the signal is passed on to the next unit on the line. Thus, if a unit receives a signal on its input selection line (block 232), it forwards this signal by activating its output selection line 234 within 80 nanoseconds of the appearance of the input selection signal.

Die Einheit, welche die Schrittfolge ausgelöst hat, setzt ihr Ausgangsauswahlsignal zurück, was sich bei der anfordernden Einheit durch das Verschwinden des Eingangsauswahlsignals auswirkt (Block 236). Die Einheit vervollständigt dann die Schrittfolge, indem sie in Block 238 das Ausgangsauswahlsignal zurücksetzt. Danach wird zurück zu F i g. 16 verzweigt.The unit that triggered the sequence of steps resets its output selection signal, which is the case with the requesting entity by the disappearance of the input selection signal (block 236). the Unit then completes the sequence of steps by resetting the output selection signal in block 238. Then back to FIG. 16 branches.

Ist eine Einheit im Besitz der Leitfunktion (Block 214, Fig. 16) so wird nach Block 213 verzweigt, wo entschieden wird, ob die Einheit, welche die Leitfunktion innehat, auch einen dringenden Bedarf zur Bewahrung der Leitfunktion besitzt Wenn ja, erfolgt die Weiterverarbeitung wie im Vorhergehenden beschrieben. Im anderen Fall jedoch wird im Block 215 geprüft ob eine dringende Anforderung ansteht Ist dies der Fall, so ermöglicht die Einheit, weiche die Leitfunktion innehat, ihre eigene Unterbrechung und gibt die Leitfunktion an die anfordernde Einheit weiter, entsprechend dem in F i g. 17 beschriebenen Verfahren.If a unit has the control function (block 214, FIG. 16), a branch is made to block 213 , where a decision is made as to whether the unit which has the control function also has an urgent need to maintain the control function. If so, further processing takes place as described above. In the other case, however, a check is made in block 215 to determine whether an urgent request is pending. If this is the case, the unit that has the control function enables its own interruption and forwards the control function to the requesting unit, as shown in FIG. 17 described procedure.

Immer wenn eine Einheit, die die Leitfunktion innehat, die Abfragesequenz abgeschlossen hat, und außerdem nicht gerade eine Sequenz zur Obergabe von Steuerinformation oder eine Zurücksetzsequenz in Bearbeitung ist, kann sie folgende Funktionen ausführen: Whenever a unit that has the control function has completed the query sequence, and also not exactly a sequence for transferring control information or a reset sequence in Processing, it can perform the following functions:

— eine Sequenz zur Obergabe der Steuerinformation einleiten.- a sequence for transferring the control information initiate.

— die Leitfunktion abgeben oder- give up the control function or

- die Leitfunktion so lange inne behalten, bis
Anforderungssignal erscheint.
- keep the lead function until
The request signal appears.

Unter gewissen Umständen kommt es vor, daß keine Einheit, die an der Leitung angeschlossen ist, die Leitfunktion übernimmt, wenn ein Abfragesignal erscheint. Wird in diesem Fall das Abfragesignal von keiner Einheit akzeptiert, kehrt das Ausgangsauswahlsignal zu der Einheit zurück, welche es ausgesandt hat und erzeugt dort ein Eingangsauswahlsignal. Diese Einheit setzt daraufhin ihr Ausgangsauswahlsignal zurück. Die Abfragesequenz ist damit 80 Nanosekunden nach dem Verschwinden des Eingangsauswahlsignals an der einleitenden Einheit abgeschlossen.Under certain circumstances it happens that no unit connected to the line, the Control function takes over when a query signal appears. In this case, the query signal from does not accept any unit, the output selection signal returns to the unit that sent it and there generates an input selection signal. This unit then sets its output selection signal return. The query sequence is then 80 nanoseconds after the input selection signal has disappeared the introductory unit completed.

5.4.2 Sequenz zur Übergabe von Steuerinformation5.4.2 Sequence for the transfer of control information

Ein? Einheit, wplrhp im Resilz der Leitfunktinn ist. kann die Sequenz zur Übergabe von Steuerinformation an die angeschlossene Einheit einleiten. Die übergebene Steuerinformation umfaßt einen Parameter, der eine Anforderung zur Durchführung einer Funktion anzeigt und außerdem wahlweise weitere Information. Die verschiedenen Sequenzen oder Schrittfolgen zur Übergabe der Steuerinformation sind in den Zeitdiagrammen der F i g. 25—28 dargestellt.A? Unity, wplrhp is the Leitfunktinn in the Resilz. can initiate the sequence for transferring control information to the connected unit. The passed Control information includes a parameter indicating a request to perform a function and also optionally further information. The various sequences or step sequences for handover the control information are in the timing diagrams in FIG. 25-28 shown.

Eine Einheit kann eine Sequenz zur Übergabe von Steuerinformation immer dann einleiten, wenn sie im Besitz der Leitfunktion ist, und wenn gerade keine andere Sequenz zur Übertragung von Steuerinformation oder zum Zurücksetzen in Gang ist. In F i g. 18 wird die Sequenz bei Block 240 eingeleitet, indem sie die eigene Leitung »Einheit Aktiv« (Fig. 10) und die Leitung »Einheit Aktiv« der angeschlossenen Einheit aktiviert. Die ausgewählte Einheit antwortet auf das Ansetzen ihrer »Einheit Aktiv«-Leitung, indem sie die Leitung »Einheit-Rückmeldung« (F i g. 8) ansetzt. Die auslösende Einheit beginnt im Block 242 mit der Übertragung der Steuerinformation, ohne auf das Erscheinen des Signals »Einheit-Rückmeldung« zu warten. Drei getrennte und mit 1, 2 und 3 bezeichnete Pfade stehen zur Verfügung. Eine kurze Steuersequenz steht zur Verfügung, (Pfade 1 und 2) wo die auslösende Einheit (Einheit 0) weitere Steuerinformation zur Verfügung hat und diese aussendet, wenn die ausgewählte Einheit dies wünscht. Ein längerer Steuerpfad Nr. 3 steht für den Fall zur Verfügung, daß es sich bei der Information, welche sich gegenwärtig auf der allgemeinen Sammelleitung befindet, um die endgültige Steuerinformation handelt, welche die auslösende Einheit übertragen wird.A unit can always initiate a sequence for transferring control information when it is in possession of the control function and when no other sequence for transferring control information or for resetting is in progress. In Fig. 18, the sequence is initiated at block 240 by activating its own “Unit Active” line (FIG. 10) and the “Unit Active” line of the connected unit. The selected unit responds to the attachment of its "Unit Active" line by attaching the "Unit Feedback" line (Fig. 8). The initiating unit begins in block 242 with the transmission of the control information without waiting for the "unit feedback" signal to appear. Three separate paths, labeled 1, 2, and 3, are available. A short control sequence is available (paths 1 and 2) where the triggering unit (unit 0) has further control information available and sends it out if the selected unit so wishes. A longer control path No. 3 is available in the event that the information currently on the common bus is the final control information which the initiating unit will transmit.

Wird Pfad Nr. 1 gewählt, so sendet die auslösende Einheit den Funktionsschlüssel an die allgemeine Sammelleitung (Block 244). Nach einer Verzögerung von 65 Nanosekunden (Block 246) aktiviert die Einheit das Signal »Steuerung« (Block 248; siehe auch F i g. 6). Wenn das Signal »Steuerung« bei der annehmenden Einheit erscheint, (mit Ja gekennzeichneter Ausgang des Entscheidungsblocks 250), nimmt diese die Information auf der allgemeinen Sammelleitung antgegen (Block 252). Will die ausgewählte Einheit ein »in Arbeit«-Signal an die auslösende Einheit zurücksenden, so aktiviert sie die »in Arbeit«-Leitung (siehe F i g. 11) als Antwort auf das Erscheinen des Signals »Steuerung«.If path no. 1 is chosen, the initiating unit sends the function key to the general bus (block 244). After a delay of 65 nanoseconds (block 246) , the unit activates the "control" signal (block 248; see also FIG. 6). If the "control" signal appears on the receiving unit (exit of decision block 250 labeled yes), it accepts the information on the general bus (block 252). If the selected unit wants to send a "work in progress" signal back to the initiating unit, it activates the "work in process" line (see FIG. 11) in response to the appearance of the "control" signal.

Im anderen Fall meldet die ausgewählte Einheit in Block 254 die Annahme der Information auf der allgemeinen Sammelleitung, indem sie das Signal »Fortsetzung« setzt (siehe auch Fig. 11). Dieses SignalOtherwise, the selected unit reports the acceptance of the information on the general bus in block 254 by setting the signal "continuation" (see also FIG. 11). This signal

wird von der ausgewählten Einheit nur dann gesetzt, wenn es sich um eine Antwort auf das Signal »Steuerung« handelt und wenn sie weitere Steuerinformation aus der auslösenden Einheit zu empfangen wünscht. Ist dies nicht der Fall, so setzt die ausgewählte Einheit das Signal »Stopp« (Fig. 11), um damit anzuzeigen, da" keine weitere Information gewünscht wird. Die auslösende Einheit setzt als Antwort auf das Erscheinen des Signals »Fortsetzung« im Block 256 die allgemeine Sammelleitung zurück (Block 258) und setzt weiterhin »Steuerung« im Block 260 zurück. Wsnn das Signal »Steuerung« im Block 262 verschwindet, setzt die ausgewählte Einheit im Block 264 das Signal »Fortsetzung« zurück. Beim Verschwinden des Signals »Fortsetzung« ist diese Phase zur Übertragung der Steuerinformation abgeschlossen.is only set by the selected unit if there is a response to the signal »Control« acts and if they receive further control information from the triggering unit wishes. If this is not the case, the selected unit sets the "Stop" signal (Fig. 11) to thereby because "no further information is required. The triggering unit responds to the When the "Continue" signal appears in block 256, the general bus resets (block 258) and sets continue to "control" back in block 260. If the "control" signal in block 262 disappears, the selected unit returns the "continuation" signal in block 264. When the »Continuation« signal disappears this phase for the transmission of the control information is completed.

Hat die ausgewählte Einheit das Signal »in Arbeit gesetzt«, so ist die Sequenz zur Übertragung der Steuerinformation abgeschlossen. Ist dagegen andererseits das Signal »Fortsetzung« als Antwort für das Signal »Steuerung« gesetzt, so beginnt die auslösende Einheit einen weiteren Austausch von Information. Wurde das Stoppsignal gesetzt, so muß die ausgewählte Einheit die erste Phase des Austausche der Statusinformation einleiten.If the selected unit has set the signal "in progress", the sequence for the transmission of the Tax information completed. Is against it on the other hand If the »Continuation« signal is set as the response to the »Control« signal, the triggering one begins Unit another exchange of information. If the stop signal was set, the selected one must Unit initiate the first phase of exchanging status information.

Die zweite Phase zur Übertragung der Steuerinformation besteht darin, die Parameterbytes 0, 1 (im Operationsanforderungsblock) an die allgemeine Sammelleitung zu übergeben (Block 242). Die logische Schrittfolge ist dann dieselbe wie die im vorhergehenden für die erste Phase zur Übertragung der Steuerinformation beschriebene.The second phase for the transmission of the control information consists of sending the parameter bytes 0, 1 (in the operation request block) to the general bus to be passed (block 242). The logical sequence of steps is then the same as in the previous one for the first phase for the transmission of the control information.

Die dritte Phase zur Übertragung der Steuerinformation betrifft die Übertragung der Parameterbytes 2 und 3 an die allgemeine Sammelleitung (Block 270) und stellt eine lange Schrittfolge dar. Nach einer Verzögerung von 65 Nanosekunden (Block 272) setzt die auslösende Einheit im Block 274 das Signal »letzte Steuerung« (Fig.6). Wenn dieses Signal bei der ausgewählten Einheit eintrifft (Block 276), übernimmt die ausgewählte Einheit die Information a",s der allgemeinen Sammelleitung (Block 278) und setzt danach im Block 280 das Stoppsignal (F i g. 11). Trifft dieses Stoppsignal bei der auslösenden Einheit ein (Block 284), so setzt diese die allgemeine Sammelleitung im Block 284 zurück und im Block 286 wird dann von ihr das Signal »letzte Steuerung« zurückgesetzt. Wenn das Signal »letzte Steuerung« bei der ausgewählten Einheit im Block 288 eintrifft, setzt diese im Block 290 das »Stopp«-Signal zurück. Wenn bei der auslösenden Einheit im Block 292 das Signal »Stopp« verschwindet, wird nach Fig. 19 verzweigt.The third phase for the transmission of the control information relates to the transmission of parameter bytes 2 and 3 to the general bus (block 270) and represents represents a long sequence of steps. After a delay of 65 nanoseconds (block 272), the triggering Unit in block 274 the signal "last control" (Fig. 6). When this signal is selected at the Unit arrives (block 276), the selected unit takes over the information a ″, s of the general bus (Block 278) and then sets the stop signal in block 280 (FIG. 11). If this stop signal hits the triggering unit (block 284), it resets the general bus in block 284 and in the Block 286 then resets the "last control" signal. When the signal »last Control "arrives at the selected unit in block 288, it sets the" stop "signal in block 290 return. If the signal “stop” disappears from the triggering unit in block 292, then according to FIG branched.

Die ausgewählte Einheit (Einheit 1, Fig. ti) beginnt den Austausch der Statusinformation, indem es die gewünschte Information an die allgemeine Sammelleitung übergibt Dies ist im Block 294 von Fig. 19 dargestellt, wo die Bytes 2 und 3 der Statusregister von der ausgewählten Einheit an die allgemeine Sammelleitung übergeben werden. Nach einer Verzögerung von 65 Nanosekunden (Block 296) setzt die ausgewählte Einheit im Block 298 das Signal »letzte Steuerung« (Fig. U). Wenn dieses Signal bei der auslösenden Einheit eintrifft (Block 230), übernimmt diese die Information von der allgemeinen Sammelleitung (Block 202) und setzt im Block 304 das Signal »Stopp«. Wenn das »Stopp«-Signal bei der ausgewählten Einheit eintrifft (Block 306), setzt diese die allgemeine Sammelleitung im Block 308 zurück und setzt im Block 310 das Signal .^letzte Steuerung« zurück. Wenn das Signal »letzte Steuerung« an der auslösenden Einheit verschwindet, setzt diese das Signal »Stop« zurück (Block 314) und gibt im Block 316 die Leitfunktion frei, worauf wiederum nach Fig. 16 verzweigt wird,d. h. zur Abfrage- und Anforderungssequenz.The selected unit (unit 1, Fig. Ti) begins the exchange of status information by sending the desired information to the general bus This is shown in block 294 of Fig. 19, where bytes 2 and 3 of the status register of of the selected unit can be transferred to the general manifold. After a delay of 65 nanoseconds (block 296), the selected unit sets the signal "last control" in block 298 (Fig. U). When this signal arrives at the triggering unit (block 230), it takes over Information from the general bus (block 202) and in block 304 sets the "stop" signal. if the "stop" signal arrives at the selected unit (block 306), it sets the general The bus returns in block 308 and resets the signal "last control" in block 310. If that The »last control« signal on the triggering unit disappears, it resets the »stop« signal (Block 314) and enables the control function in block 316, whereupon a branch is made again to FIG. H. to the Query and request sequence.

Nach der obigen Beschreibung setzt die ausgewählte Einheit das Signal »letzte Steuerung«, um die Statusinformation an die auslösende Einheit zu übermitteln. DasAccording to the description above, the selected unit sets the signal »last control« to the status information to be transmitted to the triggering unit. That

ίο Signal »Steuerung« kann gesetzt werden, wenn die ausgewählte Einheit weitere Statusinformation besitzt, welche sie übertragen kann, sofern die auslösende Einheit dies wünscht.ίο The »Control« signal can be set if the selected unit has further status information, which it can transmit, provided that the triggering Unity wishes this.

Das Signal »letzte Steuerung« wird nur für den Fall gesetzt, daß die Information, die sich gegenwärtig auf der allgemeinen Sammelleitung befindet, die letzte Statusinformation ist, welche die ausgewählte Einheit übertragen wird. Die auslösende Einheit zeigt im allgemeinen die Annahme der Information auf der allgemeinen Sammelleitung durch Ansetzen des »Stop«-Signals an. Es ist jedoch auch möglich, daß die auslösende Einheit das Signal »Fortsetzung« setzt, wenn sie auf ein Signal »Steuerung« antwortet und verlangt, daß weitere Statusinformation von der ausgewählten Einheit übertragen wird. Im anderen Fall setzt die auslösende Einheit das Signal »Stopp«, um anzuzeigen, daß keine weitere Statusinformation gewünscht ist. Die ausgewählte Einheit setzt die allgemeine Sammelleitung, die Signale »Steuerung« und »letzte Steuerung« zurück, sobald die Signale »Fortsetzung« oder »Stopp« auftreten. Die ausgewählte Einheit setzt ihre Signale »Fortsetzung« und »Stopp« beim Verschwinden der Signale »Steuerung« und »letzte Steuerung« zurück. Der Austausch der Statusinformation ist damit beim Verschwinden der Signale »Fortsetzung« oder »Stopp« beendet.The "last control" signal is only set in the event that the information currently on the general bus is located, the last status information is which the selected unit is transmitted. The initiating unit generally indicates the acceptance of the information on the general collecting line by applying the »stop« signal. However, it is also possible that the The triggering unit sets the »Continuation« signal when it responds to a »Control« signal and requests that further status information is transmitted from the selected unit. In the other case, the unit initiating the »stop« signal to indicate that no further status information is required. the selected unit sets the general bus, the signals »control« and »last control« back as soon as the signals »continue« or »stop« appear. The selected unit sends its signals »Continue« and »Stop« when the »Control« and »Last control« signals disappear. The exchange of status information is therefore possible when the »Continuation« or »Stop« signals disappear. completed.

Wenn das Signal »Fortsetzung« als Antwort auf das Signal »Steuerung« gesetzt wurde, leitet die ausgewählte Einheit einen weiteren Austausch von Statusinformation ein. War jedoch das Signal »Stopp« gesetzt, so ist die Sequenz zur Übertragung der Steuerinformation beendet und die auslösende Einheit setzt ihre Leitungen »Einheit aktiv« (F i g. 9) beim Verschwinden der Signale »Steuerung« und »letzte Steuerung« zurück. DieIf the »Continuation« signal was set in response to the »Control« signal, the selected one conducts Unit a further exchange of status information. However, if the »Stop« signal was set, then the sequence for the transmission of the control information is ended and the triggering unit sets its lines "Unit active" (Fig. 9) when the "Control" and "Last control" signals disappear. the

Sequenz zur Übertragung von Steuerinformation ist damit beim Verschwinden der Signale auf den Leitungen »Einheit aktiv« beendetSequence for the transmission of control information is thus when the signals disappear on the "Unit active" lines terminated

5.4.2.1 Signalprozessor5.4.2.1 Signal processor

Wenn ein Steueradapter infolge einer »Signalprozessor«-Instruktion eine Sequenz zur Übertragung der Steuerinformation einleitet, überträgt er bis zu sechs Bytes von Steuerinformation und nimmt bis zu drei Bytes von Statusinformation im Austausch dazu auf (siehe dazu das Zeitdiagramm in F i g. 25).When a control adapter as a result of a "signal processor" instruction initiates a sequence for the transmission of the control information, it transmits up to six Bytes of control information and takes up to three bytes of status information in exchange (see the timing diagram in FIG. 25).

Die übertragenen Steuerbytes werden aus der Signalprozessorinstruktion abgeleitet Wenn die rückübertragenen Statusbytes (es können auch weniger als drei sein) nur aus Nullen bestehen, so wird ein Bedingungscode von Null erzeugt und keine Statusinformation gespeichert Steht irgendeines der Statusbits auf 1, so werden die von der adressierten Einheit zurückgegebenen Statusbytes in dem Statusregister gespeichert und der Bedingungscode auf 1 gesetztThe transmitted control bytes are derived from the signal processor instruction Status bytes (there can also be fewer than three) consist only of zeros, so a Condition code of zero generated and no status information stored. Any of the status bits is present to 1, the status bytes returned by the addressed unit are stored in the status register saved and the condition code set to 1

Die Bytes der aligemeinen Sammelleitung haben folgende Bedeutung:Have the bytes of the general bus the following meaning:

Phase 1 zur Übertragung der Steuerinformation:Phase 1 for the transmission of the control information:

Byte O: Hexadezimal 01Byte O: Hexadecimal 01

Byte I: Enthält den Funktionscode aus der Instruktion.Byte I: Contains the function code from the instruction.

Die Bedeutung der Bytes in hexadezimaler Schreibweise ist folgende:The meaning of the bytes in hexadecimal notation is as follows:

00 nicht zugeordnet (Reserve)00 not assigned (reserve)

01 ABFÜHLEN (SENSE)01 SENSE

02 SETZE EXTERNE EBENE (SET EXTERNAL LEVEL)02 SET EXTERNAL LEVEL

03 NOTSIGNAL (EMERGENCY SIGNAL)03 EMERGENCY SIGNAL

04 START04 START

05 STOPP05 STOP

Ob RESTARTWhether RESTART

07 ZURÜCKSETZEN DER ZENTRALEINHEIT(CPu RESET)07 RESET THE CENTRAL UNIT (CPu RESET)

08 ANFÄNGLICHES
MIKROPROGRAMM LADEN (iNITIALMICROPROGRAM LOAD)
08 INITIAL
LOAD MICROPROGRAM (iNITIALMICROPROGRAM LOAD)

09-OP nicht zugeordnet (Reserve) »o09-OP not assigned (reserve) »o

10 SPEICHERE
PROZESSORKENNZEICHEN (STORE PROCESSOR ID)
10 SAVE
PROCESSOR IDENTIFICATION (STORE PROCESSOR ID)

11 STARTE OPERATION11 START OPERATION

12 UNMITTELBARERSTART DEROPERATION12 IMMEDIATE START OF THE OPERATION

(START IMMEDIATE OPERATION)(START IMMEDIATE OPERATION)

13 HALTE OPERATION13 HOLD OPERATION

14 TESTEOPERAi ION14 TESTOPERAi ION

15-FF ungültig (Reserve)15-FF invalid (reserve)

Phase 2 zur Übergabe der Steuerinformation:Phase 2 for the transfer of the tax information:

Byte 0: Die Adresse des OperationsanforderungsblocksByte 0: The address of the operation request block

(ORB), Byte 0.
Byte 1: Die ORB-Adresse, Byte 1.
(ORB), byte 0.
Byte 1: The ORB address, byte 1.

Phase 3 zur Übergabe der Steuerinformation:Phase 3 for the transfer of the tax information:

Byte 0: Die ORB-Adresse, Byte 2.
Bytel: Die ORB-Adresse, Byte 3.
Byte 0: The ORB address, byte 2.
Bytel: The ORB address, byte 3.

Phase 1 zur Übertragung von Statusinformation bei der Übergabe der Steuerinformation:Phase 1 for the transmission of status information when transferring the control information:

Byte 0: Byte 0 der allgemeinen Sammelleitung wird in Byte 2 des Statusregisters gesetzt. Die Bits in diesem Byte haben die folgende Bedeutung:Byte 0: Byte 0 of the general bus is set in byte 2 of the status register. The bits in this byte have the following meaning:

Bit 0 indirekter Status im ORB Bit 1 Fehler im ORBBit 0 indirect status in the ORB Bit 1 error in the ORB

Bits 2-7:0(Reserve)Bits 2-7: 0 (reserve)

Byte 1: Byte 1 der allgemeinen Sammelleitung wird in Byte 3 des Statusregisters gesetzt. Die Bits in diesem Byte haben die folgende Bedeutung:Byte 1: Byte 1 of the general bus is in Byte 3 of the status register set. The bits in this byte have the following meaning:

40 Bits 0-6= 0(Reserve) 40 bits 0-6 = 0 (reserve)

Bit 7 = Inhalt des ORB nicht verläßlich (diesBit 7 = content of the ORB not reliable (dies

ruft einen Maschinenfehler hervor)
Byte 1: Byte der allgemeinen Sammelleitung wird im Byte 1 der Statusregister gesetzt. Dieses Byte ist reserviert und muß auf Nu1I stehen.
causes a machine failure)
Byte 1: byte of the general bus is set in byte 1 of the status register. This byte is reserved and must be at Nu 1 I.

Byte 0 des Statusregisters ist für Fehlerbedingungen reserviert, die von dem Stiueradapter angezeigt werden. Seine Bits werden folgendermaßen benutzt:Byte 0 of the status register is reserved for error conditions indicated by the control adapter will. Its bits are used as follows:

BitO Fehler 1H der Anlage
Bits I—7:0(Reserve)
BitO error 1 H of the system
Bits I-7: 0 (reserve)

Sendet die adressierte Einheit kein Statusbyte für das Byte 1 im Statusregister und speichert weiterhin der Steueradapter einen Status in dem Statusregister, so muß er Byte 1 in diesem Register auf Null setzen.If the addressed unit does not send a status byte for byte 1 in the status register and continues to save the If the control adapter has a status in the status register, it must set byte 1 in this register to zero.

5.4.2.2 Vorrangunterbrechung5.4.2.2 Interruption of priority

Wenn die Anforderung einer angeschlossenen Einheit nach einer Vorrangunterbrechung durch das entsprechende Maskenregister freigegeben ist, leitet der Steueradapter eine Sequenz zur Übertragung der Steuerinformation ein, um die Vorrangunterbrechung zu akzeptieren. Er überträgt eine aus zwei Bytes bestehende Steuerinformation und empfängt seinerseits bis zu sechs Statusbytes (siehe Zeitdiagramm in Fig. 26).If the request of a connected unit for an interruption of priority by the corresponding If the mask register is enabled, the control adapter initiates a sequence for the transmission of the Control information to accept the priority interruption. It transfers one of two bytes existing control information and in turn receives up to six status bytes (see timing diagram in Fig. 26).

Die übertragenen Steuerbytes geben die Ebene der gerade akzeptierten Unterbrechung an. Die zurückgemeldeten Statusbytes liefern die Adresse des Operationsanforderungsblocks (ORB), der dieser Unterbrechung zugewiesen ist. Die ORB-Adresse wird in einer festen Hauptspeicheradresse, der Unterbrechungscode-Erweiterung, gespeichert.The transmitted control bytes indicate the level of the currently accepted interrupt. The reported Status bytes provide the address of the operation request block (ORB) for this interrupt is assigned. The ORB address is stored in a fixed main memory address, the interrupt code extension, saved.

Die Bytes in der allgemeinen Sammelleitung haben dabei folgende Bedeutung:The bytes in the general bus have the following meaning:

Phase 1 bei der Übertragung der Steuerinformation:Phase 1 in the transmission of the control information:

Byte 0: Hexadezimal 10.Byte 0: Hexadecimal 10.

Byte 1: Ein Funktionsschlüssel, der die angeforderte Systemfur-ktion folgendermaßen beschreibt:Byte 1: A function key that contains the requested System function describes as follows:

Bit O anstehende externe Anforderung Bit 1 gestopptBit O pending external request bit 1 stopped

Bit 2 OperatoreingriffBit 2 operator intervention

Bit 3 FehlerstopBit 3 error stop

Bit 4 nicht bereitBit 4 not ready

Bit 5 in ArbeitBit 5 in progress

Bit 6 FunktionsschlüsselBit 6 function key

Bit 7 EmpfängerfehlerBit 7 receiver error

Phase 2 des Austauschs von Statusinformation bei der Übertragung der Steuerinformation:Phase 2 of the exchange of status information when transferring control information:

Byte 0: Das ORB-Byte, welches Störungen anzeigt, die bei der Fortschreibung des ORB festgestellt wurden:Byte 0: The ORB byte which indicates faults that when updating the ORB, the following were found:

HexadezimalHexadecimal

00-OF Vorrangunterbrechung00-OF Priority interruption

0-15
10-FF (reserviert)
0-15
10-FF (reserved)

der Ebenethe level

Phase 1 bei der Übertragung von Statusinformation:Phase 1 in the transmission of status information:

Byte 0: Das ORB-Byte, welches Störungen zusammengefaßt anzeigt, die während der Prüfung des ORB festgestellt wurden:Byte 0: The ORB byte which summarizes the malfunctions that occurred during the check of the ORB found:

Bits 0—6 (reserviert)Bits 0-6 (reserved)

Bit 7 ORB-Inhalt ist nicht verläßlich (dies ruft einen Maschinenfehler hervor)Bit 7 ORB content is not reliable (this causes a machine error)

Byte 1: reserviert Dieses Byte muß 0 sein.Byte 1: reserved This byte must be 0.

Phase 2 bei der Übertragung von Statusinformation:Phase 2 in the transmission of status information:

Byte 0: Die ORB-Adresse, Byte 0.
Byte 1: Die ORB-Adresse, Byte 1.
Byte 0: The ORB address, byte 0.
Byte 1: The ORB address, byte 1.

Phase 3 bei der Übertragung von Statusinformation:Phase 3 in the transmission of status information:

Byte 0: Die ORB-Adresse, Byte 2.
Bytel: Die ORB-Adresse, Byte 3.
Byte 0: The ORB address, byte 2.
Bytel: The ORB address, byte 3.

5A23 E/A-Instruktion 5A23 I / O instruction

Veranlaßt eine E/A-Instruktion einen Steueradapter zur Einleitung der Sequenz für die Übertragung der Steuerinformation, se überträgt dieser bis zu sechs Bytes Steuerinformation und empfängt seinerseits ein einzelnes Statusbyte.Issues an I / O instruction to a control adapter to initiate the sequence for the transmission of the control information, this transmits up to six Bytes of control information and in turn receives a single status byte.

Die Steuerbytes werden von der E/A-Instruktion abgeleitet Die Bestimmung des Bedingungsschlüssels erfolgt nach dem Inhalt des Statusbytes (siehe Zeitdiagramm F i g. 27).The control bytes are derived from the I / O instruction. The determination of the condition key takes place according to the content of the status byte (see timing diagram Fig. 27).

Die Bytes der allgemeinen Sammelleitung haben folgende Bedeutung:The bytes of the general bus have the following meaning:

Phase 1 bei der Übertragung der Steuerinformation:Phase 1 in the transmission of the control information: Byte 0: Hexadezimal 11Byte 0: Hexadecimal 11 Byte 1: Ein Funktionsschlüssel, der die E/A-OperationByte 1: A function key that controls the I / O operation

in hexadezimaler Schreibweise folgendermaßenin hexadecimal notation as follows angibt:indicates:

Hexadezimal ao Hexadecimal ao

00 ungültig (Reserve)00 invalid (reserve)

01 TESTE/A01 TESTE / A

02 START E/A02 START I / O

03 START E/A MIT SCHNELLER FREIGABE (START I/O FAST RELEASE)03 START I / O WITH FASTER RELEASE (START I / O FAST RELEASE)

04 HALTE/A04 STOP / A

05 HALTGERaT(HALT DEVICE)05 HOLDING DEVICE (HALT DEVICE)

06 TESTKANAL(IESTCHANNEL)06 TEST CHANNEL (IESTCHANNEL)

07 SPEICHEREKANALKENNZEICHEN (STORECHANNELID)07 STORAGE CHANNEL IDENTIFICATION (STORECHANNELID)

08 siehe Abschnitt 5.4.2.4 09-FF ungültig (Reserve)08 see section 5.4.2.4 09-FF invalid (reserve)

Phase 2 bei der Übertragung der Steuerinformation:Phase 2 in the transmission of the control information: ByteO: 0(Reserve)ByteO: 0 (reserve)

Byte 1: Das Byte der E/A-Adresse, welches die Adresse der Schnittstelle angibt.Byte 1: The byte of the I / O address that contains the address of the interface.

Phase 3 bei der Übertragung der Steuerinformation:Phase 3 in the transmission of the control information:

Byte 0: Das Byte der E/A-Adresse mit der Kanaladresse.Byte 0: The byte of the I / O address with the channel address.

Bytel: Das Byte der E/A-Adresse mit der Geräteadresse.Bytel: The byte of the I / O address with the device address.

Phase 1 bei der Übertragung der Statusinformation:Phase 1 in the transmission of the status information:

ByteO: Das Byte im Kanalstatuswort (CSW), das Störungen zusammenfaßt, welche während des Abspeicherns des CSW festgestellt wurden:ByteO: The byte in the channel status word (CSW), the Summarizes malfunctions which were found while saving the CSW:

Bits 0-6 = 0 (Reserve)Bits 0-6 = 0 (reserve)

Bit 7 =-- CSW nicht verläßlich (dies ruft einen Maschinenfehler hervor).Bit 7 = - CSW not reliable (this causes a machine error).

Bytel: Der Inhalt des Bedingungsschlüssels: HexadezimalBytel: The content of the condition key: Hexadecimal

00 Bedingungsschlüssel 000 Condition key 0

01 Bedingungsschlüssel 101 Condition key 1

02 Bedingungsschlüssel 202 Condition key 2

03 Bedingungssehlüssel 3 6<> 04-FF ungültig (Reserve)03 Condition key 3 6 <> 04-FF invalid (reserve)

5.4.2.4 E/A-Unterbrechung5.4.2.4 I / O interruption

Stimmt die Anforderung einer angeschlossenen Einheit an einer E/A-Unterbrechung mit der Adresse eines freigegebenen Kanals überein, so leitet der Steueradapter eine Sequenz zur Übertragung derDoes the request from a connected unit for an I / O interruption match the address of a released channel, the control adapter initiates a sequence for transmitting the

4545 Steuerinformation ein, um die E/A-Unterbrechung zu akzeptieren- Er überträgt zwei Byte Kontrollinformation und empfängt selbst fünf Statusbytes (siehe Zeitdiagramm F i g. 28).Control information to the I / O interruption accept - It transmits two bytes of control information and receives five status bytes itself (see Timing diagram F i g. 28).

Die Bytes auf der allgemeinen Sammelleitung sind dabei folgende:The bytes on the general bus are as follows:

Phase 1 bei der Übertragung der Steuerinformation: Byte 0: Hexadezimal 11Phase 1 in the transmission of the control information: Byte 0: Hexadecimal 11

Byte 2: Ein Funktionsschlüssel, der die Aufnahme einer E/A-Unterbrechung anzeigt:Byte 2: A feature key that indicates the inclusion of an I / O interrupt:

HexadezimalHexadecimal

08 E/A-Unterbrechungsannahme.08 I / O interruption acceptance.

Phase 2 bei der Übertragung der Steuerinformation:Phase 2 in the transmission of the control information: ByteO: 0(Reserve)ByteO: 0 (reserve)

Byte 1: Die Kanaladresse für die akzeptierte E/A-Unterbrechung.Byte 1: The channel address for the accepted I / O interruption.

Phase 2 für die Übertragung von Statusinformation:Phase 2 for the transmission of status information:

ByteO: Das Byte der E/A-Adresse mit der Schnittstellenadresse für den Unterbrechungsschlüssel.ByteO: The byte of the I / O address with the interface address for the interrupt key.

Byte 1: Das Byte der E/A-Adresse mit der Geräteadresse für den Unterbrechungsschlüssel.Byte 1: The byte of the I / O address with the device address for the interruption key.

Phase 3 für die Übertragung von Statusinformation: Byte 0: Das Byte im CSW, welche Störungen zusammengefaßt anzeigt, die während des Abspeicherns des CSW entdeckt wurden: Bits 0—6 = O(Reserve)Phase 3 for the transmission of status information: Byte 0: The byte in the CSW which summarizes faults that were discovered while the CSW was being saved: Bits 0-6 = O (reserve)

Bit 7 = CSW nicht verläßlich (dies ruft einen Maschinenfehler hervor).Bit 7 = CSW not reliable (this causes a machine error).

Byte 1: Wird nicht benutzt (sollte auf Null stehen). 5.43 Sequenz für den Zurücksetzvorgang:Byte 1: Is not used (should be zero). 5.43 Sequence for the reset process:

Der Vorgang des Zurücksetzens ist im Zeitdiagramm von Fig.29 dargestellt. Der Steueradapter kann zu jeder Zeit das Zurücksetzen veranlassen. Immer, wenn die Rücksetzleitung aktiv ist, veranlaßt sie die sofortige Beendigung jeder Sequenz, die gerade in der Steuerschnittstelle abläuft und das sofortige Zurücksetzen aller Eingangssignale für die Schnittstelle, mit Ausnahme der Rücksetzleitung. Während der Dauer des Rücksetzvorgangs zeigt die ausgewählte Einheit das Signal »in Arbeit«.The process of resetting is shown in the timing diagram of FIG. The control adapter can too initiate the reset at any time. Whenever the reset line is active, it causes the immediate one Termination of every sequence that is currently running in the control interface and an immediate reset all input signals for the interface, with the exception of the reset line. During the duration of the Reset process, the selected unit shows the signal "in progress".

Der Steueradapter (Fig.9C) leitet die Rücksetzsequenz ein, indem er die Halteschaltung für das Zurücksetzen ansetzt und damit die Rücksetzleitung aktiviert. Die Rücksetzhalteschaltung wird na^h einer Zeitdauer von einer Mikrosekunde zurückgesetzt. Die Leitung bleibt damit für mindestens eine Mikrosekunde aktiv, und alle Schrittfolgen, die in der Schnittstelle gerade ablaufen, werden sofort beendet. Die angeschlossene Einheit setzt alle anderen Leitungen an der Schnittstelle innerhalb 80 Nanosekunden nach dem Erscheinen des Signals auf der Rücksetzleitung zurück mit Ausnahme der Rücksetzleitung selbst,The control adapter (Fig. 9C) initiates the reset sequence by holding the hold circuit for the Reset starts and thus activates the reset line. The reset hold circuit becomes like one One microsecond duration reset. The line remains for at least one microsecond active, and all step sequences that are currently running in the interface are terminated immediately. The connected unit sets all other lines to the Interface back within 80 nanoseconds after the signal appears on the reset line with the exception of the reset line itself,

Nach dem Verschwinden des Rücksetzsignals auf der Leitung aktiviert der Steueradapter (Einheit 0), der da« Rücksetzen kontrolliert, die Leitung »Einheit 0 aktiv* (F i g. 9C). Die Leitung »Einheit 0 aktiv« muß innerhalt 80 Nanosekunden nach dem Verschwinden des Rück setzsignals aktiviert sein und bleibt während I Mikro Sekunde aktiv. Das Signal auf dieser Leitung verschwindet innerhalb von 1,5 Mikrosekunden nach desserAfter the reset signal disappears on the The line is activated by the control adapter (unit 0), which controls "Reset, the line", unit 0 active * (Fig. 9C). The line "Unit 0 active" must be within 80 nanoseconds after the return has disappeared set signal must be activated and remains active for 1 microsecond. The signal on this line disappears within 1.5 microseconds after the latter

Erscheinen mit einer einzigen Ausnahme; unter all den angesetzten inaktiven Leitungen muß die Leitung mit der kleinsten Einheitennummer so lange aktiv bleiben, bis die Signale auf allen anderen Einheiten verschwunden sind. Im Beispiel von F i g. 27 muß die Einheit 0 so S lange aktiv bleiben, bis die Leitung »Einheit 1 aktiv« in den Ruhezustand zurückkehrt Dann ist die Rücksetzsequenz abgeschlossen, und die Einheit 0 ist im Besitz der Leitfunktion.Appearance with one exception; The line must also be among all the set inactive lines of the lowest unit number remain active until the signals on all other units have disappeared. In the example of FIG. 27 must be the unit 0 so S. remain active for a long time until the line "unit 1 active" returns to the idle state. Then the reset sequence is complete and unit 0 is in possession of the Guiding function.

IOIO

5J5 Schrittfolge zur Datenübertragung5 J5 Step sequence for data transfer

Ist ein Adapter oder eine Haupteinheit in einer Übertragungsschrittfolge inbegriffen, kommt es vor, daß Informationen an eine oder mehrere der Informationsquellen ausgesandt werden, die in Abschnitt 5.1.1 beschrieben sind. Die aussendende Einheit läßt auch die Möglichkeit zu, daß unter den Informationsquellen Zeitverschiebungen auftreten, indem sie das Ansetzen des Signals auf einer Kennsignalleitung während einer gewissen Zeitspanne verzögert, um damit sicherzustelien, daß die Signale auf den Informationsquellen den Signalen auf der Kennsignalleitung um den vorliegenden Betrag der Zeitverschiebung vorauseilen. In dem beschriebenen Ausführungsbeispiel wird angenommen, daß diese Zeitverschiebung im schlimmsten Fall 60 Nanosekunden beträgt Darüber hinaus muß die aussendende Einheit auch noch eine Verzögerungszeitspanne zur Verfügung stellen, um Verzögerungen abzudecken, die von ihren eigenen Schaltkreisen hervorgerufen sind.If an adapter or a main unit is included in a sequence of transmission steps, it happens that that information is sent to one or more of the information sources listed in Section 5.1.1 are described. The sending unit also allows the possibility that among the information sources Time shifts occur by the application of the signal on an identification signal line during a Delayed a certain period of time in order to ensure that the signals on the information sources Advance signals on the identification signal line by the present amount of the time shift. By doing described embodiment, it is assumed that this time shift in the worst case 60 In addition, the transmitting unit must also make a delay time span available in order to avoid delays to cover caused by their own circuits.

Zwischen dem Hauptspeicher und dem Hauptadapter werden Daten mit Hilfe von Datenübertragungssequenzen übertragen.Data is transferred between the main memory and the main adapter with the aid of data transfer sequences.

Die in Abschnitt 5.1 beschriebene externe Hauptspeicherschnittstelle erlaubt die überlappte Obertra- gung von Daten (pipe-lining), d.h., es besteht die Möglichkeit, zwei Datenübertragungssequenzen, eine Sequenz A und eine Sequenz B gleichzeitig durchzuführen. Die Sequenz A benutzt die Speicheradreßsammelleitung, die Datensammelleitung, die Sammelleitung für Speicherschutzschlüssel, die Sammelleitung für Markierinformation, die Sammelleitung für Fehlerinformation und die Leitungen der Ablaufgruppe A. Die Leitungen der Ablaufgruppe A sind im einzelnen die Schreibanforderung A, die Leseanforderung A, die Datenübertra- gungsrückmeldung A, die Datenübertragungsfehlermeldung A, die Sammelleitungsrückmeldung A und die Vorspannanforderungsleitung A.The external main storage interface described in section 5.1 allows the overlapped upper transmission transmission of data (pipe-lining), i.e. there is the possibility of two data transmission sequences, one Perform sequence A and a sequence B at the same time. Sequence A uses the memory address bus, the data bus, the bus for Memory protection key, the bus for marking information, the bus for error information and the lines of run-time group A. The lines of run-time group A are in detail the write request A, the read request A, the data transfer transmission feedback A, the data transmission error message A, the bus feedback A and the Preload request line A.

Eine B-Sequenz benutzt dieselben Sammelleitungen, die oben erwähnt sind, jedoch die Leitungen in der Ablaufgruppe B. Diese Leitungen sind im einzelnen die Schreibanforderung B, die Leseanforderung B1 die DatenUberiragungsrückmeldung B, die Datenübertragungsfehlermeldung B, die Sammelleitungsrückmeldung B und die Vorspannanforderung B. SSA B sequence uses the same bus lines that are mentioned above, but the lines in runtime group B. These lines are in detail the write request B, the read request B 1 , the data transfer acknowledgment B, the data transmission error message B, the bus line acknowledgment B and the preamble request B. SS

Die Sequenz zur Datenübertragung wird im folgenden an Hand der in den Fig. 13A— 13D dargestellten Logikschaltungen des Hauptspeicheradapters, der in den F i g. 14 und 15 dargestellten logischen Schaltkreise des Hauptadapters und unter Bezugnahme auf die in den F i g. 22 und 23 gezeigten Flußdiagramme für eine Sequenz zur Datenübertragung dargestellt.The sequence for data transmission is shown below with reference to that shown in FIGS. 13A-13D Logic circuits of the main memory adapter shown in FIGS. 14 and 15 shown logic circuits of the main adapter and with reference to the in Figs. 22 and 23 for a flow chart Sequence for data transmission shown.

Der Hauptadapter kann zur Vorbereitung der Einleitung einer Ablauffolge A oder B Information an die Speicheradreßsammelleitung (SAB), die Sammel- 6S leitung für Speicherschutzschlüssel, die Sammelleitung für Markierungsinformation, die Datensammelleitung und die Anforderungsleitung A oder B für den VorspannThe main adapter can in preparation for the initiation of a sequence A or B information to the Speicheradreßsammelleitung (SAB), the collecting line 6 S for storage protection key, the collecting line for mark information, the data bus and the request line A or B for the biasing abgeben. Hierzu müssen jedoch die folgenden Bedingungen gleichzeitig erfüllt sein;hand over. To do this, however, the following conditions must be met at the same time;

1. Nach jeder vorhergehenden A-Ablauf folge wurde die Sammelleitungsrückmeldung A gesetzt Damit wird sichergestellt, daß die Haupteinheit keine weitere Information an die Informationsquellen für eine vorhergehende A-Ablauffolge zu geben braucht1. After each previous A-sequence has been the bus feedback A is set This ensures that the main unit does not have any give further information to the sources of information for a previous A sequence needs

2. Nach jeder vorhergehenden B-Ablauffolge wurde die Sammelleitungsrückmeldung B gesetzt Damit wird sichergestellt, daß die Haupteinheit keine weitere Information für eine vorhergehende B-Ablauffolge an die Informationsquellen zu geben braucht2. After each previous B sequence, the bus feedback B was set it is ensured that the main unit has no further information for a previous one B-sequence to give the information sources

3. Wenn die Haupteinheit eine Schreibsequenz einleiten soll und die vorhergehende A-Sequenz eine Lesesequenz war, muß entweder das Signal für die Datenübertragungsrückmeldung A oder die Datenübertragungsfehlermeldung A als Ergebnis dieser Ablauffolge verschwunden sein. Damit wird sichergestellt, daß der Adapter keine weitere Information an die Datensammelleitung für eine vorhergehende A-Ablauffolge gibt3. When the main unit is to initiate a write sequence and the preceding A sequence was a read sequence, either the signal for the data transmission acknowledgment A or the Data transmission error message A may have disappeared as a result of this sequence. So that will ensured that the adapter does not have any further Gives information to the data bus for a previous A sequence

4. Wenn die Haupteinheit eine Schreibsequenz einleitet und die vorhergehende B-Ablauffolge eine Lesesequenz war, dann muß entweder das Signal für die Datenübertragungsrückmeldung B oder die Datenübertragungsfehlermeldung B für diese Ablauffolge verschwunden sein. Damit wird sichergestellt, daß der Adapter keine weitere Information an die Datensammelleitung bezüglich einer vorhergehenden B-Ablauffolge gibt4. When the main unit initiates a write sequence and the previous B sequence initiates a Read sequence, then either the signal for the data transmission feedback B or the Data transmission error message B for this sequence should have disappeared. This ensures that the adapter does not receive any further information to the data bus regarding a previous B-sequence

Die folgende Beschreibung nimmt Bezug auf eine A-Ablauffolge. Es ist jedoch selbstverständlich, daß derselbe Datenfluß auch für eine B-Ablauffolge giltThe following description refers to an A sequence. It goes without saying, however, that the same data flow also applies to a B sequence

Die Haupteinheit kann eine A-Ablauffolge unter Benutzung der Ablaufgruppe A einleiten, wenn immer beide der folgenden Bedingungen gleichzeitig erfüll) sind:The main unit can initiate an A sequence using sequence group A whenever meet both of the following conditions at the same time) are:

1. Eine vorhergehende A-Ablauffolge ist vollständig abgeschlossen.1. A previous A sequence is completely completed.

2. Die erforderliche Information wurde an die Datensammelleitung, die Sammelleitung für Markierinformation, die Sammelleitung für Speicherschutzschlüssel, die Speicheradreßsammelleitung und die Anforderungsleitung A für den Vorspann abgegeben.2. The required information has been sent to the data bus, the bus for marking information, the bus for memory protection keys, the memory address bus and the request line A is issued for the header.

In den F i g. 22 und 23 sind logische Flußdiagramme für die Aktivierung der logischen Schaltkreise dei externen Hauptspeicherschnittstelle nach der Fig. 13A—13D, Hund 15angegeben.Im Block430 vor F i g. 22 wird gep-üft, ob die Haupteinheit eine Datenübertragung anfordert. Wenn ja, gibt sie im Blocl· den Speicherschutzschlüssel an die Sammelleitung für Speicherschlüssel und die Speicheradresse an die Adreßsammelleitung. Im Block 446 wird geprüft, ob ei sich bei der Sequenz um eine Lese- oder ein« Schreibsequenz handelt. Ist es ein Lesevorgang, so setz die Haupteinheit nach einer Zeitspanne von 6! Nanosekunden (Block 488) im Block 450 das Signa »Lese-Anforderung A«. Wird im Block 446 festgestellt daß eine Schreiboperation durchgeführt werden soll gibt die Haupteinheit Datenbytes auf die Datensammel leitung und Markierungsbits auf die Sammelleitung fü Markierinformation (Block 452). Nach einer Zeit von 6! Nanosekunden (Block 454) setzt die Haupteinheit in Block 456 das Signal für Schreibanforderung A.In the F i g. 22 and 23 are logic flow diagrams for activating the logic circuits dei external main memory interface of Figures 13A-13D, dog 15 indicated. In block 430, forward F i g. 22 it is checked whether the main unit is requesting data transmission. If so, it gives in the blocl the memory protection key to the trunk for memory keys and the memory address to the Address trunk. In block 446 it is checked whether ei the sequence is a read or a «write sequence. If it is a reading process, sit the main unit after a period of 6! Nanoseconds (block 488) in block 450 the signal "Read request A". If it is determined in block 446 that a write operation is to be performed gives the main unit data bytes on the data collection line and marker bits on the bus line Marker information (block 452). After a time of 6! Nanoseconds (block 454) puts the main unit in Block 456 the signal for write request A.

Die Haupteinheit hat damit eine A-AblauffolgiThe main unit thus has an A sequence

eingeleitet, und zwar indem sie die entsprechende Kennsignalleitung aktiviert hat, d.h. entweder die Schreibanforderung A oder die Leseanforderung A, um damit das Vorhandensein von Information auf der Datensammelleitung, der Sammelleitung für Markierinformation und/oder der Speicheradreßsammelleitung, der Speicherschutzschlüsselsammelleitung und der Anforderungsleitung für den Vorspann anzuzeigen.initiated by taking the appropriate Has activated the identification signal line, i.e. either the write request A or the read request A to thus the presence of information on the data bus, the bus for marking information and / or the memory address bus, the memory protection key collection line and the request line for the header.

Wenn die Signale für die Schreibanforderung A oder die Leseanforderung A zum externen Hauptspeicheradapter gelangen (Block 458) setzt der Adapter im Block 260 das Signal für die Sammelleitungsrückmeldung A, um anzuzeigen, daß er die Information angenommen hat Weiterhin leitet er den erforderlichen Hauptspeicherzyklus ein. Um die richtige Aufeinanderfolge der Schritte zu gewährleisten, wird die Sammelleitungsrückmeldung A nicht später gesetzt als dem Erscheinen der Datenübertragungsrückmeldung A entsprichtWhen the Write A or Read A signals reach the external main memory adapter (block 458) , the adapter asserts the bus return A signal in block 260 to indicate that it has accepted the information. It also initiates the required main memory cycle. In order to ensure the correct sequence of the steps, the bus return message A is set no later than when the data transmission message A appears

Als Antwort aaf die Sammelleitungsrückmeldung A setzt der Hauptadapter die Eingangsschaltungen für die Informationsquellen zurück. Diese Eingänge werden vor dem Verschwinden der Schreibanforderung A oder der Leseanforderung A zurückgesetzt Der Hauptadapter A beginnt mit den Vorbereitungen für eine B-Ablauffolge, indem er zu beliebigen Zeiten nach dem Erscheinen der Sammelleitungsrückmeldung A neue Informationen an die Informationsquellen abgibtIn response to the bus feedback A, the main adapter sets the input circuits for the Sources of information back. These inputs are before the disappearance of the write request A or of read request A reset Main adapter A begins preparing for a B sequence by calling new one at any time after the appearance of the bus message A Gives information to the information sources

Im Block 264 wird im Fall von aufgetretenen Fehlern der Pfad B in F i g. 23 eingeschlagen, wo im Block 266 der Hauptspeicheradapter Statusbits an die Sammelleitung für Fehlermeldung abgibt Nach einer Zeitspanne von 65 Nanosekunden (Bleck 2f8) setzt der Adapter im Block 270 das Signal für »Fehler bei Dr ienübertragung A«.In block 264 , if errors have occurred, path B in FIG. 23, where in block 266 the main memory adapter sends status bits to the bus for error messages. After a period of 65 nanoseconds (Bleck 2f8) the adapter sets the signal for "Error in transmission A" in block 270.

Sind keine Fehler aufgetreten, so wird der Weg längs des Pfades A in F i g. 23 durchlaufen. Handelt es sich bei der betrachteten Sequenz um eine Schreibsequenz, so setzt der Adapter im Block 274 die Datenübertragungsrückmeldung A. If no errors have occurred, the path along path A in FIG. 23 run through. If the sequence under consideration is a write sequence, the adapter sets the data transmission acknowledgment A in block 274.

War die Ablauffolge eine Lesesequenz, so gibt der Adapter die Daten an die Datensammelleitung (Block 276) und nach einer Zeitspanne von 65 Nanosekunden (Block 278) setzt der Adapter dann im Block 274 die Datenübertragungsrückmeldung A.If the sequence was a read sequence, the adapter sends the data to the data bus (block 276) and after a period of 65 nanoseconds (block 278) the adapter then sets the data transmission acknowledgment A in block 274.

Irgendwelche Fehler, die bei dieser Datenübertragungssequenz auftreten, werden im Statusteil eines Unterkanals registriert, der zu dem Untersystem gehört, an welches der Hauptadapter angeschlossen ist Der Speicher im Unterkanal dient zur Aufnahme der Adressen, Zählerstände, Statusinformation und anderer Steuerinformation, die zu einer einzelnen Operation gehört Diese Statusinformation wird dem System mit Hilfe einer Unterbrechung durch eine Prozessorinstruktion oder eine Test-E/A-Instruktion verfügbar gemachtAny errors that occur in this data transfer sequence will be in the status part of a Registered subchannel belonging to the subsystem to which the main adapter is connected Memory in the subchannel is used to store addresses, counter readings, status information and others Control information belonging to a single operation This status information is sent to the system with Made available by means of an interrupt by a processor instruction or a test I / O instruction

Tritt im Block 280 bei der Haupteinheit ein Datenfehler A auf, so tastet der Hauptadapter im Block 282 die Sammelleitung für Fehlermeldungen nach der fehlerhaften Information ab.If a data error A occurs in the main unit in block 280 , then in block 282 the main adapter scans the bus for error messages for the erroneous information.

Erkennt die Adaptereinheit die Datenübertragungsrückmeldung A, se wird nach Block 284 verzweigt Zeigt die Abfrage im Block 284, daß es sich um eine Leseoperation handelt, so tastet der Hauptadapter im Block 286 die Datensammelleitung ab. Handelt es sich uir. eine Schreiboperation, so besteht kein Bedürfnis, irgendeine der Informationssammelleitungen abzutasten. Es wird dann nach Block 288 verzweigt wo der Hauptadapter seine Eingangsschaltungen zu den Sammelleitungen für Speicherschlüssel, Speicheradressen, Markierungsinformation und Daten zurücksetztIf the adapter unit recognizes the data transmission feedback A, se, a branch is made to block 284. If the query in block 284 shows that it is a read operation, the main adapter in block 286 scans the data bus. Is it uir. a write operation, there is no need to scan any of the information buses. A branch is then made to block 288 , where the main adapter resets its input circuits to the buses for memory keys, memory addresses, tag information and data

Umfaßt die A-Ablauffolge eine Schreiboperation, so setzt der Haupiadapter die Schreibanforderung A zurück. Gehört zu der A-Ablauffolge eine Leseoperation, so zeigt der Hauptadapter die Annahme der Daten auf der Datensammelleitung an, indem er die Leseanforderung A zurücksetzt (Block 290). If the A sequence includes a write operation, the main adapter resets the A write request. If the A sequence includes a read operation, the master adapter indicates acceptance of the data on the data bus by resetting read request A (block 290).

Nach dem Verschwinden der Schreibanforderung A oder der Leseanfordemng A im Block 292 setzt der Adapter seine Eingangsschaltungen an die Sammelleitungen für Daten und Fehlermeldungen im Block 294 zurück und setzt außerdem im Block 296 die Datenübertragungsrückmeldung A oder die Datenfehlermeldung A zurück. Verschwinden die Signale für Datenübertragungsrückmeldung A oder Datenfehlermeldung A bei der Hauptadaptereinheit (Block 298), so ist die A-Ablauffolge abgeschlossen und es wird zurück zum Eingangspunkt A von F i g. 22 verzweigtAfter the write request A or the read request A disappears in block 292, the adapter resets its input circuits to the bus lines for data and error messages in block 294 and also resets the data transfer acknowledgment A or the data error message A in block 296. If the signals for data transmission feedback A or data error message A disappear from the main adapter unit (block 298), then the A sequence is complete and it goes back to input point A of FIG. 22 branches

Die Sammelleitungsrückmeldung A und die Sammelleitungsriickmeldung B erlauben ein frühes Zurücksetzen und den Wechsel der Zuordnung der Eingangsschaltungen der Hauptadaptereinheit an die Sammelleitungen der externen Hauptspeicherschnittstelle. Durch Ansetzen der Sammelleitungsrückmeldung A zu einem frühen Zeitpunkt innerhalb der A-Ablauffolge wird es dem Hauptadapter ermöglicht sich für die folgende A- oder B-Ablauffolge vorzubereiten. Ein frühzeitig eintreffendes Signal auf einer Sammelleitungsantwortleitung A ermöglicht daher eine Erhöhung der Datenübertragungsrate sowohl für überlappte als auch für nicht überlappte Operationen. Dasselbe gilt natürlich auch für eine B-Ablauffolge.The collecting line feedback A and the collecting line feedback B allow an early resetting and changing of the assignment of the input circuits of the main adapter unit to the collecting lines of the external main memory interface. By scheduling bus A feedback early in the A sequence, the master adapter is enabled to prepare for the following A or B sequence. An early arrival signal on bus response line A therefore enables the data transfer rate to be increased for both overlapped and non-overlapped operations. The same of course also applies to a B sequence.

Hierzu 22 Blatt ZeichnungenFor this purpose 22 sheets of drawings

Claims (15)

Patentansprüche:Patent claims: 1. Einrichtung zum Informationsaustausch in Datenverarbeitungsanlagen mit einem Hauptspeieher, einer Zentraleinheit und mehreren daran über Adapter angeschlossenen, ggf. verschiedenartigen Untersystemen mit getrennten Daten- und Befehlssammelleitungen, wobei einer Einheit die Leitfunktion, d. h. die Steuerung der Übertragungswege und der übrigen Einheiten als untergeordnete Einheiten zugeordnet ist, gekennzeichnet durch1. Device for the exchange of information in data processing systems with a main storage unit, a central unit and several connected to it Adapters connected, possibly different types of subsystems with separate data and command bus lines, with one unit the control function, d. H. the control of the transmission paths and assigned to the remaining units as subordinate units, indicated by a) eine erste Vorrichtung (26, 27, 29) zur Übertragung von Daten und hierzu notwendigen Hilfssignalen jeweils zwischen dem Haupt- speicher und jedem Untersystem in einer Punkt-zu-Punkt-Verbindung über Adapter zum Ausgleich der jeweiligen unterschiedlichen Untersystemeigenschaften;a) a first device (26, 27, 29) for the transmission of data and the necessary auxiliary signals between the main storage and each subsystem in a point-to-point connection via adapter to the Compensation of the respective different subsystem properties; b) eine van der ersten Vorrichtung unabhängige zweite Vorrichtung zur ringförmigen Verbindung sämtlicher Untersysteme und der Zentraleinheit über Steueradapter (20, 22, 24) zum Ausgleich der verschiedenartigen Untersystemeigenschaften, wobei über diese zweite Vorrich- tung Steuerinformation ^air Übergabe der Leitfunktion an ein anforderndes Untersystem übertragen wird und außerdem Steuerinformation zwischen dem jeweiligen durch den Besitz der Leitfunktion gekennzeichneten Untersystern und Jen untergeordneten Einheiten.b) a second device, independent of the first device, for the ring-shaped connection of all subsystems and the central unit via control adapters (20, 22, 24) to the Compensation of the various subsystem properties, whereby this second device tung control information ^ air transfer of the Control function is transferred to a requesting subsystem and also control information between the respective by the owner the sub-systems and units subordinate to the control function. 2. Einrichtung nach Anspruch 1, dadurch gekennzeichnet, daß in der zweiten Verbindungsvorrichtung Steuermittel für die Abgab*· von Anforderungen für Vorrangunterbrechungen und/oder Eingabe- /Ausgabeunterbrechungen an die Untereinheit vorhanden sind, die gerade die Leitfunktion ausübt.2. Device according to claim 1, characterized in that in the second connecting device control means for the delivery * of requests for priority interruptions and / or input / There are output interruptions to the sub-unit that is currently performing the control function. 3. Einrichtung nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß die ersten Verbindungsvorrichtungen folgende Bestandteile aufweisen:3. Device according to claim 1 or 2, characterized in that the first connecting devices have the following components: erste Adapter (externe Hauptspeicheradapter 27) zum Anschluß an den Hauptspeicher; zweite Adapter (Hauptadapter 26) zum Punktfür-Punkt-Anschluß an das jeweilige Untersystem; eine Datensammelleitung (44, Fig.5) zur Übertragung von Daten in beiden Richtungen; Sammelleitungen (46, 48, 50) zur Übertragung der Speicheradresse des Speicherschutzschlüssels und von Markierinformation in Richtung vom zweiten Adapter zum ersten Adapter; eine Sammelleitung (52) zur Übertragung von Fehlermeldungen in Richtung vom ersten Adapter zum zweiten Adapter; eine Leitungsgruppe (54) zur Übertragung von Hilfsinformation für die Datenübertragung.first adapters (external main memory adapter 27) for connection to the main memory; second adapter (main adapter 26) for point-by-point connection to the respective subsystem; a data bus line (44, Figure 5) for the transmission of data in both directions; Bus lines (46, 48, 50) for transmitting the memory address of the memory protection key and marking information in the direction from the second adapter to the first adapter; a manifold (52) for transmitting error messages in the direction of the first Adapter to second adapter; a line group (54) for the transmission of auxiliary information for the data transmission. 4. Einrichtung nach einem oder mehreren der Ansprüche 1 bis 3, dadurch gekennzeichnet, daß die zweite Verbindungsvorrichtung folgende Bestandteile aufweist: 6q4. Device according to one or more of claims 1 to 3, characterized in that the second connecting device has the following components: 6q dritte Adapter (Steueradapter 20, 22, 24) zum Anschluß an jedes Untersystem; eine allgemeine Sammelleitung (64; F i g. 4) zum Informationsaustausch zwischen dritten Adaptern; eine Sammelleitung für Unterbrechungsanforderungen (66) durch ein Untersystem an den dritten Adapter der Haupteinheit (20; Fig. 1);third adapters (control adapters 20, 22, 24) for connection to each subsystem; a general bus (64; Fig. 4) for exchanging information between third adapters; a trunk for interrupt requests (66) by a subsystem to the third adapter of the main unit (20; Fig. 1); Abfrage- und Anforderungsleitungen (74; Fig.4) zur Übergabe der Leitfunktion von einem Untersystem an ein anderes; Leitungsgruppen (68, 70, 72) zur Übertragung von Steuersignalen zwischen den dritten Adaptern in beiden Richtungen.Query and request lines (74; Figure 4) for transferring the control function of one subsystem to another; Line groups (68, 70, 72) for the transmission of control signals between the third adapters in both directions. 5. Einrichtung nach Anspruch 4, dadurch gekennzeichnet, daß in den Abfrage- und Anfordeningsleitungen (74, F i g. 4) enthalten sind:5. Device according to claim 4, characterized in that the query and request lines (74, F i g. 4) contain: Anforderungsleitungen, an welche alle Adapter parallel angeschlossen sind und über welche die Einheiten von der gerade wirksamen Leiteinheit die Übertragung der Leitfunktion verlangen;Request lines to which all adapters are connected in parallel and via which the Units request the control unit in effect to transfer the control function; Abfrageleitungen, welche alle angeschlossenen dritten Adapter in einer schleifenförmigen Schaltung durchlaufen und über welche die gerade wirksame Leiteinheit ein Abfragesignal an die dritten Adapter zur Übernahme der Leitfunktion abgibt;Interrogation lines, which all connected third adapters in a loop-shaped Go through circuit and via which the currently effective control unit sends an interrogation signal to the third adapter to take over the control function; eine Trennieilung, an welche alle Adapter parallel angeschlossen sind und auf welche die anfordernde Einheit nach Erhalt des Abfragesignals ein Signal an die bis zu diesem Zeitpunkt wirksame Leiteinheit zurückgibt, um anzuzeigen, daß sie die Leitfunktion -nunmehr übernimmta separation to which all adapters are connected in parallel and to which the requesting unit after receiving the interrogation signal a signal to the up to this point in time returns effective control unit to indicate that it is now taking over the control function 6. Einrichtung nach Anspruch 5, dadurch gekennzeichnet, daß neben Anforderungsleitungen für normale Anforderungen weitere Leitungen zur Übermittlung dringender Anforderungen an die jeweils wirksame Leiteinheit vorhanden sind.6. Device according to claim 5, characterized in that in addition to request lines for normal requests further lines for the transmission of urgent requests to the each effective control unit are available. 7. Einrichtung nach einem oder mehreren der Ansprüche 1 — 6, dadurch gekennzeichnet, daß in den Verbindungsmitteln (29) zwischen ersten und zweiten Adaptern zwei Sätze von Kennsignal-Leitungsgruppen (54) vorhanden sind, die zur Steuerung von überlappter Datenübertragung zwischen ersten und zweiten Adaptern dienen.7. Device according to one or more of claims 1-6, characterized in that in the Connection means (29) between first and second adapters two sets of identification signal line groups (54) are present, which are used to control serve for overlapped data transmission between first and second adapters. 8. Einrichtung nach einem oder mehreren der Ansprüche 1 —7, dadurch gekennzeichnet, daß an die dritten Adapter wahlweise anschließbar sind: Prozessoren in einem Multiprozessorsystem, Eingabe-/ Ausgabegeräte für Normalbetrieb und für Echtzeitbetrieb oder weitere Adapter.8. Device according to one or more of claims 1-7, characterized in that the following can be optionally connected to the third adapter: processors in a multiprocessor system, input / output devices for normal operation and for real-time operation or other adapters. 9. Einrichtung nach Anspruch 3, dadurch gekennzeichnet, daß die ersten und zweiten Adapter zum Anschluß von Geräten mit verschiedenen Datenbreiten ausgerüstet sind.9. Device according to claim 3, characterized in that the first and second adapters for Connection of devices with different data widths are equipped. 10. Verfahren zum Betrieb der Einrichtung nach einem oder mehreren der Ansprüche 1—8, dadurch gekennzeichnet, daß10. A method for operating the device according to one or more of claims 1-8, characterized marked that a) daß ein Untersystem bzw. eine Einheit nur dann eine Informationsübertragung einleiten kann, wenn sie im Besitz der Leitfunktion ist, daß eine Einheit bei Bedarf einer Informationsübertragung zum Hauptspeicher oder zu einer anderen Einheit über die dritten Adapter ein Anforderungssignal an die gerade wirksame Leiteinheit abgibt und diese daraufhin die Sequenz zur Übertragung der Leitfunktion an die anfordernde Einheit einleitet, sofern keine anderen dringenderen Bedingungen vorliegen,a) that a subsystem or a unit can only initiate an information transfer, if it is in possession of the control function, that a unit should transfer information to the main memory or to another Unit sends a request signal to the currently active control unit via the third adapter releases and this then initiates the sequence for transferring the control function to the requesting unit, unless otherwise more urgent conditions exist, b) daß die anfordernde Einheit nach Erhalt der Leitfunktion eine Sequenz zur Übergabe von Steuerinformation zur Ausführung der gewünschten Operation an eine geschlossene Untereinheit durchführt und danach ggf. dieb) that the requesting unit after receiving the control function a sequence for the transfer of Carries out control information to carry out the desired operation to a closed subunit and then, if necessary, the Datenübertragung zwischen ersten und zweiten Adaptern einleitet,Initiates data transmission between the first and second adapters, c) daß nach Beendigung der Informationsübertragung die Einheit eine Unterbrechungsanforderung an den dritten Adapter der Haupteinheit s abgibt, worauf die Abarbeitung der Unterbrechungsanforderung durch Austausch entsprechender Signale zwischen den dritten Adaptern durchgeführt wird.c) that after the information transfer has ended, the unit sends an interrupt request to the third adapter of the main unit s, whereupon the processing of the interrupt request is carried out by exchanging appropriate signals between the third adapters. 11. Verfahren nach Anspruch 10, dadurch gekennzeichnet, daß der Verfahrensablauf durch Programmbefehle angestoßen wird, z. B. durch die Instruktion »Signal-Prozessor« oder die Eingabe-/ Ausgabeinstruktionen, und daß zur maschinenmäßigen Durchführung dieser Programmbefehle eine Sequenz zur Übergabe von Steuerinformation vom Steueradapter (20) der Zentraleinheit zum Steueradapter der ausgewählten Einheit durchgeführt wird.11. The method according to claim 10, characterized in that the process flow through Program commands are initiated, e.g. B. by the instruction "signal processor" or the input / Output instructions, and that for the machine-based execution of these program instructions a Sequence for transferring control information from the control adapter (20) of the central unit to the control adapter the selected unit is carried out. 12. Verfahren zum Betrieb der Einrichtung nach einem oder mehreren der Ansprüche 1—8. dadurch gekennzeichnet, daß jede der Einheiten gleichberechtigt die Übernahme der Leitfunktionen anfordern kann, daß nach Eintreffen eines Anforderungssignals bei der Einheit, die gerade die Leitfunktion innehat, diese ein Auswahlsignal ausgibt, das alle anderen Einheiten in zyklischer Reihenfolge durchläuft, daß dieses Auswahlsignal von allen Einheiten, welche die Leitfunktion nicht beansprucht haben, an die nächstfolgende Einheit weitergegeben wird, und daß die Einheit, welche die Leitfunktion angefordert hat, dieses Auswahlsignal nicht weiterleitet, sondern ein Trennsignal erzeugt, welches der ursprünglichen Leiteinheit die Übernahme der Leitfunktion durch die anfordernde Einheit mitteilt.12. The method for operating the device according to one or more of claims 1-8. through this characterized in that each of the units request the takeover of the control functions with equal rights can that after the arrival of a request signal at the unit that is currently carrying out the control function holds, this outputs a selection signal that runs through all other units in cyclical order, that this selection signal from all units that have not claimed the control function the next following unit is passed on, and that the unit which requested the control function does not forward this selection signal, but generates a separation signal which is the original Head unit notifies the takeover of the control function by the requesting unit. 13. Verfahren nach Anspruch 12, dadurch gekennzeichnet, daß eine Leiteinheit das Auswahlsignal nur dann an die anderen Einheiten weiterleitet, wenn gerade keine zu früheren Zeitpunkten eingeleitete Übertragung von Steuerinformation in Gang ist, wenn keine Systemrückstellung gefordert und wenn keine sonstigen dringend zur Bearbeitung anstehenden Bedingungen vorhanden sind.13. The method according to claim 12, characterized in that a control unit, the selection signal only forwards it to the other units if none at an earlier point in time initiated transmission of control information is in progress if no system reset is requested and if there are no other conditions urgently pending for processing. 14. Verfahren nach Anspruch 13, dadurch gekennzeichnet, daß die Übertragung der Leitfunktion auch von der Einheit eingeleitet werden kann, die gerade diese Leitfunktion innehat.14. The method according to claim 13, characterized in that the transmission of the control function can also be initiated by the unit that has this leading function. 15. Verfahren nach Anspruch 14, dadurch gekennzeichnet, daß bei einer Nichtannahme des Auswahlsignals durch alle angeschlossenen Einhei- so ten dieses Signal zurück zur Leiteinheit gelangt, welche daraufhin die Sequenz zur Übergabe der Leitfunktion beendet.15. The method according to claim 14, characterized in that if the Selection signal through all connected units this signal returns to the control unit, which then ends the sequence for handing over the control function.
DE19732361401 1972-12-29 1973-12-10 Device for the exchange of information between data processing systems and subsystems connected to them and methods for their operation Expired DE2361401C3 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US31995872A 1972-12-29 1972-12-29
US00319430A US3806885A (en) 1972-12-29 1972-12-29 Polling mechanism for transferring control from one data processing system or subsystem to another

Publications (3)

Publication Number Publication Date
DE2361401A1 DE2361401A1 (en) 1974-07-18
DE2361401B2 DE2361401B2 (en) 1977-08-11
DE2361401C3 true DE2361401C3 (en) 1978-03-30

Family

ID=26981998

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19732361401 Expired DE2361401C3 (en) 1972-12-29 1973-12-10 Device for the exchange of information between data processing systems and subsystems connected to them and methods for their operation

Country Status (1)

Country Link
DE (1) DE2361401C3 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
IT1055645B (en) * 1975-10-24 1982-01-11 Elsag ASSOCIATIVE ELECTRONIC MULTI-PROCESSOR FOR MULTIPLE CONTEMPORARY REAL-TIME DATA PROCESSING

Also Published As

Publication number Publication date
DE2361401B2 (en) 1977-08-11
DE2361401A1 (en) 1974-07-18

Similar Documents

Publication Publication Date Title
DE2411963C3 (en) Electronic data processing system with a priority control circuit with changeable control blocks
DE3725343C2 (en) Multipurpose duct control system
DE2647241C2 (en) Transmission device for synchronous data transmission
DE3043894C2 (en)
DE1299145B (en) Circuit arrangement for controlling peripheral input and output devices of data processing systems
CH522921A (en) Computer system
DE2714805A1 (en) DATA PROCESSING SYSTEM
DE2657848A1 (en) CONTROL UNIT FOR A DATA PROCESSING SYSTEM
DE2652869A1 (en) DATA BACKUP DEVICE
DE2363846C2 (en) Data processing system with a circuit arrangement for controlling the data transfer between the main memory and several peripheral devices
DE1499206C3 (en) Computer system
EP0050305B1 (en) Unit to control the access of processors to a data bus
DE3400464A1 (en) DATA TRANSFER SYSTEM
EP0282877B1 (en) Method and apparatus for controlling the error correction in a data transmission system of data read from dynamical peripheral storage devices, in particular disk storage devices of a data-processing system
DE2361401C3 (en) Device for the exchange of information between data processing systems and subsystems connected to them and methods for their operation
DE2850447A1 (en) FAST COUPLER FOR TRANSMISSION LINES OR PERIPHERAL DEVICES OF A COMPUTER WITH A SPECIAL MICROINSTRUCTION STRUCTURE
DE2416268C3 (en) Data transmission device for a system with at least two central control units, peripheral control units and several groups of controlled units, for telecommunications, in particular telephone switching systems
DE2610428A1 (en) ARRANGEMENT FOR THE CONTROL OF THE INTERMEDIATE STORAGE OF BETWEEN TWO FUNCTIONAL UNITS TO BE TRANSFERRED IN A BUFFER MEMORY
DE2350871A1 (en) COMPUTING UNIT FOR PROCESSING SPECIAL COMMANDS
DE2813016A1 (en) DEVICE FOR PROCESSING REMOTE SIGNALS
EP0215276A1 (en) Method and circuit arrangement for the transmission of data signals to a group of control devices within a loop system
DE3149678A1 (en) Arrangement for temporarily storing information items, to be transmitted in both directions between two functional units, in a buffer memory
EP0214475B1 (en) Circuit arrangement for the transmission of data signals between control devices interconnected by a loop system
EP0214476B1 (en) Method and circuit arrangement for the transmission of data signals between two control devices within a loop system
DE2612316C3 (en) Arrangement for controlling the multiplex operation between several channels and a central control circuit of an input / output unit in a data processing system

Legal Events

Date Code Title Description
C3 Grant after two publication steps (3rd publication)
8339 Ceased/non-payment of the annual fee