DE2351397C3 - Method for reducing the effect of a loss of information in a transmission with compressed bandwidth and apparatus for carrying out the method - Google Patents

Method for reducing the effect of a loss of information in a transmission with compressed bandwidth and apparatus for carrying out the method

Info

Publication number
DE2351397C3
DE2351397C3 DE19732351397 DE2351397A DE2351397C3 DE 2351397 C3 DE2351397 C3 DE 2351397C3 DE 19732351397 DE19732351397 DE 19732351397 DE 2351397 A DE2351397 A DE 2351397A DE 2351397 C3 DE2351397 C3 DE 2351397C3
Authority
DE
Germany
Prior art keywords
pcm
signal
words
transmission
groups
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE19732351397
Other languages
German (de)
Other versions
DE2351397B2 (en
DE2351397A1 (en
Inventor
Anton Christian Dr.-Ing.; Wem Lars Aake Dipl.-Ing.; Stockholm Jacobaeus
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Telefonaktiebolaget LM Ericsson AB
Original Assignee
Telefonaktiebolaget LM Ericsson AB
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from SE13182/72A external-priority patent/SE366454B/xx
Application filed by Telefonaktiebolaget LM Ericsson AB filed Critical Telefonaktiebolaget LM Ericsson AB
Publication of DE2351397A1 publication Critical patent/DE2351397A1/en
Publication of DE2351397B2 publication Critical patent/DE2351397B2/en
Application granted granted Critical
Publication of DE2351397C3 publication Critical patent/DE2351397C3/en
Expired legal-status Critical Current

Links

Description

Die Erfindung bezieht sich auf ein Verfahren /um Verringern der Wirkung eines Verlustes an Information bei einer Übertragung mit komprimierter Bandbreite, insbesondere bei einer Übertragung eines PCM-Signals mit komprimierter Bandbreite, bei welcher nacheinander erzeugte PCM-Wörter die Lichtintensität von nacheinander in einem Fernsehbild abgetasteten Bildclementen anzeigen, wobei tue Zahl der übertragenen PCM-Wörter in jedem Fernsehbild geringer als die Anzahl der erzeugten PCM-Wörter ist. Weiter bezieht sich die Erfindung auf eine Vorrichtung zur Durchführung des Verfahrens.The invention relates to a method of reducing the effect of loss of information in the case of a transmission with a compressed bandwidth, in particular in the case of a transmission of a PCM signal with compressed bandwidth, in which PCM words generated one after another the light intensity of sequentially scanned in a television picture Show picture elements, with fewer PCM words transmitted in each television picture than the number of PCM words generated. The invention also relates to a device to carry out the procedure.

Ein bekanntes Verfahren zum Übertragen eines PCM-Signals mit komprimierter Bandbreite, bei welchem nacheinander erzeugte PCM-Wörter die Lichtintensität UMi nacheinander in einer Fernsehzeile abgetasteten Bildelementen an/eigen, macht von der Tatsache, daß sich die Lichtintensität entlang der Fernsehzeile relativ langsam ändert, auf solche Weise Gebrauch, daß bei Auftreten einer Anzahl von gleichen, nacheinander erzeugten PCM-Wörtern deren Information über die Lichtintensität ohne Wiedcrholung und begleitet von einer Information über ihre Zahl übeiiragen wird. Dieses Verlahren ist in der USA.-Patentschrift 2%3 551 beschrieben. Wenn die Bandbreitenkompression z. B. Fernsehzeile um f-'crnsehzeilc stattfindet, ist die Anzahl von übertragenen PCM-Wöriern für jede Fernseh/eilc kleiner als die Anzahl \on erzeugten PCM-Wörtern. Bei der Übertragung von l-ernsehzeilen, welche eine große Menge an Information enthalten. Kann es iciloch vorknm-A known method of transmitting a PCM signal with compressed bandwidth, in which successively generated PCM words the light intensity UMi scanned successively in a television line Picture elements on / inherent, makes of the fact that the light intensity is along the Television line changes relatively slowly, use in such a way that when a number of equal successively generated PCM words their information about the light intensity without repetition and is transmitted accompanied by information about their number. This betrayal is in the U.S. Patent 2% 3,551. If the Bandwidth compression e.g. B. TV line to f-'crnsehzeilc takes place, the number of transmitted PCM words for each TV / eilc is smaller than that Number of PCM words generated on. When broadcasting television lines, which a large amount of information included. Can I plan ahead?

men.daß die Inionnaiiun während des zuletzt abgetasteten Teils der entsprechenden Fernsehzeilen nicht ähertragen wird, so daß ein Teil des Hildes entlang jerrechtcn Kante des Bildschirms .eriorengein, wenn eine·-übliche nach rechts gerichtete Ablenkung auf dem Bildschirm des Fernsehempfängers verwendetmen. that the inionnaiiun during the last scanned Part of the corresponding television lines is not broadcast, so that part of the Hildes along jerrechtcn edge of the screen .eriorengein if a · -customary rightward deflection the television receiver screen

Bei einer Bandbreitenkompression I ernsehieilbild ui« Fernsehieilbild kann es auf ähnliche Weise vorkommen, daß wahrend des zuletzt abgetasteten Teils der Kernsehteilbilder Information nicht übertragen wird, so daß ein Teil des Bildes entlang der unteren Kante des Bildschirms verlorengeht, wenn eine konventionelle nach unten gerichtete Teilbildablenkung jyf Jem Bildschirm des Fernsehempfängers verwendet wird.In the case of a bandwidth compression of the television image and television image, it can occur in a similar way that during the last scanned portion of the core viewing sub-images information is not transmitted so that part of the image along the bottom edge of the screen is lost if a conventional one downward partial image deflection jyf Jem screen of the television receiver used will.

Entsprechend der Erfindung wird die Wirkung des erwähnten Verlustes an Bildinformation aiii solche Weise verringert, daß. wenn die Bandbreitenkompression Fernsehzeile um Feinsehzeile erfolgt, der Verlust abwechselnd auf der Unken und der rechten Seite der Fernsehzeilen auf dem Bildschirm in Aufeinanderfolge nach unten auftritt, und, wenn die Bandbreitenkompression Fernsehteilbild um 1 ernsehteilhild erfolgt, der Verlust abwechselnd an den oberen und unteren Kanten des Bildschirms auftritt, wobei der Verlust an Bildinformation nur als ein geringeres Maß an Auflösung entlang den entsprechenden Kanten des Bildschirms erscheint.According to the invention, the effect of mentioned loss of image information aiii such Way diminishes that. if the bandwidth compression is done TV line by fine viewing line, that Loss alternately on the toe and the right of the television lines on the screen in succession occurs downward, and when the bandwidth compression of the television sub-picture by 1 television sub-picture occurs, the loss occurs alternately at the top and bottom edges of the screen, the loss of image information only being a minor one Level of resolution appears along the appropriate edges of the screen.

Die Erfindung ist dadurch gekennzeichnet, wie es sich aus den Ansprüchen ergibt, und wird im einzelnen mit Hilfe einer in der Zeichnung dargestellten Ausführungsform näher beschrieben. In der Zeichnung zeigtThe invention is characterized as it emerges from the claims and will be described in detail described in more detail with the help of an embodiment shown in the drawing. In the drawing indicates

Fig. 1 ein Zeitdiagramm, welches eine Übertragung eines PCM-codierten Fernsehsignals mit komprimierter Bandbreite zeigt.Fig. 1 is a timing diagram showing a transmission of a PCM-coded television signal with compressed Bandwidth shows.

Fig. 2 ein Blockschaltbild eines PCM-Systems. bestehend aus einem Übertragungsanschluß und einem Empfangsanschluß, mit welchem eine Übertragung von Information mit komprimierter Bandbreite nach Fig. 1 erzielt wird.Fig. 2 is a block diagram of a PCM system. consisting of a transmission connection and a Receiving connection, with which a transmission of information with compressed bandwidth according to Fig. 1 is achieved.

Fig. 3 ein Diagramm, welches eine Signalfolge entsprechend dem Prinzip der Erfindung zum Verringern des Einflusses eines Verlustes an Information bei Übertragung von Information mit komprimierter Bandbreite nach den Fig. 1 und 2 zeigt.3 is a diagram showing a signal sequence according to the principle of the invention for reducing the influence of a loss of information when transmitting information with compressed Bandwidth according to FIGS. 1 and 2 shows.

Hg. 4 das PCM-System nach Fig. ? ergänz! mit einer Einrichtung zum Erreichen einer Übertragung von Information gemäß dem Prinzip der Erfindung.4 the PCM system according to FIG. add! With a device for achieving transmission of information according to the principle of the invention.

Fig. 5 Einzelheiten der Einrichtung in Fig. 4. undFig. 5 details of the device in Fig. 4 and

Fig. 6 und 7 Blockschaltbilder eines Senders bzw. Empfängers in dem PCM-System nach Fig. 2.6 and 7 are block diagrams of a transmitter or Receiver in the PCM system according to FIG. 2.

In Zeile α in Fig. 1 ist eine Zeitfolge für ein PCM-Signal gezeigt, welche durch Codieren eines Fernsehsignal entstanden isi und bei welcher von Gruppen von Bildelementen, die nacheinander abgetastet werden und gleiche Lichtintensität haben, angenommen wird, daß sie in ein K1 PCM-Wort {/,. K1 PCM-Wort U2. Kt, PCM-Wort l/, usw. codiert worden sind. Entsprechend dem Beispiel wird bei der PCM-Codierung ein Wortformat verwendet, welches vier Bits und einem Rahmen mit einer Zeitlange L - der Zeilenablenkperiode beim Fernsehsignal entspricht.In line α in FIG. 1, a time sequence for a PCM signal is shown, which is produced by coding a television signal and in which groups of picture elements, which are scanned one after the other and have the same light intensity, are assumed to be in a K 1 PCM word {/ ,. K 1 PCM word U 2 . Kt, PCM word l /, etc. have been encoded. According to the example, a word format is used in PCM coding which corresponds to four bits and a frame with a time length L - the line deflection period in the television signal.

In Zeile /> in Fig. 1 ist das Zeile α entsprechende PCM-Signal aul solche Weise umcodiert gezeigt, daß PCM-Wörter in ein Wortformal mit S Bits geformt worden sind, wobei die PCM-Wörter die Signaliwiormation der in Zeile u dargestellten Gruppen und dar- K1 PCM-Wort (J1. K, PCM-Wort L\. K, PCM-Wort c', u*w. enthalten. Die PCM-Wörter enthalten auch Information über die Zahl der PCM-Wörter in den entsprechenden Gruppen in der Form von Zahlen /C1, K:, Kx usw., ausgedrückt in Binärform durch 4 Bits. Zu Beginn jedes Rahmens ist ein Synchronisationswort .V eingefügt. In line /> in FIG. 1, the PCM signal corresponding to line α is shown recoded in such a way that PCM words have been formed into a word form with S bits, the PCM words representing the signal improvement of the groups and represented in line u dar- K 1 PCM word (J 1. K, PCM word L \. K, PCM word c ', u * w. contain. The PCM words also contain information about the number of PCM words in the corresponding groups in the form of figures / C 1, K., K x, etc., expressed in binary with 4 bits at the beginning of each frame, a synchronization word .V is inserted.

Es wird angenommen, daß das Fernsehsignal eineIt is assumed that the television signal is a

ία Auflösung von etwa 400 Bildelementen pro Zeilenablenkung hat und daß die normalerweise aultretende Bildinformation maximal 50 nichtredundante Bildelemente pro Zeilenablenkung hat. Entsprechend dem Beispiel kann bei der PCM-Codierung mit 8 Bits, entsprechend Zeile bin Fig. Leine viermal geringere Bittaktfrequenz als bei der PCM-Codierung mitία has a resolution of about 400 picture elements per line deflection and that the image information that normally occurs has a maximum of 50 non-redundant picture elements per line deflection. According to the example, with the PCM coding with 8 bits, corresponding to line b in FIG. Leine, the bit clock frequency can be four times lower than with the PCM coding with

4 Bits, entsprechend Zeile a. verwendet werden.
Fig. 2 zeigt ein Blockschaltbild eines PCM-Sy-
4 bits, corresponding to line a. be used.
Fig. 2 shows a block diagram of a PCM system

stems, welches aus einem Übertragungsanschiuß undstems, which consists of a transmission connection and

einem Empfangsanschluß besteht, um eine Übertragung von Information, entsprechend Fig. 1. zu erzielen. Am Übertragungsanschiuß des PCM-Systems wird einem PCM-Codierer 1 auf einem Eingang /1 ein analoges Videosignal von einer nichtge/eigten Fern-Sehausrüstung zugeführt, welche beispielsweise vom üblichen Typ mit 625 Zeilenablenkungen pro Bild und 25 Bildern pro Sekunde sein kann. Der PCM-Codierer 1 wandelt das analoge Videosignal auf solche Weise in ein PCM-Signal nach Zeile α in Fig. 1 um.a receiving port to achieve a transmission of information, as shown in FIG. At the transmission connection of the PCM system, an analog video signal is fed to a PCM encoder 1 on an input / 1 from non-controlled television equipment, which can for example be of the usual type with 625 line deflections per picture and 25 pictures per second. The PCM encoder 1 converts the analog video signal into a PCM signal as shown in line α in FIG. 1 in such a manner.

daß die Bildelemente in dem Videosignal den PCM-Wörtern äquivalent sind, deren Binärwert äquivalent den entsprechenden Lichtintensitäten der Bildelemente ist, wobei die PCM-Wörter entsprechend dem Beispiel ein Wortformat von 4 Bits haben, um es zu ermöglichen, daß Informationen über lh verschiedene Lichtintensitätswerte übertragen werden. Entsprechend dem Prinzip der Erfindung wird das PCM-Signal von dem PCM-Codiercr in einer mit einer Puffet stufe versehenen Umcodiereinrichtung 2 umcodiert.that the picture elements in the video signal correspond to the PCM words are equivalent whose binary value is equivalent to the corresponding light intensities of the picture elements is, the PCM words according to the example have a word format of 4 bits to it allow information to be transmitted about different light intensity values. Accordingly the principle of the invention, the PCM signal from the PCM Codiercr in a with a buffer stage provided recoding device 2 recoded.

Die Umcodierdnrichtung 2 führt ein PCM-Signal entsprechend Zeile /> in I-ig. I mit einem Wortformat von iS Bits einem Übertragungsmediuni zu.The Umcodierdnrichtung 2 carries a PCM signal according to line /> in I-ig. I with a word format from iS Bits to a transmission medium.

Am Empfangsanschluß des PCM-Systems wird das übertragene PCM-Signal in einer mit einer Pufferstule versehenen Umcodiereinrichtung 3 erneut umcodiert, so daß sich PCM-Wörter in dem ursprünglichen Wortformat von 4 Bits ergeben, welche einem PCM-Decoder 4 zugeführt werden, von dem ein analoges Signal entsprechend dem ursprünglichen analogen Videosignal einem Ausgang in zugeführt wird.At the receiving port of the PCM system, the transmitted PCM signal is recoded again in a transcoder 3 provided with a buffer stule, so that PCM words in the original word format of 4 bits result, which are fed to a PCM decoder 4, one of which analog signal corresponding to the original analog video signal is fed to an output in.

Die Umcodiereinrichtung 2 am Übertragungsanschluß besteht aus einem Selektor 21, welcher in zwei Abschnitte 21« und 21/; geteilt ist, die abwechselnd unter aufeinanderfolgenden Rahmen des Ausgangssignals von dem PCM-Codiercr 1 arbeiten und entsprechend dem Beispiel mit 50 Schieberegistern mit jeThe encoding device 2 at the transmission connection consists of a selector 21, which is divided into two Sections 21 «and 21 /; which is divided alternately among successive frames of the output signal work from the PCM Codiercr 1 and according to the example with 50 shift registers each with

5 Bitpositionen in einer Pufferstufe 22« bzw. 22/) verbunden sind. Das Weitet schalten des Selcktois 21 wird durch Impulse erzielt, welche von einem Steuer-5 bit positions in a buffer stage 22 «or 22 /) connected are. The wide switching of the Selcktois 21 is achieved by impulses that are sent by a control

kreis 23 erzeugt werden. Dem Steuerkreis 21 wird das Ausgangssignal des PCM-Codierers 1 zugeführt; er überprüft die Signalinioimation in jedem PCM-Wort. um zu bestimmen, ob sie der Signalinforniation in dem vorhergehenden PCM-Wort entspricht odercircle 23 can be generated. The output signal of the PCM encoder 1 is fed to the control circuit 21; it checks the signal animation in every PCM word. to determine if they are signaling information in the preceding PCM word corresponds to or

nicht, und um die Zahl aufeinanderfolgender PCM-Wörter mit gleicher Signalinforniation /ti zahlen. Mit Hilfe des Steuerkreises 23 werden PCM-Wörter mit S Bits in den Schieberegistern der Pufferstufen 22anot, and to count the number of consecutive PCM words with the same signal information / ti. With With the aid of the control circuit 23, PCM words with S bits are stored in the shift registers of the buffer stages 22a

und 22b registriert, welche für jede Gruppe von aufeinanderfolgenden PCM-Wörtern mit gleicher Signalinformation von dem PCM-Codierer 1 diese Signalinformation speichern und weiter eine Binärzahl mit 4 Bits enthalten, welche die Zahl der PCM-Wörter in der Gruppe festlegt und welche für jedes PCM-Wort mit einer nur einmal aultretenden Signalinformation von dem PCM-Codierer 1 diese Signalinlormation enthält, wahrend sie weiter eine Binärzahl enthalten, welche anzeigt, daß die Signalinformation während nur eines PCM-Worts auftritt.and 22b , which store this signal information for each group of successive PCM words with the same signal information from the PCM encoder 1 and further contain a binary number with 4 bits which defines the number of PCM words in the group and which for each PCM Word with signal information that occurs only once from the PCM encoder 1 contains this signal information, while they further contain a binary number which indicates that the signal information occurs during only one PCM word.

Die PCM-Wörter mit 8 Bits in dem Schieberegister der Pufferstufen 22a und 22/? werden über einen Selektor 24. welcher in zwei Abschnitte 24a und 24b geteilt ist und bestimmt, von welchem Schieberegister die Auslesung erfolgen soll, zu dem Übertragungsmedium geführt. Das Weitersehalten des Selektors 24 erfolgt über von einem zweiten Steuerkreis 25 erzeugte Impulse, welcher mit dem Steuerkreis 23 auf solche Weise koordiniert ist, daß, wenn z. B. in der Pufferstufe 22a eine Registrierung stattfindet, die Auslesung aus der Pufferstufe 22b stattfindet und umgekehrt. Der Stcuerkreis 25 steuert die Auslesung mit einer beträchtlich geringeren Geschwindigkeit als der für die Registrierung benutzten. Entsprechend dem Beispiel ist die Bittaktfrcquen/ für die Auslesung viermal kleiner als für die Registrierung. Die Steuerschaltung 25 fügt weiter ein Synchronisationswort zu Beginn jedes Rahmens ein.The 8-bit PCM words in the shift register of buffer stages 22a and 22 /? are passed to the transmission medium via a selector 24, which is divided into two sections 24a and 24b and determines which shift register is to be used for the readout. The continuation of the selector 24 takes place via pulses generated by a second control circuit 25, which is coordinated with the control circuit 23 in such a way that if, for. B. a registration takes place in the buffer stage 22a, the readout from the buffer stage 22b takes place and vice versa. The control circuit 25 controls the reading at a considerably slower speed than that used for registration. According to the example, the bit clock frequency / for the readout is four times smaller than for the registration. The control circuit 25 further inserts a synchronization word at the beginning of each frame.

Die Umcodiereinrichtung 3 an dem Empfangsanschluß enthält einen Selektor 31, welcher in zwei Abschnitte 31a und 31 b unterteilt ist und entsprechend dem Beispiel die übertragenen PCM-Wörter über 50 Schieberegister mit je 8 Bitpositionen in eine Pufferstufe 32« bzw. 32k überträgt. Das Weiterschaltcn des Selektors 31 ist synchron mit dem Weiterschalten des Selektors 24 am Übertragungsanschluß und erfolgt über Impulse, welche von einer dritten Steuerschaltung 33 durch Regenerieren der ankommenden Bittaktfrcquenz der PCM-Wörter und Erfassen des übertragenen Synchronisationsworts zu Beginn jedes Rahmens erzeugt werden. Die Binärzahl mit 4 Bits, welche in das "empfangene PCM-Wort durch den Steuerkreis 23 am Übertragungsanschluß eingeführt wird, wird zu einem vierten Steuerkreis 34 ausgelesen, welcher die Signalinformation in den PCM-Wörtern in einer Zahl von aufeinanderfolgenden PCM-Wörtern mit 4 Bits, wie durch die Binärzahl mit 4 Bits angedeutet, über einen Selektor 35, der in zwei Abschnitte 35a und 35/) unterteilt ist und bestimmt, von welchem Schieberegister in den Pufferstufen 32a und 32fc die Auslesung erfolgen soll, zu dem PCM-Decoder 4 überträgt.The code conversion device 3 to the receiving terminal includes a selector 31, which 31a and 31b is divided b into two sections and according to the example, the transmitted PCM words over 50 shift registers, each with 8 bit positions in a buffer stage 32 'and 32k transfers. The advancement of the selector 31 is synchronous with the advancement of the selector 24 at the transmission connection and takes place via pulses which are generated by a third control circuit 33 by regenerating the incoming bit clock frequency of the PCM words and detecting the transmitted synchronization word at the beginning of each frame. The binary number with 4 bits, which is introduced into the "received PCM word by the control circuit 23 at the transmission terminal, is read out to a fourth control circuit 34, which the signal information in the PCM words in a number of successive PCM words with 4 bits as indicated by the binary number with 4 bits, via a selector 35, which is divided into two sections 35a and 35 /) and determines which shift register in the buffer stages 32a and 32fc is to be used for reading to the PCM decoder 4 .

Das Weiterschalten des Selektors 35 erfolgt über von dem Steuerkreis 34 erzeugte Impulse, welcher mit dem Steuerkreis 33 auf solche Weise koordiniert ist, daß, wenn z. B. in der Pufferstufe 32a eine Registrierung stattfindet, eine Auslesung von der Pufferstufe 32b stattfindet und umgekehrt. Der Steuerkreis 34 steuert derart, daß die Auslesung bei einer beträchtlich höheren Geschwindigkeit als die Regisirierung erfolgt. Bei dem Beispiel ist die Bittaktfrequenz beim Auslesen viermal größer als beim Registrieren.The switching of the selector 35 takes place via pulses generated by the control circuit 34, which with the control circuit 33 is coordinated in such a way that when, for. B. a registration in the buffer stage 32a takes place, a read from the buffer stage 32b takes place and vice versa. The control circuit 34 controls so that the reading is carried out at a considerably higher speed than the registration he follows. In the example, the bit clock frequency when reading out is four times greater than when registering.

Bei der Beschreibung des Übertragungssystems entsprechend Fig. 2 ist angenommen worden, daß vierhundert Bildelemente pro Zeilenablenkung PCM-codiert werden und daß höchstens 50 nichtreilundante Bildelemente pm Zeilenablenkung übertragen werden können. Dies bedeutet, daß. wenn eine Fernsehzeile aus mehr als 50 nichtredundanten Bildelementen besteht, die letzten abgetasteten Bildelemcnte auf der rechten Seite der Fernsehzeile während einer konventionellen nach rechts gerichteten Zeilenablenkung am Empfangsanschluß nicht reproduziert werden. Während der Übertragung von Fernsehbildern mit einer großen Menge von Information kanu es folglich vorkommen, daß ein Teil dos Bildes entlang ίο der rechten Bildschirmkante verlorengeht.In describing the transmission system according to FIG. 2 it has been assumed that four hundred picture elements per line deflection are PCM-coded and that a maximum of 50 non-redundant Picture elements pm line deflection can be transmitted. This means that. when a Television line consists of more than 50 non-redundant picture elements, the last picture elements scanned on the right side of the television line during a conventional right line deflection cannot be reproduced at the receiving port. During the transmission of television images canoe with a large amount of information As a result, it can happen that part of the image is lost along the right edge of the screen.

Entsprechend der Erfindung wird tier Einfluß des erwähnten Verlustes von Bildinformation auf solche Weise verringert, daß der Verlust bei ungeraden Fcrnsehzeilen auf der rechten Seite und bei geraden Fernsehzeilen auf der linken Seite auftritt, so daß der Verlust an Bildinformation nur durch ein geringeres Maß an Auflösung entlang der rechten und linken Kante des Bildschirms erkennbar wird. Die Erfindung ist auch auf solche Fernsehübertragungssysteme anwendbar, bei welchen eine Bandbreitenkompression nicht, wie im Zusammenhang mit Fig. I und 2 beschrieben. Zeile um Zeile, sondern statt dessen Teilbild um Teilbild erfolgt, und bei welchen die Bildinformation dann entlang der unteren kante des Bildschirms während der üblichen nach unten gerichteten Teilbildabtastung erfolgt. Der Einfluß des Verlustes wird dabei auf solche Weise reduziert, daß er während ungerader Fernsehteilbilder an der unteren Kante und während gerader Fernsehteilbilder an dei oberen Kante des Bildschirms auftritt.According to the invention, the influence of the mentioned loss of image information is reduced in such a way that the loss at odd TV lines occurs on the right-hand side and, in the case of even TV lines, on the left-hand side, so that the Loss of image information only due to a lower level of resolution along the right and left Edge of the screen becomes recognizable. The invention is also applicable to such television transmission systems, in which a bandwidth compression is not, as described in connection with FIGS. Line by line, but instead field by field takes place, and in which the image information then along the bottom edge of the screen during the usual downward facing Field scanning occurs. The influence of the loss is reduced in such a way that he during odd television frames on the lower edge and during even television frames on dei occurs at the top of the screen.

Fig. 3 ist ein Zeitdiagramm, welches Signalfolgen entsprechend dem Prinzip der Erfindung zum Verringern des Einflusses eines Intormationsverlustes während der Übertragung mit komprimierter Bandbreite entsprechend den Fig. 1 und 2 zeigt. Die linke Hälfte von Fig. 3 zeigt die Folge während der Übertragung von ungeraden Fernsehzeilen. Zeile α zeigt symbolisch eine abgetastete Fernsehzeile am Übertragungsanschluß eines Übertragungssystems und zeigt die Zeitfolge, in welcher die Abtastung der Bildelemente auf der Fernsehzeile stattfindet, Zeile b zeigt die Zeitfolge für die Bildelemente, wenn sie in einer Speichereinrichtung in Form eines PCM-Wortes in einem PCM -Signal registriert werden, und Zeile ν zeigt die Zeitfolge für die Bildelemente, wenn das PCM-Signal aus der Speichereinrichtung ausgelesen wird. Zeile d zeigt symbolisch eine Bandbreitenkompression des PCM-Signals. wobei der markierte Bereich einen hierdurch erzeugten Verlust einer Anzahl von PCM-Wörtern symbolisiert. Zeile e zeigt symbolisch das zu dem Empfangsanschluß in dem Ubertragungssystcn übertragene, in der Bandbreite komprimierte PCM Signal, Zeile / zeigt symbolisch eine Bandbreitenex pansion des empfangenen PCM-Signals. wobei dei markierte Bereich die PCM-Wörter symbolisiert welche während der Übertragung infolge der Band breitenkompression verlorengegangen sind, und di< Zeitfolge für die Bildelemente gezeigt wird, wenn da PCM-Signal in einer Speichereinrichtung registrier wird. Zeile g zeigt die Zeitfolge für die Bildelemente wenn das PCM-Signal aus der Speichereinrichtun; ausgelesen wird, und Zeile /i zeigt symbolisch die r·; produzierte Fernsehzeile am Empfangsanschluß de Übertragungssystems und zeigt die Zeitfolge für di Bildelemcntc während ihrer Reproduktion. Es ist ζ erkennen, daß der Verlust an PCM-Wörtern infolg der Bandbreitenkompression während der Übertra gungalsein Verlust an Bildclemcnten auf den rechte3 is a timing diagram showing signal sequences in accordance with the principle of the invention for reducing the influence of loss of information during transmission with compressed bandwidth corresponding to FIGS. The left half of Fig. 3 shows the sequence during the transmission of odd television lines. Line α symbolically shows a scanned television line at the transmission connection of a transmission system and shows the time sequence in which the scanning of the picture elements on the television line takes place, line b shows the time sequence for the picture elements when they are stored in a memory device in the form of a PCM word in a PCM Signal are registered, and line ν shows the time sequence for the picture elements when the PCM signal is read out from the memory device. Line d symbolically shows a bandwidth compression of the PCM signal. wherein the marked area symbolizes a loss of a number of PCM words caused thereby. Line e symbolically shows the bandwidth-compressed PCM signal transmitted to the receiving connection in the Ubertragungssystcn, line / symbolically shows a bandwidth expansion of the received PCM signal. The marked area symbolizes the PCM words which have been lost during the transmission as a result of the bandwidth compression, and the time sequence for the picture elements is shown when the PCM signal is registered in a memory device. Line g shows the timing for the picture elements when the PCM signal from the memory device; is read out, and line / i symbolically shows the r ·; produced television line at the reception connection of the transmission system and shows the time sequence for the picture elements during their reproduction. It can be seen that the loss of PCM words as a result of the bandwidth compression during transmission is considered to be a loss of image clusters on the right

Seiten der ungeraden Fernsenzeilen erkennbar sein wird, wie es in der Fernsehzeile in Zeile /t dureh einen gestrichelten Zeilenteil angedeutet ist.Pages of odd televised lines can be seen becomes, as it is indicated in the television line in line / t by a dashed line part.

Die rechte Hälfte von I-ig. 3 zeigt die Übertragung von geraden Femsehzeilen. Zeile a' zeigt symbolisch entsprechend Zeile α eine abgetastete Fernsehzeile und die Zeitfolge, in welcher die Abtastung der Bildelemente auf der Fernsehzeile stattfindet. Zeile b' zeigt die Zeitfolge für die Bildelemente, wenn sie in einer Speichereinrichtung in Form von PCM-Wörtern in einem PCM-Signal registriert werden, und Zeile <■' zeigt die Zeitfolge für die Bildeleniente. wenn das PCM-Signal aus der Speichereinrichtung ausgelesen wird. Es ist zu bemerken, daß die Auslesung in umgekehrter Zeitfolge in bezug auf die Registrierung stattfindet. Zeile d' zeigt symbolisch eine Bandbreitenkompression eines PCM-Signals, wobei der markierte Bereich einen hierdurch erzeugten Verlust einer Zahl von PCM-Wörtern symbolisiert. Zeile c' zeigt symbolisch das in der Bandbreite komprimierte PCM-Signal. welches zu dem Empfangsanschluß in dem Übertragungssystem übertragen wird. Zeile/* zeigt symbolisch eine Bandbreitenexpansion des empfangenen PCM-Signals, wobei der markierte Bereich die PCM-Wörter symbolisiert, welche während der Übertragung infolge der Bandbreitenkompression verlorengegangen sind, und die Zeitfolge für die Bildeleniente gezeigt ist, wenn das tXTM-Signal in einer Speichereinrichtung registriert wird, und Zeile g' zeigt die Zeitfolge für die Bildelemente während des Auslesens des PCM-Signals von der Speichereinrichtung, wobei das Auslesen in umgekehrter Zeitfolge in bezug auf die Registrierung stattfindet. Zeile h' zeigt symbolisch die reproduzierte Fernsehzeile an dem Empfangsanschluß des Übertragungssystems und zeigt die Zeitfolge für die Bildclcmente während ihrer Reproduktion. Es ist zu erkennen, daß der Verlust an PCM-Wörtern infolge der Bandbreitenkompression während der Übertragung als ein Verlust von Bildelementen auf den linken Hälften der geraden Fernsehzcilen erkennbar wird, wie es durch einen gestrichelten Zeilenteil der Fernsehzeile in Zeile It' angedeutet ist. Weiter ist zu erkennen, daß während der Überlagerung der ungeraden und geraden Fernsehteilbilder die Konsequenz eines Verlustes an Bildinformation nicht darin besteht, daß das Bild entlang den Kantenteilen des Bildschirms verlorengeht, sondern lediglich darin, daß das Bild dort einen geringeren Grad an Auflösung hat.The right half of I-ig. 3 shows the transmission of even television lines. Line a ' symbolically shows, corresponding to line α, a scanned television line and the time sequence in which the scanning of the picture elements on the television line takes place. Line b ' shows the time sequence for the picture elements when they are registered in a memory device in the form of PCM words in a PCM signal, and line <■' shows the time sequence for the picture elements. when the PCM signal is read out from the memory device. It should be noted that the reading takes place in the reverse time sequence with respect to the registration. Line d ' symbolically shows a bandwidth compression of a PCM signal, the marked area symbolizing a loss of a number of PCM words that this causes. Line c ' symbolically shows the bandwidth-compressed PCM signal. which is transmitted to the receiving port in the transmission system. Line / * symbolically shows a bandwidth expansion of the received PCM signal, the marked area symbolizing the PCM words which have been lost during the transmission as a result of the bandwidth compression, and the time sequence for the picture element is shown when the tXTM signal is in a memory device is registered, and line g ' shows the time sequence for the picture elements during the readout of the PCM signal from the memory device, the readout taking place in the reverse time sequence with respect to the registration. Line h ' symbolically shows the reproduced television line at the reception port of the transmission system and shows the time sequence for the picture elements during their reproduction. It can be seen that the loss of PCM words due to bandwidth compression during transmission becomes apparent as a loss of picture elements on the left halves of the even television lines, as indicated by a dashed line portion of the television line in line It ' . It can also be seen that during the superposition of the odd and even television fields, the consequence of a loss of image information is not that the image is lost along the edge parts of the screen, but only that the image there has a lower degree of resolution.

Fig. 4 zeigt das PCM-System nach Fig. 2, ergänzt mit einer Einrichtung zum Erzeugen einer Informationsübertragung entsprechend dem Prinzip der Hrfindungwie in Fig. 3 dargestellt. Die mit 1, 2, 3 und 4 bezeichneten Blöcke entsprechen den ebenso bezeichneten Blöcken in Fig. 2. Entsprechend der Erfindung ist eine erste Speichereinrichtung 5 zwischen den PCM-Codierer 1 und die Umcodiereinrichtung 2 am Übertragungsanschluß und eine zweite Speichereinrichtung 6 zwischen die Umcodiereinrichtung 3 und den PCM-Decoder 4 am Empfangsanschluß geschaltet. Weiter sind die Umcodiereinrichtungen 2 und 3 am Übcrtragungs- und Empfangsanschluß mit jeweils zwei Ausgängen L und B bzw. U und B' versehen, um ein Zeilentaktsignal und ein Teilbildtaktsignal zu den Speichereinrichtungen 5 und 6 zu übertragen. Fig. 4 shows the PCM system of FIG. 2, supplemented with means for generating an information transmission according to the principle of findungwie Hr in FIG. 3. The blocks labeled 1, 2, 3 and 4 correspond to the also labeled blocks in FIG and the PCM decoder 4 connected to the receiving connection. Furthermore, the encoding devices 2 and 3 at the transmission and receiving connection are each provided with two outputs L and B or U and B ' in order to transmit a line clock signal and a field clock signal to the storage devices 5 and 6.

Der Zweck der Speichereinrichtung 5 besteht darin, die PCM-Wörtcr Zeile um Zeile zu speichern.The purpose of the memory device 5 is to store the PCM words line by line.

ehe die Umcodierungder PCM-Signale in der Umcodiereinrichtung 2 zum Erhalten eines in der Bandbreite komprimierten Ubertragungssignals erfolgt, und sie in einer beibehaltenen Aufeinanderfolge während ungerader Zeilen, d. h. zu ungeraden Fernsehbildern gehörender Zeilen, und in umgekehrter Aufeinanderfolge während gerader Zeilen, d. h. zu geraden Fernsehteilbildern gehörender Zeilen abzugeben. Zu diesem Zweck enthält die Speichereinrichtung zwei Schieberegister 51 α und Slb, welchen während aufeinanderfolgenden Zcilenpcrioden über Gatter-Schaltungen 52a und 52/) in Form von UND-Schaltungen abwechselnd das PCM-Signal zugeführt wird. Ein Eingang der Gatter-Schaltungen 52a undbefore the transcoding of the PCM signals in the transcoding device 2 takes place to obtain a transmission signal compressed in the bandwidth, and they are carried out in a maintained sequence during odd lines, ie lines belonging to odd television pictures, and in reverse succession during even lines, ie belonging to even television fields Submit lines. For this purpose, the memory device contains two shift registers 51 α and Sl b, to which the PCM signal is alternately supplied during successive Zcilenpcrioden via gate circuits 52a and 52 /) in the form of AND circuits. An input of the gate circuits 52a and

>5 52i> erhält jeweils das PCM-Signal von dem PCM-Codierer 1. und ein zweiter Eingang erhält das Zei lentaktsignal von dem Ausgang L der Umcodiei einrichtung 2 direkt oder über ein Umkehrgatter 53. Es wird angenommen, daß das Zeilentaktsignal von dem> 5 52i> receives the PCM signal from the PCM encoder 1 and a second input receives the line clock signal from the output L of the Umcodiei device 2 directly or via a reverse gate 53. It is assumed that the line clock signal from the

Ausgang /. einen binären 1-Pegel bei jeder .zweiten Zeilenperiode und dazwischen einen binären O-Pegel hat.Exit /. a binary 1 level for every second Line period and has a binary 0 level in between.

Die Auslesung aus den Schieberegistern 51a und 51b erfolgt über Gattei -Schaltungen 54« bzw. 54/iThe read-out from the shift registers 51a and 51b takes place via Gattei circuits 54 ″ and 54 / i

in der Form von UND-Schaltungen, deren einer Eingang mit einem Ausgang des entsprechenden Schieberegisters verbunden ist und deren anderer Eingang das Zeilentaktsignai von dem Ausgang /. der Umcodiereinrichtung 2 über das Umkehrgatter 53 bzw. direkl erhält. Die Schieberegister 51a und 51fr weisen Steuereingänge S und 5' auf, mit deren Hilfe die Verschiebung in den Schieberegistern derart gesteuert wird, daß ein Steuersignal mit einem binären 1-Pegel eine Verschiebung nach rechts erzeugt, während ein Steuersignal mit einem binären O-Pegel eine Verschiebung nach links erzeugt. Das Steuersignal wird durch zwei ODER-Schaltungen 55 ο und 55 fr mit zwei Eingängen P und R bzw. fund R' erzeugt. Von dem Ausgang L wird ein binäres 1 -Signal dem Eingang R direkt und dem Eingang R' über das Umkehrgatter 53 zugeführt, wenn eine Registrierung in dem entsprechenden Schieberegister auftritt. Von dem Ausgang S der Umcodiereinrichtung 2 wird den Eingängen P und F während der ungeraden Fcrnschteilbilder ein binäres 1-Signal und während der geraden Fernsehteilbildcr ein binäres O-Signal zugeführt. Hieraus ist zu erkennen, daß während der ungeraden Fernsehteilbilder sowohl die Registrierung als auch die Auslesung in Schieberichtung nach rechts stattfin-in the form of AND circuits, one input of which is connected to an output of the corresponding shift register and the other input of which the line clock signal from the output /. the encoding device 2 receives via the reversing gate 53 or directly. The shift registers 51a and 51fr have control inputs S and 5 'with the aid of which the shift in the shift registers is controlled in such a way that a control signal with a binary 1 level generates a shift to the right, while a control signal with a binary 0 level generates a shift to the right Shift to the left generated. The control signal is generated by two OR circuits 55 o and 55 fr with two inputs P and R or fund R ' . A binary 1 signal is fed from the output L to the input R directly and to the input R ' via the reverse gate 53 when a registration occurs in the corresponding shift register. A binary 1 signal is fed from the output S of the encoding device 2 to the inputs P and F during the odd television fields and a binary 0 signal during the even television fields. From this it can be seen that both the registration and the readout take place in the shift direction to the right during the odd television frames.

det, während während der geraden Fernsehteilbilder die Registrierung in Schieberichtung nach rechts und die Auslesung in Schieberichtung nach links stattfindet, d. h. in umgekehrter Aufeinanderfolge relativ zv der Registrierung.det, while the registration in the sliding direction to the right and during the even television fields the reading takes place in the sliding direction to the left, d. H. in reverse order relative zv the registration.

Die Speichereinrichtung 6 am EmpfangsanschluC ist auf analoge Weise aufgebaut und hat die Aufgabe die PCM-Wörter Zeile um Zeile nach dem Umcodie ren des Ubertragungssignals in der Umcodiereinrich tung 3 zu speichern und sie in aufrechterhaltener AufThe storage device 6 at the receiving connection is constructed in an analogous manner and has the task the PCM words line by line after Umcodie ren of the transmission signal in the Umcodiereinrich tion 3 and keep it in place

einanderfolge während der ungeraden Zeilen, d. h der zu ungeraden Fernsehteilbilderiü gehörenden Zci len, und in umgekehrter Aufeinanderfolge wahrem der geraden Zeilen, d. h. der zu geraden Teilbilden gehörenden Zeilen abzugeben. Zu diesem Zweck entsequence during the odd lines, d. h of the Zci belonging to odd television frames len, and in reverse order true of even lines, d. H. of the lines belonging to even partial figures. To this end, ent

hält die Speichereinrichtung 6 zwei Schieberegiste 61fl und 61 b, welchen in aufeinanderfolgenden Zeit Perioden abwechselnd das PCM-Signal über ein Gatter-Schaltung 62a bzw. 62b in Form von LThe memory device 6 holds two shift registers 61fl and 61b , which alternately receive the PCM signal via a gate circuit 62a and 62b in the form of L in successive periods of time

Schaltungen zugeführt wird, deren einer Eingang die PCM-Signale von der Umcodiereinrichtung 3 und deren anderer Eingang das Zeilcntaktsignal von dem Ausgang L' der Umcodiereinnehtung 3 direkt bzw. über ein Umkehrgatter 63 aufnimmt. Es wird angenommen, daß das Zeilenlaktsignal von dem Ausgang // wie beim Übertragungsanschluß jede /weite Zeilenperiode einen binären 1-Pegel und dazwischen ei neu O-Pegel hat.Circuits is supplied, one input of which receives the PCM signals from the transcoding device 3 and the other input of which receives the line clock signal from the output L 'of the transcoding unit 3 directly or via a reversing gate 63. It is assumed that the line record signal from the output // as in the case of the transmission connection has a binary 1 level every / further line period and a new 0 level in between.

Das Auslesen des Inhalts der Schieberegister 61« und 6lb erfolg: über Gatter-Schaltungen 64« und 64/j in Form von UND-Schaltungen, deren einer Eingang mit dem Ausgang des entsprechenden Schieberegisters verbunden ist, und deren anderer Eingang das Zeilentaktsignal von dem Aasgang L' der Unicodiereinrichtung 3 über das Umkehrgatter 63 bzw. direkt aufnimmt. Die Schieberegister 61 a, 61 /> sind wie am Übertragungsanschluß mit Steuereingängen S" bzw. S'" versehen, über welche die Verschiebung in den Schieberegistern derart gesteuert wird, daß ein Steuersignal mit binärem 1-Pegel eine Verschiebung nach rechts ergibt, während ein Steuersignal mit binarem O-Pegel eine Verschiebung nach links ergibt. Das Steuersignal wird durch zwei ODER-Schaltungen 65« und 65b mit zwei Eingängen P" und R" bzw. P"' und R'" erzeugt. Von dem Ausgang /.' wird ein binäres 1-Signal dem Eingang R" direkt und dem Eingang R'" über das Umkehrgatter 63 zugeführt, wenn eine Registrierung in den entsprechenden Schieberegistern auftritt, und von dem Ausgang B' der Umeodiercinrichtung 3 wird den Eingängen Γ und Γ" während der ungeraden Fernsehteilbilder ein binäres 1-Signal und während der geraden Fernsehteilbilder ein binäres O-Signal zugeführt. Hieraus ist zu erkennen daß während der ungeraden Fernsehteilbilder sowohl die Registrierung als auch die Auslesung in Schieberichtung nach rechts erfolgt, während während der geraden Feinsehteiibiidei die Registrierung in Schieberichtung nach rechts und die Auslesung in Schieberichtung nach links erfolgt, d. h. in \imgekehrter Aufeinanderfolge relati\ /u der Registrierung so daß die Zeitfolge der PCM-Wörter in dem ursprünglichen PCM-Signal vor der Übertragung zu dein PCM-Deeodcr 4 wiederhergestellt wird.The contents of the shift registers 61 'and 61b are read out: via gate circuits 64' and 64 / j in the form of AND circuits, one input of which is connected to the output of the corresponding shift register and the other input of which is the line clock signal from the output L 'of the unicoder 3 receives via the reverse gate 63 or directly. The shift registers 61 a, 61 /> are provided with control inputs S " and S '" , as at the transmission connection, via which the shift in the shift registers is controlled in such a way that a control signal with a binary 1 level results in a shift to the right, while a Control signal with binary O level results in a shift to the left. The control signal is generated by two OR circuits 65 «and 65b with two inputs P" and R " or P"' and R'" . From the exit /. ' a binary 1-signal is fed to the input R " directly and to the input R '" via the reverse gate 63 when a registration occurs in the corresponding shift registers, and from the output B' of the re-deodising device 3 the inputs Γ and Γ "during the a binary 1 signal is supplied to odd television fields and a binary 0 signal during even television fields. From this it can be seen that both registration and readout take place in the sliding direction to the right during the even television fields, while registration in the sliding direction is carried out during the even fine viewing fields to the right and the reading takes place in the sliding direction to the left, ie in the reverse sequence relative to the registration so that the time sequence of the PCM words in the original PCM signal is restored before transmission to the PCM-Deeodcr 4.

Fig. 5 zeigt ein logisches Schaltbild des wesentlichen Aufbaus der Schieberegister 51«. SIb, 61« und 61fr in F-ig. 4. Entsprechend dem Beispiel sind die Schieberegister dazu da, PCM-Wörter während einer Zeilenperiode zu speichern, d. li. entsprechend einer früheren Annahme 400 PCM-Wörter mit jeweils 4 Bits, was eine Speicherkapazität von inscesamt 160(1 Bits ergibt. Der Einfachheit halber ist" jedoch ein Schieberegister mit einer Kapazität von nur 4 Bits ce zeigt, welche in Flip-Flops 101. 102. 103 und 104 ge speichert werden. Die Flip-Flops weisen Takteingänge auf, welchen Bit-Taktimpulse von einer nichtgezeigtc:n Quelle über einen gemeinsamen Eingang U zugeführt werden, um die PCM-Bits in dem Schieberegister in Serienform über einen Eingang / zu registrieren und um diese ebenfalls in Serienform über einen Ausgang Y auszulesen. Das Verschieben der PCM-Bits in den Schiebercgistern erfolgt in Richtung nach rechts oder links, abhängig von dem binären Pegel eines Steuersignals, welches einem Stcuereinijang .V zugeführt wird, der den Steuereingängen .S', 5", S" und .S"" in Fig. 4 entspricht und eine im folgenden näher beschriebene Gatterschaltung steuert. "'
Es wird nun angenommen, daß der Steuereinuang S
5 shows a logic circuit diagram of the essential structure of the shift registers 51 '. SIb, 61 "and 61fr in F-ig. 4. According to the example, the shift registers are used to store PCM words during one line period, i.e. left according to an earlier assumption 400 PCM words with 4 bits each, which results in a storage capacity of 160 (1 bits 103 and 104. The flip-flops have clock inputs to which bit clock pulses from a source (not shown) are supplied via a common input U in order to register the PCM bits in the shift register in series via an input / and to read them out in series via an output Y. The shifting of the PCM bits in the shift registers takes place in the direction to the right or left, depending on the binary level of a control signal which is fed to a control input .V which is sent to the control inputs .S ', 5 ", S" and .S "" in Fig. 4 and controls a gate circuit described in more detail below. "'
It is now assumed that the control unit S

ein Steuersignal mit einem binären 1 -Pegel aufnimmt, welches 5 UND-Schaltungen 105. 106, 107, 108 und 109 aktiviert und welches über ein Umkehrgatter HC 4 UND-Schaltungen 111. 112, 113 und 114 sperrt.receives a control signal with a binary 1 level, which activates 5 AND circuits 105, 106, 107, 108 and 109 and which via an inverting gate HC 4 AND circuits 111, 112, 113 and 114 blocks.

Wie aus dem logischen Schaltbild zu erkennen ist, wird das PCM-Bit, welches über den Eingang / aufgenommen wird, dem Flip-Flop 101 über eine Umkehrschaltun£ 115. die UND-Schaltung 105 und ein NOR-Gatter 116 unter der Steuerung eines Bit-TaklimpulsesAs can be seen from the logic diagram, the PCM bit, which is received via the input / the flip-flop 101 via an inverse circuit 115. the AND circuit 105 and a NOR gate 116 under the control of a bit clock pulse

ίο am Eingang U zugeführt. Der Inhalt des Flip-Flop* 101 wird unter der Steuerung des gleichen Bit-Taktimpulses dem Flip-Hop 102 über die UND-Schaltung 106 und ein NOR-Gatter 117 zugeführt, und auf die gleiche Weise wird der Inhalt des Flip-Hops 102 zuίο at input U supplied. The content of the flip-flop * 101 is supplied to the flip-hop 102 through the AND circuit 106 and a NOR gate 117 under the control of the same bit clock pulse, and in the same way the content of the flip-hop 102 becomes

dem Flip-Flop 103 über die UND-Schaltung 107 um! ein NOR-Gatter 118 übertragen, und der Inhalt des Fhp-Flops 103 wird /u dem Flip-Flop 104 über dk UND-Schaltung 108 und ein NOR-Gatter 119 übertragen, während das Flip-Flop 104 seinen Inhalt arthe flip-flop 103 via the AND circuit 107! a NOR gate 118 is transmitted, and the content of the Fhp-flop 103 is / u to the flip-flop 104 via dk AND circuit 108 and a NOR gate 119 transmitted while the flip-flop 104 its contents ar

den Ausgang Y über die UND-Schaltung 109 abgibt Es ist so zu erkennen, daß während eines Steuersignal; mit binärem 1 -Pegel an dem Steuereingang .S" der In halt des Schieberegisters in Richtung nach rechts ver schoben wird.outputs the output Y via the AND circuit 109 It can be seen that during a control signal; with binary 1 level at the control input .S "the content of the shift register is shifted in the direction to the right.

Wenn statt dessen angenommen wird, daß de. bteuereingang S ein Steuersignal mit einem binärer aPegel aufnimmt, werden die UND-Schaltunger 105,106,107,108 und 109 gesperrt, und statt desser werden die UND-Schaltungen Hl. 112,113 und IU If instead it is assumed that de. If the control input S receives a control signal with a binary a level, the AND circuits 105, 106, 107, 108 and 109 are blocked, and instead the AND circuits Hl. 112, 113 and IU

utx-r das Umkehrgatter HO aktiviert. Informatior kann dann in dem Schieheregister nicht registrier! werden, weil die UND-Schaltung 105 gesperrt ist Beim Aultreten eines Bit-Taktimpiilses am Ein gang U wird der Inhalt des Flip-Hops 104 zu denutx-r activates the reverse gate HO. Informatior can then not register in the ski register! because the AND circuit 105 is blocked. When a bit clock pulse occurs at the input U , the content of the flip-hop 104 becomes the

&Hop l03 üher dic UND-Schaltung 113 und da; NOR-Gatter 118 übertragen, und der Inhalt de Hip-Hops 103 wird zu dem Hip-Hop 102 über dk UND-Schaltung 112 und das NOR-Gatter 117 übertragen. Weiter wird der Inhalt in dem Flip-Flop 102& Hop 103 over the AND circuit 113 and there; NOR gate 118 is transmitted, and the content of the hip hop 103 is transmitted to the hip hop 102 via the AND circuit 112 and the NOR gate 117. Next, the content in the flip-flop 102

zu dem Flip-Flop 101 über die UND-Schaltung IU und das NOR-Gatter 116 und der Inhalt des Flip Hops 101 zu dem Ausgang Y über die UND-Schal tung 114 übertragen. Bei einem Steuersignal mit ei "em binaren 0-Pegel an dem Steuereingang Λ wi*to the flip-flop 101 via the AND circuit IU and the NOR gate 116 and the content of the flip hop 101 to the output Y via the AND circuit 114 transmitted. With a control signal with a binary 0 level at the control input Λ wi *

4ii so uer inhalt in dem Schieberegister in Richtung nacl 4ii so the contents in the shift register in the direction of nacl

inks verschoben. Es ist zu erkennen, daß eine alternainks postponed. It can be seen that an alterna

live Schiebenchtung nur während des Auslesens exilive shift direction only while reading exi

stiert. t.s wird angenommen, daß die Registrierungstares. t.s is assumed to be the registry

immer in Schieberichiung nach rechts crfolat. und ^ always in the direction of sliding to the right crfolat. and ^

"er der Eingänge des NOR-Gatters 119. welcher /im vorsehen einer Registrierung in Vetschieberichtunt nach links mit der Signalquelle verbunden sein sollte ist daher geerdet."he of the inputs of the NOR gate 119. which / im provide for a registration in Vetschieberichtunt should be connected to the left with the signal source is therefore earthed.

Hg. h zeigt ein Blockschaltbild der UmcodiereinHg. H shows a block diagram of the encoding

ncntung 2 des Ubertragungsanschlusscs in den Block Schaltbildern in Fig. 2 und 4. Die PCM-Wörter. welche durch den PCM-Codicrer in Fig. 2 und entsprechend den Bildelementen in seinem empfangenen ν tdeosignal erzeugt werden, werden über cinei g ν einem Schieberegister 36 in dem früher er η Steuerkreis 23 zugeführt. Das Schiebercgi « ·, ent,'lält vier Bit-Positionen und ist mit einen weiteren gleichen Schieberegister 37 derart in Kaskade geschaltet, daß ein PCM-Wort, welches in demIndication 2 of the transmission connection in the block diagrams in FIGS. 2 and 4. The PCM words. which are generated by the PCM coder in FIG. 2 and corresponding to the picture elements in its received ν tdeo signal, are fed via cinei g ν to a shift register 36 in the earlier η control circuit 23. The shift cgi "· ent ," holds four bit positions and is connected in cascade with another identical shift register 37 in such a way that a PCM word contained in the

schieberegister 36 gespeichert ist, beim Registriere! eines neuen PCM-Wortes in Serienform zu den schieberegister 37 übertragen wird. Während da Auftretens einer wiederholten und so redundanten Si-shift register 36 is stored when registering! a new PCM word is transmitted in series to the shift register 37. While there occurrence of repeated and so redundant Si

sieryou

gnalinfornuition wird die Übertragung der Signalin formation von dem Übertragungsanschiuli zu dem Empfangsanschluß gesperrt. Statt dessen wird eine binäre Zahl übertragen, welche die Dauer der redundanten Signalint'ormation anzeigt, so daß es möglich ist. die letztere am Empfangsanschiuli zu rekonstruieren. gnalinfornuition is the transmission of the Signalin formation from the transmission terminal to the receiving terminal is blocked. Instead it becomes a binary one Number transmitted, which indicates the duration of the redundant signal integration, so that it is possible is. to reconstruct the latter at the receiving flange.

Der Steuerkreis 23 enthalt einen Bit-Taktimpulsgenerator 38, dessen Frequenz durch einen Frequenzmultiplikator 39 mit einem Faktor 4 multipliziert wird, um die Bit-Taktimpulse zu erhalten, welche dem PCM-Codierer 1 in Fig. 2 über einen Ausgang η zugeführt werden und die Erzeugung der PCM-Wörter an dem Ausgang ν und deren Registrierung in die Schieberegister 36 und 37 steuern. Entsprechend dem Beispiel wird das dem PCM-Codiercr 1 zugeführte Video-Signal mit 400 PCM-Wörtcrn pro Rahmen und Zeilenablenkung codiert, und es wird angenommen, dali maximal 50 PCM-Wörter mit nichtredundanter Signalinformation pro Rahmen und Zeilenablenkung wahrend normal auftretender Bildinformation aultreten. Zum Speichern dieser nichtredundanten Signalinformation und der binären Zahlen, welche die Dauer der redundanten Signalinformation festlegen, sind 50 Schieberegisterpaare 21unl-22an2 bzw. 22bn\-22bn2 in jeder der früher erwähnten Pufferstufen 22a und 22h angeordnet, in welchen die Registrierung von aufeinanderfolgenden PCM-Rahmen abwechselnd stattfindet.The control circuit 23 contains a bit clock pulse generator 38, the frequency of which is multiplied by a frequency multiplier 39 by a factor of 4 in order to obtain the bit clock pulses which are fed to the PCM encoder 1 in FIG. 2 via an output η and the generation of the PCM words at the output ν and their registration in the shift registers 36 and 37. According to the example, the video signal fed to the PCM encoder 1 is encoded with 400 PCM words per frame and line deflection, and it is assumed that a maximum of 50 PCM words with non-redundant signal information per frame and line deflection occur during normally occurring image information. To store this non-redundant signal information and the binary numbers which define the duration of the redundant signal information, 50 shift register pairs 21unl-22an2 or 22bn \ -22bn2 are arranged in each of the previously mentioned buffer stages 22a and 22h, in which the registration of successive PCM frames takes place alternately.

Die PCM-Wörter. welche in den Schieberegistern 36 und 37 gewiehert sind, halten ihren Bit-Wert mit Hilfe einer EXKLUSIX-ODER-Schaltung 40 in den entsprechenden Bit-Positionen gegenseitig verglichen. Bei einer Differenz im Bit-Wert und folglich einer Differenz in der Signalinformation führt die EX-KLUSIV-ODF.R-Schaltung 40 einer UND-Schaltung 41 ein Signal zu, welche auf einem anderen Eingang während der Registrierung eines vierten und letzten Bits in dem PCM-Wort in den Schieberegistern 36 und 37 eine Impulsfolge von einer Generatorsehalliing 42 für Worttaktimpulse erhält, welche aus einer Zählerschaltung besteht, die durch die Bit-Taktimpulse von dem Frequenzmultiplikator 39 geschaltet wird und zwei binäre Stufen hat, mit denen eine UND-Schaltung verbunden ist, und welche auch die erwähnte Impulsfolge dem PCM-Codierer 1 über einen Ausgang ζ zum Steuern der Erzeugung der PCM-Wörter an dem Ausgang r zuführt. Das Ergebnis der Differenz in der Signalinfoimation besteht nun darin, daß die UND-Schaltung 41 ein Ausgangssignal abgibt, welches über eine Vcrzögerungsschaltung 43 und eine ODER-Schaltung 44 zwei UND-Schaltungen 45 und 46 aktiviert, um in Parallelform einerseits das Zählergebnis einer Zählschaltung 47, welche durch das Ausgangssigna] der Generatorschaltung 42 für die Worttaktimpulsc weitergeschaltet wird, und auf der anderen Seite die Signalinformation in dem Schieberegister 37 zu einem der Schieberegisterpaare 22cnl-22an2 und 22h/;I-22/w2 über ein UND-Schaltungspaar 2\anl-2\an2 bzw. 21h/il-21hn2 zu übertragen, welche bei aufeinanderfolgenden PCM-Rahmcn abwechselnd aktiviert werden. Das Ausgangssignal der UND-Schaltung 41 stellt hierauf die Zählschaltung 47 über eine Verzögerungsschaltung 48 zurück.The PCM words. which have passed in the shift registers 36 and 37 keep their bit value compared with one another in the corresponding bit positions with the aid of an EXCLUSIX-OR circuit 40. In the event of a difference in the bit value and consequently a difference in the signal information, the EX-KLUSIVE-ODF.R circuit 40 feeds a signal to an AND circuit 41, which is applied to another input during the registration of a fourth and last bit in the PCM word in the shift registers 36 and 37 receives a pulse train from a generator hall 42 for word clock pulses, which consists of a counter circuit which is switched by the bit clock pulses from the frequency multiplier 39 and has two binary stages to which an AND circuit is connected and which also supplies the mentioned pulse train to the PCM encoder 1 via an output ζ for controlling the generation of the PCM words at the output r. The result of the difference in the signal information is that the AND circuit 41 emits an output signal which, via a delay circuit 43 and an OR circuit 44, activates two AND circuits 45 and 46 in order to display the counting result of a counting circuit 47 in parallel , which is switched on by the output signal of the generator circuit 42 for the word clock pulse c, and on the other hand the signal information in the shift register 37 to one of the shift register pairs 22cnl-22an2 and 22h /; I-22 / w2 via an AND circuit pair 2 \ anl -2 \ an2 or 21h / il-21hn2, which are activated alternately in successive PCM frames. The output signal of the AND circuit 41 is then reset by the counting circuit 47 via a delay circuit 48.

Entsprechend dem Beispiel besteht die Zählschaltung 47 aus vier Binärstufen, und ihr Zählergcbnis wird in Form einer binären Zahl mit 4 Bits ausgelesen.According to the example, the counting circuit 47 consists of four binary levels and their counter result is read out in the form of a binary number with 4 bits.

welche eine Zahl von PCM-Wörtern entsprechend der Dauer der aus dem Schieberegister 37 ausgclesenen Signalint'ormation festlegt. Wenn die Zählschaltung 47 einen Zählzyhklus vollendet, d. h. bis 16 gezählt hat, gibt eine mit den 4 Binärstufen der Zählschaltung 47 verbundene UND-Schaltung 49 ein Ausgangssignal ab, welches über die ODER-Schaltung 44 die UND-Schaltungen 45 und 46 aktiviert, um das Zählergebnis in der Zählschaltung 47 und die Signalinforination in dem Schieberegister 37 /u einem der Schieberegisteipaare22n/7* -22a/72bzw. 22bnl-22bn2 aui die gleiche Weise zu übertragen, als wenn die UND-Schaltung 41 ean Ausgangssignal abgibt.which defines a number of PCM words corresponding to the duration of the signal integration extracted from the shift register 37. When the counting circuit 47 has completed a counting cycle, ie has counted up to 16, an AND circuit 49 connected to the 4 binary levels of the counting circuit 47 emits an output signal which, via the OR circuit 44, activates the AND circuits 45 and 46 to generate the Counting result in the counting circuit 47 and the signal information in the shift register 37 / u one of the shift register pairs 22n / 7 * -22a / 72 or. 22bnl-22bn2 aui in the same way as when the AND circuit 41 emits an output signal.

Die UND-Schaltungspaare 2lanl-2lcin2 und 2ih/il-21h/i2 werden von einem Ausgang an eines Wortzählers 70a bzw. von einem Ausgang bn eines Wortzählers 70h aktiviert. Die Wortzähler 70a und 70h haben jeweils 50 Ausgänge, welche in Aufeinanderfolge derart aktiviert werden, dali die Wortzähler 70a und 70h bei einer Differenz in der Signalinformation der PCM-Wörter in den Schieberegistern 36 und 37. welche PCM-Wörter durch die EXKLUSIV-ODER-Schaltung verglichen werden, durch das Ausgangssignal der UND-Schaltung 41. erhalten über die Verzögcrungsschaltungen 43 und 48 und UND-Schaltungen 71a bzw. 71h, weitergeschaltet werden. Um die Wortzähler 70a und 70h während aufeinanderfolgender PCM-Rahmen abwechselnd arbeiten und ruhen zu lassen, wobei der Ruhezustand dem entspricht, daß keiner der 50 Ausgänge aktiviert ist, ist ein Frequenzteiler 72 vorgesehen, welcher mit der erwähnten Impulsfolge von der Generatorschaltung 42 für die Worttaktimpulse eingespeist wird und ein binäres 1 -Signal an einem Ausgang bei jedem zweiten PCM-Rahmen und jeder zweiten Zeilenablenkung des Videosignals erzeugt. Der Ausgang des Frequenzteilers 72 ist einerseits direkt mit einem Steuereingang der UND-Schaltung 71a und einem Ruckstelleingang des Wortzählers 70h und andererseits über cine Umkehrschaltung 73 mit einem Steuereingang der UND-Schaltung 71 h und einem Ruckstelleingang de Wortzählers 70a verbunden.The AND circuit pairs 2lanl-2lcin2 and 2ih / il-21h / i2 are activated by an output on a word counter 70a or by an output bn of a word counter 70h. The word counters 70a and 70h each have 50 outputs, which are activated in succession in such a way that the word counters 70a and 70h in the event of a difference in the signal information of the PCM words in the shift registers 36 and 37. Circuit are compared, obtained by the output signal of the AND circuit 41. via the delay circuits 43 and 48 and AND circuits 71a and 71h, respectively. In order to let the word counters 70a and 70h alternately work and rest during successive PCM frames, the rest state corresponding to the fact that none of the 50 outputs is activated, a frequency divider 72 is provided, which with the mentioned pulse sequence from the generator circuit 42 for the word clock pulses and a binary 1 signal is generated at an output every other PCM frame and every other line deflection of the video signal. The output of the frequency divider 72 is on the one hand directly connected to a control input of the AND circuit 71a and a reset input of the word counter 70h and on the other hand via an inverting circuit 73 to a control input of the AND circuit 71h and a reset input of the word counter 70a.

Die Auslesung des Inhalts der Schieberegisterpaare 22an\-22an2 und 22h/71-22fr/j2 erfolgt in Sericnform über UND-Schaltungen 24a/?2 und 24h/?2. Die UND-Schaltungen 24a/il und 24an2 werden von einem Ausgang a'n eines Wortzähler- 74a aktiviert, während die UND-Schaltungen 24h/il und 24h»2 von einem Ausgang b'n eines Wortziihlers 74h aktiviert werden. Die Wortzähler 74a und 74h haben jeweils 51 Ausgänge n'Obis «'50 bzw. h'O bis h'50, welche in Aufeinanderfolge derart aktiviert werden, dal? die Wortzähler 74a und 74h über eine UND-Schaltung 76u bzw. 76h durch Worttaktimpulse weitergeThe contents of the shift register pairs 22an \ -22an2 and 22h / 71-22fr / j2 are read out in serial form via AND circuits 24a /? 2 and 24h /? 2. The AND circuits 24a / il and 24an2 are activated by an output a'n of a word counter 74a, while the AND circuits 24h / il and 24h »2 are activated by an output b'n of a word counter 74h. The word counters 74a and 74h each have 51 outputs n'O to «'50 or h'O to h'50, which are activated in succession in such a way that? the word counters 74a and 74h via an AND circuit 76u and 76h, respectively, by word clock pulses

S5 schaltet werden, welche von einem Frequenzteiler 7£ erzeugt werden, der die Bit-Taktimpulse von deir Bit-Taktimpulsgenerator 38 erhält und durch 8 teilt Der Ausgang des früher erwähnten Frequenzteiler! 72 ist einerseits mit einem Steuereingang der UND Schaltung76h und einem Rückslelleingang des Wort zählers 74a und andererseits über eine Umkehrschal tung77 mit einem Steuereingang der UND-Schaltunj 76a und einem Ruckstelleingang des Wortzählers 74/ verbunden. Hierdurch wird erreicht, daß die Wort zähler 74a und 74/? während aufeinanderfolgende PCM-Rahmen abwechselnd arbeiten und ruhen, wo bei der Ruhezustand dem entspricht, daß keiner de 51 Ausgänge aktiviert ist. und daß der Wortzähler 74* S5 are switched, which are generated by a frequency divider 7 £, which receives the bit clock pulses from deir bit clock pulse generator 38 and divides by 8 The output of the frequency divider mentioned earlier! 72 is connected on the one hand to a control input of the AND circuit 76h and a reset input of the word counter 74a and on the other hand via a reversing circuit 77 to a control input of the AND circuit 76a and a reset input of the word counter 74 /. This ensures that the word counters 74a and 74 /? while successive PCM frames alternately work and rest, where the idle state corresponds to the fact that none of the 51 outputs is activated. and that the word counter 74 *

arbeitet, wenn der Wortzähler 70α ruht, während der Wortzähler 746 arbeitet, wenn der Wortzähler 706 ruht.works when the word counter 70α is idle, during the Word counter 746 operates when word counter 706 is idle.

Während der Aktivierung des Ausgangs a'Q des Wortzählers 74a oder des Ausgangs 6Ό des Wortzäh-Iers 746 wird ein Synchronisationswort aas einem Schieberegister 78 über eine UND-Schaltung 79 unter der Steuerung von Bit-Taktirnpulsen, welche von dem Bit-Taktimpulsgenerator 38 über eine UND-Schaltung 80 erhalten werden, zu dem Ausgang ν' ausgele- ίο sen. Die UND-Schaltungen 79 und 80 haben zu diesem Zweck entsprechende Steuereingänge, welche über ein ODER-Gatter 81 mit dem Ausgang α'Ο des Wortzählers 74a bzw. mit dem Ausgang 6Ό des Wortzählers 74 b verbunden sind.During the activation of the output a'Q of the word counter 74a or the output 6Ό of the word counter 746, a synchronization word is aas a shift register 78 via an AND circuit 79 under the control of bit clock pulses, which are generated by the bit clock pulse generator 38 via a AND circuit 80 are obtained to the output ν ' ίο sen. The AND circuits 79 and 80 to this end have respective control inputs which are connected via an OR gate 81 to the output α'Ο of the word counter 74 and to the output of the word counter 74b.

Wie früher erwähnt, ist die Umcodiereinrichtung 2 am Übertragungsanschluß mit zwei Ausgängen L und B ausgeführt, um ein Zeilentaktsigna/ bzw. ein Teilbildtaktsignal zu der Speichereinrichtung 5 gemäß der Erfindung zu übertragen. Diese Signale werden von a° dem Ausgang des Frequenzteilers 72 direkt bzw. über die Umkehrschaltung 77 und einen Frequenzteiler 82 aufgenommen, welcher während der ungeraden Fernsehteilbiider ein binäres 1-Signal und während der geraden Fernsehteilbilder ein binäres O-Signal abgibt. Von dem Ausgang des Frequenzteilers 82 wird Information, ob ein ungerades oder gerades Fernsehteilbild vorhanden ist, zu dem Schieberegister 78 übertragen, wodurch während eines ungeraden Fernsehteilbildes eine binäre 1 -Ziffer und während eines geraden Fernsehteilbildes eine binäre O-Ziffer in der letzten Bit-Position des Synchronisationswortes zur Übertragung zu dem Empfangsanschluß registriert wird.As mentioned earlier, the encoding device 2 is designed at the transmission connection with two outputs L and B in order to transmit a line clock signal or a field clock signal to the memory device 5 according to the invention. These signals are received from the output of the frequency divider 72 directly or via the inverting circuit 77 and a frequency divider 82 which emits a binary 1 signal during the odd television divider and a binary 0 signal during the even television divider. From the output of the frequency divider 82 information as to whether an odd or even television field is present is transmitted to the shift register 78, whereby a binary 1 digit during an odd television field and a binary 0 digit in the last bit position during an even television field of the synchronization word is registered for transmission to the receiving port.

Fig. 7 zeigt ein Blockschaltbild der Umcodiereinrichtung 3 am Empfangsanschluß in Fig. 2 und 4. Der PCM-Fluß, welcher von dem Übertragungsanschluß übertragen wird, wird über einen Ausgang ν" zu einem Bit-Taktregenerator 83 in dem Steuerkreis 33 und während aufeinanderfolgender PCM-Rahmen abwechselnd zu den Pufferstufen 32a und 32b geführt. Diese enthalten 50 Schieberegisterpaare 32α«1-32α/ι2 bzw. 326nl-326n2, in welchen die Registrierung über UND-Schaltungen 31anl bzw. 316nl unter der Steuerung von Bit-Taktimpulsen stattfindet, welche durch den Bit-Taktgenerator 83 erzeugt und den Schieberegistern über UND Schaltungen 31απ2, 31απ3, 316n2 und 316n3 zugeführt werden, welche ihrerseits von einem Ausgang a"n eines Wortzählers 84a bzw. von einem Ausgang b"n eines Wortzählers 84b aktiviert werden. Die Wortzähler 84a und 846 haben jeweils 50 Ausgänge a"ibis50 bzw. 6", ,,,,<„, welche in Aufeinanderfolge dejart7 shows a block diagram of the encoding device 3 at the receiving connection in FIGS. 2 and 4. The PCM flow which is transmitted from the transmission connection is transmitted via an output ν "to a bit clock regenerator 83 in the control circuit 33 and during successive PCMs -Frames alternately fed to the buffer stages 32a and 32b . These contain 50 shift register pairs 32α «1-32α / ι2 or 326nl-326n2, in which the registration takes place via AND circuits 31anl or 316nl under the control of bit clock pulses, which generated by the bit clock generator 83 and fed to the shift registers via AND circuits 31απ2, 31απ3, 316n2 and 316n3, which in turn are activated by an output a " n of a word counter 84a or by an output b" n of a word counter 84b 84a and 846 each have 50 outputs a "i to 50 and 6", ,,,, <", which dejart in sequence

aktiviert werden, daß die Wortzähler 84α und 846 über eine UND-Schaltung 85a bzw. 856 durch Worttaktimpulse weitergeschaltet werden, welche von einem Frequenzteiler 86 erzeugt werden, der mit den Bit-Taktimpulsen von dem Bit-Taktregenerator 83 gespeist wird und durch K teilt.are activated that the word counters 84α and 846 are switched on via an AND circuit 85a or 856 by word clock pulses which are generated by a frequency divider 86 which is fed with the bit clock pulses from the bit clock regenerator 83 and divides by K.

Ein Wortdetektor 87 für das Synchronisationswort ist in dem Steuerkreis 33 enthalten und mit dem Eingang ν" verbunden. Der Wortdetektor 87 stellt beim Erfassen des übertragenen Synchronisationswortes zu " Beginn des PCM-Rahmens ein Flip-Flop 88 um. Das Flip-Flop 88 hat zwei komplementäre Ausgänge, welche mit einem Steuereingang der UND-Schaltung 85a und einem Rückstellcingang am Wortzähler 846 bzw. mit einem Steuereingang der UND-Schaltung 856 und einem Rückstelleingang des Wortzählers 84« verbunden sind. Auf diese Weise wird erreicht, dal. die Wortzähler 84α und 846 bei aufeinanderfolgenden PCM-Rahmen abwechselnd arbeiten und ruhen wobei der Ruhezustand dem entspricht, daß keinei der 50 Ausgänge aktiviert ist.A word detector 87 for the synchronization word is contained in the control circuit 33 and has the input ν ". The word detector 87, when it detects the transmitted synchronization word," At the beginning of the PCM frame, a flip-flop 88 around. The flip-flop 88 has two complementary outputs, which with a control input of the AND circuit 85a and a reset input on the word counter 846 or with a control input of the AND circuit 856 and a reset input of the word counter 84 « are connected. In this way it is achieved that. the word counters 84α and 846 in consecutive PCM frames work and rest alternately, with the idle state corresponding to the fact that none the 50 outputs is activated.

Wie früher erwähnt, ist die Umcodiereinrichtung 3 am Empfangsanschluß mit 2 Ausgängen L' und B versehen, um ein Zeilentaktsignal bzw. ein 1 ernseh teilbildtaktsignal zu der Speichereinrichtung gemät der Erfindung zu übertragen, welch letzteres anzeigt ob ungerade oder gerade Fernsehteilbilder Übertrager werden. Das Zeilentaktsignal wird von dem Au'.ganj des Flip-Flops 88 aufgenommen, während das l-'ernsehteilbildtaktsignal von einem Ausgang eines /weiter Flip-Flops 89 aufgenommen wird, welches durch der Wortdetektor 87 beim Erlassen eines Synchronisationswortes mit einer binären 1 bzw. mit einer binärer 2 in der letzten Bit-Position, welche die Übertragunt von ungeraden bzw. geraden Fernschteilbildcrn arv zeigt, in eine binäre !-Position bzw. O-Positioii umgeschaltet wird.As mentioned earlier, the encoding device 3 is provided at the receiving connection with 2 outputs L ' and B in order to transmit a line clock signal or a 1 serious field clock signal to the memory device according to the invention, the latter indicating whether odd or even television fields are to be transmitted. The line clock signal is picked up by the Au'.ganj of the flip-flop 88, while the 1-'TV frame clock signal is picked up by an output of a / further flip-flop 89, which is detected by the word detector 87 when a synchronization word with a binary 1 or switched to a binary 2-bit position in the last showing the Übertragunt for odd and even Fernschteilbildcrn arv in a binary! position or O-Positioii wi r d.

In den 5') Schieberegisierpaaren 32«nl-32nn2 und 326«l-326/i2 wird die Signalinformation mit 4 Bits der übertragenen PCM-Wörter mit S Bits in den Schieberegistern 32απ2 bzw. 32/w2 gespeichert. während eine binäre Zahl mit 4 Bits, welche die Zahl von PCM-Wörtern mit ungeänderter Signalinformation anzeigt, in den Schieberegistern 32«/;] bzw. 326nl gespeichert wird. Die Signalinformation wird an einem Ausgang ν'" an den PCM-Decoder 4 in Fig. 2 und 4 durch Aktivierung einer UND-Schaltung 35anl von einem Ausgang a"'n eines Wortzählers 9Ou und durch Aktivierung einer UND-Schaltung 35/;/?l von einem Ausgang b'"„ eines Wortzählers 90b abgegeben, und eine UND-Schaltung 32a/;3 bzw. 32bn3 wird zur gleichen Zeit aktiviert, um die erwähnte binäre Zahl über eine ODER-Schaltung 91 zu einem Eingang einer EXKLUSIV-ODER-Schaltung 92 zu übertragen, deren anderem Eingang das Zählergebnis eines Zählers 93 zugeführt wird, welcher durch die Bit-Taktimpulse des Bit-Taktregenerators 83 weitergeschaltct wird.In the 5 ') shift register pairs 32 «nl-32nn2 and 326« l-326 / i2, the signal information is stored with 4 bits of the transmitted PCM words with S bits in the shift registers 32απ2 and 32 / w2. while a binary number with 4 bits, which indicates the number of PCM words with unchanged signal information, is stored in the shift registers 32 «/;] and 326n1, respectively. The signal information is sent to an output ν '" to the PCM decoder 4 in FIGS. 2 and 4 by activating an AND circuit 35anl from an output a"' n of a word counter 9Ou and by activating an AND circuit 35 /; /? 1 output from an output b '"" of a word counter 90b, and an AND circuit 32a /; 3 or 32bn3 is activated at the same time in order to convert the mentioned binary number via an OR circuit 91 to an input of an EXCLUSIVE-OR- To transmit circuit 92, the other input of which is supplied with the counting result of a counter 93, which is switched on by the bit clock pulses of the bit clock regenerator 83.

Die EXKLUSIV-ODER-Schaltung 92 gibt abhangig davon, ob das Zählergebnis des Zählers 93 dei aufgenommenen binären Zahl dei ODER-Schaltuni: entspricht oder nicht, ein binäres 1-Signal oder alternativ ein binäres 0-Signal an einen invertierender Ausgang ab. Das binäre 1 -Signal schaltet die Wortzäh!nr90a und 906 über UND-Schaltungen 94a bzw 946 weiter, wobei 50 Ausgänge a'"lbjs50 und 6"'ll)is5( der Wortzähler 90α bzw. 906 in Aufeinanderfolge aktiviert werden.The EXCLUSIVE-OR circuit 92 outputs a binary 1 signal or, alternatively, a binary 0 signal to an inverting output, depending on whether the counting result of the counter 93 corresponds to the recorded binary number of the OR circuit. The binary 1 signal advances the word counters 90a and 906 via AND circuits 94a and 946, respectively, with 50 outputs a '" lbjs50 and 6"' ll) is5 ( the word counters 90a and 906 being activated in succession.

Einer der früher erwähnten Ausgänge des Flip-Flops 88 ist teilweise direkt mit einem Steuereinganj der UND-Schaitung 946 und einem Rückstelleingami des Wortzählers 90a und teilweise über eine Umkehrschaltung 95 mit einem Steuereingang der UND-Schaltung 94a und einem Rückstelleingang des Wortzähiers 906 verbunden, um die Wortzähler 90a unt 906 bei aufeinanderfolgendem PCM-Rahmen abwechselnd zum Arbeiten und Ruhen zu bringen, wobei der Ruhezustand dem entspricht, daß keiner dei 50 Ausgänge aktiviert ist, und um zu erreichen, dat der Wortzähler 90α arbeitet, wenn der Wortzählei 84c ruht, während der Wortzähler 906 arbeitet, wem der Wortzähler 846 ruht.One of the earlier mentioned outputs of the flip-flop 88 is partly directly connected to a control input the AND circuit 946 and a reset input of the word counter 90a and partly via an inverting circuit 95 with a control input of the AND circuit 94a and a reset input of the word counter 906 connected to the word counters 90a and 906 alternately in the case of successive PCM frames to work and rest, the rest state corresponds to the fact that nobody dei 50 outputs is activated and to achieve dat the word counter 90α operates when the word count 84c is idle, while the word counter 906 operates to whom the word counter 846 is idle.

Entsprechend dem Beispiel ist die Bil-Taktfrequenz in dem Übertragungsmedium viermal nicdrigeiAccording to the example, the image clock frequency in the transmission medium is four times lower

ίη. ierίη. ier

δ' Λ-läß δ 'Λ-lass

mg rnten len saren mg ansind iits Jen ert, ahl na-mg rnten len saren mg there are iits Jen ert, ahl n / A-

1515th

alsdie Bit-Taktfrequenz des PCM-Codierers 1 mit einem Wortformal mit vier Bits am Übernagungsanschluß, wodurch /u erkennen ist. daß der Bit-'l aktregenerator 83 seine Bit Taklimpulse mit der gleichen Geschwindigkeit abgibt, mit welcher die Wörter von dem PCM-C"tMiierer 1 abgegeben werden. Infolge dieser Tatsache kann die Worttaktgabe in der Signalinformation/u dem Eingang ι·'" des PCM-Decoders dadurch gesteuert werden, daß diesem über einen Eingang r'" Bit-Taktimpulse von dem Bit-Taktregenerator 83 zugeführt weiden.as the bit clock frequency of the PCM encoder 1 with a word form of four bits at the communication port, whereby / u is recognized. that the Bit-'l aktregenerator 83 emits its Bit Taklimpulse with the same speed with which the words are emitted by the PCM-C "tMiierer 1. As a result of this fact, the word clocking in the signal information / u the input ι · '" des PCM decoder can be controlled in that bit clock pulses from the bit clock regenerator 83 are fed to it via an input r '".

Die Signalinforniation. welche in den Schieberegistern 32α/ϊ2 und 32/>o2 gespeichert ist, wird an dem Ausgang r'" so oft ausgelesen, wie es durch die in den Schieberegistern 32(/Ai 1 bzw. 32/>/il gespeicherte binäre Zahl festgelegt ist. zu welchem Zweck die EX-KLUSIV-ODER-Schaltung 92 das Zahlergebnis in dem Zähler 93 mit der über die ODER-Schaltung erhaltenen gespeicherten binären Zahl vergleicht und bei (Gleichheit ein binäres 1-Signal erzeugt, welches neben dem Weiterschalten der Wortzähler 90« bzw. 90/) den Zähler 93 über eine Verzögerungsschaltung 96 zurückstellt. Eine Bedingung ist dann diejenige, daß die Signalinformation während des AuslesensThe signal information. which is stored in the shift registers 32α / ϊ2 and 32 /> o2, is at the Output r '"read out as often as indicated by the in the shift registers 32 (/ Ai 1 or 32 /> / il binary number is set. for what purpose the EX-CLUSIVE-OR circuit 92 compares the number result in the counter 93 with the stored binary number obtained via the OR circuit and if (equality generates a binary 1-signal, which in addition to advancing the word counter 90 ″ or 90 /) the counter 93 via a delay circuit 96 resets. A condition is then that the signal information during the readout

nicht verlorengeht. Diese Bedingung wird aiii solche Weise erfüllt, daß durch die Schieberegister 32ü/i2 und 32hn2 die Signalinforniation vom Ausgang /um Eingang /uriickgeführt wird iibei eine UND-Schaltung32 <i/i4. welche vom Ausgang u'"„ des Wuri/ählers 90« aktiviert wird. bzw. über eine UND-Schaltung 32/w4, welche von dem Ausgang /»", des Wori/ahlers 90/) aktiviert wirdis not lost. This condition is fulfilled in such a way that the signal information from the output / to input / is fed back through the shift registers 32u / i2 and 32hn2, with an AND circuit 32 <i / i4. which is activated by the output u '"" of the word "90". or via an AND circuit 32 / w4, which is activated by the output "" of the word "90"

Die Bit-Taktfrequenz während des Auslesens dei ίο Signalinformation auf der abgehenden Leitung oder dem Ausgang v'" wird dadurch erhalten daß die Bit-Taktimpulse von dem Bit-Taktregenerator 83 zu einem 1-requenzmultiplika.tor 97 geführt werden, wo ihre Frequenz mit 4 multipliziert wird. Von dem 1-reis quenzmultiplikator 97 werden die Bit-Taktimpulsc über eine von dem Ausgang u'"n des Wortzählers 9Ou aktivierte UND-Schaltung an2 und eine von den Ausgang h'"„ des Wort/ählers 90/) aktivierte UND Schaltung 35£>h2 zu den Schieberegistern 32«/i2 ίο bzw. 32/w2 geführt. Die Bit-Taktimpulse von den' Frequenzmultiplikator werden weiter über einer Ausgang u" zu dem PCM-Decodcr 4 zum Steuern der diesem ziigeführten Signalinformation ge führtThe bit clock frequency while reading out the signal information on the outgoing line or the output v '" is obtained in that the bit clock pulses from the bit clock regenerator 83 are fed to a 1-requenzmultiplika.tor 97, where their frequency is 4 From the 1-trip frequency multiplier 97, the bit clock pulses are activated via an AND circuit an2 activated by the output u '" n of the word counter 9Ou and an AND activated by the output h'""of the word / counter 90 /) Circuit 35 £> h2 to the shift registers 32 «/ i2 ίο or 32 / w2. The bit clock pulses from the frequency multiplier are passed on via an output u" to the PCM decoder 4 for controlling the signal information carried there

Hierzu 5 Blatt ZeichnungenIn addition 5 sheets of drawings

mi bilem . zu mis die ter- mi bilem. to mis the ter-

ander u ng terden :)rt-other ground:) rt-

bisuntil

lipang ang :hr-lipang ang: hr-

Claims (5)

Paten tansprücl ie:Patent claims: 1. Verfahren zur Verringerung der Wirkung des Verlustes an information bei einer Übertragung mit komprimierter Bandbreite, insbesondere bei einer Übertragung eines PCM-Signals mit komprimierter Bandbreite, bei welcher nacheinander erzeugte PCM-Wörter die Lichtintensität von nacheinander in einem Fernsehbild abgetasteten Bildelementen anzeigen, wobei die Zahl der übertragenen PCM-Wörter in jedem Fernsehbild geringer als die Anzahl der erzeugten PCM-Wörter ist, dadurch gekennzeichnet, daß die PCM-Wörter vor dem Umcodieren des PCM-Signals zum Erhalten eines Übertragungssignals mit komprimierter Bandbreite an den Übertragungsanschliissc gespeichert werden und hierauf das PCM-Signal in erste und /weite Gruppen gleicher Zahl von PCM-Wörtern geteilt wird, welche zu den geraden bzw. ungeraden Teilbildern in dem Fernsehbild gehören, und die zu den ersten und zweiten Gruppen gehörigen PCM-Wörter in aufrechterhaltener bzw. umgekehrter Zeitfolge ausgelesen werden, und daß die PCM-Wörter nach dem Umcodieren des Übertragungssignals zum Erhalten des ursprünglichen PCM-Signals an dem Empfarfgsanschluß gespeichert werden und die zu der ersten und der zweiten Gruppe gehörigen PCM-Wörter in aufrechterhaltener bzw. umgekehrter Zeitfolge ausgelesen werden.1. A method for reducing the effect of loss of information in a transmission with a compressed bandwidth, in particular in a transmission of a PCM signal with a compressed bandwidth, in which successively generated PCM words indicate the light intensity of picture elements scanned one after the other in a television picture, the The number of transmitted PCM words in each television picture is less than the number of generated PCM words, characterized in that the PCM words are stored before the transcoding of the PCM signal to obtain a transmission signal with compressed bandwidth at the transmission connections and then the PCM signal is divided into first and / wide groups of equal numbers of PCM words, which belong to the even or odd fields in the television picture, and the PCM words belonging to the first and second groups are read out in maintained or reverse time sequence and that the PCM words after the U encoding the transmission signal for obtaining the original PCM signal are stored at the receiving terminal and the PCM words belonging to the first and the second group are read out in maintained and reverse time sequence, respectively. 2. Verfahren nach Anspruch 1, dadurch gekennzeichnet, daß die eisten und zweiten Gruppen gleicher Zahl von PCM-Wörtern den ungeraden und geraden Zeilen des Fernsehbildes entsprechen. 2. The method according to claim 1, characterized in that that the first and second groups of equal numbers of PCM words correspond to the odd and even lines of the television picture. 3., Verfahren nach Anspruch I. dadurch gekennzeichnet, daß die ersten und /weiten Gruppen gleicher Zahl von PCM-Wörtern den ungeraden und geraden Teilbildern des Fernsehhildes entsprechen. 3., The method according to claim I. characterized in that the first and / broad groups equal number of PCM words correspond to the odd and even fields of the television screen. 4. Vorrichtung zur Durchführung des Verfahrens nach Anspruch I. dadurch gekennzeichnet, daß sie am Übertragungsanschluß einen an sich bekannten Codierer (2) zum Komprimieren der Bandbreite eines PCM-Signals. Schaltungen (55«. 55/:>) /um Markieren der ersten und zweiten Gruppen gleicher Anzahl von PCM-Wörtern in dem PCM-Signal, ein erstes und ein zweites Schieberegister (51«, 51/)), Gatterschaltungen (52«, 52i>, 53) zum abwechselnden Registrieren der PCM-Signale in das erste und zweite Schieberegister, und Steuerschaltungen (105 bis 119) aufweist, zum Auslesen der in den Schieberegistern gespeicherten PCM-Wörter in den Codierer auf soithe Weise, daß die zu den eisten und /weiten Gruppen gehörigen PCM-Wörter in aufrechterhaltener Schieberichtung bzw. in umgekehrter Schieberichtimg verglichen mit der Schieberichtung während des Registrieren;; in die Schieberegister ausgelesen werden, und daß sie am Emplangsanschlub einen an sich bekannten Decoder (3) zum Regenerieren der PCM-Signale. Schaltungen (65a, 65h) zum Identifizieren der ersten und zweiten Gruppen in den von dem Decoder regenerierten PCM-Signalen. ein drittes und viertes Schieberegister (61a, 61/?), Galterschaltungcn (62«. 62b, 63) /um abwechselnden Registrieren der von dem Decoder regenerierten PCM-Signal in das dritte und vierte Schieberegister, und Stet erschaltungen (105 bis 119) aufweist, zum Auslc sen der in den Schieberegistern gespeicherte PCM-Wolter auf soiche Weise, daß die /u den er sten und zweiten Gruppen gehörigen PCM-Wör ter in aufrechterhaltener Schieberichtung bzw. ii umgekehrter Schieberichtung verglichen mit de Schiebe richtung während des Registrierens in du Schieberegister ausgelesen werden.4. Apparatus for performing the method according to claim I. characterized in that it has a known encoder (2) for compressing the bandwidth of a PCM signal at the transmission connection. Circuits (55 ". 55 /:>) / to mark the first and second groups of the same number of PCM words in the PCM signal, a first and a second shift register (51", 51 /)), gate circuits (52 ", 52i>, 53) for alternately registering the PCM signals in the first and second shift registers, and control circuits (105 to 119) for reading out the PCM words stored in the shift registers in the encoder in such a way that they correspond to the first PCM words belonging to wide groups in the maintained shift direction or in the reverse shift direction compared with the shift direction during registration ;; are read into the shift register, and that they have a known decoder (3) for regenerating the PCM signals at the receiving connection. Circuitry (65a, 65h) for identifying the first and second groups in the PCM signals regenerated by the decoder. a third and fourth shift register (61a, 61 /?), Galterschaltungcn (62 «, 62b, 63) / to alternately register the PCM signal regenerated by the decoder in the third and fourth shift register, and continuous circuits (105 to 119) To release the PCM Wolter stored in the shift registers in such a way that the PCM words belonging to the first and second groups are maintained in the shift direction or in the reverse shift direction compared with the shift direction during registration in the shift register can be read out. 5. Vorrichtung nach Anspruch 4, dadurch gekennzeichnet, daß die Schaltungen zum Markierei der ersten und zweiten Gruppen gleicher Zahl \oi PCM-Wörtern in dem PCM-Signal zum Ausführen dieser Markierung in Übereinstimmung mi den ungerade» und geraden Zeilen in dem Fern sehbild eingerichtet sind, und daß die Schieberegister am Übertragung*- und Empfangsanschiuß jeweils eine Speicherkapazität entsprechend der Zahl der PCM-Wörter pro Zeile des Fernsehbildes aufweisen.5. Apparatus according to claim 4, characterized in that the circuits for marking egg the first and second groups of equal numbers of PCM words in the PCM signal for execution this marking in correspondence with the odd and even lines in the distance visual image are set up, and that the shift register a storage capacity corresponding to the Number of PCM words per line of the television picture. ό. Vorrichtung nach Anspruch 4. dadurch gekennzeichnet, daß die Schaltungen zum Markieren der ersten und zweiten Gruppen gleicher Zahl um PCM-Wörtern in dem PCM-Signal zum Ausführen dieser Markierung in Übereinstimmung mit den ungeraden und geraden Teilbildern in dem Fernsehbild eingerichtet sind, und daß die Schieberegister am Übertragung;,- und Empfangsanschiuß jeweils eine Speicherkapazität entsprechend der Zahl von PCNi-Wörtern pro Teilbild des Fernsehbildes aufweisen.ό. Device according to claim 4, characterized in that that the circuits for marking the first and second groups of equal numbers PCM words in the PCM signal to carry out this marking in accordance with the odd and even fields are established in the television picture, and that the shift registers at the transmission, - and receiving connection each have a corresponding storage capacity the number of PCNi words per field of the television picture.
DE19732351397 1972-10-12 1973-10-12 Method for reducing the effect of a loss of information in a transmission with compressed bandwidth and apparatus for carrying out the method Expired DE2351397C3 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
SE1318272 1972-10-12
SE13182/72A SE366454B (en) 1972-10-12 1972-10-12

Publications (3)

Publication Number Publication Date
DE2351397A1 DE2351397A1 (en) 1974-04-25
DE2351397B2 DE2351397B2 (en) 1975-07-03
DE2351397C3 true DE2351397C3 (en) 1976-02-12

Family

ID=

Similar Documents

Publication Publication Date Title
DE3814627C2 (en)
EP0276753B1 (en) Method and apparatus for transmitting digital information and/or for recording and reproducing
DE1919345C3 (en) Frame synchronization device for an orthogonal or bi-orthogonal decoder
DE2317440A1 (en) SAMPLE PROCESSING ARRANGEMENT
DE2652709B2 (en) A method for significantly reducing the effects of smear charge signals in a charge coupled device imager
DE2818704A1 (en) TRANSMISSION SYSTEM FOR THE TRANSMISSION OF ANALOG IMAGE AND SYNCHRONIZATION SIGNALS AND ADDED SYNCHRONOUS NUMERICAL DATA SIGNALS OVER ANALOGUE LINES
DE2601768A1 (en) DIGITAL COLOR TELEVISION SYSTEM
DE2844216A1 (en) SYNCHRONIZATION SEQUENCE CODING FOR CODE WITH LIMITED RUNNING LENGTH
DE2243121B2 (en) Line standard converter for converting a television signal with a line number n into a television signal with a line number m
DE2233796B2 (en) Method for video signal compression and expansion and devices for carrying out the method
DE3013554A1 (en) DIGITAL SIGNAL TRANSFER SYSTEM
DE2805294C2 (en) Coding transmission system for facsimile signals
DE2558264B2 (en) Process for compressing binary image data
DE1956843A1 (en) Redundancy reduction system
DE2826450C3 (en) Method for controlling the transmission of digital signals and arrangement for carrying out the method in a digital facsimile transmission device
DE2346735B2 (en) IMAGE SIGNAL FREQUENCY BAND CONVERTER
DE1941473A1 (en) Character generator
DE2351397C3 (en) Method for reducing the effect of a loss of information in a transmission with compressed bandwidth and apparatus for carrying out the method
DE2715430A1 (en) DATA SEQUENCE PLAYBACK SYSTEM AND TIME COMPRESSION SYSTEM FOR THE SAME
DE3202328C2 (en) Multiplex system for digital video signal processing
DE2329588A1 (en) VIDEO SIGNAL REDUNDANCY REDUCTION ENCODER
DE2121660C3 (en) Method for the speed transformation of information flows
DE2428444A1 (en) DEVICE FOR CODING OR DECODING OF BINARY DATA
DE2351397A1 (en) METHOD FOR REDUCING THE EFFECT OF LOSS OF INFORMATION DURING A COMPRESSED BANDWIDTH TRANSMISSION AND DEVICE FOR CARRYING OUT THE METHOD
DE2335106C3 (en) Method for increasing the amount of information transmitted per unit of time in a signal with a given bandwidth