DE2219016C3 - Method for phase synchronization at the receiving end to the phase position of the bit clock of a received data block - Google Patents
Method for phase synchronization at the receiving end to the phase position of the bit clock of a received data blockInfo
- Publication number
- DE2219016C3 DE2219016C3 DE19722219016 DE2219016A DE2219016C3 DE 2219016 C3 DE2219016 C3 DE 2219016C3 DE 19722219016 DE19722219016 DE 19722219016 DE 2219016 A DE2219016 A DE 2219016A DE 2219016 C3 DE2219016 C3 DE 2219016C3
- Authority
- DE
- Germany
- Prior art keywords
- clock
- bit
- phase
- data block
- shift
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/04—Speed or phase control by synchronisation signals
- H04L7/041—Speed or phase control by synchronisation signals using special codes as synchronising signal
- H04L7/042—Detectors therefor, e.g. correlators, state machines
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/04—Speed or phase control by synchronisation signals
- H04L7/041—Speed or phase control by synchronisation signals using special codes as synchronising signal
- H04L7/046—Speed or phase control by synchronisation signals using special codes as synchronising signal using a dotting sequence
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/04—Speed or phase control by synchronisation signals
- H04L7/08—Speed or phase control by synchronisation signals the synchronisation signals recurring cyclically
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Description
Die Erfindung betrifft ein Verfahren zur empfangsseitigen Phasensynchronisation auf die Phasenlage des Bittaktes eines empfangenen Datenblocks, dem eine der Phaisensynchronisierung dienende, ein den Beginn des Datenblocks kennzeichnendes Codewort enthaltende Bitfolge vorangeht, die mittels digitaler Korrelation mit einer ihr gleichen, empfangsseitig gespeicherten !Bitfolge verglichen wird, insbesondere in Zeitmultiplex-Datenübertragungsanlagen. The invention relates to a method for phase synchronization on the receiving side to the phase position of the Bit clock of a received data block, which is used for phase synchronization, the beginning of the Data block characterizing code word containing bit sequence precedes which by means of digital correlation with a bit sequence that is identical to it and stored at the receiving end is compared, in particular in time-division multiplex data transmission systems.
Blei der drahtlosen und bei der drahtgebundenen blockweisen Datenübertragung ist dem eigentlichen Datenblock immer eine Impulsgruppe vorangestellt, die aus zwei Teilen besteht. Der erste Teil ist häufig eine Folge von z. B. 30 Bits, innerhalb der sich 0- und 1-Bits abwechseln. Diese Bitfolge dient zur Ermittlung des Bittaktes für die Datenbits. Hierzu ist im Empfänger ein Bittaktgenerator vorgesehen, dessen Phasenlage mit der Phasenlage der Bitfolge verglichen wird.The lead of the wireless and wired block-wise data transmission is the real one The data block is always preceded by a pulse group that consists of two parts. The first part is often one Sequence of z. B. 30 bits, within which 0 and 1 bits alternate. This bit sequence is used to determine the Bit clock for the data bits. For this purpose, a bit clock generator is provided in the receiver, its phase position with the phase position of the bit sequence is compared.
Abhängig vom Vergleichsergebnis wird die Phasenlage des Bittaktgenerators so eingeregelt, daß in der Auswerteschaltung die Abtastung der Bits des zweiten Teils der Impulsgruppe und der Datenbits in der Mitte der Bits erfolgt. Hierbei ist, wie bei allen Abtastvorgängen, die Dauer des Abiasttakis wesentlich kürzer als die Dauer der Bits. Die Taktfrequenzen der Bittaktgeneratoren im Sender und im Empfänger müssen genügend izenau übereinstimmen. Der zweite Teil der vorangestellten Bitfolge wird hauptsächlich bei der Datenübertragung im Zeitduplex-Betrieb (Gegensprechen zwischen zwei Stationen mit Zeitteilung für Senden und Empfangen) oder im Zeitmultiplex-Betrieb (Empfang von mehreren Stationen mit Zeitteilung) benötigt Er besteht aus einem für die Datenblöcke gleichen Codewort und bedeutet, daß nach dem letzten Bit dieses Codeworts das erste Bit der eigentlichen Nachricht bzw. die zu der Nachricht gehörende Absender- oderDepending on the comparison result, the phase position of the bit clock generator is adjusted so that in the Evaluation circuit the sampling of the bits of the second part of the pulse group and the data bits in the middle of the bits takes place. As with all scanning processes, the duration of the abiast taki is significantly shorter than that Duration of the bits. The clock frequencies of the bit clock generators in the transmitter and in the receiver must be sufficient exactly match. The second part of the preceding Bit sequence is mainly used for data transmission in time division duplex mode (two-way communication between two stations with time division for sending and receiving) or in time division multiplex mode (receiving of several stations with time division) It consists of one that is the same for the data blocks Code word and means that after the last bit of this code word the first bit of the actual message or the sender or
ίο Empfängeradresse folgt Diesen Vorgang bezeichnet man als Erkennung des Blockanfangs oder Blocksynchronisation. Zur Blocksynchronisation dient ein sogenanntes digitales Filter, auch digitaler Korrelator genannt Es besteht aus einem Schieberegister, bei demίο recipient address follows this process as recognition of the beginning of the block or block synchronization. A so-called is used for block synchronization digital filter, also called digital correlator It consists of a shift register in which
\r< die 0- bzw. 1-Ausgänge der einzelnen Stufen entsprechend dem zu erkennenden Codewort mit Widerständen beschaltet sind. Die anderen Enden der Widerstände sind zusammengeschafiet und bilden zusammen mit einer Schwellwertschaltung eine UND-Schaltung. \ r < the 0 or 1 outputs of the individual stages are wired with resistors according to the code word to be recognized. The other ends of the resistors are connected together and, together with a threshold value circuit, form an AND circuit.
2« Die obenerwähnte Einrichtung ist in IEEE-Transactions, Band COM-16, 4. August 1968, S. 597 bis 605, ausführlich beschrieben und in F i g. 1 dargestellt2 «The above-mentioned facility is in IEEE transactions, Volume COM-16, Aug. 4, 1968, pp. 597-605, described in detail and shown in FIG. 1 shown
In der DE-AS 12 16 921 ist eine Einrichtung zur Synchronisierung des Empfangstaktgebers bei chiffrier-In DE-AS 12 16 921 a device for synchronizing the receive clock is ciphered
2r) ter und unchiffrierter Übertragung beschrieben, wobei in beider. Fällen eine längere Einlaufphase vorgesehen ist, während der der empfangsseitige Taktgenerator auf den Sendetakt eingeregelt wird. Bei der chiffrierten Übertragung werden hierzu die Schlüsselimpulse und2 r ) third and unencrypted transmission described, in both. Cases a longer run-in phase is provided, during which the clock generator on the receive side is adjusted to the transmit clock. In the case of encrypted transmission, the key impulses and
jo bei der unchiffrierten Übertragung 01 -Folgen verwendet jo is used for unencrypted transmission 01 sequences
Zur Bestimmung der Schrittabweichung sind drei rückkoppelbare Schieberegister vorgesehen, in die jeweils die η letzten Bits einlaufen. Auf das erste gelangtTo determine the step deviation, three feedback shift registers are provided, into each of which the last η bits enter. Got to the first
Γ. die empfangsseitig erzeugte Schlüsselimpulsfolge bzw. 01-Folge, auf das zweite die empfangene Schlüsselimpulsfoilge bzw. 01-Folge und auf das dritte die empfangene, phasenverschobene Schlüsselimpulsfolge bzw. 1Ol-Folge. Durch Vergleich jeweils der ersten Stellen des ersten und des zweiten Schieberegisters sowie des ersten und des dritten Schieberegisters wird das Vorzeichen der Abweichung vom Empfangstakt gegenüber dem Sendetakt ermittelt.Γ. the key pulse sequence or 01 sequence generated at the receiving end, on the second the received key pulse sequence or 01 sequence and on the third the received, phase-shifted key pulse sequence or 1 OI sequence. By comparing the first digits of the first and the second shift register as well as the first and the third shift register, the sign of the deviation from the receive clock compared to the transmit clock is determined.
Wie der Übergang vom Einlauf(Synchronisier)betriebLike the transition from running-in (synchronizing) operation
4r> auf die Übertragung der eigentlichen Nutzinformation erfolgit, ist in der DE-AS 12 16 921 nicht beschrieben; es handelt sich somit um keine blockweise Übertragung von Informationen, bei der der Anfang der Nutzinformationen durch ein besonderes Codewort gekennzeich-4 r > on the transmission of the actual useful information is successful, is not described in DE-AS 12 16 921; there is therefore no block-wise transmission of information in which the beginning of the useful information is identified by a special code word.
r)0 net ist. r ) is 0 net.
Bei beiden bekannten Einrichtungen wird die Phase des ernpfangsseitig erzeugten Bittaktes auf die Phase des empfangenen Bittaktes eingeregelt. Ein solcher Regelvorgang ist zeitaufwendig, unabhängig davon wieIn both known devices, the phase of the bit clock generated on the receiving side is related to the phase of the received bit clock. Such a control process is time-consuming, regardless of how
r>r) nach erfolgter Synchronisation der Übergang auf die Übertragung der Nutzinformation erfolgt. r > r ) after synchronization, the transition to the transmission of the useful information takes place.
In der an erster Stelle genannten Literaturstelle findet sich auf Seite 605 in der linken Spalte im letzten Satz der Vorschlag, die Bitfolge für die Ermittlung des BittaktesIn the literature cited in the first place there is on page 605 in the left column in the last sentence of Proposal for the bit sequence for determining the bit rate
w) für die Datenbits und das Codewort, das den Beginn der eigentlichen Nachricht kennzeichnet, zusammenzufassen. .w) for the data bits and the code word that marks the beginning of the actual message. .
Es ist Aufgabe der Erfindung, eine Realisierung dieses Vorschlags anzugeben.It is the object of the invention to provide a realization of this proposal.
hi Die Lösung dieser Aufgabe erfolgt dadurch, daß die Bitfolge nur aus dem den Beginn des Datenblocks kennzeichnenden Codewort besteht, daß die Bits der Bitfolgc parallel N Korrelatoren zugeführt werden,This problem is solved in that the bit sequence consists only of the code word that characterizes the beginning of the data block, that the bits of the bit sequence are fed in parallel to N correlators,
deren zugehörige Schieberegister mit — auf die Bitdauer T bezogen — jeweils um T/N zeitlich gegeneinander versetzten Schiebetaktimpulsfolgen tortgeschaltet werden, und daß der mittlere der den Korrelationswert 1 liefernden Korrektoren ermittelt und der Takt der dessen Schieberegister fortschaltenden Schiebetaktimpulsfolge als phasensynchroner Bittakt genommen wird.their associated shift registers with - based on the bit duration T - shift clock pulse sequences that are offset by T / N in time, and that the middle of the correctors delivering the correlation value 1 is determined and the clock of the shift clock pulse sequence which advances its shift register is taken as the phase-synchronous bit clock.
Da die Phasenlage des Bittakts gleichzeitig mit der Bestimmung des Blockanfangs ermittelt wird, entfällt der erste Teil der vorangestellten Impulsgruppe, und die so gewonnene Zeit steht auch für die Übertragung der eigentlichen Daten zur Verfugung.Since the phase position of the bit clock is determined simultaneously with the determination of the start of the block, it is not applicable the first part of the preceding impulse group, and the time gained in this way also stands for the transmission of the actual data available.
Die Erfindung wird nun beispielsweise an Hand der Zeichnungen näher erläutert. Es zeigtThe invention will now be explained in more detail, for example with reference to the drawings. It shows
F i g. 1 einen Teil eines bekannten Empfängers zur blockweisen Datenübertragung,F i g. 1 part of a known receiver for block-wise data transmission,
F i g. 2 ein Blockschaltbild einer Einrichtung für das Verfahren nach der Erfindung,F i g. 2 shows a block diagram of a device for the method according to the invention,
F i g. 3 ein Impulsdiagramm zu F i g. 2.F i g. 3 shows a timing diagram for FIG. 2.
Die bekannte Einrichtung nach F i g. 1 wurde in der Einleitung schon erwähnt. Auf die Eingangsklemme gelangen Signalgruppen s, von denen jede aus einer Anzahl, z. B. 30 Bits für die Phasensynchronisierung, aus einem Codewort von z. B. 11 Bits zur Erkennung des Blockumfangs und aus dem Nachrichtenblock besteht Die Phasenlage der Bits für die Phasensynchronisierung wird in einem Vergleicher V mit der Phasenlage der Taktimpulse f eines Generators G1 verglichen. Die Frequenzen der auf den Vergleicher gelangenden Signale sind gleich. Mit dem Ausgangssignal des Vergleichers V wird die Phasenlage der Taktimpulse t so lange nachgeregelt, bis sie mit der Phasenlage der Bits für die Phasensynchronisierung übereinstimmt.The known device according to FIG. 1 was already mentioned in the introduction. Signal groups s, each of which consists of a number, e.g. B. 30 bits for phase synchronization, from a code word of z. B. 11 bits to recognize the block size and consists of the message block. The phase position of the bits for phase synchronization is compared in a comparator V with the phase position of the clock pulses f of a generator G 1. The frequencies of the signals reaching the comparator are the same. With the output signal of the comparator V, the phase position of the clock pulses t is readjusted until it matches the phase position of the bits for phase synchronization.
Die Signalgruppen s gelangen außerdem auf einen digitalen Korrelator DK, der ein Schieberegister enthält, das mit dem Takt t betrieben wird, und an dessen Null- bzw. Eins-Stufen Widerstände angeschlossen sind. Die anderen Enden der Widerstände sind mit einer Schwellwertstufe SW verbunden, die beim Ansprechen über eine UND-Schaltung UA den schon richtig eingestellten Takt f an einen Speicher 5 zur Aufnahme des Nachrichtenblocks legt. Das Schieberegister ist so geschaltet, daß beim Korrelationswert 1 über eine UND-Schaltung US der Schiebetakt fabgeschaltet wird.The signal groups s also reach a digital correlator DK which contains a shift register which is operated with the clock t and to whose zero or one stage resistors are connected. The other ends of the resistors are connected to a threshold value stage SW which, when responding via an AND circuit UA , applies the clock f, which has already been set correctly, to a memory 5 for receiving the message block. The shift register is connected in such a way that when the correlation value is 1, the shift clock f is switched off via an AND circuit US.
Die Einrichtung für das erfindungsgemäße Verfahren nach F i g. 2 enthält keine Phasenregelschaltung mehr. Der phasenrichtige Takt wird unter mehreren ausgewählt. Da die Impulsdauer des Takts kürzer als ein ankommender Impuls ist, können mehrere Takte mit verschiedenen Phasenlagen ausgewählt werden. Von diesem wird dann der mittlere als der mit der richtigen Phasenlage zur Abtastung der Nachrichtenbits verwendet. The device for the method according to the invention according to FIG. 2 no longer contains a phase-locked circuit. The in-phase clock is selected from among several. Because the pulse duration of the clock is shorter than a incoming pulse, several clocks with different phase positions can be selected. from Then the middle one is used as the one with the correct phase position for sampling the message bits.
Die Signalgruppe 5', die auf die Einrichtung nach Fig.2 gelangt, besteht nur aus dem Codewort zur Erkennung des Blockanfangs und aus dem Nachrichtenblock. Das vorangestellte Codewort zur Erkennung des Blockanfangs gelangt gleichzeitig auf acht digitale Korrelatoren DK 1 bis DK 8, die alle wie der digitale Korrelator DK in F i g. 1 ausgebildet sind. Die Korrelatoren DK 1 bis DK 8 werden mit je einem von acht Takten /I bis (8, die ein Generator G 2 liefert, betrieben. Die Takte M bis (8 haben gleiche Taktfrequenz, aber Phasenlagen, die um gleiche Abstände gegeneinander verschoben sind (Fig. 3). Die Impulsdauer eines Takts ist gleich einem Achtel derThe signal group 5 ', which reaches the device according to FIG. 2, consists only of the code word for recognizing the beginning of the block and of the message block. The preceding code word for recognizing the beginning of the block reaches eight digital correlators DK 1 to DK 8 at the same time, all of which, like the digital correlator DK in FIG. 1 are formed. The correlators DK 1 to DK 8 are each operated with one of eight clocks / I to (8, which are supplied by a generator G 2. The clocks M to (8 have the same clock frequency, but phase positions that are shifted by the same distances from one another ( Fig. 3) The pulse duration of a cycle is equal to one eighth of the
Impulsdauer eines ungestörten Bits, !n F i g. 3 ist / das ungestörte letzte Bit des Codeworts zur Bestimmung des Beginns des Datenblocks.Pulse duration of an undisturbed bit,! N F i g. 3 is / that Undisturbed last bit of the code word to determine the beginning of the data block.
Die ankommenden Bits des Codeworts werden von den Takten 11 bis / 8 abgetastet und mit dem jeweiligen Takt weitergeschoben. Je nach dem Signal-Rausch-Verhältnis Ist die Länge der Bits der Signalgruppe 5' mehr oder weniger verkürzt oder verlängert (Phasenjitter). Die Abtastung mit verschiedenen Phasenlagen der Takte f 1 bis ί 8 führt daher zu einer unterschiedlichen Fehlerzahl. Befindet sich das Codewort vollständig in den Schieberegistern, dann liefern dementsprechend mehr oder weniger der Korrelatoren DK 1 bis DK 8 den Korrelationswert 1. Nachfolgend sind einige Beispiele der möglichen Korrelationen aufgeführt.The incoming bits of the code word are scanned by the clocks 1 1 to / 8 and shifted on with the respective clock. Depending on the signal-to-noise ratio, the length of the bits of the signal group 5 'is more or less shortened or lengthened (phase jitter). The sampling with different phase positions of the clocks f 1 to ί 8 therefore leads to a different number of errors. If the code word is completely in the shift registers, then correspondingly more or less of the correlators DK 1 to DK 8 supply the correlation value 1. Some examples of the possible correlations are listed below.
11
Verhältnisrelationship
i 0
i
00
0
00
0
01
0
00
0
0 (0 (
0 (
) 0) 0
) 0
10
1
00
0
01
0
01
0
11
1
11
1
10
1
0
11
0
1
1
11
1
1
1
10
1
1
1
11
1
1
1
T 1
1
T
1
01
1
0
1
11
1
1
Die Unterstreichungen kennzeichnen den optimalen Schiebetakt, der durch die Auswertelogik zu ermitteln ist. Der optimale Schiebetakt ist, wenn mehrere Korrelatoren angesprochen haben, der Schiebetakt des mittleren Korrelators. In der letzten Zeile der vorstehenden Tabelle sind die Korrelationsergebnisse für das Impulsdiagramm nach Fig.3 dargestellt. Alle Korrelatoren außer DK6 haben angesprochen; der optimale Schiebetakt ist r 2.The underlining indicates the optimal shifting rate, which is to be determined by the evaluation logic. If several correlators have responded, the optimal shift clock is the shift clock of the central correlator. The correlation results for the pulse diagram according to FIG. 3 are shown in the last line of the table above. All correlators except DK 6 responded; the optimal shift rate is r 2.
Die Ausgangssignale der Korrelatoren sind in F i g. 3 mit al bis a8 bezeichnet. Die wirksame Flanke der Takte ist die negative. Takt / 6 liegt auf der Flanke von i, daher liefert der Korrelator DK 6 den Korrelationswert 0.The outputs of the correlators are shown in FIG. 3 denoted by al to a8. The effective edge of the clocks is the negative. Clock / 6 is on the edge of i, so the correlator DK 6 supplies the correlation value 0.
Die Ausgangssignale al bis a8 werden über Differenzierglieder K 1 bis K 8 einer ODER-Schaltung Oi zugeführt, deren Ausgangssignale in Fig.3 mit b bezeichnet sind. Zum Ermitteln des ersten Korrelationswerts 1, im Beispiel a 7, werden Zählimpulse MO benutzt.The output signals a1 to a8 are fed via differentiators K 1 to K 8 to an OR circuit Oi , the output signals of which are denoted by b in FIG. Counting pulses MO are used to determine the first correlation value 1, in the example a 7.
Die Korrelationssignale werden nur innerhalb einer gewissen Zeitspanne ausgewertet, um Fehlsynchronisation durch Rauschen zu vermeiden. Dies ist möglich, da im Ausführungsbeispiel dem Empfänger ungefähr bekannt ist, wann ein Datenblock zu erwarten ist. Zu diesem Zeitpunkt wird jedesmals ein in Fig.3 nicht gezeigter Impuls ρ erzeugt, der etwa so lange dauert, wie die in F i g. 3 dargestellte Zeit. Durch diesen Impuls wird über eine UND-Schaltung i/9 und eine UND-Schaltung i/3 die Zählung der Ausgangssignale der Differenzierglieder K 1 bis K 8 ermöglicht. Ein ebenfalls vom Generator G 2 erzeugter Rückstellimpuls f 11 stellt einen 3-Bitzähler Zuber eine UND-Schaltung i/2 auf Null. Vom Beginn des Impulses ρ an werden die Zählimpulse MO über die UND-Schaltung (73 und die ODER-Schaltung O 2 dem Zähler zugeführt.The correlation signals are only evaluated within a certain period of time in order to avoid incorrect synchronization due to noise. This is possible because, in the exemplary embodiment, the receiver roughly knows when a data block is to be expected. At this point in time, a pulse ρ , not shown in FIG. 3, is generated each time, which lasts approximately as long as that in FIG. 3 time shown. This pulse enables the output signals of the differentiating elements K 1 to K 8 to be counted via an AND circuit i / 9 and an AND circuit i / 3. A reset pulse f 11 also generated by the generator G 2 sets a 3-bit counter Zuber an AND circuit i / 2 to zero. From the beginning of the pulse ρ on, the counting pulses MO are fed to the counter via the AND circuit (73 and the OR circuit O 2).
In Γ ' g. 3 unten ist ein Zeitmaßstab eingezeichnet. Zur Zeit 0 wird der Zähler auf Null gesetzt, bis /.ur Zeit 7,5 gelangen acht Zählimpulse 110 zu dem Zähler Z Die Ausgangssignale f, g und h des Zählers können nichtIn Γ 'g. 3 a time scale is drawn in at the bottom. At time 0 the counter is set to zero, until /. At time 7.5 eight counting pulses 1 10 reach the counter Z. The output signals f, g and h of the counter cannot
weitergelangen, da nachgeschaltete UND-Schaltungen ί/5, L'6 und U7 über den Inverter 12 von einem Flip-Flop FFI gesperrt sind. Zur Zeit 8 beginnt der Zähler wieder von Null an zu zählen. Der erste Impuls b, der zur Zeit 14 auftritt, schaltet den Flip-Flop FFl und einen Flip-Flop FF2 in die andere Lage. FFl sperrt damit übereile UND-Schaltung Ui seinen Eingang für weitere Impulse; er sperrt weiterhin über die UND-Schaltung L/3 die Zuführung weiterer Zählimpulse 110 zum Zähler Z und über einen Inverter /1 und die UND-Schaltung L/2 die Rückstellung des Zählers durch f 11. Dagegen werden von FFl jetzt die UND-Schaltungen L/5, L/6 und L/7 freigegeben, so daß die Ausgangssignale f, g und h des Zählers Z zu einer Auswahleinrichtung F gelangen. Die Auswahleinrichtung bewirkt die Durchschaltung des dem jeweiligen Zählerstand zugeordneten Takts /1 bis i8 zur UND-Schaltung U4. Die UND-Schaltung L/4 bleibt bis zum Ende der Auswertung gesperrt; hierzu dient eine Verzögerungsschaltung D. get on because downstream AND circuits ί / 5, L'6 and U7 are blocked by a flip-flop FFI via the inverter 12. At time 8 the counter starts counting again from zero. The first pulse b, which occurs at time 14, switches the flip-flop FFl and a flip-flop FF2 to the other position. FFl thus blocks the hasty AND circuit Ui its input for further pulses; he continues to block the supply of further counting pulses 1 10 to the counter Z via the AND circuit L / 3 and the resetting of the counter by f 11 via an inverter / 1 and the AND circuit L / 2. Circuits L / 5, L / 6 and L / 7 released so that the output signals f, g and h of the counter Z reach a selection device F. The selection device switches the clock / 1 to i8 assigned to the respective counter reading through to the AND circuit U 4. The AND circuit L / 4 remains blocked until the end of the evaluation; a delay circuit D.
Die dem ersten Impuls b zur Zeit 14 folgenden Impulse schalten jeweils den Flip-Flop FF2 um. Er wirkt als Frequenzteiler und schaltet daher den Zähler erst nach jedem zweiten Eingangsimpuls um eine Stelle ■-, weiter. Der Zähler hat zur Zeit 14 bis 110 (binär) = 6 (dezimal) gezählt. Durch die negativen Flanken des Ausgangssignals von FF2 zählt er bis 001 (binär) = 1 (dezimal) weiter. Zu diesem Zählerstand gehört der Takt f2, und dies ist der optimale Takt für denThe pulses following the first pulse b at time 14 each switch the flip-flop FF2. It acts as a frequency divider and therefore only advances the counter by one digit ■ -, after every second input pulse. The counter has currently counted 14 to 110 (binary) = 6 (decimal). Due to the negative edges of the output signal from FF2, it continues to count until 001 (binary) = 1 (decimal). The clock f2 belongs to this counter reading, and this is the optimal clock for the
ίο angenommenen Korrelationsfall.ίο assumed correlation case.
Mit der Freigabe der UND-Schaltung LJ 4 wird der Takt f 2 von der Auswahlschaltung Fzu dem Speicher S, der zur Aufnahme des Nachrichtenblocks dient, durchgeschaltet. Die nächste negative Flanke von (2With the release of the AND circuit LJ 4 , the clock f 2 is switched through from the selection circuit F to the memory S, which is used to receive the message block. The next negative edge of (2
ii leitet daher die Übernahme des Nachrichtenblocks in den Speicher ein.ii therefore initiates the takeover of the message block in the memory.
Von einem im Diagramm nicht dargestellten Impuls e werden die Flip-Flops FFl und FF2 in die Anfangslage gebracht, und die Taktabschaltung von den Korrelatoren wird aufgehoben.A pulse e, not shown in the diagram, moves the flip-flops FF1 and FF2 to their initial position brought and the clock shutdown from the correlators is canceled.
Hierzu 3 Blatt ZcicliiuiimcnFor this 3 sheets of zcicliiuiimcn
Claims (2)
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19722219016 DE2219016C3 (en) | 1972-04-19 | 1972-04-19 | Method for phase synchronization at the receiving end to the phase position of the bit clock of a received data block |
FR7314298A FR2180988B1 (en) | 1972-04-19 | 1973-04-19 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19722219016 DE2219016C3 (en) | 1972-04-19 | 1972-04-19 | Method for phase synchronization at the receiving end to the phase position of the bit clock of a received data block |
Publications (3)
Publication Number | Publication Date |
---|---|
DE2219016A1 DE2219016A1 (en) | 1973-10-31 |
DE2219016B2 DE2219016B2 (en) | 1974-02-07 |
DE2219016C3 true DE2219016C3 (en) | 1978-11-30 |
Family
ID=5842503
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE19722219016 Expired DE2219016C3 (en) | 1972-04-19 | 1972-04-19 | Method for phase synchronization at the receiving end to the phase position of the bit clock of a received data block |
Country Status (2)
Country | Link |
---|---|
DE (1) | DE2219016C3 (en) |
FR (1) | FR2180988B1 (en) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2946701A1 (en) * | 1979-11-20 | 1981-05-27 | Standard Elektrik Lorenz Ag, 7000 Stuttgart | Receiver synchronising circuit for digital data transmission - includes signal delay unit and bit pulse phase measuring circuit |
DE3627135A1 (en) * | 1986-08-09 | 1988-02-11 | Philips Patentverwaltung | METHOD AND CIRCUIT ARRANGEMENT FOR SECURING THE BITS SYNCHRONIZATION OF A DATA BLOCK IN A RECEIVER |
DE4333397C1 (en) * | 1993-09-30 | 1994-12-08 | Siemens Ag | Method and arrangement for the transmission of a digital signal |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3069899D1 (en) * | 1979-09-12 | 1985-02-14 | Gen Electric | Binary coincidence detector |
US4414676A (en) * | 1981-03-31 | 1983-11-08 | Motorola, Inc. | Signal synchronization system |
GB2101851A (en) * | 1981-06-16 | 1983-01-19 | Motorola Ltd | Bit synchronization adjuster |
CA1227844A (en) * | 1983-09-07 | 1987-10-06 | Michael T.H. Hewitt | Communications network having a single node and a plurality of outstations |
EP0238100A3 (en) * | 1983-09-21 | 1987-12-09 | Trw Inc. | Improved modem signal acquisition technique |
FR2674390B1 (en) * | 1991-03-18 | 1994-06-17 | Schlumberger Ind Sa | DEVICE FOR TRANSMITTING DIGITAL INFORMATION ON A LINE OF AN ELECTRIC POWER NETWORK. |
DE4236775C2 (en) * | 1992-10-30 | 1994-08-18 | Siemens Ag | Scanning method and device, in particular for cordless telecommunication devices |
-
1972
- 1972-04-19 DE DE19722219016 patent/DE2219016C3/en not_active Expired
-
1973
- 1973-04-19 FR FR7314298A patent/FR2180988B1/fr not_active Expired
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2946701A1 (en) * | 1979-11-20 | 1981-05-27 | Standard Elektrik Lorenz Ag, 7000 Stuttgart | Receiver synchronising circuit for digital data transmission - includes signal delay unit and bit pulse phase measuring circuit |
DE3627135A1 (en) * | 1986-08-09 | 1988-02-11 | Philips Patentverwaltung | METHOD AND CIRCUIT ARRANGEMENT FOR SECURING THE BITS SYNCHRONIZATION OF A DATA BLOCK IN A RECEIVER |
DE4333397C1 (en) * | 1993-09-30 | 1994-12-08 | Siemens Ag | Method and arrangement for the transmission of a digital signal |
Also Published As
Publication number | Publication date |
---|---|
FR2180988A1 (en) | 1973-11-30 |
FR2180988B1 (en) | 1979-10-12 |
DE2219016B2 (en) | 1974-02-07 |
DE2219016A1 (en) | 1973-10-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE69428687T2 (en) | ALIGNMENT DEVICE FOR A SERIAL DATA BUS | |
DE69020652T2 (en) | Arrangement for the synchronization of data frame groups in a serial bit stream. | |
DE1949900A1 (en) | Synchronization control arrangement for a communication network | |
DE1954420B2 (en) | Method for synchronizing incoming binary data and arrangement for carrying out such a method | |
DE2219016C3 (en) | Method for phase synchronization at the receiving end to the phase position of the bit clock of a received data block | |
DE2021081A1 (en) | Device for synchronizing parity-coded character strings | |
EP0021290B1 (en) | Method and circuit arrangement for synchronisation of the transmission of digital information signals | |
DE69121952T2 (en) | Stabilizer for frame synchronization of received data | |
DE69221451T2 (en) | Scrambler, descrambler and synchronizer for a data transmission system | |
DE68919211T2 (en) | Serial data receiver. | |
DE1948533B2 (en) | DEVICE FOR TRANSMISSION OF A SYNCHRONOUS, BINARY PULSE SEQUENCE | |
EP0091061A2 (en) | Synchronisation device for a digital signal demultiplexing device | |
DE2242639C3 (en) | Time division multiplex telegraphy system for character-by-character interleaving | |
DE1588397B2 (en) | REMOTE RECEIVER FOR THE RECEPTION OF TIME MULTIPLEX TRANSMITTED PULSE CODE MODULATED WORDS | |
EP0479268B1 (en) | Apparatus and method for clocked correlation and signal processing using a structure-programmable processor | |
DE2351478C3 (en) | Method for synchronizing the time frame in the receiver of a time division multiplex transmission system with the time frame of the transmitter | |
DE19638412C2 (en) | Method for determining a sampling phase | |
DE2203414C3 (en) | Method and circuit arrangement for establishing synchronization of transmitting and receiving devices during the transmission of data blocks | |
DE2410615C3 (en) | Message transmission device for synchronizing digital data words or PCM words | |
DE19525426C1 (en) | Receiver time base synchronisation method | |
DE2517481A1 (en) | Data TDM system with shortened synchronisation time - uses quasi statistical random signal train in data flow | |
DE2603294A1 (en) | DEVICE FOR SYNCHRONIZING ONE BINARY INFORMATION SEQUENCE WITH ANOTHER | |
DE2517480C3 (en) | Method for shortening the synchronization time in time division multiplex systems, in particular data division multiplex systems | |
DE3625589C2 (en) | ||
DE2241089C3 (en) | Circuit arrangement for the transmission of a large number of binary coded telex message signals, continuous signals and dialing signals between signal transmitters and signal receivers |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C3 | Grant after two publication steps (3rd publication) | ||
8339 | Ceased/non-payment of the annual fee |