DE2138157C3 - Device for fault diagnosis in electronic data processing systems - Google Patents

Device for fault diagnosis in electronic data processing systems

Info

Publication number
DE2138157C3
DE2138157C3 DE19712138157 DE2138157A DE2138157C3 DE 2138157 C3 DE2138157 C3 DE 2138157C3 DE 19712138157 DE19712138157 DE 19712138157 DE 2138157 A DE2138157 A DE 2138157A DE 2138157 C3 DE2138157 C3 DE 2138157C3
Authority
DE
Germany
Prior art keywords
error
section
data
blocked
data processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE19712138157
Other languages
German (de)
Other versions
DE2138157B2 (en
DE2138157A1 (en
Inventor
Fritz 7261 Gechingen Koederitz
Hans Hermann 7031 Oberjesingen Lampe
Peter 7036 Schoenaich Rudolph
Peter Dipl.-Ing. 7031 Magstadt Skuin
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
IBM Deutschland GmbH
Original Assignee
IBM Deutschland GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by IBM Deutschland GmbH filed Critical IBM Deutschland GmbH
Priority to DE19712138157 priority Critical patent/DE2138157C3/en
Priority to IT2607872A priority patent/IT959920B/en
Priority to JP47064146A priority patent/JPS522785B1/ja
Priority to GB3114972A priority patent/GB1390438A/en
Priority to FR7225780A priority patent/FR2149085A5/fr
Publication of DE2138157A1 publication Critical patent/DE2138157A1/en
Publication of DE2138157B2 publication Critical patent/DE2138157B2/en
Application granted granted Critical
Publication of DE2138157C3 publication Critical patent/DE2138157C3/en
Expired legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0766Error or fault reporting or storing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0706Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
    • G06F11/0721Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment within a central processing unit [CPU]

Description

Die I rfindnng betriff 1 eine I »inclining /ur I clik 1 diagnose in eleklronischen Datenverarbeitungsanlagen unter Verwendung von I chlcrpiiifsili.iliungen 11.11 Ii dem Oberbegriff des Anspruchs IThe I rfindnng betriff 1 a I »inclining / I for 1 Clik diagnosis in eleklronischen data processing equipment using I chlcrpiiifsili.iliungen 11.11 Ii to the preamble of claim I

l'chlerpriikili.iltiingen /ur Überwachung der .null melischen und Indischen Oper.iliun in Daiciivcr.irhci (iiiigseinrii hiungen. die eine I chlcrdi.ignose in dang sel/eii. sinil seit l.ingereni bek.inni /11 den bekannte .Muli Li π ruh tu η ge 11 hierbei /..lhlen ilic !'ani.ilsprufiiLh.il Hingen, die davon iuisgchenfdiiU sie auf der Basis einer festen Diilcnlitiigc ein züsiit/lichcs UR. das sogeniinnie l'ariliilsbil erzeugen, das die Anzahl der Bits innerhalb <>5 dieser festen Datenlänge ZU einer geraden oder ungeraden macht. Die Paritiit dieser Daiclilangü kann beisßidswdise nril Ende von Verafbdiungsabsehriiuen neu gebildet und geprüft werden. Sinti Abweichungen /wisehen dem neu errechneten und dein minihenragenen Paienbii fesi/usiellen. dann Innuleli es sich in aller Kegel um einen Fehler, der. je naeh Gewicht, /u einem Maschinenstop führen kann.l'chlerpriikili.iltiingen / ur supervision of the .null melischen and Indian Oper.iliun in Daiciivcr.irhci (iiiigseinrii hiungen. the one I chlcrdi.ignose in dang sel / eii. sinil since l.ingereni got.inni / 11 the known. Muli Li π rest tu η ge 11 here /..lhlen ilic! 'Ani.ilsprufiiLh.il hung, which of them iuuisgchen f diiU on the basis of a fixed diiUlitiigc an additional UR. Generate the so-called l'ariliilsbil, which the The number of bits within <> 5 of this fixed data length turns into an even or odd. The parity of this Daiclilangü can be created and checked at the end of processing regulations it is generally a fault which, depending on the weight, can lead to a machine stop.

Nun sind keineswegs alle festgestellten I ehler auf defekte Schaltkreise /uriick/iifilhren, wobei es sieh dann um permanente Fehler handeln würde, sondern sie werden vielmehr durch andere Ursachen, wie beispielsweise die Entladung hoher Spannungen, die /11 fehlerhaften Impulsen auf den Übertraguiifsleitungen innerhalb des Systems führen können, verursacht. Bei einer Operalionswiederholung. die bei bekannten Datenverarbeitimgssisteinen in einem Milchen Falle verordnet wird, tritt dann d'.-r fehler nicht mehr auf. Ls isi in diesem Zusammenhang auch bek.inni. die fehlerhaften Operationen so ofi /11 wiederholen, bis sie richtige Resultate liefern oder die Zahl der Wiederholungen vorher festzulegen und nach ergebnislosem Verlauf der Wiederholungen einen Maschinensiop vorzunehmenNow by no means all the faults found are due to defective circuits, and see Then they would be permanent errors, but rather they are caused by other causes, such as the discharge of high voltages, the erroneous pulses on the transmission lines cause within the system. at an operational repetition. those in known data processing systems is prescribed in a milk case, then the error no longer occurs. Ls isi in this context also bek.inni. repeat the erroneous operations so ofi / 11 until they are correct Deliver results or determine the number of repetitions beforehand and after the unsuccessful course of the Do a machine siop repetitions

Mn dieser bekannten Operations»lederholiiiigsmeihode wird /w.ir eine Möglichkeit gesth.ilfen. iniermit lierende fehler /i\ beseitigen: es ist mn ihrer IhIIe |e doch mehl ohne weiteres möglich, .inch die Ursache tier intermittierenden I ehler /11 an.ilysieren. da be summte I'eile der Information, d.h. Daten und/oder Befehle verlorengehen I bensn können .inch die Urvi dien permanenter I '.-hler auf diese Weise nicht nline weiteres .in.il\siert werden, insbesondere dann nicht, wenn, w ic es üblich ist. die M.im linie itiin h .lic Abseil.il lung dci I.ikler/ciigung gestoppt wii.l With this well-known method of leather recovery we will be given a possibility. eliminate iniermit-regulating error / i \: it is mn their IhIIe | e but flour readily possible an.ilysieren .inch the cause intermittent animal I ault / 11th Since summed up parts of the information, i.e. data and / or commands are lost, the files cannot be used permanently in this way to be further included in the line, especially not if, as is customary. the M. in the line itiin h .lic Abseil.il lung dci I.ikler / ciigung stopped wii.l

Wenn aber die Maschine 11.11 Ii einem soklien Slop wieder euigesi h.iliel wirj. geht uorin.ilerweise wieder die ΙιιΙιιπΓ..:1ι.ιΜ v.iloun. deren Keniiinis Im die Λ11.1 Ivse iles I i-hlcrs Vnrjussi i/iing lsiBut if the machine 11.11 II is a social slop again euigesi h.iliel wirj. usually goes again the ΙιιΙιιπΓ ..: 1ι.ιΜ v.iloun. whose Keniiinis Im the Λ11.1 Ivse iles I i-hlcrs Vnrjussi i / iing lsi

Wie ilie ileiilsihe Auslegest Iu ill ILM|| OJb. die eine Anordiiiiiig Iur die wiedcihnlu· \11sl11h1u11g lehlerh.ill atisgefulirier I linklionen heirilll. zeigt, müssen .im Ii Im die wiederholle Ausfiiliiung der lelilcih.ill ,iiisgcfiilii ten l'unkiioiien besondcie Voikinrmigcn luviigliih dei Aiisgangsinforniiiliiin gelroffeii wcriki; Insliesniuleie iniill ilie Ausg.ingsinfoi in.ili.iii insgis.init Im ilie D.uui aller Wieilerlmltiniieii in besoinleien Regisieiii und /n s.ii/speiihern .nilbew.ilin weidenHow ilie ileiilsihe interpretation Iu ill I L M || OJb. The one arrangement Iur the re-enl ... \ 11sl11h1u11g lehlerh. shows, must .im Ii Im the repeated completion of the lelilcih.ill, iiisgcfiilii ten l'unkiioiien especially voikinrmigcn luviigliih dei outgoing information in gelroffeii wcriki; Insliesniuleie iniill ilie Ausg.ingsinfoi in.ili.iii insgis.init In ilie D.uui of all Wieilerlmltiniieii in besoinleien Regisieiii and / n s.ii / speiihern .nilbew.ilin weiden

Iu der deiilsi heu Aiislegisi Iu ifl H)Vl ">7 i wild he sclincbeii. d.ill /in Dun hliiliiiing |i-dei Opei.ilioiis wicderlioliing ilie ht-iiolfeiien I im 11 Itiiingi 11 \m Bc ginn wieder in ihren I Irspniiigs/iisi.in.i /urin kversoi/l wcrilen mussel·: dies k.inii um in.iniiellcn odci .inliuii.i tischen Mitteln ges« hellen Diese Noi m.ilisieruiig .ml den I Irsprungs/usland kann ledoch mir dann iliirclige fulirl werden, wenn eiilwedei nur die extern gespei iiierien Ursprungsdalen wieder eingegeben werilin niiisseii oder die /wischend.ilen durch eine iiti.ibli.uigi ge ll.iiicuihcii der fehlerhaften I innclitiing eiiiiioiiiuu-ii werden können, sofern sie nicht durch den Maschinen stop als soli Ilen schon /erslorl sind Iu der deiilsi heu Aiislegisi Iu ifl H) Vl "> 7 i wild he sclincbeii. D.ill / in Dun hliiliiiing | i-dei Opei.ilioiis wicderlioliing ilie ht-iiolfeiien I im 11 Itiiingi 11 \ m Bc start again in their I. Irspniiigs / iisi.in.i / urin kversoi / l wcrilen mussel ·: this k.inii to in.iniiellcn odci .inliuii.i tic means brighten these noi m.ilisieruiig .ml the I irsprungs / usland can only then me iliirclige fulirl if eiilwedei only the externally stored original dalen werilin niiisseii or the /wischend.ilen by an iiti.ibli.uigi ge ll.iiicuihcii the faulty I innclitiing eiiiiioiiiuu-ii can be re-entered, provided that they do not stop by the machines as should be

Beispielsweise ist schon daran gedaclil worden, fm die spau-re I ehler.iiialvsi- die an einer fehlerhaft aiisge fiihru-n I unklion belci'igte lnform.iiiou nach einem Maschinensiop vor dei erneuten [nK'iiicbnalinic der D.iienverarbeiUingSiinl.ige in cmcin beslimnilun Ik reich des liauptspeiclicrs ab/uslieicliein, F.ine solche Übertragung und Sichürsicllung: der !''elileriiiforiiniiion wird /.. Bi durch die Uelüiigung der liinschalllasit; ausgelöst. Auf diese Weise ist es möglich, den für die Abspeiehcrung dqr Fchlerinformalion fcscrvierien Bereich dds llauplspcichcf«! foflläufend /Xi filllen, so daßFor example, it has already been thought that the spau-re I ehler.iiialvsi- the inform.iiiou suspected of an incorrectly old guide after a machine sop before the renewed processing of the data in cmcin beslimnilun Ik Reich des liawartspeiclicrs ab / uslieicliein, F. such a transference and security: the! '' elileriiiforiiniiion becomes / .. Bi through the elimination of liinschalllasit; triggered. In this way it is possible to dqr for Abspeiehcrung Fchlerinformalion fcscrvierien area dds llauplspcichcf "! foflllaufend / Xi filllen so that

/u einem spateren /eiipiinkl mit ilen I ehlerdaien eine Fehlermnil>se durchgeführt werden kann. / u a later / eiipiinkl with ile error messages an error message can be carried out.

Piese bekannten Verfahren und Anordnungen /nr Fehleranalyse müssen aber dann versagen, wenn beispielsweise ein Fehler in demjenigen Feil einer elektronischen Datenverarbeitungsanlage auftritt und analysiert werden muli, der selbst die Operalionswiederholungs- und l'ehlerabspeicherungsoperationen für die übrigen Teile der Anlage durchrühren mull. Bine solche Anlage kann beispielsweise ein modulares Dalenverarbeitungssy stern sein, bei dem über eine Sammelleitung auionome Verarbeilimgseinheilen an zentrale Elemenle, wie beispielsweise eine übergeordnete Steuerung und einen zentralen Hauptspeicher angeschlossen sind, wobei beispielsweise diese übergeordnete Steuerung die Operationswiederholungs und Fehlerabspeicherangsopera(ionen steuert.Piese known procedures and arrangements / no However, error analysis must fail if, for example, there is an error in that file of an electronic Data processing system occurs and analyzed muli, who himself the operational repetition and the error storage operations must be carried out for the remaining parts of the system. I am such Plant can, for example, be a modular Dalenververarbeitungsy be star, in which auionome processing units to central elements via a collecting line, such as a higher-level controller and a central main memory are connected, for example this higher-level controller the retry and error trap operation (ion controls.

Im F-'alle bestimmter fehler kunn nämlich diese übergeordnete Steuerung die Operaiionswicderholungs i.'iul i'ehlenihspeirlieruiipsiipcriiliiinen nichi mehr für sich selbst durchfuhren tiiul .inch cm M.ischineiislop durch AhM'h.illiing der luklcrzciigiing »viiide zum Verlust der Information fuhren, die aber fur die Aiu!>->e des Fehlers tinbediii}!ic Voraussetzung istIn F-'all certain errors can namely this superordinate Control the operational recovery i.'iul i'ehlenihspeirlieruiipsiipcriiliiinen nichi no more for self through tiiul .inch cm M.ischineiislop by AhM'h.illiing the luklcrzciigiing »viiide to loss the information, but for the Aiu!> -> e of the error tinbediii}! ic is a prerequisite

Der Erfindung liegt die Aufgabe zugrunde, eine Einrichtung anzugeben, die eine Prüfung festgestellter fehlerhafter Abschnitte ohne Speicherung und Eingabe von Prüfinformationen in den zu prüfenden Abschnitt ermöglicht und die auch im Falle der Abhängigkeit von einer übergeordneten Steuerung für Opera tionswiederholungs- und Fehlerabspeicherungsoperationen diese Steuerung ebenfalls überprüfbar macht.The invention is based on the object of specifying a device that allows a test to be performed defective sections without storing and entering test information in the section to be tested and which also in the case of the dependency on a higher-level control for operation repeat and error storage operations also make this control verifiable.

Diese Aufgabe wird durch die im Anspruch I ge kennzeichnen I Windung gelost.This task is ge in claim I ge mark I winding loose.

VVi'ilcic Mim km.lic. vorteilhafte 1XuSgCSt.lltungen und Wcneihildimucn des (icgenslaiulcs der I ι findung sind den I inter.insulin hen /\i einnehmen.VVi'ilcic Mim km.lic. Advantageous 1 XuSgCSt.lltungen and Wcneihildimucn des (icgenslaiulcs of the I ι invention are the I inter.insulin hen / \ i take.

Die I !!inclining gemäß der 1 rfindiing bietet also in elektronischen Daienveraibeilungsanlagcn den Vorteil, il.il! cine I chler.inalvsc auch in denjenigen Übertra gungs und' der Vcr.irhcitimgs.ibschnillcn durchgc fuhrt werden kann, bei denen dieses bisher auf < ΐrund lies Verlustes dci lur die I 'chlcran.ilv.se notwendigen Information naht möglich warThe I! Inclining according to FIG. 1 rfinding thus offers the advantage in electronic file distribution systems that il.il! cine I chler.inalvsc can also be carried out in those transmissions and 'the Vcr.irhcitimgs.ibschnillcn in which this was possible so far to <ΐ about read loss for the information necessary for I' chlcran.ilv.se

Im folgenden wird die I ifindiing ,in Hand eines mit HiIIc der I igur erläuterten Ausfuhniiigsbeispieles na her bcschii' hen. Die 1 igur zeigt im wesentlichen als Hloiksihallbild die Hefehlsintcrpretalioiis und die Ue fehlsausfiihriingseinlieit eines elektronischen Daten rcihners mn dem eifmdungsgemaUcu /iisatz fur die Durchführung eines dynamischen Maschinenstops.The following is ifindiing, in hand one with HiIIc the I igur explained exemplary embodiment na her bcschii 'hen. The figure shows essentially as Hloiksihallbild die Hefehlsintcrpretalioiis and the Ue Failure to execute electronic data Rcihners mn the declaration of conformity for the Execution of a dynamic machine stop.

Die von dem Speicher S/ der Maschine ausgelese neu Oper.ii: Ich OI'IH. OVlTfI und der Opcrjlionscode OVt werden über die Leitungen IA bis /.} und über die UND Tore (H bis C, in die einsprechenden Register KI(Il. RKiI und OV RlC, fur die anschließende HeichIs.iusfiihrung übertragenThe newly read out from the memory S / of the machine Oper.ii: I OI'IH. OVlTfI and the operation code OVt are transmitted via the lines IA to /.} And via the AND gates (H to C, to the corresponding registers KI (Il. RKiI and OV RlC, for the subsequent HeichIs.iusfiihrung

Hierzu wird der Opcnilionscode von dem Operationsregister OV-RFXi zu der Steuereinheit CII übertragen, die in üblicher Weise Torsieuersignalc erzeugt, die dann ihrerseits den Datcnfliiß in der Maschine sieucrn.For this purpose, the operation code is transmitted from the operation register OV-RFXi to the control unit CII , which generates torsion signals in the usual way, which in turn monitor the flow of data in the machine.

Aus der GB-PS 1131085 ist eine Datenverarbel· tüngsanlage bekannt, die zur Prüfung des Registerwerkes den Mikroprogrammsteüerteil von den übrigen Patenverarbeitungsanlagenteilen abtrennt. Es sind auch Fehlerprüfsehaltungen zur diskreten Fehleranzeige vorhanden, und es wVd auf die Möglichkeit der Operationswiederholung hingewiesen. Eine Fehlerdiagnose- u. a. mit Operationswiederholung — wird unter Steuerung eines besonderen Prüfgeräts durchgeführt, das dem zu prüfenden Anlagenteil Prüfinformation aufzwingt und für eine Veränderung des Umfangs des zu prüfenden SchaltungskomplexesFrom GB-PS 1131085 a data processing is tüngsanlage known to check the register separates the microprogram control part from the remaining patent processing system parts. There are too Error checking circuits for discrete error display are available, and it wVd on the possibility of Repeat surgery noted. A fault diagnosis, among other things. with repetitive surgery - is carried out under the control of a special test device that is attached to the system part to be tested Forces test information and for a change in the scope of the circuit complex to be tested

ίο sorgt.ίο cares.

So gelangen über die Leitung ACl. derartige Tor Steuersignale zu der arithmetischen und logischen Einheit ALlI, in der die Verknüpfung der aus den Registern R(XjI und REC2 übertragenen Operanden OVDi und OPD2 entsprechend der Vorschrift des Operationscodes 'JVC erfolgt. Das Ergebnis dieser Operation wird über das UND-Tor (74 in das Resultatregisler RES-REG eingegeben. Über die Leitungen OL können weitere Ausgangssignale der arithmetischen und logischen Hinheil Al.U zu anderen Punkten der Maschine übertragen werden.So get over the line ACl. Such gate control signals to the arithmetic and logic unit ALlI, in which the linkage of the operands OVDi and OPD2 transferred from the registers R (XjI and REC2 takes place in accordance with the instruction of the operation code 'JVC . The result of this operation is via the AND gate (74 entered into the result register RES-REG . Further output signals of the arithmetic and logical Hinheil Al.U can be transmitted to other points of the machine via the lines OL.

Wie die Figur ferner zeigt, wird d.i.» Aiisgangss'gna; der arithmetischen und logischen Einheit ίΙ.Ι1. also das Resultat, mittels einer l'antaisprüfschallung /'( 7/. die eine Paritätsprüfung dieses Ausgangssignals vorm ·ιηιι. auf seine Richtigkeit hin überprüft.As the figure further shows, the »Aiisgangss'gna; the arithmetic and logical unit ίΙ.Ι 1 . thus the result by means of a l'antais test sound / '(7 /. which a parity check of this output signal beforem · ιηιι. checks for its correctness.

Wenn Jas Ausgangssignal der arithmetischen und logischen Einheit ALU einen Paritätsfehler aufweist, dann spricht die Paritätsprüfschallung VCH an und übertragt ein Ausgangssignal zu den; Einstelleingang einer Verriegelungsschaltung CH-FU die auf diese Weise in die Einstcllage gesteuert wird. In dieser Lage erzeugt die genannte Verriegelungssi haltung ein Aus gangssignal. das eine Prüflampe CHI aufleuchten läßt.If the output signal of the arithmetic and logic unit ALU has a parity error, then the parity check VCH responds and transmits an output signal to the; Setting input of a locking circuit CH-FU which is controlled in this way into the setting position. In this situation, said locking device generates an output signal. that lights up a CHI test lamp.

I erner wird dieses Signal über die Leitung INH-SCi zu der Steuereinheit ( U übertragen. Die Wirkung dieses Signals besteht darin, die Torsleuersignale .VOl bis .SYM abzuschalten. Dadurch werden die UND-Tore Cl bis Ci4 gesperrt, so daß sie eine weitere Übertragung von Signalen nicht mehr zulassen. Die Operanden Ol'in und OVlTl sowie die Operationscode fWTund das -on der arithmetischen und logischen Einheit er zeugte Ausgangssignal bleiben also in der in die Regi sier ursprünglich eingegebenen Form erhalten, so daß eine genaue Fehleranalyse durchgeführt weriion kann, da die gleichen fehlerhaften Vorgange s >lange ablaufen, wie es die f ehleranalyse erfordertI erner is transmitted, this signal via the line INH SCi to the control unit (U. The effect of this signal is to disable the Torsleuersignale .VOL to .SYM Thereby, the AND gates Cl locked to Ci4, so that they another. The operands Ol'in and OVlTl as well as the operation code fWT and the output signal generated by the arithmetic and logic unit are retained in the form originally entered in the register, so that a precise error analysis can be carried out , since the same erroneous processes take a long time as required by the error analysis

Auf diese Weise können also die Operanden OVDl und OPlTfI einschließlich der Register RFXH und RFCa. der Operationscode und das Register OV RFC. die ordnungsgemäße Operation der Steuereinheit Ci' sowie die Operation Jer arithmetischen und logischen I inheil AIII überprüft werden. So können beispiels weise bei der folgenden Addition:In this way, the operands OVDl and OPlTfI including the registers RFXH and RFCa. the operation code and the register OV RFC. the correct operation of the control unit Ci 'and the operation Jer arithmetic and logical I inheil AIII are checked. For example, with the following addition:

eier Operand OVDl. der Operand OVlTl. der Opera lionscodc OVC. die Funktion »Addiere« manifestiert als Torsleuersignale der Steuereinheit Ci/und die Operation der Bildung des Resultats RFS der arithmetischen und logischen Einheit nachtraglich überprüft werden.eier operand OVDl. the operand OVlTl. the Opera lionscodc OVC. the “add” function manifests itself as gate control signals from the control unit Ci / and the operation of the formation of the result RFS of the arithmetic and logical unit can be subsequently checked.

Die Rückstellung der Verriegelungsschaltung CH-FLi die /.. B, den dynamischen Stop wieder aufhebt, kann über die Rückslcllcilung WC//entweder über eine Bcdienungstasle oder aber durch einen Programmbefehl vorgenommen werden.The resetting of the interlocking circuit CH-FLi die / .. B, which cancels the dynamic stop again, can be carried out via the reset WC // either via a service pocket or via a program command.

Hierzu 1 Blatt Zeichnungen1 sheet of drawings

Claims (4)

Patentansprüche:Patent claims: 1. Einrichtung zur Fehlerdiagnose in elektronischen Datenverarbeitungsanlagen unter Verwendung von Fehlerprüfschaltungen, die an bestimmten Punkten des Daten- und/oder Befehlsflusses vorgesehen sind und so bestimmte, aus Übertragungs- und/oder Verarbeitungseinheiten bestehende Abschnitte auf Fehler überwachen, und mit Abriegelung zu prüfender Abschnitte, dadurch gekennzeichnet, daß die einzelnen Abschnitte Torschaltungen (Gl bis G3) aufweisen, die bei einem festgestellten Fehler in dem betroffenen Abschnitt zu dessen Prüfung die Abriegelung gegen den übrigen Teil der Anlage dadurch bewirken, daß alle Speicherelemente mit Ursprungs-, Zwischen- und Ergebnisdaten gegen die Neueingabe von Daten gesperrt werden, der Maschinentakt jedoch weiterhin dem betroffenen Abschnitt m zugeführt wird und somit in dem abgeriegelten Abschnitt iur die Fehlerlokalisierung fortwährend die gleichen Operationen mit der gleichen Ursprungsinformation ablaufen, bis die Abriegelung des Abschnittes wieder aufgehoben wird.1. Device for error diagnosis in electronic data processing systems using error checking circuits which are provided at certain points in the data and / or command flow and thus monitor certain sections consisting of transmission and / or processing units for errors, and with locking sections to be checked, characterized in that the individual sections have gate circuits (Gl to G3) which , in the event of an error found in the section concerned, effect the locking against the remaining part of the system for checking it, in that all memory elements with original, intermediate and result data are counteracted the new entry of data are blocked, but the machine cycle continues to be fed to the affected section m and thus the same operations with the same original information continue to run in the blocked section for the purpose of error localization until the section is blocked again en will. 2. I'inrii htunp zur Fehlerdiagnose nach Anspruch 1. dadurch gekennzeichnet daß die lorseh.iltungeii (f.'l bis CI) die Operanden; cgister [Rl'Cl und Rl Cn), das Ojx-i.itionscodercgisicr (Ol'-Rl (1) und ein Tor (f/"4) diis Resultatregisler (Rl S Rl (.,/gegen eiTK· weiiere Informationseingabe abriegeln.2. I'inrii htunp for error diagnosis according to claim 1, characterized in that the lorseh.iltungeii (f.'l to CI) the operands; cgister [Rl'Cl and Rl Cn), the Ojx-i.itionscodercgisicr (Ol'-Rl (1) and a gate (f / "4) bar the result register (Rl S Rl ( ., / against eiTK · white information input). 3. Einrichtung nach Anspruch 1 oder 2. dadurch gekciv zeichne'. d.iU die I ehlerpriiischalluii gen (PCH) an sich bekannte "arh.ilspiiifsiruilliiii gen sind3. Device according to claim 1 or 2. thereby drawing gekciv '. d.iU the I ehlerpriiischalluii gen (PCH) are known "arh.ilspiiifsiruilliiii" gen 4 r.inrichlung /ur ('ehierili.-iHosc nach einem der Ansprüche 1 bis 3. dadurch gekennzeichnet, daß die Fehlerprüfschaltungen (PCH) eine bistabile Si haltung (CH-I I) einstellen, deren Ausgangssignale die riirschaliiingen (Ci bis (Ί4) gegen eine weilerc Informationsübertragung sper ren4 r.inrichlung / ur ('ehierili.-iHosc according to one of claims 1 to 3, characterized in that the error checking circuits (PCH) set a bistable Si attitude (CH-I I) , the output signals of which the riirschaliiingen (Ci to (Ί4 ) block against a Weilerc information transfer V I'innihtiing zur I elilerdi.ignosc nach Anspiiuli 4. dadnrih gekennzeichnet, dal! die bisl.ibile Si I1.1I lung (( H /7 ^diiri-h eine Bedienungsi.isic nicksicll b.ir isiV I'innihtiing zur I elilerdi.ignosc after Anspiiuli 4. dadnrih marked, dal! die bisl.ibile Si I1.1I lung ((H / 7 ^ diiri-h a Betriebsi.isic nicksicll b.ir isi h I inrit.hlung/111 I ehlerdiagnose 11.11 Ii Anspruch 4. il.idiin h gekenn/eii-hnel. daß die hisl.ihile Sd1.1l Uni}· (( Il II) durch einen Befehl eines I chlcrpriil Programms mi ksicllb.ir isih I inrit.hlung / 111 I ehlerdiagnose 11.11 Ii claim 4. il.idiin h gekenn / eii-hnel. that the hisl.ihile Sd1.1l Uni} · ((Il II) by an instruction of an I chlcrpriil program mi ksicllb.ir isi
DE19712138157 1971-07-30 1971-07-30 Device for fault diagnosis in electronic data processing systems Expired DE2138157C3 (en)

Priority Applications (5)

Application Number Priority Date Filing Date Title
DE19712138157 DE2138157C3 (en) 1971-07-30 1971-07-30 Device for fault diagnosis in electronic data processing systems
IT2607872A IT959920B (en) 1971-07-30 1972-06-23 DEVICE FOR DIAGNOSTICING ERRO RI PARTICULARLY FOR DATA PROCESSING COMPLEXES
JP47064146A JPS522785B1 (en) 1971-07-30 1972-06-28
GB3114972A GB1390438A (en) 1971-07-30 1972-07-04 Electronic data processor with provision for error diagnosis
FR7225780A FR2149085A5 (en) 1971-07-30 1972-07-10

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19712138157 DE2138157C3 (en) 1971-07-30 1971-07-30 Device for fault diagnosis in electronic data processing systems

Publications (3)

Publication Number Publication Date
DE2138157A1 DE2138157A1 (en) 1973-02-22
DE2138157B2 DE2138157B2 (en) 1976-01-22
DE2138157C3 true DE2138157C3 (en) 1980-05-08

Family

ID=5815302

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19712138157 Expired DE2138157C3 (en) 1971-07-30 1971-07-30 Device for fault diagnosis in electronic data processing systems

Country Status (5)

Country Link
JP (1) JPS522785B1 (en)
DE (1) DE2138157C3 (en)
FR (1) FR2149085A5 (en)
GB (1) GB1390438A (en)
IT (1) IT959920B (en)

Also Published As

Publication number Publication date
DE2138157B2 (en) 1976-01-22
FR2149085A5 (en) 1973-03-23
IT959920B (en) 1973-11-10
DE2138157A1 (en) 1973-02-22
JPS522785B1 (en) 1977-01-24
GB1390438A (en) 1975-04-09

Similar Documents

Publication Publication Date Title
DE1524175C3 (en) Testing device in electronic data processing systems
DE3111447C2 (en)
DE2048670A1 (en) Storage maintenance arrangement for data processing systems
DE2258917A1 (en) CONTROL DEVICE
DE2336020B2 (en) ADDRESS CALCULATION CIRCUIT FOR PARITY ERROR CORRECTION PROGRAMS
EP0615211B1 (en) Device for storing security data
DE1191144B (en) Device for the detection of errors and for determining the error location
DE2654389B2 (en)
DE69635664T2 (en) REDUNDANCY STRUCTURE IN A DIGITAL AGENCY
DE2138157C3 (en) Device for fault diagnosis in electronic data processing systems
EP0127118B1 (en) Memory control device, in particular for fault tolerant telephone exchange systems
DE4233837A1 (en) Dual lane computing system
EP0151810B1 (en) Method and circuit arrangement for testing a program in data processing systems
DE102017212179A1 (en) Correction of a measured position value of a rail-bound vehicle
DE3433679C2 (en)
EP0410270A2 (en) Method for operating a secure signal transmission interface
EP0540536B1 (en) Cryptographic device with a display for indentification of a defective function in the device
EP0694451B1 (en) Vehicle security device
DE2846890A1 (en) Test system for random access memories - writes cell address into cell and then compares reading with read cell address for fault indication
DE4244275C1 (en) Verification of data integrity with buffered data transmission
DE1932614C3 (en) Test device for determining a multiple selection of processing units in a data processing system
DE2505475C3 (en) Method and device for checking errors in a programmable logic unit for the execution of logical operations
DE1499840C (en) Error checking device for a data processing system
DE2048670C (en) Method and arrangement for checking a data processing system
DE102019128156A1 (en) Procedure for checking an FPGA program

Legal Events

Date Code Title Description
C3 Grant after two publication steps (3rd publication)
8339 Ceased/non-payment of the annual fee